(DELAYFILE (SDFVERSION "OVI 3.0") (DESIGN "RAM256") (DATE "Wed Oct 12 05:10:52 2022") (VENDOR "sky130_fd_sc_hd__ss_1.40v_100C") (PROGRAM "Synopsys PrimeTime") (VERSION "T-2022.03-SP3") (DIVIDER /) // OPERATING CONDITION "sky130_fd_sc_hd__ss_1.40v_100C::sky130_fd_sc_hd__ss_1.40v_100C" (VOLTAGE 1.4000::1.4000) (PROCESS "1.0000::1.0000") (TEMPERATURE 100.0000::100.0000) (TIMESCALE 1ns) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0511::0.0511) (0.0511::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0853::0.0853) (0.0851::0.0851)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0418::0.0418) (0.0417::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0497::0.0497) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0738::0.0738) (0.0737::0.0737)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0283::0.0283) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0410::0.0410) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0346::0.0346) (0.0345::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0226::0.0226) (0.0226::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0440::0.0440) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0627::0.0627)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0100::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0429::0.0429) (0.0428::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0293::0.0293) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0327::0.0327) (0.0327::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0232::0.0232) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0290::0.0290) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0929::0.0929) (0.0927::0.0927)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0483::0.0483) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0625::0.0625) (0.0625::0.0625)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0330::0.0330) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0827::0.0827) (0.0826::0.0826)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0428::0.0428) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0813::0.0813) (0.0812::0.0812)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0280::0.0280) (0.0280::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0694::0.0694) (0.0693::0.0693)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0842::0.0842) (0.0841::0.0841)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0297::0.0297) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0231::0.0231) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0138::0.0138) (0.0139::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0344::0.0344) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0187::0.0187) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0434::0.0434) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0195::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0333::0.0333) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0294::0.0294) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0334::0.0334) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0287::0.0287) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0269::0.0269) (0.0269::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0478::0.0478) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0549::0.0549) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0897::0.0897) (0.0896::0.0896)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0199::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0318::0.0318) (0.0318::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0480::0.0480) (0.0480::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0365::0.0365) (0.0364::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0483::0.0483) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0675::0.0675) (0.0674::0.0674)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0431::0.0431) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0393::0.0393) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0601::0.0601) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0432::0.0432) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0198::0.0198) (0.0198::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0854::0.0854) (0.0853::0.0853)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0457::0.0457) (0.0464::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0466::0.0466) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[29\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0702::0.0702) (0.0700::0.0700)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[15\]/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0447::0.0447) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0199::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0646::0.0646) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0250::0.0250) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0831::0.0831) (0.0829::0.0829)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0160::0.0160) (0.0160::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0121::0.0121) (0.0121::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0141::0.0141) (0.0141::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0746::0.0746) (0.0745::0.0760)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0336::0.0336) (0.0336::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0802::0.0802) (0.0801::0.0801)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0554::0.0554) (0.0553::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0322::0.0322) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0534::0.0534) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0661::0.0661) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0034::0.0034) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0605::0.0605) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0673::0.0673) (0.0672::0.0672)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0188::0.0188) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0430::0.0430) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0535::0.0535) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0573::0.0573) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0188::0.0188) (0.0187::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0346::0.0346) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0429::0.0429) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0412::0.0412) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0248::0.0248) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0230::0.0230) (0.0230::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0517::0.0517) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0413::0.0413) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0381::0.0381) (0.0380::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0394::0.0394) (0.0393::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0378::0.0378) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0373::0.0373) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0280::0.0280) (0.0280::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0265::0.0265) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0341::0.0341) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0079::0.0079) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[14\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0545::0.0545) (0.0545::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0763::0.0763) (0.0762::0.0762)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0806::0.0806) (0.0805::0.0805)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0366::0.0366) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0267::0.0267) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.1025::0.1025) (0.1023::0.1023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0474::0.0474) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0255::0.0255) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0410::0.0410) (0.0410::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0367::0.0367) (0.0366::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0789::0.0789) (0.0788::0.0805)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0697::0.0697) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0108::0.0108) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0506::0.0506) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0310::0.0310) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0183::0.0183) (0.0183::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0446::0.0446) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0272::0.0272) (0.0271::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0187::0.0187) (0.0187::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0329::0.0329) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0269::0.0269) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0098::0.0098) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0292::0.0292) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0391::0.0391) (0.0391::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0103::0.0103) (0.0102::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0610::0.0610) (0.0609::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0368::0.0368) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0322::0.0322) (0.0322::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0143::0.0143) (0.0143::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0468::0.0468) (0.0467::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0337::0.0337) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0702::0.0702) (0.0701::0.0701)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0645::0.0645) (0.0644::0.0644)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0307::0.0307) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0615::0.0615) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0640::0.0640) (0.0639::0.0651)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0611::0.0611) (0.0611::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0152::0.0152) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0294::0.0294) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0435::0.0435) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0496::0.0496) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0705::0.0705) (0.0704::0.0704)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0620::0.0620) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0315::0.0315) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0291::0.0291) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0169::0.0169) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0280::0.0280) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0258::0.0258) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[25\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0126::0.0126) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0780::0.0780) (0.0779::0.0779)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0739::0.0739) (0.0738::0.0738)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0503::0.0503) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0250::0.0250) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0373::0.0373) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0242::0.0242) (0.0242::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0791::0.0791) (0.0789::0.0806)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0411::0.0411) (0.0411::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0506::0.0506) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0321::0.0321) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0444::0.0444) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0156::0.0156)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0157::0.0157) (0.0156::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0339::0.0339) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0181::0.0181) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0267::0.0267) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0361::0.0361) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[6\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0320::0.0320) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0289::0.0289) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0244::0.0244) (0.0244::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0439::0.0439) (0.0439::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0284::0.0284) (0.0284::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0246::0.0246) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0651::0.0651) (0.0650::0.0650)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0350::0.0350) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0734::0.0734) (0.0733::0.0733)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0748::0.0748) (0.0747::0.0747)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0503::0.0503) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0447::0.0447) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0140::0.0140) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0134::0.0134) (0.0134::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[9\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0669::0.0669) (0.0668::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0645::0.0645) (0.0644::0.0655)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0554::0.0554) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0319::0.0319) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0410::0.0410) (0.0410::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0376::0.0376) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0538::0.0538) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.1027::0.1027) (0.1025::0.1025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0350::0.0350) (0.0350::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0702::0.0702) (0.0624::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0513::0.0513) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0493::0.0493) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0202::0.0202) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0402::0.0402) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0249::0.0249) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0405::0.0405) (0.0405::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0196::0.0196) (0.0196::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0378::0.0378) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0478::0.0478) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0183::0.0183) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0380::0.0380) (0.0380::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0114::0.0114) (0.0114::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0553::0.0553) (0.0553::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0530::0.0530) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0192::0.0192) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0585::0.0585) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/S1 (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0432::0.0432) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0653::0.0653) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0641::0.0641) (0.0640::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0464::0.0464) (0.0464::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0628::0.0628) (0.0627::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0205::0.0205) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0229::0.0229) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0484::0.0484) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0206::0.0206) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0673::0.0673) (0.0671::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0051::0.0051) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0238::0.0238) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0108::0.0108) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0146::0.0146) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0428::0.0428) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0512::0.0512) (0.0512::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0449::0.0449) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0197::0.0197) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0379::0.0379) (0.0379::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0504::0.0504) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0336::0.0336) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0660::0.0660) (0.0659::0.0659)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0027::0.0027) (0.0027::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0263::0.0263) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0805::0.0805) (0.0804::0.0804)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0236::0.0236) (0.0236::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0355::0.0355) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0575::0.0575) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0523::0.0523) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0292::0.0292) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0509::0.0509) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0564::0.0564) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0231::0.0231) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0252::0.0252) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0322::0.0322) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0042::0.0042) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0600::0.0600) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0136::0.0136) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0468::0.0468) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0495::0.0495) (0.0494::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0398::0.0398) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0405::0.0405) (0.0405::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0417::0.0417) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0435::0.0435) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0404::0.0404) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0370::0.0370) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0449::0.0449) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0209::0.0209) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0491::0.0491) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0557::0.0557) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0565::0.0565) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0459::0.0459) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0487::0.0487) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0732::0.0732) (0.0731::0.0731)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0185::0.0185) (0.0185::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0194::0.0194) (0.0194::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0196::0.0196) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0876::0.0876) (0.0874::0.0897)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0252::0.0252) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0489::0.0489) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0040::0.0040) (0.0041::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0139::0.0139) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0289::0.0289) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0227::0.0227) (0.0227::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0240::0.0240) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0372::0.0372) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0560::0.0560) (0.0571::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0170::0.0170) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0282::0.0282) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0585::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0256::0.0256) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0295::0.0295) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0385::0.0385) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0619::0.0619) (0.0618::0.0629)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0482::0.0482) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0473::0.0473) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0474::0.0474) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0426::0.0426) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0467::0.0467) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0247::0.0247) (0.0247::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0444::0.0444) (0.0444::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0465::0.0465) (0.0464::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0025::0.0025) (0.0025::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0149::0.0149) (0.0149::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0795::0.0795) (0.0794::0.0794)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[14\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0392::0.0392) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0424::0.0424) (0.0423::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0198::0.0198) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0749::0.0749) (0.0748::0.0748)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0140::0.0140) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0205::0.0205) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0166::0.0166) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0456::0.0456) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0203::0.0203) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0039::0.0039) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0304::0.0304) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0384::0.0384) (0.0384::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0347::0.0347) (0.0347::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0274::0.0274) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0544::0.0544) (0.0543::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0442::0.0442) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0434::0.0434) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0328::0.0328) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0155::0.0155) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0478::0.0478) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0103::0.0103) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0609::0.0609) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0237::0.0237) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0209::0.0209) (0.0209::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0367::0.0367) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0291::0.0291) (0.0291::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0220::0.0220) (0.0220::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0445::0.0445) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0628::0.0628) (0.0640::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0322::0.0322) (0.0322::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0420::0.0420) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/A (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0463::0.0463) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0738::0.0738) (0.0737::0.0737)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0237::0.0237) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0112::0.0112) (0.0112::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0305::0.0305) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0037::0.0037) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[29\]/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0461::0.0461) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0317::0.0317) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0540::0.0540) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0291::0.0291) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0274::0.0274) (0.0274::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0274::0.0274) (0.0274::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0354::0.0354) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0196::0.0196) (0.0195::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0296::0.0296) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0326::0.0326) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0349::0.0349) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0493::0.0493) (0.0493::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0478::0.0478) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0456::0.0456) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0775::0.0775) (0.0774::0.0774)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0635::0.0635) (0.0635::0.0635)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0369::0.0369) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1039::0.1039) (0.1037::0.1037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0893::0.0893) (0.0892::0.0892)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0147::0.0147) (0.0147::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0325::0.0325) (0.0325::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0675::0.0675) (0.0674::0.0686)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0489::0.0489) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0020::0.0020) (0.0020::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0379::0.0379) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0795::0.0795) (0.0770::0.0770)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0393::0.0393) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0439::0.0439) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0477::0.0477) (0.0476::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0520::0.0520) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0348::0.0348) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0376::0.0376) (0.0376::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0335::0.0335) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0542::0.0542) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0079::0.0079) (0.0079::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0423::0.0423) (0.0423::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0490::0.0490) (0.0489::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0095::0.0095) (0.0095::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[23\]/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0358::0.0358) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0555::0.0555) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0263::0.0263) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0269::0.0269) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0302::0.0302) (0.0301::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0454::0.0454) (0.0454::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0209::0.0209) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0144::0.0144) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0026::0.0026) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0759::0.0759) (0.0758::0.0758)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0765::0.0765) (0.0675::0.0675)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0399::0.0399) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0334::0.0334) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0124::0.0124) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0188::0.0188) (0.0188::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0232::0.0232) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0449::0.0449) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0507::0.0507) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0372::0.0372) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0652::0.0652) (0.0633::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0174::0.0174) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0243::0.0243) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0515::0.0515) (0.0514::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0084::0.0084) (0.0084::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0185::0.0185) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0355::0.0355) (0.0355::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0098::0.0098) (0.0098::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0278::0.0278) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0402::0.0402) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0421::0.0421) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0467::0.0467) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/S0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0240::0.0240) (0.0240::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0221::0.0221) (0.0221::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0044::0.0044) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0581::0.0581) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0674::0.0674) (0.0673::0.0673)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0258::0.0258) (0.0258::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0209::0.0209) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0558::0.0558) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0220::0.0220) (0.0220::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0415::0.0415) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0551::0.0551) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0450::0.0450) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0363::0.0363) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0540::0.0540) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0520::0.0520) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0452::0.0452) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0403::0.0403) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0529::0.0529) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0671::0.0671) (0.0670::0.0670)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0485::0.0485) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0320::0.0320) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1178::0.1178) (0.1175::0.1176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0725::0.0725) (0.0724::0.0724)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0870::0.0870) (0.0868::0.0868)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0526::0.0526) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0281::0.0281) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0617::0.0617) (0.0616::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0270::0.0270) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0307::0.0307) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0274::0.0274) (0.0274::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0244::0.0244) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0311::0.0311) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0482::0.0482) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0575::0.0575) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0330::0.0330) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0467::0.0467) (0.0467::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0137::0.0137) (0.0137::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0445::0.0445) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0320::0.0320) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0259::0.0259) (0.0259::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0217::0.0217) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0355::0.0355) (0.0355::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0166::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0389::0.0389) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0456::0.0456) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0267::0.0267) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0791::0.0791) (0.0790::0.0790)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0729::0.0729) (0.0703::0.0703)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0487::0.0487) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0213::0.0213) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0456::0.0456) (0.0456::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0589::0.0589) (0.0589::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0740::0.0740) (0.0739::0.0756)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0412::0.0412) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0218::0.0218) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0270::0.0270) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0155::0.0155) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0574::0.0574) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0365::0.0365) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0394::0.0394) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0234::0.0234) (0.0234::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0235::0.0235) (0.0235::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0481::0.0481) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0620::0.0620) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0513::0.0513) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0523::0.0523) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0477::0.0477) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0305::0.0305) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0361::0.0361) (0.0360::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0409::0.0409) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0439::0.0439) (0.0439::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0497::0.0497) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0320::0.0320) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0772::0.0772) (0.0771::0.0771)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0042::0.0042) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0431::0.0431) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0697::0.0697) (0.0696::0.0696)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0319::0.0319) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0518::0.0518) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0306::0.0306) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0573::0.0573) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0293::0.0293) (0.0293::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0791::0.0791) (0.0767::0.0767)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0277::0.0277) (0.0277::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0252::0.0252) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0353::0.0353) (0.0353::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0344::0.0344) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0269::0.0269) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0579::0.0579) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0637::0.0637) (0.0637::0.0637)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0976::0.0976) (0.0975::0.0975)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0389::0.0389) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0366::0.0366) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0329::0.0329) (0.0329::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0184::0.0184) (0.0184::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0446::0.0446) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0271::0.0271) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0404::0.0404) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0317::0.0317) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0422::0.0422) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0481::0.0481) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0426::0.0426) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0427::0.0427) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0388::0.0388) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0442::0.0442) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0621::0.0621) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0189::0.0189) (0.0189::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0480::0.0480) (0.0479::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0378::0.0378) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[22\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0376::0.0376) (0.0376::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0548::0.0548) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0377::0.0377) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0274::0.0274) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0201::0.0201) (0.0200::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0192::0.0192) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0601::0.0601) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0258::0.0258) (0.0258::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0459::0.0459) (0.0459::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0135::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0259::0.0259) (0.0259::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0295::0.0295) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0398::0.0398) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/S0 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0546::0.0546) (0.0545::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0238::0.0238) (0.0238::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0643::0.0643) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0307::0.0307) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0441::0.0441) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0388::0.0388) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0394::0.0394) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0720::0.0720) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0205::0.0205) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0213::0.0213) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0302::0.0302) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0351::0.0351) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0106::0.0106) (0.0106::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0292::0.0292) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0577::0.0577) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0623::0.0623) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0287::0.0287) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0349::0.0349) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[23\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0547::0.0547) (0.0547::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0183::0.0183) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0439::0.0439) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0327::0.0327) (0.0326::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0431::0.0431) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0349::0.0349) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0522::0.0522) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0238::0.0238) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0265::0.0265) (0.0265::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0362::0.0362) (0.0362::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0183::0.0183) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0192::0.0192) (0.0192::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0567::0.0567) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0302::0.0302) (0.0302::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0689::0.0689) (0.0687::0.0700)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0301::0.0301) (0.0300::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0570::0.0570) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0198::0.0198) (0.0198::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0411::0.0411) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0349::0.0349) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0334::0.0334) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0489::0.0489) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0463::0.0463) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0542::0.0542) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0463::0.0463) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0260::0.0260) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0677::0.0677) (0.0676::0.0676)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0357::0.0357) (0.0357::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0304::0.0304) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0134::0.0134) (0.0133::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0305::0.0305) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0416::0.0416) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0648::0.0648) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0366::0.0366) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0499::0.0499) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0400::0.0400) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0433::0.0433) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0858::0.0858) (0.0857::0.0857)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0219::0.0219) (0.0219::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0314::0.0314) (0.0313::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0372::0.0372) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0419::0.0419) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0350::0.0350) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0366::0.0366) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0317::0.0317) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0296::0.0296) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0372::0.0372) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0211::0.0211) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0547::0.0547) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL_DIODE\[1\]/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0473::0.0473) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0407::0.0407) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0277::0.0277) (0.0277::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0241::0.0241) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0188::0.0188) (0.0188::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0430::0.0430) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0249::0.0249) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0155::0.0155) (0.0155::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0714::0.0714) (0.0713::0.0713)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0440::0.0440) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0190::0.0190) (0.0189::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0205::0.0205) (0.0205::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0647::0.0647) (0.0646::0.0658)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0573::0.0573) (0.0572::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0225::0.0225) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0253::0.0253) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0364::0.0364) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0296::0.0296) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0358::0.0358) (0.0362::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0452::0.0452) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[26\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0614::0.0614) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0320::0.0320) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0133::0.0133) (0.0133::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0323::0.0323) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0296::0.0296) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0144::0.0144) (0.0144::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0308::0.0308) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0279::0.0279) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0045::0.0045) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0297::0.0297) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0084::0.0084) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0662::0.0662) (0.0661::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0167::0.0167) (0.0167::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0162::0.0162) (0.0162::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0308::0.0308) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0192::0.0192) (0.0191::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0522::0.0522) (0.0521::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0093::0.0093) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0842::0.0842) (0.0840::0.0840)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0559::0.0559) (0.0558::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0729::0.0729) (0.0727::0.0727)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0198::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0224::0.0224) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0239::0.0239) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0236::0.0236) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0167::0.0167) (0.0167::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0160::0.0160) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0250::0.0250) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0413::0.0413) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0240::0.0240) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0216::0.0216) (0.0216::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0209::0.0209) (0.0209::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0225::0.0225) (0.0225::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0265::0.0265) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0398::0.0398) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0447::0.0447) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0237::0.0237) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1127::0.1127) (0.1125::0.1126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0577::0.0577) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1005::0.1005) (0.1003::0.1003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0666::0.0666) (0.0665::0.0665)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0553::0.0553) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0253::0.0253) (0.0253::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0764::0.0764) (0.0763::0.0779)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0665::0.0665) (0.0664::0.0677)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0339::0.0339) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0094::0.0094) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0348::0.0348) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0696::0.0696) (0.0713::0.0713)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0298::0.0298) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0389::0.0389) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0282::0.0282) (0.0282::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0199::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0419::0.0419) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0439::0.0439) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0408::0.0408) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0337::0.0337) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0255::0.0255) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0284::0.0284) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0357::0.0357) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0368::0.0368) (0.0368::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0229::0.0229) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0590::0.0590) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0553::0.0553) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0626::0.0626) (0.0626::0.0626)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0319::0.0319) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0232::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0174::0.0174) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0461::0.0461) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0326::0.0326) (0.0326::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0528::0.0528) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0094::0.0094) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0253::0.0253) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0132::0.0132) (0.0132::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0508::0.0508) (0.0508::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0808::0.0808) (0.0807::0.0807)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0425::0.0425) (0.0425::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0318::0.0318) (0.0318::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0119::0.0119) (0.0119::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0650::0.0650) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0519::0.0519) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0482::0.0482) (0.0481::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0417::0.0417) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0279::0.0279) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0403::0.0403) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0444::0.0444) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0354::0.0354) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0402::0.0402) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0285::0.0285) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0634::0.0634) (0.0613::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0304::0.0304) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0240::0.0240) (0.0240::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0214::0.0214) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0471::0.0471) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0355::0.0355) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0246::0.0246) (0.0245::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0528::0.0528) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0269::0.0269) (0.0268::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0320::0.0320) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0459::0.0459) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0596::0.0596) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0288::0.0288) (0.0287::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0474::0.0474) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0636::0.0636) (0.0636::0.0636)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0304::0.0304) (0.0304::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0754::0.0754) (0.0753::0.0753)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0219::0.0219) (0.0219::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0165::0.0165) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0391::0.0391) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0283::0.0283) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0262::0.0262) (0.0261::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0294::0.0294) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0384::0.0384) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0031::0.0031) (0.0031::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0662::0.0662) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0371::0.0371) (0.0371::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0202::0.0202) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0112::0.0112) (0.0112::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0432::0.0432) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0378::0.0378) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0483::0.0483) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0448::0.0448) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0685::0.0685) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0614::0.0614) (0.0614::0.0614)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0832::0.0832) (0.0830::0.0830)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0263::0.0263) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0863::0.0863) (0.0862::0.0862)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1221::0.1221) (0.1218::0.1218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0213::0.0213) (0.0213::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0225::0.0225) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0535::0.0535) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0465::0.0465) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0163::0.0163) (0.0163::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0326::0.0326) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0472::0.0472) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0174::0.0174) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0530::0.0530) (0.0529::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0304::0.0304) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0382::0.0382) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0624::0.0624) (0.0623::0.0623)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0238::0.0238) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0741::0.0741) (0.0720::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0445::0.0445) (0.0445::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0564::0.0564) (0.0563::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0362::0.0362) (0.0366::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0248::0.0248) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0283::0.0283) (0.0283::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0334::0.0334) (0.0334::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0307::0.0307) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0287::0.0287) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0387::0.0387) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0546::0.0546) (0.0545::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0300::0.0300) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0840::0.0840) (0.0839::0.0839)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0482::0.0482) (0.0481::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0444::0.0444) (0.0444::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0363::0.0363) (0.0362::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0188::0.0188) (0.0188::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0235::0.0235) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0384::0.0384) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0684::0.0684) (0.0683::0.0683)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0428::0.0428) (0.0428::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/X Do0MUX\.M\[2\]\.MUX\[3\]/A0 (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0156::0.0156) (0.0156::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0297::0.0297) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0179::0.0179) (0.0179::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0475::0.0475) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0055::0.0055) (0.0055::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0043::0.0043) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0324::0.0324) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0380::0.0380) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0011::0.0011) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0492::0.0492) (0.0499::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0139::0.0139) (0.0139::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0325::0.0325) (0.0325::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0509::0.0509) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0032::0.0032) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0333::0.0333) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0434::0.0435) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0479::0.0479) (0.0478::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0312::0.0312) (0.0312::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0481::0.0481) (0.0481::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0447::0.0447) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0288::0.0288) (0.0287::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0516::0.0516) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0313::0.0313) (0.0313::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0595::0.0595) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0117::0.0117) (0.0117::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0578::0.0578) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0169::0.0169) (0.0169::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0700::0.0700) (0.0673::0.0673)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0407::0.0407) (0.0406::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0345::0.0345) (0.0344::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0355::0.0355) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0192::0.0192) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0217::0.0217) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0371::0.0371) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0437::0.0437) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0401::0.0401) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0220::0.0220) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0807::0.0807) (0.0806::0.0806)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0702::0.0702) (0.0701::0.0701)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0370::0.0370) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0404::0.0404) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0190::0.0190) (0.0189::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0478::0.0478) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0276::0.0276) (0.0276::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0321::0.0321) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0288::0.0288) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0292::0.0292) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0487::0.0487) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0318::0.0318) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0236::0.0236) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0781::0.0781) (0.0780::0.0780)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0583::0.0583) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0543::0.0543) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0178::0.0178) (0.0178::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0080::0.0080) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0211::0.0211) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0359::0.0359) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0260::0.0260) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0288::0.0288) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0252::0.0252) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0406::0.0406) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0024::0.0024) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0225::0.0225) (0.0224::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0168::0.0168) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0440::0.0440) (0.0439::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0427::0.0427) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0084::0.0084) (0.0084::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0234::0.0234) (0.0234::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0360::0.0360) (0.0359::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0375::0.0375) (0.0375::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0306::0.0306) (0.0306::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/S1 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[3\]/S (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0252::0.0252) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0507::0.0507) (0.0506::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0182::0.0182) (0.0182::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0052::0.0052) (0.0052::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0206::0.0206) (0.0206::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0545::0.0545) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0364::0.0364) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0169::0.0169) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0299::0.0299) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0448::0.0448) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0477::0.0477) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0482::0.0482) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0592::0.0592) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0069::0.0069) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0353::0.0353) (0.0353::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0294::0.0294) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0312::0.0312) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[1\]/DIODE (0.0074::0.0074) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0458::0.0458) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0579::0.0579) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0441::0.0441) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0510::0.0510) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0303::0.0303) (0.0303::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0220::0.0220) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0325::0.0325) (0.0325::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0958::0.0958) (0.0956::0.0956)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0169::0.0169) (0.0169::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0469::0.0469) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0371::0.0371) (0.0371::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0575::0.0575) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0211::0.0211)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0655::0.0655) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0324::0.0324) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0324::0.0324) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0302::0.0302) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0140::0.0140) (0.0140::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0342::0.0342) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0441::0.0441) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0452::0.0452) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0636::0.0636) (0.0615::0.0615)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0086::0.0086) (0.0086::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0319::0.0319) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0139::0.0139) (0.0139::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0228::0.0228) (0.0227::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0328::0.0328) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0378::0.0378) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0249::0.0249) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0773::0.0773) (0.0772::0.0772)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0851::0.0851) (0.0849::0.0849)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0755::0.0755) (0.0754::0.0754)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0961::0.0961) (0.0959::0.0960)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0529::0.0529) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0691::0.0691) (0.0690::0.0690)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0395::0.0395) (0.0395::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0535::0.0535) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0281::0.0281) (0.0280::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0196::0.0196) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0203::0.0203) (0.0210::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0459::0.0459) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0312::0.0312) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0845::0.0845) (0.0844::0.0844)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0522::0.0522) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0492::0.0492) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0571::0.0571) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0450::0.0450) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0200::0.0200) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0480::0.0480) (0.0479::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0216::0.0216) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0389::0.0389) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0479::0.0479) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0233::0.0233) (0.0233::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0616::0.0616) (0.0616::0.0616)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0472::0.0472) (0.0472::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0622::0.0622) (0.0621::0.0621)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0011::0.0011) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0194::0.0194) (0.0194::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0413::0.0413) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0224::0.0224) (0.0223::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0699::0.0699) (0.0680::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0265::0.0265) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0237::0.0237) (0.0237::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0459::0.0459) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0783::0.0783) (0.0782::0.0782)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0238::0.0238) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/S0 (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/X Do0MUX\.M\[2\]\.MUX\[3\]/A1 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0432::0.0432) (0.0431::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0090::0.0090) (0.0090::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0621::0.0621) (0.0620::0.0620)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0488::0.0488) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0261::0.0261) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0153::0.0153) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0109::0.0109) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0217::0.0217) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0444::0.0444) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0306::0.0306) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0580::0.0580) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0365::0.0365) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0543::0.0543) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0538::0.0538) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0562::0.0562) (0.0562::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0489::0.0489) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0377::0.0377) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0295::0.0295) (0.0295::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0403::0.0403) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0430::0.0430) (0.0430::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0124::0.0124) (0.0124::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0576::0.0576) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0389::0.0389) (0.0388::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0509::0.0509) (0.0508::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0582::0.0582) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0362::0.0362) (0.0362::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0655::0.0655) (0.0654::0.0654)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0582::0.0582) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0625::0.0625) (0.0624::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0550::0.0550) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0396::0.0396) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0155::0.0155) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0338::0.0338) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0696::0.0696) (0.0619::0.0619)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0612::0.0612) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0386::0.0386) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0315::0.0315) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0375::0.0375) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0225::0.0225) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0284::0.0284) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0582::0.0582) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0207::0.0207) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0331::0.0331) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0350::0.0350) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0347::0.0347) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0336::0.0336) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0573::0.0573) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0600::0.0600) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0672::0.0672) (0.0672::0.0672)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0561::0.0561) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0240::0.0240) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0535::0.0535) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0480::0.0480) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0581::0.0581) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0257::0.0257) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0643::0.0643) (0.0643::0.0643)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0706::0.0706) (0.0706::0.0706)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0340::0.0340) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0250::0.0250) (0.0250::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0293::0.0293) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0504::0.0504) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0337::0.0337) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0363::0.0363) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0454::0.0454) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0094::0.0094) (0.0094::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0443::0.0443) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0305::0.0305) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0352::0.0352) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0212::0.0212) (0.0212::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0661::0.0661) (0.0660::0.0660)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0354::0.0354) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0081::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0413::0.0413) (0.0412::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0291::0.0291) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0392::0.0392) (0.0392::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0453::0.0453) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[22\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0291::0.0291) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0256::0.0256) (0.0256::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0562::0.0562) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0561::0.0561) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0703::0.0703) (0.0702::0.0702)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0726::0.0726) (0.0650::0.0650)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0333::0.0333) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0484::0.0484) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0092::0.0092) (0.0092::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0451::0.0451) (0.0451::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0295::0.0295) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0045::0.0045) (0.0045::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0587::0.0587) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0312::0.0312) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0584::0.0584) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0627::0.0627) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0579::0.0579) (0.0579::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0715::0.0715) (0.0713::0.0713)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0315::0.0315) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0485::0.0485) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0303::0.0303) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0261::0.0261) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0546::0.0546) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0666::0.0666) (0.0665::0.0665)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0328::0.0328) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/C_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0425::0.0425) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0433::0.0433) (0.0433::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0132::0.0132) (0.0132::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0670::0.0670) (0.0669::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0849::0.0849) (0.0848::0.0848)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0594::0.0594) (0.0593::0.0604)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0356::0.0356) (0.0356::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0613::0.0613) (0.0613::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0477::0.0477) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0309::0.0309) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0361::0.0361) (0.0360::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0423::0.0423) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0154::0.0154) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0326::0.0326) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0580::0.0580) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0395::0.0395) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0439::0.0439) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0352::0.0352) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0556::0.0556) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0218::0.0218) (0.0218::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0389::0.0389) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0340::0.0340) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0289::0.0289) (0.0288::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0107::0.0107) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0211::0.0211) (0.0211::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0436::0.0436) (0.0436::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0276::0.0276) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0314::0.0314) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0687::0.0687) (0.0659::0.0659)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0512::0.0512) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0451::0.0451) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0567::0.0567) (0.0567::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0394::0.0394) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0427::0.0427) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0952::0.0952) (0.0951::0.0951)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0231::0.0231) (0.0230::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0360::0.0360) (0.0360::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0522::0.0522) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0203::0.0203) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/X Do0MUX\.M\[1\]\.MUX\[1\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0315::0.0315) (0.0315::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0482::0.0482) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0801::0.0801) (0.0800::0.0800)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0375::0.0375) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0212::0.0212) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0071::0.0071) (0.0071::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0449::0.0449) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0170::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0159::0.0159) (0.0159::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0282::0.0282) (0.0282::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0309::0.0309) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0150::0.0150) (0.0149::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0426::0.0426) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0287::0.0287) (0.0287::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0522::0.0522) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0535::0.0535) (0.0534::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0058::0.0058) (0.0058::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0280::0.0280) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0224::0.0224) (0.0224::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0586::0.0586) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0376::0.0376) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0555::0.0555) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0841::0.0841) (0.0839::0.0839)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0366::0.0366) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0578::0.0578) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0234::0.0234) (0.0233::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A2 (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0467::0.0467) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0014::0.0014) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0574::0.0574) (0.0574::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0585::0.0585) (0.0584::0.0596)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0229::0.0229) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0237::0.0237) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0632::0.0632) (0.0631::0.0631)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0590::0.0590) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0685::0.0685) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0274::0.0274) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[3\]/DIODE (0.0050::0.0061) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0599::0.0599) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0259::0.0259) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0396::0.0396) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0222::0.0222) (0.0222::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0598::0.0598) (0.0597::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0261::0.0261) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0076::0.0076) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0156::0.0156)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0246::0.0246) (0.0246::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0457::0.0457) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0401::0.0401) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0245::0.0245) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0240::0.0240) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0305::0.0305) (0.0304::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0293::0.0293) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0328::0.0328) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0344::0.0344) (0.0344::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0112::0.0112) (0.0112::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0320::0.0320) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0735::0.0735) (0.0713::0.0713)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0124::0.0124) (0.0124::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0688::0.0688) (0.0665::0.0665)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0163::0.0163) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0480::0.0480) (0.0479::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0305::0.0305) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0479::0.0479) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0342::0.0342) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0470::0.0470) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0503::0.0503) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0508::0.0508) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0342::0.0342) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0626::0.0626) (0.0625::0.0625)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0712::0.0712) (0.0711::0.0711)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0079::0.0079) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0075::0.0075) (0.0075::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0826::0.0826) (0.0824::0.0824)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0089::0.0089) (0.0089::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0185::0.0185) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0470::0.0470) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/X Do0MUX\.M\[1\]\.MUX\[1\]/A1 (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0502::0.0502) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0578::0.0578) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0242::0.0242) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0546::0.0546) (0.0546::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0553::0.0553) (0.0552::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0196::0.0196) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0411::0.0411) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0311::0.0311) (0.0311::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[19\]/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0537::0.0537) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0530::0.0530) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0243::0.0243) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0584::0.0584) (0.0583::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0310::0.0310) (0.0310::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0541::0.0541) (0.0540::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0047::0.0047) (0.0047::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0187::0.0187) (0.0187::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0176::0.0176) (0.0176::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0470::0.0470) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0627::0.0627) (0.0626::0.0626)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0461::0.0461) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0315::0.0315) (0.0315::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0266::0.0266) (0.0266::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0535::0.0535) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0570::0.0570) (0.0569::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0359::0.0359) (0.0359::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0077::0.0077) (0.0077::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0305::0.0305) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0400::0.0400) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0663::0.0663) (0.0644::0.0644)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[14\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0410::0.0410) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0241::0.0241) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0823::0.0823) (0.0822::0.0822)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0289::0.0289) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0379::0.0379) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0086::0.0086) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[5\]/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0369::0.0369) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0344::0.0344) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0553::0.0553) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/B (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0478::0.0478) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0363::0.0363) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0310::0.0310) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0193::0.0193) (0.0192::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0656::0.0656) (0.0655::0.0655)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0218::0.0218) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0236::0.0236) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0099::0.0099) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0351::0.0351) (0.0350::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0606::0.0606) (0.0606::0.0606)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0401::0.0401) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0429::0.0429) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0416::0.0416) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0242::0.0242) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0045::0.0045) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0251::0.0251) (0.0250::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0136::0.0136) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0342::0.0342) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0387::0.0387) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0473::0.0473) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0525::0.0525) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0181::0.0181) (0.0180::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0474::0.0474) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0391::0.0391) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0224::0.0224) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0174::0.0174) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0570::0.0570) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0391::0.0391) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0379::0.0379) (0.0379::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0356::0.0356) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0358::0.0358) (0.0358::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0434::0.0434) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0386::0.0386) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[1\]/S (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0364::0.0364) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0310::0.0310) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0445::0.0445) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0777::0.0777) (0.0775::0.0775)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0181::0.0181) (0.0181::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0130::0.0130) (0.0130::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0530::0.0530) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0220::0.0220) (0.0220::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0089::0.0089) (0.0088::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0305::0.0305) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0288::0.0288) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0296::0.0296) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0497::0.0497) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0507::0.0507) (0.0507::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0303::0.0303) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0455::0.0455) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0461::0.0461) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0573::0.0573) (0.0573::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0535::0.0535) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0551::0.0551) (0.0551::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0246::0.0246) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0123::0.0123) (0.0123::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0250::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0450::0.0450) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0752::0.0752) (0.0729::0.0729)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0777::0.0777) (0.0775::0.0775)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0365::0.0365) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0890::0.0890) (0.0889::0.0889)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0205::0.0205) (0.0205::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/S0 (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0609::0.0609) (0.0608::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0559::0.0559) (0.0558::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0807::0.0807) (0.0805::0.0805)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/X Do0MUX\.M\[3\]\.MUX\[6\]/A0 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0303::0.0303) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0308::0.0308) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[28\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0456::0.0456) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0621::0.0621) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0207::0.0207) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0454::0.0454) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0502::0.0502) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0388::0.0388) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0292::0.0292) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0044::0.0044) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0234::0.0234) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0726::0.0726) (0.0637::0.0637)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0265::0.0265) (0.0265::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0450::0.0450) (0.0449::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0449::0.0449) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0237::0.0237) (0.0237::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0557::0.0557) (0.0557::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0588::0.0588) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0547::0.0547) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0285::0.0285) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0517::0.0517) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0581::0.0581) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0388::0.0388) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0150::0.0150) (0.0150::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0295::0.0295) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0527::0.0527) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0246::0.0246) (0.0246::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0376::0.0376) (0.0376::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0583::0.0583) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0336::0.0336) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0870::0.0870) (0.0869::0.0869)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0468::0.0468) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0343::0.0343) (0.0343::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0389::0.0389) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0046::0.0046) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0243::0.0243) (0.0243::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0312::0.0312) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0498::0.0498) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0531::0.0531) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0588::0.0588) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0289::0.0289) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0408::0.0408) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0712::0.0712) (0.0711::0.0711)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0293::0.0293) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0450::0.0450) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0428::0.0428) (0.0426::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0814::0.0814) (0.0813::0.0813)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0225::0.0225) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0253::0.0253) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0400::0.0400) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/X Do0MUX\.M\[1\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0276::0.0276) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0315::0.0315) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0608::0.0608) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0259::0.0259) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0234::0.0234) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0168::0.0168) (0.0168::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0192::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0359::0.0359) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0265::0.0265) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0574::0.0574) (0.0519::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0347::0.0347) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0211::0.0211) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0339::0.0339) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0577::0.0577) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0647::0.0647) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0535::0.0535) (0.0535::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0139::0.0139) (0.0139::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0697::0.0697) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0435::0.0435) (0.0435::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0429::0.0429) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0430::0.0430) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0302::0.0302) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/S1 (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0502::0.0502) (0.0502::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0541::0.0541) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0311::0.0311) (0.0311::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/X Do0MUX\.M\[3\]\.MUX\[6\]/A1 (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0373::0.0373) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0321::0.0321) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0233::0.0233) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0632::0.0632) (0.0610::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0110::0.0110) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0348::0.0348) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0647::0.0647) (0.0583::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0546::0.0546) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0229::0.0229) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0496::0.0496) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0181::0.0181) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0310::0.0310) (0.0310::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0543::0.0543) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0248::0.0248) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[7\]/DIODE (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0402::0.0402) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0547::0.0547) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0033::0.0033) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0250::0.0250) (0.0249::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0351::0.0351) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0091::0.0091) (0.0091::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0499::0.0499) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0396::0.0396) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0365::0.0365) (0.0365::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0436::0.0436) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0441::0.0441) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0161::0.0161) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0296::0.0296) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0895::0.0895) (0.0870::0.0870)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0293::0.0293) (0.0293::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0404::0.0404) (0.0403::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0371::0.0371) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0285::0.0285) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0456::0.0456) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0475::0.0475) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0594::0.0594) (0.0593::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0318::0.0318) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0468::0.0468) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0273::0.0273) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0139::0.0139) (0.0139::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0066::0.0066) (0.0066::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0300::0.0300) (0.0304::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0552::0.0552) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0256::0.0256) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0329::0.0329) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0083::0.0083) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0355::0.0355) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0747::0.0747) (0.0745::0.0745)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0304::0.0304) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0273::0.0273) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0797::0.0797) (0.0796::0.0796)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0622::0.0622) (0.0621::0.0621)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0415::0.0415) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0734::0.0734) (0.0733::0.0733)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0161::0.0161) (0.0161::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0119::0.0119) (0.0119::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0237::0.0237) (0.0236::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0751::0.0751) (0.0750::0.0766)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/X Do0MUX\.M\[1\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0336::0.0336) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/X Do0MUX\.M\[1\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0330::0.0330) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/X Do0MUX\.M\[1\]\.MUX\[7\]/A1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0263::0.0263) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0278::0.0278) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0213::0.0213) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0289::0.0289) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0388::0.0388) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0565::0.0565) (0.0564::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0241::0.0241) (0.0241::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0597::0.0597) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0182::0.0182) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0234::0.0234) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0319::0.0319) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0579::0.0579) (0.0578::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0454::0.0454) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0547::0.0547) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0455::0.0455) (0.0455::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0412::0.0412) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0197::0.0197) (0.0197::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0185::0.0185) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0193::0.0193) (0.0193::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0403::0.0403) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0519::0.0519) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0603::0.0603) (0.0582::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0520::0.0520) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0191::0.0191) (0.0191::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0528::0.0528) (0.0528::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0056::0.0056) (0.0056::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0506::0.0506) (0.0505::0.0505)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[6\]/S (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0232::0.0232) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0273::0.0273) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0283::0.0283) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0326::0.0326) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0558::0.0558) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0486::0.0486) (0.0493::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0292::0.0292) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0401::0.0401) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0352::0.0352) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0358::0.0358) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0074::0.0074) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0610::0.0610) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0712::0.0712) (0.0689::0.0689)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[22\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0303::0.0303) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0139::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0754::0.0754) (0.0753::0.0753)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0691::0.0691) (0.0690::0.0690)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0604::0.0604) (0.0604::0.0604)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0143::0.0143)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0466::0.0466) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0245::0.0245) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0472::0.0472) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0337::0.0337) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0459::0.0459) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0486::0.0486) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0230::0.0230) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0400::0.0400) (0.0399::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0575::0.0575) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0856::0.0856) (0.0855::0.0855)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0708::0.0708) (0.0706::0.0706)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0723::0.0723) (0.0722::0.0722)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0477::0.0477) (0.0476::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0289::0.0289) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0403::0.0403) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0182::0.0182) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0558::0.0558) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0373::0.0373) (0.0373::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0481::0.0481) (0.0489::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0417::0.0417) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0295::0.0295) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0940::0.0940) (0.0938::0.0938)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0229::0.0229) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0898::0.0898) (0.0896::0.0896)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0762::0.0762) (0.0761::0.0761)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0437::0.0437) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0608::0.0608) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0094::0.0094) (0.0094::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/X Do0MUX\.M\[1\]\.MUX\[0\]/A1 (0.0045::0.0045) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/X Do0MUX\.M\[1\]\.MUX\[2\]/A1 (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[7\]/S (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0287::0.0287) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0377::0.0377) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0273::0.0273) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0532::0.0532) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0492::0.0492) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0450::0.0450) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0145::0.0145) (0.0145::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0364::0.0364) (0.0364::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0247::0.0247) (0.0247::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0364::0.0364) (0.0364::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0384::0.0384) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0428::0.0428) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0303::0.0303) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0260::0.0260) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0251::0.0251) (0.0251::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0366::0.0366) (0.0366::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0100::0.0100) (0.0100::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0252::0.0252) (0.0255::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0307::0.0307) (0.0306::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0300::0.0300) (0.0299::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0441::0.0441) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[26\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0802::0.0802) (0.0801::0.0801)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0258::0.0258) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0378::0.0378) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0402::0.0402) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0233::0.0233) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0256::0.0256) (0.0256::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0407::0.0407) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/X Do0MUX\.M\[3\]\.MUX\[3\]/A0 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0208::0.0208) (0.0208::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0437::0.0437) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0637::0.0637) (0.0636::0.0636)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0293::0.0293) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[16\]/DIODE (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[17\]/DIODE (0.0041::0.0041) (0.0040::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0490::0.0490) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0435::0.0435) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0446::0.0446) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/C_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0301::0.0301) (0.0301::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0169::0.0169) (0.0169::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0017::0.0017) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0424::0.0424) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0321::0.0321) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0518::0.0518) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0585::0.0585) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0302::0.0302) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0711::0.0711) (0.0710::0.0710)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0598::0.0598) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0588::0.0588) (0.0588::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0288::0.0288) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0696::0.0696) (0.0695::0.0695)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0475::0.0475) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0311::0.0311) (0.0310::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A3 (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0292::0.0292) (0.0292::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0581::0.0581) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0240::0.0240) (0.0239::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0420::0.0420) (0.0420::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0200::0.0200) (0.0200::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0549::0.0549) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0560::0.0560) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0263::0.0263) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0055::0.0055) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0283::0.0283) (0.0282::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0334::0.0334) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0271::0.0271) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0459::0.0459) (0.0458::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0369::0.0369) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0078::0.0078) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0143::0.0143) (0.0143::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0274::0.0274) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0434::0.0434) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0390::0.0390) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0293::0.0293) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0534::0.0534) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0377::0.0377) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0381::0.0381) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0829::0.0829) (0.0827::0.0827)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0339::0.0339) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0135::0.0135) (0.0135::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0644::0.0644) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0465::0.0465) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0074::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0583::0.0583) (0.0582::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0851::0.0851) (0.0850::0.0850)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0424::0.0424) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0462::0.0462) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[0\]/S (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[2\]/S (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0260::0.0260) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0225::0.0225) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0324::0.0324) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0724::0.0724) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0500::0.0500) (0.0499::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0108::0.0108) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0465::0.0465) (0.0465::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0629::0.0629) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0512::0.0512) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0359::0.0359) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0261::0.0261) (0.0261::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0330::0.0330) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0660::0.0660) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0316::0.0316) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0529::0.0529) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0282::0.0282) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0260::0.0260) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0297::0.0297) (0.0297::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0428::0.0428) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0450::0.0450) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0491::0.0491) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0069::0.0069) (0.0069::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[4\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0576::0.0576) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0415::0.0415) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0260::0.0260) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/X Do0MUX\.M\[3\]\.MUX\[3\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0149::0.0149) (0.0149::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0368::0.0368) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0339::0.0339) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0322::0.0322) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0261::0.0261) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0407::0.0407) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0042::0.0042) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0205::0.0205) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0467::0.0467) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0753::0.0753) (0.0751::0.0751)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0130::0.0130) (0.0130::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0244::0.0244) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0054::0.0054) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0483::0.0483) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0597::0.0597) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0677::0.0677) (0.0651::0.0651)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0468::0.0468) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0440::0.0440) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0104::0.0104) (0.0104::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0097::0.0097) (0.0097::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0442::0.0442) (0.0441::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0443::0.0443) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0291::0.0291) (0.0291::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0444::0.0444) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0870::0.0870) (0.0844::0.0844)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0214::0.0214) (0.0214::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0376::0.0376) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/S0 (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0282::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0326::0.0326) (0.0325::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0259::0.0259) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0529::0.0529) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0436::0.0436) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0322::0.0322) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0224::0.0224) (0.0224::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0223::0.0223) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0292::0.0292) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0610::0.0610) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0352::0.0352) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0943::0.0943) (0.0942::0.0942)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0888::0.0888) (0.0886::0.0886)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1038::0.1038) (0.1036::0.1036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0236::0.0236) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0585::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0290::0.0290) (0.0289::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT DEC0\.AND1/X BANK128\[1\]\.RAM128\.EN0BUF\.cell/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0498::0.0498) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0043::0.0043) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0496::0.0496) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0384::0.0384) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0519::0.0519) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0342::0.0342) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0858::0.0858) (0.0856::0.0856)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0295::0.0295) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0312::0.0312) (0.0311::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0269::0.0269) (0.0268::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0349::0.0349) (0.0349::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0596::0.0596) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0800::0.0800) (0.0799::0.0816)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0684::0.0684) (0.0683::0.0696)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0280::0.0280) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0301::0.0301) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0310::0.0310) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0376::0.0376) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0322::0.0322) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0017::0.0017) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0308::0.0308) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0370::0.0370) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0524::0.0524) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0295::0.0295) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0569::0.0569) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0455::0.0455) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0474::0.0474) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0268::0.0268) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0180::0.0180) (0.0180::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0174::0.0174) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0240::0.0240) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0241::0.0241) (0.0241::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0264::0.0264) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0716::0.0716) (0.0693::0.0693)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0352::0.0352) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0229::0.0229) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0144::0.0144) (0.0144::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0430::0.0430) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0259::0.0259) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0335::0.0335) (0.0335::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0539::0.0539) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0231::0.0231) (0.0231::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0272::0.0272) (0.0272::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0433::0.0433) (0.0433::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0278::0.0278) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0164::0.0164) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0502::0.0502) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0251::0.0251) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0433::0.0433) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0610::0.0610) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0402::0.0402) (0.0402::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0376::0.0376) (0.0375::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0041::0.0041) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0575::0.0575) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0410::0.0410) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[3\]/S (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0056::0.0056) (0.0056::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0304::0.0304) (0.0304::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0303::0.0303) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0385::0.0385) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0418::0.0418) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0414::0.0414) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0522::0.0522) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0595::0.0595) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0154::0.0154) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0307::0.0307) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0220::0.0220) (0.0219::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0429::0.0429) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0279::0.0279) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0442::0.0442) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0226::0.0226) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0248::0.0248) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0249::0.0249) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0259::0.0259) (0.0259::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0161::0.0161) (0.0161::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0124::0.0124) (0.0124::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0354::0.0354) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0523::0.0523) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0061::0.0061) (0.0061::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0179::0.0179) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0473::0.0473) (0.0473::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0374::0.0374) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0625::0.0625) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0534::0.0534) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0703::0.0703) (0.0702::0.0702)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0651::0.0651) (0.0651::0.0651)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0830::0.0830) (0.0829::0.0829)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1178::0.1178) (0.1175::0.1175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0170::0.0170) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0101::0.0101) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0181::0.0181) (0.0181::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0325::0.0325) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0294::0.0294) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0125::0.0125) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0243::0.0243) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0307::0.0307) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0827::0.0827) (0.0826::0.0826)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0845::0.0845) (0.0844::0.0844)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1062::0.1062) (0.1060::0.1060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0324::0.0324) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0187::0.0187) (0.0187::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0415::0.0415) (0.0415::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0707::0.0707) (0.0706::0.0706)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0571::0.0571) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0445::0.0445) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0558::0.0558) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0352::0.0352) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0280::0.0280) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0570::0.0570) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0433::0.0433) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0415::0.0415) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0584::0.0584) (0.0583::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0114::0.0114) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0464::0.0464) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0209::0.0209) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0430::0.0430) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0133::0.0133) (0.0133::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0384::0.0384) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0403::0.0403) (0.0402::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0010::0.0010) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0286::0.0286) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0361::0.0361) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0108::0.0108) (0.0108::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0076::0.0076) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0566::0.0566) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0534::0.0534) (0.0533::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0238::0.0238) (0.0238::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0156::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0453::0.0453) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0198::0.0198) (0.0198::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0313::0.0313) (0.0313::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0219::0.0219) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0814::0.0814) (0.0812::0.0812)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0478::0.0478) (0.0478::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0414::0.0414) (0.0413::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/X Do0MUX\.M\[2\]\.MUX\[0\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0344::0.0344) (0.0343::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0324::0.0324) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0517::0.0517) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0220::0.0220) (0.0220::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0309::0.0309) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0039::0.0039) (0.0040::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0441::0.0441) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0033::0.0033) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0270::0.0270) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0132::0.0132) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0571::0.0571) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0308::0.0308) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0516::0.0516) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0314::0.0314) (0.0314::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0423::0.0423) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0476::0.0476) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0413::0.0413) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0051::0.0051) (0.0051::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0364::0.0364) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0498::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0423::0.0423) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0575::0.0575) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0213::0.0213) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0383::0.0383) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0388::0.0388) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0176::0.0176) (0.0176::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0293::0.0293) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0389::0.0389) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0089::0.0089) (0.0089::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0518::0.0518) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0591::0.0591) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0911::0.0911) (0.0910::0.0910)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0727::0.0727) (0.0726::0.0726)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0499::0.0499) (0.0499::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0503::0.0503) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0259::0.0259) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0545::0.0545) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0116::0.0116) (0.0116::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0263::0.0263) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0370::0.0370) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0358::0.0358) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0130::0.0130) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0134::0.0134) (0.0134::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0369::0.0369) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0310::0.0310) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0388::0.0388) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0474::0.0474) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0409::0.0409) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0549::0.0549) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0634::0.0634) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0197::0.0197) (0.0197::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0158::0.0158) (0.0158::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0389::0.0389) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0291::0.0291) (0.0291::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0583::0.0583) (0.0583::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0422::0.0422) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0214::0.0214) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0486::0.0486) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0274::0.0274) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0215::0.0215) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0323::0.0323) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0598::0.0598) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0319::0.0319) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0521::0.0521) (0.0521::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0647::0.0647) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0416::0.0416) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0314::0.0314) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0207::0.0207) (0.0207::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0536::0.0536) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0372::0.0372) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0326::0.0326) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0662::0.0662) (0.0662::0.0662)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0500::0.0500) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0384::0.0384) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0191::0.0191) (0.0190::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0048::0.0048) (0.0048::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0285::0.0285) (0.0285::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0486::0.0486) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0263::0.0263) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0328::0.0328) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0187::0.0187) (0.0187::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0404::0.0404) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0042::0.0042) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0526::0.0526) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0671::0.0671) (0.0669::0.0669)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0389::0.0389) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0467::0.0467) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0692::0.0692) (0.0691::0.0691)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0084::0.0084) (0.0084::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/S0 (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/X Do0MUX\.M\[2\]\.MUX\[0\]/A1 (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0430::0.0430) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0299::0.0299) (0.0299::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0509::0.0509) (0.0509::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0551::0.0551) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0242::0.0242) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0449::0.0449) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0169::0.0169) (0.0169::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0287::0.0287) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0229::0.0229) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0368::0.0368) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0132::0.0132) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0750::0.0750) (0.0726::0.0726)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0549::0.0549) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0263::0.0263) (0.0263::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0041::0.0041) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0345::0.0345) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0476::0.0476) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0380::0.0380) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/B (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0272::0.0272) (0.0272::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0518::0.0518) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0587::0.0587) (0.0586::0.0594)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0416::0.0416) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0283::0.0283) (0.0283::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0151::0.0151) (0.0151::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0528::0.0528) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0736::0.0736) (0.0735::0.0735)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0310::0.0310) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0478::0.0478) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0013::0.0013) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0179::0.0179) (0.0178::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0305::0.0305) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0269::0.0269) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0115::0.0115) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0405::0.0405) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0383::0.0383) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0154::0.0154) (0.0154::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0395::0.0395) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0739::0.0739) (0.0738::0.0739)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0747::0.0747) (0.0746::0.0746)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0291::0.0291) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0315::0.0315) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0238::0.0238) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0297::0.0297) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0324::0.0324) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0446::0.0446) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0385::0.0385) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0847::0.0847) (0.0846::0.0846)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0493::0.0493) (0.0493::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1002::0.1002) (0.1000::0.1000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0639::0.0639) (0.0638::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0443::0.0443) (0.0443::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0437::0.0437) (0.0437::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0046::0.0046) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0323::0.0323) (0.0323::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0765::0.0765) (0.0764::0.0780)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0571::0.0571) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0555::0.0555) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0282::0.0282) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0312::0.0312) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0356::0.0356) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0263::0.0263) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0214::0.0214) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0243::0.0243) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0835::0.0835) (0.0833::0.0833)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0624::0.0624) (0.0623::0.0623)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0212::0.0212) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0419::0.0419) (0.0418::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0434::0.0434) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0439::0.0439) (0.0439::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0475::0.0475) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0390::0.0390) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0441::0.0441) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0130::0.0130) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0364::0.0364) (0.0364::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0378::0.0378) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0569::0.0569) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0372::0.0372) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0464::0.0464) (0.0464::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0082::0.0082) (0.0082::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0022::0.0022) (0.0022::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0578::0.0578) (0.0577::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0093::0.0093) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0313::0.0313) (0.0313::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0306::0.0306) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0040::0.0040) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0293::0.0293) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0773::0.0773) (0.0772::0.0772)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0321::0.0321) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0424::0.0424) (0.0423::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/S1 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[0\]/S (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[0\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0226::0.0226) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0617::0.0617) (0.0616::0.0616)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/X Do0MUX\.M\[3\]\.MUX\[7\]/A0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0651::0.0651) (0.0630::0.0630)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0222::0.0222) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0683::0.0683) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/C_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0386::0.0386) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0081::0.0081) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0240::0.0240) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0359::0.0359) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0349::0.0349) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0533::0.0533) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0529::0.0529) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[14\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0527::0.0527) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0498::0.0498) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0469::0.0469) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0244::0.0244) (0.0244::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0534::0.0534) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0515::0.0515) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0492::0.0492) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0485::0.0485) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0652::0.0652) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0443::0.0443) (0.0443::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0365::0.0365) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0379::0.0379) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0273::0.0273) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0634::0.0634) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0259::0.0259) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0259::0.0259) (0.0259::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0761::0.0761) (0.0760::0.0760)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0665::0.0665) (0.0664::0.0664)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0488::0.0488) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0826::0.0826) (0.0825::0.0825)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1221::0.1221) (0.1218::0.1218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0100::0.0100) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0267::0.0267) (0.0266::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0501::0.0501) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0630::0.0630) (0.0605::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/S0 (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0233::0.0233) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0327::0.0327) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0252::0.0252) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0393::0.0393) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0548::0.0548) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0682::0.0682) (0.0665::0.0665)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0952::0.0952) (0.0950::0.0950)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0086::0.0086) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0541::0.0541) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0396::0.0396) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0887::0.0887) (0.0886::0.0886)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0667::0.0667) (0.0666::0.0666)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0650::0.0650) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0346::0.0346) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0113::0.0113) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0192::0.0192) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0117::0.0117) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0361::0.0361) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0527::0.0527) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0650::0.0650) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0489::0.0489) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0330::0.0330) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0427::0.0427) (0.0426::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0304::0.0304) (0.0304::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0370::0.0370) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0050::0.0050) (0.0051::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0244::0.0244) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0388::0.0388) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0126::0.0126) (0.0126::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0613::0.0613) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0436::0.0436) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0389::0.0389) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0324::0.0324) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0586::0.0586) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0042::0.0042) (0.0041::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0471::0.0471) (0.0470::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0147::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0250::0.0250) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0319::0.0319) (0.0319::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0505::0.0505) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0597::0.0597) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0327::0.0327) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0539::0.0539) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0742::0.0742) (0.0740::0.0740)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0717::0.0717) (0.0695::0.0695)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0534::0.0534) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0644::0.0644) (0.0643::0.0643)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0214::0.0214) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0619::0.0619) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0326::0.0326) (0.0326::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0211::0.0211) (0.0211::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0553::0.0553) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0501::0.0501) (0.0501::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0432::0.0432) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0383::0.0383) (0.0383::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0098::0.0098) (0.0098::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0330::0.0330) (0.0330::0.0332)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[7\]/S (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0454::0.0454) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0060::0.0060) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[31\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0340::0.0340) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[22\]/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[22\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0279::0.0279) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0291::0.0291) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0405::0.0405) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0754::0.0754) (0.0752::0.0752)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0299::0.0299) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0444::0.0444) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0320::0.0320) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0482::0.0482) (0.0481::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0841::0.0841) (0.0840::0.0840)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0525::0.0525) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/A (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0588::0.0588) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0774::0.0774) (0.0773::0.0773)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0937::0.0937) (0.0935::0.0935)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0674::0.0674) (0.0656::0.0656)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0749::0.0749) (0.0747::0.0766)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0303::0.0303) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0334::0.0334) (0.0334::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0449::0.0449) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0439::0.0439) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0325::0.0325) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0338::0.0338) (0.0338::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0122::0.0122) (0.0122::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0348::0.0348) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0601::0.0601) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0582::0.0582) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0451::0.0451) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0418::0.0418) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1004::0.1004) (0.1002::0.1002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0093::0.0093) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0378::0.0378) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0389::0.0389) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0345::0.0345) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0219::0.0219) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0726::0.0726) (0.0725::0.0725)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0511::0.0511) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0553::0.0553) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0838::0.0838) (0.0836::0.0837)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0490::0.0490) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0334::0.0334) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0323::0.0323) (0.0323::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0632::0.0632) (0.0631::0.0631)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0362::0.0362) (0.0362::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0557::0.0557) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0315::0.0315) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0348::0.0348) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0353::0.0353) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0202::0.0202) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0529::0.0529) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0301::0.0301) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0385::0.0385) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0600::0.0600) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0045::0.0045) (0.0045::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0232::0.0232) (0.0236::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0149::0.0149) (0.0149::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0134::0.0134) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0672::0.0672) (0.0686::0.0686)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0537::0.0537) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0249::0.0249) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0322::0.0322) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0396::0.0396) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0193::0.0193) (0.0193::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0308::0.0308) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0443::0.0443) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0630::0.0630) (0.0629::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0233::0.0233) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0365::0.0365) (0.0364::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0396::0.0396) (0.0395::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0561::0.0561) (0.0560::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0238::0.0238) (0.0238::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0159::0.0159) (0.0159::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0360::0.0360) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0298::0.0298) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0719::0.0719) (0.0717::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0676::0.0676) (0.0675::0.0675)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0442::0.0442) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0300::0.0300) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0489::0.0489) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0506::0.0506) (0.0506::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0561::0.0561) (0.0560::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0094::0.0094) (0.0094::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0575::0.0575) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0440::0.0440) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/X Do0MUX\.M\[3\]\.MUX\[7\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0232::0.0232) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0410::0.0410) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0049::0.0049) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/A (0.0144::0.0144) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0473::0.0473) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0148::0.0148) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0089::0.0089) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0279::0.0279) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0650::0.0650) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0301::0.0301) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0228::0.0228) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0203::0.0203) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0041::0.0041) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0578::0.0578) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0532::0.0532) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0062::0.0062) (0.0062::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0328::0.0328) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0127::0.0127) (0.0126::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0370::0.0370) (0.0370::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0921::0.0921) (0.0920::0.0920)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0427::0.0427) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[25\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0263::0.0263) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0354::0.0354) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0141::0.0141) (0.0141::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0208::0.0208) (0.0208::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0275::0.0275) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0481::0.0481) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0399::0.0399) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0225::0.0225) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0396::0.0396) (0.0395::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0370::0.0370) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0312::0.0312) (0.0312::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0550::0.0550) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0927::0.0927) (0.0925::0.0925)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0457::0.0457) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0673::0.0673) (0.0672::0.0672)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0528::0.0528) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[25\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0552::0.0552) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0740::0.0740) (0.0739::0.0755)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0547::0.0547) (0.0546::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0363::0.0363) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0357::0.0357) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0352::0.0352) (0.0356::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0306::0.0306) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT DEC0\.AND0/X BANK128\[0\]\.RAM128\.EN0BUF\.cell/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0719::0.0719) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0555::0.0555) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0130::0.0130) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0092::0.0092) (0.0092::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0404::0.0404) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0313::0.0313) (0.0313::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0349::0.0349) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0076::0.0076) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0265::0.0265) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0623::0.0623) (0.0623::0.0623)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0837::0.0837) (0.0834::0.0834)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0348::0.0348) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0551::0.0551) (0.0550::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0399::0.0399) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[14\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0213::0.0213) (0.0213::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0624::0.0624) (0.0623::0.0623)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0484::0.0484) (0.0484::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0477::0.0477) (0.0476::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0612::0.0612) (0.0611::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0061::0.0061) (0.0061::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0301::0.0301) (0.0301::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0208::0.0208) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0444::0.0444) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0429::0.0429) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0626::0.0626) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0462::0.0462) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0606::0.0606) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0369::0.0369) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0441::0.0441) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0227::0.0227) (0.0227::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0177::0.0177) (0.0176::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0481::0.0481) (0.0480::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0563::0.0563) (0.0562::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0358::0.0358) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0399::0.0399) (0.0399::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0703::0.0703) (0.0702::0.0715)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0611::0.0611) (0.0610::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0339::0.0339) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0567::0.0567) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[25\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0095::0.0095) (0.0095::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0293::0.0293) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0382::0.0382) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0297::0.0297) (0.0297::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0306::0.0306) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0739::0.0739) (0.0739::0.0739)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0489::0.0489) (0.0488::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0549::0.0549) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0582::0.0582) (0.0593::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0113::0.0113) (0.0113::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0334::0.0334) (0.0333::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0467::0.0467) (0.0480::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0091::0.0091) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0324::0.0324) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0100::0.0100) (0.0100::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0421::0.0421) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0267::0.0267) (0.0267::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0236::0.0236) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0366::0.0366) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0634::0.0634) (0.0633::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0953::0.0953) (0.0951::0.0951)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0369::0.0369) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0187::0.0187) (0.0187::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0426::0.0426) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0229::0.0229) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0620::0.0620) (0.0619::0.0628)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0114::0.0114) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0279::0.0279) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0122::0.0122) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0421::0.0421) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0406::0.0406) (0.0405::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0282::0.0282) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0069::0.0069) (0.0069::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0324::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0194::0.0194) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0300::0.0300) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0395::0.0395) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0398::0.0398) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0446::0.0446) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0339::0.0339) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0483::0.0483) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.1253::0.1253) (0.1249::0.1249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0598::0.0598) (0.0597::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0098::0.0098) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0175::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0272::0.0272) (0.0276::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0299::0.0299) (0.0298::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0438::0.0438) (0.0437::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0260::0.0260) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0280::0.0280) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0275::0.0275) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0288::0.0288) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0489::0.0489) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL_DIODE\[0\]/DIODE (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0846::0.0846) (0.0844::0.0844)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0385::0.0385) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0295::0.0295) (0.0295::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0205::0.0205) (0.0204::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0022::0.0022) (0.0022::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0404::0.0404) (0.0404::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0457::0.0457) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0160::0.0160) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0250::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0331::0.0331) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0460::0.0460) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0574::0.0574) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0390::0.0390) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0475::0.0475) (0.0475::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0170::0.0170) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0492::0.0492) (0.0492::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0073::0.0073) (0.0073::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0645::0.0645) (0.0644::0.0644)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0413::0.0413) (0.0413::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0560::0.0560) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0472::0.0472) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0889::0.0889) (0.0864::0.0864)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0065::0.0065) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0322::0.0322) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0247::0.0247) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0516::0.0516) (0.0516::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0436::0.0436) (0.0436::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0478::0.0478) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0261::0.0261) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0047::0.0047) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0355::0.0355) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0488::0.0488) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0359::0.0359) (0.0359::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0637::0.0637) (0.0636::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0496::0.0496) (0.0495::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0296::0.0296) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0337::0.0337) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0241::0.0241) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0475::0.0475) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0463::0.0463) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0386::0.0386) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0293::0.0293) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0460::0.0460) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0342::0.0342) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0495::0.0495) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0335::0.0335) (0.0335::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0320::0.0320) (0.0320::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0523::0.0523) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1407::0.1407) (0.1404::0.1404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0514::0.0514) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0484::0.0484) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0697::0.0697) (0.0696::0.0696)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0148::0.0148) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0174::0.0174) (0.0174::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0278::0.0278) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0032::0.0032) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[30\]/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0470::0.0470) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0238::0.0238) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0159::0.0159) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0473::0.0473) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0380::0.0380) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0332::0.0332) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0551::0.0551) (0.0550::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0309::0.0309) (0.0309::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0242::0.0242) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0553::0.0553) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0440::0.0440) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0174::0.0174) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0152::0.0152) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0336::0.0336) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0310::0.0310) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0339::0.0339) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0595::0.0595) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0270::0.0270) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0431::0.0431) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0719::0.0719) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0273::0.0273) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0516::0.0516) (0.0515::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0131::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0355::0.0355) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0317::0.0317) (0.0317::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0317::0.0317) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0451::0.0451) (0.0450::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0782::0.0782) (0.0780::0.0780)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0541::0.0541) (0.0541::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0065::0.0065) (0.0065::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0728::0.0728) (0.0702::0.0702)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0643::0.0643) (0.0642::0.0656)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0057::0.0057) (0.0057::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0497::0.0497) (0.0496::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0699::0.0699) (0.0698::0.0698)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0236::0.0236) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0350::0.0350) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0345::0.0345) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0530::0.0530) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0177::0.0177) (0.0177::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0594::0.0594) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0407::0.0407) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0103::0.0103) (0.0103::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0406::0.0406) (0.0413::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0252::0.0252) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0598::0.0598) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0054::0.0054) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0440::0.0440) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0202::0.0202) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0576::0.0576) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0728::0.0728) (0.0727::0.0727)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0512::0.0512) (0.0512::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0567::0.0567) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0381::0.0381) (0.0381::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0542::0.0542) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0407::0.0407) (0.0407::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0382::0.0382) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0350::0.0350) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0248::0.0248) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0289::0.0289) (0.0289::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0251::0.0251) (0.0251::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0107::0.0107) (0.0107::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0712::0.0712) (0.0711::0.0711)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0803::0.0803) (0.0802::0.0802)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0336::0.0336) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0320::0.0320) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0426::0.0426) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0312::0.0312) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0208::0.0208) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0096::0.0096) (0.0096::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0178::0.0178) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0158::0.0158) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0332::0.0332) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0304::0.0304) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0281::0.0281) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0372::0.0372) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0544::0.0544) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0815::0.0815) (0.0814::0.0814)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0710::0.0710) (0.0632::0.0632)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0179::0.0179) (0.0179::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0235::0.0235) (0.0234::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0396::0.0396) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0532::0.0532) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0229::0.0229) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0247::0.0247) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0414::0.0414) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0360::0.0360) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0023::0.0023) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0397::0.0397) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0381::0.0381) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0408::0.0408) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0748::0.0748) (0.0747::0.0747)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0618::0.0618) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0340::0.0340) (0.0339::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0468::0.0468) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0144::0.0144) (0.0144::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0418::0.0418) (0.0417::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0547::0.0547) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0200::0.0200) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0286::0.0286) (0.0286::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0443::0.0443) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0263::0.0263) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0149::0.0149) (0.0149::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0523::0.0523) (0.0522::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0272::0.0272) (0.0272::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0225::0.0225) (0.0225::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0226::0.0226) (0.0226::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0229::0.0229) (0.0229::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0732::0.0732) (0.0731::0.0731)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0489::0.0489) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0405::0.0405) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0397::0.0397) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0240::0.0240) (0.0240::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0131::0.0131) (0.0131::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0534::0.0534) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0406::0.0406) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0171::0.0171) (0.0171::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0204::0.0204) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0502::0.0502) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0586::0.0586) (0.0597::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0516::0.0516) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0340::0.0340) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0232::0.0232) (0.0232::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0534::0.0534) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0585::0.0585) (0.0567::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0315::0.0315) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0319::0.0319) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0556::0.0556) (0.0555::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0575::0.0575) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0342::0.0342) (0.0342::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0316::0.0316) (0.0315::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0743::0.0743) (0.0715::0.0715)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0929::0.0929) (0.0927::0.0927)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0513::0.0513) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0110::0.0110) (0.0110::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0841::0.0841) (0.0816::0.0816)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0235::0.0235) (0.0235::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0207::0.0207) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0261::0.0261) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0791::0.0791) (0.0790::0.0790)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0523::0.0523) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0388::0.0388) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0502::0.0502) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0625::0.0625) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0152::0.0152) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0419::0.0419) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0354::0.0354) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0359::0.0359) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0401::0.0401) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0579::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0119::0.0119) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0421::0.0421) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0121::0.0121) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0426::0.0426) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0440::0.0440) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0896::0.0896) (0.0894::0.0894)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0846::0.0846) (0.0845::0.0845)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0033::0.0033) (0.0033::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0382::0.0382) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/X Do0MUX\.M\[0\]\.MUX\[2\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0633::0.0633) (0.0632::0.0632)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0710::0.0710) (0.0709::0.0709)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0540::0.0540) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0036::0.0036) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0100::0.0100) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0226::0.0226) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0381::0.0381) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0246::0.0246) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0381::0.0381) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0329::0.0329) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0368::0.0368) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0348::0.0348) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0373::0.0373) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0105::0.0105) (0.0105::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0415::0.0415) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0251::0.0251) (0.0251::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0350::0.0350) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0293::0.0293) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0731::0.0731) (0.0705::0.0705)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0340::0.0340) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0376::0.0376) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0624::0.0624) (0.0623::0.0623)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0598::0.0598) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0336::0.0336) (0.0336::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0336::0.0336) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0188::0.0188) (0.0188::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0319::0.0319) (0.0318::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0278::0.0278) (0.0278::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0321::0.0321) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0380::0.0380) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0318::0.0318) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0830::0.0830) (0.0828::0.0828)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0321::0.0321) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0226::0.0226) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0273::0.0273) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0500::0.0500) (0.0500::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0266::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/S0 (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0470::0.0470) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0615::0.0615) (0.0614::0.0623)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0532::0.0532) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0376::0.0376) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0497::0.0497) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0573::0.0573) (0.0572::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0303::0.0303) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0167::0.0167) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0296::0.0296) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0583::0.0583) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0058::0.0058) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0292::0.0292) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0273::0.0273) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0242::0.0242) (0.0242::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0410::0.0410) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0553::0.0553) (0.0552::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0348::0.0348) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0601::0.0601) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0772::0.0772) (0.0771::0.0771)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0243::0.0243) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0442::0.0442) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0320::0.0320) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0800::0.0800) (0.0799::0.0799)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0589::0.0589) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/S0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0552::0.0552) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0608::0.0608) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0467::0.0467) (0.0466::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0438::0.0438) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0406::0.0406) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0316::0.0316) (0.0315::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0138::0.0138) (0.0138::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0526::0.0526) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.1025::0.1025) (0.1023::0.1023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0475::0.0475) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0339::0.0339) (0.0338::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0313::0.0313) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0598::0.0598) (0.0597::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0454::0.0454) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0516::0.0516) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0487::0.0487) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0296::0.0296) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0419::0.0419) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0204::0.0204) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0457::0.0457) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0371::0.0371) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0303::0.0303) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0108::0.0108) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0857::0.0857) (0.0856::0.0856)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0534::0.0534) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0179::0.0179) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0155::0.0155) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0379::0.0379) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0047::0.0047) (0.0047::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0476::0.0476) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0386::0.0386) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/X Do0MUX\.M\[0\]\.MUX\[2\]/A1 (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0536::0.0536) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0526::0.0526) (0.0526::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0363::0.0363) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0286::0.0286) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0168::0.0168) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0344::0.0344) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0164::0.0164) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0322::0.0322) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0301::0.0301) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.1494::0.1494) (0.1489::0.1489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0662::0.0662) (0.0661::0.0676)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0406::0.0406) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0116::0.0116) (0.0115::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0242::0.0242) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0302::0.0302) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0273::0.0273) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0239::0.0239) (0.0239::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0484::0.0484) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0182::0.0182) (0.0182::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0448::0.0448) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0432::0.0432) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0445::0.0445) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0416::0.0416) (0.0416::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0517::0.0517) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0398::0.0398) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0589::0.0589) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0206::0.0206) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL_DIODE\[0\]/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0346::0.0346) (0.0346::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0203::0.0203) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0534::0.0534) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0533::0.0533) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0557::0.0557) (0.0556::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0572::0.0572) (0.0571::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0322::0.0322) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0498::0.0498) (0.0498::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0360::0.0360) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0573::0.0573) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0110::0.0110) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0335::0.0335) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0432::0.0432) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0060::0.0060) (0.0060::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0454::0.0454) (0.0453::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0042::0.0042) (0.0042::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[29\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0349::0.0349) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0437::0.0437) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0394::0.0394) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0416::0.0416) (0.0416::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0296::0.0296) (0.0296::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0314::0.0314) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0317::0.0317) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0030::0.0030)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0503::0.0503) (0.0464::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0267::0.0267) (0.0266::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0272::0.0272) (0.0272::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0334::0.0334) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0305::0.0305) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0503::0.0503) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0274::0.0274) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0292::0.0292) (0.0292::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0285::0.0285) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0413::0.0413) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/A (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0639::0.0639) (0.0638::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0294::0.0294) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0278::0.0278) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0428::0.0428) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0535::0.0535) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0827::0.0827) (0.0825::0.0847)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0097::0.0097) (0.0097::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0279::0.0279) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0356::0.0356) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0733::0.0733) (0.0732::0.0732)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0337::0.0337) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0384::0.0384) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0470::0.0470) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0822::0.0822) (0.0820::0.0820)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0560::0.0560) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0324::0.0324) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0376::0.0376) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0324::0.0324) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0143::0.0143) (0.0143::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0500::0.0500) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0511::0.0511) (0.0510::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0740::0.0740) (0.0739::0.0739)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[2\]/S (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0243::0.0243) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0517::0.0517) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0423::0.0423) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0389::0.0389) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0263::0.0263) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0521::0.0521) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0389::0.0389) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0046::0.0046) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0409::0.0409) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0581::0.0581) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0502::0.0502) (0.0502::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0324::0.0324) (0.0323::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0383::0.0383) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0414::0.0414) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0777::0.0777) (0.0775::0.0775)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0489::0.0489) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0748::0.0748) (0.0747::0.0747)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0387::0.0387) (0.0386::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0242::0.0242) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0623::0.0623) (0.0622::0.0635)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0425::0.0425) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0425::0.0425) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0275::0.0275) (0.0275::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0387::0.0387) (0.0386::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0672::0.0672) (0.0687::0.0687)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0302::0.0302) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0778::0.0778) (0.0776::0.0776)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0601::0.0601) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0491::0.0491) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0607::0.0607) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0321::0.0321) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0467::0.0467) (0.0466::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0495::0.0495) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0294::0.0294) (0.0294::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0712::0.0712) (0.0711::0.0723)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0537::0.0537) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/X Do0MUX\.M\[3\]\.MUX\[4\]/A0 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0671::0.0671) (0.0670::0.0670)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0271::0.0271) (0.0271::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0250::0.0250) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0104::0.0104) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[30\]/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0274::0.0274) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0072::0.0072) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[21\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0396::0.0396) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0349::0.0349) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[30\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0560::0.0560) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0633::0.0633) (0.0633::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0389::0.0389) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0336::0.0336) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0254::0.0254) (0.0254::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0597::0.0597) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0325::0.0325) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/S0 (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0520::0.0520) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0623::0.0623) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0253::0.0253) (0.0253::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0279::0.0279) (0.0279::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0473::0.0473) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0493::0.0493) (0.0493::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0231::0.0231) (0.0231::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0455::0.0455) (0.0454::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0466::0.0466) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0609::0.0609) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0754::0.0754) (0.0753::0.0753)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0486::0.0486) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0414::0.0414) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0040::0.0040) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0439::0.0439) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0281::0.0281) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0456::0.0456) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0154::0.0154) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0127::0.0127) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0114::0.0114) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0313::0.0313) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0213::0.0213) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0086::0.0086) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0385::0.0385) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0561::0.0561) (0.0561::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0720::0.0720) (0.0719::0.0719)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0483::0.0483) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0578::0.0578) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0302::0.0302) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0464::0.0464) (0.0463::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0531::0.0531) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0220::0.0220) (0.0220::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0608::0.0608) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0636::0.0636) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0212::0.0212) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0450::0.0450) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0513::0.0513) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0333::0.0333) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0411::0.0411) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0528::0.0528) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0414::0.0414) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0150::0.0150) (0.0150::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0128::0.0128) (0.0128::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0240::0.0240) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0652::0.0652) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0609::0.0609) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0349::0.0349) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0373::0.0373) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0281::0.0281) (0.0280::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0771::0.0771) (0.0770::0.0789)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0438::0.0438) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0396::0.0396) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0328::0.0328) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0283::0.0283) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0203::0.0203) (0.0203::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0319::0.0319) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0370::0.0370) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0190::0.0190) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0333::0.0333) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0350::0.0350) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0318::0.0318) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0358::0.0358) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0784::0.0784) (0.0759::0.0759)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0048::0.0048) (0.0048::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0061::0.0061) (0.0061::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0233::0.0233) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0547::0.0547) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0384::0.0384) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/X Do0MUX\.M\[3\]\.MUX\[4\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0374::0.0374) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0302::0.0302) (0.0301::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0297::0.0297) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0048::0.0048) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0256::0.0256) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[14\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0250::0.0250) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0098::0.0098) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0507::0.0507) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0487::0.0487) (0.0486::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0233::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0584::0.0584) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0428::0.0428) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0585::0.0585) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0206::0.0206) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0427::0.0427) (0.0427::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0648::0.0648) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0276::0.0276) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0525::0.0525)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/S1 (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0706::0.0706) (0.0705::0.0705)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0382::0.0382) (0.0381::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0293::0.0293) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0333::0.0333) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0387::0.0387) (0.0386::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0395::0.0395) (0.0394::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0192::0.0192) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1064::0.1064) (0.1062::0.1062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0758::0.0758) (0.0757::0.0757)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0700::0.0700) (0.0700::0.0700)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0369::0.0369) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0761::0.0761) (0.0760::0.0760)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0113::0.0113) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0229::0.0229) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0138::0.0138) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0257::0.0257) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0267::0.0267) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0696::0.0696) (0.0695::0.0695)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0300::0.0300) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0362::0.0362) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0717::0.0717) (0.0716::0.0716)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0155::0.0155) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0453::0.0453) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0238::0.0238) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0211::0.0211) (0.0211::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/X Do0MUX\.M\[0\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0351::0.0351) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0758::0.0758) (0.0757::0.0757)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0358::0.0358) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0522::0.0522) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0281::0.0281) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0104::0.0104) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0705::0.0705) (0.0688::0.0688)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0280::0.0280) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0602::0.0602) (0.0601::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0988::0.0988) (0.0985::0.0985)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0256::0.0256) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0275::0.0275) (0.0275::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0027::0.0027) (0.0027::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0371::0.0371) (0.0370::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0255::0.0255) (0.0255::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0478::0.0478) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0305::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0313::0.0313) (0.0313::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0261::0.0261) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0256::0.0256) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.1254::0.1254) (0.1249::0.1249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.1494::0.1494) (0.1489::0.1489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0201::0.0201) (0.0201::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0310::0.0310) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0090::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0156::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0378::0.0378) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0268::0.0268) (0.0268::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0368::0.0368) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0445::0.0445) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0550::0.0550) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0397::0.0397) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0621::0.0621) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0435::0.0435) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[25\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0307::0.0307) (0.0307::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0585::0.0585) (0.0584::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0502::0.0502) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0231::0.0231) (0.0231::0.0231)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[4\]/S (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0457::0.0457) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0248::0.0248) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0526::0.0526) (0.0525::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0331::0.0331) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0583::0.0583) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0624::0.0624) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0296::0.0296) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0251::0.0251) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0103::0.0103) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0076::0.0076) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0699::0.0699) (0.0698::0.0698)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0357::0.0357) (0.0357::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0412::0.0412) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0504::0.0504) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0595::0.0595) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/S0 (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0310::0.0310) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0351::0.0351) (0.0351::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0223::0.0223) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0375::0.0375) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0287::0.0287) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0802::0.0802) (0.0801::0.0820)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0603::0.0603) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/S0 (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0185::0.0185) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0334::0.0334) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0319::0.0319) (0.0319::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0145::0.0145) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0203::0.0203) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0318::0.0318) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1222::0.1222) (0.1220::0.1220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0726::0.0726) (0.0725::0.0725)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0671::0.0671) (0.0670::0.0670)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0320::0.0320) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0828::0.0828) (0.0826::0.0827)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0519::0.0519) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0031::0.0031) (0.0031::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0368::0.0368) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0227::0.0227) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0602::0.0602) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[31\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0155::0.0155) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0297::0.0297) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0597::0.0597) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0406::0.0406) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0672::0.0672) (0.0671::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0428::0.0428) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0462::0.0462) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0515::0.0515) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0795::0.0795) (0.0771::0.0771)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0902::0.0902) (0.0901::0.0901)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/X Do0MUX\.M\[0\]\.MUX\[3\]/A1 (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0174::0.0174) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0320::0.0320) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0600::0.0600) (0.0600::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0100::0.0100) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0533::0.0533) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0414::0.0414) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0438::0.0438) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0153::0.0153) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0883::0.0883) (0.0881::0.0881)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0641::0.0641) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0201::0.0201) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0135::0.0135) (0.0135::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0511::0.0511) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0498::0.0498) (0.0498::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0263::0.0263) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0046::0.0046) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0242::0.0242) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0529::0.0529) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0379::0.0379) (0.0379::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0450::0.0450) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0720::0.0720) (0.0719::0.0719)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0292::0.0292) (0.0292::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0727::0.0727) (0.0725::0.0726)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0285::0.0285) (0.0284::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0208::0.0208) (0.0208::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0414::0.0414) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0135::0.0135) (0.0135::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0243::0.0243) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0281::0.0281) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0396::0.0396) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0381::0.0381) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0325::0.0325) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0416::0.0416) (0.0415::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0397::0.0397) (0.0397::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0402::0.0402) (0.0402::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0619::0.0619) (0.0618::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0643::0.0643) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0493::0.0493) (0.0493::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0497::0.0497) (0.0497::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0097::0.0097) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0169::0.0169) (0.0169::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0332::0.0332) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0062::0.0062) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0357::0.0357) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0262::0.0262) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0445::0.0445) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0551::0.0551) (0.0550::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0430::0.0430) (0.0429::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0589::0.0589) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0352::0.0352) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/S1 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/S0 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0322::0.0322) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0541::0.0541) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0384::0.0384) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0695::0.0695) (0.0672::0.0672)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0248::0.0248) (0.0247::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0548::0.0548) (0.0548::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0238::0.0238) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0290::0.0290) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0456::0.0456) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0425::0.0425) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0169::0.0169) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0405::0.0405) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0651::0.0651) (0.0587::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0158::0.0158) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0643::0.0643) (0.0642::0.0642)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0590::0.0590) (0.0589::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0404::0.0404) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0566::0.0566) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0462::0.0462) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0347::0.0347) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0632::0.0632) (0.0631::0.0631)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0439::0.0439) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0307::0.0307) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0344::0.0344) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0317::0.0317) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0515::0.0515) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0551::0.0551) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0411::0.0411) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0519::0.0519) (0.0519::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0498::0.0498) (0.0498::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0162::0.0162) (0.0162::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.1092::0.1092) (0.1089::0.1089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[3\]/S (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0463::0.0463) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0392::0.0392) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0463::0.0463) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0168::0.0168) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0453::0.0453) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0139::0.0139) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0301::0.0301) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0283::0.0283) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0146::0.0146) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0494::0.0494) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0461::0.0461) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0182::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0437::0.0437) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0459::0.0459) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0195::0.0195) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0458::0.0458) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0601::0.0601) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0724::0.0724) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0409::0.0409) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0412::0.0412) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0735::0.0735) (0.0713::0.0713)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0322::0.0322) (0.0322::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0723::0.0723) (0.0722::0.0741)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0535::0.0535) (0.0534::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0481::0.0481) (0.0481::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0300::0.0300) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0209::0.0209) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0267::0.0267) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0378::0.0378) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0393::0.0393) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0486::0.0486) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0355::0.0355) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0468::0.0468) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0187::0.0187) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0393::0.0393) (0.0393::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0623::0.0623) (0.0622::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0273::0.0273) (0.0273::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[24\]/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0418::0.0418) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0703::0.0703) (0.0701::0.0701)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0529::0.0529) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0409::0.0409) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0443::0.0443) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0321::0.0321) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0625::0.0625) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0640::0.0640) (0.0639::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0259::0.0259) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0304::0.0304) (0.0303::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0630::0.0630) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0794::0.0794) (0.0794::0.0794)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0302::0.0302) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0441::0.0441) (0.0441::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0510::0.0510) (0.0510::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0095::0.0095) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0695::0.0695) (0.0694::0.0694)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0639::0.0639) (0.0619::0.0619)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0037::0.0037) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0186::0.0186) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0603::0.0603) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0494::0.0494) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0640::0.0640) (0.0639::0.0639)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0255::0.0255) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0739::0.0739) (0.0738::0.0738)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0698::0.0698) (0.0697::0.0697)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0734::0.0734) (0.0733::0.0733)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0507::0.0507) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1061::0.1061) (0.1059::0.1059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0628::0.0628) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0359::0.0359) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0364::0.0364) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0547::0.0547) (0.0546::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0502::0.0502) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0442::0.0442) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0325::0.0325) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0265::0.0265) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0381::0.0381) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0388::0.0388) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0532::0.0532) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0716::0.0716) (0.0715::0.0715)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0417::0.0417) (0.0416::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0183::0.0183) (0.0183::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0280::0.0280) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0550::0.0550) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0259::0.0259) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0200::0.0200) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0361::0.0361) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0242::0.0242) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0525::0.0525) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0561::0.0561) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0143::0.0143) (0.0143::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0262::0.0262) (0.0262::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0282::0.0282) (0.0282::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0470::0.0470) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0319::0.0319) (0.0319::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0709::0.0709) (0.0631::0.0631)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0295::0.0295) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0349::0.0349) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0560::0.0560) (0.0560::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0630::0.0630) (0.0629::0.0643)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0309::0.0309) (0.0309::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0162::0.0162) (0.0162::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0536::0.0536) (0.0535::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0323::0.0323) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0547::0.0547) (0.0556::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0304::0.0304) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0475::0.0475) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0532::0.0532) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0484::0.0484) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0457::0.0457) (0.0456::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0559::0.0559) (0.0559::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0681::0.0681) (0.0680::0.0681)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0265::0.0265) (0.0265::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/X Do0MUX\.M\[3\]\.MUX\[5\]/A0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0212::0.0212) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0319::0.0319) (0.0319::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0291::0.0291) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0522::0.0522) (0.0521::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0619::0.0619) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0484::0.0484) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0276::0.0276) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0788::0.0788) (0.0698::0.0698)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0316::0.0316) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0182::0.0182) (0.0185::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0567::0.0567) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0420::0.0420) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0078::0.0078) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0296::0.0296) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0173::0.0173) (0.0174::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0324::0.0324) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0710::0.0710) (0.0709::0.0709)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0896::0.0896) (0.0870::0.0870)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0545::0.0545) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0481::0.0481) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0250::0.0250) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0550::0.0550) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0224::0.0224) (0.0224::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0819::0.0819) (0.0818::0.0818)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0255::0.0255)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0718::0.0718) (0.0695::0.0695)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0257::0.0257) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0380::0.0380) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0458::0.0458) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0272::0.0272) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0304::0.0304) (0.0303::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0252::0.0252) (0.0252::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0271::0.0271) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0373::0.0373) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0719::0.0719) (0.0718::0.0718)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0366::0.0366) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0577::0.0577) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0548::0.0548) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0979::0.0979) (0.0978::0.0978)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0371::0.0371) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0591::0.0591) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0659::0.0659) (0.0658::0.0669)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0309::0.0309) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0712::0.0712) (0.0711::0.0711)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0314::0.0314) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0732::0.0732) (0.0706::0.0706)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0259::0.0259) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0323::0.0323) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0541::0.0541) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0602::0.0602) (0.0601::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0545::0.0545) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0043::0.0043) (0.0043::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0155::0.0155) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0334::0.0334) (0.0334::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0537::0.0537) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0713::0.0713) (0.0712::0.0712)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0261::0.0261) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0700::0.0700) (0.0700::0.0700)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0424::0.0424) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0378::0.0378) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0272::0.0272) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0608::0.0608) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0435::0.0435) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0376::0.0376) (0.0375::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0392::0.0392) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0181::0.0181) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0098::0.0098) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0284::0.0284) (0.0284::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0685::0.0685) (0.0668::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0538::0.0538) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0584::0.0584) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0771::0.0771) (0.0747::0.0747)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0476::0.0476) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0044::0.0044) (0.0044::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0509::0.0509) (0.0508::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0172::0.0172) (0.0172::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0267::0.0267) (0.0267::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0293::0.0293) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0368::0.0368) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0214::0.0214) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0784::0.0784) (0.0783::0.0783)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0888::0.0888) (0.0885::0.0885)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0639::0.0639) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0285::0.0285) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0495::0.0495) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0376::0.0376) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0513::0.0513) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/X Do0MUX\.M\[3\]\.MUX\[5\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0453::0.0453) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0445::0.0445) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/A (0.0145::0.0145) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0796::0.0796) (0.0794::0.0794)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0628::0.0628) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0177::0.0177) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0335::0.0335) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0323::0.0323) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0367::0.0367) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0360::0.0360) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0437::0.0437) (0.0436::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0464::0.0464) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0313::0.0313) (0.0313::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0520::0.0520) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0212::0.0212) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0164::0.0164) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0724::0.0724) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0022::0.0022) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0468::0.0468) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0393::0.0393) (0.0399::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0032::0.0032) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0333::0.0333) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0481::0.0481) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0072::0.0072) (0.0071::0.0071)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0276::0.0276) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0348::0.0348) (0.0347::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0328::0.0328) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0316::0.0316) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0139::0.0139) (0.0139::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0159::0.0159) (0.0159::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0315::0.0315) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0255::0.0255) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0518::0.0518) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0349::0.0349) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0288::0.0288) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0863::0.0863) (0.0862::0.0862)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1001::0.1001) (0.0999::0.0999)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0464::0.0464) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0401::0.0401) (0.0401::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0341::0.0341) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0460::0.0460) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0082::0.0082) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0204::0.0204) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0237::0.0237) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0292::0.0292) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0285::0.0285) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0334::0.0334) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0250::0.0250) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0349::0.0349) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0492::0.0492) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0301::0.0301) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0095::0.0095) (0.0095::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0568::0.0568) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0284::0.0284) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0466::0.0466) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0396::0.0396) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0571::0.0571) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0720::0.0720) (0.0695::0.0695)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0337::0.0337) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0307::0.0307) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0351::0.0351) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0737::0.0737) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0339::0.0339) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0054::0.0054) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0091::0.0091) (0.0091::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0378::0.0378) (0.0377::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0280::0.0280) (0.0279::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0316::0.0316) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0500::0.0500) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0231::0.0231) (0.0231::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0211::0.0211) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0374::0.0374) (0.0374::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0268::0.0268) (0.0268::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0390::0.0390) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0502::0.0502) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0408::0.0408) (0.0407::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0269::0.0269) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0156::0.0156) (0.0156::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0415::0.0415) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0285::0.0285) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0942::0.0942) (0.0939::0.0940)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0410::0.0410) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0249::0.0249) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0431::0.0431) (0.0436::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/X Do0MUX\.M\[2\]\.MUX\[5\]/A0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/X Do0MUX\.M\[3\]\.MUX\[0\]/A0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0720::0.0720) (0.0719::0.0732)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0370::0.0370) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[5\]/S (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0408::0.0408) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0531::0.0531) (0.0530::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0382::0.0382) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0679::0.0679) (0.0678::0.0678)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0160::0.0160) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0293::0.0293) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0362::0.0362) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0406::0.0406) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0370::0.0370) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0503::0.0503) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0480::0.0480) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0189::0.0189) (0.0189::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0339::0.0339) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0204::0.0204) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0624::0.0624) (0.0623::0.0623)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0419::0.0419) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0557::0.0557) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0610::0.0610) (0.0609::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0460::0.0460) (0.0469::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0454::0.0454) (0.0454::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0299::0.0299) (0.0299::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0318::0.0318) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0382::0.0382) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0183::0.0183) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0728::0.0728) (0.0727::0.0727)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0368::0.0368) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0324::0.0324) (0.0324::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0365::0.0365) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0302::0.0302) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0270::0.0270) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0206::0.0206) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0649::0.0649) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0805::0.0805) (0.0804::0.0804)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0565::0.0565) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0796::0.0796) (0.0795::0.0795)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0961::0.0961) (0.0959::0.0959)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0277::0.0277) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0785::0.0785) (0.0783::0.0783)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0353::0.0353) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[24\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0117::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0593::0.0593) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0028::0.0028) (0.0028::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0164::0.0164) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0275::0.0275) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0325::0.0325) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0398::0.0398) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0461::0.0461) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0384::0.0384) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0549::0.0549) (0.0548::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0297::0.0297) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0501::0.0501) (0.0500::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0307::0.0307) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0309::0.0309) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0237::0.0237) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0360::0.0360) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0279::0.0279) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0139::0.0139) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0088::0.0088) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0316::0.0316) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0364::0.0364) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0572::0.0572) (0.0571::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0284::0.0284) (0.0293::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0203::0.0203) (0.0203::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0303::0.0303) (0.0302::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0207::0.0207) (0.0207::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0491::0.0491) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0437::0.0437) (0.0436::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0439::0.0439) (0.0439::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0238::0.0238) (0.0238::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0337::0.0337) (0.0337::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0145::0.0145) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0835::0.0835) (0.0834::0.0834)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0333::0.0333) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0162::0.0162) (0.0162::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0127::0.0127) (0.0127::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0317::0.0317) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0332::0.0332) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0218::0.0218) (0.0218::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0477::0.0477) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0350::0.0350) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/X Do0MUX\.M\[2\]\.MUX\[5\]/A1 (0.0066::0.0066) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[23\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0112::0.0112) (0.0112::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/X Do0MUX\.M\[3\]\.MUX\[0\]/A1 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0164::0.0164) (0.0164::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0428::0.0428) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0412::0.0412) (0.0412::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0627::0.0627) (0.0626::0.0626)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0397::0.0397) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0210::0.0210) (0.0216::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0067::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0215::0.0215) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0792::0.0792) (0.0791::0.0791)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0272::0.0272) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0299::0.0299) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0210::0.0210) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0348::0.0348) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0486::0.0486) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0324::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0365::0.0365) (0.0364::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0314::0.0314) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0033::0.0033) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0238::0.0238) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0363::0.0363) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0295::0.0295) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0365::0.0365) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0685::0.0685) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0439::0.0439) (0.0438::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0517::0.0517) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0210::0.0210) (0.0210::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0370::0.0370) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0143::0.0143) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0017::0.0017) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0646::0.0646) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/S0 (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0205::0.0205) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[14\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0360::0.0360) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0294::0.0294) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0274::0.0274) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0294::0.0294) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0082::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0498::0.0498) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0482::0.0482) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0671::0.0671) (0.0670::0.0670)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0380::0.0380) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0560::0.0560) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0352::0.0352) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0201::0.0201) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0654::0.0654) (0.0653::0.0663)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0375::0.0375) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0636::0.0636) (0.0635::0.0635)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0554::0.0554) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0153::0.0153) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0130::0.0130) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0380::0.0380) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0414::0.0414) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0537::0.0537) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0328::0.0328) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0345::0.0345) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0621::0.0621) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0225::0.0225) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0514::0.0514) (0.0513::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0513::0.0513) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0519::0.0519) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0071::0.0071) (0.0071::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0582::0.0582) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0307::0.0307) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0056::0.0056) (0.0056::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0312::0.0312) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0343::0.0343) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/X Do0MUX\.M\[1\]\.MUX\[3\]/A1 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/X Do0MUX\.M\[1\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0632::0.0632) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0343::0.0343) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0491::0.0491) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0401::0.0401) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0609::0.0609) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0291::0.0291) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0028::0.0028) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0071::0.0071) (0.0070::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0466::0.0466) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0109::0.0109) (0.0109::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0496::0.0496) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0298::0.0298) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0322::0.0322) (0.0321::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0453::0.0453) (0.0452::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0650::0.0650) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0641::0.0641) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0331::0.0331) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0148::0.0148) (0.0148::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0099::0.0099) (0.0099::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0178::0.0178) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0558::0.0558) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0285::0.0285) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0405::0.0405) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0847::0.0847) (0.0846::0.0846)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0445::0.0445) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0171::0.0171) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0603::0.0603) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0476::0.0476) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0225::0.0225) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0642::0.0642) (0.0641::0.0641)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0292::0.0292) (0.0292::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0414::0.0414) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0110::0.0110) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0530::0.0530) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0076::0.0076) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0493::0.0493) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0296::0.0296) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0322::0.0322) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0326::0.0326) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0200::0.0200) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0445::0.0445) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0338::0.0338) (0.0338::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0395::0.0395) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[23\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0317::0.0317) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0350::0.0350) (0.0350::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0928::0.0928) (0.0926::0.0926)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/S0 (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0472::0.0472) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0209::0.0209) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0259::0.0259) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0698::0.0698) (0.0669::0.0669)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0432::0.0432) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0552::0.0552) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0234::0.0234) (0.0234::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0296::0.0296) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0658::0.0658) (0.0657::0.0657)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0621::0.0621) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0351::0.0351) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0157::0.0157) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0474::0.0474) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0379::0.0379) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0731::0.0731) (0.0729::0.0729)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0333::0.0333) (0.0333::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0636::0.0636) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0455::0.0455) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0856::0.0856) (0.0855::0.0855)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0394::0.0394) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0517::0.0517) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0451::0.0451) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0715::0.0715) (0.0714::0.0728)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0693::0.0693) (0.0692::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0078::0.0078) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0246::0.0246) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0263::0.0263) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0364::0.0364) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0073::0.0073) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0308::0.0308) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0614::0.0614) (0.0613::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0369::0.0369) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0338::0.0338) (0.0338::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0435::0.0435) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0408::0.0408) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0248::0.0248) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0681::0.0681) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0494::0.0494) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0311::0.0311) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0433::0.0433) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[3\]/S (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/X Do0MUX\.M\[1\]\.MUX\[6\]/A1 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0346::0.0346) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0319::0.0319) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0331::0.0331) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0322::0.0322) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0613::0.0613) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0129::0.0129) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0218::0.0218) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0482::0.0482) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0431::0.0431) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0225::0.0225) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0507::0.0507) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0342::0.0342) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0458::0.0458) (0.0458::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0328::0.0328) (0.0327::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0219::0.0219) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0405::0.0405) (0.0405::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0248::0.0248) (0.0248::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0837::0.0837) (0.0834::0.0834)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0393::0.0393) (0.0392::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0279::0.0279) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0231::0.0231) (0.0230::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0823::0.0823) (0.0822::0.0822)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0384::0.0384) (0.0383::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0496::0.0496) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0351::0.0351) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0209::0.0209) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0315::0.0315) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0212::0.0212) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0754::0.0754) (0.0752::0.0753)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0563::0.0563) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0436::0.0436) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0699::0.0699) (0.0698::0.0698)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0114::0.0114) (0.0114::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0259::0.0259) (0.0259::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0482::0.0482) (0.0481::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0793::0.0793) (0.0703::0.0703)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0596::0.0596) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0509::0.0509) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0262::0.0262) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0270::0.0270) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0307::0.0307) (0.0306::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0443::0.0443) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0164::0.0164) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0386::0.0386) (0.0386::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0135::0.0135) (0.0134::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0271::0.0271) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0517::0.0517) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0971::0.0971) (0.0969::0.0969)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/S1 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0274::0.0274) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0289::0.0289) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0439::0.0439) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0082::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0531::0.0531) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0209::0.0209) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0043::0.0043)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0535::0.0535) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0428::0.0428) (0.0428::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0380::0.0380) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0382::0.0382) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0490::0.0490) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0234::0.0234) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0537::0.0537) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0341::0.0341) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0666::0.0666) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0096::0.0096) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0128::0.0128) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0762::0.0762) (0.0761::0.0761)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0624::0.0624) (0.0624::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0775::0.0775) (0.0774::0.0774)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0346::0.0346) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0951::0.0951) (0.0950::0.0950)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0605::0.0605) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0481::0.0481) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0170::0.0170) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0510::0.0510) (0.0509::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0249::0.0249) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0477::0.0477) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0478::0.0478) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0355::0.0355) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0460::0.0460) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0174::0.0174) (0.0173::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0479::0.0479) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0468::0.0468) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0253::0.0253) (0.0252::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0438::0.0438) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0387::0.0387) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0349::0.0349) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0289::0.0289) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/X Do0MUX\.M\[1\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0384::0.0384) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0364::0.0364) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0447::0.0447) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0388::0.0388) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0448::0.0448) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0475::0.0475) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0439::0.0439) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0334::0.0334) (0.0334::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0272::0.0272) (0.0272::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0235::0.0235) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0415::0.0415) (0.0415::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0111::0.0111) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0067::0.0067) (0.0067::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0397::0.0397) (0.0397::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0153::0.0153) (0.0153::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0655::0.0655) (0.0635::0.0635)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0530::0.0530) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0479::0.0479) (0.0479::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0604::0.0604) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0158::0.0158) (0.0158::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0112::0.0112) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0397::0.0397) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0407::0.0407) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0215::0.0215) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0384::0.0384) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0679::0.0679) (0.0678::0.0678)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0584::0.0584) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0154::0.0154) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0277::0.0277) (0.0277::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[5\]/S (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0526::0.0526) (0.0526::0.0526)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[0\]/S (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0538::0.0538) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0524::0.0524) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0378::0.0378) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0062::0.0062) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[29\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0455::0.0455) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0715::0.0715) (0.0714::0.0714)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[31\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0316::0.0316) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0308::0.0308) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0605::0.0605) (0.0582::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0205::0.0205) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0285::0.0285) (0.0285::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0345::0.0345) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0414::0.0414) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0280::0.0280) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0501::0.0501) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0286::0.0286) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0557::0.0557) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0300::0.0300) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0410::0.0410) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0124::0.0124) (0.0124::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0363::0.0363) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0273::0.0273) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0368::0.0368) (0.0368::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0253::0.0253) (0.0253::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0036::0.0036) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0304::0.0304)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0261::0.0261) (0.0261::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0257::0.0257) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0380::0.0380) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0551::0.0551) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0247::0.0247) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0311::0.0311) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0384::0.0384) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0413::0.0413) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0696::0.0696) (0.0618::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0273::0.0273) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0357::0.0357) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0163::0.0163) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0477::0.0477) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0528::0.0528) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0844::0.0844) (0.0843::0.0843)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0342::0.0342) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0230::0.0230) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0711::0.0711) (0.0710::0.0710)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0153::0.0153) (0.0152::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0170::0.0170) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0267::0.0267) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0592::0.0592) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0395::0.0395) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0453::0.0453) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0304::0.0304) (0.0304::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0432::0.0432) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0503::0.0503) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0520::0.0520) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0579::0.0579) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0463::0.0463) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0557::0.0557) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0468::0.0468) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0256::0.0256) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0299::0.0299) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0104::0.0104) (0.0103::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0436::0.0436) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0666::0.0666) (0.0665::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0283::0.0283) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0135::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0812::0.0812) (0.0811::0.0811)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0365::0.0365) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0429::0.0429) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0321::0.0321) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0337::0.0337) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0144::0.0144) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[6\]/S (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0573::0.0573) (0.0510::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0280::0.0280) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0342::0.0342) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0692::0.0692) (0.0670::0.0670)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0313::0.0313) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0422::0.0422) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0432::0.0432) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0376::0.0376) (0.0376::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0135::0.0135) (0.0135::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0185::0.0185) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0709::0.0709) (0.0726::0.0726)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0211::0.0211) (0.0211::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0452::0.0452) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0384::0.0384) (0.0384::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0483::0.0483) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0561::0.0561) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0558::0.0558) (0.0557::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0467::0.0467) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0718::0.0718) (0.0717::0.0717)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0437::0.0437) (0.0436::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0474::0.0474) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0403::0.0403) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0438::0.0438) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0170::0.0170) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0477::0.0477) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0890::0.0890) (0.0888::0.0888)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0736::0.0736) (0.0734::0.0734)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0230::0.0230) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0406::0.0406) (0.0405::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0239::0.0239) (0.0238::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0577::0.0577) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0052::0.0052) (0.0052::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0298::0.0298) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0373::0.0373) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0278::0.0278) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0163::0.0163) (0.0163::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[25\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0118::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0384::0.0384) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0531::0.0531) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0434::0.0434) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0159::0.0159) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0242::0.0242) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0240::0.0240) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0234::0.0234) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0653::0.0653) (0.0652::0.0652)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0254::0.0254) (0.0254::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0069::0.0069) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0167::0.0167) (0.0167::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0439::0.0439) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0365::0.0365) (0.0364::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0286::0.0286) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0663::0.0663) (0.0663::0.0663)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0112::0.0112) (0.0112::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0253::0.0253) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0177::0.0177) (0.0177::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0694::0.0694) (0.0693::0.0693)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0550::0.0550) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0795::0.0795) (0.0705::0.0705)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0165::0.0165) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0529::0.0529) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0249::0.0249) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0362::0.0362) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0449::0.0449) (0.0448::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0402::0.0402) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0541::0.0541) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0408::0.0408) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0814::0.0814) (0.0813::0.0813)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0768::0.0768) (0.0767::0.0767)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0343::0.0343) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0230::0.0230) (0.0230::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0670::0.0670) (0.0669::0.0669)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0459::0.0459) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0545::0.0545) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0371::0.0371) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0381::0.0381) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0660::0.0660) (0.0659::0.0675)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0329::0.0329) (0.0329::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0131::0.0131) (0.0131::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0236::0.0236) (0.0236::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0856::0.0856) (0.0854::0.0854)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0579::0.0579) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0485::0.0485) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0233::0.0233) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0164::0.0164) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0851::0.0851) (0.0850::0.0850)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0281::0.0281) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0383::0.0383) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0153::0.0153) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0326::0.0326) (0.0325::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0421::0.0421) (0.0420::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0416::0.0416) (0.0416::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0271::0.0271) (0.0271::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0405::0.0405) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0145::0.0145) (0.0145::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0341::0.0341) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0329::0.0329) (0.0328::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0281::0.0281) (0.0281::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0431::0.0431) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0435::0.0435) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0242::0.0242) (0.0241::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0553::0.0553) (0.0552::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0192::0.0192) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0326::0.0326) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0435::0.0435) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0218::0.0218) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0205::0.0205) (0.0205::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[25\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0613::0.0613) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0153::0.0153) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0392::0.0392) (0.0392::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0362::0.0362) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0319::0.0319) (0.0318::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0318::0.0318) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0418::0.0418) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0479::0.0479) (0.0478::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0136::0.0136) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0041::0.0041) (0.0041::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0460::0.0460) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0343::0.0343) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0272::0.0272) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0424::0.0424) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0329::0.0329) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0363::0.0363) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0534::0.0534) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0539::0.0539) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0591::0.0591) (0.0591::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0568::0.0568) (0.0567::0.0567)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0420::0.0420) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0284::0.0284) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0466::0.0466) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0368::0.0368) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0639::0.0639) (0.0639::0.0639)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0082::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0476::0.0476) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0543::0.0543) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0741::0.0741) (0.0740::0.0740)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0341::0.0341) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0739::0.0739) (0.0738::0.0738)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0316::0.0316) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0355::0.0355) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0546::0.0546) (0.0545::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0196::0.0196) (0.0196::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0403::0.0403) (0.0403::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0423::0.0423) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0251::0.0251) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0975::0.0975) (0.0974::0.0974)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0831::0.0831) (0.0830::0.0830)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0408::0.0408) (0.0407::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0845::0.0845) (0.0844::0.0844)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0446::0.0446) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0420::0.0420) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0498::0.0498) (0.0497::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0452::0.0452) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0253::0.0253) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/S0 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0365::0.0365) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0279::0.0279) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0261::0.0261) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0438::0.0438) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0438::0.0438) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0417::0.0417) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0572::0.0572) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0536::0.0536) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0579::0.0579) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0290::0.0290) (0.0290::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0660::0.0660) (0.0659::0.0659)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0297::0.0297) (0.0297::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0378::0.0378) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/X Do0MUX\.M\[0\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/X Do0MUX\.M\[0\]\.MUX\[5\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0285::0.0285) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0364::0.0364) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0101::0.0101) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0370::0.0370) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0471::0.0471) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0285::0.0285) (0.0285::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0486::0.0486) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0286::0.0286) (0.0286::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0149::0.0149) (0.0149::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0425::0.0425) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0634::0.0634) (0.0571::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0414::0.0414) (0.0413::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0500::0.0500) (0.0499::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0357::0.0357) (0.0356::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0381::0.0381) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0339::0.0339) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0720::0.0720) (0.0718::0.0734)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0094::0.0094) (0.0094::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0381::0.0381) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0183::0.0183) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0239::0.0239) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0315::0.0315) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0476::0.0476) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0484::0.0484) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0354::0.0354) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[11\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0333::0.0333) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0270::0.0270) (0.0270::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0164::0.0164) (0.0164::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0351::0.0351) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0445::0.0445) (0.0444::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0693::0.0693) (0.0692::0.0692)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0492::0.0492) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0584::0.0584) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0499::0.0499) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0408::0.0408) (0.0408::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0333::0.0333) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0213::0.0213) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0448::0.0448) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0257::0.0257) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0308::0.0308) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0259::0.0259) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0332::0.0332) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0472::0.0472) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0466::0.0466) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0459::0.0459) (0.0458::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0376::0.0376) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0504::0.0504) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0527::0.0527) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0624::0.0624) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0327::0.0327) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0463::0.0463) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0715::0.0715) (0.0714::0.0714)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0608::0.0608) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0369::0.0369) (0.0369::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0289::0.0289) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0374::0.0374) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0984::0.0984) (0.0982::0.0982)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0199::0.0199) (0.0198::0.0198)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0787::0.0787) (0.0786::0.0786)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/S0 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0504::0.0504) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0163::0.0163) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0594::0.0594) (0.0600::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0250::0.0250) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0439::0.0439) (0.0438::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0139::0.0139) (0.0139::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0357::0.0357) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1126::0.1126) (0.1124::0.1124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0850::0.0850) (0.0849::0.0849)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0622::0.0622) (0.0621::0.0621)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0378::0.0378) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0473::0.0473) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0191::0.0191) (0.0191::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0201::0.0201) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[30\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0039::0.0039) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0089::0.0089) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0242::0.0242) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0625::0.0625) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0346::0.0346) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0386::0.0386) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0481::0.0481) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0513::0.0513) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0219::0.0219) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0223::0.0223) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0542::0.0542) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0644::0.0644) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0350::0.0350) (0.0350::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0497::0.0497) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.1022::0.1022) (0.1020::0.1020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/X Do0MUX\.M\[0\]\.MUX\[4\]/A1 (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/X Do0MUX\.M\[0\]\.MUX\[5\]/A1 (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0235::0.0235) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0337::0.0337) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0315::0.0315) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0613::0.0613) (0.0585::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0453::0.0453) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0283::0.0283) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0343::0.0343) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0331::0.0331) (0.0330::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0046::0.0046) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0441::0.0441) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0526::0.0526) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0072::0.0072) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0237::0.0237) (0.0237::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0368::0.0368) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0572::0.0572) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0087::0.0087) (0.0087::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0044::0.0044) (0.0044::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0336::0.0336) (0.0336::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0386::0.0386) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0361::0.0361) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0501::0.0501) (0.0508::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0418::0.0418) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0342::0.0342) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0488::0.0488) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0109::0.0109) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0486::0.0486) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/S0 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0423::0.0423) (0.0423::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0757::0.0757) (0.0756::0.0771)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0410::0.0410) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0531::0.0531) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0676::0.0676) (0.0675::0.0675)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0317::0.0317) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0167::0.0167) (0.0167::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0328::0.0328) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/A (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0563::0.0563) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0578::0.0578) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0114::0.0114) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0270::0.0270) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0291::0.0291) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0418::0.0418) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0519::0.0519) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0226::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0190::0.0190) (0.0190::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0618::0.0618) (0.0617::0.0617)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0214::0.0214) (0.0213::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0057::0.0057) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0742::0.0742) (0.0741::0.0741)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0334::0.0334) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0406::0.0406) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0296::0.0296) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0343::0.0343) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0201::0.0201) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0016::0.0016) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0358::0.0358) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0521::0.0521) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0292::0.0292) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0250::0.0250) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0338::0.0338) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0415::0.0415) (0.0414::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0425::0.0425) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0273::0.0273) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0613::0.0613) (0.0613::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0287::0.0287) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0898::0.0898) (0.0896::0.0896)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0376::0.0376) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0812::0.0812) (0.0811::0.0811)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0096::0.0096) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0371::0.0371) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0257::0.0257) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0142::0.0142) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0348::0.0348) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0344::0.0344) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0330::0.0330) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0264::0.0264) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0281::0.0281) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0325::0.0325) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0507::0.0507) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0308::0.0308) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0220::0.0220) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0571::0.0571) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0273::0.0273) (0.0273::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0613::0.0613) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0149::0.0149) (0.0149::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0509::0.0509) (0.0509::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0054::0.0054) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0328::0.0328) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0542::0.0542) (0.0541::0.0548)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[4\]/S (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[5\]/S (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0233::0.0233) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0078::0.0078) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0773::0.0773) (0.0754::0.0754)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0181::0.0181) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0610::0.0610) (0.0609::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0298::0.0298) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0410::0.0410) (0.0410::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0039::0.0039) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0169::0.0169) (0.0168::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0432::0.0432) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0401::0.0401) (0.0401::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0373::0.0373) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0241::0.0241) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0189::0.0189) (0.0189::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0351::0.0351) (0.0351::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0302::0.0302) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0449::0.0449) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0249::0.0249) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0333::0.0333) (0.0333::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0612::0.0612) (0.0611::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0558::0.0558) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0669::0.0669) (0.0668::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0492::0.0492) (0.0499::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0470::0.0470) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0299::0.0299) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0486::0.0486) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0196::0.0196) (0.0196::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0606::0.0606) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0596::0.0596) (0.0596::0.0596)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0203::0.0203) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0448::0.0448) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0511::0.0511) (0.0519::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0377::0.0377) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0733::0.0733) (0.0732::0.0732)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0263::0.0263) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0490::0.0490) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[14\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0651::0.0651) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0441::0.0441) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0619::0.0619) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0235::0.0235) (0.0235::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0367::0.0367) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0611::0.0611) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0189::0.0189) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0679::0.0679) (0.0679::0.0679)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0346::0.0346) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0251::0.0251) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0191::0.0191) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0020::0.0020)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0905::0.0905) (0.0903::0.0903)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0288::0.0288) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0286::0.0286) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0503::0.0503) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0284::0.0284) (0.0284::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0158::0.0158) (0.0158::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0134::0.0134) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0506::0.0506) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0811::0.0811) (0.0791::0.0791)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0599::0.0599) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0577::0.0577) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0731::0.0731) (0.0730::0.0730)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0263::0.0263) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0385::0.0385) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0058::0.0058) (0.0058::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0493::0.0493) (0.0492::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0247::0.0247) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0460::0.0460) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0491::0.0491) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0367::0.0367) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0253::0.0253) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0255::0.0255) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0268::0.0268) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0337::0.0337) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0349::0.0349) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0320::0.0320) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0281::0.0281) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0807::0.0807) (0.0805::0.0805)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0545::0.0545) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0420::0.0420) (0.0426::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0251::0.0251) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0133::0.0133) (0.0133::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0225::0.0225) (0.0224::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0153::0.0153) (0.0153::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0435::0.0435) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0947::0.0947) (0.0945::0.0946)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0294::0.0294) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0260::0.0260) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0117::0.0117) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0385::0.0385) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0390::0.0390) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0321::0.0321) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0111::0.0111) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0074::0.0074) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0361::0.0361) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0560::0.0560) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0681::0.0681) (0.0680::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0598::0.0598) (0.0597::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0331::0.0331) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0221::0.0221) (0.0221::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0469::0.0469) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0281::0.0281) (0.0281::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0381::0.0381) (0.0381::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0398::0.0398) (0.0398::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0207::0.0207) (0.0207::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0557::0.0557) (0.0557::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0349::0.0349) (0.0348::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0182::0.0182) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0449::0.0449) (0.0449::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0462::0.0462) (0.0461::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0260::0.0260) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0502::0.0502) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0319::0.0319) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0431::0.0431) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0321::0.0321) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0128::0.0128) (0.0128::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0415::0.0415) (0.0414::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0611::0.0611) (0.0610::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0050::0.0050) (0.0050::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0370::0.0370) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0151::0.0151) (0.0151::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[26\]/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0573::0.0573) (0.0572::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0628::0.0628) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0635::0.0635) (0.0634::0.0634)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0784::0.0784) (0.0783::0.0783)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0351::0.0351) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0235::0.0235) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0406::0.0406) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0458::0.0458) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0412::0.0412) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0583::0.0583) (0.0582::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0437::0.0437) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0590::0.0590) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0428::0.0428) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0441::0.0441) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0349::0.0349) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0422::0.0422) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0378::0.0378) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0263::0.0263) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0358::0.0358) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0766::0.0766) (0.0765::0.0765)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0309::0.0309) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0631::0.0631) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0374::0.0374) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0720::0.0720) (0.0719::0.0719)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0141::0.0141) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0662::0.0662) (0.0661::0.0662)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0368::0.0368) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0279::0.0279) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0546::0.0546) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0229::0.0229) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0256::0.0256) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0282::0.0282) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0450::0.0450) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0716::0.0716) (0.0715::0.0715)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0892::0.0892) (0.0891::0.0891)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0067::0.0067) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0512::0.0512) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0650::0.0650) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0580::0.0580) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0465::0.0465) (0.0464::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0351::0.0351) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0279::0.0279) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0359::0.0359) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0308::0.0308) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0480::0.0480) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0296::0.0296) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0192::0.0192) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0233::0.0233) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0803::0.0803) (0.0802::0.0802)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0383::0.0383) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0343::0.0343) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0217::0.0217) (0.0216::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0507::0.0507) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0175::0.0175) (0.0175::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0251::0.0251) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0206::0.0206) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0353::0.0353) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0304::0.0304) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0274::0.0274) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0537::0.0537) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0355::0.0355) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0232::0.0232) (0.0232::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0094::0.0094) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0297::0.0297) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0101::0.0101) (0.0101::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0513::0.0513) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0185::0.0185) (0.0185::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0580::0.0580) (0.0579::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0361::0.0361) (0.0361::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0476::0.0476) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0164::0.0164) (0.0164::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0531::0.0531) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0425::0.0425) (0.0425::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0550::0.0550) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0212::0.0212) (0.0212::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0453::0.0453) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0519::0.0519) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0422::0.0422) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0147::0.0147) (0.0147::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0115::0.0115) (0.0115::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0477::0.0477) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0200::0.0200) (0.0200::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0650::0.0650) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0109::0.0109) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0426::0.0426) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0674::0.0674) (0.0674::0.0674)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0258::0.0258) (0.0258::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0305::0.0305) (0.0305::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0594::0.0594) (0.0593::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0484::0.0484) (0.0484::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0385::0.0385) (0.0384::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0311::0.0311) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0285::0.0285) (0.0284::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0461::0.0461) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0778::0.0778) (0.0776::0.0776)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0518::0.0518) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0757::0.0757) (0.0734::0.0734)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0296::0.0296) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[12\]/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0318::0.0318) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0213::0.0213) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0382::0.0382) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0341::0.0341) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0302::0.0302) (0.0302::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0280::0.0280) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[0\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0576::0.0576) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0226::0.0226) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0256::0.0256) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0309::0.0309) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0619::0.0619) (0.0618::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/S0 (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0310::0.0310) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0553::0.0553) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0321::0.0321) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0758::0.0758) (0.0757::0.0757)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0302::0.0302) (0.0302::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0406::0.0406) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0356::0.0356) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0374::0.0374) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0316::0.0316) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0674::0.0674) (0.0673::0.0673)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0087::0.0087) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0478::0.0478) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0420::0.0420) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0267::0.0267) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0514::0.0514) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0270::0.0270) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0474::0.0474) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0719::0.0719) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0325::0.0325) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0503::0.0503) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0725::0.0725) (0.0724::0.0724)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0323::0.0323) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[29\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0447::0.0447) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0493::0.0493) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0437::0.0437) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0412::0.0412) (0.0411::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0225::0.0225) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0164::0.0164) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0350::0.0350) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0669::0.0669) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0303::0.0303) (0.0307::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0332::0.0332) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0078::0.0078) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0359::0.0359) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0309::0.0309) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0281::0.0281) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0330::0.0330) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0370::0.0370) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0338::0.0338) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0408::0.0408) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0168::0.0168) (0.0168::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0335::0.0335) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0370::0.0370) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0405::0.0405) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0517::0.0517) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0070::0.0070) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0153::0.0153) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0205::0.0205) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0283::0.0283) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0406::0.0406) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0496::0.0496) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0201::0.0201) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0127::0.0127) (0.0127::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0371::0.0371) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0409::0.0409) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0147::0.0147) (0.0147::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0536::0.0536) (0.0535::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0482::0.0482) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0132::0.0132) (0.0132::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0309::0.0309) (0.0309::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0352::0.0352) (0.0351::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0518::0.0518) (0.0517::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0988::0.0988) (0.0985::0.0985)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0231::0.0231) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0305::0.0305) (0.0304::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0356::0.0356) (0.0356::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0513::0.0513) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0587::0.0587) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0418::0.0418) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0619::0.0619) (0.0618::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0376::0.0376) (0.0376::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0326::0.0326) (0.0326::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0652::0.0652) (0.0651::0.0651)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0526::0.0526) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0443::0.0443) (0.0443::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0714::0.0714) (0.0713::0.0713)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0323::0.0323) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0437::0.0437) (0.0437::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0327::0.0327) (0.0327::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0432::0.0432) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[31\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0556::0.0556) (0.0537::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0404::0.0404) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0215::0.0215) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0464::0.0464) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0177::0.0177) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0596::0.0596) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0233::0.0233) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0359::0.0359) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0748::0.0748) (0.0747::0.0766)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0725::0.0725) (0.0724::0.0724)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/S1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0316::0.0316) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0430::0.0430) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0275::0.0275) (0.0275::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0538::0.0538) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0492::0.0492) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0698::0.0698) (0.0617::0.0617)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0355::0.0355) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0366::0.0366) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0716::0.0716) (0.0715::0.0715)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0319::0.0319) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0327::0.0327) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0809::0.0809) (0.0808::0.0808)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0457::0.0457) (0.0457::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0209::0.0209) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0253::0.0253) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0224::0.0224) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0676::0.0676) (0.0675::0.0675)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[24\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0364::0.0364) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0067::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0310::0.0310) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0351::0.0351) (0.0350::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0543::0.0543) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0420::0.0420) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0119::0.0119) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0246::0.0246) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0582::0.0582) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0236::0.0236) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0322::0.0322) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0308::0.0308) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0590::0.0590) (0.0589::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0294::0.0294) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0379::0.0379) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0318::0.0318) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0466::0.0466) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0252::0.0252) (0.0252::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0332::0.0332) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0522::0.0522) (0.0521::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0784::0.0784) (0.0765::0.0765)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0251::0.0251) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0565::0.0565) (0.0565::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0274::0.0274) (0.0273::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0091::0.0091) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0331::0.0331) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0477::0.0477) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0349::0.0349) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0412::0.0412) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0538::0.0538) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0683::0.0683) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0187::0.0187) (0.0187::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0442::0.0442) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0149::0.0149) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0248::0.0248) (0.0248::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0667::0.0667) (0.0666::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0268::0.0268) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0172::0.0172) (0.0172::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0179::0.0179) (0.0179::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0295::0.0295) (0.0295::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0272::0.0272) (0.0272::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0241::0.0241) (0.0240::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0609::0.0609) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0883::0.0883) (0.0882::0.0882)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0281::0.0281) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0515::0.0515) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0368::0.0368) (0.0368::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0035::0.0035) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0357::0.0357) (0.0357::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0457::0.0457) (0.0457::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0710::0.0710) (0.0726::0.0726)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0550::0.0550) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0693::0.0693) (0.0692::0.0692)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0132::0.0132) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0369::0.0369) (0.0369::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0375::0.0375) (0.0374::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0377::0.0377) (0.0377::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/S0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0083::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0445::0.0445) (0.0444::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0320::0.0320) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0366::0.0366) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0079::0.0079) (0.0079::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0357::0.0357) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0422::0.0422) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0194::0.0194) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0661::0.0661) (0.0676::0.0676)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0672::0.0672) (0.0670::0.0670)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0171::0.0171) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[10\]/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0402::0.0402) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0558::0.0558) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0346::0.0346) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0718::0.0718) (0.0695::0.0695)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0455::0.0455) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0090::0.0090) (0.0090::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0066::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0170::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0299::0.0299) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0058::0.0058) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0288::0.0288) (0.0288::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0405::0.0405) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0549::0.0549) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0443::0.0443) (0.0442::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0954::0.0954) (0.0952::0.0952)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0361::0.0361) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0638::0.0638) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0480::0.0480) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0368::0.0368) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0310::0.0310) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[27\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0590::0.0590) (0.0589::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0695::0.0695) (0.0694::0.0694)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0472::0.0472) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0729::0.0729) (0.0727::0.0727)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0545::0.0545) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0365::0.0365) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0578::0.0578) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0334::0.0334) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0542::0.0542) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0274::0.0274) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0468::0.0468) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0345::0.0345) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0100::0.0100) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0219::0.0219) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0303::0.0303) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0497::0.0497) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0167::0.0167) (0.0167::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0180::0.0180) (0.0180::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0537::0.0537) (0.0537::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0548::0.0548) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0306::0.0306) (0.0306::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0047::0.0047) (0.0047::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0483::0.0483) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0295::0.0295) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0202::0.0202) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0352::0.0352) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0532::0.0532) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0821::0.0821) (0.0819::0.0819)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0424::0.0424) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0403::0.0403) (0.0402::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0266::0.0266) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0558::0.0558) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0163::0.0163) (0.0163::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0132::0.0132) (0.0132::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0358::0.0358) (0.0357::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0155::0.0155) (0.0155::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0560::0.0560) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0431::0.0431) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0405::0.0405) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0170::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0369::0.0369) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0225::0.0225) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0041::0.0041) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0172::0.0172) (0.0172::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0298::0.0298) (0.0298::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0487::0.0487) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0229::0.0229) (0.0228::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0556::0.0556) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0636::0.0636) (0.0636::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0501::0.0501) (0.0501::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0100::0.0100) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0405::0.0405) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0386::0.0386) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0286::0.0286) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0494::0.0494) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0327::0.0327) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0551::0.0551) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0495::0.0495) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0224::0.0224) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0439::0.0439) (0.0439::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0260::0.0260) (0.0259::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/S1 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/S0 (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0685::0.0685) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0340::0.0340) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0411::0.0411) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0307::0.0307) (0.0307::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0309::0.0309) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0103::0.0103) (0.0103::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0214::0.0214) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0472::0.0472) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0774::0.0774) (0.0773::0.0773)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0510::0.0510) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0428::0.0428) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0265::0.0265) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0314::0.0314) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0346::0.0346) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0440::0.0440) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0355::0.0355) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0560::0.0560) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0493::0.0493) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0128::0.0128) (0.0128::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0071::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0232::0.0232) (0.0232::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0152::0.0152) (0.0152::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0159::0.0159) (0.0159::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0112::0.0112) (0.0112::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0147::0.0147) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0384::0.0384) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0621::0.0621) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0141::0.0141) (0.0141::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0331::0.0331) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0316::0.0316) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0348::0.0348) (0.0348::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0406::0.0406) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0341::0.0341) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0504::0.0504) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0566::0.0566) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0259::0.0259) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0245::0.0245) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0209::0.0209) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0399::0.0399) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0432::0.0432) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0306::0.0306) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0928::0.0928) (0.0927::0.0927)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0273::0.0273) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0665::0.0665) (0.0664::0.0664)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0243::0.0243) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0262::0.0262) (0.0261::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0289::0.0289) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0406::0.0406) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0114::0.0114) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0313::0.0313) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0383::0.0383) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0099::0.0099) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0471::0.0471) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0454::0.0454) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0366::0.0366) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0567::0.0567) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0285::0.0285) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0595::0.0595) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0376::0.0376) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0173::0.0173) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0165::0.0165) (0.0165::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0319::0.0319) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0456::0.0456) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0295::0.0295) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0205::0.0205) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.1625::0.1625) (0.1664::0.1664)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0414::0.0414) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0361::0.0361) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0382::0.0382) (0.0382::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0588::0.0588) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0524::0.0524) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0373::0.0373) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0661::0.0661) (0.0660::0.0660)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0330::0.0330) (0.0330::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0529::0.0529) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0111::0.0111) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0332::0.0332) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0459::0.0459) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0578::0.0578) (0.0510::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0323::0.0323) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0183::0.0183) (0.0183::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0319::0.0319) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0473::0.0473) (0.0472::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0525::0.0525) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0679::0.0679) (0.0678::0.0678)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0324::0.0324) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0050::0.0050) (0.0050::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0242::0.0242) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0209::0.0209) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0385::0.0385) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0252::0.0252) (0.0252::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0582::0.0582) (0.0582::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0497::0.0497) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0602::0.0602) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0492::0.0492) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0580::0.0580) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0479::0.0479) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0548::0.0548) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/S1 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0155::0.0155) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0440::0.0440) (0.0440::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0692::0.0692) (0.0691::0.0691)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0571::0.0571) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0336::0.0336) (0.0336::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0293::0.0293) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0043::0.0043) (0.0043::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0720::0.0720) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0416::0.0416) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0405::0.0405) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0390::0.0390) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0499::0.0499) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0053::0.0053) (0.0053::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0444::0.0444) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0239::0.0239) (0.0239::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0106::0.0106) (0.0105::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0411::0.0411) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0604::0.0604) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0704::0.0704) (0.0702::0.0702)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0113::0.0113) (0.0113::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0282::0.0282) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0248::0.0248) (0.0248::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0531::0.0531) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0252::0.0252) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0838::0.0838) (0.0813::0.0813)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0247::0.0247) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0580::0.0580) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0362::0.0362) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0203::0.0203) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0273::0.0273) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0725::0.0725) (0.0724::0.0724)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0357::0.0357) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0305::0.0305) (0.0305::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0308::0.0308) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0394::0.0394) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0557::0.0557) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0532::0.0532) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0072::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0567::0.0567) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0384::0.0384) (0.0384::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0344::0.0344) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0237::0.0237) (0.0240::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0592::0.0592) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0234::0.0234) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0246::0.0246) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0453::0.0453) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0369::0.0369) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0273::0.0273) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0316::0.0316) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0376::0.0376) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0661::0.0661) (0.0660::0.0660)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0643::0.0643) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0092::0.0092) (0.0092::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/X Do0MUX\.M\[0\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0374::0.0374) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0465::0.0465) (0.0464::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0461::0.0461) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0239::0.0239) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0141::0.0141) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0293::0.0293) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0238::0.0238) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0392::0.0392) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0261::0.0261) (0.0261::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0402::0.0402) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0657::0.0657) (0.0656::0.0656)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0644::0.0644) (0.0643::0.0643)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0254::0.0254) (0.0254::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0397::0.0397) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0405::0.0405) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0441::0.0441) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0428::0.0428) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0378::0.0378) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0114::0.0114) (0.0114::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0220::0.0220) (0.0220::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0429::0.0429) (0.0429::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0508::0.0508) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0608::0.0608) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0421::0.0421) (0.0420::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0550::0.0550) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0077::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0304::0.0304) (0.0304::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0518::0.0518) (0.0517::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0373::0.0373) (0.0373::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0508::0.0508) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0333::0.0333) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0340::0.0340) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0284::0.0284) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0519::0.0519) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0498::0.0498) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0289::0.0289) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0298::0.0298) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0377::0.0377) (0.0377::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/S0 (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0676::0.0676) (0.0675::0.0686)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0413::0.0413) (0.0413::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0643::0.0643) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0459::0.0459) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0559::0.0559) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0152::0.0152) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0211::0.0211) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0556::0.0556) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0193::0.0193) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0540::0.0540) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0503::0.0503) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0160::0.0160) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0553::0.0553) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0415::0.0415) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0157::0.0157) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0109::0.0109) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0341::0.0341) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0707::0.0707) (0.0706::0.0706)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0296::0.0296) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0422::0.0422) (0.0421::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0281::0.0281) (0.0280::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0384::0.0384) (0.0384::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0115::0.0115) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0800::0.0800) (0.0799::0.0818)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0474::0.0474) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0308::0.0308) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0383::0.0383) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0292::0.0292) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0353::0.0353) (0.0353::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0341::0.0341) (0.0340::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0309::0.0309) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0531::0.0531) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0320::0.0320) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0368::0.0368) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0474::0.0474) (0.0474::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0493::0.0493) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0690::0.0690) (0.0689::0.0689)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0592::0.0592) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0345::0.0345) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0041::0.0041) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0273::0.0273) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0327::0.0327) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0309::0.0309) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0335::0.0335) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0409::0.0409) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0612::0.0612) (0.0593::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0086::0.0086) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0558::0.0558) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0675::0.0675) (0.0674::0.0674)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0462::0.0462) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0425::0.0425) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0296::0.0296) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0503::0.0503) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0564::0.0564) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0669::0.0669) (0.0668::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[8\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/X Do0MUX\.M\[0\]\.MUX\[1\]/A1 (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0183::0.0183) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0483::0.0483) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0432::0.0432) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/X Do0MUX\.M\[1\]\.MUX\[5\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0184::0.0184) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0329::0.0329) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0235::0.0235) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0586::0.0586) (0.0585::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0330::0.0330) (0.0330::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0770::0.0770) (0.0769::0.0769)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0385::0.0385) (0.0385::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0561::0.0561) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0392::0.0392) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0213::0.0213) (0.0213::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0306::0.0306) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0179::0.0179) (0.0178::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0289::0.0289) (0.0289::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0338::0.0338) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0095::0.0095) (0.0095::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0414::0.0414) (0.0414::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0154::0.0154) (0.0154::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0450::0.0450) (0.0449::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0737::0.0737) (0.0736::0.0736)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0598::0.0598) (0.0597::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0357::0.0357) (0.0357::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0776::0.0776) (0.0774::0.0774)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0220::0.0220) (0.0220::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0456::0.0456) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0251::0.0251) (0.0251::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0203::0.0203) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0439::0.0439) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0330::0.0330) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0239::0.0239) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0328::0.0328) (0.0328::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0229::0.0229) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/S1 (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0256::0.0256) (0.0256::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0545::0.0545) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0450::0.0450) (0.0449::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0137::0.0137) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0157::0.0157) (0.0157::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0436::0.0436) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0263::0.0263) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0485::0.0485) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0582::0.0582) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0256::0.0256) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0069::0.0069) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0295::0.0295) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0470::0.0470) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0255::0.0255) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0734::0.0734) (0.0733::0.0733)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0492::0.0492) (0.0491::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0398::0.0398) (0.0398::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0442::0.0442) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0437::0.0437) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0683::0.0683) (0.0663::0.0663)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[17\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0420::0.0420) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0407::0.0407) (0.0407::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0445::0.0445) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0584::0.0584) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0225::0.0225) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0583::0.0583) (0.0582::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0067::0.0067) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0556::0.0556) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0590::0.0590) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0835::0.0835) (0.0833::0.0833)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/S0 (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0375::0.0375) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0662::0.0662) (0.0661::0.0661)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0436::0.0436) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0325::0.0325) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0450::0.0450) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0452::0.0452) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0218::0.0218) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0494::0.0494) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0611::0.0611) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0444::0.0444) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0293::0.0293) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0332::0.0332) (0.0332::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0321::0.0321) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0237::0.0237) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0534::0.0534) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0298::0.0298) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0062::0.0062) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0766::0.0766) (0.0747::0.0747)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0364::0.0364) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0220::0.0220) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0237::0.0237) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0667::0.0667) (0.0666::0.0666)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0611::0.0611) (0.0610::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0382::0.0382) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0261::0.0261) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0273::0.0273) (0.0273::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0560::0.0560) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[1\]/S (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0220::0.0220) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0393::0.0393) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0372::0.0372) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0163::0.0163) (0.0163::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0630::0.0630) (0.0629::0.0629)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/X Do0MUX\.M\[1\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/X Do0MUX\.M\[1\]\.MUX\[5\]/A1 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0333::0.0333) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0284::0.0284) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0409::0.0409) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0146::0.0146) (0.0146::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0724::0.0724) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0255::0.0255) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0270::0.0270) (0.0270::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0450::0.0450) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0396::0.0396) (0.0395::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0350::0.0350) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0318::0.0318) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0169::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0431::0.0431) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0187::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0352::0.0352) (0.0352::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0416::0.0416) (0.0415::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0284::0.0284) (0.0284::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0122::0.0122) (0.0122::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0230::0.0230) (0.0230::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0267::0.0267) (0.0267::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0280::0.0280) (0.0280::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0397::0.0397) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0040::0.0040) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0319::0.0319) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0310::0.0310) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0281::0.0281) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[12\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0341::0.0341) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0547::0.0547) (0.0546::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/S0 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0311::0.0311) (0.0310::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0586::0.0586) (0.0586::0.0595)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0161::0.0161) (0.0161::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0390::0.0390) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0608::0.0608) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0437::0.0437) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0143::0.0143) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0308::0.0308) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0400::0.0400) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0509::0.0509) (0.0508::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0367::0.0367) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0640::0.0640) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0336::0.0336) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0513::0.0513) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0845::0.0845) (0.0844::0.0844)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0513::0.0513) (0.0512::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0297::0.0297) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0708::0.0708) (0.0707::0.0721)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/C_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0954::0.0954) (0.0952::0.0952)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0275::0.0275) (0.0275::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0788::0.0788) (0.0787::0.0787)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0333::0.0333) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0606::0.0606) (0.0605::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0623::0.0623) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0336::0.0336) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0463::0.0463) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0534::0.0534) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0155::0.0155) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0506::0.0506) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0186::0.0186) (0.0186::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0486::0.0486) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0507::0.0507) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0545::0.0545) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0062::0.0062) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0628::0.0628) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0390::0.0390) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0356::0.0356) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0163::0.0163) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0598::0.0598) (0.0597::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0602::0.0602) (0.0601::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0586::0.0586) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0462::0.0462) (0.0461::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0344::0.0344) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0700::0.0700) (0.0699::0.0714)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0337::0.0337) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0203::0.0203) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0104::0.0104) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0092::0.0092) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/X Do0MUX\.M\[1\]\.MUX\[4\]/A1 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[5\]/S (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0211::0.0211) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0446::0.0446) (0.0445::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0432::0.0432) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0227::0.0227) (0.0229::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0100::0.0100) (0.0100::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0594::0.0594) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0161::0.0161) (0.0161::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0404::0.0404) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0473::0.0473) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0388::0.0388) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0368::0.0368) (0.0368::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0437::0.0437) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0228::0.0228) (0.0228::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0514::0.0514) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0123::0.0123) (0.0123::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0324::0.0324) (0.0323::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0803::0.0803) (0.0801::0.0822)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0432::0.0432) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0475::0.0475) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0348::0.0348) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0527::0.0527) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0300::0.0300) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0329::0.0329) (0.0329::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0233::0.0233) (0.0233::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0161::0.0161) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/S1 (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0541::0.0541) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0581::0.0581) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0461::0.0461) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0567::0.0567) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0501::0.0501) (0.0500::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0688::0.0688) (0.0688::0.0688)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0496::0.0496) (0.0496::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0305::0.0305) (0.0304::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0324::0.0324) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0436::0.0436) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0275::0.0275) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0237::0.0237) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0321::0.0321) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0481::0.0481) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[16\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0372::0.0372) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0328::0.0328) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0370::0.0370) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0328::0.0328) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0166::0.0166) (0.0166::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0050::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.1096::0.1096) (0.1094::0.1094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0430::0.0430) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0339::0.0339) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0491::0.0491) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0353::0.0353) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0461::0.0461) (0.0460::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0252::0.0252) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0646::0.0646) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0382::0.0382) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0056::0.0056) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/S0 (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0402::0.0402) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0477::0.0477) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0077::0.0077) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0422::0.0422) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0425::0.0425) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0231::0.0231) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0720::0.0720) (0.0719::0.0719)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0206::0.0206) (0.0206::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0637::0.0637) (0.0636::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0952::0.0952) (0.0950::0.0950)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0116::0.0116) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0301::0.0301) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0333::0.0333) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0321::0.0321) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0245::0.0245) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0246::0.0246) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0239::0.0239) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0467::0.0467) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0322::0.0322) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0286::0.0286) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0500::0.0500) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0199::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0419::0.0419) (0.0419::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0286::0.0286) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0510::0.0510) (0.0510::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0396::0.0396) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0503::0.0503) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0095::0.0095) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[4\]/S (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0324::0.0324) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0459::0.0459) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0241::0.0241) (0.0241::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0314::0.0314) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0315::0.0315) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0195::0.0195) (0.0195::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0438::0.0438) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0481::0.0481) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0671::0.0671) (0.0671::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0389::0.0389) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0158::0.0158) (0.0158::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0078::0.0078) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0487::0.0487) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0221::0.0221) (0.0221::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0100::0.0100) (0.0100::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0219::0.0219) (0.0219::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0294::0.0294) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0442::0.0442) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[20\]/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0641::0.0641) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0358::0.0358) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0406::0.0406) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0440::0.0440) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0465::0.0465) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0371::0.0371) (0.0371::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0395::0.0395) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0253::0.0253) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0648::0.0648) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0842::0.0842) (0.0840::0.0840)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0513::0.0513) (0.0513::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0597::0.0597) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0369::0.0369) (0.0369::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0229::0.0229) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0490::0.0490) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0677::0.0677) (0.0675::0.0675)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0646::0.0646) (0.0645::0.0645)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0806::0.0806) (0.0804::0.0804)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0344::0.0344) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0180::0.0180) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0333::0.0333) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0373::0.0373) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0325::0.0325) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0549::0.0549) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0116::0.0116) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0302::0.0302) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0281::0.0281) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0143::0.0143) (0.0143::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0580::0.0580) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0312::0.0312) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0735::0.0735) (0.0712::0.0712)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0273::0.0273) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0266::0.0266) (0.0266::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.1147::0.1147) (0.1144::0.1144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0584::0.0584) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0406::0.0406) (0.0406::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0378::0.0378) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0535::0.0535) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0660::0.0660) (0.0659::0.0659)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0046::0.0046) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0542::0.0542) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0385::0.0385)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/S1 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0481::0.0481) (0.0481::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0362::0.0362) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0250::0.0250) (0.0250::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0236::0.0236) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0462::0.0462) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0711::0.0711) (0.0710::0.0710)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0411::0.0411) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0581::0.0581) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0365::0.0365) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0538::0.0538) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0229::0.0229) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0326::0.0326) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0241::0.0241) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0491::0.0491) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0623::0.0623) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0491::0.0491) (0.0490::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0370::0.0370) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0553::0.0553) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0291::0.0291) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0148::0.0148) (0.0148::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0188::0.0188) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0435::0.0435) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0287::0.0287) (0.0292::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0248::0.0248) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0293::0.0293) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0443::0.0443) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0392::0.0392) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0377::0.0377) (0.0377::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0202::0.0202) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0336::0.0336) (0.0336::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0333::0.0333) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0466::0.0466) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0231::0.0231) (0.0230::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0238::0.0238) (0.0238::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0356::0.0356) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0209::0.0209) (0.0209::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0381::0.0381) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0229::0.0229) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0486::0.0486) (0.0486::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0253::0.0253) (0.0252::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0274::0.0274) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0254::0.0254) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0560::0.0560) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0337::0.0337) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0330::0.0330) (0.0330::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0662::0.0662) (0.0661::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0455::0.0455) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0209::0.0209) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0577::0.0577) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0371::0.0371) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0212::0.0212) (0.0212::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0701::0.0701) (0.0679::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0455::0.0455) (0.0455::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0276::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0747::0.0747) (0.0746::0.0746)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0502::0.0502) (0.0501::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0597::0.0597) (0.0596::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0241::0.0241) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0831::0.0831) (0.0828::0.0829)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0743::0.0743) (0.0741::0.0741)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0675::0.0675) (0.0674::0.0674)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0682::0.0682) (0.0680::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0507::0.0507) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0089::0.0089) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0344::0.0344) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0176::0.0176) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0308::0.0308) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0459::0.0459) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0190::0.0190) (0.0190::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0493::0.0493) (0.0493::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0510::0.0510) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0233::0.0233) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0368::0.0368) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0726::0.0726) (0.0725::0.0725)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0252::0.0252) (0.0252::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0589::0.0589) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0451::0.0451) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0231::0.0231) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0888::0.0888) (0.0886::0.0886)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0886::0.0886) (0.0885::0.0885)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0270::0.0270) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0687::0.0687) (0.0611::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[9\]/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0402::0.0402) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0307::0.0307) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0513::0.0513) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0865::0.0865) (0.0863::0.0863)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0441::0.0441) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0174::0.0174) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0384::0.0384) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0332::0.0332) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0685::0.0685) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0223::0.0223) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0569::0.0569) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0547::0.0547) (0.0546::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0444::0.0444) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0472::0.0472) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0025::0.0025) (0.0025::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0283::0.0283) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0284::0.0284) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0223::0.0223) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0307::0.0307) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0285::0.0285) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0350::0.0350) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0490::0.0490) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0610::0.0610) (0.0609::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0346::0.0346) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0466::0.0466) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0135::0.0135) (0.0135::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0700::0.0700) (0.0699::0.0699)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0478::0.0478) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0359::0.0359) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0352::0.0352) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0168::0.0168) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0426::0.0426) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0462::0.0462) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0352::0.0352) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0326::0.0326) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0495::0.0495) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0251::0.0251) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0274::0.0274) (0.0274::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0268::0.0268) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0545::0.0545) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0207::0.0207) (0.0207::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0303::0.0303) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0279::0.0279) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0131::0.0131) (0.0131::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0181::0.0181) (0.0181::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0269::0.0269) (0.0269::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0075::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0479::0.0479) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0327::0.0327) (0.0327::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0571::0.0571) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0329::0.0329) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0254::0.0254) (0.0254::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0254::0.0254) (0.0253::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0136::0.0136) (0.0136::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0413::0.0413) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0531::0.0531) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0594::0.0594) (0.0594::0.0604)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0373::0.0373) (0.0372::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0155::0.0155) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0524::0.0524) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0432::0.0432) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0099::0.0099) (0.0099::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0611::0.0611) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0578::0.0578) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0615::0.0615) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0442::0.0442) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0243::0.0243) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0578::0.0578) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0242::0.0242) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0150::0.0150) (0.0150::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0549::0.0549) (0.0496::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0251::0.0251) (0.0251::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0607::0.0607) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0219::0.0219) (0.0219::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0239::0.0239) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0669::0.0669) (0.0669::0.0669)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0243::0.0243) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0435::0.0435) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0527::0.0527) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0311::0.0311) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0586::0.0586) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0399::0.0399) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0463::0.0463) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0781::0.0781) (0.0779::0.0779)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0058::0.0058) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0644::0.0644) (0.0619::0.0619)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0266::0.0266) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0297::0.0297) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0346::0.0346) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0597::0.0597) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0189::0.0189) (0.0189::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0276::0.0276) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0401::0.0401) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0532::0.0532) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0416::0.0416) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0308::0.0308) (0.0313::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0369::0.0369) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0246::0.0246) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0245::0.0245) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0617::0.0617) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0435::0.0435) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0537::0.0537) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0733::0.0733) (0.0732::0.0732)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0373::0.0373) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0738::0.0738) (0.0737::0.0737)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0315::0.0315) (0.0315::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0773::0.0773) (0.0772::0.0772)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0161::0.0161) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0345::0.0345) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0711::0.0711) (0.0710::0.0710)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0545::0.0545) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0296::0.0296) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0317::0.0317) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0454::0.0454) (0.0454::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0387::0.0387) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0357::0.0357) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0225::0.0225) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0657::0.0657) (0.0656::0.0656)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0768::0.0768) (0.0767::0.0767)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0345::0.0345) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0251::0.0251) (0.0251::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0354::0.0354) (0.0354::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0449::0.0449) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0425::0.0425) (0.0425::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0185::0.0185) (0.0185::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0553::0.0553) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0527::0.0527) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0313::0.0313) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0482::0.0482) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0538::0.0538) (0.0537::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0349::0.0349) (0.0349::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0493::0.0493) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0071::0.0071) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0380::0.0380) (0.0379::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0516::0.0516) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0295::0.0295) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0434::0.0434) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0284::0.0284) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0689::0.0689) (0.0702::0.0702)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0214::0.0214) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/C_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0477::0.0477) (0.0476::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0281::0.0281) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0538::0.0538) (0.0537::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0240::0.0240) (0.0239::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0373::0.0373) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0142::0.0142) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0402::0.0402) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0573::0.0573) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0523::0.0523) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0364::0.0364) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0504::0.0504) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0413::0.0413) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0752::0.0752) (0.0734::0.0734)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0675::0.0675) (0.0673::0.0673)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0398::0.0398) (0.0398::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0312::0.0312) (0.0312::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0567::0.0567) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0298::0.0298) (0.0298::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0758::0.0758) (0.0757::0.0757)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0489::0.0489) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0502::0.0502) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0518::0.0518) (0.0517::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0400::0.0400) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0558::0.0558) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0470::0.0470) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0778::0.0778) (0.0777::0.0777)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0530::0.0530) (0.0529::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0432::0.0432) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0323::0.0323) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0310::0.0310) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0074::0.0074) (0.0074::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0350::0.0350) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0644::0.0644) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0603::0.0603) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0395::0.0395) (0.0394::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0427::0.0427) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0415::0.0415) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0271::0.0271) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0241::0.0241) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0303::0.0303) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0631::0.0631) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0309::0.0309) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0386::0.0386) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0280::0.0280) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0499::0.0499) (0.0498::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0291::0.0291) (0.0290::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0419::0.0419) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0547::0.0547) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0807::0.0807) (0.0805::0.0805)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0305::0.0305) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0554::0.0554) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0537::0.0537) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0615::0.0615) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0733::0.0733) (0.0732::0.0732)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0434::0.0434) (0.0441::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0385::0.0385) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0396::0.0396) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0448::0.0448) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0340::0.0340) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0432::0.0432) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0399::0.0399) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0346::0.0346) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0507::0.0507) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0292::0.0292) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0293::0.0293) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0033::0.0033) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0273::0.0273) (0.0273::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0516::0.0516) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0480::0.0480) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0307::0.0307) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0683::0.0683) (0.0683::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0176::0.0176) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0246::0.0246) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0330::0.0330) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0272::0.0272) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0504::0.0504) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0219::0.0219) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0327::0.0327) (0.0327::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0031::0.0031) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0125::0.0125) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0289::0.0289) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0644::0.0644) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0158::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0428::0.0428) (0.0427::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0461::0.0461) (0.0461::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0268::0.0268) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0163::0.0163) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0233::0.0233) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0755::0.0755) (0.0737::0.0737)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0257::0.0257) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0657::0.0657) (0.0656::0.0669)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0358::0.0358) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0176::0.0176) (0.0175::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0386::0.0386) (0.0386::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0295::0.0295) (0.0295::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0336::0.0336) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0376::0.0376) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0642::0.0642) (0.0641::0.0641)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0418::0.0418) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0103::0.0103) (0.0103::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0034::0.0034) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0595::0.0595) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0335::0.0335) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0707::0.0707) (0.0706::0.0706)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0425::0.0425) (0.0425::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0508::0.0508) (0.0507::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/S0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0091::0.0091) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0430::0.0430) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0221::0.0221) (0.0221::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0543::0.0543) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0457::0.0457) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0435::0.0435) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0538::0.0538) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0450::0.0450) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0701::0.0701) (0.0700::0.0700)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0084::0.0084) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0237::0.0237) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0399::0.0399) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0173::0.0173) (0.0173::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0661::0.0661) (0.0676::0.0676)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0346::0.0346) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0523::0.0523) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0352::0.0352) (0.0352::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0498::0.0498) (0.0498::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[7\]/DIODE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0170::0.0170) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0618::0.0618) (0.0618::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0548::0.0548) (0.0547::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0791::0.0791) (0.0789::0.0789)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0294::0.0294) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0314::0.0314) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0305::0.0305) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0748::0.0748) (0.0747::0.0747)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/A (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0413::0.0413) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0098::0.0098) (0.0099::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0852::0.0852) (0.0850::0.0850)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0542::0.0542) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0881::0.0881) (0.0879::0.0879)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0615::0.0615) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0220::0.0220) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0467::0.0467) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0254::0.0254) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0573::0.0573) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0548::0.0548) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0155::0.0155) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0469::0.0469) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[7\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0286::0.0286) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0479::0.0479) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0042::0.0042) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0268::0.0268) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0779::0.0779) (0.0689::0.0689)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0036::0.0036) (0.0036::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0373::0.0373) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0520::0.0520) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0560::0.0560) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0307::0.0307) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0057::0.0057) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0624::0.0624) (0.0623::0.0623)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0371::0.0371) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0247::0.0247) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0952::0.0952) (0.0950::0.0950)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0359::0.0359) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0333::0.0333) (0.0333::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0043::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0650::0.0650) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0252::0.0252) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0523::0.0523) (0.0522::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0604::0.0604) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0168::0.0168) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0218::0.0218) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0353::0.0353) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0255::0.0255) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0259::0.0259) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0280::0.0280) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0344::0.0344) (0.0344::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0380::0.0380) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0356::0.0356) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0670::0.0670) (0.0669::0.0669)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0078::0.0078) (0.0078::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0119::0.0119) (0.0119::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0084::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0295::0.0295) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0422::0.0422) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0405::0.0405) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0139::0.0139) (0.0139::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0428::0.0428) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0168::0.0168) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0373::0.0373) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0124::0.0124) (0.0124::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0408::0.0408) (0.0408::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0320::0.0320) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0321::0.0321) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0586::0.0586) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0171::0.0171) (0.0171::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0540::0.0540) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[13\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[14\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0504::0.0504) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0309::0.0309) (0.0309::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0340::0.0340) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/S1 (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0299::0.0299) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0168::0.0168) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0251::0.0251) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0494::0.0494) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0083::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0312::0.0312) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0430::0.0430) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0406::0.0406) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0838::0.0838) (0.0837::0.0837)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0215::0.0215) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0287::0.0287) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0472::0.0472) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0375::0.0375) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0146::0.0146) (0.0146::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0178::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0542::0.0542) (0.0541::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0660::0.0660) (0.0589::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0856::0.0856) (0.0855::0.0855)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[21\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0810::0.0810) (0.0809::0.0809)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0572::0.0572) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0167::0.0167) (0.0167::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0396::0.0396) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0447::0.0447) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0960::0.0960) (0.0958::0.0958)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0555::0.0555) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/A_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0495::0.0495) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0497::0.0497) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0695::0.0695) (0.0694::0.0694)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0773::0.0773) (0.0771::0.0771)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0400::0.0400) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0298::0.0298) (0.0298::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0350::0.0350) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0512::0.0512) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0378::0.0378) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0556::0.0556) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0338::0.0338) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0460::0.0460) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0720::0.0720) (0.0719::0.0719)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0598::0.0598) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/S1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0292::0.0292) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0200::0.0200) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0276::0.0276) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0261::0.0261) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0110::0.0110) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0586::0.0586) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0612::0.0612) (0.0611::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0460::0.0460) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0626::0.0626) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0478::0.0478) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0523::0.0523) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0492::0.0492) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0481::0.0481) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0356::0.0356) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0410::0.0410) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0514::0.0514) (0.0514::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0282::0.0282) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0361::0.0361) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0121::0.0121) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0275::0.0275) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0335::0.0335) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0241::0.0241) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0246::0.0246) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0606::0.0606) (0.0605::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0200::0.0200) (0.0199::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0478::0.0478) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0435::0.0435) (0.0434::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0519::0.0519) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0560::0.0560) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0335::0.0335) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0356::0.0356) (0.0355::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0212::0.0212) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0276::0.0276) (0.0276::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0158::0.0158) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0546::0.0546) (0.0546::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0168::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0153::0.0153) (0.0153::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0187::0.0187) (0.0187::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0342::0.0342) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0160::0.0160) (0.0160::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0587::0.0587) (0.0587::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0338::0.0338) (0.0338::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0419::0.0419) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0536::0.0536) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0372::0.0372) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0544::0.0544) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0573::0.0573) (0.0572::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0488::0.0488) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0456::0.0456) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0407::0.0407) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0295::0.0295) (0.0295::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0579::0.0579) (0.0579::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0384::0.0384) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0561::0.0561) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0316::0.0316) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0336::0.0336) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0481::0.0481) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0403::0.0403) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0326::0.0326) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0322::0.0322) (0.0321::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0459::0.0459) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0080::0.0080) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0241::0.0241) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0525::0.0525) (0.0525::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0328::0.0328) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0576::0.0576) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0079::0.0079) (0.0079::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0399::0.0399) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.1044::0.1044) (0.1042::0.1042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0309::0.0309) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0278::0.0278) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0711::0.0711) (0.0710::0.0710)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0744::0.0744) (0.0743::0.0743)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0035::0.0035) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0580::0.0580) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0263::0.0263) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0143::0.0143)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0525::0.0525) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0225::0.0225) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0266::0.0266) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0199::0.0199) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0544::0.0544) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0375::0.0375) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0294::0.0294) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0708::0.0708) (0.0631::0.0631)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0279::0.0279) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0451::0.0451) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0470::0.0470) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0282::0.0282) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0536::0.0536) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0294::0.0294) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0419::0.0419) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0213::0.0213) (0.0213::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0665::0.0665) (0.0663::0.0664)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0451::0.0451) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0281::0.0281) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0042::0.0042) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0426::0.0426) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0195::0.0195) (0.0195::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0320::0.0320) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0317::0.0317) (0.0317::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0284::0.0284) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0373::0.0373) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0391::0.0391) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0341::0.0341) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0626::0.0626) (0.0625::0.0625)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0205::0.0205) (0.0205::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0472::0.0472) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0603::0.0603) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0396::0.0396) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0074::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0357::0.0357) (0.0357::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0510::0.0510) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0143::0.0143) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0352::0.0352) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0481::0.0481) (0.0480::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0103::0.0103) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0227::0.0227) (0.0227::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0354::0.0354) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0391::0.0391) (0.0391::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0437::0.0437) (0.0436::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0389::0.0389) (0.0388::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0321::0.0321) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0384::0.0384) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0417::0.0417) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0067::0.0067) (0.0067::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0498::0.0498) (0.0498::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0670::0.0670) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0294::0.0294) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0581::0.0581) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0761::0.0761) (0.0760::0.0760)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0370::0.0370) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0372::0.0372) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0320::0.0320) (0.0320::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0639::0.0639) (0.0638::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0466::0.0466) (0.0472::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0802::0.0802) (0.0800::0.0800)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0487::0.0487) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0590::0.0590) (0.0589::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0888::0.0888) (0.0886::0.0886)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0484::0.0484) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0137::0.0137) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0237::0.0237) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0194::0.0194) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0504::0.0504) (0.0504::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0413::0.0413) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0262::0.0262) (0.0262::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0402::0.0402) (0.0402::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[2\]/DIODE (0.0060::0.0060) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0631::0.0631) (0.0610::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0032::0.0032) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0737::0.0737) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0347::0.0347) (0.0346::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0047::0.0047) (0.0047::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0409::0.0409) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0561::0.0561) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0224::0.0224) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0892::0.0892) (0.0890::0.0890)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.1040::0.1040) (0.1038::0.1038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[29\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0693::0.0693) (0.0692::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0985::0.0985) (0.0983::0.0983)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0309::0.0309) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0203::0.0203) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0256::0.0256) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0332::0.0332) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0300::0.0300) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0513::0.0513) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0323::0.0323) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0169::0.0169) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0361::0.0361) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0285::0.0285) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0109::0.0109) (0.0109::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0257::0.0257) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0600::0.0600) (0.0579::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0301::0.0301) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0570::0.0570) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0200::0.0200) (0.0200::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0228::0.0228) (0.0228::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0477::0.0477) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0156::0.0156) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0223::0.0223) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0232::0.0232) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0763::0.0763) (0.0761::0.0761)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0344::0.0344) (0.0344::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0335::0.0335) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0353::0.0353) (0.0353::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0506::0.0506) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0083::0.0083) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0310::0.0310) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0405::0.0405) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0350::0.0350) (0.0349::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0172::0.0172) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0298::0.0298) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0533::0.0533) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0231::0.0231) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0307::0.0307) (0.0307::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0623::0.0623) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0151::0.0151) (0.0150::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0385::0.0385) (0.0384::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0188::0.0188) (0.0188::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0543::0.0543) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0231::0.0231) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0673::0.0673) (0.0671::0.0687)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0271::0.0271) (0.0270::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0219::0.0219) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0153::0.0153) (0.0153::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0581::0.0581) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0540::0.0540) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0116::0.0116) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0576::0.0576) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0644::0.0644) (0.0619::0.0619)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0320::0.0320) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0122::0.0122) (0.0122::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0317::0.0317) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0630::0.0630) (0.0629::0.0629)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/X Do0MUX\.M\[3\]\.MUX\[1\]/A0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0257::0.0257) (0.0257::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0575::0.0575) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0485::0.0485) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0602::0.0602) (0.0601::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0300::0.0300) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0696::0.0696) (0.0673::0.0673)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0492::0.0492) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0443::0.0443) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0369::0.0369) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0489::0.0489) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0534::0.0534) (0.0534::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0436::0.0436) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0422::0.0422) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0599::0.0599) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0345::0.0345) (0.0344::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0496::0.0496) (0.0495::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0023::0.0023) (0.0023::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/C_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0785::0.0785) (0.0784::0.0784)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0368::0.0368) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0056::0.0056) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0577::0.0577) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0630::0.0630) (0.0629::0.0629)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0880::0.0880) (0.0878::0.0878)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0448::0.0448) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0369::0.0369) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0314::0.0314) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0440::0.0440) (0.0446::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0543::0.0543) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0097::0.0097) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0125::0.0125)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0645::0.0645) (0.0644::0.0644)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0966::0.0966) (0.0964::0.0964)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0202::0.0202) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0372::0.0372) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0372::0.0372) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0203::0.0203) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0432::0.0432) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0097::0.0097) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0530::0.0530) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0475::0.0475) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0544::0.0544) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0428::0.0428) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0633::0.0633) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0298::0.0298) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[5\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0403::0.0403) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0368::0.0368) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0355::0.0355) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0513::0.0513) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0739::0.0739) (0.0737::0.0737)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0434::0.0434) (0.0433::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0369::0.0369) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0309::0.0309) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0195::0.0195) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0202::0.0202) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/X Do0MUX\.M\[0\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0223::0.0223) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0326::0.0326) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0384::0.0384) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0699::0.0699) (0.0674::0.0674)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0370::0.0370) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0267::0.0267) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0449::0.0449) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0535::0.0535) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0467::0.0467) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0233::0.0233) (0.0233::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0446::0.0446) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0324::0.0324) (0.0324::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0416::0.0416) (0.0415::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0258::0.0258) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0565::0.0565) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0262::0.0262) (0.0262::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0265::0.0265) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0423::0.0423) (0.0423::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0171::0.0171) (0.0171::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0404::0.0404) (0.0403::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0238::0.0238) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0643::0.0643) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0099::0.0099) (0.0099::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0373::0.0373) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0263::0.0263) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0465::0.0465) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0388::0.0388) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0443::0.0443) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0302::0.0302) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0454::0.0454) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0259::0.0259) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0220::0.0220) (0.0220::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0212::0.0212) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/X Do0MUX\.M\[2\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/X Do0MUX\.M\[2\]\.MUX\[7\]/A0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0149::0.0149) (0.0149::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/X Do0MUX\.M\[3\]\.MUX\[1\]/A1 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0208::0.0208) (0.0208::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0485::0.0485) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0501::0.0501) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0276::0.0276) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0361::0.0361) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0164::0.0164) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0889::0.0889) (0.0886::0.0886)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0517::0.0517) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0530::0.0530) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0071::0.0071) (0.0071::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0576::0.0576) (0.0575::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0484::0.0484) (0.0483::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0375::0.0375) (0.0375::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0413::0.0413) (0.0413::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0355::0.0355) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0519::0.0519) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0428::0.0428) (0.0428::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0306::0.0306) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0287::0.0287) (0.0287::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0444::0.0444) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0627::0.0627) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0187::0.0187) (0.0187::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0439::0.0439) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0506::0.0506) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0863::0.0863) (0.0861::0.0861)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0361::0.0361) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0213::0.0213) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0191::0.0191) (0.0192::0.0192)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0719::0.0719) (0.0693::0.0693)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0636::0.0636) (0.0635::0.0635)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0535::0.0535) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0300::0.0300) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0423::0.0423) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0481::0.0481) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0385::0.0385) (0.0385::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0342::0.0342) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0746::0.0746) (0.0745::0.0745)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0494::0.0494) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0552::0.0552) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0281::0.0281) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0638::0.0638) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0381::0.0381) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0323::0.0323) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0739::0.0739) (0.0738::0.0738)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0569::0.0569) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0250::0.0250) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0147::0.0147) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0349::0.0349) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0704::0.0704) (0.0703::0.0703)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0185::0.0185) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0223::0.0223) (0.0223::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/X Do0MUX\.M\[0\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0501::0.0501) (0.0501::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0314::0.0314) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/X Do0MUX\.M\[0\]\.MUX\[6\]/A1 (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0280::0.0280) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0126::0.0126) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0075::0.0075) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0239::0.0239) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0291::0.0291) (0.0290::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0472::0.0472) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0130::0.0130) (0.0130::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0142::0.0142) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0700::0.0700) (0.0699::0.0699)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0309::0.0309) (0.0309::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0389::0.0389) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0373::0.0373) (0.0373::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0529::0.0529) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0376::0.0376) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0203::0.0203) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0270::0.0270) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0339::0.0339) (0.0339::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0268::0.0268) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0289::0.0289) (0.0289::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0205::0.0205) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0040::0.0040) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0448::0.0448) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0575::0.0575) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0467::0.0467) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0248::0.0248) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0202::0.0202) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0340::0.0340) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0095::0.0095) (0.0095::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/X Do0MUX\.M\[2\]\.MUX\[2\]/A1 (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/X Do0MUX\.M\[2\]\.MUX\[7\]/A1 (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[1\]/S (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0425::0.0425) (0.0425::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0484::0.0484) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0436::0.0436) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0334::0.0334) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0544::0.0544) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0519::0.0519) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0375::0.0375) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0627::0.0627)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0259::0.0259) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0185::0.0185) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0311::0.0311) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0301::0.0301) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0396::0.0396) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0337::0.0337) (0.0337::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0644::0.0644) (0.0618::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[4\]/DIODE (0.0056::0.0056) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0285::0.0285) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0777::0.0777) (0.0776::0.0776)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0554::0.0554) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0318::0.0318) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0261::0.0261) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0199::0.0199) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0288::0.0288) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0732::0.0732) (0.0730::0.0730)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0186::0.0186) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0123::0.0123) (0.0123::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0207::0.0207)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0734::0.0734) (0.0732::0.0732)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0245::0.0245) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0317::0.0317) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0460::0.0460) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0634::0.0634) (0.0633::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0641::0.0641) (0.0640::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0630::0.0630) (0.0605::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0495::0.0495) (0.0495::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0155::0.0155) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0534::0.0534) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0394::0.0394) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0324::0.0324) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0602::0.0602) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0362::0.0362) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0223::0.0223) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0310::0.0310) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0514::0.0514) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0259::0.0259) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0587::0.0587) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0813::0.0813) (0.0812::0.0812)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0981::0.0981) (0.0979::0.0979)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0476::0.0476) (0.0475::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[0\]/S (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0439::0.0439) (0.0439::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0224::0.0224) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0248::0.0248) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0317::0.0317) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0300::0.0300) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0332::0.0332) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0381::0.0381) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0351::0.0351) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0490::0.0490) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0451::0.0451) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0422::0.0422) (0.0422::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0626::0.0626) (0.0625::0.0625)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0105::0.0105) (0.0105::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0500::0.0500) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0324::0.0324) (0.0324::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0396::0.0396) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0664::0.0664) (0.0664::0.0664)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0239::0.0239) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0461::0.0461) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0231::0.0231) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0145::0.0145) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0319::0.0319) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0431::0.0431) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0339::0.0339) (0.0339::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0267::0.0267) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0189::0.0189) (0.0189::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0339::0.0339) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0341::0.0341) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0225::0.0225) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0322::0.0322) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0513::0.0513) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0594::0.0594) (0.0593::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0466::0.0466) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0474::0.0474) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0294::0.0294) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0546::0.0546) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0291::0.0291) (0.0291::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0303::0.0303) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0206::0.0206) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0382::0.0382) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0365::0.0365) (0.0365::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0542::0.0542) (0.0541::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0574::0.0574) (0.0573::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0081::0.0081) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0367::0.0367) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0434::0.0434) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0260::0.0260) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0719::0.0719) (0.0696::0.0696)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0293::0.0293) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0585::0.0585) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0430::0.0430) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0051::0.0051) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0232::0.0232) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0386::0.0386) (0.0386::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0232::0.0232) (0.0232::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0231::0.0231) (0.0230::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0114::0.0114) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0427::0.0427) (0.0427::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0315::0.0315) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0186::0.0186) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0558::0.0558) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0755::0.0755) (0.0754::0.0754)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0341::0.0341) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0459::0.0459) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0688::0.0688) (0.0687::0.0687)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0236::0.0236) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0967::0.0967) (0.0965::0.0965)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0851::0.0851) (0.0849::0.0849)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.1090::0.1090) (0.1087::0.1087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0524::0.0524) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0277::0.0277) (0.0281::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0286::0.0286) (0.0288::0.0288)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0754::0.0754) (0.0753::0.0753)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0887::0.0887) (0.0885::0.0885)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0467::0.0467) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0677::0.0677) (0.0676::0.0676)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0518::0.0518) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0304::0.0304) (0.0304::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0939::0.0939) (0.0937::0.0937)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0511::0.0511) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0532::0.0532) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0483::0.0483) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0837::0.0837) (0.0836::0.0836)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0212::0.0212) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0448::0.0448) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0317::0.0317) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0662::0.0662) (0.0661::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0650::0.0650) (0.0629::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0309::0.0309) (0.0309::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/X Do0MUX\.M\[0\]\.MUX\[0\]/A1 (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0526::0.0526) (0.0525::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0057::0.0057) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0275::0.0277)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[6\]/S (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0428::0.0428) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0203::0.0203) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0554::0.0554) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0521::0.0521) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0697::0.0697) (0.0696::0.0696)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0466::0.0466) (0.0465::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0547::0.0547) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0181::0.0181) (0.0180::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0475::0.0475) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0252::0.0252) (0.0252::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0235::0.0235) (0.0235::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0437::0.0437) (0.0437::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0251::0.0251) (0.0251::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0468::0.0468) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0365::0.0365) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0650::0.0650) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0434::0.0434) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0244::0.0244) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0213::0.0213) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0436::0.0436) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0195::0.0195) (0.0195::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0161::0.0161) (0.0161::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0490::0.0490) (0.0490::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0457::0.0457) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0370::0.0370) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0375::0.0375) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0493::0.0493) (0.0493::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0612::0.0612) (0.0611::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0363::0.0363) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0225::0.0225) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0455::0.0455) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0520::0.0520) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0355::0.0355) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0416::0.0416) (0.0416::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0327::0.0327) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[2\]/S (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[7\]/S (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0296::0.0296) (0.0295::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0568::0.0568) (0.0567::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0649::0.0649) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0293::0.0293) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0303::0.0303) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0164::0.0164) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0340::0.0340) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[25\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0525::0.0525) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0350::0.0350) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0488::0.0488) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0354::0.0354) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0398::0.0398) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0423::0.0423) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0247::0.0247) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0261::0.0261) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0471::0.0471) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0049::0.0049) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0534::0.0534) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0213::0.0213) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0408::0.0408) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0414::0.0414) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0387::0.0387) (0.0387::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0527::0.0527) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0202::0.0202) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0773::0.0773) (0.0683::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0446::0.0446) (0.0446::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0349::0.0349) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0203::0.0203) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0511::0.0511) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0446::0.0446) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0320::0.0320) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0532::0.0532) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0490::0.0490) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0253::0.0253) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0646::0.0646) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0318::0.0318) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0207::0.0207) (0.0208::0.0208)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0602::0.0602) (0.0582::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0389::0.0389) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0493::0.0493) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0705::0.0705) (0.0703::0.0703)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0341::0.0341) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0721::0.0721) (0.0720::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0492::0.0492) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0294::0.0294) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0206::0.0206) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0649::0.0649) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0306::0.0306) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0456::0.0456) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0157::0.0157) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[10\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0305::0.0305) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0891::0.0891) (0.0889::0.0889)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0306::0.0306) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0172::0.0172) (0.0172::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0552::0.0552) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0327::0.0327) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0455::0.0455) (0.0455::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0348::0.0348) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0347::0.0347) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0404::0.0404) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0542::0.0542) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0580::0.0580) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0186::0.0186) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0330::0.0330) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0147::0.0147) (0.0147::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0300::0.0300) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0290::0.0290) (0.0290::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0238::0.0238) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0334::0.0334) (0.0334::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0251::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0477::0.0477) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0030::0.0030) (0.0030::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0348::0.0348) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0581::0.0581) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0178::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0504::0.0504) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0449::0.0449) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0689::0.0689) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0299::0.0299) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0303::0.0303) (0.0302::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0164::0.0164) (0.0164::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0339::0.0339) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0538::0.0538) (0.0537::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0297::0.0297) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0580::0.0580) (0.0589::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0143::0.0143) (0.0143::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0707::0.0707) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0370::0.0370) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0714::0.0714) (0.0713::0.0713)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0651::0.0651) (0.0629::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0526::0.0526) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0404::0.0404) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0194::0.0194) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0362::0.0362) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0356::0.0356) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0495::0.0495) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0308::0.0308) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0546::0.0546) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0503::0.0503) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0194::0.0194) (0.0193::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0286::0.0286) (0.0286::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0568::0.0568) (0.0567::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0390::0.0390) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0094::0.0094) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0430::0.0430) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0298::0.0298) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0446::0.0446) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0811::0.0811) (0.0810::0.0810)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0108::0.0108) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0123::0.0123) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[5\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0122::0.0122) (0.0122::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0250::0.0250) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0446::0.0446) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0536::0.0536) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0248::0.0248) (0.0248::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0459::0.0459) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0259::0.0259) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0714::0.0714) (0.0713::0.0713)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0150::0.0150) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0620::0.0620) (0.0619::0.0619)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0809::0.0809) (0.0808::0.0808)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0177::0.0177) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0706::0.0706) (0.0706::0.0706)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0282::0.0282) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0344::0.0344) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0802::0.0802) (0.0801::0.0801)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0250::0.0250) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0353::0.0353) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0437::0.0437) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0210::0.0210) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0851::0.0851) (0.0849::0.0849)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0936::0.0936) (0.0934::0.0934)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0145::0.0145) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0376::0.0376) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0017::0.0017) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0305::0.0305) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0307::0.0307) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0257::0.0257) (0.0257::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0091::0.0091) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0827::0.0827) (0.0825::0.0826)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0406::0.0406) (0.0406::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0697::0.0697) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0420::0.0420) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0035::0.0035) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0601::0.0601) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0537::0.0537) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0355::0.0355) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0220::0.0220) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0373::0.0373) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0553::0.0553) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0431::0.0431) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0355::0.0355) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0404::0.0404) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0420::0.0420) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0385::0.0385) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0419::0.0419) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0268::0.0268) (0.0268::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0091::0.0091) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0466::0.0466) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0267::0.0267) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0327::0.0327) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0336::0.0336) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0115::0.0115) (0.0115::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0191::0.0191) (0.0191::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0521::0.0521) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0493::0.0493) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0518::0.0518) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0512::0.0512) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0366::0.0366) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0138::0.0138) (0.0138::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0315::0.0315) (0.0314::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0838::0.0838) (0.0819::0.0819)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0394::0.0394) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0284::0.0284) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0620::0.0620) (0.0619::0.0631)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0318::0.0318) (0.0318::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0236::0.0236) (0.0236::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0412::0.0412) (0.0412::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0640::0.0640) (0.0639::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0453::0.0453) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0580::0.0580) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0633::0.0633) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0534::0.0534) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0307::0.0307) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0701::0.0701) (0.0700::0.0700)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0450::0.0450) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0126::0.0126) (0.0126::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0172::0.0172) (0.0172::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0832::0.0832) (0.0830::0.0830)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0073::0.0073) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0229::0.0229) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[14\]/DIODE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0327::0.0327) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0755::0.0755) (0.0753::0.0753)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0690::0.0690) (0.0689::0.0689)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0225::0.0225) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0285::0.0285) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0802::0.0802) (0.0801::0.0801)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0208::0.0208) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0370::0.0370) (0.0369::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0133::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0260::0.0260) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0191::0.0191) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0691::0.0691) (0.0668::0.0668)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0581::0.0581) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0285::0.0285) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0693::0.0693) (0.0691::0.0691)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0326::0.0326) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0423::0.0423) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0174::0.0174) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0551::0.0551) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0240::0.0240) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0360::0.0360) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0507::0.0507) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0409::0.0409) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0198::0.0198) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0306::0.0306) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0651::0.0651) (0.0651::0.0651)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0376::0.0376) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0589::0.0589) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0284::0.0284) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0960::0.0960) (0.0957::0.0957)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0608::0.0608) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0342::0.0342) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0274::0.0274) (0.0274::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0388::0.0388) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0236::0.0236) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0358::0.0358) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0356::0.0356) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0716::0.0716) (0.0715::0.0715)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0567::0.0567) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0342::0.0342) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0480::0.0480) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0245::0.0245) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0482::0.0482) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0335::0.0335) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0096::0.0096) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[0\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0467::0.0467) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0242::0.0242) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0514::0.0514) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0392::0.0392) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0321::0.0321) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0536::0.0536) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0090::0.0090) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0115::0.0115) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0474::0.0474) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0363::0.0363) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0316::0.0316) (0.0316::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0495::0.0495) (0.0495::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0549::0.0549) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0030::0.0030) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0220::0.0220) (0.0220::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0597::0.0597) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0183::0.0183) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0274::0.0274) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0402::0.0402) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0199::0.0199) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0335::0.0335) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0408::0.0408) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0428::0.0428) (0.0428::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0225::0.0225) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0432::0.0432) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0308::0.0308) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0408::0.0408) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0605::0.0605) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0459::0.0459) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0394::0.0394) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0205::0.0205) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0379::0.0379) (0.0379::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0559::0.0559) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0455::0.0455) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0716::0.0716) (0.0715::0.0715)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0413::0.0413) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0214::0.0214) (0.0214::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/S0 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0153::0.0153) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0643::0.0643) (0.0618::0.0618)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0240::0.0240) (0.0240::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0478::0.0478) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0445::0.0445) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0397::0.0397) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0340::0.0340) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0307::0.0307) (0.0307::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0305::0.0305) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0626::0.0626) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0737::0.0737) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0556::0.0556) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0322::0.0322) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0116::0.0116) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0371::0.0371) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0180::0.0180) (0.0180::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0332::0.0332) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0159::0.0159) (0.0159::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0408::0.0408) (0.0408::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0440::0.0440) (0.0439::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0285::0.0285) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0564::0.0564) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0627::0.0627) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0529::0.0529) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0220::0.0220) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0331::0.0331) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0032::0.0032) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0691::0.0691) (0.0690::0.0690)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0212::0.0212) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0640::0.0640) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0259::0.0259) (0.0261::0.0261)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0859::0.0859) (0.0857::0.0857)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0388::0.0388) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0710::0.0710) (0.0709::0.0709)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0250::0.0250) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0253::0.0253) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0750::0.0750) (0.0748::0.0748)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0292::0.0292) (0.0292::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0567::0.0567) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0847::0.0847) (0.0845::0.0845)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0516::0.0516) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0538::0.0538) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0370::0.0370) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0408::0.0408) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0283::0.0283) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0246::0.0246) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0372::0.0372) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0483::0.0483) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0506::0.0506) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0131::0.0131) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0238::0.0238) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0465::0.0465) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0320::0.0320) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0575::0.0575) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0148::0.0148) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0333::0.0333) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0381::0.0381) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0301::0.0301) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0349::0.0349) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0449::0.0449) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0168::0.0168) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0479::0.0479) (0.0479::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0327::0.0327) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0502::0.0502) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0518::0.0518) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0287::0.0287) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0311::0.0311) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0571::0.0571) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0282::0.0282) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0211::0.0211) (0.0211::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0542::0.0542) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0177::0.0177) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0482::0.0482) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0426::0.0426) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0325::0.0325) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0437::0.0437) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0053::0.0053) (0.0053::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0436::0.0436) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0066::0.0066) (0.0066::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0296::0.0296) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0464::0.0464) (0.0463::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0191::0.0191) (0.0190::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0409::0.0409) (0.0408::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0226::0.0226) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0225::0.0225) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0571::0.0571) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0626::0.0626) (0.0626::0.0626)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0323::0.0323) (0.0323::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0385::0.0385) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0466::0.0466) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0371::0.0371) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0634::0.0634) (0.0633::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0281::0.0281) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0288::0.0288) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/S0 (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/S1 (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0387::0.0387) (0.0387::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0659::0.0659) (0.0658::0.0673)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0136::0.0136) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0459::0.0459) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0614::0.0614) (0.0613::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0550::0.0550) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0306::0.0306) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0248::0.0248) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0171::0.0171) (0.0171::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0274::0.0274) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0039::0.0039) (0.0039::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0360::0.0360) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0300::0.0300) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0334::0.0334) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0333::0.0333) (0.0333::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0671::0.0671) (0.0670::0.0670)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0167::0.0167) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0366::0.0366) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0360::0.0360) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0606::0.0606) (0.0605::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0365::0.0365) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0701::0.0701) (0.0701::0.0701)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0462::0.0462) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0376::0.0376) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0820::0.0820) (0.0819::0.0819)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0238::0.0238) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0079::0.0079) (0.0079::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0370::0.0370) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0189::0.0189) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0964::0.0964) (0.0962::0.0962)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0773::0.0773) (0.0771::0.0771)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0249::0.0249) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0066::0.0066) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0508::0.0508) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0891::0.0891) (0.0889::0.0889)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0651::0.0651) (0.0650::0.0650)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0532::0.0532) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0333::0.0333) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0372::0.0372) (0.0371::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0725::0.0725) (0.0724::0.0724)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0309::0.0309) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0300::0.0300) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0462::0.0462) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0466::0.0466) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0363::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0368::0.0368) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0377::0.0377) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0344::0.0344) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0362::0.0362) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0145::0.0145) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0266::0.0266) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0087::0.0087) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0246::0.0246) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0268::0.0268) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0132::0.0132) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0523::0.0523) (0.0523::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0605::0.0605) (0.0604::0.0604)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0422::0.0422) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0439::0.0439) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0455::0.0455) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0450::0.0450) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0220::0.0220) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0928::0.0928) (0.0927::0.0927)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0245::0.0245) (0.0245::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0569::0.0569) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0269::0.0269) (0.0269::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0739::0.0739) (0.0738::0.0738)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0490::0.0490) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0314::0.0314) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0133::0.0133) (0.0133::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0457::0.0457) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0382::0.0382) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0447::0.0447) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0476::0.0476) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0707::0.0707) (0.0721::0.0721)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0584::0.0584) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0289::0.0289) (0.0289::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0469::0.0469) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0306::0.0306) (0.0306::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0453::0.0453) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0220::0.0220) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0406::0.0406) (0.0406::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0481::0.0481) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0028::0.0028) (0.0028::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0533::0.0533) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0642::0.0642) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0239::0.0239) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0253::0.0253) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0374::0.0374) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0470::0.0470) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0293::0.0293) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0387::0.0387) (0.0387::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0451::0.0451) (0.0451::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/S1 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0538::0.0538) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0483::0.0483) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0295::0.0295) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0479::0.0479) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0394::0.0394) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0228::0.0228) (0.0228::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0699::0.0699) (0.0698::0.0698)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0641::0.0641) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0568::0.0568) (0.0546::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0622::0.0622) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0289::0.0289) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0440::0.0440) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0515::0.0515) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0869::0.0869) (0.0844::0.0844)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0205::0.0205) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0621::0.0621) (0.0621::0.0621)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0490::0.0490) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0217::0.0217) (0.0217::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0110::0.0110) (0.0110::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0237::0.0237) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0214::0.0214) (0.0214::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0428::0.0428) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0269::0.0269) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0345::0.0345) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0399::0.0399) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0327::0.0327) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0373::0.0373) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0204::0.0204) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0544::0.0544) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0199::0.0199) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0722::0.0722) (0.0720::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0216::0.0216) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0157::0.0157) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0471::0.0471) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0759::0.0759) (0.0758::0.0758)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0674::0.0674) (0.0655::0.0655)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0542::0.0542) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0807::0.0807) (0.0806::0.0806)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0414::0.0414) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0358::0.0358) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0251::0.0251) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0534::0.0534) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0267::0.0267) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0463::0.0463) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0397::0.0397) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0383::0.0383) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0248::0.0248) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[28\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0265::0.0265) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0395::0.0395) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0335::0.0335) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0279::0.0279) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0428::0.0428) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0183::0.0183) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0569::0.0569) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0232::0.0232) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0300::0.0300) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0674::0.0674) (0.0673::0.0673)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0274::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0279::0.0279) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0202::0.0202) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0387::0.0387) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0366::0.0366) (0.0365::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0163::0.0163) (0.0163::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0296::0.0296) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0363::0.0363) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0504::0.0504) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0208::0.0208) (0.0208::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0306::0.0306) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0304::0.0304) (0.0304::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0261::0.0261) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0484::0.0484) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0141::0.0141) (0.0141::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0385::0.0385) (0.0385::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0499::0.0499) (0.0498::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0548::0.0548) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0297::0.0297) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0545::0.0545) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0292::0.0292) (0.0292::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0307::0.0307) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0471::0.0471) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0306::0.0306) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0229::0.0229) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0306::0.0306) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0258::0.0258) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0200::0.0200) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0374::0.0374) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0466::0.0466) (0.0465::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0368::0.0368) (0.0368::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0330::0.0330) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0484::0.0484) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0042::0.0042) (0.0042::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0732::0.0732) (0.0731::0.0731)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0343::0.0343) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0360::0.0360) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0366::0.0366) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0634::0.0634) (0.0613::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0106::0.0106) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0120::0.0120) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0388::0.0388) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0429::0.0429) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0576::0.0576) (0.0576::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0240::0.0240) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0279::0.0279) (0.0279::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0333::0.0333) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0275::0.0275) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0538::0.0538) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0315::0.0315) (0.0315::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0108::0.0108) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0707::0.0707) (0.0706::0.0706)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0532::0.0532) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0533::0.0533) (0.0533::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0697::0.0697) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0620::0.0620) (0.0620::0.0620)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0388::0.0388) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0952::0.0952) (0.0950::0.0950)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0822::0.0822) (0.0820::0.0820)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/S0 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0379::0.0379) (0.0386::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0430::0.0430) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0725::0.0725) (0.0699::0.0699)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0719::0.0719) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0560::0.0560) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0371::0.0371) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0356::0.0356) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0621::0.0621) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0419::0.0419) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0540::0.0540) (0.0540::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0290::0.0290) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0281::0.0281) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0284::0.0284) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0212::0.0212) (0.0212::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0645::0.0645) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0520::0.0520) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/S0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0176::0.0176) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0106::0.0106) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0339::0.0339) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0278::0.0278) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0274::0.0274) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0483::0.0483) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0315::0.0315) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0232::0.0232) (0.0232::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0349::0.0349) (0.0349::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0184::0.0184) (0.0184::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0193::0.0193) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0324::0.0324) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0282::0.0282) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0519::0.0519) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0476::0.0476) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0226::0.0226) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0243::0.0243) (0.0243::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0392::0.0392) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0116::0.0116) (0.0116::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0346::0.0346) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0233::0.0233) (0.0233::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0231::0.0231) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0071::0.0071) (0.0071::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0164::0.0164) (0.0164::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0259::0.0259) (0.0259::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0675::0.0675) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0034::0.0034) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0434::0.0434) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0514::0.0514) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0233::0.0233) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0261::0.0261) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0042::0.0042) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0344::0.0344) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0161::0.0161) (0.0161::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[29\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0491::0.0491) (0.0490::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0567::0.0567) (0.0566::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0291::0.0291) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0404::0.0404) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0525::0.0525) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0212::0.0212) (0.0212::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0424::0.0424) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0318::0.0318) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0300::0.0300) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0249::0.0249) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0388::0.0388) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0158::0.0158) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0288::0.0288) (0.0288::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0309::0.0309) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0545::0.0545) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0247::0.0247) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0292::0.0292) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[16\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0273::0.0273) (0.0272::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0885::0.0885) (0.0860::0.0860)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0810::0.0810) (0.0809::0.0809)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0293::0.0293) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0334::0.0334) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0457::0.0457) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0482::0.0482) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0632::0.0632) (0.0631::0.0631)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0208::0.0208) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.1105::0.1105) (0.1102::0.1102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0775::0.0775) (0.0773::0.0773)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/S0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0242::0.0242) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0102::0.0102) (0.0102::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0383::0.0383) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0288::0.0288) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0122::0.0122) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0665::0.0665) (0.0664::0.0664)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0697::0.0697) (0.0619::0.0619)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0290::0.0290) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0420::0.0420) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0562::0.0562) (0.0561::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0325::0.0325) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0417::0.0417) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0328::0.0328) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0369::0.0369) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0376::0.0376) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0153::0.0153) (0.0153::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0261::0.0261) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0367::0.0367) (0.0367::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0365::0.0365) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0575::0.0575) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0532::0.0532) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0547::0.0547) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0260::0.0260) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0344::0.0344) (0.0344::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/S1 (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0097::0.0097) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0332::0.0332) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0067::0.0067) (0.0067::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0095::0.0095) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0503::0.0503) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0307::0.0307) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0403::0.0403) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0249::0.0249) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0338::0.0338) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0479::0.0479) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0548::0.0548) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0044::0.0044) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0508::0.0508) (0.0507::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0335::0.0335) (0.0334::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0265::0.0265) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0776::0.0776) (0.0757::0.0757)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0253::0.0253) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0421::0.0421) (0.0420::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0176::0.0176) (0.0176::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0315::0.0315) (0.0315::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0421::0.0421) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0385::0.0385) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0368::0.0368) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0388::0.0388) (0.0388::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0109::0.0109) (0.0109::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0157::0.0157) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0492::0.0492) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0688::0.0688) (0.0687::0.0687)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0278::0.0278) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0215::0.0215) (0.0215::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0397::0.0397) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0444::0.0444) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0600::0.0600) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0391::0.0391) (0.0391::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0192::0.0192) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0389::0.0389) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0224::0.0224) (0.0223::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0103::0.0103) (0.0103::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0432::0.0432) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0206::0.0206) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0102::0.0102) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0331::0.0331) (0.0330::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0125::0.0125) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0438::0.0438) (0.0438::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0118::0.0118) (0.0118::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0359::0.0359) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0159::0.0159) (0.0159::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0269::0.0269) (0.0268::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0291::0.0291) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0475::0.0475) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0353::0.0353) (0.0353::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0278::0.0278) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0315::0.0315) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0524::0.0524) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0376::0.0376) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0225::0.0225) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0466::0.0466) (0.0466::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0497::0.0497) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0387::0.0387) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0199::0.0199) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0292::0.0292) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0214::0.0214) (0.0215::0.0215)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0600::0.0600) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0264::0.0264) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0145::0.0145) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0489::0.0489) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0660::0.0660) (0.0660::0.0660)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0443::0.0443) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.1216::0.1216) (0.1212::0.1212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0277::0.0277) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0199::0.0199) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0481::0.0481) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0241::0.0241) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0257::0.0257) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0299::0.0299) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0174::0.0174) (0.0174::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0300::0.0300) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0346::0.0346) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0362::0.0362) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0239::0.0239) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0244::0.0244) (0.0247::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0782::0.0782) (0.0692::0.0692)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0700::0.0700) (0.0673::0.0673)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0235::0.0235) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0314::0.0314) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0443::0.0443) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0271::0.0271) (0.0271::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/A (0.0157::0.0157) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0235::0.0235) (0.0235::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0272::0.0272) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0383::0.0383) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0401::0.0401) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0391::0.0391) (0.0396::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0853::0.0853) (0.0851::0.0851)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0401::0.0401) (0.0401::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0155::0.0155) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0416::0.0416) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0173::0.0173) (0.0173::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0434::0.0434) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0569::0.0569) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0081::0.0081) (0.0081::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0529::0.0529) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0396::0.0396) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0193::0.0193) (0.0193::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0236::0.0236) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0205::0.0205) (0.0205::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0487::0.0487) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0258::0.0258) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0385::0.0385) (0.0384::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0437::0.0437) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0608::0.0608) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0409::0.0409) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0596::0.0596) (0.0596::0.0596)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0478::0.0478) (0.0478::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0631::0.0631) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0286::0.0286) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0487::0.0487) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0284::0.0284) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0309::0.0309) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0201::0.0201) (0.0201::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0209::0.0209) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0467::0.0467) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0428::0.0428) (0.0428::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0252::0.0252) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0586::0.0586) (0.0565::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0171::0.0171) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0307::0.0307) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0404::0.0404) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0315::0.0315) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0426::0.0426) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0550::0.0550) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0296::0.0296) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0068::0.0068) (0.0068::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0227::0.0227) (0.0227::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0177::0.0177) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0468::0.0468) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0479::0.0479) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0594::0.0594) (0.0593::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0378::0.0378) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0522::0.0522) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0443::0.0443) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0427::0.0427) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0031::0.0031) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0229::0.0229) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0286::0.0286) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0677::0.0677) (0.0676::0.0676)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0305::0.0305) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0507::0.0507) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0420::0.0420) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0133::0.0133) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0333::0.0333) (0.0333::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0966::0.0966) (0.0964::0.0964)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0416::0.0416) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0887::0.0887) (0.0886::0.0886)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0202::0.0202) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0672::0.0672) (0.0671::0.0685)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0414::0.0414) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0507::0.0507) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0557::0.0557) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0259::0.0259) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0187::0.0187) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0261::0.0261) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0340::0.0340) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0415::0.0415) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0226::0.0226) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0369::0.0369) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0480::0.0480) (0.0480::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0394::0.0394) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0516::0.0516) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0515::0.0515) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0130::0.0130) (0.0130::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0262::0.0262) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0109::0.0109) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0332::0.0332) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0057::0.0057) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0377::0.0377) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0254::0.0254) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0315::0.0315) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0283::0.0283) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0629::0.0629) (0.0629::0.0629)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0460::0.0460) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/S1 (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0301::0.0301) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0500::0.0500) (0.0508::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0331::0.0331) (0.0331::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0351::0.0351) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0215::0.0215) (0.0215::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0614::0.0614) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0319::0.0319) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0590::0.0590) (0.0589::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0604::0.0604) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0280::0.0280) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0350::0.0350) (0.0350::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0460::0.0460) (0.0459::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0601::0.0601) (0.0600::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0498::0.0498) (0.0498::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0630::0.0630) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0477::0.0477) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0316::0.0316) (0.0316::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0238::0.0238) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0443::0.0443) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0414::0.0414) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0460::0.0460) (0.0459::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0398::0.0398) (0.0397::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0267::0.0267) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0318::0.0318) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0109::0.0109) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0701::0.0701) (0.0699::0.0717)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0333::0.0333) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0419::0.0419) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0246::0.0246) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0317::0.0317) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0581::0.0581) (0.0591::0.0591)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0083::0.0083) (0.0082::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0310::0.0310) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0612::0.0612) (0.0611::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0081::0.0081) (0.0081::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0256::0.0256) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0474::0.0474) (0.0473::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0355::0.0355) (0.0355::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0285::0.0285) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0355::0.0355) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0400::0.0400) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0274::0.0274) (0.0273::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0035::0.0035) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0320::0.0320) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0185::0.0185) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0607::0.0607) (0.0606::0.0606)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0604::0.0604) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0194::0.0194) (0.0195::0.0195)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0681::0.0681) (0.0680::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0129::0.0129) (0.0129::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0640::0.0640) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0482::0.0482) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0388::0.0388) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0209::0.0209) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0881::0.0881) (0.0880::0.0880)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0246::0.0246) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0191::0.0191) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0326::0.0326) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0312::0.0312) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0283::0.0283) (0.0283::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0044::0.0044) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0895::0.0895) (0.0894::0.0894)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0350::0.0350) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0350::0.0350) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0525::0.0525) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[29\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0250::0.0250) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0251::0.0251) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0288::0.0288) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0412::0.0412) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0416::0.0416) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0792::0.0792) (0.0767::0.0767)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0538::0.0538) (0.0519::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0365::0.0365) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0570::0.0570) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0340::0.0340) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0125::0.0125) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0049::0.0049) (0.0049::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0246::0.0246) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0056::0.0056) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0476::0.0476) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0382::0.0382) (0.0381::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0166::0.0166) (0.0166::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0438::0.0438) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0296::0.0296) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0253::0.0253) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0366::0.0366) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0212::0.0212) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0414::0.0414) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0340::0.0340) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0045::0.0045) (0.0045::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0207::0.0207) (0.0207::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0239::0.0239) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0676::0.0676) (0.0675::0.0675)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0459::0.0459) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0521::0.0521) (0.0521::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0467::0.0467) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0177::0.0177) (0.0177::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0535::0.0535) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0298::0.0298) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0075::0.0075) (0.0075::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0453::0.0453) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0363::0.0363) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0290::0.0290) (0.0290::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0543::0.0543) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0445::0.0445) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0551::0.0551) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0137::0.0137) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0047::0.0047) (0.0047::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0318::0.0318) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0520::0.0520) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0271::0.0271) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0332::0.0332) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0333::0.0333) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0432::0.0432) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0284::0.0284) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0477::0.0477) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0539::0.0539) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0298::0.0298) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0563::0.0563) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0250::0.0250) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0423::0.0423) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.1023::0.1023) (0.1021::0.1021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0248::0.0248) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0420::0.0420) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0752::0.0752) (0.0751::0.0751)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/S0 (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[22\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0279::0.0279) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0208::0.0208) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0408::0.0408) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0242::0.0242) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0527::0.0527) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0701::0.0701) (0.0700::0.0700)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0684::0.0684) (0.0683::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0337::0.0337) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0857::0.0857) (0.0855::0.0855)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0579::0.0579) (0.0579::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0192::0.0192) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0572::0.0572) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0399::0.0399) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0322::0.0322) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0328::0.0328) (0.0328::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0322::0.0322) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[28\]/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0305::0.0305) (0.0305::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0410::0.0410) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0202::0.0202) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0563::0.0563) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0415::0.0415) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0149::0.0149) (0.0149::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[11\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0252::0.0252) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0440::0.0440) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0394::0.0394) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0302::0.0302) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0640::0.0640) (0.0639::0.0639)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0225::0.0225) (0.0228::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0123::0.0123) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0140::0.0140) (0.0140::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0484::0.0484) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0341::0.0341) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0352::0.0352) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0378::0.0378) (0.0377::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0398::0.0398) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0734::0.0734) (0.0711::0.0711)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0521::0.0521) (0.0520::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0072::0.0072) (0.0072::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0529::0.0529) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0804::0.0804) (0.0827::0.0827)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0245::0.0245) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0256::0.0256) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0135::0.0135) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0302::0.0302) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0300::0.0300) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0051::0.0051) (0.0050::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0397::0.0397) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0482::0.0482) (0.0481::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0256::0.0256) (0.0256::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0242::0.0242) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0339::0.0339) (0.0339::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0210::0.0210) (0.0209::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0215::0.0215) (0.0214::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0305::0.0305) (0.0304::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0502::0.0502) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0339::0.0339) (0.0339::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0445::0.0445) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0535::0.0535) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0579::0.0579) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0510::0.0510) (0.0509::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0265::0.0265) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0295::0.0295) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0572::0.0572) (0.0571::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0482::0.0482) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0533::0.0533) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0381::0.0381) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0328::0.0328) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0171::0.0171) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0559::0.0559) (0.0570::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0142::0.0142) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0533::0.0533) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0121::0.0121) (0.0121::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0111::0.0111) (0.0110::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0286::0.0286) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0640::0.0640) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0629::0.0629) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0120::0.0120) (0.0119::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0475::0.0475) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0605::0.0605) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0458::0.0458) (0.0457::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0600::0.0600) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0376::0.0376) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0481::0.0481) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0333::0.0333) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0876::0.0876) (0.0874::0.0874)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0650::0.0650) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0589::0.0589) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0442::0.0442) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0322::0.0322) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0274::0.0274) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0496::0.0496) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0253::0.0253) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0749::0.0749) (0.0748::0.0748)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0492::0.0492) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0615::0.0615) (0.0614::0.0614)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0214::0.0214) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0433::0.0433) (0.0432::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0044::0.0044) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0678::0.0678) (0.0660::0.0660)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0821::0.0821) (0.0820::0.0820)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0541::0.0541) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0545::0.0545) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0282::0.0282) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0371::0.0371) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0571::0.0571) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0334::0.0334) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0319::0.0319) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0147::0.0147) (0.0146::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0251::0.0251) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0240::0.0240) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[31\]/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A0 (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0164::0.0164) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0256::0.0256) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0308::0.0308) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0327::0.0327) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0554::0.0554) (0.0553::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0396::0.0396) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0241::0.0241) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0394::0.0394) (0.0393::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0406::0.0406) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0358::0.0358) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0391::0.0391) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0396::0.0396) (0.0396::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0749::0.0749) (0.0748::0.0748)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0375::0.0375) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0536::0.0536) (0.0535::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0248::0.0248) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0583::0.0583) (0.0582::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0373::0.0373) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0272::0.0272) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0533::0.0533) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0242::0.0242) (0.0241::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0067::0.0067) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0211::0.0211) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0379::0.0379) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0347::0.0347) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0284::0.0284) (0.0284::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0424::0.0424) (0.0424::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0286::0.0286) (0.0286::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0294::0.0294) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0210::0.0210) (0.0210::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0629::0.0629)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0219::0.0219) (0.0219::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0571::0.0571) (0.0571::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0410::0.0410) (0.0409::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0443::0.0443) (0.0443::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0542::0.0542) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0151::0.0151) (0.0151::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0391::0.0391) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0292::0.0292) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0399::0.0399) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0230::0.0230) (0.0230::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0386::0.0386) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0585::0.0585) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0164::0.0164) (0.0164::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0269::0.0269) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0079::0.0079) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0413::0.0413) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0331::0.0331) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0366::0.0366) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0405::0.0405) (0.0404::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0462::0.0462) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0227::0.0227) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0587::0.0587) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0676::0.0676) (0.0651::0.0651)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0064::0.0064) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0364::0.0364) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0161::0.0161) (0.0160::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0309::0.0309) (0.0309::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0347::0.0347) (0.0347::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0322::0.0322) (0.0322::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0617::0.0617) (0.0616::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0438::0.0438) (0.0438::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0489::0.0489) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0540::0.0540) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0226::0.0226) (0.0226::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0429::0.0429) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0279::0.0279) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0723::0.0723) (0.0722::0.0722)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0285::0.0285) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0401::0.0401) (0.0401::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0548::0.0548) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0805::0.0805) (0.0804::0.0804)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0831::0.0831) (0.0830::0.0830)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0698::0.0698) (0.0620::0.0620)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0211::0.0211) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0381::0.0381) (0.0381::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0115::0.0115) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0381::0.0381) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0556::0.0556) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0921::0.0921) (0.0919::0.0919)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0256::0.0256) (0.0255::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0384::0.0384) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0350::0.0350) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0439::0.0439) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0308::0.0308) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0461::0.0461) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0807::0.0807) (0.0806::0.0806)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0346::0.0346) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0386::0.0386) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0349::0.0349) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0210::0.0210) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0196::0.0196) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[5\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0380::0.0380) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0553::0.0553) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0289::0.0289) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0366::0.0366) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0115::0.0115) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/S0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0166::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0671::0.0671) (0.0643::0.0643)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0045::0.0045) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0259::0.0259) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0498::0.0498) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0297::0.0297) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0520::0.0520) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0480::0.0480) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0164::0.0164) (0.0164::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0136::0.0136) (0.0136::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0462::0.0462) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0106::0.0106) (0.0106::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0467::0.0467) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0645::0.0645) (0.0623::0.0623)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0037::0.0037) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0333::0.0333) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0509::0.0509) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0375::0.0375) (0.0375::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0537::0.0537) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0476::0.0476) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0561::0.0561) (0.0561::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0528::0.0528) (0.0528::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0425::0.0425) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0743::0.0743) (0.0654::0.0654)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0319::0.0319) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0251::0.0251) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0484::0.0484) (0.0484::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0156::0.0156) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0323::0.0323) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0473::0.0473) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0400::0.0400) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0154::0.0154) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0132::0.0132) (0.0132::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0340::0.0340) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0428::0.0428) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/X Do0MUX\.M\[3\]\.MUX\[2\]/A0 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0191::0.0191) (0.0191::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0531::0.0531) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[30\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0134::0.0134) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0085::0.0085) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0164::0.0164) (0.0164::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0660::0.0660) (0.0659::0.0674)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0317::0.0317) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0288::0.0288) (0.0288::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0284::0.0284) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0337::0.0337) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[6\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[15\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0255::0.0255) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0282::0.0282) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0528::0.0528) (0.0527::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0330::0.0330) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0291::0.0291) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0855::0.0855) (0.0854::0.0854)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0063::0.0063) (0.0062::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0462::0.0462) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0787::0.0787) (0.0785::0.0786)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0382::0.0382) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0514::0.0514) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0420::0.0420) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.1002::0.1002) (0.1000::0.1000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0073::0.0073) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0087::0.0087) (0.0087::0.0087)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0622::0.0622) (0.0621::0.0634)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0702::0.0702) (0.0701::0.0701)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0129::0.0129) (0.0129::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0505::0.0505) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0721::0.0721) (0.0720::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0420::0.0420) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0774::0.0774) (0.0773::0.0773)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0220::0.0220) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0588::0.0588) (0.0587::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0249::0.0249) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0556::0.0556) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0601::0.0601) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0387::0.0387) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0320::0.0320) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0426::0.0426) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0804::0.0804) (0.0802::0.0802)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0345::0.0345) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0181::0.0181) (0.0181::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0640::0.0640) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0194::0.0194) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0439::0.0439) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0449::0.0449) (0.0448::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0284::0.0284) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0292::0.0292) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0345::0.0345) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0155::0.0155) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0295::0.0295) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/A (0.0160::0.0160) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/S1 (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0144::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0436::0.0436) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0231::0.0231) (0.0231::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0609::0.0609) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0154::0.0154) (0.0154::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0297::0.0297) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0306::0.0306) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0091::0.0091) (0.0091::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0237::0.0237) (0.0236::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0308::0.0308) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0267::0.0267) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0342::0.0342) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0274::0.0274) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0338::0.0338) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0237::0.0237) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0414::0.0414) (0.0413::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0444::0.0444) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0330::0.0330) (0.0330::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0455::0.0455) (0.0455::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0668::0.0668) (0.0667::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0493::0.0493) (0.0493::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0307::0.0307) (0.0307::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/C_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0539::0.0539) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0325::0.0325) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0620::0.0620) (0.0619::0.0619)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0514::0.0514) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/X Do0MUX\.M\[3\]\.MUX\[2\]/A1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0373::0.0373) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0436::0.0436) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0229::0.0229) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0072::0.0072) (0.0072::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0355::0.0355) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND0/C_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0784::0.0784) (0.0782::0.0782)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0016::0.0016) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0149::0.0149) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0440::0.0440) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0230::0.0230) (0.0229::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0476::0.0476) (0.0475::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0261::0.0261) (0.0261::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0302::0.0302) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0229::0.0229) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0582::0.0582) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0035::0.0035) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0563::0.0563) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0521::0.0521) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0564::0.0564) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0110::0.0110) (0.0110::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0338::0.0338) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0383::0.0383) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0431::0.0431) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0449::0.0449) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0089::0.0089) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0611::0.0611) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0302::0.0302) (0.0301::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0512::0.0512) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0106::0.0106) (0.0106::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0952::0.0952) (0.0949::0.0949)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0605::0.0605) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.1041::0.1041) (0.1039::0.1039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0523::0.0523) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0267::0.0267) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0252::0.0252) (0.0252::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0325::0.0325) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0455::0.0455) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0302::0.0302) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0370::0.0370) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0545::0.0545) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0292::0.0292) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0451::0.0451) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0263::0.0263) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0391::0.0391) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0305::0.0305) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0382::0.0382) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0388::0.0388) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0040::0.0040) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0556::0.0556) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0297::0.0297) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0282::0.0282) (0.0282::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0253::0.0253) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0120::0.0120) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0150::0.0150) (0.0150::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0387::0.0387) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0390::0.0390) (0.0390::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0461::0.0461) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0541::0.0541) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0105::0.0105) (0.0104::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0298::0.0298) (0.0298::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0328::0.0328) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0441::0.0441) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0284::0.0284) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0431::0.0431) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0707::0.0707) (0.0721::0.0721)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0374::0.0374) (0.0374::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0488::0.0488) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0529::0.0529) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0384::0.0384) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0144::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0043::0.0043) (0.0043::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0320::0.0320) (0.0319::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0599::0.0599) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0362::0.0362) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0377::0.0377) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0715::0.0715) (0.0692::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0170::0.0170) (0.0170::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[2\]/S (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0347::0.0347) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0424::0.0424) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[27\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0608::0.0608) (0.0620::0.0619)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND0/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0941::0.0941) (0.0939::0.0939)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0528::0.0528) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0281::0.0281) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0044::0.0044) (0.0044::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0486::0.0486) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0374::0.0374) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0450::0.0450) (0.0450::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0029::0.0029) (0.0029::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0383::0.0383) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0209::0.0209) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0651::0.0651) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0062::0.0062) (0.0062::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0756::0.0756) (0.0755::0.0755)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0238::0.0238) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0717::0.0717) (0.0716::0.0716)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0301::0.0301) (0.0301::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0333::0.0333) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0412::0.0412) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0246::0.0246) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0025::0.0025) (0.0025::0.0025)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0414::0.0414) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0312::0.0312) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0410::0.0410) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0165::0.0165) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0333::0.0333) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.1104::0.1104) (0.1101::0.1102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0513::0.0513) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0098::0.0098) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0241::0.0241) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0441::0.0441) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0338::0.0338) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0379::0.0379) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0383::0.0383) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0199::0.0199) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0298::0.0298) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0233::0.0233) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0294::0.0294) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0333::0.0333) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0461::0.0461) (0.0460::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0521::0.0521) (0.0520::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0511::0.0511) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0390::0.0390) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0349::0.0349) (0.0349::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0268::0.0268) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0103::0.0103) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0361::0.0361) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0309::0.0309) (0.0309::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0314::0.0314) (0.0314::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0305::0.0305) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0336::0.0336) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0299::0.0299) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0315::0.0315) (0.0315::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0448::0.0448) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0609::0.0609) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0359::0.0359) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0055::0.0055) (0.0055::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0241::0.0241) (0.0241::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0407::0.0407) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0339::0.0339) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0540::0.0540) (0.0540::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0332::0.0332) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0506::0.0506) (0.0506::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0424::0.0424) (0.0423::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0299::0.0299) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0681::0.0681) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0505::0.0505) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0438::0.0438) (0.0438::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0360::0.0360) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0264::0.0264) (0.0264::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0500::0.0500) (0.0499::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0584::0.0584) (0.0583::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0400::0.0400) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0285::0.0285) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0220::0.0220) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0382::0.0382) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0325::0.0325) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0535::0.0535) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0250::0.0250) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0620::0.0620) (0.0619::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND0/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0600::0.0600) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0253::0.0253) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0601::0.0601) (0.0600::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0214::0.0214) (0.0214::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0259::0.0259) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0437::0.0437) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0374::0.0374) (0.0374::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0334::0.0334) (0.0333::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0304::0.0304) (0.0303::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0183::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0055::0.0055) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0091::0.0091) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0711::0.0711) (0.0635::0.0635)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0776::0.0776) (0.0774::0.0774)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0409::0.0409) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0360::0.0360) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0307::0.0307) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0377::0.0377) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0832::0.0832) (0.0830::0.0830)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0476::0.0476) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0286::0.0286) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0903::0.0903) (0.0901::0.0901)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0415::0.0415) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0361::0.0361) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0069::0.0069) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0259::0.0259) (0.0261::0.0261)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0402::0.0402) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0420::0.0420) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0036::0.0036) (0.0036::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0547::0.0547) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0280::0.0280) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0296::0.0296) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0675::0.0675) (0.0674::0.0674)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0590::0.0590) (0.0589::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0304::0.0304) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0339::0.0339) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0509::0.0509) (0.0509::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0224::0.0224) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0513::0.0513) (0.0512::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0494::0.0494) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0362::0.0362) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0629::0.0629) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0297::0.0297) (0.0296::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0269::0.0269) (0.0269::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0635::0.0635) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0263::0.0263) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0344::0.0344) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0340::0.0340) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0709::0.0709) (0.0687::0.0687)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0257::0.0257) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0374::0.0374) (0.0373::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0341::0.0341) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0269::0.0269) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0380::0.0380) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0321::0.0321) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0422::0.0422) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0398::0.0398) (0.0398::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0513::0.0513) (0.0512::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0687::0.0687) (0.0686::0.0686)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0437::0.0437) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0069::0.0069) (0.0069::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0619::0.0619) (0.0619::0.0619)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0476::0.0476) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0248::0.0248) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0350::0.0350) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0469::0.0469) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0365::0.0365) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0327::0.0327) (0.0326::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0274::0.0274) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0249::0.0249) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0101::0.0101) (0.0101::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0487::0.0487) (0.0486::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0518::0.0518) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0485::0.0485) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0531::0.0531) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0265::0.0265) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0238::0.0238) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0330::0.0330) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0490::0.0490) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0470::0.0470) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0574::0.0574) (0.0573::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0276::0.0276) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0284::0.0284) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0193::0.0193) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0361::0.0361) (0.0361::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0131::0.0131) (0.0131::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND1/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0679::0.0679) (0.0678::0.0678)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0568::0.0568) (0.0567::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0467::0.0467) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0352::0.0352) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0148::0.0148) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0152::0.0152) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0531::0.0531) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0263::0.0263) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0421::0.0421) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0026::0.0026) (0.0026::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0148::0.0148) (0.0148::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0341::0.0341) (0.0340::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[20\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[9\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0721::0.0721) (0.0719::0.0719)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0242::0.0242) (0.0241::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0499::0.0499) (0.0499::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0251::0.0251) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0169::0.0169) (0.0169::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0498::0.0498) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0415::0.0415) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0604::0.0604) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0512::0.0512) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0880::0.0880) (0.0878::0.0878)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0573::0.0573) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0236::0.0236) (0.0238::0.0238)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0466::0.0466) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0466::0.0466) (0.0466::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0272::0.0272) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0257::0.0257) (0.0257::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0420::0.0420) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0653::0.0653) (0.0652::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0187::0.0187) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0929::0.0929) (0.0927::0.0927)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0463::0.0463) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0398::0.0398) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0558::0.0558) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0521::0.0521) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0667::0.0667) (0.0666::0.0666)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0317::0.0317) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0285::0.0285) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0318::0.0318) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0470::0.0470) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0346::0.0346) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0551::0.0551) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0316::0.0316) (0.0315::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0452::0.0452) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0422::0.0422) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0466::0.0466) (0.0465::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0412::0.0412) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0352::0.0352) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0084::0.0084) (0.0087::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0415::0.0415) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0365::0.0365) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0349::0.0349) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0384::0.0384) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0699::0.0699) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0093::0.0093) (0.0092::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0294::0.0294) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0387::0.0387) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0327::0.0327) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0087::0.0087) (0.0087::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0326::0.0326) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0418::0.0418) (0.0417::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0826::0.0826) (0.0852::0.0852)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0480::0.0480) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0564::0.0564) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0394::0.0394) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0211::0.0211) (0.0210::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0496::0.0496) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0502::0.0502) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0356::0.0356) (0.0356::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0528::0.0528) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0171::0.0171) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0127::0.0127) (0.0127::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0473::0.0473) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0545::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0484::0.0484) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0339::0.0339) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0542::0.0542) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0223::0.0223) (0.0223::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0231::0.0231) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0615::0.0615) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0289::0.0289) (0.0288::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/S0 (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0536::0.0536) (0.0535::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0333::0.0333) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0229::0.0229) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0310::0.0310) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0444::0.0444) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0051::0.0051) (0.0051::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[24\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0847::0.0847) (0.0845::0.0845)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0344::0.0344) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[21\]/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0385::0.0385) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0562::0.0562) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0430::0.0430) (0.0430::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0256::0.0256) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0789::0.0789) (0.0788::0.0805)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0339::0.0339) (0.0338::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0153::0.0153) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0476::0.0476) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0402::0.0402) (0.0401::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0185::0.0185) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0384::0.0384) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0530::0.0530) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0434::0.0434) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0231::0.0231) (0.0231::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0503::0.0503) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0541::0.0541) (0.0540::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0487::0.0487) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0283::0.0283) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0331::0.0331) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0127::0.0127) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0637::0.0637) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0556::0.0556) (0.0555::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0920::0.0920) (0.0918::0.0918)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0033::0.0033) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0506::0.0506) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[25\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0265::0.0265) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0188::0.0188) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0800::0.0800) (0.0799::0.0799)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0467::0.0467) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0205::0.0205) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0464::0.0464) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0293::0.0293) (0.0293::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0373::0.0373) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0459::0.0459) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0309::0.0309) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0628::0.0628) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0365::0.0365) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0273::0.0273) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0498::0.0498) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0092::0.0092) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0389::0.0389) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0285::0.0285) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0351::0.0351) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0418::0.0418) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0227::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0415::0.0415) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0474::0.0474) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0335::0.0335) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0178::0.0178) (0.0178::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0144::0.0144) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0165::0.0165) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0233::0.0233) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0725::0.0725) (0.0699::0.0699)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0228::0.0228) (0.0227::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0513::0.0513) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0580::0.0580) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0269::0.0269) (0.0269::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0275::0.0275) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0224::0.0224) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0306::0.0306) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0100::0.0100) (0.0100::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0560::0.0560) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0489::0.0489) (0.0489::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0539::0.0539) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0351::0.0351) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0500::0.0500) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0488::0.0488) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0260::0.0260) (0.0260::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0227::0.0227) (0.0227::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0683::0.0683) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0450::0.0450) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0219::0.0219) (0.0218::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0638::0.0638) (0.0637::0.0637)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0591::0.0591) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[21\]/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0649::0.0649) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0494::0.0494) (0.0494::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0330::0.0330) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0302::0.0302) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0219::0.0219) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0352::0.0352) (0.0351::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0348::0.0348) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/S0 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0822::0.0822) (0.0797::0.0797)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0546::0.0546) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/S1 (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0413::0.0413) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0342::0.0342) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0576::0.0576) (0.0587::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0202::0.0202) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0201::0.0201) (0.0201::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0487::0.0487) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND1/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0333::0.0333) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0655::0.0655) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0285::0.0285) (0.0289::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0130::0.0130) (0.0130::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0702::0.0702) (0.0701::0.0719)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0303::0.0303) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0475::0.0475) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0063::0.0063) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0745::0.0745) (0.0744::0.0758)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0569::0.0569) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0461::0.0461) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0217::0.0217) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0466::0.0466) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0424::0.0424) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0390::0.0390) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0498::0.0498) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0239::0.0239) (0.0239::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0304::0.0304) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0512::0.0512) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0382::0.0382) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0655::0.0655) (0.0654::0.0654)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0476::0.0476) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0600::0.0600) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0099::0.0099) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0191::0.0191) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0610::0.0610) (0.0609::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0963::0.0963) (0.0961::0.0961)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0177::0.0177) (0.0177::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.1023::0.1023) (0.1020::0.1020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.1090::0.1090) (0.1088::0.1088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0772::0.0772) (0.0771::0.0771)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0383::0.0383) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0290::0.0290) (0.0289::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0439::0.0439) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0265::0.0265) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0453::0.0453) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0425::0.0425) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0596::0.0596) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0385::0.0385) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0388::0.0388) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[25\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0424::0.0424) (0.0424::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0392::0.0392) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0346::0.0346) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0309::0.0309) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0336::0.0336) (0.0336::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0126::0.0126) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0096::0.0096) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0250::0.0250) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0156::0.0156) (0.0156::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0496::0.0496) (0.0496::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0186::0.0186) (0.0186::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0315::0.0315) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0158::0.0158) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0246::0.0246) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0400::0.0400) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0234::0.0234) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0248::0.0248) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0493::0.0493) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0213::0.0213) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0522::0.0522) (0.0521::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0477::0.0477) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0553::0.0553) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0312::0.0312) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0650::0.0650) (0.0629::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0494::0.0494) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0344::0.0344) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0325::0.0325) (0.0325::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0530::0.0530) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0492::0.0492) (0.0492::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0212::0.0212) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0396::0.0396) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0821::0.0821) (0.0819::0.0819)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0252::0.0252) (0.0252::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0332::0.0332) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0369::0.0369) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0594::0.0594) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0158::0.0158) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0546::0.0546) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0442::0.0442) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0650::0.0650) (0.0628::0.0628)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0292::0.0292) (0.0292::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0206::0.0206) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0414::0.0414) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0588::0.0588) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0252::0.0252) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0228::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0632::0.0632) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[20\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0367::0.0367) (0.0367::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0263::0.0263) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0297::0.0297) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0509::0.0509) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0890::0.0890) (0.0888::0.0888)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[22\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0583::0.0583) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0496::0.0496) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0063::0.0063) (0.0063::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0291::0.0291) (0.0291::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0290::0.0290) (0.0290::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0694::0.0694) (0.0693::0.0708)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0382::0.0382) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0150::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0321::0.0321) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0641::0.0641) (0.0640::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0559::0.0559) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0453::0.0453) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0791::0.0791) (0.0790::0.0790)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0421::0.0421) (0.0421::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0287::0.0287) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0747::0.0747) (0.0746::0.0746)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0292::0.0292) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0081::0.0081) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0380::0.0380) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0462::0.0462) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0113::0.0113) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0775::0.0775) (0.0773::0.0773)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0090::0.0090) (0.0090::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0278::0.0278) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0286::0.0286) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0875::0.0875) (0.0873::0.0873)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0852::0.0852) (0.0850::0.0850)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0597::0.0597) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0842::0.0842) (0.0840::0.0840)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0583::0.0583) (0.0582::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0336::0.0336) (0.0336::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0346::0.0346) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0472::0.0472) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0316::0.0316) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0113::0.0113) (0.0112::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0253::0.0253) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND0/C_N (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0265::0.0265) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0464::0.0464) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0313::0.0313) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0400::0.0400) (0.0400::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0318::0.0318) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0197::0.0197) (0.0197::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0459::0.0459) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0273::0.0273) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0256::0.0256) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0456::0.0456) (0.0463::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0453::0.0453) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/S0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0257::0.0257) (0.0257::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0056::0.0056) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0330::0.0330) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0358::0.0358) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0315::0.0315) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0230::0.0230) (0.0230::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0503::0.0503) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0560::0.0560) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0750::0.0750) (0.0727::0.0727)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0295::0.0295) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0353::0.0353) (0.0353::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0691::0.0691) (0.0668::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0075::0.0075) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0031::0.0031) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0091::0.0091) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0361::0.0361) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0218::0.0218) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0397::0.0397) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0177::0.0177) (0.0177::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.1625::0.1625) (0.1664::0.1664)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0044::0.0044) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0184::0.0184) (0.0184::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0040::0.0040) (0.0040::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0302::0.0302) (0.0302::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0041::0.0041) (0.0041::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0322::0.0322) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0558::0.0558) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0501::0.0501) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0221::0.0221) (0.0221::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[6\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0429::0.0429) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0337::0.0337) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0301::0.0301) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0216::0.0216) (0.0216::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0263::0.0263) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND2/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0439::0.0439) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0094::0.0094) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0573::0.0573) (0.0573::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0097::0.0097) (0.0097::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0446::0.0446) (0.0446::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0289::0.0289) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0287::0.0287) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0384::0.0384) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0405::0.0405) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0620::0.0620) (0.0620::0.0620)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0398::0.0398) (0.0397::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0359::0.0359) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0619::0.0620) (0.0619::0.0619)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0533::0.0533) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0598::0.0598) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0825::0.0825) (0.0824::0.0824)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0360::0.0360) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0138::0.0138) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0464::0.0464) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0512::0.0512) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0221::0.0221) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0307::0.0307) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0648::0.0648) (0.0647::0.0647)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0205::0.0205) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0444::0.0444) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0612::0.0612) (0.0591::0.0591)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0281::0.0281) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0350::0.0350) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0611::0.0611) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0296::0.0296) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0440::0.0440) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0255::0.0255) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND0/A (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0274::0.0274) (0.0274::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0450::0.0450) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0394::0.0394) (0.0394::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0241::0.0241) (0.0241::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0360::0.0360) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[2\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0206::0.0206) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0555::0.0555) (0.0554::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0494::0.0494) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0417::0.0417) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/S1 (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0111::0.0111) (0.0110::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0106::0.0106) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0526::0.0526) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0451::0.0451) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0293::0.0293) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0182::0.0182) (0.0182::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0570::0.0570) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0445::0.0445) (0.0444::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0500::0.0500) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0043::0.0043) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0237::0.0237) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0272::0.0272) (0.0272::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0496::0.0496) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0369::0.0369) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0316::0.0316) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0500::0.0500) (0.0500::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0274::0.0274) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0514::0.0514) (0.0513::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0068::0.0068) (0.0068::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0468::0.0468) (0.0468::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0365::0.0365) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0417::0.0417) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0481::0.0481) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0682::0.0682) (0.0681::0.0681)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0229::0.0229) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0260::0.0260) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0183::0.0183) (0.0183::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0237::0.0237) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0369::0.0369) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0279::0.0279) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0266::0.0266) (0.0265::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0290::0.0290) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0037::0.0037) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND2/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0485::0.0485) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0244::0.0244) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0801::0.0801) (0.0777::0.0777)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0047::0.0047) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0477::0.0477) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0406::0.0406) (0.0406::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0359::0.0359) (0.0359::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0392::0.0392) (0.0392::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0256::0.0256) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[11\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0595::0.0595) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0479::0.0479) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0393::0.0393) (0.0393::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0376::0.0376) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0297::0.0297) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0508::0.0508) (0.0508::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0131::0.0131) (0.0131::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0300::0.0300) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0316::0.0316) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0851::0.0851) (0.0849::0.0849)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0604::0.0604) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0184::0.0184) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0550::0.0550) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0037::0.0037) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/S0 (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0213::0.0213) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0329::0.0329) (0.0329::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0449::0.0449) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0774::0.0774) (0.0772::0.0772)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0248::0.0248) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0608::0.0608) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0267::0.0267) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0425::0.0425) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0328::0.0328) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0238::0.0238) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0491::0.0491) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0475::0.0475) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0334::0.0334) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND1/B (0.0170::0.0170) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0453::0.0453) (0.0453::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0228::0.0228) (0.0228::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0423::0.0423) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0707::0.0707) (0.0629::0.0629)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0411::0.0411) (0.0410::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0307::0.0307) (0.0307::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0108::0.0108) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0182::0.0182) (0.0182::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0099::0.0099) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0169::0.0169) (0.0169::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0221::0.0221) (0.0220::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0299::0.0299) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0422::0.0422) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0324::0.0324) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0056::0.0056) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0543::0.0543) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0220::0.0220) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0542::0.0542) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0479::0.0479) (0.0479::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0080::0.0080) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0333::0.0333) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0382::0.0382) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0401::0.0401) (0.0401::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[16\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0534::0.0534) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0409::0.0409) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0530::0.0530) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0129::0.0129) (0.0129::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0560::0.0560) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0136::0.0136) (0.0135::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0552::0.0552) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0043::0.0043) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0379::0.0379) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0528::0.0528) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0476::0.0476) (0.0476::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0483::0.0483) (0.0482::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0772::0.0772) (0.0771::0.0790)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0311::0.0311) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0204::0.0204) (0.0204::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0701::0.0701) (0.0684::0.0684)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0545::0.0545) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0334::0.0334) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0370::0.0370) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0074::0.0074) (0.0074::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0353::0.0353) (0.0352::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0049::0.0049) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0590::0.0590) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0358::0.0358) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0642::0.0642) (0.0641::0.0641)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0320::0.0320) (0.0320::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0107::0.0107) (0.0107::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0603::0.0603) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0142::0.0142) (0.0142::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0766::0.0766) (0.0765::0.0765)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0267::0.0267) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0278::0.0278) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0489::0.0489) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0240::0.0240) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0275::0.0275) (0.0277::0.0277)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0472::0.0472) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A3 (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0270::0.0270) (0.0270::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0455::0.0455) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0344::0.0344) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0487::0.0487) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0489::0.0489) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0190::0.0190) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0205::0.0205) (0.0205::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0559::0.0559) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0225::0.0225) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0389::0.0389) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0337::0.0337) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0315::0.0315) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND0/B (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0464::0.0464) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0409::0.0409) (0.0408::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0548::0.0548) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0323::0.0323) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0404::0.0404) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0334::0.0334) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0167::0.0167) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0533::0.0533) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0354::0.0354) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0562::0.0562) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0348::0.0348) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0090::0.0090) (0.0090::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0549::0.0549) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0381::0.0381) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0350::0.0350) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0152::0.0152) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0225::0.0225) (0.0225::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0425::0.0425) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0274::0.0274) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0042::0.0042) (0.0042::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0559::0.0559) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0332::0.0332) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0307::0.0307) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0203::0.0203) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0266::0.0266) (0.0266::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0586::0.0586) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0344::0.0344) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0293::0.0293) (0.0293::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0247::0.0247) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0454::0.0454) (0.0453::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0483::0.0483) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0692::0.0692) (0.0690::0.0706)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0264::0.0264) (0.0263::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0443::0.0443) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0629::0.0629) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0386::0.0386) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0383::0.0383) (0.0382::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[29\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0359::0.0359) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0473::0.0473) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL_DIODE\[1\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0136::0.0136) (0.0136::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0125::0.0125) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0223::0.0223) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0555::0.0555) (0.0554::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0446::0.0446) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND2/A_N (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0344::0.0344) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0232::0.0232) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0193::0.0193) (0.0193::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0190::0.0190) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0166::0.0166) (0.0166::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0300::0.0300) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0344::0.0344) (0.0344::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0034::0.0034) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0209::0.0209) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0281::0.0281) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0390::0.0390) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0884::0.0884) (0.0882::0.0882)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0441::0.0441) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0521::0.0521) (0.0520::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0600::0.0600) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0424::0.0424) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0166::0.0166) (0.0166::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0273::0.0273) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0099::0.0099) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0458::0.0458) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0512::0.0512) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0204::0.0204) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0526::0.0526) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0068::0.0068) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0222::0.0222) (0.0224::0.0224)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A3 (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0494::0.0494) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0081::0.0081) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0332::0.0332) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0217::0.0217) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0694::0.0694) (0.0694::0.0694)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0582::0.0582) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0660::0.0660) (0.0659::0.0659)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0208::0.0208) (0.0208::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0306::0.0306) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0325::0.0325) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0490::0.0490) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0468::0.0468) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0385::0.0385) (0.0384::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0283::0.0283) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND1/C (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0260::0.0260) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0266::0.0266) (0.0266::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0537::0.0537) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0394::0.0394) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0312::0.0312) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0410::0.0410) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0292::0.0292) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0159::0.0159) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0433::0.0433) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0232::0.0232) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/X Do0MUX\.M\[0\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0342::0.0342) (0.0342::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/C_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0045::0.0045) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0340::0.0340) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0427::0.0427) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0357::0.0357) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0432::0.0432) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0168::0.0168) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0194::0.0194) (0.0194::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0420::0.0420) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0424::0.0424) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0240::0.0240) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0427::0.0427) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0477::0.0477) (0.0477::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0467::0.0467) (0.0466::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0570::0.0570) (0.0569::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0499::0.0499) (0.0498::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0558::0.0558) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0109::0.0109) (0.0109::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0656::0.0656) (0.0655::0.0655)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0040::0.0040) (0.0040::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0509::0.0509) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0459::0.0459) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0209::0.0209) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0549::0.0549) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0444::0.0444) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0225::0.0225) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0175::0.0175) (0.0175::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0287::0.0287) (0.0287::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/S0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0465::0.0465) (0.0464::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0261::0.0261) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0321::0.0321) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0484::0.0484) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[19\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0105::0.0105) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0610::0.0610) (0.0621::0.0621)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0361::0.0361) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0330::0.0330) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0344::0.0344) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0595::0.0595) (0.0594::0.0594)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0196::0.0196) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0420::0.0420) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0400::0.0400) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0591::0.0591) (0.0590::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0534::0.0534) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0709::0.0709) (0.0708::0.0708)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0284::0.0284) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0189::0.0189) (0.0189::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0205::0.0205) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0697::0.0697) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0434::0.0434) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0521::0.0521) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0651::0.0651) (0.0650::0.0650)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0608::0.0608) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0392::0.0392) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0097::0.0097) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0121::0.0121) (0.0123::0.0123)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/S0 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0669::0.0669) (0.0668::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0598::0.0598) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0903::0.0903) (0.0901::0.0901)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0819::0.0819) (0.0818::0.0818)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0202::0.0202) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0363::0.0363) (0.0362::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0075::0.0075) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0774::0.0774) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0356::0.0356) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0262::0.0262) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0657::0.0657) (0.0656::0.0656)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0623::0.0623) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0459::0.0459) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND1/A_N (0.0192::0.0192) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0307::0.0307) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0319::0.0319) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0564::0.0564) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0359::0.0359) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0463::0.0463) (0.0463::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0158::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0161::0.0161) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0337::0.0337) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0238::0.0238) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0084::0.0084) (0.0084::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0465::0.0465) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/X Do0MUX\.M\[0\]\.MUX\[7\]/A1 (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0537::0.0537) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0134::0.0134) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0458::0.0458) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0335::0.0335) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0266::0.0266) (0.0266::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0272::0.0272) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0358::0.0358) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0322::0.0322) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0230::0.0230) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0199::0.0199) (0.0198::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0394::0.0394) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0623::0.0623) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0473::0.0473) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0331::0.0331) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0185::0.0185) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0357::0.0357) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0487::0.0487) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0331::0.0331) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0511::0.0511) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0547::0.0547) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0534::0.0534) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0522::0.0522) (0.0521::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0448::0.0448) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0055::0.0055) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0563::0.0563) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0319::0.0319) (0.0319::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0330::0.0330) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0168::0.0168) (0.0167::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/S1 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0234::0.0234) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0727::0.0727) (0.0726::0.0726)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0340::0.0340) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0055::0.0055) (0.0055::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0393::0.0393) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND3/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0674::0.0674) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0622::0.0622) (0.0621::0.0634)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0519::0.0519) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0480::0.0480) (0.0479::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0434::0.0434) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0249::0.0249) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[2\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0345::0.0345) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0697::0.0697) (0.0695::0.0695)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0529::0.0529) (0.0528::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0420::0.0420) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0628::0.0628) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0188::0.0188) (0.0188::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0641::0.0641) (0.0640::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0245::0.0245) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0659::0.0659) (0.0658::0.0658)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0145::0.0145) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0522::0.0522) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0421::0.0421) (0.0421::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0717::0.0717) (0.0716::0.0716)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0108::0.0108) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0183::0.0183) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0410::0.0410) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0347::0.0347) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0121::0.0121) (0.0121::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0297::0.0297) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0432::0.0432) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0768::0.0768) (0.0767::0.0767)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0684::0.0684) (0.0667::0.0667)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0303::0.0303) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0525::0.0525) (0.0524::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0522::0.0522) (0.0521::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0455::0.0455) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0310::0.0310) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0266::0.0266) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0330::0.0330) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0448::0.0448) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0332::0.0332) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0576::0.0576) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0595::0.0595) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0597::0.0597) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0121::0.0121) (0.0121::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0539::0.0539) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0397::0.0397) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/A (0.0170::0.0170) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0212::0.0212) (0.0212::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0289::0.0289) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0117::0.0117) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0074::0.0074) (0.0074::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0368::0.0368) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0150::0.0150) (0.0150::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0073::0.0073) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0222::0.0222) (0.0222::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0485::0.0485) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0423::0.0423) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0646::0.0646) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0316::0.0316) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0488::0.0488) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0468::0.0468) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0202::0.0202) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0389::0.0389) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0423::0.0423) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0308::0.0308) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0081::0.0081) (0.0081::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0141::0.0141) (0.0141::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[22\]/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0496::0.0496) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0608::0.0608) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0032::0.0032) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0528::0.0528) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0372::0.0372) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/S0 (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/X Do0MUX\.M\[2\]\.MUX\[4\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0485::0.0485) (0.0484::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0561::0.0561) (0.0560::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0478::0.0478) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0187::0.0187) (0.0187::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0574::0.0574) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0878::0.0878) (0.0853::0.0853)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0634::0.0634) (0.0633::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0237::0.0237) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0053::0.0053) (0.0053::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0434::0.0434) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0466::0.0466) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0305::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0611::0.0611) (0.0610::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0368::0.0368) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0031::0.0031) (0.0030::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[22\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0098::0.0098) (0.0098::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0522::0.0522) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0349::0.0349) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0479::0.0479) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0374::0.0374) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0369::0.0369) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0223::0.0223) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0284::0.0284) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0263::0.0263) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0574::0.0574) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0609::0.0609) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/S1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0281::0.0281) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0274::0.0274) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0611::0.0611) (0.0610::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0850::0.0850) (0.0849::0.0849)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0332::0.0332) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0477::0.0477) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0370::0.0370) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0744::0.0744) (0.0743::0.0743)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0604::0.0604) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0235::0.0235) (0.0234::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0209::0.0209) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0347::0.0347) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0610::0.0610) (0.0610::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0240::0.0240) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0500::0.0500) (0.0500::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0319::0.0319) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0280::0.0280) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0297::0.0297) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0284::0.0284) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0395::0.0395) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0252::0.0252) (0.0252::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0476::0.0476) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0871::0.0871) (0.0870::0.0870)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0314::0.0314) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[7\]/S (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0345::0.0345) (0.0345::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0289::0.0289) (0.0297::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0581::0.0581) (0.0519::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0224::0.0224) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0165::0.0165) (0.0165::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0268::0.0268) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0253::0.0253) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0327::0.0327) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0147::0.0147) (0.0147::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0341::0.0341) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0432::0.0432) (0.0432::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0194::0.0194) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0533::0.0533) (0.0546::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0349::0.0349) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0397::0.0397) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0396::0.0396) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0247::0.0247) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0273::0.0273) (0.0272::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0193::0.0193) (0.0193::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0372::0.0372) (0.0372::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0494::0.0494) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0236::0.0236) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0330::0.0330) (0.0330::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0356::0.0356) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0187::0.0187) (0.0187::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/X Do0MUX\.M\[2\]\.MUX\[4\]/A0 (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0323::0.0323) (0.0322::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0047::0.0047) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0702::0.0702) (0.0677::0.0677)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0232::0.0232) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0158::0.0158) (0.0157::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0028::0.0028) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND3/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0266::0.0266) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0133::0.0133) (0.0133::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0164::0.0164) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0269::0.0269) (0.0269::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0429::0.0429) (0.0429::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0200::0.0200) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0482::0.0482) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0243::0.0243) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0569::0.0569) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0752::0.0752) (0.0750::0.0750)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0408::0.0408) (0.0408::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/S0 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0568::0.0568) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0412::0.0412) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0670::0.0670) (0.0669::0.0669)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0368::0.0368) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0421::0.0421) (0.0420::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0696::0.0696) (0.0619::0.0619)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0152::0.0152) (0.0153::0.0153)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0533::0.0533) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0135::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0521::0.0521) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0505::0.0505) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0595::0.0595) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0360::0.0360) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0316::0.0316) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0364::0.0364) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0226::0.0226) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0235::0.0235) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0611::0.0611) (0.0611::0.0611)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0952::0.0952) (0.0950::0.0950)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0415::0.0415) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0614::0.0614) (0.0594::0.0594)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0331::0.0331) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND2/C (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0326::0.0326) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0327::0.0327) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0211::0.0211) (0.0211::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0196::0.0196) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0281::0.0281) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0319::0.0319) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0210::0.0210) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0423::0.0423) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0305::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0305::0.0305) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0611::0.0611) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0550::0.0550) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0314::0.0314) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0102::0.0102) (0.0104::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0556::0.0556) (0.0555::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0282::0.0282) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0666::0.0666) (0.0666::0.0666)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0052::0.0052) (0.0052::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/S0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0392::0.0392) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0334::0.0334) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0299::0.0299) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0377::0.0377) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0400::0.0400) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0293::0.0293) (0.0296::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0408::0.0408) (0.0407::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0458::0.0458) (0.0464::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0403::0.0403) (0.0403::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0219::0.0219) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0267::0.0267) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0474::0.0474) (0.0474::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0562::0.0562) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0417::0.0417) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0440::0.0440) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0285::0.0285) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0174::0.0174) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0322::0.0322) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0557::0.0557) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0247::0.0247) (0.0247::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0562::0.0562) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0490::0.0490) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0665::0.0665) (0.0664::0.0664)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0747::0.0747) (0.0746::0.0746)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0409::0.0409) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0265::0.0265) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/X Do0MUX\.M\[2\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0106::0.0106) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0245::0.0245) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0464::0.0464) (0.0464::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0472::0.0472) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0201::0.0201) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0458::0.0458) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0597::0.0597) (0.0596::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0570::0.0570) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0480::0.0480) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0091::0.0091) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0247::0.0247) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0586::0.0586) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0228::0.0228) (0.0228::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0520::0.0520) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/S0 (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0155::0.0155) (0.0155::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0570::0.0570) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0110::0.0110) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0044::0.0044)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0328::0.0328) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0549::0.0549) (0.0548::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0946::0.0946) (0.0944::0.0944)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0477::0.0477) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0337::0.0337) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0370::0.0370) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0571::0.0571) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0212::0.0212) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0237::0.0237) (0.0237::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0623::0.0623) (0.0623::0.0623)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0626::0.0626) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0507::0.0507) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0608::0.0608) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0260::0.0260) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[27\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0359::0.0359) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0406::0.0406) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND2/B (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0438::0.0438) (0.0437::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0298::0.0298) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0447::0.0447) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0488::0.0488) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0309::0.0309) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0037::0.0037) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0420::0.0420) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0112::0.0112) (0.0112::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0195::0.0195) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0398::0.0398) (0.0397::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0612::0.0612) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0326::0.0326) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0372::0.0372) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0395::0.0395) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0857::0.0857) (0.0856::0.0856)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0056::0.0056) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0256::0.0256) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0565::0.0565) (0.0565::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0564::0.0564) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/A (0.0185::0.0185) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0341::0.0341) (0.0341::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0558::0.0558) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0365::0.0365) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0255::0.0255) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0385::0.0385) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0445::0.0445) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0329::0.0329) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0274::0.0274) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0308::0.0308) (0.0308::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0019::0.0019) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0388::0.0388) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0342::0.0342) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0457::0.0457) (0.0456::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0538::0.0538) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0361::0.0361) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0609::0.0609) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0510::0.0510) (0.0509::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0127::0.0127) (0.0126::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0493::0.0493) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0289::0.0289) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0054::0.0054) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0237::0.0237) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0250::0.0250) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0296::0.0296) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0307::0.0307) (0.0306::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/S1 (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[4\]/S (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0205::0.0205) (0.0205::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0476::0.0476) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0060::0.0060) (0.0060::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0715::0.0715) (0.0689::0.0689)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0405::0.0405) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0048::0.0048) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0203::0.0203) (0.0202::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0431::0.0431) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0669::0.0669) (0.0668::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0352::0.0352) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0560::0.0560) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0277::0.0277) (0.0276::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0177::0.0177) (0.0177::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0302::0.0302) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0403::0.0403) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0410::0.0410) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0106::0.0106) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0573::0.0573) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0562::0.0562) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0361::0.0361) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0658::0.0658) (0.0657::0.0657)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0396::0.0396) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0123::0.0123) (0.0122::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0360::0.0360) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0255::0.0255) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0228::0.0228) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0378::0.0378) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0321::0.0321) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0478::0.0478) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0327::0.0327) (0.0326::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0467::0.0467) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND2/A_N (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0384::0.0384) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0342::0.0342) (0.0342::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0251::0.0251) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0570::0.0570) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0360::0.0360) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0377::0.0377) (0.0376::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0430::0.0430) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0304::0.0304) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0535::0.0535) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0468::0.0468) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0219::0.0219) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0355::0.0355) (0.0355::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0480::0.0480) (0.0479::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0457::0.0457) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0353::0.0353) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0225::0.0225) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0041::0.0041) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0098::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/S1 (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0110::0.0110) (0.0110::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0399::0.0399) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0268::0.0268) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0769::0.0769) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0294::0.0294) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0345::0.0345) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0449::0.0449) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0278::0.0278) (0.0278::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0166::0.0166) (0.0166::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0356::0.0356) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0312::0.0312) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0533::0.0533) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0338::0.0338) (0.0338::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0551::0.0551) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0418::0.0418) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0521::0.0521) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0214::0.0214) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0431::0.0431) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0447::0.0447) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0425::0.0425) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0108::0.0108) (0.0107::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0567::0.0567) (0.0567::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0220::0.0220) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0729::0.0729) (0.0727::0.0745)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0669::0.0669) (0.0668::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0478::0.0478) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0679::0.0679) (0.0678::0.0678)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0534::0.0534) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0339::0.0339) (0.0338::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/X Do0MUX\.M\[2\]\.MUX\[1\]/A1 (0.0081::0.0081) (0.0080::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0765::0.0765) (0.0676::0.0676)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0444::0.0444) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0436::0.0436) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0107::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0441::0.0441) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0229::0.0229) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0218::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0047::0.0047) (0.0047::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0163::0.0163) (0.0163::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0307::0.0307) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0335::0.0335) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0678::0.0678) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[4\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0814::0.0814) (0.0813::0.0813)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0765::0.0765) (0.0764::0.0764)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0261::0.0261) (0.0261::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0064::0.0064) (0.0064::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0348::0.0348) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0401::0.0401) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0592::0.0592) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0594::0.0594) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0631::0.0631) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/S0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0661::0.0661) (0.0660::0.0660)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0568::0.0568) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0557::0.0557) (0.0556::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0300::0.0300) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0604::0.0604) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0305::0.0305) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0646::0.0646) (0.0645::0.0645)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0173::0.0173) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0621::0.0621) (0.0620::0.0620)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0446::0.0446) (0.0445::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0235::0.0235) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0501::0.0501) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0279::0.0279) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0343::0.0343) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0269::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0446::0.0446) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0283::0.0283) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0295::0.0295) (0.0295::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0295::0.0295) (0.0295::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0406::0.0406) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0593::0.0593) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0704::0.0704) (0.0703::0.0703)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0502::0.0502) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0419::0.0419) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0448::0.0448) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0275::0.0275) (0.0274::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0243::0.0243) (0.0243::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0338::0.0338) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0382::0.0382) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0297::0.0297) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0316::0.0316) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0611::0.0611) (0.0611::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0336::0.0336) (0.0335::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0542::0.0542) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0303::0.0303) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0254::0.0254) (0.0254::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0284::0.0284) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0347::0.0347) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0344::0.0344) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0606::0.0606) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0596::0.0596) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0851::0.0851) (0.0850::0.0850)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0152::0.0152) (0.0152::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0056::0.0056) (0.0056::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0631::0.0631) (0.0630::0.0630)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0146::0.0146) (0.0145::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0568::0.0568) (0.0567::0.0567)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0395::0.0395) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0351::0.0351) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0245::0.0245)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[1\]/S (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0337::0.0337) (0.0337::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0480::0.0480) (0.0479::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0388::0.0388) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0683::0.0683) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0351::0.0351) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0539::0.0539) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0569::0.0569) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/A (0.0169::0.0169) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[29\]/DIODE (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0333::0.0333) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0267::0.0267) (0.0267::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0485::0.0485) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0449::0.0449) (0.0448::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0283::0.0283) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0156::0.0156) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0379::0.0379) (0.0378::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0326::0.0326) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0316::0.0316) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0595::0.0595) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0933::0.0933) (0.0931::0.0931)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0477::0.0477) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0248::0.0248) (0.0248::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0446::0.0446) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0089::0.0089) (0.0089::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0344::0.0344) (0.0344::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0547::0.0547) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0445::0.0445) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0472::0.0472) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0084::0.0084) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0373::0.0373)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0436::0.0436) (0.0436::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0437::0.0437) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0374::0.0374) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0550::0.0550) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0696::0.0696) (0.0695::0.0695)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0170::0.0170) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0523::0.0523) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0286::0.0286) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0604::0.0604) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0704::0.0704) (0.0703::0.0703)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0664::0.0664) (0.0593::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0138::0.0138) (0.0138::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0339::0.0339) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0474::0.0474) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0325::0.0325) (0.0325::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0487::0.0487) (0.0486::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0241::0.0241) (0.0241::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0479::0.0479) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/S1 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0112::0.0112) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0538::0.0538) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0396::0.0396) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0912::0.0912) (0.0911::0.0911)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0465::0.0465) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0346::0.0346) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0511::0.0511) (0.0511::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0332::0.0332) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0678::0.0678) (0.0694::0.0694)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0299::0.0299) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0315::0.0315) (0.0318::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0267::0.0267) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0212::0.0212) (0.0212::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0183::0.0183) (0.0183::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[9\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0273::0.0273) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0278::0.0278) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0229::0.0229) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0474::0.0474) (0.0474::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0278::0.0278) (0.0277::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0626::0.0626) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0471::0.0471) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0529::0.0529) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0155::0.0155) (0.0155::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0350::0.0350) (0.0350::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0192::0.0192) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0062::0.0062) (0.0062::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0382::0.0382) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0223::0.0223) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0310::0.0310) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0339::0.0339) (0.0338::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0485::0.0485) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0331::0.0331) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0101::0.0101) (0.0101::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0158::0.0158) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0100::0.0100) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0511::0.0511) (0.0510::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0348::0.0348) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0557::0.0557) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0265::0.0265) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0453::0.0453) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0556::0.0556) (0.0556::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0209::0.0209) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0090::0.0090) (0.0090::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0331::0.0331) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0566::0.0566) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0313::0.0313) (0.0313::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0369::0.0369) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0865::0.0865) (0.0863::0.0863)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0575::0.0575) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0527::0.0527) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0317::0.0317) (0.0317::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0374::0.0374) (0.0374::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0088::0.0088) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0263::0.0263) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0715::0.0715) (0.0714::0.0714)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0478::0.0478) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0304::0.0304) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0110::0.0110) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0073::0.0073) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0126::0.0126) (0.0126::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0837::0.0837) (0.0836::0.0836)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0416::0.0416) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0741::0.0741) (0.0739::0.0739)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0641::0.0641) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0935::0.0935) (0.0933::0.0933)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0471::0.0471) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0190::0.0190) (0.0190::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0662::0.0662) (0.0661::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0514::0.0514) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0163::0.0163) (0.0163::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0242::0.0242) (0.0241::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0091::0.0091) (0.0091::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0532::0.0532) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0583::0.0583) (0.0582::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[6\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0450::0.0450) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0252::0.0252) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0516::0.0516) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0486::0.0486) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/S0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0417::0.0417) (0.0417::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0647::0.0647) (0.0646::0.0660)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0296::0.0296) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0293::0.0293) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0418::0.0418) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0480::0.0480) (0.0479::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0233::0.0233) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0487::0.0487) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0417::0.0417) (0.0417::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0444::0.0444) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0315::0.0315) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0456::0.0456) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0272::0.0272) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0763::0.0763) (0.0761::0.0761)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0381::0.0381) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0346::0.0346) (0.0346::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0039::0.0039) (0.0039::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0543::0.0543) (0.0542::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0382::0.0382) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0289::0.0289) (0.0289::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0164::0.0164) (0.0164::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[22\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0243::0.0243) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0393::0.0393) (0.0393::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0568::0.0568) (0.0567::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0268::0.0268) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0065::0.0065) (0.0065::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0331::0.0331) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0224::0.0224) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[19\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[20\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0142::0.0142) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0337::0.0337) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0362::0.0362) (0.0361::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0205::0.0205) (0.0205::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0138::0.0138) (0.0138::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0242::0.0242) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0312::0.0312) (0.0312::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0495::0.0495) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0514::0.0514) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0354::0.0354) (0.0353::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0478::0.0478) (0.0477::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0597::0.0597) (0.0597::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0725::0.0725) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0269::0.0269) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0520::0.0520) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0685::0.0685) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0044::0.0044) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0305::0.0305) (0.0305::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.1088::0.1088) (0.1086::0.1086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0534::0.0534) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0429::0.0429) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0766::0.0766) (0.0677::0.0677)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0651::0.0651) (0.0650::0.0650)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0112::0.0112) (0.0112::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0814::0.0814) (0.0812::0.0812)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0185::0.0185) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0264::0.0264) (0.0264::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0284::0.0284) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0393::0.0393) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0294::0.0294) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0196::0.0196) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0388::0.0388) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0249::0.0249) (0.0249::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0403::0.0403) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0619::0.0619) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0762::0.0762) (0.0761::0.0761)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0452::0.0452) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0727::0.0727) (0.0726::0.0726)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0289::0.0289) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0407::0.0407) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0596::0.0596) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0513::0.0513) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0412::0.0412) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0247::0.0247) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/S1 (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/S0 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0274::0.0274) (0.0274::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0086::0.0086) (0.0086::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0588::0.0588) (0.0587::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0254::0.0254) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0443::0.0443) (0.0443::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0237::0.0237) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0169::0.0169) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0343::0.0343) (0.0343::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0285::0.0285) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0280::0.0280) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0231::0.0231) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0467::0.0467) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0165::0.0165) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0307::0.0307) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0384::0.0384) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0408::0.0408) (0.0408::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0512::0.0512) (0.0511::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0641::0.0641) (0.0640::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0361::0.0361) (0.0360::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0623::0.0623) (0.0622::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0315::0.0315) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0493::0.0493) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0451::0.0451) (0.0450::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0198::0.0198) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/S0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0479::0.0479) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0281::0.0281) (0.0281::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0713::0.0713) (0.0712::0.0712)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0404::0.0404) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0298::0.0298) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0353::0.0353) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0486::0.0486) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0293::0.0293) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0558::0.0558) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0099::0.0099) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0445::0.0445) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0486::0.0486) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0424::0.0424) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0214::0.0214) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0058::0.0058) (0.0058::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0271::0.0271) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0520::0.0520) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0477::0.0477) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0342::0.0342) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0247::0.0247) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0529::0.0529) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0387::0.0387) (0.0386::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0640::0.0640) (0.0639::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0256::0.0256) (0.0256::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.1139::0.1139) (0.1136::0.1136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0401::0.0401) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0364::0.0364) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0172::0.0172) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0203::0.0203) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0357::0.0357) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0268::0.0268) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0891::0.0891) (0.0889::0.0889)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0552::0.0552) (0.0552::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0511::0.0511) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0276::0.0276) (0.0275::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0249::0.0249) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0178::0.0178) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0128::0.0128) (0.0128::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0265::0.0265) (0.0265::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0391::0.0391) (0.0390::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0392::0.0392) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0666::0.0666) (0.0665::0.0665)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0740::0.0740) (0.0739::0.0739)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0039::0.0039) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0132::0.0132) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0425::0.0425) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0123::0.0123) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0563::0.0563) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0648::0.0648) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0040::0.0040) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/S1 (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0210::0.0210) (0.0210::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0311::0.0311) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0143::0.0143) (0.0143::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0303::0.0303) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0361::0.0361) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0505::0.0505) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0531::0.0531) (0.0530::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0485::0.0485) (0.0485::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0088::0.0088) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0365::0.0365) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0430::0.0430) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0337::0.0337) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0290::0.0290) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0399::0.0399) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0225::0.0225) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0522::0.0522) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0183::0.0183) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0489::0.0489) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0343::0.0343) (0.0343::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0112::0.0112) (0.0112::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[2\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0638::0.0638) (0.0637::0.0637)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0420::0.0420) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0531::0.0531) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[15\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/S1 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0556::0.0556) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0202::0.0202) (0.0201::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0242::0.0242) (0.0242::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0214::0.0214) (0.0213::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0082::0.0082) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0384::0.0384) (0.0383::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0484::0.0484) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[12\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0412::0.0412) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0203::0.0203) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0057::0.0057) (0.0057::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0441::0.0441) (0.0440::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0363::0.0363) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0331::0.0331) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0610::0.0610) (0.0609::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0059::0.0059) (0.0059::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0748::0.0748) (0.0724::0.0724)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0582::0.0582) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0230::0.0230) (0.0230::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0293::0.0293) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0310::0.0310) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0863::0.0863) (0.0861::0.0861)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0581::0.0581) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0259::0.0259) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0472::0.0472) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0736::0.0736) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0398::0.0398) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0383::0.0383) (0.0382::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0405::0.0405) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0981::0.0981) (0.0979::0.0979)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0551::0.0551) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0448::0.0448) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0403::0.0403) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0275::0.0275) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0284::0.0284) (0.0283::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0191::0.0191) (0.0191::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0103::0.0103) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0237::0.0237) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0551::0.0551) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0418::0.0418) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0318::0.0318) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0449::0.0449) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0174::0.0174) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0240::0.0240) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0368::0.0368) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0702::0.0702) (0.0676::0.0676)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0159::0.0159) (0.0158::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0344::0.0344) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0157::0.0157) (0.0158::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0260::0.0260) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0382::0.0382) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0289::0.0289) (0.0289::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0318::0.0318) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0447::0.0447) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0167::0.0167) (0.0167::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0441::0.0441) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0434::0.0434) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0323::0.0323) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0118::0.0118) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0345::0.0345) (0.0345::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0575::0.0575) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0697::0.0697) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0513::0.0513) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0538::0.0538) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0315::0.0315) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0341::0.0341) (0.0341::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0632::0.0632) (0.0632::0.0645)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0087::0.0087) (0.0087::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0245::0.0245) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0438::0.0438) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0342::0.0342) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0293::0.0293) (0.0292::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0720::0.0720) (0.0719::0.0735)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0334::0.0334) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0244::0.0244) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0718::0.0718) (0.0695::0.0695)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0370::0.0370) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0237::0.0237) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0451::0.0451) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0283::0.0283) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0159::0.0159) (0.0159::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0774::0.0774) (0.0755::0.0755)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0257::0.0257) (0.0257::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0028::0.0028) (0.0028::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0110::0.0110) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0247::0.0247) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0282::0.0282) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0641::0.0641) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0550::0.0550) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0098::0.0098) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0253::0.0253) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0292::0.0292) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0267::0.0267) (0.0267::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0430::0.0430) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0124::0.0124) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0057::0.0057)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0808::0.0808) (0.0807::0.0807)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0276::0.0276) (0.0276::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0368::0.0368) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0094::0.0094) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0192::0.0192) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0478::0.0478) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0719::0.0719) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0485::0.0485) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0383::0.0383) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0206::0.0206) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0308::0.0308) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0238::0.0238) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0574::0.0574) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0243::0.0243) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0306::0.0306) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0302::0.0302) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0389::0.0389) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND3/A (0.0196::0.0196) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0388::0.0388) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0272::0.0272) (0.0272::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0439::0.0439) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0445::0.0445) (0.0444::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0363::0.0363) (0.0363::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0215::0.0215) (0.0214::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0589::0.0589) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0432::0.0432) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0291::0.0291) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0524::0.0524) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0224::0.0224) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0489::0.0489) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0723::0.0723) (0.0722::0.0722)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0144::0.0144) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0295::0.0295) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0196::0.0196) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0330::0.0330) (0.0330::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0415::0.0415) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0353::0.0353) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0366::0.0366) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0315::0.0315) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0237::0.0237) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0118::0.0118) (0.0118::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0292::0.0292) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0299::0.0299) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0200::0.0200) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0121::0.0121) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0037::0.0037) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0541::0.0541) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0587::0.0587) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0246::0.0246) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0320::0.0320) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0451::0.0451) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0602::0.0602) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0470::0.0470) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0213::0.0213) (0.0213::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0663::0.0663) (0.0662::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0500::0.0500) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0560::0.0560) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0675::0.0675) (0.0657::0.0657)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0448::0.0448) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0289::0.0289) (0.0288::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0087::0.0087) (0.0087::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0507::0.0507) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0261::0.0261) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0364::0.0364) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0648::0.0648) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0718::0.0718) (0.0642::0.0642)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[23\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0037::0.0037) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0189::0.0189) (0.0189::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0287::0.0287) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0048::0.0048) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0286::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0475::0.0475) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0459::0.0459) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0353::0.0353) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0392::0.0392) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0667::0.0667) (0.0666::0.0666)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0244::0.0244) (0.0243::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/S0 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0521::0.0521) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0133::0.0133) (0.0133::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0614::0.0614) (0.0613::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0304::0.0304) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0416::0.0416) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0397::0.0397) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0346::0.0346) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0286::0.0286) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0751::0.0751) (0.0733::0.0733)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0489::0.0489) (0.0489::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0555::0.0555) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0320::0.0320) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0451::0.0451) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0685::0.0685) (0.0684::0.0684)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0674::0.0674) (0.0673::0.0673)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0427::0.0427) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0702::0.0702) (0.0701::0.0701)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0821::0.0821) (0.0820::0.0820)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0439::0.0439) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0282::0.0282) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0420::0.0420) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0428::0.0428) (0.0428::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND3/B (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0281::0.0281) (0.0280::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0481::0.0481) (0.0481::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0225::0.0225) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0385::0.0385) (0.0384::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0405::0.0405) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0365::0.0365) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0284::0.0284) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0713::0.0713) (0.0713::0.0713)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1408::0.1408) (0.1405::0.1405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0927::0.0927) (0.0925::0.0925)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0263::0.0263) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0301::0.0301) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0513::0.0513) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0439::0.0439) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0259::0.0259) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0457::0.0457) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0252::0.0252) (0.0252::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0403::0.0403) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0348::0.0348) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0433::0.0433) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0273::0.0273) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0581::0.0581) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0219::0.0219) (0.0219::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0144::0.0144) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0197::0.0197) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0353::0.0353) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0623::0.0623) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0317::0.0317) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0330::0.0330) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0438::0.0438) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0194::0.0194) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0401::0.0401) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0368::0.0368) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0422::0.0422) (0.0422::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0435::0.0435) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0304::0.0304) (0.0303::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0249::0.0249) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0556::0.0556) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0248::0.0248) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[13\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0280::0.0280) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0062::0.0062) (0.0062::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0544::0.0544) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0585::0.0585) (0.0584::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0363::0.0363) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0376::0.0376) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0436::0.0436) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/A (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0533::0.0533) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0229::0.0229) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0475::0.0475) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0537::0.0537) (0.0537::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0404::0.0404) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0159::0.0159) (0.0159::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0370::0.0370) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0303::0.0303) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0269::0.0269) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0382::0.0382) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0643::0.0643) (0.0616::0.0616)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0560::0.0560) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0041::0.0041) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0506::0.0506) (0.0505::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0782::0.0782) (0.0781::0.0781)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0937::0.0937) (0.0935::0.0935)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0680::0.0680) (0.0679::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0774::0.0774) (0.0773::0.0773)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0292::0.0292) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0388::0.0388) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0546::0.0546) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0514::0.0514) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0241::0.0241) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0256::0.0256) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND3/C (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[27\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0307::0.0307) (0.0307::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0493::0.0493) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0170::0.0170) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0309::0.0309) (0.0309::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0080::0.0080) (0.0080::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0324::0.0324) (0.0327::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0262::0.0262) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0804::0.0804) (0.0803::0.0803)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0367::0.0367) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0557::0.0557) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0888::0.0888) (0.0886::0.0886)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0122::0.0122) (0.0122::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0449::0.0449) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0378::0.0378) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0228::0.0228) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0279::0.0279) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0430::0.0430) (0.0429::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0456::0.0456) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0158::0.0158) (0.0157::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0309::0.0309) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0274::0.0274) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0271::0.0271) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0284::0.0284) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0424::0.0424) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0229::0.0229) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0446::0.0446) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0448::0.0448) (0.0448::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0538::0.0538) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0031::0.0031) (0.0031::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0733::0.0733) (0.0732::0.0732)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0116::0.0116) (0.0116::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0260::0.0260) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0558::0.0558) (0.0557::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0255::0.0255) (0.0255::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0279::0.0279) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0046::0.0046) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0691::0.0691) (0.0690::0.0690)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0263::0.0263) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0466::0.0466) (0.0465::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0483::0.0483) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0533::0.0533) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0453::0.0453) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0461::0.0461) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0575::0.0575) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0686::0.0686) (0.0685::0.0685)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0231::0.0231) (0.0231::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0334::0.0334) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0355::0.0355) (0.0355::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0808::0.0808) (0.0807::0.0807)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0260::0.0260) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0646::0.0646) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0701::0.0701) (0.0700::0.0700)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0263::0.0263) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0585::0.0585) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0848::0.0848) (0.0847::0.0847)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0330::0.0330) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0111::0.0111) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0310::0.0310) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0315::0.0315) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0308::0.0308) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0143::0.0143) (0.0143::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0238::0.0238) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0122::0.0122) (0.0122::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0391::0.0391) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0237::0.0237) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0231::0.0231) (0.0231::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0145::0.0145) (0.0145::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0349::0.0349) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0274::0.0274) (0.0273::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0292::0.0292) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0105::0.0105) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0527::0.0527) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0792::0.0792) (0.0791::0.0791)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0515::0.0515) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0831::0.0831) (0.0829::0.0829)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0242::0.0242) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0082::0.0082) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0204::0.0204) (0.0203::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0699::0.0699) (0.0698::0.0698)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0390::0.0390) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0039::0.0039) (0.0039::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0575::0.0575) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0259::0.0259) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0440::0.0440) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0144::0.0144) (0.0144::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0239::0.0239) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0459::0.0459) (0.0458::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0242::0.0242) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0139::0.0139) (0.0139::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0376::0.0376) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0371::0.0371) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0288::0.0288) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0223::0.0223) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0423::0.0423) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0415::0.0415) (0.0414::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0415::0.0415) (0.0414::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0414::0.0414) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0448::0.0448) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0428::0.0428) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0076::0.0076) (0.0076::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0419::0.0419) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0635::0.0635) (0.0634::0.0634)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0176::0.0176) (0.0176::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0520::0.0520) (0.0519::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0294::0.0294) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[18\]/DIODE (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0549::0.0549) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0545::0.0545) (0.0493::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[11\]/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0295::0.0295) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0108::0.0108) (0.0108::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0477::0.0477) (0.0476::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0341::0.0341) (0.0345::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0221::0.0221) (0.0221::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0131::0.0131) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0758::0.0758) (0.0757::0.0757)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0130::0.0130) (0.0130::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0330::0.0330) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0387::0.0387) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0232::0.0232) (0.0232::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0363::0.0363) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0680::0.0680) (0.0679::0.0679)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0018::0.0018)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0196::0.0196) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0567::0.0567) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0427::0.0427) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0254::0.0254) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0276::0.0276) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0684::0.0684) (0.0683::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0369::0.0369) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0372::0.0372) (0.0372::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0382::0.0382) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0226::0.0226) (0.0226::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[2\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0471::0.0471) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0242::0.0242) (0.0242::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0205::0.0205) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0338::0.0338) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0606::0.0606) (0.0605::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0423::0.0423) (0.0423::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0482::0.0482) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0440::0.0440) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0467::0.0467) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0295::0.0295) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0524::0.0524) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0469::0.0469) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0465::0.0465) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0284::0.0284) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0406::0.0406) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0248::0.0248) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0590::0.0590) (0.0589::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0446::0.0446) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0292::0.0292) (0.0292::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0205::0.0205) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0331::0.0331) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0295::0.0295) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0080::0.0080) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0136::0.0136) (0.0136::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0249::0.0249) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0419::0.0419) (0.0418::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0341::0.0341) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0141::0.0141) (0.0141::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0348::0.0348) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0170::0.0170) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0053::0.0053) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0376::0.0376) (0.0376::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0499::0.0499) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0928::0.0928) (0.0927::0.0927)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0352::0.0352) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0770::0.0770) (0.0769::0.0769)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0531::0.0531) (0.0530::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0304::0.0304) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0813::0.0813) (0.0812::0.0812)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0831::0.0831) (0.0830::0.0830)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0252::0.0252) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0678::0.0678) (0.0660::0.0660)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0350::0.0350) (0.0350::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/X Do0MUX\.M\[2\]\.MUX\[6\]/A0 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0157::0.0157) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0412::0.0412) (0.0412::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0311::0.0311) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0453::0.0453) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0496::0.0496) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0512::0.0512) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0159::0.0159) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0309::0.0309) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0259::0.0259) (0.0266::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0255::0.0255) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0513::0.0513) (0.0512::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0356::0.0356) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0429::0.0429) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0380::0.0380) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0343::0.0343) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0615::0.0615) (0.0614::0.0614)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0369::0.0369) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/S0 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0507::0.0507) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0333::0.0333) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0246::0.0246) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0623::0.0623) (0.0622::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0656::0.0656) (0.0655::0.0667)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.1216::0.1216) (0.1212::0.1212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0468::0.0468) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0010::0.0010)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0087::0.0087) (0.0087::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.1036::0.1036) (0.1034::0.1034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0187::0.0187) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0506::0.0506) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0356::0.0356) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0432::0.0432) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0268::0.0268) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0231::0.0231) (0.0231::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[26\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0278::0.0278) (0.0277::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0174::0.0174) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0338::0.0338) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0327::0.0327) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0326::0.0326) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0640::0.0640) (0.0639::0.0639)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0220::0.0220) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0337::0.0337) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0389::0.0389) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0504::0.0504) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0980::0.0980) (0.0978::0.0978)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0459::0.0459) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0294::0.0294) (0.0294::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0299::0.0299) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0278::0.0278) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0421::0.0421) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0400::0.0400) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0328::0.0328) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0399::0.0399) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0265::0.0265) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0263::0.0263) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0164::0.0164) (0.0164::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0289::0.0289) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0202::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0361::0.0361) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0280::0.0280) (0.0279::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0244::0.0244) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0426::0.0426) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0798::0.0798) (0.0797::0.0797)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0172::0.0172) (0.0172::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0153::0.0153) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0538::0.0538) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0566::0.0566) (0.0567::0.0567)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0390::0.0390) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0378::0.0378) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0374::0.0374) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0110::0.0110) (0.0110::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0276::0.0276) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0046::0.0046) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0490::0.0490) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0722::0.0722) (0.0700::0.0700)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0490::0.0490) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/A (0.0059::0.0059) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0213::0.0213) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[11\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0457::0.0457) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0285::0.0285) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0240::0.0240) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0541::0.0541) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0437::0.0437) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0386::0.0386) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0390::0.0390) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0279::0.0279) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0304::0.0304) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0475::0.0475) (0.0475::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0110::0.0110) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0297::0.0297) (0.0297::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0528::0.0528) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0272::0.0272) (0.0271::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0341::0.0341) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0549::0.0549) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0311::0.0311) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0707::0.0707) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0311::0.0311) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0501::0.0501) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0155::0.0155) (0.0154::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0202::0.0202) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0225::0.0225) (0.0224::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0149::0.0149) (0.0149::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0303::0.0303) (0.0303::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0589::0.0589) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0246::0.0246) (0.0246::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0493::0.0493) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0458::0.0458) (0.0464::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0193::0.0193) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0180::0.0180) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0786::0.0786) (0.0784::0.0784)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0439::0.0439) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0397::0.0397) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0383::0.0383) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0577::0.0577) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0499::0.0499) (0.0498::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0416::0.0416) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0610::0.0610) (0.0609::0.0621)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0236::0.0236) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0215::0.0215) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0368::0.0368) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0188::0.0188) (0.0188::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0307::0.0307) (0.0307::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0352::0.0352) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0092::0.0092) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0365::0.0365) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0409::0.0409) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0261::0.0261) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0582::0.0582) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0181::0.0181) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0387::0.0387) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0724::0.0724) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0347::0.0347) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0224::0.0224) (0.0224::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0247::0.0247) (0.0247::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0493::0.0493) (0.0493::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0444::0.0444) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0361::0.0361) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0292::0.0292) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0212::0.0212) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0043::0.0043) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/X Do0MUX\.M\[2\]\.MUX\[6\]/A1 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0229::0.0229) (0.0229::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0487::0.0487) (0.0487::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0644::0.0644) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0338::0.0338) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0238::0.0238) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0374::0.0374) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0232::0.0232) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0067::0.0067) (0.0067::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0175::0.0175) (0.0177::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0102::0.0102) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0243::0.0243) (0.0243::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0354::0.0354) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0145::0.0145) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0160::0.0160) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0415::0.0415) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0361::0.0361) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0734::0.0734) (0.0732::0.0732)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0314::0.0314) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0051::0.0051) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0534::0.0534) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0499::0.0499) (0.0498::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0496::0.0496) (0.0496::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0397::0.0397) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0239::0.0239) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0405::0.0405) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0051::0.0051) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0213::0.0213) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0276::0.0276) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0285::0.0285) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0593::0.0593) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0678::0.0678) (0.0677::0.0677)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0769::0.0769) (0.0767::0.0767)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0390::0.0390) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0303::0.0303) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0146::0.0146) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0388::0.0388) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0831::0.0831) (0.0829::0.0829)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0133::0.0133) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0267::0.0267) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0235::0.0235) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0230::0.0230) (0.0229::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0703::0.0703) (0.0681::0.0681)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0433::0.0433) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0332::0.0332) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0311::0.0311) (0.0310::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0243::0.0243) (0.0243::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0335::0.0335) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0269::0.0269) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0251::0.0251) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0644::0.0644) (0.0643::0.0643)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1223::0.1223) (0.1221::0.1221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0609::0.0609) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0561::0.0561) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0673::0.0673) (0.0672::0.0672)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0328::0.0328) (0.0328::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0400::0.0400) (0.0400::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0550::0.0550) (0.0480::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0470::0.0470) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0043::0.0043) (0.0043::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0304::0.0304) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0346::0.0346) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0256::0.0256) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0217::0.0217) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0531::0.0531) (0.0530::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0332::0.0332) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0317::0.0317) (0.0317::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0364::0.0364) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0441::0.0441) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0293::0.0293) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0437::0.0437) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0516::0.0516) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0349::0.0349) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0238::0.0238) (0.0238::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0402::0.0402) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0315::0.0315) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.1066::0.1066) (0.1063::0.1063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0144::0.0144) (0.0144::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0729::0.0729) (0.0728::0.0728)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0378::0.0378) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0294::0.0294) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[6\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0404::0.0404) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0580::0.0580) (0.0579::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0421::0.0421) (0.0421::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0174::0.0174) (0.0174::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0157::0.0157) (0.0158::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0413::0.0413) (0.0418::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0315::0.0315) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0529::0.0529) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0154::0.0154) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0259::0.0259) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0364::0.0364) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0405::0.0405) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0425::0.0425) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0366::0.0366) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0114::0.0114) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0204::0.0204) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0419::0.0419) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0301::0.0301) (0.0300::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0555::0.0555) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0592::0.0592) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0423::0.0423) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0463::0.0463) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0349::0.0349) (0.0349::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0173::0.0173) (0.0177::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0606::0.0606) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0701::0.0701) (0.0700::0.0700)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0690::0.0690) (0.0689::0.0689)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0459::0.0459) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0206::0.0206) (0.0206::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0565::0.0565) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0298::0.0298) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0691::0.0691) (0.0690::0.0690)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0588::0.0588) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0214::0.0214) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0585::0.0585) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0268::0.0268) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0100::0.0100) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0532::0.0532) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0209::0.0209) (0.0209::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0503::0.0503) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0290::0.0290) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0501::0.0501) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0421::0.0421) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0258::0.0258) (0.0257::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/S0 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0391::0.0391) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0248::0.0248) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1065::0.1065) (0.1063::0.1063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0279::0.0279) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0709::0.0709) (0.0708::0.0708)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0606::0.0606) (0.0606::0.0606)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0119::0.0119) (0.0119::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0493::0.0493) (0.0493::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0095::0.0095) (0.0095::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0309::0.0309) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0578::0.0578) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0255::0.0255) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0069::0.0069) (0.0069::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[8\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0481::0.0481) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0334::0.0334) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0380::0.0380) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0375::0.0375) (0.0375::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0478::0.0478) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0410::0.0410) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0363::0.0363) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0491::0.0491) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0472::0.0472) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0248::0.0248) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0653::0.0653) (0.0589::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0448::0.0448) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0432::0.0432) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0285::0.0285) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0217::0.0217) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0163::0.0163) (0.0163::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0579::0.0579) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0263::0.0263) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0479::0.0479) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0419::0.0419) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0542::0.0542) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0509::0.0509) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0260::0.0260) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[6\]/S (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0679::0.0679) (0.0678::0.0678)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0629::0.0629) (0.0628::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0100::0.0100) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0483::0.0483) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0559::0.0559) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0339::0.0339) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0171::0.0171) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0422::0.0422) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0620::0.0620) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0353::0.0353) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0263::0.0263) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0230::0.0230) (0.0236::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0478::0.0478) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0267::0.0267) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0464::0.0464) (0.0463::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0250::0.0250) (0.0250::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0696::0.0696) (0.0620::0.0620)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0840::0.0840) (0.0815::0.0815)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0617::0.0617) (0.0616::0.0616)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0713::0.0713) (0.0712::0.0712)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0335::0.0335) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0605::0.0605) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0555::0.0555) (0.0554::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0201::0.0201) (0.0201::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0348::0.0348) (0.0348::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0250::0.0250) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0525::0.0525) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0601::0.0601) (0.0601::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0310::0.0310) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0636::0.0636) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0108::0.0108) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/S0 (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0507::0.0507) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0784::0.0784) (0.0783::0.0783)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0611::0.0611) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0048::0.0048) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0488::0.0488) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.1002::0.1002) (0.0999::0.0999)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0164::0.0164) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0224::0.0224) (0.0224::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0378::0.0378) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0150::0.0150) (0.0150::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0460::0.0460) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0161::0.0161) (0.0161::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0295::0.0295) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0391::0.0391) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0033::0.0033) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[1\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0740::0.0740) (0.0739::0.0739)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0591::0.0591) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0758::0.0758) (0.0757::0.0757)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0945::0.0945) (0.0943::0.0943)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0953::0.0953) (0.0951::0.0951)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0518::0.0518) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0376::0.0376) (0.0375::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0161::0.0161) (0.0161::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0464::0.0464) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0185::0.0185) (0.0185::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0763::0.0763) (0.0762::0.0762)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0450::0.0450) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0126::0.0126) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0696::0.0696) (0.0712::0.0712)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0731::0.0731) (0.0707::0.0707)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0392::0.0392) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0341::0.0341) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0315::0.0315) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0194::0.0194) (0.0194::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0456::0.0456) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0289::0.0289) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0516::0.0516) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0362::0.0362) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0853::0.0853) (0.0851::0.0851)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0170::0.0170) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0736::0.0736) (0.0736::0.0736)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0304::0.0304) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0551::0.0551) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0208::0.0208) (0.0208::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0511::0.0511) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0093::0.0093) (0.0093::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0329::0.0329) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0423::0.0423) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0048::0.0048) (0.0049::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0358::0.0358) (0.0357::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0659::0.0659) (0.0658::0.0672)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0281::0.0281) (0.0281::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0230::0.0230) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0452::0.0452) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0609::0.0609) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0393::0.0393) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0287::0.0287) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0323::0.0323) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0440::0.0440) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0458::0.0458) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0344::0.0344) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0163::0.0163) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0312::0.0312) (0.0311::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0587::0.0587) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0459::0.0459) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0408::0.0408) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0355::0.0355) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0463::0.0463) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0586::0.0586) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[20\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0183::0.0183) (0.0183::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0391::0.0391) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0190::0.0190) (0.0190::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0202::0.0202) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0555::0.0555) (0.0555::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0328::0.0328) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0513::0.0513) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0387::0.0387) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0167::0.0167)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0376::0.0376) (0.0376::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0839::0.0839) (0.0838::0.0838)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0530::0.0530) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0459::0.0459) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0116::0.0116) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0586::0.0586) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0316::0.0316) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0358::0.0358) (0.0358::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0179::0.0179) (0.0179::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[1\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0525::0.0525) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0368::0.0368) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0323::0.0323) (0.0323::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0223::0.0223) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0504::0.0504) (0.0513::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0375::0.0375) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0699::0.0699) (0.0698::0.0698)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0726::0.0726) (0.0725::0.0725)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0653::0.0653) (0.0652::0.0652)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0698::0.0698) (0.0697::0.0697)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0712::0.0712) (0.0711::0.0711)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0421::0.0421) (0.0420::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0489::0.0489) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0781::0.0781) (0.0779::0.0779)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0617::0.0617) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0409::0.0409) (0.0408::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0447::0.0447) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0259::0.0259) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0213::0.0213) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0198::0.0198) (0.0198::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0248::0.0248) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0366::0.0366) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0335::0.0335) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0414::0.0414) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0242::0.0242) (0.0242::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0494::0.0494) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0382::0.0382) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0326::0.0326) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0181::0.0181) (0.0181::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0367::0.0367) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0276::0.0276) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0163::0.0163) (0.0163::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0545::0.0545) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0473::0.0473) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0424::0.0424) (0.0423::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0188::0.0188) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0243::0.0243) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0262::0.0262) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0787::0.0787) (0.0785::0.0785)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0046::0.0046) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0267::0.0267) (0.0267::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0165::0.0165) (0.0165::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0241::0.0241) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0500::0.0500) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0369::0.0369) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0002::0.0002) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0416::0.0416) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0531::0.0531) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0488::0.0488) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0307::0.0307) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0311::0.0311) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0359::0.0359) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0471::0.0471) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0221::0.0221) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0596::0.0596) (0.0595::0.0595)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0363::0.0363) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0236::0.0236) (0.0236::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0451::0.0451) (0.0451::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0796::0.0796) (0.0795::0.0795)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0456::0.0456) (0.0455::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0610::0.0610) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0304::0.0304) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0487::0.0487) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0312::0.0312) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0473::0.0473) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[10\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0411::0.0411) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0516::0.0516) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0278::0.0278) (0.0278::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0407::0.0407) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0248::0.0248) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0286::0.0286) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0323::0.0323) (0.0323::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0252::0.0252) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0129::0.0129) (0.0129::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0001::0.0001) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0519::0.0519) (0.0519::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0720::0.0720) (0.0719::0.0719)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0404::0.0404) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0501::0.0501) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0320::0.0320) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0769::0.0769) (0.0768::0.0768)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0149::0.0149) (0.0148::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0452::0.0452) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0683::0.0683) (0.0682::0.0682)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0228::0.0228) (0.0228::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0170::0.0170) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0289::0.0289) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0233::0.0233) (0.0233::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0227::0.0227) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0246::0.0246) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0074::0.0074) (0.0074::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0003::0.0003) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0383::0.0383) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0184::0.0184) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0352::0.0352) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0376::0.0376) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0003::0.0003) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0493::0.0493) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0331::0.0331) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0312::0.0312) (0.0312::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0116::0.0116) (0.0116::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0127::0.0127) (0.0127::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0156::0.0156) (0.0156::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0607::0.0607) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0521::0.0521) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0436::0.0436) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/S0 (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0001::0.0001) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0803::0.0803) (0.0802::0.0823)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0335::0.0335) (0.0335::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0305::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0494::0.0494) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0521::0.0521) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0241::0.0241) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0000::0.0000) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0248::0.0248) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0310::0.0310) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0352::0.0352) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0031::0.0031) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0510::0.0510) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0611::0.0611) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0621::0.0621) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0316::0.0316) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0000::0.0000) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0002::0.0002) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0413::0.0413) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0270::0.0270) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0305::0.0305) (0.0309::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0643::0.0643) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0368::0.0368) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0511::0.0511) (0.0510::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0494::0.0494) (0.0493::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0523::0.0523) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0135::0.0135) (0.0135::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0375::0.0375) (0.0375::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0273::0.0273) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0886::0.0886) (0.0885::0.0885)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0357::0.0357) (0.0357::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0194::0.0194) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0578::0.0578) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0220::0.0220) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0585::0.0585) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0001::0.0001) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6030::0.6030) (0.6795::0.6795)) (IOPATH B X (0.4324::0.4324) (0.5621::0.5621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6071::0.6071) (0.6830::0.6831)) (IOPATH B X (0.4240::0.4240) (0.5526::0.5526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1204::1.1204) (0.7095::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6327::0.6327) (0.5587::0.5587)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3978::0.3978) (0.4117::0.4117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7965::4.7965) (2.2371::2.2373)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.8696::4.8696) (-0.0202::-0.0202) (2.3676::2.3676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1227::1.1227) (0.7105::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8306::0.8306)) (IOPATH D Q (1.1169::1.1169) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6554::0.6554) (0.5721::0.5721)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2971)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5444::4.5446) (2.1304::2.1306)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.6348::4.6348) (-0.0229::-0.0229) (2.2717::2.2717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0005::4.0007) (1.9114::1.9116)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.0860::4.0860) (-0.0193::-0.0193) (2.0454::2.0454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1056::1.1056) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0487::1.0487) (0.8478::0.8478)) (IOPATH D Q (1.1528::1.1528) (0.7320::0.7320)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8852::3.8853) (1.8659::1.8661)) (IOPATH TE_B Z () () (0.3780::0.3780) (3.9623::3.9623) (-0.0147::-0.0147) (1.9917::1.9917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4239::5.4240) (2.4955::2.4957)) (IOPATH TE_B Z () () (0.3800::0.3800) (5.4911::5.4911) (-0.0159::-0.0159) (2.6159::2.6159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1558::0.1558) (0.1636::0.1636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1122::1.1122) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1379::1.1379) (0.7214::0.7214)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9784::3.9784) (1.9055::1.9057)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.0533::4.0533) (-0.0216::-0.0216) (2.0347::2.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4481::4.4483) (2.0909::2.0912)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.5360::4.5360) (-0.0208::-0.0208) (2.2337::2.2337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8899::4.8901) (2.2749::2.2751)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.9539::4.9539) (-0.0123::-0.0123) (2.3961::2.3961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8439::4.8441) (2.2498::2.2500)) (IOPATH TE_B Z () () (0.3679::0.3679) (4.9064::4.9064) (-0.0092::-0.0092) (2.3667::2.3667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1081::1.1081) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2627::4.2628) (2.0220::2.0222)) (IOPATH TE_B Z () () (0.3898::0.3898) (4.3401::4.3401) (-0.0213::-0.0213) (2.1538::2.1538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6933::0.6933) (0.6129::0.6129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2673::6.2674) (2.8401::2.8403)) (IOPATH TE_B Z () () (0.3748::0.3748) (6.3236::6.3236) (-0.0130::-0.0130) (2.9567::2.9567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7562::3.7563) (1.8050::1.8052)) (IOPATH TE_B Z () () (0.3812::0.3812) (3.8342::3.8342) (-0.0165::-0.0165) (1.9301::1.9301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2502::4.2504) (2.0182::2.0184)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.3182::4.3182) (-0.0128::-0.0128) (2.1363::2.1363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1734::4.1735) (1.9826::1.9828)) (IOPATH TE_B Z () () (0.3716::0.3716) (4.2301::4.2301) (-0.0112::-0.0112) (2.0883::2.0883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.0977::1.0977) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1105::1.1105) (0.7011::0.7011)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5154::0.5154) (0.4674::0.4674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5442::0.5442) (0.6200::0.6200)) (IOPATH B X (0.4624::0.4624) (0.5957::0.5957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1413::1.1413) (0.7237::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7484::0.7484)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2193::0.2193) (0.2477::0.2477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1074::1.1074) (0.8853::0.8853)) (IOPATH D Q (1.1876::1.1876) (0.7488::0.7488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3759::4.3760) (2.0670::2.0672)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.4560::4.4560) (-0.0171::-0.0171) (2.1953::2.1953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0869::1.0869) (0.6819::0.6819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8090::3.8091) (1.8320::1.8322)) (IOPATH TE_B Z () () (0.3803::0.3803) (3.8900::3.8900) (-0.0160::-0.0160) (1.9597::1.9597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0365::1.0365) (0.8393::0.8393)) (IOPATH D Q (1.1445::1.1445) (0.7242::0.7268)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6303::0.6303) (0.5572::0.5572)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9812::3.9814) (1.9056::1.9058)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.0650::4.0650) (-0.0150::-0.0150) (2.0358::2.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6644::0.6644) (0.7384::0.7385)) (IOPATH B X (0.4506::0.4506) (0.5787::0.5787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7386::4.7387) (2.2088::2.2090)) (IOPATH TE_B Z () () (0.3983::0.3983) (4.8295::4.8295) (-0.0260::-0.0260) (2.3529::2.3529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1032::1.1032) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1053::1.1053) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3198::6.3198) (2.8671::2.8673)) (IOPATH TE_B Z () () (0.3840::0.3840) (6.3716::6.3716) (-0.0181::-0.0181) (2.9869::2.9869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5569::0.5569) (0.5186::0.5186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1132::1.1132) (0.7066::0.7066)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7295::0.7295)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.0967::1.0967) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.0897::1.0897) (0.6842::0.6842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1113::1.1113) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6721::0.6721) (0.5967::0.5967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0699::5.0700) (2.3495::2.3496)) (IOPATH TE_B Z () () (0.3799::0.3799) (5.1283::5.1283) (-0.0158::-0.0158) (2.4661::2.4661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4070::5.4072) (2.4873::2.4875)) (IOPATH TE_B Z () () (0.3828::0.3828) (5.4786::5.4786) (-0.0174::-0.0174) (2.6136::2.6136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.0912::1.0912) (0.6850::0.6850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8414::4.8416) (2.2536::2.2539)) (IOPATH TE_B Z () () (0.3974::0.3974) (4.9257::4.9257) (-0.0255::-0.0255) (2.3901::2.3901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2219::4.2220) (2.0094::2.0096)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.2818::4.2818) (-0.0180::-0.0180) (2.1282::2.1282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0544::4.0546) (1.9317::1.9319)) (IOPATH TE_B Z () () (0.3734::0.3734) (4.1306::4.1306) (-0.0122::-0.0122) (2.0546::2.0546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.0994::1.0994) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9511::3.9511) (1.8791::1.8791)) (IOPATH TE_B Z () () (0.3074::0.3074) (4.0139::4.0139) (0.0243::0.0243) (1.9695::1.9695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0027::5.0029) (2.3281::2.3284)) (IOPATH TE_B Z () () (0.3994::0.3994) (5.0501::5.0501) (-0.0266::-0.0266) (2.4516::2.4516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7467::3.7469) (1.8074::1.8076)) (IOPATH TE_B Z () () (0.3816::0.3816) (3.8357::3.8357) (-0.0167::-0.0167) (1.9420::1.9420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.0950::1.0950) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8946::0.8946) (0.8276::0.8276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0371::1.0371) (0.8397::0.8397)) (IOPATH D Q (1.1241::1.1241) (0.7102::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0850::5.0851) (2.3547::2.3550)) (IOPATH TE_B Z () () (0.3666::0.3666) (5.1397::5.1397) (-0.0085::-0.0085) (2.4610::2.4610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2418::0.2418) (0.2731::0.2731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5341::4.5343) (2.1263::2.1265)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.6037::4.6037) (-0.0105::-0.0105) (2.2512::2.2512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8339::0.8339)) (IOPATH D Q (1.1081::1.1081) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6765::0.6765) (0.5849::0.5849)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2963::0.2978)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2060::0.2060) (0.2317::0.2317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4441::0.4441) (0.5179::0.5179)) (IOPATH B X (0.5267::0.5267) (0.6662::0.6662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.0922::1.0922) (0.6856::0.6856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7103::0.7103)) (SETUP (negedge D) (negedge GATE) (0.0959::0.0959)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8452::0.8454) (0.7900::0.7900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0401::1.0401) (0.8418::0.8418)) (IOPATH D Q (1.1680::1.1680) (0.7422::0.7477)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7471::0.7471)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5488::1.5488) (1.1478::1.1478)) (IOPATH D Q (1.6333::1.6333) (1.0166::1.0166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1235::1.1235) (0.7142::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1100::0.1100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7860::4.7861) (2.2317::2.2319)) (IOPATH TE_B Z () () (0.3929::0.3929) (4.8687::4.8687) (-0.0230::-0.0230) (2.3702::2.3702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6789::4.6790) (2.1869::2.1871)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.7585::4.7585) (-0.0178::-0.0178) (2.3192::2.3192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6979::4.6980) (2.1958::2.1960)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.7646::4.7646) (-0.0123::-0.0123) (2.3220::2.3220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7738::0.7738) (0.6963::0.6963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1054::1.1054) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3148::4.3149) (2.0385::2.0387)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.3984::4.3984) (-0.0224::-0.0224) (2.1755::2.1755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1479::1.1479) (0.7320::0.7320)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3782::4.3784) (2.0706::2.0708)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.4486::4.4486) (-0.0123::-0.0123) (2.1904::2.1904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0769::5.0769) (2.3535::2.3537)) (IOPATH TE_B Z () () (0.3874::0.3874) (5.1343::5.1343) (-0.0200::-0.0200) (2.4724::2.4724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1173::1.1173) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5515::4.5515) (2.1347::2.1349)) (IOPATH TE_B Z () () (0.4060::0.4060) (4.6493::4.6493) (-0.0302::-0.0302) (2.2863::2.2863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5944::4.5946) (2.1503::2.1505)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.6775::4.6775) (-0.0229::-0.0229) (2.2838::2.2838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2954::4.2956) (2.0345::2.0347)) (IOPATH TE_B Z () () (0.3847::0.3847) (4.3825::4.3825) (-0.0184::-0.0184) (2.1696::2.1696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6977::3.6978) (1.7849::1.7851)) (IOPATH TE_B Z () () (0.3777::0.3777) (3.7798::3.7798) (-0.0146::-0.0146) (1.9120::1.9120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1416::1.1416) (0.7283::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1198::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0999::1.0999) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3807::4.3808) (2.0715::2.0717)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.4400::4.4400) (-0.0140::-0.0140) (2.1818::2.1818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0036::4.0037) (1.9096::1.9098)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.0841::4.0841) (-0.0157::-0.0157) (2.0375::2.0375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7688::0.7688) (0.6742::0.6742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2664::4.2665) (2.0214::2.0216)) (IOPATH TE_B Z () () (0.3691::0.3691) (4.3216::4.3216) (-0.0098::-0.0098) (2.1275::2.1275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3133::4.3134) (2.0432::2.0434)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.3880::4.3880) (-0.0172::-0.0172) (2.1672::2.1672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1280::1.1280) (0.7178::0.7178)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7381::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1159::0.1159)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6680::0.6680) (0.5795::0.5795)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2961)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1120::1.1120) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8311::3.8312) (1.8438::1.8440)) (IOPATH TE_B Z () () (0.3794::0.3794) (3.9141::3.9141) (-0.0155::-0.0155) (1.9750::1.9750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6238::0.6238) (0.6985::0.6985)) (IOPATH B X (0.4102::0.4102) (0.5376::0.5376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1534::1.1569) (0.7378::0.7452)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5771::4.5772) (2.1472::2.1474)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.6507::4.6507) (-0.0174::-0.0174) (2.2818::2.2818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5490::0.5490) (0.5073::0.5073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7050::0.7050) (0.6015::0.6015)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2976::0.2979)) (SETUP (negedge GATE) (posedge CLK) (0.3957::0.3968)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1276::1.1276) (0.7144::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1112::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6073::0.6073) (0.5419::0.5419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5991::0.5991) (0.6741::0.6741)) (IOPATH B X (0.4242::0.4242) (0.5531::0.5531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0837::1.0837) (0.8707::0.8707)) (IOPATH D Q (1.1622::1.1622) (0.7326::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4785::0.4785) (0.5533::0.5533)) (IOPATH B X (0.4583::0.4583) (0.5906::0.5906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6399::3.6400) (1.7635::1.7638)) (IOPATH TE_B Z () () (0.3859::0.3859) (3.7283::3.7283) (-0.0191::-0.0191) (1.8987::1.8987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6272::0.6272) (0.5557::0.5557)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2973::0.3008)) (SETUP (negedge GATE) (posedge CLK) (0.3969::0.3971)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1335::1.1335) (0.7242::0.7242)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6003::0.6003) (0.5487::0.5487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5642::0.5642) (0.5192::0.5192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1251::1.1251) (0.7150::0.7150)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9853::3.9854) (1.9063::1.9065)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.0732::4.0732) (-0.0196::-0.0196) (2.0425::2.0425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.7369::5.7369) (2.6248::2.6248)) (IOPATH TE_B Z () () (0.3000::0.3000) (5.7829::5.7829) (0.0284::0.0284) (2.6953::2.6953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1466::4.1467) (1.9723::1.9725)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.2218::4.2218) (-0.0135::-0.0135) (2.0959::2.0959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0041::6.0042) (2.7363::2.7365)) (IOPATH TE_B Z () () (0.3744::0.3744) (6.0584::6.0584) (-0.0128::-0.0128) (2.8498::2.8498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1310::1.1310) (0.7168::0.7168)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1024::1.1024) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1037::1.1037) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8165::5.8167) (2.6524::2.6526)) (IOPATH TE_B Z () () (0.3840::0.3840) (5.8856::5.8856) (-0.0181::-0.0181) (2.7794::2.7794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5592::4.5593) (2.1352::2.1354)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.6317::4.6317) (-0.0162::-0.0162) (2.2645::2.2645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7972::4.7974) (2.2291::2.2293)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.8597::4.8597) (-0.0119::-0.0119) (2.3443::2.3443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6825::0.6825) (0.6045::0.6045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0355::1.0355) (0.8386::0.8386)) (IOPATH D Q (1.1239::1.1239) (0.7104::0.7104)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7203::0.7203)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1297::1.1297) (0.7135::0.7167)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7345::0.7345)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8435::0.8435) (0.7892::0.7892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0304::4.0305) (1.9298::1.9301)) (IOPATH TE_B Z () () (0.4040::0.4040) (4.0787::4.0787) (-0.0291::-0.0291) (2.0545::2.0545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1351::1.1351) (0.7235::0.7235)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8267::4.8269) (2.2466::2.2468)) (IOPATH TE_B Z () () (0.3774::0.3774) (4.8943::4.8943) (-0.0144::-0.0144) (2.3650::2.3650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2866::5.2867) (2.4351::2.4353)) (IOPATH TE_B Z () () (0.3905::0.3905) (5.3588::5.3588) (-0.0216::-0.0216) (2.5640::2.5640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1868::0.1868) (0.2128::0.2128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6605::5.6605) (2.5967::2.5969)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.7199::5.7199) (-0.0153::-0.0153) (2.7193::2.7193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8306::0.8306)) (IOPATH D Q (1.1353::1.1353) (0.7185::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7724::0.7725) (0.6815::0.6815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5077::5.5078) (2.5358::2.5361)) (IOPATH TE_B Z () () (0.4108::0.4108) (5.5627::5.5627) (-0.0329::-0.0329) (2.6706::2.6706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6601::0.6601) (0.5749::0.5749)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2995::0.3017)) (SETUP (negedge GATE) (posedge CLK) (0.3977::0.3984)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6327::0.6327) (0.5587::0.5587)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2371::0.2371) (0.2660::0.2660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6081::0.6081) (0.6832::0.6832)) (IOPATH B X (0.4625::0.4625) (0.5938::0.5938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1066::1.1066) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4528::4.4529) (2.1021::2.1023)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.5273::4.5273) (-0.0172::-0.0172) (2.2295::2.2295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6090::0.6090) (0.6841::0.6842)) (IOPATH B X (0.4060::0.4060) (0.5333::0.5333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0963::1.0963) (0.8784::0.8784)) (IOPATH D Q (1.1763::1.1763) (0.7417::0.7417)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6497::0.6497) (0.5688::0.5688)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2962::0.2988)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3965)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2446::0.2446) (0.2766::0.2766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4767::0.4767) (0.5501::0.5501)) (IOPATH B X (0.4296::0.4296) (0.5568::0.5568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2097::4.2098) (2.0013::2.0015)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.2948::4.2948) (-0.0209::-0.0209) (2.1367::2.1367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1014::1.1014) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8368::0.8368)) (IOPATH D Q (1.1173::1.1173) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3636::4.3637) (2.0635::2.0638)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.4406::4.4406) (-0.0136::-0.0136) (2.1885::2.1885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2265::0.2265) (0.2557::0.2557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6170::0.6170) (0.5505::0.5505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1141::1.1141) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1107::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8306::0.8306)) (IOPATH D Q (1.1012::1.1012) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0221::4.0221) (1.9248::1.9250)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.0955::4.0955) (-0.0181::-0.0181) (2.0519::2.0519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9984::4.9985) (2.3200::2.3202)) (IOPATH TE_B Z () () (0.3630::0.3630) (5.0413::5.0413) (-0.0064::-0.0064) (2.4252::2.4252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1124::1.1124) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7080::4.7082) (2.1995::2.1997)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.7890::4.7890) (-0.0184::-0.0184) (2.3306::2.3306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5557::4.5557) (2.1379::2.1381)) (IOPATH TE_B Z () () (0.3970::0.3970) (4.6345::4.6345) (-0.0253::-0.0253) (2.2742::2.2742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5346::4.5346) (2.1290::2.1292)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.5877::4.5877) (-0.0166::-0.0166) (2.2460::2.2460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8682::0.8684) (0.7986::0.7987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1048::1.1048) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9907::3.9908) (1.9070::1.9073)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.0707::4.0707) (-0.0176::-0.0176) (2.0354::2.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8227::0.8227)) (IOPATH D Q (1.1376::1.1376) (0.7220::0.7226)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8334::3.8335) (1.8406::1.8408)) (IOPATH TE_B Z () () (0.3715::0.3715) (3.9119::3.9119) (-0.0112::-0.0112) (1.9655::1.9655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8127::3.8128) (1.8351::1.8354)) (IOPATH TE_B Z () () (0.3895::0.3895) (3.9049::3.9049) (-0.0211::-0.0211) (1.9754::1.9754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7565::0.7565) (0.6548::0.6548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2000::5.2001) (2.4025::2.4027)) (IOPATH TE_B Z () () (0.3947::0.3947) (5.2840::5.2840) (-0.0240::-0.0240) (2.5412::2.5412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3862::4.3863) (2.0744::2.0746)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.4387::4.4387) (-0.0082::-0.0082) (2.1781::2.1781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7868::3.7868) (1.8105::1.8105)) (IOPATH TE_B Z () () (0.3033::0.3033) (3.8482::3.8482) (0.0265::0.0265) (1.9003::1.9003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1133::1.1133) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2167::0.2167) (0.2438::0.2438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1228::1.1228) (0.7094::0.7094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4506::0.4506) (0.5256::0.5256)) (IOPATH B X (0.4241::0.4241) (0.5531::0.5531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5299::0.5299) (0.6050::0.6051)) (IOPATH B X (0.4311::0.4311) (0.5600::0.5600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1470::1.1470) (0.7272::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7446::0.7446)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6877::0.6877) (0.5915::0.5915)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3020::0.3044)) (SETUP (negedge GATE) (posedge CLK) (0.3992::0.3998)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0649::1.0649) (0.8590::0.8590)) (IOPATH D Q (1.1529::1.1529) (0.7299::0.7299)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1323::1.1323) (0.7196::0.7196)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1168::0.1168)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7636::4.7636) (2.2196::2.2198)) (IOPATH TE_B Z () () (0.4057::0.4057) (4.8527::4.8527) (-0.0300::-0.0300) (2.3642::2.3642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1318::1.1350) (0.7216::0.7288)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4959::4.4960) (2.1138::2.1140)) (IOPATH TE_B Z () () (0.4022::0.4022) (4.5879::4.5878) (-0.0281::-0.0281) (2.2607::2.2607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1715::0.1715) (0.1874::0.1874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1224::1.1224) (0.7078::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9101::3.9103) (1.8700::1.8703)) (IOPATH TE_B Z () () (0.3772::0.3772) (3.9886::3.9886) (-0.0143::-0.0143) (1.9954::1.9954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9383::3.9384) (1.8870::1.8872)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.0356::4.0356) (-0.0229::-0.0229) (2.0308::2.0308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7881::3.7883) (1.8239::1.8241)) (IOPATH TE_B Z () () (0.3755::0.3755) (3.8670::3.8670) (-0.0134::-0.0134) (1.9488::1.9488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4327::4.4328) (2.0914::2.0916)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.5003::4.5003) (-0.0135::-0.0135) (2.2094::2.2094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0977::1.0977) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1209::1.1209) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5600::0.5600) (0.5265::0.5265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1193::6.1193) (2.7853::2.7855)) (IOPATH TE_B Z () () (0.3860::0.3860) (6.1801::6.1801) (-0.0192::-0.0192) (2.9088::2.9088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5741::0.5741) (0.5290::0.5292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1339::1.1339) (0.7214::0.7214)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6558::4.6560) (2.1747::2.1750)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.7239::4.7239) (-0.0121::-0.0121) (2.2982::2.2982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0484::1.0484) (0.8476::0.8476)) (IOPATH D Q (1.1324::1.1324) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8584::4.8585) (2.2638::2.2640)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.9281::4.9281) (-0.0165::-0.0165) (2.3882::2.3882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1754::5.1755) (2.3916::2.3918)) (IOPATH TE_B Z () () (0.3908::0.3908) (5.2461::5.2461) (-0.0218::-0.0218) (2.5182::2.5182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7261::0.7264) (0.6406::0.6426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3589::4.3590) (2.0626::2.0627)) (IOPATH TE_B Z () () (0.4064::0.4064) (4.4441::4.4441) (-0.0304::-0.0304) (2.2017::2.2017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0961::1.0961) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0426::1.0426) (0.8436::0.8436)) (IOPATH D Q (1.1244::1.1244) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6755::0.6755) (0.5839::0.5839)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2964::0.2988)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1561::0.1561) (0.1592::0.1592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1299::1.1325) (0.7206::0.7269)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2748::5.2750) (2.4432::2.4436)) (IOPATH TE_B Z () () (0.4108::0.4108) (5.2951::5.2951) (-0.0329::-0.0329) (2.5590::2.5590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1903::5.1903) (2.3972::2.3974)) (IOPATH TE_B Z () () (0.4209::0.4209) (5.2890::5.2890) (-0.0385::-0.0385) (2.5593::2.5593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1533::1.1559) (0.7396::0.7449)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1307)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5211::0.5211) (0.5967::0.5967)) (IOPATH B X (0.4166::0.4166) (0.5452::0.5452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1018::1.1018) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6968::4.6970) (2.1957::2.1960)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.7796::4.7796) (-0.0192::-0.0192) (2.3306::2.3306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5323::4.5324) (2.1281::2.1283)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.5997::4.5997) (-0.0106::-0.0106) (2.2531::2.2531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6389::1.6389) (1.2006::1.2006)) (IOPATH D Q (1.7251::1.7251) (1.0708::1.0708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4703::0.4703) (0.5421::0.5421)) (IOPATH B X (0.4301::0.4301) (0.5554::0.5554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8317::0.8317) (0.7703::0.7703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1064::1.1064) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1204::1.1204) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7251::0.7251)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2768::4.2770) (2.0281::2.0283)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.3592::4.3592) (-0.0178::-0.0178) (2.1602::2.1602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1030::1.1030) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0801::4.0802) (1.9457::1.9459)) (IOPATH TE_B Z () () (0.3960::0.3960) (4.1777::4.1777) (-0.0247::-0.0247) (2.0912::2.0912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0948::1.0948) (0.6877::0.6877)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8632::4.8633) (2.2647::2.2649)) (IOPATH TE_B Z () () (0.3654::0.3654) (4.9131::4.9131) (-0.0078::-0.0078) (2.3748::2.3748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8498::4.8499) (2.2573::2.2575)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.9328::4.9328) (-0.0191::-0.0191) (2.3932::2.3932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0371::1.0371) (0.8397::0.8397)) (IOPATH D Q (1.1332::1.1332) (0.7197::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6396::4.6397) (2.1722::2.1724)) (IOPATH TE_B Z () () (0.4159::0.4159) (4.7088::4.7088) (-0.0357::-0.0357) (2.3118::2.3118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7462::0.7462) (0.6638::0.6638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2166::1.2166) (2.2848::2.2848)) (IOPATH A1 X (1.2486::1.2486) (2.3263::2.3263)) (IOPATH A2 X (1.2459::1.2459) (2.2905::2.2905)) (IOPATH A3 X (1.2211::1.2211) (2.2910::2.2910)) (IOPATH (posedge S0) X (1.3531::1.3531) (2.6255::2.6255)) (IOPATH (negedge S0) X (1.6551::1.6551) (2.2922::2.2922)) (IOPATH (posedge S1) X (1.0744::1.0744) (1.7449::1.7449)) (IOPATH (negedge S1) X (1.2480::1.2480) (1.5297::1.5297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7797::3.7799) (1.8200::1.8203)) (IOPATH TE_B Z () () (0.3780::0.3780) (3.8623::3.8623) (-0.0147::-0.0147) (1.9501::1.9501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8273::0.8273)) (IOPATH D Q (1.1002::1.1002) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8756::3.8756) (1.8628::1.8630)) (IOPATH TE_B Z () () (0.3990::0.3990) (3.9690::3.9690) (-0.0263::-0.0263) (2.0068::2.0068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4248::5.4249) (2.4937::2.4939)) (IOPATH TE_B Z () () (0.3673::0.3673) (5.4771::5.4771) (-0.0089::-0.0089) (2.5992::2.5992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7317::3.7319) (1.8006::1.8008)) (IOPATH TE_B Z () () (0.3762::0.3762) (3.8083::3.8083) (-0.0137::-0.0137) (1.9237::1.9237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0999::1.0999) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2480::5.2482) (2.4164::2.4166)) (IOPATH TE_B Z () () (0.3680::0.3680) (5.3060::5.3060) (-0.0092::-0.0092) (2.5274::2.5274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4918::4.4920) (2.1084::2.1086)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.5586::4.5586) (-0.0152::-0.0152) (2.2319::2.2319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1410::4.1411) (1.9714::1.9716)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.2103::4.2103) (-0.0132::-0.0132) (2.0915::2.0915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4346::4.4347) (2.0860::2.0862)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.4981::4.4981) (-0.0120::-0.0120) (2.2062::2.2062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8197::0.8200) (0.7167::0.7187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6512::0.6512) (0.5696::0.5696)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0504::1.0504) (0.8490::0.8490)) (IOPATH D Q (1.1327::1.1327) (0.7138::0.7138)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7552::3.7554) (1.8094::1.8096)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.8448::3.8448) (-0.0183::-0.0183) (1.9444::1.9444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7241::0.7242) (0.5771::0.5818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7831::0.7832) (0.7118::0.7118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0499::1.0499) (0.8487::0.8487)) (IOPATH D Q (1.1912::1.1912) (0.7608::0.7646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1280)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2028::0.2028) (0.2244::0.2244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.0976::1.0976) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0432::1.0432) (0.8440::0.8440)) (IOPATH D Q (1.1557::1.1557) (0.7321::0.7360)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7366::0.7366)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4913::0.4913) (0.5662::0.5662)) (IOPATH B X (0.4441::0.4441) (0.5749::0.5749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2604::0.2604) (0.2989::0.2989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7713::0.7713) (0.6942::0.6942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1006::1.1006) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7256::3.7257) (1.7995::1.7997)) (IOPATH TE_B Z () () (0.3851::0.3851) (3.8103::3.8103) (-0.0187::-0.0187) (1.9314::1.9314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0479::1.0479) (0.8473::0.8473)) (IOPATH D Q (1.1373::1.1373) (0.7208::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7377::0.7438) (0.5308::0.5414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1411::1.1411) (0.7224::0.7259)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7392::0.7392)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8918::3.8919) (1.8663::1.8665)) (IOPATH TE_B Z () () (0.3845::0.3845) (3.9796::3.9796) (-0.0184::-0.0184) (2.0012::2.0012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4824::4.4824) (2.1120::2.1122)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.5529::4.5529) (-0.0201::-0.0201) (2.2390::2.2390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7543::5.7544) (2.6327::2.6329)) (IOPATH TE_B Z () () (0.3960::0.3960) (5.8284::5.8284) (-0.0247::-0.0247) (2.7669::2.7669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1056::1.1056) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0403::4.0405) (1.9286::1.9288)) (IOPATH TE_B Z () () (0.4070::0.4070) (4.1454::4.1454) (-0.0308::-0.0308) (2.0816::2.0816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1365::1.1365) (0.7228::0.7228)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1064::1.1064) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1242::1.1242) (0.7148::0.7148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2846::1.2846) (2.3428::2.3428)) (IOPATH A1 X (1.3053::1.3053) (2.3763::2.3763)) (IOPATH A2 X (1.2858::1.2858) (2.3292::2.3292)) (IOPATH A3 X (1.2633::1.2633) (2.3313::2.3313)) (IOPATH (posedge S0) X (1.4082::1.4082) (2.6742::2.6742)) (IOPATH (negedge S0) X (1.7095::1.7095) (2.3404::2.3404)) (IOPATH (posedge S1) X (1.1286::1.1286) (1.7928::1.7928)) (IOPATH (negedge S1) X (1.3024::1.3024) (1.5779::1.5779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8378::4.8379) (2.2492::2.2494)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.8999::4.8999) (-0.0120::-0.0120) (2.3686::2.3686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5851::4.5852) (2.1490::2.1492)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.6570::4.6570) (-0.0197::-0.0197) (2.2813::2.2813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0838::5.0838) (2.3569::2.3571)) (IOPATH TE_B Z () () (0.3892::0.3892) (5.1453::5.1453) (-0.0210::-0.0210) (2.4776::2.4776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8248::0.8248)) (IOPATH D Q (1.0999::1.0999) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1044::1.1044) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6629::0.6629) (0.5765::0.5765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9095::3.9096) (1.8777::1.8780)) (IOPATH TE_B Z () () (0.4031::0.4031) (3.9671::3.9671) (-0.0286::-0.0286) (2.0042::2.0042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7536::4.7538) (2.2185::2.2187)) (IOPATH TE_B Z () () (0.3777::0.3777) (4.8250::4.8250) (-0.0146::-0.0146) (2.3417::2.3417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8364::0.8364)) (IOPATH D Q (1.1219::1.1219) (0.7079::0.7079)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6759::0.6759) (0.5845::0.5845)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2951::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1065::1.1065) (0.6962::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6851::0.6851) (0.5900::0.5900)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0972::1.0972) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2579::5.2580) (2.4287::2.4289)) (IOPATH TE_B Z () () (0.4018::0.4018) (5.3174::5.3174) (-0.0279::-0.0279) (2.5607::2.5607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1439::1.1439) (0.7260::0.7274)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7437::0.7437)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1202::1.1202) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.1266::1.1320) (0.7178::0.7287)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2915::6.2917) (2.9137::2.9143)) (IOPATH TE_B Z () () (0.6031::0.6031) (6.3303::6.3303) (-0.1654::-0.1654) (3.1246::3.1246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.0960::1.0960) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2230::0.2230) (0.2519::0.2519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8215::0.8215)) (IOPATH D Q (1.1373::1.1373) (0.7281::0.7281)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1225::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1285::1.1285) (0.7125::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0355::1.0355) (0.8386::0.8386)) (IOPATH D Q (1.1194::1.1194) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7618::3.7619) (1.8145::1.8147)) (IOPATH TE_B Z () () (0.3868::0.3868) (3.8413::3.8413) (-0.0196::-0.0196) (1.9438::1.9438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1930::0.1930) (0.2188::0.2188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1190::1.1190) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1142::1.1142) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0948::1.0948) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8340::0.8340)) (IOPATH D Q (1.1425::1.1425) (0.7265::0.7265)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7374::0.7374)) (SETUP (negedge D) (negedge GATE) (0.1147::0.1147)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1111::1.1111) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1104::1.1104) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2834::1.2834) (2.3421::2.3421)) (IOPATH A1 X (1.3047::1.3047) (2.3761::2.3761)) (IOPATH A2 X (1.2993::1.2993) (2.3382::2.3382)) (IOPATH A3 X (1.2657::1.2657) (2.3330::2.3330)) (IOPATH (posedge S0) X (1.4088::1.4088) (2.6746::2.6746)) (IOPATH (negedge S0) X (1.7101::1.7101) (2.3409::2.3409)) (IOPATH (posedge S1) X (1.1293::1.1293) (1.7933::1.7933)) (IOPATH (negedge S1) X (1.3031::1.3031) (1.5784::1.5784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8812::4.8813) (2.2708::2.2710)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.9384::4.9384) (-0.0191::-0.0191) (2.3908::2.3908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0307::1.0307) (0.8353::0.8353)) (IOPATH D Q (1.1485::1.1485) (0.7287::0.7306)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7402::0.7402)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1163)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9149::3.9150) (1.8780::1.8782)) (IOPATH TE_B Z () () (0.3776::0.3776) (3.9919::3.9919) (-0.0146::-0.0146) (2.0034::2.0034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0439::1.0439) (0.8445::0.8445)) (IOPATH D Q (1.1438::1.1438) (0.7226::0.7254)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8182::4.8183) (2.2432::2.2434)) (IOPATH TE_B Z () () (0.3668::0.3668) (4.8727::4.8727) (-0.0085::-0.0085) (2.3546::2.3546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6573::0.6573) (0.5898::0.5898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1107::1.1107) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9336::3.9336) (1.8718::1.8718)) (IOPATH TE_B Z () () (0.3196::0.3196) (4.0117::4.0118) (0.0175::0.0175) (1.9783::1.9784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6998::0.6998) (0.6016::0.6016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8255::3.8256) (1.8400::1.8403)) (IOPATH TE_B Z () () (0.3960::0.3960) (3.9214::3.9214) (-0.0247::-0.0247) (1.9837::1.9837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1888::4.1888) (1.9883::1.9885)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.2530::4.2530) (-0.0157::-0.0157) (2.1058::2.1058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4748::5.4749) (2.5157::2.5159)) (IOPATH TE_B Z () () (0.3668::0.3668) (5.5230::5.5230) (-0.0085::-0.0085) (2.6218::2.6218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8738::0.8738) (0.8147::0.8147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8213::0.8213)) (IOPATH D Q (1.1176::1.1176) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7211::0.7211) (0.6327::0.6327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1053::4.1054) (1.9558::1.9560)) (IOPATH TE_B Z () () (0.3670::0.3670) (4.1655::4.1655) (-0.0087::-0.0087) (2.0660::2.0660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1693::1.1693) (0.7452::0.7486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7646::0.7646)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1331)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8190::3.8191) (1.8348::1.8350)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.8999::3.8999) (-0.0175::-0.0175) (1.9637::1.9637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0110::4.0111) (1.9178::1.9180)) (IOPATH TE_B Z () () (0.4023::0.4023) (4.1051::4.1051) (-0.0282::-0.0282) (2.0645::2.0645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7530::4.7532) (2.2138::2.2140)) (IOPATH TE_B Z () () (0.3688::0.3688) (4.8162::4.8162) (-0.0097::-0.0097) (2.3316::2.3316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2133::0.2133) (0.2411::0.2411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1044::1.1044) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3722::5.3724) (2.4735::2.4737)) (IOPATH TE_B Z () () (0.3744::0.3744) (5.4360::5.4360) (-0.0128::-0.0128) (2.5910::2.5910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5384::4.5385) (2.1270::2.1272)) (IOPATH TE_B Z () () (0.3746::0.3746) (4.6070::4.6070) (-0.0129::-0.0129) (2.2536::2.2536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3242::5.3243) (2.4516::2.4518)) (IOPATH TE_B Z () () (0.3755::0.3755) (5.3764::5.3764) (-0.0134::-0.0134) (2.5619::2.5619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9233::3.9234) (1.8813::1.8815)) (IOPATH TE_B Z () () (0.3905::0.3905) (4.0023::4.0023) (-0.0217::-0.0217) (2.0132::2.0132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.6057::1.6057) (1.3628::1.3628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1318::1.1318) (0.7149::0.7182)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1628::1.1628) (0.7411::0.7439)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0928::1.0928) (0.8762::0.8762)) (IOPATH D Q (1.1768::1.1768) (0.7431::0.7431)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6792::0.6792) (0.5727::0.5727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7933::0.7933) (0.7257::0.7257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6032::4.6033) (2.1681::2.1685)) (IOPATH TE_B Z () () (0.4388::0.4388) (4.6626::4.6626) (-0.0484::-0.0484) (2.3105::2.3105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7979::3.7981) (1.8295::1.8297)) (IOPATH TE_B Z () () (0.3870::0.3870) (3.8874::3.8874) (-0.0197::-0.0197) (1.9660::1.9660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1302::1.1302) (0.7205::0.7205)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0369::1.0369) (0.8396::0.8396)) (IOPATH D Q (1.1605::1.1605) (0.7424::0.7424)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7441::0.7441)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6643::0.6643) (0.5774::0.5774)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2940::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0856::1.0856) (0.6800::0.6800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2884::4.2885) (2.0303::2.0305)) (IOPATH TE_B Z () () (0.3810::0.3811) (4.3699::4.3699) (-0.0164::-0.0164) (2.1624::2.1624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4073::4.4074) (2.0822::2.0824)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.4762::4.4762) (-0.0137::-0.0137) (2.2017::2.2017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1205::4.1206) (1.9656::1.9658)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.1735::4.1735) (-0.0172::-0.0172) (2.0762::2.0762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6569::0.6569) (0.5733::0.5733)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2358::1.2358) (2.3004::2.3004)) (IOPATH A1 X (1.2689::1.2689) (2.3421::2.3421)) (IOPATH A2 X (1.2397::1.2397) (2.2889::2.2889)) (IOPATH A3 X (1.2234::1.2234) (2.2950::2.2950)) (IOPATH (posedge S0) X (1.3623::1.3623) (2.6341::2.6341)) (IOPATH (negedge S0) X (1.6642::1.6642) (2.3006::2.3006)) (IOPATH (posedge S1) X (1.0834::1.0834) (1.7532::1.7532)) (IOPATH (negedge S1) X (1.2571::1.2571) (1.5381::1.5381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8078::4.8078) (2.2396::2.2398)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.8831::4.8831) (-0.0240::-0.0240) (2.3725::2.3725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3643::4.3644) (2.0659::2.0662)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.4334::4.4334) (-0.0172::-0.0172) (2.1874::2.1874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6861::0.6861) (0.5883::0.5883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7182::4.7183) (2.2039::2.2041)) (IOPATH TE_B Z () () (0.3882::0.3882) (4.7903::4.7903) (-0.0204::-0.0204) (2.3281::2.3349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1475::1.1475) (0.7314::0.7314)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1709::4.1711) (1.9808::1.9810)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.2521::4.2521) (-0.0166::-0.0166) (2.1092::2.1092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8409::4.8410) (2.2534::2.2536)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.9169::4.9169) (-0.0172::-0.0172) (2.3798::2.3798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2225::4.2226) (2.0023::2.0025)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.2849::4.2849) (-0.0128::-0.0128) (2.1179::2.1180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7579::4.7580) (2.2141::2.2143)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.8289::4.8289) (-0.0154::-0.0154) (2.3373::2.3373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8252::0.8252)) (IOPATH D Q (1.0989::1.0989) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1957::0.1957) (0.2219::0.2219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1195::1.1195) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7291::0.7291)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1041::1.1041) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6377::0.6377) (0.5225::0.5225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1145::1.1145) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1083::1.1083) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4060::5.4062) (2.4987::2.4991)) (IOPATH TE_B Z () () (0.4562::0.4562) (5.4666::5.4666) (-0.0580::-0.0580) (2.6576::2.6576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3148::5.3149) (2.4588::2.4592)) (IOPATH TE_B Z () () (0.3989::0.3989) (5.3422::5.3422) (-0.0263::-0.0263) (2.5724::2.5724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1571::1.1571) (0.7347::0.7386)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8190::3.8191) (1.8370::1.8372)) (IOPATH TE_B Z () () (0.3827::0.3827) (3.8974::3.8974) (-0.0174::-0.0174) (1.9639::1.9639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6332::0.6332) (0.5641::0.5641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8280::0.8280)) (IOPATH D Q (1.1506::1.1506) (0.7300::0.7359)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1232)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3111::4.3112) (2.0374::2.0376)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.4024::4.4024) (-0.0244::-0.0244) (2.1802::2.1802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6212::0.6212) (0.6968::0.6968)) (IOPATH B X (0.4106::0.4106) (0.5380::0.5380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.0017::1.0017) (0.8958::0.8958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1218::1.1256) (0.7135::0.7211)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1174::1.1174) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3608::0.3614) (0.3441::0.3489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1234::1.1264) (0.7152::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7387)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0930::1.0930) (0.6875::0.6875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1065::1.1065) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1055::1.1055) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2875::1.2875) (2.3463::2.3463)) (IOPATH A1 X (1.3152::1.3152) (2.3845::2.3845)) (IOPATH A2 X (1.3060::1.3060) (2.3441::2.3441)) (IOPATH A3 X (1.2779::1.2779) (2.3425::2.3425)) (IOPATH (posedge S0) X (1.4147::1.4147) (2.6800::2.6800)) (IOPATH (negedge S0) X (1.7159::1.7159) (2.3462::2.3462)) (IOPATH (posedge S1) X (1.1350::1.1350) (1.7986::1.7986)) (IOPATH (negedge S1) X (1.3088::1.3088) (1.5838::1.5838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5533::0.5533) (0.4986::0.4986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1190::1.1190) (0.7105::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1057::1.1057) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2715::4.2716) (2.0314::2.0316)) (IOPATH TE_B Z () () (0.4081::0.4081) (4.3272::4.3272) (-0.0314::-0.0314) (2.1627::2.1627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6175::0.6178) (0.5517::0.5555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1194::1.1194) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2369::0.2369) (0.2698::0.2698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1014::5.1015) (2.3575::2.3577)) (IOPATH TE_B Z () () (0.3909::0.3909) (5.1777::5.1777) (-0.0219::-0.0219) (2.4877::2.4877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6850::4.6851) (2.1887::2.1890)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.7469::4.7469) (-0.0138::-0.0138) (2.3080::2.3080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0515::5.0516) (2.3456::2.3458)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.1024::5.1024) (-0.0121::-0.0121) (2.4585::2.4585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6999::3.7000) (1.7903::1.7905)) (IOPATH TE_B Z () () (0.3813::0.3813) (3.7848::3.7848) (-0.0166::-0.0166) (1.9253::1.9253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0325::1.0325) (0.8365::0.8365)) (IOPATH D Q (1.1691::1.1691) (0.7440::0.7495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7529::0.7529)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1261)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8889::3.8890) (1.8646::1.8648)) (IOPATH TE_B Z () () (0.3763::0.3763) (3.9613::3.9613) (-0.0138::-0.0138) (1.9854::1.9854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8881::4.8883) (2.2735::2.2737)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.9475::4.9475) (-0.0128::-0.0128) (2.3864::2.3864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6214::3.6215) (1.7558::1.7560)) (IOPATH TE_B Z () () (0.3889::0.3889) (3.7069::3.7069) (-0.0208::-0.0208) (1.8885::1.8885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1552::5.1554) (2.3857::2.3859)) (IOPATH TE_B Z () () (0.3666::0.3666) (5.2116::5.2116) (-0.0085::-0.0085) (2.4933::2.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2011::4.2011) (1.9954::1.9956)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.2609::4.2609) (-0.0116::-0.0116) (2.1080::2.1080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6815::3.6817) (1.7816::1.7818)) (IOPATH TE_B Z () () (0.3877::0.3877) (3.7690::3.7690) (-0.0201::-0.0201) (1.9162::1.9162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.1416::1.1441) (0.7303::0.7359)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1243)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4981::4.4982) (2.1127::2.1129)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.5801::4.5801) (-0.0174::-0.0174) (2.2520::2.2520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1637::0.1637) (0.1700::0.1700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1542::1.1542) (0.7318::0.7405)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1287)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.0931::1.0931) (0.6859::0.6859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0997::1.0997) (0.8805::0.8805)) (IOPATH D Q (1.1844::1.1844) (0.7476::0.7476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1335::1.1335) (0.7224::0.7224)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1100::1.1100) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8422::0.8422) (0.7799::0.7799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7280::5.7281) (2.6184::2.6186)) (IOPATH TE_B Z () () (0.3840::0.3840) (5.7935::5.7935) (-0.0181::-0.0181) (2.7448::2.7448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6294::0.6294) (0.7039::0.7039)) (IOPATH B X (0.4172::0.4172) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1215::1.1215) (0.7125::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1098::0.1098)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.0939::1.0939) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0570::1.0570) (0.8536::0.8536)) (IOPATH D Q (1.1438::1.1438) (0.7239::0.7239)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6703::0.6703) (0.5809::0.5809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2913::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5939::0.5939) (0.6702::0.6702)) (IOPATH B X (0.4063::0.4063) (0.5337::0.5337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8807::3.8809) (1.8629::1.8632)) (IOPATH TE_B Z () () (0.3786::0.3786) (3.9606::3.9606) (-0.0151::-0.0151) (1.9898::1.9898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5328::0.5328) (0.4954::0.4954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4560::4.4561) (2.0956::2.0958)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.5232::4.5232) (-0.0116::-0.0116) (2.2209::2.2209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0464::1.0464) (0.8462::0.8462)) (IOPATH D Q (1.1379::1.1379) (0.7171::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2453::1.2453) (2.3079::2.3079)) (IOPATH A1 X (1.2730::1.2730) (2.3458::2.3458)) (IOPATH A2 X (1.2646::1.2646) (2.3060::2.3060)) (IOPATH A3 X (1.2218::1.2218) (2.2951::2.2951)) (IOPATH (posedge S0) X (1.3661::1.3661) (2.6375::2.6375)) (IOPATH (negedge S0) X (1.6679::1.6679) (2.3040::2.3040)) (IOPATH (posedge S1) X (1.0872::1.0872) (1.7567::1.7567)) (IOPATH (negedge S1) X (1.2608::1.2608) (1.5416::1.5416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2488::4.2489) (2.0147::2.0149)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.3287::4.3287) (-0.0162::-0.0162) (2.1423::2.1423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8308::0.8308)) (IOPATH D Q (1.1161::1.1161) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.3352::1.3352) (1.1410::1.1410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2741::6.2742) (2.8455::2.8457)) (IOPATH TE_B Z () () (0.3868::0.3868) (6.3367::6.3367) (-0.0196::-0.0196) (2.9702::2.9702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1325::4.1325) (1.9659::1.9660)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.1955::4.1955) (-0.0196::-0.0196) (2.0839::2.0839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0875::1.0875) (0.6827::0.6827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7631::3.7632) (1.8125::1.8127)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.8345::3.8345) (-0.0128::-0.0128) (1.9317::1.9317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2463::4.2464) (2.0144::2.0147)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.3211::4.3211) (-0.0156::-0.0156) (2.1388::2.1388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0818::1.0818) (0.8694::0.8694)) (IOPATH D Q (1.1648::1.1648) (0.7367::0.7367)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0258::4.0259) (1.9245::1.9247)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.1053::4.1053) (-0.0189::-0.0189) (2.0550::2.0550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6450::4.6451) (2.1724::2.1726)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.7271::4.7271) (-0.0225::-0.0225) (2.3066::2.3066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4099::4.4101) (2.0821::2.0823)) (IOPATH TE_B Z () () (0.3751::0.3751) (4.4864::4.4864) (-0.0132::-0.0132) (2.2073::2.2073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1734::4.1736) (1.9856::1.9859)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.2348::4.2348) (-0.0102::-0.0102) (2.0941::2.0941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1610::5.1612) (2.3875::2.3877)) (IOPATH TE_B Z () () (0.3774::0.3774) (5.2264::5.2264) (-0.0144::-0.0144) (2.5063::2.5063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8215::0.8215)) (IOPATH D Q (1.1345::1.1345) (0.7232::0.7232)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1198::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0417::1.0417) (0.8429::0.8429)) (IOPATH D Q (1.1248::1.1248) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1158::1.1158) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1699::4.1700) (1.9849::1.9851)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.2441::4.2441) (-0.0172::-0.0172) (2.1097::2.1097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2233::0.2233) (0.2507::0.2507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8616::5.8618) (2.6856::2.6859)) (IOPATH TE_B Z () () (0.3985::0.3985) (5.8903::5.8903) (-0.0261::-0.0261) (2.8022::2.8022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8275::0.8275)) (IOPATH D Q (1.1043::1.1043) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7402::4.7403) (2.2095::2.2097)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.8155::4.8155) (-0.0174::-0.0174) (2.3384::2.3384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1071::1.1071) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.1130::1.1130) (0.7037::0.7037)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8010::0.8013) (0.7008::0.7047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5930::0.5933) (0.5292::0.5312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6467::0.6467) (0.5673::0.5673)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9999::4.0000) (1.9111::1.9113)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.0802::4.0802) (-0.0182::-0.0182) (2.0377::2.0377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0403::1.0403) (0.8420::0.8420)) (IOPATH D Q (1.1216::1.1216) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1324::1.1324) (0.7178::0.7204)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7432::0.7432)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1186)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5178::0.5178) (0.4833::0.4833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6127::0.6127) (0.6874::0.6874)) (IOPATH B X (0.4417::0.4417) (0.5700::0.5700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5452::0.5452) (0.6205::0.6205)) (IOPATH B X (0.4283::0.4283) (0.5578::0.5578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0694::1.0694) (0.8618::0.8618)) (IOPATH D Q (1.1565::1.1565) (0.7329::0.7329)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0602::5.0604) (2.3457::2.3459)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.1379::5.1379) (-0.0195::-0.0195) (2.4760::2.4760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2292::1.2292) (2.2961::2.2961)) (IOPATH A1 X (1.2562::1.2562) (2.3341::2.3341)) (IOPATH A2 X (1.2610::1.2610) (2.3030::2.3030)) (IOPATH A3 X (1.2204::1.2204) (2.2934::2.2934)) (IOPATH (posedge S0) X (1.3636::1.3636) (2.6353::2.6353)) (IOPATH (negedge S0) X (1.6655::1.6655) (2.3018::2.3018)) (IOPATH (posedge S1) X (1.0847::1.0847) (1.7544::1.7544)) (IOPATH (negedge S1) X (1.2583::1.2583) (1.5393::1.5393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1070::1.1070) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1053::1.1053) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6780::4.6781) (2.1846::2.1848)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.7382::4.7382) (-0.0102::-0.0102) (2.3014::2.3014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0195::5.0197) (2.3362::2.3365)) (IOPATH TE_B Z () () (0.4038::0.4038) (5.0535::5.0535) (-0.0290::-0.0290) (2.4552::2.4552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1370::1.1370) (0.7230::0.7230)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.0895::1.0895) (0.6831::0.6831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7471::3.7472) (1.8052::1.8054)) (IOPATH TE_B Z () () (0.3820::0.3820) (3.8270::3.8270) (-0.0170::-0.0170) (1.9322::1.9322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8524::3.8524) (1.8540::1.8542)) (IOPATH TE_B Z () () (0.3862::0.3862) (3.9225::3.9225) (-0.0193::-0.0193) (1.9797::1.9797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1891::0.1891) (0.2137::0.2137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0841::5.0843) (2.3545::2.3548)) (IOPATH TE_B Z () () (0.3842::0.3842) (5.1614::5.1614) (-0.0182::-0.0182) (2.4834::2.4834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2996::5.2998) (2.4396::2.4398)) (IOPATH TE_B Z () () (0.3661::0.3661) (5.3515::5.3515) (-0.0082::-0.0082) (2.5449::2.5449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0357::1.0357) (0.8387::0.8387)) (IOPATH D Q (1.1327::1.1327) (0.7147::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7261::0.7261)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1079::1.1079) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8250::5.8251) (2.6655::2.6657)) (IOPATH TE_B Z () () (0.3822::0.3822) (5.8825::5.8825) (-0.0171::-0.0171) (2.7879::2.7879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1416::1.1432) (0.7300::0.7335)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7477)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1242)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7838::3.7839) (1.8216::1.8218)) (IOPATH TE_B Z () () (0.3870::0.3870) (3.8710::3.8710) (-0.0197::-0.0197) (1.9558::1.9558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8317::0.8317)) (IOPATH D Q (1.1078::1.1078) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6160::4.6160) (2.1612::2.1614)) (IOPATH TE_B Z () () (0.3986::0.3986) (4.6952::4.6952) (-0.0261::-0.0261) (2.2995::2.2995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1428::1.1461) (0.7289::0.7357)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1010::1.1010) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6441::0.6441) (0.7168::0.7168)) (IOPATH B X (0.4314::0.4314) (0.5570::0.5570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1087::1.1087) (0.6977::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6123::0.6123) (0.6885::0.6885)) (IOPATH B X (0.4199::0.4199) (0.5480::0.5480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7837::5.7839) (2.6433::2.6435)) (IOPATH TE_B Z () () (0.3778::0.3778) (5.8482::5.8482) (-0.0146::-0.0146) (2.7633::2.7633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.1443::1.1443) (0.7336::0.7336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6830::0.6830) (0.5805::0.5804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1136::1.1136) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6502::0.6502) (0.5690::0.5690)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4068::0.4068) (0.4195::0.4195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5267::0.5267) (0.5986::0.5986)) (IOPATH B X (0.4326::0.4326) (0.5584::0.5584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5487::0.5487) (0.6222::0.6222)) (IOPATH B X (0.4600::0.4600) (0.5898::0.5898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5586::4.5586) (2.1396::2.1398)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.6206::4.6206) (-0.0135::-0.0135) (2.2637::2.2637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2213::1.2213) (2.2873::2.2873)) (IOPATH A1 X (1.2503::1.2503) (2.3264::2.3264)) (IOPATH A2 X (1.2401::1.2401) (2.2858::2.2858)) (IOPATH A3 X (1.2577::1.2577) (2.3118::2.3118)) (IOPATH (posedge S0) X (1.3493::1.3493) (2.6221::2.6221)) (IOPATH (negedge S0) X (1.6513::1.6513) (2.2887::2.2887)) (IOPATH (posedge S1) X (1.0706::1.0706) (1.7415::1.7415)) (IOPATH (negedge S1) X (1.2442::1.2442) (1.5263::1.5263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1283::1.1283) (0.7126::0.7153)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7331::0.7331)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1141::1.1141) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6554::0.6554) (0.5516::0.5516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8315::0.8315)) (IOPATH D Q (1.1051::1.1051) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1162::1.1162) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7130::3.7130) (1.7930::1.7931)) (IOPATH TE_B Z () () (0.3856::0.3856) (3.7872::3.7872) (-0.0189::-0.0189) (1.9193::1.9193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3692::4.3693) (2.0606::2.0608)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.4411::4.4411) (-0.0156::-0.0156) (2.1813::2.1813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1104::1.1104) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0129::4.0130) (1.9158::1.9161)) (IOPATH TE_B Z () () (0.3753::0.3753) (4.0794::4.0794) (-0.0133::-0.0133) (2.0331::2.0331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9714::3.9715) (1.9024::1.9026)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.0528::4.0528) (-0.0195::-0.0195) (2.0344::2.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6787::4.6789) (2.1871::2.1874)) (IOPATH TE_B Z () () (0.3710::0.3710) (4.7420::4.7420) (-0.0109::-0.0109) (2.3065::2.3065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4517::4.4519) (2.0928::2.0930)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.5477::4.5477) (-0.0261::-0.0261) (2.2396::2.2396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3081::4.3083) (2.0384::2.0386)) (IOPATH TE_B Z () () (0.3674::0.3674) (4.3688::4.3688) (-0.0089::-0.0089) (2.1467::2.1467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8277::3.8279) (1.8416::1.8418)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.9165::3.9165) (-0.0200::-0.0200) (1.9773::1.9773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1284::1.1284) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6265::4.6265) (2.1669::2.1670)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.6832::4.6832) (-0.0158::-0.0158) (2.2900::2.2900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1393::1.1393) (0.7215::0.7282)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7458::0.7458)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2798::5.2800) (2.4328::2.4330)) (IOPATH TE_B Z () () (0.3724::0.3724) (5.3456::5.3456) (-0.0116::-0.0116) (2.5504::2.5504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5932::4.5932) (2.1506::2.1508)) (IOPATH TE_B Z () () (0.4104::0.4104) (4.6930::4.6930) (-0.0327::-0.0327) (2.3051::2.3051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4390::4.4391) (2.0917::2.0919)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.5050::4.5050) (-0.0150::-0.0150) (2.2094::2.2094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1336::1.1336) (0.9015::0.9015)) (IOPATH D Q (1.2147::1.2147) (0.7663::0.7663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1551::1.1612) (0.7416::0.7536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7620)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1383)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2354::6.2354) (2.8345::2.8347)) (IOPATH TE_B Z () () (0.3888::0.3888) (6.2973::6.2973) (-0.0207::-0.0207) (2.9649::2.9649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8243::0.8243)) (IOPATH D Q (1.1261::1.1261) (0.7144::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7088::0.7088) (0.6041::0.6041)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6357::0.6357) (0.7055::0.7055)) (IOPATH B X (0.4458::0.4458) (0.5703::0.5703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1855::0.1855) (0.2059::0.2059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1046::1.1046) (0.8835::0.8835)) (IOPATH D Q (1.1911::1.1911) (0.7521::0.7521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1332::1.1332) (0.7240::0.7240)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5950::0.5950) (0.6690::0.6690)) (IOPATH B X (0.4194::0.4194) (0.5467::0.5467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6724::0.6724) (0.5821::0.5821)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0870::4.0871) (1.9494::1.9496)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.1597::4.1597) (-0.0198::-0.0198) (2.0737::2.0737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6045::0.6045) (0.6759::0.6760)) (IOPATH B X (0.4594::0.4594) (0.5865::0.5865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8151::4.8152) (2.2432::2.2434)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.8810::4.8810) (-0.0173::-0.0173) (2.3628::2.3628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1329::1.1329) (0.7206::0.7206)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1182::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1107::1.1107) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5130::0.5130) (0.5880::0.5881)) (IOPATH B X (0.4434::0.4434) (0.5743::0.5743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5123::0.5123) (0.5849::0.5849)) (IOPATH B X (0.4307::0.4307) (0.5567::0.5567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1001::1.1001) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2184::0.2184) (0.2469::0.2469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0398::1.0398) (0.8416::0.8416)) (IOPATH D Q (1.1439::1.1439) (0.7258::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2217::0.2217) (0.2513::0.2513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7638::4.7639) (2.2193::2.2196)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.8108::4.8108) (-0.0072::-0.0072) (2.3239::2.3239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1063::1.1063) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1161::1.1161) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7318::0.7318)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8304::4.8305) (2.2477::2.2479)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.8847::4.8847) (-0.0100::-0.0100) (2.3607::2.3607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2881::5.2882) (2.4376::2.4378)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.3561::5.3561) (-0.0178::-0.0178) (2.5612::2.5612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.8308::4.8308) (2.2464::2.2464)) (IOPATH TE_B Z () () (0.3037::0.3037) (4.8861::4.8861) (0.0263::0.0263) (2.3280::2.3280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1121::1.1121) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6640::0.6640) (0.5772::0.5772)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5170::5.5171) (2.5385::2.5388)) (IOPATH TE_B Z () () (0.4011::0.4011) (5.5512::5.5512) (-0.0275::-0.0275) (2.6588::2.6588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7157::5.7158) (2.6232::2.6236)) (IOPATH TE_B Z () () (0.5549::0.5549) (5.9216::5.9216) (-0.1293::-0.1293) (2.9281::2.9281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2007::0.2007) (0.2273::0.2273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8666::3.8668) (1.8568::1.8570)) (IOPATH TE_B Z () () (0.3921::0.3921) (3.9589::3.9589) (-0.0225::-0.0225) (1.9967::1.9967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2009::4.2011) (1.9974::1.9976)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.2865::4.2865) (-0.0194::-0.0194) (2.1328::2.1328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8781::3.8781) (1.8625::1.8627)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.9529::3.9529) (-0.0184::-0.0184) (1.9895::1.9895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5007::5.5007) (2.5210::2.5212)) (IOPATH TE_B Z () () (0.3811::0.3811) (5.5574::5.5574) (-0.0165::-0.0165) (2.6380::2.6380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6297::0.6303) (0.5572::0.5644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1198::1.1198) (0.7099::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1083::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1030::1.1030) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8907::4.8908) (2.2734::2.2736)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.9648::4.9648) (-0.0197::-0.0197) (2.4048::2.4048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8789::0.8789) (0.8226::0.8226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6376::0.6376) (0.5616::0.5616)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2981::0.2989)) (SETUP (negedge GATE) (posedge CLK) (0.3964::0.3976)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8408::5.8410) (2.6692::2.6694)) (IOPATH TE_B Z () () (0.3939::0.3939) (5.9244::5.9244) (-0.0235::-0.0235) (2.8085::2.8085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6136::0.6136) (0.6889::0.6889)) (IOPATH B X (0.4153::0.4153) (0.5435::0.5435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6369::0.6369) (0.5615::0.5615)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0299::1.0299) (0.8347::0.8347)) (IOPATH D Q (1.1104::1.1104) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5770::0.5770) (0.6460::0.6460)) (IOPATH B X (0.4711::0.4711) (0.5957::0.5957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0349::1.0349) (0.8382::0.8382)) (IOPATH D Q (1.1657::1.1709) (0.7482::0.7583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7525)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.0960::1.0960) (0.6882::0.6882)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3813::4.3813) (2.0738::2.0740)) (IOPATH TE_B Z () () (0.3912::0.3912) (4.4568::4.4568) (-0.0220::-0.0220) (2.2053::2.2053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.0939::1.0939) (0.6852::0.6852)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9018::0.9018) (0.8358::0.8358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1380::1.1380) (0.7199::0.7219)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6034::0.6034) (0.6794::0.6794)) (IOPATH B X (0.4728::0.4728) (0.6072::0.6072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3083::4.3085) (2.0384::2.0386)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.3849::4.3849) (-0.0137::-0.0137) (2.1629::2.1629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5447::4.5448) (2.1313::2.1315)) (IOPATH TE_B Z () () (0.3722::0.3722) (4.6088::4.6088) (-0.0116::-0.0116) (2.2538::2.2538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0957::4.0958) (1.9505::1.9507)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.1710::4.1710) (-0.0173::-0.0173) (2.0748::2.0748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1030::1.1030) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1238::1.1238) (0.7147::0.7147)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7527::0.7527) (0.6719::0.6719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9983::3.9984) (1.9134::1.9136)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.0613::4.0613) (-0.0102::-0.0102) (2.0264::2.0264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8427::3.8428) (1.8471::1.8473)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.9192::3.9192) (-0.0162::-0.0162) (1.9735::1.9735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0999::1.0999) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8248::0.8248)) (IOPATH D Q (1.1172::1.1172) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7290::0.7290)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8210::3.8210) (1.8367::1.8369)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.8910::3.8910) (-0.0167::-0.0167) (1.9601::1.9601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2001::5.2003) (2.4033::2.4035)) (IOPATH TE_B Z () () (0.3636::0.3636) (5.2502::5.2502) (-0.0068::-0.0068) (2.5061::2.5061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8317::3.8319) (1.8395::1.8397)) (IOPATH TE_B Z () () (0.3886::0.3886) (3.9209::3.9209) (-0.0206::-0.0206) (1.9743::1.9743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3182::4.3183) (2.0466::2.0468)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.3819::4.3819) (-0.0187::-0.0187) (2.1689::2.1689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2695::4.2696) (2.0231::2.0233)) (IOPATH TE_B Z () () (0.3689::0.3689) (4.3196::4.3196) (-0.0097::-0.0097) (2.1254::2.1254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0001::5.0002) (2.3196::2.3198)) (IOPATH TE_B Z () () (0.3799::0.3798) (5.0769::5.0769) (-0.0158::-0.0158) (2.4480::2.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1004::1.1004) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2727::4.2727) (2.0212::2.0214)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.3271::4.3271) (-0.0137::-0.0137) (2.1318::2.1318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0664::4.0666) (1.9419::1.9421)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.1405::4.1405) (-0.0108::-0.0108) (2.0647::2.0647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0469::1.0469) (0.8466::0.8466)) (IOPATH D Q (1.1815::1.1860) (0.7592::0.7671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7546)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2235::4.2236) (2.0084::2.0086)) (IOPATH TE_B Z () () (0.4008::0.4008) (4.3082::4.3082) (-0.0273::-0.0273) (2.1510::2.1510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.0957::1.0957) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9824::4.9826) (2.3039::2.3041)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.0538::5.0538) (-0.0149::-0.0149) (2.4272::2.4272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1546::0.1546) (0.1589::0.1589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6509::0.6509) (0.5695::0.5695)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8845::0.8845) (0.8264::0.8264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1172::1.1172) (0.8913::0.8913)) (IOPATH D Q (1.1995::1.1995) (0.7563::0.7563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8349::0.8349)) (IOPATH D Q (1.1051::1.1051) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7114::0.7114)) (SETUP (negedge D) (negedge GATE) (0.0965::0.0965)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.0980::1.0980) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0606::1.0606) (0.8562::0.8562)) (IOPATH D Q (1.1461::1.1461) (0.7250::0.7250)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4222::0.4224) (0.3821::0.3866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8445::0.8449) (0.7340::0.7413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4071::0.4071) (0.4822::0.4822)) (IOPATH B X (0.4457::0.4457) (0.5771::0.5771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0048::5.0050) (2.3216::2.3218)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.0753::5.0753) (-0.0149::-0.0149) (2.4437::2.4437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4799::0.4799) (0.5522::0.5522)) (IOPATH B X (0.4746::0.4746) (0.6054::0.6054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6620::0.6620) (0.5760::0.5760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0384::1.0384) (0.8406::0.8406)) (IOPATH D Q (1.1175::1.1175) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.0906::1.0906) (0.6844::0.6844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7103::0.7103)) (SETUP (negedge D) (negedge GATE) (0.0958::0.0958)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2857::4.2857) (2.0321::2.0323)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.3586::4.3586) (-0.0177::-0.0177) (2.1593::2.1593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9824::3.9825) (1.9012::1.9015)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.0785::4.0785) (-0.0262::-0.0262) (2.0467::2.0467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1584::1.1584) (0.7368::0.7383)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7457::0.7457)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4990::0.4990) (0.5743::0.5743)) (IOPATH B X (0.4340::0.4340) (0.5636::0.5636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0893::1.0893) (0.8741::0.8741)) (IOPATH D Q (1.1743::1.1743) (0.7430::0.7430)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8425::4.8427) (2.2513::2.2515)) (IOPATH TE_B Z () () (0.3925::0.3925) (4.9280::4.9280) (-0.0227::-0.0227) (2.3884::2.3884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1118::1.1118) (0.7008::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2389::0.2389) (0.2730::0.2730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6494::0.6497) (0.5774::0.5812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1763::5.1764) (2.3907::2.3909)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.2280::5.2280) (-0.0120::-0.0120) (2.4995::2.4995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5661::4.5662) (2.1408::2.1410)) (IOPATH TE_B Z () () (0.3753::0.3753) (4.6321::4.6321) (-0.0133::-0.0133) (2.2660::2.2660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8236::0.8236)) (IOPATH D Q (1.0942::1.0942) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1338::4.1339) (1.9670::1.9672)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.2045::4.2045) (-0.0116::-0.0116) (2.0854::2.0854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0761::1.0761) (0.8659::0.8659)) (IOPATH D Q (1.1558::1.1558) (0.7295::0.7295)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6625::0.6625) (0.5766::0.5766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4825::5.4827) (2.5716::2.5720)) (IOPATH TE_B Z () () (0.6538::0.6538) (5.6145::5.6145) (-0.2033::-0.2033) (2.8463::2.8463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1932::5.1932) (2.3986::2.3988)) (IOPATH TE_B Z () () (0.4233::0.4233) (5.2908::5.2908) (-0.0398::-0.0398) (2.5612::2.5612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1447::1.1447) (0.7305::0.7305)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8318::0.8318)) (IOPATH D Q (1.1125::1.1125) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0561::4.0563) (1.9400::1.9405)) (IOPATH TE_B Z () () (0.4489::0.4489) (4.1153::4.1153) (-0.0539::-0.0539) (2.0912::2.0912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6740::0.6740) (0.5832::0.5832)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1373::1.1373) (0.7229::0.7229)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7375::0.7375)) (SETUP (negedge D) (negedge GATE) (0.1148::0.1148)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6871::4.6872) (2.1928::2.1929)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.7340::4.7340) (-0.0108::-0.0108) (2.3077::2.3077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.1006::5.1006) (2.3591::2.3591)) (IOPATH TE_B Z () () (0.2995::0.2995) (5.1587::5.1587) (0.0286::0.0286) (2.4459::2.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8011::4.8011) (2.2389::2.2391)) (IOPATH TE_B Z () () (0.4139::0.4139) (4.8947::4.8947) (-0.0346::-0.0346) (2.3936::2.3936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1065::1.1065) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1064::1.1064) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7211::3.7213) (1.7965::1.7967)) (IOPATH TE_B Z () () (0.3905::0.3905) (3.8165::3.8165) (-0.0217::-0.0217) (1.9378::1.9378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0371::1.0371) (0.8397::0.8397)) (IOPATH D Q (1.1157::1.1157) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7726::0.7730) (0.6788::0.6808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5020::0.5020) (0.4572::0.4572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7570::0.7570) (0.6664::0.6664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4257::5.4258) (2.4933::2.4935)) (IOPATH TE_B Z () () (0.3733::0.3733) (5.4849::5.4849) (-0.0121::-0.0121) (2.6096::2.6096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5596::0.5596) (0.6348::0.6348)) (IOPATH B X (0.4696::0.4696) (0.6029::0.6029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1387::1.1387) (0.7283::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5108::0.5108) (0.5822::0.5822)) (IOPATH B X (0.4967::0.4967) (0.6286::0.6286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0450::1.0450) (0.8453::0.8453)) (IOPATH D Q (1.1349::1.1349) (0.7183::0.7183)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7824::0.7866) (0.5439::0.5564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1067::1.1067) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1067::1.1067) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1267::1.1267) (0.7133::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2139::0.2139) (0.2417::0.2417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7952::3.7952) (1.8141::1.8141)) (IOPATH TE_B Z () () (0.3101::0.3101) (3.8667::3.8667) (0.0228::0.0228) (1.9147::1.9147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1791::0.1791) (0.1927::0.1927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7300::3.7301) (1.7975::1.7977)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.8125::3.8125) (-0.0173::-0.0173) (1.9273::1.9273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1316::4.1318) (1.9653::1.9655)) (IOPATH TE_B Z () () (0.3826::0.3827) (4.2182::4.2182) (-0.0173::-0.0173) (2.0994::2.0994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2483::5.2484) (2.4167::2.4169)) (IOPATH TE_B Z () () (0.3680::0.3680) (5.3037::5.3037) (-0.0092::-0.0092) (2.5251::2.5251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2586::0.2586) (0.2977::0.2977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1147::1.1147) (0.7026::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1081)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0078::4.0079) (1.9158::1.9160)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.0928::4.0928) (-0.0173::-0.0173) (2.0488::2.0488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2205::0.2205) (0.2496::0.2496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4325::4.4326) (2.0855::2.0857)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.5114::4.5114) (-0.0177::-0.0177) (2.2202::2.2202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8724::3.8725) (1.8616::1.8618)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.9555::3.9555) (-0.0209::-0.0209) (1.9971::1.9971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2285::5.2286) (2.4167::2.4169)) (IOPATH TE_B Z () () (0.3828::0.3828) (5.3076::5.3076) (-0.0174::-0.0174) (2.5503::2.5503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7070::5.7071) (2.6140::2.6142)) (IOPATH TE_B Z () () (0.3773::0.3773) (5.7647::5.7647) (-0.0144::-0.0144) (2.7283::2.7283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4283::4.4283) (2.0919::2.0921)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.4940::4.4940) (-0.0162::-0.0162) (2.2134::2.2134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7790::4.7791) (2.2273::2.2275)) (IOPATH TE_B Z () () (0.3702::0.3702) (4.8435::4.8435) (-0.0105::-0.0105) (2.3478::2.3478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7138::4.7139) (2.1987::2.1989)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.8044::4.8044) (-0.0236::-0.0236) (2.3411::2.3411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3873::4.3874) (2.0739::2.0741)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.4607::4.4607) (-0.0204::-0.0204) (2.2004::2.2004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6341::0.6341) (0.5650::0.5650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.1264::1.1264) (0.7178::0.7178)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8105::3.8107) (1.8337::1.8339)) (IOPATH TE_B Z () () (0.3749::0.3749) (3.8875::3.8875) (-0.0130::-0.0130) (1.9575::1.9575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7455::0.7455) (0.6636::0.6636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1533::1.1533) (0.7329::0.7368)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7511::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1318::1.1318) (0.7152::0.7195)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7366::0.7366)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0345::1.0345) (0.9170::0.9170)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0255::2.0353)) (SETUP (negedge D) (posedge CLK) (1.6187::1.6446)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6853::0.6853) (0.5879::0.5879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0997::1.0997) (0.8805::0.8805)) (IOPATH D Q (1.1777::1.1777) (0.7419::0.7419)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1060::1.1060) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1237::4.1238) (1.9646::1.9648)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.1955::4.1955) (-0.0134::-0.0134) (2.0851::2.0851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1032::1.1032) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5796::4.5797) (2.1451::2.1453)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.6527::4.6527) (-0.0184::-0.0184) (2.2764::2.2764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5512::0.5512) (0.6268::0.6269)) (IOPATH B X (0.4635::0.4635) (0.5969::0.5969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0640::1.0640) (2.1371::2.1371)) (IOPATH A1 X (1.0857::1.0857) (2.1713::2.1713)) (IOPATH A2 X (1.0557::1.0557) (2.1188::2.1188)) (IOPATH A3 X (1.0446::1.0446) (2.1282::2.1282)) (IOPATH (posedge S0) X (1.1891::1.1891) (2.4737::2.4737)) (IOPATH (negedge S0) X (1.4918::1.4918) (2.1404::2.1404)) (IOPATH (posedge S1) X (0.8991::0.8991) (1.5831::1.5831)) (IOPATH (negedge S1) X (1.0722::1.0722) (1.3674::1.3674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0743::5.0744) (2.3521::2.3523)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.1376::5.1376) (-0.0153::-0.0153) (2.4696::2.4696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.1204::1.1204) (0.7132::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1141::0.1141)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1135::1.1135) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1069::1.1069) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7485::4.7487) (2.2156::2.2158)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.8311::4.8311) (-0.0184::-0.0184) (2.3481::2.3481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1245::1.1245) (0.7148::0.7148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1061::4.1063) (1.9580::1.9582)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.1800::4.1800) (-0.0148::-0.0148) (2.0792::2.0792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (1.0329::1.0382) (0.7662::0.7786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6529::0.6529) (0.5707::0.5707)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6539::4.6540) (2.1734::2.1736)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.7236::4.7236) (-0.0159::-0.0159) (2.2977::2.2977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6563::4.6563) (2.1736::2.1736)) (IOPATH TE_B Z () () (0.3019::0.3019) (4.7197::4.7197) (0.0273::0.0273) (2.2663::2.2664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1913::0.1913) (0.2164::0.2164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2840::5.2842) (2.4437::2.4441)) (IOPATH TE_B Z () () (0.4072::0.4072) (5.3236::5.3236) (-0.0309::-0.0309) (2.5670::2.5670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1227::1.1227) (0.7116::0.7116)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0366::6.0368) (2.7532::2.7536)) (IOPATH TE_B Z () () (0.4050::0.4050) (6.0767::6.0767) (-0.0297::-0.0297) (2.8796::2.8796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0514::1.0514) (0.8497::0.8497)) (IOPATH D Q (1.1371::1.1371) (0.7195::0.7195)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5627::4.5629) (2.1396::2.1398)) (IOPATH TE_B Z () () (0.3808::0.3808) (4.6432::4.6432) (-0.0163::-0.0163) (2.2766::2.2766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1826::1.1826) (0.7543::0.7586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7652::0.7652)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1340)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8032::4.8033) (2.2412::2.2414)) (IOPATH TE_B Z () () (0.3950::0.3950) (4.8760::4.8760) (-0.0242::-0.0242) (2.3751::2.3751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7805::4.7806) (2.2275::2.2277)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.8592::4.8592) (-0.0196::-0.0196) (2.3606::2.3606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0359::1.0359) (0.8389::0.8389)) (IOPATH D Q (1.1435::1.1435) (0.7279::0.7279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1158::1.1158) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6845::4.6845) (2.1883::2.1885)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.7494::4.7494) (-0.0138::-0.0138) (2.3099::2.3099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7336::5.7337) (2.6250::2.6252)) (IOPATH TE_B Z () () (0.3839::0.3839) (5.7905::5.7905) (-0.0180::-0.0180) (2.7425::2.7425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0236::1.0236) (0.9093::0.9093)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0619::2.0720)) (SETUP (negedge D) (posedge CLK) (1.6529::1.6834)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8322::0.8322)) (IOPATH D Q (1.1145::1.1145) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5984::4.5986) (2.1544::2.1546)) (IOPATH TE_B Z () () (0.3706::0.3706) (4.6589::4.6589) (-0.0106::-0.0106) (2.2713::2.2713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1516::1.1548) (0.7355::0.7419)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1216)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2153::0.2153) (0.2434::0.2434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9986::0.9986) (2.0816::2.0816)) (IOPATH A1 X (1.0364::1.0364) (2.1269::2.1269)) (IOPATH A2 X (1.0235::1.0235) (2.0859::2.0859)) (IOPATH A3 X (1.0367::1.0367) (2.1092::2.1092)) (IOPATH (posedge S0) X (1.1450::1.1450) (2.4330::2.4330)) (IOPATH (negedge S0) X (1.4483::1.4483) (2.1000::2.1000)) (IOPATH (posedge S1) X (0.8557::0.8557) (1.5429::1.5429)) (IOPATH (negedge S1) X (1.0286::1.0286) (1.3270::1.3270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6587::0.6587) (0.5909::0.5909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1151::1.1151) (0.7027::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8059::0.8060) (0.7464::0.7464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6137::0.6137) (0.5551::0.5551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1103::1.1103) (0.7012::0.7012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1045::1.1045) (0.6946::0.6946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1010::4.1012) (1.9547::1.9549)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.1811::4.1811) (-0.0168::-0.0168) (2.0825::2.0825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1205::1.1205) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0505::1.0505) (0.8491::0.8491)) (IOPATH D Q (1.1536::1.1536) (0.7321::0.7321)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8221::3.8222) (1.8391::1.8393)) (IOPATH TE_B Z () () (0.3881::0.3881) (3.9093::3.9093) (-0.0204::-0.0204) (1.9742::1.9742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0108::4.0109) (1.9182::1.9184)) (IOPATH TE_B Z () () (0.3933::0.3933) (4.0988::4.0988) (-0.0232::-0.0232) (2.0581::2.0581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3753::5.3754) (2.4754::2.4757)) (IOPATH TE_B Z () () (0.3652::0.3652) (5.4244::5.4244) (-0.0077::-0.0077) (2.5791::2.5791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9093::3.9094) (1.8727::1.8729)) (IOPATH TE_B Z () () (0.3843::0.3843) (3.9955::3.9955) (-0.0183::-0.0183) (2.0059::2.0059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8333::0.8333)) (IOPATH D Q (1.1214::1.1214) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1167::1.1167) (0.7038::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3181::5.3183) (2.4511::2.4513)) (IOPATH TE_B Z () () (0.3772::0.3772) (5.3846::5.3846) (-0.0143::-0.0143) (2.5702::2.5702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1092::1.1092) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8760::4.8762) (2.2681::2.2683)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.9520::4.9520) (-0.0144::-0.0144) (2.3957::2.3957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4352::5.4353) (2.5011::2.5013)) (IOPATH TE_B Z () () (0.3812::0.3812) (5.5001::5.5001) (-0.0165::-0.0165) (2.6229::2.6229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8853::0.8853) (0.8252::0.8252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4863::4.4864) (2.1046::2.1048)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.5664::4.5664) (-0.0176::-0.0176) (2.2396::2.2396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1026::1.1026) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6431::3.6432) (1.7657::1.7659)) (IOPATH TE_B Z () () (0.3964::0.3964) (3.7358::3.7358) (-0.0249::-0.0249) (1.9064::1.9064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2528::5.2529) (2.4254::2.4256)) (IOPATH TE_B Z () () (0.3932::0.3932) (5.3370::5.3370) (-0.0232::-0.0232) (2.5670::2.5670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9078::3.9079) (1.8732::1.8734)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.9957::3.9957) (-0.0186::-0.0186) (2.0077::2.0077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0036::5.0038) (2.3199::2.3202)) (IOPATH TE_B Z () () (0.3827::0.3827) (5.0775::5.0775) (-0.0174::-0.0174) (2.4460::2.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0428::1.0428) (0.8437::0.8437)) (IOPATH D Q (1.1246::1.1246) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8311::0.8311)) (IOPATH D Q (1.1086::1.1086) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0563::1.0563) (0.8531::0.8531)) (IOPATH D Q (1.1366::1.1366) (0.7185::0.7185)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.1077::1.1077) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0011::6.0011) (2.7299::2.7301)) (IOPATH TE_B Z () () (0.3907::0.3907) (6.0709::6.0709) (-0.0218::-0.0218) (2.8629::2.8629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0133::1.0133) (0.9019::0.9019)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9747::1.9823)) (SETUP (negedge D) (posedge CLK) (1.5709::1.6061)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0809::1.0809) (0.8689::0.8689)) (IOPATH D Q (1.1678::1.1678) (0.7393::0.7393)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1318::1.1318) (0.7152::0.7182)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1303::1.1303) (0.8994::0.8994)) (IOPATH D Q (1.2192::1.2192) (0.7715::0.7715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.0944::1.0944) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6978::0.6978) (0.5975::0.5975)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2997::0.3002)) (SETUP (negedge GATE) (posedge CLK) (0.3969::0.3978)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8852::0.8852) (0.8530::0.8530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2883::4.2885) (2.0325::2.0327)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.3683::4.3683) (-0.0148::-0.0148) (2.1615::2.1615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0547::1.0547) (2.1313::2.1313)) (IOPATH A1 X (1.0760::1.0760) (2.1653::2.1653)) (IOPATH A2 X (1.0668::1.0668) (2.1265::2.1265)) (IOPATH A3 X (1.0631::1.0631) (2.1398::2.1398)) (IOPATH (posedge S0) X (1.1905::1.1905) (2.4750::2.4750)) (IOPATH (negedge S0) X (1.4932::1.4932) (2.1417::2.1417)) (IOPATH (posedge S1) X (0.9005::0.9005) (1.5843::1.5843)) (IOPATH (negedge S1) X (1.0735::1.0735) (1.3686::1.3686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2396::0.2396) (0.2691::0.2691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1105::1.1105) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7175::4.7176) (2.2035::2.2037)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.7881::4.7881) (-0.0169::-0.0169) (2.3326::2.3326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0420::1.0420) (0.8432::0.8432)) (IOPATH D Q (1.1280::1.1280) (0.7124::0.7124)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6636::0.6636) (0.7403::0.7404)) (IOPATH B X (0.4177::0.4177) (0.5461::0.5461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2103::4.2105) (1.9967::1.9969)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.2867::4.2867) (-0.0128::-0.0128) (2.1202::2.1202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6032::0.6032) (0.5513::0.5513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1059::1.1059) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7245::0.7245)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1126::1.1126) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8443::4.8445) (2.2572::2.2574)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.9389::4.9389) (-0.0261::-0.0261) (2.4025::2.4025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7799::4.7799) (2.2312::2.2314)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.8518::4.8518) (-0.0214::-0.0214) (2.3607::2.3607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0537::1.0537) (0.8513::0.8513)) (IOPATH D Q (1.1325::1.1325) (0.7138::0.7138)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6895::4.6896) (2.1928::2.1930)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.7460::4.7460) (-0.0098::-0.0098) (2.3078::2.3078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7779::0.7780) (0.7117::0.7117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0445::4.0446) (1.9299::1.9301)) (IOPATH TE_B Z () () (0.3925::0.3925) (4.1271::4.1271) (-0.0228::-0.0228) (2.0624::2.0624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8401::4.8403) (2.2539::2.2541)) (IOPATH TE_B Z () () (0.3906::0.3906) (4.9191::4.9191) (-0.0217::-0.0217) (2.3835::2.3835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1501::0.1501) (0.1573::0.1573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7962::4.7963) (2.2368::2.2370)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.8711::4.8711) (-0.0154::-0.0154) (2.3627::2.3627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6149::3.6150) (1.7495::1.7498)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.7036::3.7036) (-0.0208::-0.0208) (1.8843::1.8843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1187::1.1187) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4055::5.4057) (2.4979::2.4984)) (IOPATH TE_B Z () () (0.4739::0.4739) (5.4824::5.4824) (-0.0688::-0.0688) (2.6740::2.6740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5175::0.5175) (0.4548::0.4548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6736::4.6738) (2.1862::2.1865)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.7563::4.7563) (-0.0169::-0.0169) (2.3195::2.3195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1065::1.1065) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7029::0.7029) (0.6210::0.6210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8735::4.8736) (2.2672::2.2674)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.9502::4.9502) (-0.0223::-0.0223) (2.4017::2.4017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0132::1.0132) (0.9018::0.9018)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8978::1.9054)) (SETUP (negedge D) (posedge CLK) (1.4952::1.5311)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8623::3.8625) (1.8500::1.8502)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.9464::3.9464) (-0.0173::-0.0173) (1.9803::1.9803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2354::0.2354) (0.2683::0.2683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0349::1.0349) (0.8382::0.8382)) (IOPATH D Q (1.1192::1.1192) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1260::1.1260) (0.7122::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9869::0.9869) (2.0689::2.0689)) (IOPATH A1 X (1.0114::1.0114) (2.1051::2.1051)) (IOPATH A2 X (0.9987::0.9987) (2.0645::2.0645)) (IOPATH A3 X (0.9852::0.9852) (2.0721::2.0721)) (IOPATH (posedge S0) X (1.1251::1.1251) (2.4148::2.4148)) (IOPATH (negedge S0) X (1.4285::1.4285) (2.0819::2.0819)) (IOPATH (posedge S1) X (0.8361::0.8361) (1.5250::1.5250)) (IOPATH (negedge S1) X (1.0089::1.0089) (1.3089::1.3089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1025::1.1025) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.1293::1.1293) (0.7138::0.7186)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7394::0.7394)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5066::0.5071) (0.4593::0.4613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6168::0.6168) (0.6921::0.6923)) (IOPATH B X (0.4277::0.4277) (0.5554::0.5554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1571::0.1571) (0.1644::0.1644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0915::1.0915) (0.8755::0.8755)) (IOPATH D Q (1.1826::1.1826) (0.7498::0.7498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1048::0.1048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1005::1.1005) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6254::0.6254) (0.7014::0.7014)) (IOPATH B X (0.4264::0.4264) (0.5546::0.5546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0535::1.0535) (0.8512::0.8512)) (IOPATH D Q (1.1747::1.1747) (0.7496::0.7496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6876::3.6878) (1.7807::1.7809)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.7694::3.7694) (-0.0141::-0.0141) (1.9085::1.9085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9290::3.9291) (1.8870::1.8872)) (IOPATH TE_B Z () () (0.3733::0.3733) (3.9634::3.9634) (-0.0122::-0.0122) (1.9880::1.9880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6158::3.6159) (1.7519::1.7521)) (IOPATH TE_B Z () () (0.3882::0.3882) (3.7110::3.7110) (-0.0204::-0.0204) (1.8926::1.8926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1704::5.1705) (2.3933::2.3935)) (IOPATH TE_B Z () () (0.3848::0.3848) (5.2291::5.2291) (-0.0185::-0.0185) (2.5114::2.5114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2026::4.2027) (1.9985::1.9987)) (IOPATH TE_B Z () () (0.3665::0.3665) (4.2494::4.2494) (-0.0084::-0.0084) (2.0968::2.0968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6514::0.6514) (0.5700::0.5700)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2968::0.2989)) (SETUP (negedge GATE) (posedge CLK) (0.3961::0.3967)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1246::1.1246) (0.7142::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8303::5.8304) (2.6647::2.6650)) (IOPATH TE_B Z () () (0.3925::0.3925) (5.8744::5.8744) (-0.0228::-0.0228) (2.7861::2.7861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0989::1.0989) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5045::4.5046) (2.1171::2.1173)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.5833::4.5833) (-0.0186::-0.0186) (2.2556::2.2556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0803::5.0803) (2.3562::2.3564)) (IOPATH TE_B Z () () (0.3859::0.3859) (5.1434::5.1434) (-0.0191::-0.0191) (2.4806::2.4806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8506::3.8507) (1.8510::1.8512)) (IOPATH TE_B Z () () (0.3867::0.3867) (3.9435::3.9435) (-0.0195::-0.0195) (1.9935::1.9935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0628::1.0628) (0.8577::0.8577)) (IOPATH D Q (1.1467::1.1467) (0.7252::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2419::5.2421) (2.4134::2.4136)) (IOPATH TE_B Z () () (0.3809::0.3809) (5.3133::5.3133) (-0.0164::-0.0164) (2.5370::2.5370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2286::4.2287) (2.0032::2.0034)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.3025::4.3025) (-0.0182::-0.0182) (2.1296::2.1296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7775::4.7775) (2.2281::2.2283)) (IOPATH TE_B Z () () (0.3886::0.3886) (4.8349::4.8349) (-0.0206::-0.0206) (2.3458::2.3458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1055::1.1055) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1294::1.1294) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8275::0.8275)) (IOPATH D Q (1.0898::1.0898) (0.6843::0.6843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0950::0.0950)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0216::1.0216) (0.9078::0.9078)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9240::1.9313)) (SETUP (negedge D) (posedge CLK) (1.5198::1.5480)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7205::5.7206) (2.6140::2.6143)) (IOPATH TE_B Z () () (0.3737::0.3737) (5.7800::5.7800) (-0.0124::-0.0124) (2.7309::2.7309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0939::1.0939) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1449::1.1449) (0.7254::0.7304)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6787::0.6787) (0.5862::0.5862)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2979::0.2988)) (SETUP (negedge GATE) (posedge CLK) (0.3962::0.3972)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1060::1.1060) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1473::1.1473) (0.7356::0.7356)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7461::0.7461)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9803::0.9803) (2.0652::2.0652)) (IOPATH A1 X (1.0186::1.0186) (2.1107::2.1107)) (IOPATH A2 X (0.9985::0.9985) (2.0651::2.0651)) (IOPATH A3 X (0.9923::0.9923) (2.0773::2.0773)) (IOPATH (posedge S0) X (1.1280::1.1280) (2.4176::2.4176)) (IOPATH (negedge S0) X (1.4315::1.4315) (2.0847::2.0847)) (IOPATH (posedge S1) X (0.8390::0.8390) (1.5276::1.5276)) (IOPATH (negedge S1) X (1.0118::1.0118) (1.3116::1.3116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4603::4.4603) (2.1049::2.1051)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.5360::4.5360) (-0.0175::-0.0175) (2.2343::2.2343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1352::1.1352) (0.7171::0.7230)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7384::0.7384)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1162)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7007::0.7007) (0.5990::0.5990)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5212::0.5212) (0.5947::0.5947)) (IOPATH B X (0.4738::0.4738) (0.6072::0.6072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1065::1.1065) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1405::1.1405) (0.7296::0.7296)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7450::0.7450)) (SETUP (negedge D) (negedge GATE) (0.1215::0.1216)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8007::0.8008) (0.7127::0.7127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8048::0.8052) (0.7057::0.7077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2170::0.2170) (0.2447::0.2447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0428::1.0428) (0.8437::0.8437)) (IOPATH D Q (1.1296::1.1296) (0.7159::0.7159)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4161::4.4162) (2.0844::2.0846)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.4894::4.4894) (-0.0174::-0.0174) (2.2099::2.2099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1280::1.1280) (0.7122::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6712::4.6713) (2.1849::2.1851)) (IOPATH TE_B Z () () (0.3718::0.3718) (4.7263::4.7263) (-0.0113::-0.0113) (2.2999::2.2999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1713::5.1714) (2.3931::2.3933)) (IOPATH TE_B Z () () (0.3924::0.3924) (5.2387::5.2387) (-0.0227::-0.0227) (2.5190::2.5190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6200::0.6200) (0.6953::0.6953)) (IOPATH B X (0.4190::0.4190) (0.5465::0.5465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6632::0.6632) (0.5767::0.5767)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1684::4.1685) (1.9841::1.9843)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.2405::4.2405) (-0.0139::-0.0139) (2.1061::2.1061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1351::1.1351) (0.7221::0.7221)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7378::0.7378)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.0954::1.0954) (0.6909::0.6909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6058::4.6060) (2.1566::2.1568)) (IOPATH TE_B Z () () (0.4179::0.4179) (4.7192::4.7192) (-0.0368::-0.0368) (2.3211::2.3211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7630::3.7632) (1.8136::1.8138)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.8428::3.8428) (-0.0130::-0.0130) (1.9387::1.9387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0959::1.0959) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1789::4.1791) (1.9875::1.9877)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.2577::4.2577) (-0.0162::-0.0162) (2.1157::2.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1562::4.1564) (1.9767::1.9769)) (IOPATH TE_B Z () () (0.3714::0.3714) (4.2199::4.2199) (-0.0111::-0.0111) (2.0872::2.0872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8046::0.8046) (0.7027::0.7027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1465::1.1465) (0.7264::0.7330)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1165::1.1165) (0.7036::0.7064)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5308::4.5309) (2.1246::2.1248)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.5935::4.5935) (-0.0116::-0.0116) (2.2454::2.2454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8319::0.8319)) (IOPATH D Q (1.1186::1.1186) (0.7089::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0337::1.0337) (0.8373::0.8373)) (IOPATH D Q (1.1412::1.1412) (0.7275::0.7275)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7332::0.7332)) (SETUP (negedge D) (negedge GATE) (0.1135::0.1135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6721::0.6721) (0.5821::0.5821)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2997::0.2999)) (SETUP (negedge GATE) (posedge CLK) (0.3969::0.3981)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1696::1.1696) (0.7453::0.7489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7646::0.7646)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1333)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6906::4.6906) (2.1948::2.1950)) (IOPATH TE_B Z () () (0.3986::0.3986) (4.7768::4.7768) (-0.0261::-0.0261) (2.3381::2.3381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0390::1.0390) (0.9203::0.9203)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9526::1.9624)) (SETUP (negedge D) (posedge CLK) (1.5501::1.5799)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6286::0.6286) (0.5167::0.5167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1041::1.1041) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1204::1.1204) (0.7080::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8340::0.8340)) (IOPATH D Q (1.1689::1.1689) (0.7463::0.7475)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7552::0.7552)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1264)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6632::0.6632) (0.5768::0.5768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6387::0.6387) (0.5686::0.5686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9906::0.9906) (2.0724::2.0724)) (IOPATH A1 X (1.0285::1.0285) (2.1175::2.1175)) (IOPATH A2 X (1.0207::1.0207) (2.0795::2.0795)) (IOPATH A3 X (0.9916::0.9916) (2.0771::2.0771)) (IOPATH (posedge S0) X (1.1288::1.1288) (2.4183::2.4183)) (IOPATH (negedge S0) X (1.4323::1.4323) (2.0854::2.0854)) (IOPATH (posedge S1) X (0.8397::0.8397) (1.5283::1.5283)) (IOPATH (negedge S1) X (1.0125::1.0125) (1.3123::1.3123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.7838::5.7838) (2.6444::2.6444)) (IOPATH TE_B Z () () (0.3039::0.3040) (5.8463::5.8467) (0.0262::0.0262) (2.7362::2.7366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8312::0.8312)) (IOPATH D Q (1.1091::1.1091) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8549::4.8550) (2.2582::2.2585)) (IOPATH TE_B Z () () (0.3728::0.3729) (4.9166::4.9166) (-0.0119::-0.0119) (2.3774::2.3774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1845::0.1845) (0.2095::0.2095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8326::0.8326)) (IOPATH D Q (1.1489::1.1517) (0.7347::0.7411)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5837::0.5837) (0.6597::0.6597)) (IOPATH B X (0.4259::0.4259) (0.5552::0.5552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6875::4.6876) (2.1911::2.1913)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.7501::4.7501) (-0.0149::-0.0149) (2.3145::2.3145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6502::0.6502) (0.5690::0.5690)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4370::0.4370) (0.5106::0.5106)) (IOPATH B X (0.4522::0.4522) (0.5824::0.5824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.1356::1.1356) (0.7254::0.7254)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4246::0.4246) (0.4975::0.4975)) (IOPATH B X (0.4717::0.4717) (0.6030::0.6030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.0893::1.0893) (0.6825::0.6825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1083::1.1083) (0.6975::0.6975)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3007::5.3009) (2.4406::2.4408)) (IOPATH TE_B Z () () (0.3815::0.3815) (5.3697::5.3697) (-0.0167::-0.0167) (2.5638::2.5638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3945::0.3947) (0.3710::0.3752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2746::6.2747) (2.8488::2.8492)) (IOPATH TE_B Z () () (0.4763::0.4763) (6.3583::6.3583) (-0.0706::-0.0706) (3.0333::3.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1341::1.1341) (0.7219::0.7219)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7417::0.7417)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6147::4.6147) (2.1613::2.1615)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.6866::4.6866) (-0.0197::-0.0197) (2.2906::2.2906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8267::3.8269) (1.8387::1.8389)) (IOPATH TE_B Z () () (0.3809::0.3809) (3.9098::3.9098) (-0.0164::-0.0164) (1.9674::1.9674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0363::5.0363) (2.3361::2.3363)) (IOPATH TE_B Z () () (0.4087::0.4087) (5.1346::5.1346) (-0.0317::-0.0317) (2.4917::2.4917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0466::1.0466) (0.8464::0.8464)) (IOPATH D Q (1.1564::1.1564) (0.7356::0.7356)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2711::5.2712) (2.4251::2.4253)) (IOPATH TE_B Z () () (0.3794::0.3795) (5.3344::5.3344) (-0.0156::-0.0156) (2.5450::2.5450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8890::4.8891) (2.2729::2.2731)) (IOPATH TE_B Z () () (0.3800::0.3800) (4.9492::4.9492) (-0.0158::-0.0158) (2.3882::2.3882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5475::0.5475) (0.4949::0.4949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1132::1.1132) (0.7052::0.7052)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2557::6.2558) (2.8459::2.8461)) (IOPATH TE_B Z () () (0.4241::0.4241) (6.3327::6.3327) (-0.0403::-0.0403) (3.0014::3.0014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7462::4.7462) (2.2111::2.2111)) (IOPATH TE_B Z () () (0.3051::0.3052) (4.8090::4.8094) (0.0255::0.0255) (2.3028::2.3032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3768::4.3769) (2.0687::2.0689)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.4536::4.4536) (-0.0162::-0.0162) (2.1962::2.1962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7285::3.7286) (1.7994::1.7996)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.8063::3.8063) (-0.0183::-0.0183) (1.9268::1.9268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9631::0.9631) (0.8727::0.8727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0066::1.0066) (0.8971::0.8971)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8921::1.8990)) (SETUP (negedge D) (posedge CLK) (1.4900::1.5196)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8958::3.8959) (1.8687::1.8689)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.9735::3.9735) (-0.0156::-0.0156) (1.9949::1.9949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7860::5.7862) (2.6459::2.6461)) (IOPATH TE_B Z () () (0.3948::0.3948) (5.8703::5.8703) (-0.0240::-0.0241) (2.7861::2.7861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7081::0.7081) (0.6037::0.6037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2913::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6698::0.6698) (0.5806::0.5806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2976::0.2977)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3972)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8224::0.8224)) (IOPATH D Q (1.1391::1.1391) (0.7217::0.7271)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4573::4.4574) (2.0923::2.0925)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.5348::4.5348) (-0.0196::-0.0196) (2.2256::2.2256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8321::0.8321)) (IOPATH D Q (1.1550::1.1550) (0.7340::0.7371)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7476::0.7476)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1216)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7563::5.7564) (2.6334::2.6335)) (IOPATH TE_B Z () () (0.3722::0.3722) (5.8045::5.8045) (-0.0116::-0.0116) (2.7422::2.7422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5668::0.5668) (0.6376::0.6376)) (IOPATH B X (0.4659::0.4659) (0.5925::0.5925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8103::0.8103) (0.7351::0.7351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6445::0.6445) (0.5657::0.5657)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9896::0.9896) (2.0696::2.0696)) (IOPATH A1 X (1.0029::1.0029) (2.0982::2.0982)) (IOPATH A2 X (0.9974::0.9974) (2.0623::2.0623)) (IOPATH A3 X (1.0262::1.0262) (2.0951::2.0951)) (IOPATH (posedge S0) X (1.1202::1.1202) (2.4103::2.4103)) (IOPATH (negedge S0) X (1.4238::1.4238) (2.0775::2.0775)) (IOPATH (posedge S1) X (0.8311::0.8311) (1.5204::1.5204)) (IOPATH (negedge S1) X (1.0039::1.0039) (1.3043::1.3043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0319::1.0319) (0.8361::0.8361)) (IOPATH D Q (1.1423::1.1460) (0.7278::0.7359)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7767::0.7767) (0.6827::0.6827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5724::0.5724) (0.6492::0.6494)) (IOPATH B X (0.4491::0.4491) (0.5813::0.5813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0932::1.0932) (0.6886::0.6886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.0963::1.0963) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8287::0.8287)) (IOPATH D Q (1.1128::1.1128) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5868::0.5868) (0.6629::0.6629)) (IOPATH B X (0.4223::0.4223) (0.5512::0.5512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1006::1.1006) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1141::1.1141) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8369::4.8370) (2.2543::2.2545)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.9022::4.9022) (-0.0149::-0.0149) (2.3730::2.3730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6236::4.6236) (2.1599::2.1599)) (IOPATH TE_B Z () () (0.3036::0.3036) (4.6733::4.6733) (0.0263::0.0263) (2.2338::2.2338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8537::0.8537) (0.8052::0.8051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1116::1.1116) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6151::4.6152) (2.1628::2.1630)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.6882::4.6882) (-0.0157::-0.0157) (2.2963::2.2963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2853::5.2854) (2.4342::2.4344)) (IOPATH TE_B Z () () (0.3686::0.3686) (5.3338::5.3338) (-0.0095::-0.0095) (2.5383::2.5383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1890::0.1890) (0.2090::0.2090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5821::4.5823) (2.1440::2.1443)) (IOPATH TE_B Z () () (0.3702::0.3702) (4.6517::4.6517) (-0.0105::-0.0105) (2.2677::2.2677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7642::3.7643) (1.8128::1.8130)) (IOPATH TE_B Z () () (0.3899::0.3899) (3.8512::3.8512) (-0.0213::-0.0213) (1.9488::1.9488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2443::4.2444) (2.0124::2.0126)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.3256::4.3256) (-0.0172::-0.0172) (2.1431::2.1431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4301::4.4302) (2.0810::2.0813)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.4975::4.4975) (-0.0124::-0.0124) (2.2014::2.2014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8722::3.8723) (1.8608::1.8610)) (IOPATH TE_B Z () () (0.3789::0.3789) (3.9493::3.9493) (-0.0153::-0.0153) (1.9870::1.9870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4450::0.4450) (0.5197::0.5197)) (IOPATH B X (0.4795::0.4795) (0.6140::0.6140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1002::1.1002) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8721::3.8722) (1.8603::1.8605)) (IOPATH TE_B Z () () (0.3886::0.3886) (3.9547::3.9547) (-0.0206::-0.0206) (1.9918::1.9918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5956::4.5958) (2.1525::2.1527)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.6842::4.6842) (-0.0206::-0.0206) (2.2909::2.2909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7005::0.7005) (0.5971::0.5971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1153::1.1153) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8402::0.8402) (0.7878::0.7878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5050::5.5051) (2.5292::2.5294)) (IOPATH TE_B Z () () (0.3738::0.3738) (5.5646::5.5646) (-0.0124::-0.0124) (2.6451::2.6451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6630::0.6630) (0.5930::0.5930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5700::0.5700) (0.5260::0.5260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8328::0.8328)) (IOPATH D Q (1.1105::1.1105) (0.6989::0.6989)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0290::1.0290) (0.9130::0.9130)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1019::2.1135)) (SETUP (negedge D) (posedge CLK) (1.6934::1.7263)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.0979::1.0979) (0.6888::0.6888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8360::0.8360)) (IOPATH D Q (1.1089::1.1089) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7046::0.7046) (0.5920::0.5920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0096::1.0096) (0.8205::0.8205)) (IOPATH D Q (1.1337::1.1368) (0.7248::0.7309)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7464)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1245)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1535::1.1535) (0.7325::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7543::0.7543)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1273)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6501::0.6501) (0.5693::0.5693)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0900::1.0900) (0.6840::0.6840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9014::0.9014) (1.9895::1.9895)) (IOPATH A1 X (0.9353::0.9353) (2.0321::2.0321)) (IOPATH A2 X (0.9168::0.9168) (1.9881::1.9881)) (IOPATH A3 X (0.9085::0.9085) (1.9987::1.9987)) (IOPATH (posedge S0) X (1.0400::1.0400) (2.3364::2.3364)) (IOPATH (negedge S0) X (1.3445::1.3445) (2.0041::2.0041)) (IOPATH (posedge S1) X (0.7522::0.7522) (1.4475::1.4475)) (IOPATH (negedge S1) X (0.9247::0.9247) (1.2311::1.2311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8619::4.8621) (2.2626::2.2628)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.9322::4.9322) (-0.0152::-0.0152) (2.3843::2.3843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4394::1.4394) (1.0836::1.0836)) (IOPATH D Q (1.5239::1.5239) (0.9507::0.9507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1211::1.1211) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7272::0.7272)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0360::1.0360) (0.8390::0.8390)) (IOPATH D Q (1.1161::1.1161) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6242::0.6242) (0.7004::0.7004)) (IOPATH B X (0.4101::0.4101) (0.5377::0.5377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1567::1.1567) (0.9158::0.9158)) (IOPATH D Q (1.2433::1.2433) (0.7856::0.7856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5780::0.5780) (0.6540::0.6540)) (IOPATH B X (0.4117::0.4117) (0.5393::0.5393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9878::3.9879) (1.9050::1.9052)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.0875::4.0875) (-0.0262::-0.0262) (2.0526::2.0526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2426::0.2426) (0.2732::0.2732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7784::4.7784) (2.2301::2.2303)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.8299::4.8299) (-0.0132::-0.0132) (2.3451::2.3451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6370::0.6370) (0.7096::0.7096)) (IOPATH B X (0.4604::0.4604) (0.5880::0.5880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1185::1.1185) (0.8921::0.8921)) (IOPATH D Q (1.1958::1.1958) (0.7542::0.7542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1117::1.1117) (0.6988::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1108::1.1108) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7221::0.7221)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5387::0.5387) (0.4994::0.4994)) (IOPATH A Y (0.6975::0.6975) (0.1938::0.1938)) (IOPATH B Y (0.6508::0.6508) (0.1939::0.1939)) (IOPATH C Y (0.5561::0.5561) (0.1771::0.1771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.0986::1.0986) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5590::0.5590) (0.5225::0.5225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7560::0.7560) (0.7455::0.7455)) (IOPATH D X (0.7455::0.7455) (0.7437::0.7437)) (IOPATH A_N X (0.9169::0.9169) (0.7788::0.7788)) (IOPATH B_N X (0.9468::0.9468) (0.8189::0.8189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8749::3.8750) (1.8614::1.8616)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.9507::3.9507) (-0.0175::-0.0175) (1.9882::1.9882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7643::0.7643) (0.7500::0.7500)) (IOPATH D X (0.7555::0.7555) (0.7509::0.7509)) (IOPATH A_N X (0.9271::0.9271) (0.7859::0.7859)) (IOPATH B_N X (0.9595::0.9595) (0.8282::0.8282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7841::0.7841) (0.7594::0.7594)) (IOPATH C X (0.8064::0.8064) (0.7963::0.7963)) (IOPATH D X (0.8079::0.8079) (0.8214::0.8214)) (IOPATH A_N X (0.9371::0.9371) (0.8097::0.8097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2123::4.2123) (2.0020::2.0022)) (IOPATH TE_B Z () () (0.3949::0.3949) (4.2917::4.2917) (-0.0241::-0.0241) (2.1377::2.1377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7511::0.7511) (0.7374::0.7374)) (IOPATH D X (0.7511::0.7511) (0.7477::0.7477)) (IOPATH A_N X (0.9342::0.9342) (0.7961::0.7961)) (IOPATH B_N X (0.9524::0.9524) (0.8228::0.8228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0213::5.0214) (2.3362::2.3366)) (IOPATH TE_B Z () () (0.3993::0.3993) (5.0478::5.0478) (-0.0265::-0.0265) (2.4494::2.4494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7176::0.7176) (0.7127::0.7127)) (IOPATH C X (0.7275::0.7275) (0.7352::0.7352)) (IOPATH D X (0.7401::0.7401) (0.7709::0.7709)) (IOPATH A_N X (0.8783::0.8783) (0.7724::0.7724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5021::5.5022) (2.5270::2.5272)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.5709::5.5709) (-0.0178::-0.0178) (2.6516::2.6516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7584::0.7584) (0.7407::0.7407)) (IOPATH C X (0.7700::0.7700) (0.7655::0.7655)) (IOPATH D X (0.7823::0.7823) (0.8023::0.8023)) (IOPATH A_N X (0.9229::0.9229) (0.8047::0.8047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8836::4.8837) (2.2699::2.2701)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.9653::4.9653) (-0.0187::-0.0187) (2.4054::2.4054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1497::1.1497) (0.7329::0.7329)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1190::0.1190)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7687::5.7688) (2.6402::2.6405)) (IOPATH TE_B Z () () (0.5323::0.5323) (5.9545::5.9545) (-0.1125::-0.1125) (2.9183::2.9183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6920::0.6920) (0.6190::0.6190)) (IOPATH B X (0.7273::0.7273) (0.7079::0.7079)) (IOPATH C X (0.7369::0.7369) (0.7436::0.7436)) (IOPATH D X (0.7431::0.7431) (0.7659::0.7659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6882::4.6883) (2.1913::2.1915)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.7872::4.7872) (-0.0267::-0.0267) (2.3425::2.3425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8152::5.8153) (2.6601::2.6603)) (IOPATH TE_B Z () () (0.3943::0.3943) (5.8973::5.8973) (-0.0238::-0.0238) (2.8032::2.8032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9105::3.9106) (1.8747::1.8749)) (IOPATH TE_B Z () () (0.3801::0.3801) (3.9952::3.9952) (-0.0159::-0.0159) (2.0054::2.0054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0249::4.0250) (1.9238::1.9240)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.1046::4.1046) (-0.0219::-0.0219) (2.0572::2.0572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8387::5.8389) (2.6664::2.6666)) (IOPATH TE_B Z () () (0.3854::0.3854) (5.9134::5.9134) (-0.0189::-0.0189) (2.7972::2.7972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1088::1.1088) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5279::4.5280) (2.1243::2.1245)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.6215::4.6215) (-0.0235::-0.0235) (2.2682::2.2682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1312::6.1313) (2.7892::2.7894)) (IOPATH TE_B Z () () (0.3713::0.3713) (6.1819::6.1819) (-0.0110::-0.0110) (2.9016::2.9016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0381::1.0381) (0.8404::0.8404)) (IOPATH D Q (1.1229::1.1229) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1040::1.1040) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3967::4.3969) (2.0715::2.0717)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.4665::4.4665) (-0.0113::-0.0113) (2.1900::2.1900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1090::1.1090) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1335::1.1335) (0.7177::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1184)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4814::0.4814) (0.5568::0.5568)) (IOPATH B X (0.4464::0.4464) (0.5777::0.5777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3179::4.3179) (2.0412::2.0414)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.3867::4.3867) (-0.0161::-0.0161) (2.1639::2.1639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1538::0.1538) (0.1583::0.1583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7218::0.7223) (0.6338::0.6410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1327::1.1327) (0.7159::0.7195)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1143)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8344::0.8344)) (IOPATH D Q (1.1166::1.1166) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6340::0.6340) (0.7074::0.7074)) (IOPATH B X (0.4448::0.4448) (0.5732::0.5732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0023::5.0024) (2.3173::2.3175)) (IOPATH TE_B Z () () (0.3797::0.3797) (5.0702::5.0702) (-0.0157::-0.0157) (2.4413::2.4413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7158::3.7159) (1.7969::1.7971)) (IOPATH TE_B Z () () (0.3920::0.3920) (3.7944::3.7944) (-0.0225::-0.0225) (1.9275::1.9275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6194::0.6194) (0.6921::0.6921)) (IOPATH B X (0.4367::0.4367) (0.5623::0.5623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3758::4.3759) (2.0652::2.0654)) (IOPATH TE_B Z () () (0.3857::0.3857) (4.4513::4.4513) (-0.0190::-0.0190) (2.1921::2.1921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2635::4.2637) (2.0209::2.0211)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.3294::4.3294) (-0.0115::-0.0115) (2.1359::2.1359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6697::0.6697) (0.5556::0.5556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0662::4.0663) (1.9401::1.9403)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.1503::4.1503) (-0.0197::-0.0197) (2.0744::2.0744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2092::4.2093) (2.0014::2.0016)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.2816::4.2816) (-0.0124::-0.0124) (2.1239::2.1239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0874::1.0874) (0.8729::0.8729)) (IOPATH D Q (1.1797::1.1797) (0.7490::0.7490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8598::3.8598) (1.8410::1.8410)) (IOPATH TE_B Z () () (0.3196::0.3196) (3.9409::3.9410) (0.0175::0.0175) (1.9514::1.9514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7756::3.7757) (1.8201::1.8203)) (IOPATH TE_B Z () () (0.3903::0.3903) (3.8631::3.8631) (-0.0216::-0.0216) (1.9567::1.9567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9884::4.9885) (2.3075::2.3077)) (IOPATH TE_B Z () () (0.3759::0.3759) (5.0472::5.0472) (-0.0136::-0.0136) (2.4205::2.4205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8338::3.8339) (1.8453::1.8455)) (IOPATH TE_B Z () () (0.3907::0.3907) (3.9190::3.9190) (-0.0218::-0.0218) (1.9800::1.9800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6168::0.6171) (0.5504::0.5542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5721::4.5722) (2.1429::2.1431)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.6611::4.6611) (-0.0243::-0.0243) (2.2857::2.2857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3815::4.3816) (2.0686::2.0688)) (IOPATH TE_B Z () () (0.3659::0.3659) (4.4343::4.4343) (-0.0081::-0.0081) (2.1714::2.1714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8166::3.8167) (1.8367::1.8369)) (IOPATH TE_B Z () () (0.3928::0.3928) (3.9141::3.9141) (-0.0229::-0.0229) (1.9815::1.9815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1111::1.1111) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1234::1.1234) (0.7112::0.7112)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.0895::1.0895) (0.6832::0.6832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1138::1.1138) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0414::1.0414) (0.8427::0.8427)) (IOPATH D Q (1.1388::1.1388) (0.7187::0.7211)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7244::0.7245) (0.6211::0.6211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1260::1.1291) (0.7172::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7404)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.0967::1.0967) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1161::1.1161) (0.7029::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8639::0.8639) (0.7667::0.7667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1744::0.1744) (0.1826::0.1826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9973::3.9974) (1.9143::1.9145)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.0780::4.0780) (-0.0202::-0.0202) (2.0478::2.0478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0319::1.0319) (0.8361::0.8361)) (IOPATH D Q (1.1154::1.1154) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1281::1.1281) (0.7123::0.7168)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0382::1.0382) (0.8405::0.8405)) (IOPATH D Q (1.1797::1.1797) (0.7527::0.7562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1072::1.1072) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4525::0.4525) (0.5223::0.5223)) (IOPATH B X (0.4843::0.4843) (0.6122::0.6122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1036::5.1038) (2.3598::2.3600)) (IOPATH TE_B Z () () (0.3804::0.3804) (5.1704::5.1704) (-0.0161::-0.0161) (2.4800::2.4800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8245::5.8247) (2.6592::2.6594)) (IOPATH TE_B Z () () (0.3806::0.3806) (5.8918::5.8918) (-0.0162::-0.0162) (2.7857::2.7857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7382::0.7382) (0.6455::0.6455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5647::4.5648) (2.1399::2.1401)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.6310::4.6310) (-0.0161::-0.0161) (2.2648::2.2648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0967::1.0967) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4273::0.4273) (0.5021::0.5021)) (IOPATH B X (0.4394::0.4394) (0.5698::0.5698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1316::4.1317) (1.9630::1.9632)) (IOPATH TE_B Z () () (0.3862::0.3862) (4.2115::4.2115) (-0.0193::-0.0193) (2.0917::2.0917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1181::1.1181) (0.7051::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4681::0.4681) (0.5427::0.5427)) (IOPATH B X (0.5156::0.5156) (0.6546::0.6546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8503::4.8504) (2.2589::2.2591)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.9217::4.9217) (-0.0182::-0.0182) (2.3826::2.3826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8245::0.8245)) (IOPATH D Q (1.1102::1.1102) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.0982::1.0982) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6936::0.6936) (0.5948::0.5948)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2965::0.2973)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3964)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1797::0.1797) (0.2010::0.2010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5489::0.5489) (0.5082::0.5082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7155::4.7157) (2.2020::2.2022)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.7882::4.7882) (-0.0127::-0.0127) (2.3309::2.3309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5208::0.5208) (0.5962::0.5962)) (IOPATH B X (0.4217::0.4217) (0.5505::0.5505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1003::1.1003) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1349::1.1349) (0.7219::0.7219)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7326::0.7326)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6705::5.6706) (2.6017::2.6019)) (IOPATH TE_B Z () () (0.4058::0.4058) (5.7424::5.7424) (-0.0301::-0.0301) (2.7426::2.7426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6678::4.6679) (2.1817::2.1819)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.7430::4.7430) (-0.0166::-0.0166) (2.3107::2.3107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8269::4.8270) (2.2513::2.2516)) (IOPATH TE_B Z () () (0.4006::0.4006) (4.8803::4.8803) (-0.0272::-0.0272) (2.3788::2.3788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8999::5.8999) (2.7849::2.7851)) (IOPATH TE_B Z () () (0.5789::0.5789) (5.7618::5.7618) (-0.1472::-0.1472) (2.8714::2.8714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7016::0.7016) (0.5998::0.5998)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2977)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1397::1.1397) (0.7225::0.7271)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7451::0.7451)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1043::1.1043) (0.8833::0.8833)) (IOPATH D Q (1.1853::1.1853) (0.7480::0.7480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1728::1.1795) (0.7541::0.7661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7624)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1383)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8849::0.8852) (0.7722::0.7760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1211::1.1211) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7295::0.7295)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0355::1.0355) (0.8386::0.8386)) (IOPATH D Q (1.1186::1.1186) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0592::4.0594) (1.9424::1.9428)) (IOPATH TE_B Z () () (0.4860::0.4860) (4.1881::4.1881) (-0.0778::-0.0778) (2.1451::2.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8800::3.8801) (1.8610::1.8612)) (IOPATH TE_B Z () () (0.3939::0.3939) (3.9749::3.9749) (-0.0235::-0.0235) (2.0040::2.0040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1796::0.1796) (0.1931::0.1931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.0983::1.0983) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0385::1.0385) (0.8407::0.8407)) (IOPATH D Q (1.1487::1.1487) (0.7290::0.7290)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1181::4.1183) (1.9609::1.9611)) (IOPATH TE_B Z () () (0.3885::0.3885) (4.2010::4.2010) (-0.0205::-0.0205) (2.0905::2.0905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2506::4.2508) (2.0171::2.0173)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.3274::4.3274) (-0.0142::-0.0142) (2.1414::2.1414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2290::0.2290) (0.2575::0.2575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4435::0.4435) (0.5168::0.5168)) (IOPATH B X (0.4480::0.4480) (0.5772::0.5772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1846::1.1846) (0.9330::0.9330)) (IOPATH D Q (1.2672::1.2672) (0.7993::0.7993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5252::4.5253) (2.1243::2.1245)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.5772::4.5772) (-0.0072::-0.0072) (2.2353::2.2353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1354::1.1354) (0.7221::0.7221)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.1044::1.1044) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0337::1.0337) (0.8374::0.8374)) (IOPATH D Q (1.1265::1.1265) (0.7114::0.7114)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4236::4.4237) (2.0875::2.0877)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.4973::4.4973) (-0.0189::-0.0189) (2.2162::2.2162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8598::3.8599) (1.8527::1.8529)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.9417::3.9417) (-0.0162::-0.0162) (1.9823::1.9823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8354::3.8356) (1.8439::1.8442)) (IOPATH TE_B Z () () (0.3674::0.3674) (3.9081::3.9081) (-0.0089::-0.0089) (1.9623::1.9623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7849::4.7850) (2.2310::2.2313)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.8540::4.8540) (-0.0171::-0.0171) (2.3522::2.3522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7180::4.7181) (2.2018::2.2020)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.7920::4.7920) (-0.0140::-0.0140) (2.3282::2.3282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7652::0.7652) (0.6936::0.6936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8098::3.8099) (1.8336::1.8338)) (IOPATH TE_B Z () () (0.3902::0.3902) (3.9039::3.9039) (-0.0215::-0.0215) (1.9745::1.9745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5192::0.5192) (0.5913::0.5913)) (IOPATH B X (0.4770::0.4770) (0.6074::0.6074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6930::0.6930) (0.5944::0.5944)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2951::0.2992)) (SETUP (negedge GATE) (posedge CLK) (0.3958::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8615::0.8615) (0.8102::0.8102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3960::4.3960) (2.0787::2.0788)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.4578::4.4578) (-0.0178::-0.0178) (2.1975::2.1975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4715::0.4715) (0.4628::0.4628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7127::3.7128) (1.7929::1.7931)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.7965::3.7965) (-0.0199::-0.0199) (1.9274::1.9274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7936::4.7936) (2.2372::2.2374)) (IOPATH TE_B Z () () (0.3888::0.3888) (4.8738::4.8738) (-0.0207::-0.0207) (2.3727::2.3727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0312::1.0312) (0.8356::0.8356)) (IOPATH D Q (1.1154::1.1154) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7825::0.7825) (0.7051::0.7051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2996::5.2997) (2.4414::2.4416)) (IOPATH TE_B Z () () (0.3989::0.3989) (5.3841::5.3841) (-0.0263::-0.0263) (2.5819::2.5819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7186::5.7187) (2.6125::2.6127)) (IOPATH TE_B Z () () (0.4007::0.4007) (5.8041::5.8041) (-0.0273::-0.0273) (2.7568::2.7568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7567::4.7567) (2.2218::2.2220)) (IOPATH TE_B Z () () (0.3739::0.3739) (4.8144::4.8144) (-0.0125::-0.0125) (2.3441::2.3441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1089::1.1089) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1083::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6597::0.6597) (0.5747::0.5747)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2915::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1050::1.1050) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5428::0.5428) (0.4725::0.4725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8319::0.8319)) (IOPATH D Q (1.1089::1.1089) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1289::1.1326) (0.7195::0.7270)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8503::4.8504) (2.2593::2.2595)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.9158::4.9158) (-0.0195::-0.0195) (2.3798::2.3798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6675::4.6676) (2.1829::2.1831)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.7351::4.7351) (-0.0126::-0.0126) (2.3090::2.3090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0327::1.0327) (0.8367::0.8367)) (IOPATH D Q (1.1139::1.1139) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2155::0.2155) (0.2434::0.2434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8260::0.8262) (0.7730::0.7730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1045::4.1047) (1.9566::1.9569)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.1840::4.1840) (-0.0174::-0.0174) (2.0832::2.0832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1455::1.1455) (0.7264::0.7324)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.0902::1.0902) (0.6827::0.6827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6601::4.6602) (2.1794::2.1796)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.7414::4.7414) (-0.0218::-0.0218) (2.3109::2.3109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6911::0.6911) (0.5875::0.5875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.0900::1.0900) (0.6836::0.6836)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1063::1.1063) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3935::4.3936) (2.0744::2.0746)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.4575::4.4575) (-0.0128::-0.0128) (2.1895::2.1895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1215::1.1215) (0.7128::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1209::1.1209) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.0928::1.0928) (0.6863::0.6863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0969::1.0969) (0.6888::0.6888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1962::5.1963) (2.4020::2.4022)) (IOPATH TE_B Z () () (0.3833::0.3833) (5.2669::5.2669) (-0.0177::-0.0177) (2.5298::2.5298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8009::4.8009) (2.2402::2.2404)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.8739::4.8739) (-0.0234::-0.0234) (2.3729::2.3729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6493::0.6493) (0.5685::0.5685)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2985::0.3015)) (SETUP (negedge GATE) (posedge CLK) (0.3973::0.3976)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7839::4.7840) (2.2293::2.2295)) (IOPATH TE_B Z () () (0.3885::0.3885) (4.8633::4.8633) (-0.0206::-0.0206) (2.3647::2.3647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6888::4.6890) (2.1892::2.1894)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.7710::4.7710) (-0.0176::-0.0176) (2.3219::2.3219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1495::1.1533) (0.7368::0.7440)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7541)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1305)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0363::1.0363) (0.8392::0.8392)) (IOPATH D Q (1.1144::1.1144) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1453::4.1454) (1.9711::1.9713)) (IOPATH TE_B Z () () (0.4029::0.4029) (4.2355::4.2355) (-0.0285::-0.0285) (2.1157::2.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2226::0.2226) (0.2509::0.2509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0974::1.0974) (0.8791::0.8791)) (IOPATH D Q (1.1796::1.1796) (0.7439::0.7439)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5995::4.5996) (2.1533::2.1535)) (IOPATH TE_B Z () () (0.3704::0.3704) (4.6565::4.6565) (-0.0106::-0.0106) (2.2681::2.2681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5561::4.5561) (2.1384::2.1386)) (IOPATH TE_B Z () () (0.3756::0.3756) (4.6170::4.6170) (-0.0134::-0.0134) (2.2598::2.2598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8887::5.8888) (2.6890::2.6892)) (IOPATH TE_B Z () () (0.3695::0.3695) (5.9337::5.9337) (-0.0101::-0.0101) (2.7936::2.7936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0881::1.0881) (0.6825::0.6825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9975::3.9976) (1.9089::1.9092)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.0735::4.0735) (-0.0169::-0.0169) (2.0314::2.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7045::3.7047) (1.7900::1.7902)) (IOPATH TE_B Z () () (0.3794::0.3794) (3.7810::3.7810) (-0.0155::-0.0155) (1.9135::1.9135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1668::1.1668) (0.9220::0.9220)) (IOPATH D Q (1.2519::1.2519) (0.7900::0.7900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1037::1.1037) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1587::0.1587) (0.1674::0.1674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6232::0.6232) (0.5592::0.5631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0337::1.0337) (0.8374::0.8374)) (IOPATH D Q (1.1131::1.1131) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0944::1.0944) (0.6875::0.6875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1582::1.1582) (0.7354::0.7413)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7470::0.7470)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6588::0.6588) (0.5741::0.5741)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2956::0.2989)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3962)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0570::1.0570) (0.8536::0.8536)) (IOPATH D Q (1.1420::1.1420) (0.7224::0.7224)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8832::4.8833) (2.2727::2.2729)) (IOPATH TE_B Z () () (0.4075::0.4075) (4.9820::4.9820) (-0.0310::-0.0310) (2.4267::2.4267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1214::1.1214) (0.7126::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7845::3.7846) (1.8233::1.8235)) (IOPATH TE_B Z () () (0.3911::0.3911) (3.8710::3.8710) (-0.0220::-0.0220) (1.9592::1.9592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4293::5.4295) (2.4989::2.4991)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.4958::5.4958) (-0.0168::-0.0168) (2.6183::2.6183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5102::4.5102) (2.1223::2.1224)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.5661::4.5661) (-0.0177::-0.0177) (2.2391::2.2391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1769::0.1769) (0.1959::0.1959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8234::0.8234)) (IOPATH D Q (1.0941::1.0941) (0.6882::0.6882)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6444::3.6445) (1.7658::1.7660)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.7222::3.7222) (-0.0172::-0.0172) (1.8923::1.8923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6505::0.6505) (0.5692::0.5692)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2873::5.2874) (2.4427::2.4429)) (IOPATH TE_B Z () () (0.3988::0.3988) (5.3419::5.3419) (-0.0262::-0.0262) (2.5722::2.5722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7558::3.7560) (1.8086::1.8089)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.8434::3.8434) (-0.0187::-0.0187) (1.9425::1.9425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8221::4.8222) (2.2494::2.2496)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.9001::4.9001) (-0.0224::-0.0224) (2.3849::2.3849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0972::1.0972) (0.8790::0.8790)) (IOPATH D Q (1.1768::1.1768) (0.7425::0.7425)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3500::4.3501) (2.0619::2.0621)) (IOPATH TE_B Z () () (0.3977::0.3977) (4.4279::4.4279) (-0.0256::-0.0256) (2.1982::2.1982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6998::5.7000) (2.6086::2.6088)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.7703::5.7703) (-0.0167::-0.0167) (2.7342::2.7342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8680::4.8682) (2.2668::2.2671)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.9607::4.9607) (-0.0242::-0.0242) (2.4124::2.4124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0030::6.0030) (2.7306::2.7308)) (IOPATH TE_B Z () () (0.3849::0.3849) (6.0632::6.0632) (-0.0186::-0.0186) (2.8550::2.8550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0623::1.0623) (0.8574::0.8574)) (IOPATH D Q (1.1518::1.1518) (0.7285::0.7285)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1092::1.1092) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1661::0.1661) (0.1764::0.1764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5560::5.5561) (2.5487::2.5489)) (IOPATH TE_B Z () () (0.3639::0.3639) (5.5918::5.5918) (-0.0069::-0.0069) (2.6446::2.6446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1299::1.1299) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0950::1.0950) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1309::1.1309) (0.7198::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7381::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1160::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9071::0.9072) (0.8341::0.8341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8010::4.8012) (2.2329::2.2332)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.8733::4.8733) (-0.0126::-0.0126) (2.3549::2.3549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1039::1.1039) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8318::0.8318)) (IOPATH D Q (1.1208::1.1208) (0.7100::0.7100)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0432::1.0432) (0.8440::0.8440)) (IOPATH D Q (1.1276::1.1276) (0.7120::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7325::4.7327) (2.2091::2.2093)) (IOPATH TE_B Z () () (0.3706::0.3706) (4.7904::4.7904) (-0.0107::-0.0107) (2.3249::2.3249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2317::0.2317) (0.2597::0.2597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6548::0.6548) (0.5721::0.5721)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3039::0.3064)) (SETUP (negedge GATE) (posedge CLK) (0.4002::0.4007)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7829::0.7830) (0.7149::0.7149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6592::0.6592) (0.5744::0.5744)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8208::0.8208)) (IOPATH D Q (1.1169::1.1169) (0.7072::0.7072)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1113::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8379::4.8380) (2.2520::2.2522)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.9145::4.9145) (-0.0179::-0.0179) (2.3787::2.3787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1375::1.1375) (0.7271::0.7271)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7424::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1188::1.1188) (0.7071::0.7071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6191::3.6193) (1.7538::1.7540)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.7047::3.7047) (-0.0199::-0.0199) (1.8860::1.8860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0831::1.0831) (0.8703::0.8703)) (IOPATH D Q (1.1673::1.1673) (0.7360::0.7360)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1968::4.1969) (1.9957::1.9959)) (IOPATH TE_B Z () () (0.3701::0.3701) (4.2567::4.2567) (-0.0104::-0.0104) (2.1045::2.1045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7506::4.7507) (2.2160::2.2162)) (IOPATH TE_B Z () () (0.3685::0.3685) (4.8112::4.8113) (-0.0095::-0.0095) (2.3339::2.3339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5711::0.5711) (0.6465::0.6467)) (IOPATH B X (0.4467::0.4467) (0.5768::0.5768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4502::0.4502) (0.4293::0.4293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2461::4.2461) (2.0171::2.0173)) (IOPATH TE_B Z () () (0.3893::0.3893) (4.3137::4.3137) (-0.0210::-0.0210) (2.1427::2.1427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1064::1.1064) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1201::1.1201) (0.7066::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7276::0.7276)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1260::1.1260) (0.7108::0.7148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0067::6.0067) (2.7401::2.7403)) (IOPATH TE_B Z () () (0.4364::0.4364) (6.1111::6.1111) (-0.0470::-0.0470) (2.9150::2.9150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6717::4.6719) (2.1844::2.1846)) (IOPATH TE_B Z () () (0.3896::0.3896) (4.7597::4.7597) (-0.0212::-0.0212) (2.3231::2.3231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1281::1.1281) (0.7185::0.7185)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1148::0.1148)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3890::4.3891) (2.0772::2.0773)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.4525::4.4525) (-0.0189::-0.0189) (2.2007::2.2007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1479::1.1479) (0.7304::0.7307)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7499::0.7499)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1023::1.1023) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0431::1.0431) (0.8439::0.8439)) (IOPATH D Q (1.1261::1.1261) (0.7097::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0646::4.0646) (1.9413::1.9415)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.1350::4.1350) (-0.0183::-0.0183) (2.0660::2.0660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5640::4.5640) (2.1438::2.1439)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.6167::4.6167) (-0.0137::-0.0137) (2.2629::2.2629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1032::4.1032) (1.9531::1.9533)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.1668::4.1668) (-0.0179::-0.0179) (2.0700::2.0700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0428::1.0428) (0.8437::0.8437)) (IOPATH D Q (1.1211::1.1211) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.4461::5.4461) (2.5034::2.5034)) (IOPATH TE_B Z () () (0.3027::0.3027) (5.5046::5.5046) (0.0269::0.0269) (2.5897::2.5898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1424::1.1424) (0.7291::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0902::1.0902) (0.6856::0.6856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1113::1.1113) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6500::0.6500) (0.5692::0.5692)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2922)) (SETUP (negedge GATE) (posedge CLK) (0.3927::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8245::0.8245)) (IOPATH D Q (1.1227::1.1227) (0.7129::0.7129)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7331::0.7331)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8064::0.8064) (0.7437::0.7437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8378::3.8379) (1.8385::1.8387)) (IOPATH TE_B Z () () (0.3777::0.3777) (3.9203::3.9203) (-0.0146::-0.0146) (1.9678::1.9678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1141::1.1141) (0.7063::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1091::0.1091)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8342::0.8342)) (IOPATH D Q (1.1135::1.1135) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4445::0.4445) (0.4247::0.4247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1172::5.1173) (2.3741::2.3744)) (IOPATH TE_B Z () () (0.4571::0.4571) (5.2102::5.2102) (-0.0584::-0.0584) (2.5497::2.5497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1125::1.1125) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2233::4.2234) (2.0016::2.0018)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.3153::4.3153) (-0.0214::-0.0214) (2.1432::2.1432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8260::3.8261) (1.8403::1.8405)) (IOPATH TE_B Z () () (0.3938::0.3938) (3.9129::3.9129) (-0.0235::-0.0235) (1.9777::1.9777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7581::4.7582) (2.2189::2.2192)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.8305::4.8305) (-0.0167::-0.0167) (2.3477::2.3477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5805::0.5805) (0.6546::0.6546)) (IOPATH B X (0.4197::0.4197) (0.5460::0.5460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3156::5.3158) (2.4492::2.4494)) (IOPATH TE_B Z () () (0.3759::0.3759) (5.3840::5.3840) (-0.0136::-0.0136) (2.5697::2.5697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6833::4.6833) (2.1889::2.1891)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.7613::4.7613) (-0.0205::-0.0205) (2.3222::2.3222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9547::3.9547) (1.8956::1.8958)) (IOPATH TE_B Z () () (0.3912::0.3912) (4.0327::4.0327) (-0.0221::-0.0221) (2.0276::2.0276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7999::3.8000) (1.8314::1.8316)) (IOPATH TE_B Z () () (0.4045::0.4045) (3.9057::3.9057) (-0.0294::-0.0294) (1.9888::1.9888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6019::4.6020) (2.1558::2.1560)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.6876::4.6876) (-0.0205::-0.0205) (2.2919::2.2919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0479::1.0479) (0.8473::0.8473)) (IOPATH D Q (1.1487::1.1487) (0.7288::0.7288)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9109::3.9111) (1.8754::1.8756)) (IOPATH TE_B Z () () (0.3699::0.3699) (3.9818::3.9818) (-0.0103::-0.0103) (1.9935::1.9935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1052::1.1052) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8092::0.8092) (0.7598::0.7598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0000::5.0001) (2.3171::2.3173)) (IOPATH TE_B Z () () (0.3796::0.3796) (5.0692::5.0692) (-0.0156::-0.0156) (2.4374::2.4374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6895::0.6895) (0.6100::0.6100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1026::6.1027) (2.7694::2.7696)) (IOPATH TE_B Z () () (0.3678::0.3678) (6.1510::6.1510) (-0.0091::-0.0091) (2.8790::2.8790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4926::5.4926) (2.5255::2.5257)) (IOPATH TE_B Z () () (0.3908::0.3908) (5.5575::5.5575) (-0.0219::-0.0219) (2.6510::2.6510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1731::1.1731) (0.7481::0.7520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7648::0.7648)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1338)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1310::1.1310) (0.7192::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1113::1.1113) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1077::1.1077) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1746::0.1746) (0.1907::0.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6551::0.6551) (0.5719::0.5719)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2570::5.2571) (2.4269::2.4271)) (IOPATH TE_B Z () () (0.3859::0.3859) (5.3316::5.3316) (-0.0191::-0.0191) (2.5550::2.5550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0421::1.0421) (0.8432::0.8432)) (IOPATH D Q (1.1607::1.1639) (0.7418::0.7484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8030::0.8030) (0.7409::0.7409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1390::1.1390) (0.9048::0.9048)) (IOPATH D Q (1.2394::1.2394) (0.7832::0.7861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8257::0.8257)) (IOPATH D Q (1.0982::1.0982) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1755::4.1756) (1.9862::1.9864)) (IOPATH TE_B Z () () (0.3643::0.3643) (4.2398::4.2398) (-0.0072::-0.0072) (2.0974::2.0974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4044::4.4046) (2.0779::2.0781)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.4690::4.4690) (-0.0125::-0.0125) (2.1916::2.1916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1287::1.1304) (0.7188::0.7224)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7379)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1174)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7702::4.7703) (2.2229::2.2231)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.8407::4.8407) (-0.0178::-0.0178) (2.3494::2.3494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4406::0.4406) (0.4216::0.4216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1349::1.1349) (0.7220::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8215::0.8215)) (IOPATH D Q (1.0973::1.0973) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5435::4.5435) (2.1322::2.1324)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.6041::4.6041) (-0.0156::-0.0156) (2.2567::2.2567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2009::4.2010) (1.9961::1.9963)) (IOPATH TE_B Z () () (0.3990::0.3990) (4.2888::4.2888) (-0.0263::-0.0264) (2.1381::2.1381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7942::4.7943) (2.2330::2.2332)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.8826::4.8826) (-0.0235::-0.0235) (2.3747::2.3747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0736::1.0736) (0.8644::0.8644)) (IOPATH D Q (1.1661::1.1661) (0.7408::0.7408)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1059::0.1059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8273::0.8273)) (IOPATH D Q (1.1225::1.1225) (0.7104::0.7104)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4478::0.4478) (0.4118::0.4118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7463::0.7463) (0.6489::0.6489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8081::0.8081) (0.7502::0.7502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6981::4.6981) (2.1988::2.1990)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.7792::4.7792) (-0.0266::-0.0266) (2.3406::2.3406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8360::0.8360)) (IOPATH D Q (1.1364::1.1364) (0.7174::0.7214)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2381::0.2381) (0.2677::0.2677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1049::1.1049) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8215::0.8215)) (IOPATH D Q (1.0946::1.0946) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6924::0.6924) (0.6115::0.6115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4352::4.4353) (2.0947::2.0949)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.5177::4.5177) (-0.0175::-0.0175) (2.2279::2.2279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1173::1.1173) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.0942::1.0942) (0.6870::0.6870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1183::1.1183) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1264::1.1264) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7317::0.7317)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1106)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8504::4.8506) (2.2547::2.2550)) (IOPATH TE_B Z () () (0.3692::0.3692) (4.9132::4.9132) (-0.0099::-0.0099) (2.3733::2.3733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0454::1.0454) (0.8455::0.8455)) (IOPATH D Q (1.1293::1.1293) (0.7132::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1829::0.1829) (0.1969::0.1969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7054::0.7054) (0.6021::0.6021)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4503::4.4504) (2.0928::2.0930)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.5351::4.5351) (-0.0183::-0.0183) (2.2329::2.2329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0349::4.0349) (1.9281::1.9283)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.1018::4.1018) (-0.0176::-0.0176) (2.0480::2.0480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7814::3.7815) (1.8200::1.8202)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.8643::3.8643) (-0.0188::-0.0188) (1.9518::1.9518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5507::0.5507) (0.5150::0.5150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6745::0.6745) (0.5977::0.5977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2584::5.2585) (2.4258::2.4260)) (IOPATH TE_B Z () () (0.3946::0.3946) (5.3382::5.3382) (-0.0239::-0.0239) (2.5605::2.5605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1591::1.1627) (0.7436::0.7501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1314)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1136::1.1136) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6189::0.6189) (0.6952::0.6952)) (IOPATH B X (0.4327::0.4327) (0.5627::0.5627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1012::1.1012) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1154::1.1154) (0.7064::0.7064)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1288::1.1288) (0.7208::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1187::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.4672::0.4672) (0.4430::0.4430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1026::1.1026) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1572::0.1572) (0.1666::0.1666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6177::0.6178) (0.6951::0.6952)) (IOPATH B X (0.4391::0.4391) (0.5693::0.5693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4783::0.4783) (0.5487::0.5488)) (IOPATH B X (0.4811::0.4811) (0.6097::0.6097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1172::1.1172) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4283::0.4283) (0.3944::0.3944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8764::4.8765) (2.2650::2.2652)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.9460::4.9460) (-0.0143::-0.0143) (2.3850::2.3850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2169::6.2170) (2.8229::2.8231)) (IOPATH TE_B Z () () (0.3916::0.3916) (6.2952::6.2952) (-0.0223::-0.0223) (2.9628::2.9628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8213::0.8213)) (IOPATH D Q (1.1188::1.1188) (0.7063::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4188::4.4189) (2.0868::2.0871)) (IOPATH TE_B Z () () (0.3872::0.3872) (4.4542::4.4542) (-0.0198::-0.0198) (2.1955::2.1955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1036::1.1036) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8913::4.8914) (2.2751::2.2753)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.9786::4.9786) (-0.0223::-0.0223) (2.4174::2.4174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8909::3.8911) (1.8666::1.8669)) (IOPATH TE_B Z () () (0.3717::0.3717) (3.9679::3.9679) (-0.0113::-0.0113) (1.9894::1.9894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2164::0.2164) (0.2442::0.2442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6795::3.6796) (1.7786::1.7788)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.7593::3.7593) (-0.0175::-0.0175) (1.9056::1.9056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5122::4.5122) (2.1200::2.1202)) (IOPATH TE_B Z () () (0.4048::0.4048) (4.6003::4.6003) (-0.0295::-0.0295) (2.2663::2.2663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2545::5.2546) (2.4250::2.4253)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.3122::5.3122) (-0.0108::-0.0108) (2.5356::2.5356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5897::4.5898) (2.1498::2.1500)) (IOPATH TE_B Z () () (0.3821::0.3821) (4.6666::4.6666) (-0.0170::-0.0170) (2.2849::2.2849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4727::4.4728) (2.1095::2.1097)) (IOPATH TE_B Z () () (0.3679::0.3679) (4.5245::4.5245) (-0.0092::-0.0092) (2.2165::2.2165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7526::5.7527) (2.6302::2.6304)) (IOPATH TE_B Z () () (0.3906::0.3906) (5.8226::5.8226) (-0.0217::-0.0217) (2.7610::2.7610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1090::1.1090) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7263::5.7264) (2.6201::2.6203)) (IOPATH TE_B Z () () (0.3723::0.3723) (5.7829::5.7829) (-0.0116::-0.0116) (2.7337::2.7337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5677::0.5690) (0.4430::0.4468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5734::4.5736) (2.1416::2.1418)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.6589::4.6589) (-0.0218::-0.0218) (2.2769::2.2769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6758::0.6758) (0.5843::0.5843)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1031::1.1031) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4465::0.4465) (0.4297::0.4297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8327::0.8327)) (IOPATH D Q (1.1397::1.1397) (0.7208::0.7244)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7367::0.7367)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1143)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1026::1.1026) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2386::4.2387) (2.0081::2.0083)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.3219::4.3219) (-0.0187::-0.0187) (2.1390::2.1390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1297::1.1297) (0.7153::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1142)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1859::4.1859) (1.9878::1.9880)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.2511::4.2511) (-0.0196::-0.0196) (2.1094::2.1094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8678::3.8680) (1.8587::1.8589)) (IOPATH TE_B Z () () (0.3751::0.3751) (3.9415::3.9415) (-0.0131::-0.0131) (1.9791::1.9791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5883::0.5883) (0.6640::0.6640)) (IOPATH B X (0.4351::0.4351) (0.5647::0.5647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5690::0.5690) (0.5227::0.5227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0348::1.0348) (0.8381::0.8381)) (IOPATH D Q (1.1261::1.1261) (0.7128::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6003::4.6005) (2.1561::2.1563)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.6828::4.6828) (-0.0180::-0.0180) (2.2894::2.2894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5776::0.5776) (0.6537::0.6537)) (IOPATH B X (0.4071::0.4071) (0.5349::0.5349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5151::5.5151) (2.5351::2.5353)) (IOPATH TE_B Z () () (0.3825::0.3825) (5.5691::5.5691) (-0.0172::-0.0172) (2.6497::2.6497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1749::4.1749) (1.9850::1.9851)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.2584::4.2584) (-0.0252::-0.0252) (2.1237::2.1237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4369::0.4369) (0.4015::0.4015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6124::4.6125) (2.1599::2.1601)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.6861::4.6861) (-0.0162::-0.0162) (2.2933::2.2933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9099::3.9100) (1.8740::1.8742)) (IOPATH TE_B Z () () (0.3862::0.3862) (3.9970::3.9970) (-0.0193::-0.0193) (2.0072::2.0072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6355::0.6355) (0.7122::0.7122)) (IOPATH B X (0.4873::0.4873) (0.6236::0.6236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4458::0.4458) (0.5210::0.5210)) (IOPATH B X (0.4394::0.4394) (0.5702::0.5702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8360::0.8360)) (IOPATH D Q (1.1158::1.1158) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8185::0.8185) (0.7521::0.7521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1282::1.1282) (0.7177::0.7177)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4349::0.4349) (0.4011::0.4011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1148::1.1148) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8231::0.8231)) (IOPATH D Q (1.1213::1.1213) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6666::0.6666) (0.5929::0.5929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.1043::1.1043) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2379::0.2379) (0.2695::0.2695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0103::4.0104) (1.9150::1.9151)) (IOPATH TE_B Z () () (0.3822::0.3822) (4.0802::4.0802) (-0.0171::-0.0171) (2.0369::2.0369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0948::1.0948) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1172::1.1172) (0.7037::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4577::5.4578) (2.5013::2.5016)) (IOPATH TE_B Z () () (0.3736::0.3736) (5.5237::5.5237) (-0.0123::-0.0123) (2.6228::2.6228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8380::0.8380)) (IOPATH D Q (1.1607::1.1607) (0.7441::0.7441)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7457::0.7457)) (SETUP (negedge D) (negedge GATE) (0.1222::0.1222)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0987::4.0988) (1.9485::1.9487)) (IOPATH TE_B Z () () (0.3734::0.3734) (4.1627::4.1627) (-0.0122::-0.0122) (2.0617::2.0617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0031::5.0032) (2.3218::2.3220)) (IOPATH TE_B Z () () (0.3789::0.3789) (5.0802::5.0802) (-0.0153::-0.0153) (2.4514::2.4514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1450::1.1450) (0.7347::0.7347)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1232::0.1232)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1338::1.1338) (0.7173::0.7200)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1144)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5595::0.5595) (0.5038::0.5038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5113::0.5113) (0.5862::0.5862)) (IOPATH B X (0.4586::0.4586) (0.5909::0.5909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1103::1.1103) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5470::0.5470) (0.5195::0.5195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8224::0.8224)) (IOPATH D Q (1.0932::1.0932) (0.6863::0.6863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1277::1.1277) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0411::6.0412) (2.7921::2.7926)) (IOPATH TE_B Z () () (0.5198::0.5198) (6.0338::6.0338) (-0.1031::-0.1031) (2.9446::2.9446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.0965::1.0965) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0178::4.0179) (1.9192::1.9194)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.1093::4.1093) (-0.0243::-0.0243) (2.0617::2.0617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5986::0.5986) (0.6717::0.6718)) (IOPATH B X (0.4244::0.4244) (0.5512::0.5512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6103::4.6103) (2.1574::2.1576)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.6764::4.6764) (-0.0153::-0.0153) (2.2854::2.2854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6512::0.6512) (0.5697::0.5697)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5316::4.5317) (2.1272::2.1274)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.6135::4.6135) (-0.0166::-0.0166) (2.2667::2.2667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8220::0.8220)) (IOPATH D Q (1.1362::1.1362) (0.7206::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7446::0.7446)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7163::4.7164) (2.2019::2.2021)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.7978::4.7978) (-0.0207::-0.0207) (2.3384::2.3384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7887::3.7888) (1.8203::1.8205)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.8756::3.8756) (-0.0152::-0.0152) (1.9527::1.9527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9283::0.9283) (0.8137::0.8137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5351::0.5351) (0.4837::0.4837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1063::1.1063) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7227::0.7227)) (SETUP (negedge D) (negedge GATE) (0.1054::0.1054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4434::0.4434) (0.4065::0.4065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1277::6.1278) (2.7864::2.7866)) (IOPATH TE_B Z () () (0.3799::0.3799) (6.1889::6.1889) (-0.0158::-0.0158) (2.9089::2.9089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1068::1.1068) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7858::5.7860) (2.6459::2.6461)) (IOPATH TE_B Z () () (0.3821::0.3821) (5.8564::5.8564) (-0.0170::-0.0170) (2.7716::2.7716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2202::0.2202) (0.2489::0.2489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1190::1.1190) (0.7058::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1714::1.1714) (0.7454::0.7522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1285)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4167::4.4167) (2.0843::2.0845)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.4773::4.4773) (-0.0144::-0.0144) (2.2018::2.2018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1077::1.1077) (0.7008::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3631::4.3632) (2.0653::2.0656)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.4235::4.4235) (-0.0098::-0.0098) (2.1772::2.1772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8359::0.8359)) (IOPATH D Q (1.1142::1.1142) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7164::4.7165) (2.2025::2.2027)) (IOPATH TE_B Z () () (0.3794::0.3794) (4.7863::4.7863) (-0.0155::-0.0155) (2.3306::2.3306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1346::1.1346) (0.7170::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7344::0.7344)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1063::1.1063) (0.6958::0.6958)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5619::0.5619) (0.5048::0.5048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8527::3.8528) (1.8530::1.8532)) (IOPATH TE_B Z () () (0.3894::0.3894) (3.9171::3.9171) (-0.0211::-0.0211) (1.9773::1.9773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6030::0.6030) (0.5484::0.5484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4805::5.4807) (2.5197::2.5199)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.5565::5.5565) (-0.0195::-0.0195) (2.6497::2.6497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5696::4.5697) (2.1412::2.1414)) (IOPATH TE_B Z () () (0.4076::0.4076) (4.6738::4.6738) (-0.0311::-0.0311) (2.2988::2.2988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1376::1.1376) (0.7268::0.7268)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3715::4.3717) (2.0577::2.0579)) (IOPATH TE_B Z () () (0.3766::0.3766) (4.4403::4.4403) (-0.0140::-0.0140) (2.1755::2.1755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6128::4.6129) (2.1609::2.1611)) (IOPATH TE_B Z () () (0.3959::0.3959) (4.6999::4.6999) (-0.0246::-0.0246) (2.3012::2.3012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8214::3.8215) (1.8392::1.8394)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.9013::3.9013) (-0.0171::-0.0171) (1.9681::1.9681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5556::0.5556) (0.6312::0.6312)) (IOPATH B X (0.4558::0.4558) (0.5873::0.5873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1220::1.1220) (0.7149::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4527::0.4527) (0.5276::0.5276)) (IOPATH B X (0.4567::0.4567) (0.5891::0.5891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.0987::1.0987) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3199::4.3200) (2.0466::2.0468)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.3956::4.3956) (-0.0165::-0.0165) (2.1747::2.1747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8448::3.8449) (1.8495::1.8497)) (IOPATH TE_B Z () () (0.3897::0.3897) (3.9329::3.9329) (-0.0212::-0.0212) (1.9864::1.9864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5005::5.5006) (2.5292::2.5294)) (IOPATH TE_B Z () () (0.3957::0.3957) (5.5786::5.5786) (-0.0246::-0.0246) (2.6638::2.6638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5137::0.5137) (0.5880::0.5880)) (IOPATH B X (0.5308::0.5308) (0.6704::0.6704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2293::0.2293) (0.2593::0.2593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8660::3.8662) (1.8548::1.8550)) (IOPATH TE_B Z () () (0.3771::0.3771) (3.9506::3.9506) (-0.0142::-0.0142) (1.9857::1.9857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4287::0.4287) (0.3948::0.3948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6773::0.6773) (0.5791::0.5791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6483::0.6483) (0.5679::0.5679)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8413::0.8413) (0.7828::0.7828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1319::1.1319) (0.7185::0.7185)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1886::0.1886) (0.2144::0.2144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1865::0.1865) (0.2072::0.2072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6428::0.6428) (0.5650::0.5650)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2929)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6545::0.6545) (0.5428::0.5428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7652::0.7652) (0.6934::0.6934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8358::0.8358)) (IOPATH D Q (1.1241::1.1241) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1059::0.1059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8243::0.8243)) (IOPATH D Q (1.1403::1.1403) (0.7237::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7451::0.7451)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3429::4.3431) (2.0539::2.0541)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.4226::4.4226) (-0.0170::-0.0170) (2.1825::2.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4923::4.4925) (2.1109::2.1112)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.5607::4.5607) (-0.0127::-0.0127) (2.2362::2.2362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9205::3.9206) (1.8843::1.8845)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.9757::3.9757) (-0.0186::-0.0186) (2.0011::2.0011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5753::0.5753) (0.5157::0.5157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8306::0.8306)) (IOPATH D Q (1.1345::1.1383) (0.7224::0.7301)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8371::0.8371)) (IOPATH D Q (1.1158::1.1158) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7227::4.7228) (2.2057::2.2060)) (IOPATH TE_B Z () () (0.3748::0.3748) (4.7860::4.7860) (-0.0130::-0.0130) (2.3287::2.3287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0135::1.0135) (0.8232::0.8232)) (IOPATH D Q (1.0970::1.0970) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7153::0.7153) (0.6079::0.6079)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2961)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5994::0.5994) (0.6754::0.6754)) (IOPATH B X (0.4166::0.4166) (0.5447::0.5447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4853::0.4853) (0.5601::0.5601)) (IOPATH B X (0.4534::0.4534) (0.5854::0.5854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7087::4.7087) (2.1955::2.1955)) (IOPATH TE_B Z () () (0.3016::0.3016) (4.7629::4.7629) (0.0275::0.0275) (2.2764::2.2764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.0995::1.0995) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2318::0.2318) (0.2602::0.2602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8908::5.8909) (2.7764::2.7766)) (IOPATH TE_B Z () () (0.6506::0.6506) (5.8676::5.8676) (-0.2009::-0.2009) (2.9450::2.9450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7860::0.7860) (0.7025::0.7025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6973::0.6973) (0.5973::0.5973)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2985::0.2988)) (SETUP (negedge GATE) (posedge CLK) (0.3963::0.3973)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0612::4.0614) (1.9393::1.9396)) (IOPATH TE_B Z () () (0.4626::0.4626) (4.1542::4.1542) (-0.0615::-0.0615) (2.1102::2.1102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9023::4.9023) (2.2822::2.2823)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.9739::4.9739) (-0.0229::-0.0229) (2.4140::2.4140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.1317::1.1337) (0.7209::0.7260)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0349::1.0349) (0.8382::0.8382)) (IOPATH D Q (1.1142::1.1142) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8851::3.8851) (1.8638::1.8640)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.9727::3.9727) (-0.0223::-0.0223) (2.0017::2.0017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6999::4.7000) (2.1953::2.1955)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.7666::4.7666) (-0.0188::-0.0188) (2.3214::2.3214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4942::0.4942) (0.5694::0.5694)) (IOPATH B X (0.4810::0.4810) (0.6164::0.6164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8347::0.8347)) (IOPATH D Q (1.1284::1.1284) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7271::0.7271)) (SETUP (negedge D) (negedge GATE) (0.1089::0.1089)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.0971::1.0971) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4449::4.4451) (2.0877::2.0879)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.5188::4.5188) (-0.0109::-0.0109) (2.2153::2.2153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1294::1.1294) (0.7185::0.7185)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2655::4.2656) (2.0250::2.0252)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.3261::4.3261) (-0.0143::-0.0143) (2.1399::2.1399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1201::4.1202) (1.9619::1.9621)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.1928::4.1928) (-0.0179::-0.0179) (2.0821::2.0821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7522::0.7522) (0.6668::0.6668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1048::1.1048) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4319::5.4320) (2.5006::2.5008)) (IOPATH TE_B Z () () (0.3911::0.3911) (5.5025::5.5025) (-0.0220::-0.0220) (2.6300::2.6300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0671::5.0672) (2.3483::2.3485)) (IOPATH TE_B Z () () (0.3953::0.3953) (5.1502::5.1502) (-0.0243::-0.0243) (2.4847::2.4847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0300::4.0300) (1.9273::1.9274)) (IOPATH TE_B Z () () (0.3967::0.3967) (4.1208::4.1208) (-0.0251::-0.0251) (2.0712::2.0712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.0970::1.0970) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7113::0.7113)) (SETUP (negedge D) (negedge GATE) (0.0964::0.0964)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4140::4.4141) (2.0827::2.0829)) (IOPATH TE_B Z () () (0.3933::0.3933) (4.4988::4.4988) (-0.0232::-0.0232) (2.2195::2.2195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1040::1.1040) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6572::4.6574) (2.1746::2.1748)) (IOPATH TE_B Z () () (0.3778::0.3778) (4.7264::4.7264) (-0.0147::-0.0147) (2.2985::2.2985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1040::1.1040) (0.8832::0.8832)) (IOPATH D Q (1.1888::1.1888) (0.7504::0.7504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6954::0.6954) (0.5961::0.5961)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1075::1.1075) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2625::4.2627) (2.0211::2.0213)) (IOPATH TE_B Z () () (0.3847::0.3847) (4.3430::4.3430) (-0.0184::-0.0184) (2.1501::2.1501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0930::1.0930) (0.6872::0.6872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7033::3.7035) (1.7886::1.7888)) (IOPATH TE_B Z () () (0.3935::0.3935) (3.8007::3.8007) (-0.0233::-0.0233) (1.9321::1.9321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0135::1.0135) (0.8232::0.8232)) (IOPATH D Q (1.0911::1.0911) (0.6857::0.6857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1079::1.1079) (0.6971::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7215::0.7215)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7945::4.7946) (2.2377::2.2379)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.8767::4.8767) (-0.0235::-0.0235) (2.3757::2.3757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5549::0.5549) (0.5018::0.5017)) (IOPATH A Y (0.7144::0.7144) (0.1939::0.1939)) (IOPATH B Y (0.6631::0.6631) (0.1866::0.1866)) (IOPATH C Y (0.5796::0.5796) (0.1872::0.1872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7395::4.7396) (2.2098::2.2100)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.8137::4.8137) (-0.0149::-0.0149) (2.3364::2.3364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7466::0.7466) (0.7383::0.7383)) (IOPATH D X (0.7365::0.7365) (0.7366::0.7365)) (IOPATH A_N X (0.9158::0.9158) (0.7812::0.7812)) (IOPATH B_N X (0.9314::0.9314) (0.8041::0.8041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0609::4.0610) (1.9371::1.9373)) (IOPATH TE_B Z () () (0.4004::0.4004) (4.1628::4.1628) (-0.0271::-0.0271) (2.0872::2.0872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2936::5.2938) (2.4377::2.4379)) (IOPATH TE_B Z () () (0.3776::0.3776) (5.3595::5.3595) (-0.0146::-0.0146) (2.5565::2.5565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1077::1.1077) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2051::4.2052) (1.9989::1.9991)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.2927::4.2927) (-0.0188::-0.0188) (2.1352::2.1352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1005::1.1005) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7455::0.7455) (0.7340::0.7340)) (IOPATH D X (0.7427::0.7427) (0.7411::0.7410)) (IOPATH A_N X (0.9223::0.9223) (0.7857::0.7857)) (IOPATH B_N X (0.9463::0.9463) (0.8179::0.8179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7158::0.7158) (0.7075::0.7075)) (IOPATH C X (0.7437::0.7437) (0.7506::0.7506)) (IOPATH D X (0.7461::0.7461) (0.7748::0.7748)) (IOPATH A_N X (0.8832::0.8832) (0.7744::0.7744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7515::0.7515) (0.7400::0.7400)) (IOPATH D X (0.7438::0.7438) (0.7419::0.7418)) (IOPATH A_N X (0.9266::0.9266) (0.7896::0.7896)) (IOPATH B_N X (0.9389::0.9389) (0.8092::0.8092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6469::0.6469) (0.5671::0.5671)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2971)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7090::0.7090) (0.7060::0.7060)) (IOPATH C X (0.7270::0.7270) (0.7371::0.7371)) (IOPATH D X (0.7319::0.7319) (0.7643::0.7642)) (IOPATH A_N X (0.8639::0.8639) (0.7577::0.7577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6240::0.6240) (0.5538::0.5538)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8870::3.8871) (1.8648::1.8650)) (IOPATH TE_B Z () () (0.3839::0.3839) (3.9736::3.9736) (-0.0180::-0.0180) (2.0001::2.0001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1393::4.1395) (1.9706::1.9708)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.2171::4.2171) (-0.0148::-0.0149) (2.0977::2.0977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7252::5.7253) (2.6158::2.6160)) (IOPATH TE_B Z () () (0.3826::0.3826) (5.7850::5.7850) (-0.0173::-0.0173) (2.7370::2.7370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.6975::0.6975) (0.6944::0.6944)) (IOPATH C X (0.7230::0.7230) (0.7343::0.7343)) (IOPATH D X (0.7279::0.7279) (0.7614::0.7613)) (IOPATH A_N X (0.8684::0.8684) (0.7646::0.7646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2164::0.2164) (0.2443::0.2443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6861::0.6861) (0.6146::0.6146)) (IOPATH B X (0.7155::0.7155) (0.6970::0.6970)) (IOPATH C X (0.7393::0.7393) (0.7475::0.7475)) (IOPATH D X (0.7377::0.7377) (0.7614::0.7613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5566::0.5566) (0.5246::0.5246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1427::1.1427) (0.7281::0.7281)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1190::0.1190)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5919::0.5919) (0.5485::0.5485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9009::5.9010) (2.6904::2.6906)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.9419::5.9419) (-0.0168::-0.0168) (2.8023::2.8023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1093::1.1093) (0.6995::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1636::0.1636) (0.1756::0.1756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8349::0.8349) (0.7849::0.7849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1047::1.1047) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0454::1.0454) (0.8455::0.8455)) (IOPATH D Q (1.1416::1.1416) (0.7239::0.7239)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8224::0.8224)) (IOPATH D Q (1.1322::1.1322) (0.7175::0.7195)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7416::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8338::3.8339) (1.8419::1.8421)) (IOPATH TE_B Z () () (0.3795::0.3795) (3.9125::3.9125) (-0.0156::-0.0156) (1.9688::1.9688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6646::0.6646) (0.5779::0.5779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7875::3.7875) (1.8109::1.8109)) (IOPATH TE_B Z () () (0.3024::0.3024) (3.8484::3.8484) (0.0270::0.0270) (1.9001::1.9002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3175::5.3176) (2.4527::2.4529)) (IOPATH TE_B Z () () (0.3716::0.3716) (5.3633::5.3633) (-0.0112::-0.0112) (2.5569::2.5569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1786::5.1787) (2.3937::2.3939)) (IOPATH TE_B Z () () (0.3868::0.3868) (5.2479::5.2479) (-0.0196::-0.0196) (2.5201::2.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3953::4.3953) (2.0722::2.0724)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.4622::4.4622) (-0.0179::-0.0179) (2.1931::2.1931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2146::0.2146) (0.2428::0.2428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1240::1.1240) (0.7098::0.7134)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7367::0.7367)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1143)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1076::1.1076) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7588::0.7588) (0.6781::0.6781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1165::1.1165) (0.8909::0.8909)) (IOPATH D Q (1.1976::1.1976) (0.7548::0.7548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7280::4.7281) (2.2107::2.2109)) (IOPATH TE_B Z () () (0.3774::0.3774) (4.7674::4.7674) (-0.0144::-0.0144) (2.3181::2.3181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6665::4.6666) (2.1824::2.1826)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.7474::4.7474) (-0.0193::-0.0193) (2.3151::2.3151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1548::4.1548) (1.9776::1.9778)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.2175::4.2175) (-0.0178::-0.0178) (2.0977::2.0977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1074::4.1074) (1.9444::1.9444)) (IOPATH TE_B Z () () (0.3112::0.3112) (4.1692::4.1693) (0.0222::0.0221) (2.0331::2.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6765::0.6765) (0.5846::0.5846)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1283::1.1283) (0.7142::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2168::0.2168) (0.2451::0.2451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0999::1.0999) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5530::4.5531) (2.1365::2.1367)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.6290::4.6290) (-0.0179::-0.0179) (2.2723::2.2723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5606::4.5606) (2.1410::2.1412)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.6378::4.6378) (-0.0240::-0.0240) (2.2743::2.2743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1029::1.1029) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7195::0.7195) (0.6290::0.6290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0013::4.0014) (1.9096::1.9098)) (IOPATH TE_B Z () () (0.3965::0.3965) (4.0844::4.0844) (-0.0250::-0.0250) (2.0421::2.0421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1307::1.1307) (0.7194::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1080::1.1080) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9690::3.9691) (1.9011::1.9013)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.0508::4.0508) (-0.0165::-0.0165) (2.0324::2.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7460::4.7460) (2.2154::2.2156)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.7919::4.7919) (-0.0101::-0.0101) (2.3261::2.3261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3241::4.3241) (2.0497::2.0499)) (IOPATH TE_B Z () () (0.3700::0.3700) (4.3753::4.3753) (-0.0103::-0.0103) (2.1543::2.1543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4548::4.4550) (2.0965::2.0967)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.5317::4.5317) (-0.0178::-0.0178) (2.2301::2.2301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1819::0.1819) (0.2004::0.2004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0964::1.0964) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1744::0.1744) (0.1917::0.1917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8595::4.8596) (2.2634::2.2636)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.9160::4.9160) (-0.0121::-0.0121) (2.3797::2.3797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8973::4.8973) (2.2771::2.2773)) (IOPATH TE_B Z () () (0.3922::0.3922) (4.9704::4.9704) (-0.0226::-0.0226) (2.4059::2.4059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4443::4.4443) (2.0851::2.0851)) (IOPATH TE_B Z () () (0.3039::0.3039) (4.5025::4.5025) (0.0262::0.0262) (2.1705::2.1705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6523::3.6524) (1.7697::1.7699)) (IOPATH TE_B Z () () (0.3789::0.3789) (3.7277::3.7277) (-0.0153::-0.0153) (1.8927::1.8927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1374::1.1384) (0.7251::0.7272)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7390)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1177)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1122::1.1122) (0.7001::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6116::4.6118) (2.1600::2.1602)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.6901::4.6901) (-0.0194::-0.0194) (2.2911::2.2911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1001::1.1001) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1260::1.1286) (0.7171::0.7230)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1190)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8381::0.8381)) (IOPATH D Q (1.1457::1.1457) (0.7247::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8311::0.8311)) (IOPATH D Q (1.1651::1.1651) (0.7433::0.7454)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7554::0.7554)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0880::1.0880) (0.6838::0.6838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7114::0.7114)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6540::0.6540) (0.5713::0.5713)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3017::0.3021)) (SETUP (negedge GATE) (posedge CLK) (0.3983::0.3996)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1898::1.1898) (0.9362::0.9362)) (IOPATH D Q (1.2698::1.2698) (0.7994::0.7994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8304::0.8304)) (IOPATH D Q (1.1099::1.1099) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3336::4.3337) (2.0525::2.0528)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.4175::4.4175) (-0.0202::-0.0202) (2.1873::2.1873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8629::3.8630) (1.8546::1.8548)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.9471::3.9471) (-0.0200::-0.0200) (1.9880::1.9880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0429::1.0429) (0.8437::0.8437)) (IOPATH D Q (1.1492::1.1492) (0.7278::0.7297)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7325::0.7325)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7098::5.7099) (2.6150::2.6152)) (IOPATH TE_B Z () () (0.3769::0.3769) (5.7625::5.7625) (-0.0141::-0.0141) (2.7260::2.7260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4930::0.4930) (0.5664::0.5664)) (IOPATH B X (0.4257::0.4257) (0.5526::0.5526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8644::4.8646) (2.2652::2.2654)) (IOPATH TE_B Z () () (0.3893::0.3893) (4.9574::4.9574) (-0.0210::-0.0210) (2.4090::2.4090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6367::0.6367) (0.5613::0.5613)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8117::3.8118) (1.8334::1.8336)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.8853::3.8853) (-0.0130::-0.0130) (1.9549::1.9549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9773::3.9774) (1.8988::1.8990)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.0633::4.0633) (-0.0184::-0.0184) (2.0325::2.0325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2341::0.2341) (0.2620::0.2620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1157::1.1157) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8185::0.8186) (0.7651::0.7651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.7244::0.7244) (0.6269::0.6269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1245::1.1245) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3552::0.3552) (0.3821::0.3821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1008::1.1008) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1286::1.1286) (0.7118::0.7150)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8024::4.8025) (2.2325::2.2327)) (IOPATH TE_B Z () () (0.3667::0.3667) (4.8627::4.8627) (-0.0085::-0.0085) (2.3476::2.3476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0555::4.0555) (1.9333::1.9335)) (IOPATH TE_B Z () () (0.3871::0.3871) (4.1308::4.1308) (-0.0198::-0.0198) (2.0607::2.0607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2879::6.2881) (2.8457::2.8459)) (IOPATH TE_B Z () () (0.3718::0.3718) (6.3436::6.3436) (-0.0113::-0.0113) (2.9581::2.9581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1469::1.1469) (0.7301::0.7301)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8252::0.8252)) (IOPATH D Q (1.1196::1.1196) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1113::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7902::0.7902) (0.7122::0.7122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8392::0.8392) (0.7808::0.7808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0447::1.0447) (0.8450::0.8450)) (IOPATH D Q (1.1885::1.1947) (0.7650::0.7762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7621)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1378)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8266::0.8266)) (IOPATH D Q (1.0999::1.0999) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4063::5.4064) (2.4847::2.4849)) (IOPATH TE_B Z () () (0.3725::0.3725) (5.4613::5.4613) (-0.0117::-0.0117) (2.5958::2.5958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2261::4.2262) (2.0106::2.0108)) (IOPATH TE_B Z () () (0.4352::0.4352) (4.3312::4.3312) (-0.0464::-0.0464) (2.1724::2.1724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0392::1.0392) (0.8412::0.8412)) (IOPATH D Q (1.1219::1.1219) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8273::0.8273)) (IOPATH D Q (1.1440::1.1440) (0.7249::0.7295)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1201)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7758::0.7759) (0.6888::0.6888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7454::4.7456) (2.2122::2.2124)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.8204::4.8204) (-0.0153::-0.0153) (2.3428::2.3371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6476::0.6476) (0.5788::0.5788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2282::4.2283) (2.0083::2.0085)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.3023::4.3023) (-0.0136::-0.0136) (2.1312::2.1312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1455::1.1455) (0.7291::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6860::0.6860) (0.5889::0.5889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1053::1.1053) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7227::0.7227)) (SETUP (negedge D) (negedge GATE) (0.1050::0.1050)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1951::0.1951) (0.2209::0.2209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6344::0.6344) (0.5175::0.5175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1032::1.1032) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (6.1552::6.1552) (2.7994::2.7994)) (IOPATH TE_B Z () () (0.3000::0.3000) (6.1974::6.1974) (0.0284::0.0284) (2.8648::2.8648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.7424::0.7424) (0.6417::0.6417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3944::4.3945) (2.0766::2.0768)) (IOPATH TE_B Z () () (0.4019::0.4019) (4.4618::4.4618) (-0.0280::-0.0280) (2.2092::2.2092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1101::1.1101) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7800::4.7801) (2.2301::2.2303)) (IOPATH TE_B Z () () (0.3771::0.3771) (4.8577::4.8577) (-0.0142::-0.0142) (2.3588::2.3588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5456::4.5456) (2.1274::2.1274)) (IOPATH TE_B Z () () (0.3124::0.3124) (4.6106::4.6106) (0.0215::0.0215) (2.2199::2.2200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6750::4.6751) (2.1853::2.1855)) (IOPATH TE_B Z () () (0.3691::0.3691) (4.7456::4.7456) (-0.0098::-0.0098) (2.3124::2.3124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6934::0.6934) (0.5956::0.5956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3625::4.3625) (2.0509::2.0509)) (IOPATH TE_B Z () () (0.3061::0.3062) (4.4271::4.4271) (0.0250::0.0249) (2.1440::2.1440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3143::4.3144) (2.0437::2.0439)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.3980::4.3980) (-0.0178::-0.0178) (2.1770::2.1770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0388::1.0388) (0.8409::0.8409)) (IOPATH D Q (1.1268::1.1268) (0.7131::0.7131)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.0971::1.0971) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0909::4.0910) (1.9470::1.9472)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.1655::4.1655) (-0.0161::-0.0161) (2.0689::2.0689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3731::4.3732) (2.0642::2.0644)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.4592::4.4592) (-0.0201::-0.0201) (2.2002::2.2002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5985::4.5986) (2.1511::2.1513)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.6792::4.6792) (-0.0243::-0.0243) (2.2856::2.2856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3082::4.3083) (2.0404::2.0406)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.3785::4.3785) (-0.0168::-0.0168) (2.1651::2.1651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1228::1.1228) (0.7114::0.7114)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2568::5.2570) (2.4269::2.4271)) (IOPATH TE_B Z () () (0.3784::0.3784) (5.3210::5.3210) (-0.0150::-0.0150) (2.5440::2.5440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3745::4.3746) (2.0654::2.0656)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.4561::4.4561) (-0.0229::-0.0229) (2.1975::2.1975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2652::4.2652) (2.0196::2.0198)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.3261::4.3261) (-0.0126::-0.0126) (2.1317::2.1317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1315::1.1329) (0.7213::0.7241)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7392)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6663::0.6663) (0.5789::0.5789)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2981::0.3006)) (SETUP (negedge GATE) (posedge CLK) (0.3970::0.3975)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1481::1.1481) (0.7284::0.7348)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7484::0.7484)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6335::0.6335) (0.5595::0.5595)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2968::0.2997)) (SETUP (negedge GATE) (posedge CLK) (0.3963::0.3968)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3675::5.3677) (2.4685::2.4687)) (IOPATH TE_B Z () () (0.3747::0.3747) (5.4311::5.4311) (-0.0129::-0.0129) (2.5861::2.5861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1081::1.1081) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3263::5.3264) (2.4556::2.4558)) (IOPATH TE_B Z () () (0.3875::0.3875) (5.3955::5.3955) (-0.0200::-0.0200) (2.5815::2.5815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7939::3.7940) (1.8257::1.8259)) (IOPATH TE_B Z () () (0.3935::0.3935) (3.8844::3.8844) (-0.0233::-0.0233) (1.9661::1.9661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0331::1.0331) (0.8369::0.8369)) (IOPATH D Q (1.1097::1.1097) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5973::4.5975) (2.1520::2.1522)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.6806::4.6806) (-0.0166::-0.0166) (2.2909::2.2909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6376::3.6377) (1.7621::1.7623)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.7210::3.7210) (-0.0162::-0.0162) (1.8911::1.8911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5495::0.5495) (0.5087::0.5087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0526::1.0526) (0.8505::0.8505)) (IOPATH D Q (1.1346::1.1346) (0.7155::0.7155)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9165::3.9166) (1.8782::1.8784)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.9906::3.9906) (-0.0153::-0.0153) (2.0024::2.0024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.7244::0.7244) (0.6269::0.6269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.0909::1.0909) (0.6843::0.6843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9993::4.9994) (2.3131::2.3133)) (IOPATH TE_B Z () () (0.3861::0.3861) (5.0685::5.0685) (-0.0192::-0.0192) (2.4369::2.4369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1889::0.1889) (0.2034::0.2034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4487::4.4487) (2.0991::2.0992)) (IOPATH TE_B Z () () (0.4094::0.4094) (4.5369::4.5369) (-0.0321::-0.0321) (2.2410::2.2410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1152::1.1152) (0.7071::0.7071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9832::3.9834) (1.9064::1.9066)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.0833::4.0833) (-0.0192::-0.0192) (2.0532::2.0532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1037::1.1037) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1506::4.1507) (1.9758::1.9760)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.2389::4.2389) (-0.0229::-0.0229) (2.1138::2.1138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4882::5.4883) (2.5235::2.5237)) (IOPATH TE_B Z () () (0.4015::0.4015) (5.5703::5.5703) (-0.0277::-0.0277) (2.6642::2.6642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1127::1.1127) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1896::0.1896) (0.2157::0.2157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9811::5.9813) (2.7173::2.7175)) (IOPATH TE_B Z () () (0.3761::0.3761) (6.0435::6.0435) (-0.0137::-0.0137) (2.8347::2.8347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1672::5.1673) (2.3859::2.3861)) (IOPATH TE_B Z () () (0.3693::0.3693) (5.2276::5.2276) (-0.0100::-0.0100) (2.4991::2.4991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4609::4.4610) (2.1040::2.1042)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.5300::4.5300) (-0.0150::-0.0150) (2.2272::2.2272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8127::5.8129) (2.6505::2.6507)) (IOPATH TE_B Z () () (0.3744::0.3744) (5.8728::5.8728) (-0.0128::-0.0128) (2.7662::2.7662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1077::1.1077) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1086::1.1086) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5591::4.5593) (2.1363::2.1365)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.6214::4.6214) (-0.0114::-0.0114) (2.2547::2.2547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1097::1.1097) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8488::0.8488) (0.7893::0.7893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0446::1.0446) (0.8450::0.8450)) (IOPATH D Q (1.1197::1.1197) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1116::1.1116) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0243::4.0244) (1.9249::1.9252)) (IOPATH TE_B Z () () (0.3973::0.3973) (4.0697::4.0697) (-0.0254::-0.0254) (2.0446::2.0446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1732::1.1732) (0.9260::0.9260)) (IOPATH D Q (1.2583::1.2583) (0.7940::0.7940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1597::1.1656) (0.7447::0.7551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7599)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1359)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1132::1.1132) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1102::1.1102) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4834::5.4835) (2.5173::2.5175)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.5485::5.5485) (-0.0194::-0.0194) (2.6417::2.6417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2314::0.2314) (0.2604::0.2604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0390::1.0390) (0.8410::0.8410)) (IOPATH D Q (1.1283::1.1283) (0.7144::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9229::0.9229) (0.8488::0.8488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2012::4.2012) (1.9967::1.9969)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.2901::4.2901) (-0.0266::-0.0266) (2.1396::2.1396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7945::4.7946) (2.2353::2.2355)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.8764::4.8764) (-0.0192::-0.0192) (2.3682::2.3682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0375::1.0375) (0.8400::0.8400)) (IOPATH D Q (1.1189::1.1189) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4894::0.4894) (0.4462::0.4462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (6.0644::6.0644) (2.7615::2.7615)) (IOPATH TE_B Z () () (0.3022::0.3022) (6.1265::6.1269) (0.0271::0.0271) (2.8534::2.8538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3391::4.3392) (2.0490::2.0492)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.4094::4.4094) (-0.0166::-0.0166) (2.1691::2.1691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4481::4.4483) (2.0922::2.0988)) (IOPATH TE_B Z () () (0.3901::0.3901) (4.5344::4.5344) (-0.0214::-0.0214) (2.2364::2.2364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0905::1.0905) (0.8749::0.8749)) (IOPATH D Q (1.1755::1.1755) (0.7437::0.7437)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5250::0.5250) (0.4891::0.4891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.7453::0.7453) (0.6441::0.6441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1290::1.1290) (0.7177::0.7177)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1098::0.1098)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2120::0.2120) (0.2394::0.2394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4402::4.4402) (2.0938::2.0940)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.5249::4.5249) (-0.0238::-0.0238) (2.2287::2.2287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1019::1.1019) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1069::1.1069) (0.8850::0.8850)) (IOPATH D Q (1.1864::1.1864) (0.7481::0.7481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1537::1.1537) (0.7358::0.7358)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7455::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1202::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1103::1.1103) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2042::4.2044) (1.9986::1.9988)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.2878::4.2878) (-0.0150::-0.0150) (2.1296::2.1296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0435::1.0435) (0.8442::0.8442)) (IOPATH D Q (1.1287::1.1287) (0.7130::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9265::0.9265) (0.8757::0.8757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0250::4.0252) (1.9232::1.9234)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.0953::4.0953) (-0.0153::-0.0153) (2.0414::2.0414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1196::1.1196) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1561::0.1561) (0.1657::0.1657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2536::5.2538) (2.4221::2.4223)) (IOPATH TE_B Z () () (0.3960::0.3960) (5.3393::5.3393) (-0.0247::-0.0247) (2.5617::2.5617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0321::4.0322) (1.9273::1.9274)) (IOPATH TE_B Z () () (0.4125::0.4125) (4.1201::4.1201) (-0.0338::-0.0338) (2.0764::2.0764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1125::1.1125) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9904::4.9906) (2.3164::2.3166)) (IOPATH TE_B Z () () (0.3803::0.3803) (5.0624::5.0624) (-0.0160::-0.0160) (2.4399::2.4399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7152::4.7153) (2.2027::2.2029)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.7929::4.7929) (-0.0201::-0.0201) (2.3347::2.3347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5355::4.5356) (2.1284::2.1340)) (IOPATH TE_B Z () () (0.3862::0.3862) (4.5949::4.5949) (-0.0193::-0.0193) (2.2528::2.2528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1059::1.1059) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1136::1.1136) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8596::3.8597) (1.8535::1.8537)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9466::3.9466) (-0.0183::-0.0183) (1.9877::1.9877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6589::0.6589) (0.5742::0.5742)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8139::0.8140) (0.7604::0.7604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0363::1.0363) (0.8391::0.8391)) (IOPATH D Q (1.1210::1.1210) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1371::1.1403) (0.7271::0.7335)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7465)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1246)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1191::1.1191) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1324::1.1324) (0.7239::0.7239)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1120::1.1120) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0955::1.0955) (0.6876::0.6876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6845::3.6846) (1.7828::1.7830)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.7679::3.7679) (-0.0188::-0.0188) (1.9149::1.9149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5082::4.5082) (2.1184::2.1186)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.5750::4.5750) (-0.0140::-0.0140) (2.2468::2.2468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1587::0.1587) (0.1666::0.1666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2547::5.2548) (2.4250::2.4252)) (IOPATH TE_B Z () () (0.3894::0.3894) (5.3325::5.3325) (-0.0211::-0.0211) (2.5566::2.5566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6452::0.6452) (0.7216::0.7217)) (IOPATH B X (0.4408::0.4408) (0.5714::0.5714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5854::4.5856) (2.1457::2.1459)) (IOPATH TE_B Z () () (0.3765::0.3765) (4.6568::4.6568) (-0.0139::-0.0139) (2.2738::2.2738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5333::4.5334) (2.1373::2.1376)) (IOPATH TE_B Z () () (0.4356::0.4356) (4.6174::4.6174) (-0.0466::-0.0466) (2.2913::2.2913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9241::3.9242) (1.8806::1.8808)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.9958::3.9958) (-0.0172::-0.0172) (2.0037::2.0037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0456::1.0456) (0.8456::0.8456)) (IOPATH D Q (1.1327::1.1327) (0.7168::0.7168)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9442::3.9443) (1.8898::1.8900)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.0279::4.0279) (-0.0187::-0.0187) (2.0227::2.0226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0386::1.0386) (0.8408::0.8408)) (IOPATH D Q (1.1385::1.1385) (0.7190::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7217::5.7219) (2.6184::2.6186)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.7955::5.7955) (-0.0169::-0.0169) (2.7467::2.7467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5855::4.5856) (2.1493::2.1495)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.6547::4.6547) (-0.0167::-0.0167) (2.2790::2.2790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1186::1.1186) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0982::1.0982) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0735::5.0736) (2.3491::2.3493)) (IOPATH TE_B Z () () (0.3812::0.3812) (5.1374::5.1374) (-0.0165::-0.0165) (2.4696::2.4696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4345::4.4346) (2.0940::2.0942)) (IOPATH TE_B Z () () (0.3800::0.3800) (4.5053::4.5053) (-0.0158::-0.0158) (2.2151::2.2151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0952::6.0954) (2.7675::2.7677)) (IOPATH TE_B Z () () (0.3782::0.3782) (6.1617::6.1617) (-0.0148::-0.0148) (2.8901::2.8901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1363::1.1363) (0.7246::0.7246)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1171::1.1171) (0.7065::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1449::1.1449) (0.7274::0.7302)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7508::0.7508)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1080::4.1081) (1.9581::1.9583)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.1825::4.1825) (-0.0167::-0.0167) (2.0815::2.0815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6618::0.6618) (0.5760::0.5760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2942::0.2977)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1283::1.1283) (0.8982::0.8982)) (IOPATH D Q (1.2113::1.2113) (0.7639::0.7639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4772::4.4774) (2.1262::2.1269)) (IOPATH TE_B Z () () (0.4552::0.4552) (4.4908::4.4908) (-0.0574::-0.0574) (2.2498::2.2498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1302::1.1302) (0.7140::0.7176)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7344::0.7344)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0299::1.0299) (0.8347::0.8347)) (IOPATH D Q (1.1427::1.1427) (0.7226::0.7278)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1388::1.1388) (0.7256::0.7256)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8250::0.8250)) (IOPATH D Q (1.1676::1.1676) (0.7439::0.7467)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6068::4.6070) (2.1563::2.1566)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.6795::4.6795) (-0.0160::-0.0160) (2.2862::2.2862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1593::4.1594) (1.9768::1.9770)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.2384::4.2384) (-0.0194::-0.0194) (2.1057::2.1057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.0957::1.0957) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6684::0.6684) (0.5676::0.5676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1570::0.1570) (0.1635::0.1635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6115::0.6115) (0.5577::0.5603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9212::3.9212) (1.8807::1.8809)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.9942::3.9942) (-0.0152::-0.0152) (2.0044::2.0044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5438::4.5438) (2.1324::2.1326)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.6035::4.6035) (-0.0139::-0.0139) (2.2561::2.2561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4648::0.4648) (0.5381::0.5381)) (IOPATH B X (0.4421::0.4421) (0.5704::0.5704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1286::1.1286) (0.7189::0.7189)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7205::0.7205) (0.6107::0.6107)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6222::0.6222) (0.6992::0.6994)) (IOPATH B X (0.4182::0.4182) (0.5465::0.5465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8381::0.8381)) (IOPATH D Q (1.1344::1.1344) (0.7206::0.7206)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8656::0.8656) (0.8141::0.8141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1016::1.1016) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1486::1.1486) (0.7381::0.7381)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7526::0.7526)) (SETUP (negedge D) (negedge GATE) (0.1278::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1156::1.1156) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0083::4.0084) (1.9165::1.9167)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.0757::4.0757) (-0.0172::-0.0172) (2.0332::2.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6913::0.6913) (0.5937::0.5937)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2974::0.2997)) (SETUP (negedge GATE) (posedge CLK) (0.3965::0.3972)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7647::0.7647) (0.6645::0.6645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8554::0.8555) (0.7996::0.7996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.0922::1.0922) (0.6855::0.6855)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4774::5.4775) (2.5194::2.5196)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.5341::5.5341) (-0.0130::-0.0130) (2.6332::2.6332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1676::1.1676) (0.7439::0.7478)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7650::0.7650)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1337)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0794::4.0795) (1.9417::1.9419)) (IOPATH TE_B Z () () (0.4009::0.4009) (4.1748::4.1748) (-0.0274::-0.0274) (2.0871::2.0871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8522::4.8523) (2.2562::2.2565)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.9246::4.9246) (-0.0176::-0.0176) (2.3796::2.3796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6026::4.6027) (2.1538::2.1540)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.6678::4.6678) (-0.0102::-0.0102) (2.2752::2.2752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1206::1.1206) (0.7108::0.7108)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6249::0.6249) (0.5632::0.5632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1440::1.1440) (0.7251::0.7300)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7463::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1212)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6323::0.6323) (0.5585::0.5585)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3002::0.3028)) (SETUP (negedge GATE) (posedge CLK) (0.3982::0.3987)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9289::3.9289) (1.8856::1.8858)) (IOPATH TE_B Z () () (0.3929::0.3929) (4.0067::4.0067) (-0.0230::-0.0230) (2.0181::2.0181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1162::1.1162) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7760::3.7761) (1.8176::1.8178)) (IOPATH TE_B Z () () (0.3814::0.3814) (3.8628::3.8628) (-0.0167::-0.0167) (1.9505::1.9505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4182::5.4184) (2.4876::2.4878)) (IOPATH TE_B Z () () (0.3810::0.3810) (5.4954::5.4954) (-0.0164::-0.0164) (2.6183::2.6183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1082::1.1082) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2285::0.2285) (0.2562::0.2562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1083::1.1083) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0921::1.0921) (0.6863::0.6863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3687::0.3687) (0.3904::0.3904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1037::1.1037) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6648::0.6648) (0.5777::0.5777)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2979::0.2980)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3971)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7231::4.7231) (2.2059::2.2060)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.7993::4.7993) (-0.0219::-0.0219) (2.3399::2.3399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0911::1.0911) (0.8752::0.8752)) (IOPATH D Q (1.1914::1.1914) (0.7537::0.7565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1315::1.1315) (0.7192::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1169::0.1169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1748::0.1748) (0.1939::0.1939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3733::4.3735) (2.0665::2.0667)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.4594::4.4594) (-0.0193::-0.0194) (2.2021::2.2021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1000::1.1000) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8952::3.8953) (1.8694::1.8696)) (IOPATH TE_B Z () () (0.3780::0.3780) (3.9750::3.9750) (-0.0148::-0.0148) (1.9969::1.9969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1038::1.1038) (0.8831::0.8831)) (IOPATH D Q (1.1965::1.1965) (0.7598::0.7598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2005::0.2005) (0.2275::0.2275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2885::4.2887) (2.0326::2.0328)) (IOPATH TE_B Z () () (0.3750::0.3750) (4.3659::4.3659) (-0.0131::-0.0131) (2.1590::2.1590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5158::0.5158) (0.5887::0.5887)) (IOPATH B X (0.4415::0.4415) (0.5690::0.5690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1068::1.1068) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5180::4.5181) (2.1312::2.1315)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.5500::4.5500) (-0.0150::-0.0150) (2.2362::2.2362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6652::0.6652) (0.5782::0.5782)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4995::0.4995) (0.5748::0.5749)) (IOPATH B X (0.4209::0.4209) (0.5493::0.5493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8116::0.8119) (0.7108::0.7145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1065::1.1065) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1068::1.1068) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7245::0.7245)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1227::1.1227) (0.7086::0.7111)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7306::0.7306)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3529::4.3530) (2.0576::2.0578)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.4397::4.4397) (-0.0208::-0.0208) (2.1933::2.1933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1134::1.1134) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7030::4.7032) (2.1912::2.1914)) (IOPATH TE_B Z () () (0.3679::0.3679) (4.7672::4.7672) (-0.0092::-0.0092) (2.3081::2.3081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4658::4.4659) (2.0981::2.0983)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.5455::4.5455) (-0.0213::-0.0213) (2.2373::2.2373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7471::5.7473) (2.6288::2.6290)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.8083::5.8083) (-0.0130::-0.0130) (2.7461::2.7461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8121::0.8133) (0.6208::0.6247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1157::1.1157) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8422::4.8423) (2.2518::2.2520)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.9195::4.9195) (-0.0178::-0.0178) (2.3827::2.3827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0468::4.0469) (1.9335::1.9338)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.1158::4.1158) (-0.0128::-0.0128) (2.0514::2.0514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8350::4.8352) (2.2467::2.2469)) (IOPATH TE_B Z () () (0.3885::0.3885) (4.9126::4.9126) (-0.0205::-0.0205) (2.3770::2.3770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4908::4.4909) (2.1088::2.1090)) (IOPATH TE_B Z () () (0.3716::0.3716) (4.5466::4.5466) (-0.0112::-0.0112) (2.2211::2.2211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1127::4.1129) (1.9635::1.9638)) (IOPATH TE_B Z () () (0.4032::0.4032) (4.1654::4.1654) (-0.0287::-0.0287) (2.0881::2.0881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8312::0.8312)) (IOPATH D Q (1.1298::1.1298) (0.7156::0.7156)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7314::0.7314)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1017::1.1017) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1668::1.1706) (0.7490::0.7558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0342::1.0342) (0.8377::0.8377)) (IOPATH D Q (1.1209::1.1209) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1331::1.1331) (0.7236::0.7236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7405::0.7405)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.0867::1.0867) (0.6808::0.6808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7114::0.7114)) (SETUP (negedge D) (negedge GATE) (0.0962::0.0962)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1068::1.1068) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2129::0.2129) (0.2368::0.2368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5854::5.5855) (2.5586::2.5588)) (IOPATH TE_B Z () () (0.3851::0.3851) (5.6528::5.6528) (-0.0187::-0.0187) (2.6839::2.6839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8698::0.8697) (0.8173::0.8173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6046::4.6046) (2.1558::2.1560)) (IOPATH TE_B Z () () (0.3984::0.3984) (4.6888::4.6888) (-0.0260::-0.0260) (2.2957::2.2957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2363::0.2363) (0.2697::0.2697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1190::1.1190) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7579::3.7579) (1.8115::1.8117)) (IOPATH TE_B Z () () (0.3768::0.3768) (3.8333::3.8333) (-0.0141::-0.0141) (1.9353::1.9353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8826::3.8826) (1.8642::1.8644)) (IOPATH TE_B Z () () (0.3739::0.3739) (3.9451::3.9451) (-0.0125::-0.0125) (1.9801::1.9801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5261::0.5261) (0.5999::0.5999)) (IOPATH B X (0.4434::0.4434) (0.5723::0.5723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6607::0.6607) (0.5752::0.5752)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2982)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3961)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1293::1.1293) (0.7136::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.5206::1.5206) (1.2947::1.2947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0605::5.0606) (2.3381::2.3383)) (IOPATH TE_B Z () () (0.3799::0.3799) (5.1233::5.1233) (-0.0158::-0.0158) (2.4572::2.4572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0920::1.0920) (0.6856::0.6856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6824::0.6824) (0.5884::0.5884)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2974)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1553::1.1596) (0.7397::0.7481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7495)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1271)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3457::4.3458) (2.0552::2.0554)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.4164::4.4164) (-0.0143::-0.0143) (2.1760::2.1760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0984::1.0984) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9008::3.9008) (1.8720::1.8722)) (IOPATH TE_B Z () () (0.3840::0.3840) (3.9702::3.9702) (-0.0181::-0.0181) (1.9948::1.9948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1423::1.1423) (0.9069::0.9069)) (IOPATH D Q (1.2299::1.2299) (0.7786::0.7786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9217::3.9217) (1.8818::1.8820)) (IOPATH TE_B Z () () (0.3930::0.3930) (4.0058::4.0058) (-0.0231::-0.0231) (2.0177::2.0177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8248::4.8249) (2.2491::2.2493)) (IOPATH TE_B Z () () (0.3809::0.3809) (4.8888::4.8888) (-0.0163::-0.0163) (2.3724::2.3724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1875::4.1875) (1.9886::1.9888)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.2584::4.2584) (-0.0176::-0.0176) (2.1117::2.1117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4543::5.4545) (2.5004::2.5006)) (IOPATH TE_B Z () () (0.3916::0.3916) (5.5375::5.5376) (-0.0223::-0.0223) (2.6371::2.6371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0913::5.0915) (2.3621::2.3622)) (IOPATH TE_B Z () () (0.3962::0.3962) (5.1552::5.1552) (-0.0248::-0.0248) (2.4927::2.4927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1074::1.1074) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1330::1.1330) (0.7164::0.7211)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7395::0.7395)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1085::1.1085) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6582::0.6582) (0.5914::0.5914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1642::0.1642) (0.1775::0.1775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1041::1.1041) (0.8832::0.8832)) (IOPATH D Q (1.1948::1.1948) (0.7569::0.7569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7220::0.7220)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5867::0.5867) (0.6609::0.6609)) (IOPATH B X (0.4346::0.4346) (0.5621::0.5621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6945::4.6945) (2.1933::2.1935)) (IOPATH TE_B Z () () (0.4039::0.4039) (4.7869::4.7869) (-0.0291::-0.0291) (2.3423::2.3423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4536::4.4537) (2.0954::2.0956)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.5359::4.5359) (-0.0224::-0.0224) (2.2322::2.2322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6961::0.6961) (0.5962::0.5962)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5284::4.5285) (2.1238::2.1240)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.6047::4.6047) (-0.0157::-0.0157) (2.2567::2.2567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8052::3.8053) (1.8316::1.8318)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.8760::3.8760) (-0.0153::-0.0153) (1.9537::1.9537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1011::1.1011) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4245::5.4246) (2.4967::2.4969)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.4897::5.4897) (-0.0153::-0.0153) (2.6168::2.6168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6040::0.6040) (0.5569::0.5569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0745::5.0746) (2.3514::2.3516)) (IOPATH TE_B Z () () (0.3874::0.3874) (5.1411::5.1411) (-0.0200::-0.0200) (2.4753::2.4753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0274::4.0275) (1.9257::1.9259)) (IOPATH TE_B Z () () (0.3847::0.3847) (4.1043::4.1043) (-0.0184::-0.0184) (2.0541::2.0541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1286::1.1286) (0.7170::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3994::4.3995) (2.0682::2.0684)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.4817::4.4817) (-0.0189::-0.0189) (2.1993::2.1993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4068::4.4069) (2.0811::2.0813)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.4780::4.4780) (-0.0158::-0.0158) (2.2033::2.2033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6725::4.6726) (2.1863::2.1865)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.7292::4.7292) (-0.0140::-0.0140) (2.3032::2.3032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7978::4.7979) (2.2359::2.2361)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.8630::4.8630) (-0.0128::-0.0128) (2.3585::2.3585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1020::1.1020) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7653::3.7654) (1.8144::1.8146)) (IOPATH TE_B Z () () (0.3793::0.3793) (3.8508::3.8508) (-0.0155::-0.0155) (1.9468::1.9468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0381::1.0381) (0.8405::0.8405)) (IOPATH D Q (1.1462::1.1462) (0.7279::0.7279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1344::1.1377) (0.7230::0.7298)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1779::4.1780) (1.9862::1.9864)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.2582::4.2582) (-0.0188::-0.0188) (2.1160::2.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0394::1.0394) (0.8413::0.8413)) (IOPATH D Q (1.1220::1.1220) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4095::4.4096) (2.0839::2.0841)) (IOPATH TE_B Z () () (0.3719::0.3719) (4.4714::4.4714) (-0.0114::-0.0114) (2.1950::2.1950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1162::1.1162) (0.7029::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1046::1.1046) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0415::1.0415) (0.8428::0.8428)) (IOPATH D Q (1.1681::1.1681) (0.7502::0.7502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1257::1.1257) (0.7106::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0131::1.0131) (0.9018::0.9018)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0339::2.0418)) (SETUP (negedge D) (posedge CLK) (1.6276::1.6691)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2345::0.2345) (0.2670::0.2670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2110::4.2110) (2.0017::2.0019)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.3025::4.3025) (-0.0244::-0.0244) (2.1452::2.1452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1059::1.1059) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9982::4.9984) (2.3194::2.3196)) (IOPATH TE_B Z () () (0.3803::0.3803) (5.0668::5.0668) (-0.0160::-0.0160) (2.4403::2.4403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3816::4.3818) (2.0696::2.0698)) (IOPATH TE_B Z () () (0.3984::0.3984) (4.4723::4.4723) (-0.0260::-0.0260) (2.2108::2.2108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6886::0.6886) (0.6087::0.6087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1482::1.1482) (0.7346::0.7346)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7451::0.7451)) (SETUP (negedge D) (negedge GATE) (0.1214::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8881::3.8882) (1.8655::1.8657)) (IOPATH TE_B Z () () (0.3868::0.3868) (3.9731::3.9731) (-0.0196::-0.0196) (1.9996::1.9996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0385::1.0385) (0.8407::0.8407)) (IOPATH D Q (1.1227::1.1227) (0.7094::0.7094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0762::1.0762) (0.8660::0.8660)) (IOPATH D Q (1.1569::1.1569) (0.7296::0.7296)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1379::4.1380) (1.9706::1.9708)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.2138::4.2138) (-0.0135::-0.0135) (2.0946::2.0946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8108::3.8110) (1.8312::1.8314)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.8983::3.8983) (-0.0171::-0.0171) (1.9645::1.9645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6630::0.6630) (0.5767::0.5767)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2966::0.2993)) (SETUP (negedge GATE) (posedge CLK) (0.3961::0.3966)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5497::0.5502) (0.4912::0.4984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3135::4.3137) (2.0420::2.0422)) (IOPATH TE_B Z () () (0.3848::0.3848) (4.3979::4.3979) (-0.0185::-0.0185) (2.1767::2.1767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8808::5.8809) (2.6793::2.6795)) (IOPATH TE_B Z () () (0.3840::0.3840) (5.9421::5.9421) (-0.0181::-0.0181) (2.8026::2.8026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1185::1.1185) (0.7112::0.7112)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.1119::1.1119) (0.7039::0.7039)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7234::0.7234)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5727::0.5727) (0.6473::0.6473)) (IOPATH B X (0.4511::0.4511) (0.5808::0.5808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1398::1.1398) (0.7217::0.7284)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8563::4.8564) (2.2599::2.2601)) (IOPATH TE_B Z () () (0.4017::0.4017) (4.9475::4.9475) (-0.0278::-0.0278) (2.4049::2.4049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5395::0.5395) (0.4873::0.4873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1124::1.1124) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1063::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1141::1.1141) (0.7022::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1080)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8870::3.8872) (1.8708::1.8711)) (IOPATH TE_B Z () () (0.4041::0.4041) (3.9399::3.9399) (-0.0292::-0.0292) (1.9974::1.9974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1153::1.1153) (0.7041::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1044::5.1046) (2.3621::2.3623)) (IOPATH TE_B Z () () (0.3775::0.3775) (5.1715::5.1715) (-0.0145::-0.0145) (2.4811::2.4811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1534::1.1534) (0.7339::0.7381)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7544::0.7544)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1268)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2072::6.2073) (2.8182::2.8184)) (IOPATH TE_B Z () () (0.3790::0.3790) (6.2760::6.2760) (-0.0153::-0.0153) (2.9476::2.9476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1713::1.1713) (0.7465::0.7502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7647::0.7647)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1334)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0990::1.0990) (0.8801::0.8801)) (IOPATH D Q (1.1887::1.1887) (0.7517::0.7517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6923::0.6923) (0.5780::0.5780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8933::3.8934) (1.8692::1.8694)) (IOPATH TE_B Z () () (0.4029::0.4029) (3.9928::3.9928) (-0.0285::-0.0285) (2.0184::2.0184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0850::5.0852) (2.3621::2.3624)) (IOPATH TE_B Z () () (0.4109::0.4109) (5.1366::5.1366) (-0.0329::-0.0329) (2.4938::2.4938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1166::1.1166) (0.7064::0.7064)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8846::4.8847) (2.2718::2.2721)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.9453::4.9453) (-0.0130::-0.0130) (2.3908::2.3908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8538::4.8539) (2.2596::2.2598)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.9150::4.9150) (-0.0142::-0.0142) (2.3757::2.3757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0944::1.0944) (0.8773::0.8773)) (IOPATH D Q (1.1785::1.1785) (0.7442::0.7442)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3302::4.3303) (2.0488::2.0490)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.4092::4.4092) (-0.0172::-0.0172) (2.1782::2.1782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0173::1.0173) (0.9048::0.9048)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0803::2.0923)) (SETUP (negedge D) (posedge CLK) (1.6727::1.7062)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6909::0.6910) (0.5841::0.5841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0319::1.0319) (0.8361::0.8361)) (IOPATH D Q (1.1180::1.1180) (0.7045::0.7045)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6752::0.6752) (0.5838::0.5838)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2928)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1755::0.1755) (0.1926::0.1926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1349::1.1349) (0.7231::0.7231)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7352)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2324::0.2324) (0.2626::0.2626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5509::4.5510) (2.1346::2.1348)) (IOPATH TE_B Z () () (0.3890::0.3890) (4.6327::4.6327) (-0.0209::-0.0209) (2.2694::2.2694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1017::1.1017) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7359::0.7359) (0.6564::0.6564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5178::0.5178) (0.4832::0.4832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9976::3.9978) (1.9105::1.9107)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.0753::4.0753) (-0.0137::-0.0137) (2.0346::2.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7716::0.7725) (0.6696::0.6770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6659::0.6659) (0.7250::0.7250)) (IOPATH B X (0.5235::0.5235) (0.6407::0.6407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4523::4.4525) (2.0942::2.0944)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.5330::4.5330) (-0.0183::-0.0183) (2.2311::2.2311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.0951::1.0951) (0.6866::0.6866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2431::4.2433) (2.0074::2.0077)) (IOPATH TE_B Z () () (0.3970::0.3970) (4.3403::4.3403) (-0.0252::-0.0252) (2.1527::2.1527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8842::4.8844) (2.2686::2.2688)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.9550::4.9550) (-0.0165::-0.0165) (2.3901::2.3901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1404::1.1404) (0.7248::0.7248)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6452::3.6454) (1.7629::1.7631)) (IOPATH TE_B Z () () (0.3715::0.3715) (3.7222::3.7222) (-0.0112::-0.0112) (1.8862::1.8862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7658::3.7659) (1.8126::1.8128)) (IOPATH TE_B Z () () (0.3895::0.3895) (3.8520::3.8520) (-0.0211::-0.0211) (1.9492::1.9492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7454::0.7454) (0.6499::0.6499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1095::1.1095) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4020::5.4021) (2.4828::2.4830)) (IOPATH TE_B Z () () (0.3948::0.3948) (5.4877::5.4877) (-0.0240::-0.0240) (2.6230::2.6230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2446::4.2447) (2.0092::2.0094)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.3161::4.3161) (-0.0179::-0.0179) (2.1322::2.1322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4360::4.4362) (2.0870::2.0872)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.4964::4.4964) (-0.0082::-0.0082) (2.2017::2.2017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7110::0.7110) (0.6258::0.6258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7433::0.7435) (0.6472::0.6513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1716::4.1717) (1.9832::1.9834)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.2414::4.2414) (-0.0143::-0.0143) (2.1004::2.1004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0150::1.0150) (0.9031::0.9031)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1310::2.1411)) (SETUP (negedge D) (posedge CLK) (1.7201::1.7509)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1140::1.1140) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6503::0.6503) (0.5694::0.5694)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2996::0.3007)) (SETUP (negedge GATE) (posedge CLK) (0.3973::0.3984)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6576::0.6576) (0.5734::0.5734)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2954::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6787::0.6787) (0.5862::0.5862)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8101::3.8102) (1.8328::1.8331)) (IOPATH TE_B Z () () (0.3771::0.3771) (3.8873::3.8873) (-0.0143::-0.0143) (1.9571::1.9571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1299::1.1337) (0.7191::0.7268)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7378)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9742::3.9743) (1.8971::1.8973)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.0715::4.0715) (-0.0229::-0.0229) (2.0410::2.0410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7153::3.7153) (1.7958::1.7960)) (IOPATH TE_B Z () () (0.3755::0.3755) (3.7829::3.7829) (-0.0134::-0.0134) (1.9140::1.9140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1193::1.1193) (0.8926::0.8926)) (IOPATH D Q (1.2022::1.2022) (0.7610::0.7610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1038::1.1038) (0.9461::0.9461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2922::6.2924) (2.8500::2.8502)) (IOPATH TE_B Z () () (0.3860::0.3860) (6.3640::6.3640) (-0.0192::-0.0192) (2.9792::2.9792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1042::1.1042) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6445::0.6445) (0.5815::0.5815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1057::1.1057) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7644::4.7646) (2.2219::2.2221)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.8316::4.8316) (-0.0120::-0.0120) (2.3465::2.3465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1343::1.1372) (0.7228::0.7293)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7387)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1031::1.1031) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3869::4.3870) (2.0745::2.0747)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.4543::4.4543) (-0.0165::-0.0165) (2.1960::2.1960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0557::5.0559) (2.3419::2.3422)) (IOPATH TE_B Z () () (0.3909::0.3909) (5.1341::5.1341) (-0.0219::-0.0219) (2.4721::2.4721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5903::0.5903) (0.5278::0.5278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8335::0.8335)) (IOPATH D Q (1.1270::1.1270) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2006::0.2006) (0.2260::0.2260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5966::0.5966) (0.5418::0.5418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1150::1.1150) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0850::1.0850) (0.6799::0.6799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7584::0.7639) (0.5422::0.5534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2327::0.2327) (0.2616::0.2616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9734::4.9735) (2.3112::2.3113)) (IOPATH TE_B Z () () (0.4209::0.4209) (5.0679::5.0679) (-0.0385::-0.0385) (2.4701::2.4701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1238::1.1238) (0.7087::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0497::1.0497) (0.8485::0.8485)) (IOPATH D Q (1.1245::1.1245) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7113::0.7113)) (SETUP (negedge D) (negedge GATE) (0.0965::0.0965)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8876::3.8877) (1.8705::1.8708)) (IOPATH TE_B Z () () (0.4595::0.4595) (3.9895::3.9895) (-0.0598::-0.0598) (2.0483::2.0483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0834::5.0835) (2.3515::2.3517)) (IOPATH TE_B Z () () (0.3709::0.3709) (5.1401::5.1401) (-0.0108::-0.0108) (2.4615::2.4615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7356::5.7357) (2.6245::2.6246)) (IOPATH TE_B Z () () (0.3973::0.3973) (5.7982::5.7982) (-0.0254::-0.0254) (2.7565::2.7565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8587::0.8587) (0.7915::0.7915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0347::1.0347) (0.9172::0.9172)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0237::2.0346)) (SETUP (negedge D) (posedge CLK) (1.6188::1.6531)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6774::0.6774) (0.5854::0.5854)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8845::5.8847) (2.6953::2.6957)) (IOPATH TE_B Z () () (0.4039::0.4039) (5.9014::5.9014) (-0.0291::-0.0291) (2.8076::2.8076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2398::0.2398) (0.2757::0.2757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8328::0.8328)) (IOPATH D Q (1.1672::1.1672) (0.7412::0.7499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7552::0.7552)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1287)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1003::1.1003) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1225::1.1225) (0.7148::0.7148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1079::1.1079) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1301::1.1301) (0.7172::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.0980::1.0980) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7931::4.7931) (2.2368::2.2370)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.8596::4.8596) (-0.0161::-0.0161) (2.3608::2.3608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8447::0.8450) (0.7352::0.7375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1148::1.1148) (0.7009::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5267::1.5267) (1.1345::1.1345)) (IOPATH D Q (1.6059::1.6059) (0.9979::0.9979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8229::0.8229)) (IOPATH D Q (1.0990::1.0990) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3204::4.3205) (2.0470::2.0472)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.3911::4.3911) (-0.0150::-0.0150) (2.1699::2.1699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3737::4.3738) (2.0667::2.0669)) (IOPATH TE_B Z () () (0.3857::0.3857) (4.4622::4.4622) (-0.0190::-0.0190) (2.2039::2.2039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1348::1.1348) (0.7236::0.7236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6454::4.6455) (2.1781::2.1784)) (IOPATH TE_B Z () () (0.4158::0.4158) (4.6983::4.6983) (-0.0356::-0.0356) (2.3053::2.3053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5355::4.5355) (2.1232::2.1232)) (IOPATH TE_B Z () () (0.3045::0.3045) (4.5972::4.5972) (0.0258::0.0258) (2.2130::2.2130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3393::4.3393) (2.0412::2.0412)) (IOPATH TE_B Z () () (0.2992::0.2992) (4.3886::4.3886) (0.0288::0.0288) (2.1163::2.1163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3043::4.3044) (2.0405::2.0407)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.3882::4.3882) (-0.0189::-0.0189) (2.1758::2.1758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2643::5.2644) (2.4311::2.4313)) (IOPATH TE_B Z () () (0.3729::0.3729) (5.3201::5.3201) (-0.0119::-0.0119) (2.5430::2.5430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6998::3.7000) (1.7879::1.7881)) (IOPATH TE_B Z () () (0.3762::0.3762) (3.7806::3.7806) (-0.0138::-0.0138) (1.9133::1.9133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3780::4.3781) (2.0683::2.0685)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.4371::4.4371) (-0.0108::-0.0108) (2.1781::2.1781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1167::1.1167) (0.7064::0.7064)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8215::0.8215)) (IOPATH D Q (1.0959::1.0959) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0117::4.0119) (1.9179::1.9181)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.0852::4.0852) (-0.0132::-0.0132) (2.0398::2.0398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2608::4.2610) (2.0185::2.0187)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.3319::4.3319) (-0.0152::-0.0152) (2.1382::2.1382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3004::4.3006) (2.0294::2.0296)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.3703::4.3703) (-0.0120::-0.0120) (2.1466::2.1466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7871::3.7871) (1.8273::1.8275)) (IOPATH TE_B Z () () (0.3778::0.3778) (3.8524::3.8524) (-0.0147::-0.0147) (1.9460::1.9460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8232::3.8234) (1.8369::1.8371)) (IOPATH TE_B Z () () (0.3856::0.3856) (3.9117::3.9117) (-0.0189::-0.0189) (1.9718::1.9718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.1126::1.1126) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6477::0.6477) (0.5677::0.5677)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2951::0.2976)) (SETUP (negedge GATE) (posedge CLK) (0.3953::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4885::5.4886) (2.5247::2.5249)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.5449::5.5449) (-0.0140::-0.0140) (2.6376::2.6376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5726::4.5727) (2.1437::2.1439)) (IOPATH TE_B Z () () (0.3898::0.3898) (4.6586::4.6586) (-0.0213::-0.0213) (2.2831::2.2831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6165::0.6165) (0.5592::0.5592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0241::1.0241) (0.9096::0.9096)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0295::2.0384)) (SETUP (negedge D) (posedge CLK) (1.6245::1.6587)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5444::0.5444) (0.5175::0.5175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1315::1.1315) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1903::0.1903) (0.2163::0.2163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1148::1.1148) (0.7051::0.7051)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1360::1.1360) (0.7194::0.7230)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7424::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1275::1.1275) (0.7132::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6605::0.6605) (0.5864::0.5864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4751::4.4752) (2.1130::2.1132)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.5142::4.5142) (-0.0202::-0.0202) (2.2236::2.2236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9813::3.9815) (1.9019::1.9021)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.0701::4.0701) (-0.0189::-0.0189) (2.0385::2.0385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1609::4.1609) (1.9801::1.9803)) (IOPATH TE_B Z () () (0.4012::0.4012) (4.2476::4.2476) (-0.0276::-0.0276) (2.1224::2.1224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0406::1.0406) (0.8421::0.8421)) (IOPATH D Q (1.1219::1.1219) (0.7064::0.7064)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6585::0.6585) (0.7299::0.7299)) (IOPATH B X (0.4422::0.4422) (0.5674::0.5674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2045::4.2046) (1.9947::1.9949)) (IOPATH TE_B Z () () (0.3796::0.3797) (4.2814::4.2814) (-0.0157::-0.0157) (2.1217::2.1217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4522::4.4523) (2.0910::2.0912)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.5296::4.5296) (-0.0197::-0.0197) (2.2257::2.2257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1458::1.1458) (0.7262::0.7314)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7441::0.7441)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1200)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6094::0.6094) (0.5559::0.5559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8287::5.8288) (2.6625::2.6627)) (IOPATH TE_B Z () () (0.3953::0.3953) (5.9033::5.9033) (-0.0243::-0.0243) (2.7975::2.7975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5605::4.5606) (2.1365::2.1367)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.6229::4.6229) (-0.0120::-0.0120) (2.2558::2.2558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7980::4.7982) (2.2295::2.2297)) (IOPATH TE_B Z () () (0.3892::0.3892) (4.8764::4.8764) (-0.0209::-0.0209) (2.3583::2.3583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1196::1.1196) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1142::1.1142) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8213::0.8213)) (IOPATH D Q (1.0877::1.0877) (0.6819::0.6819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8471::4.8472) (2.2533::2.2535)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.9075::4.9075) (-0.0130::-0.0130) (2.3682::2.3682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7146::4.7147) (2.2021::2.2023)) (IOPATH TE_B Z () () (0.3859::0.3859) (4.7929::4.7929) (-0.0191::-0.0191) (2.3347::2.3347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0511::1.0511) (0.8495::0.8495)) (IOPATH D Q (1.1365::1.1365) (0.7185::0.7185)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0441::1.0441) (0.8446::0.8446)) (IOPATH D Q (1.1529::1.1529) (0.7340::0.7340)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5645::0.5645) (0.5293::0.5293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0989::1.0989) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2128::0.2128) (0.2401::0.2401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9641::5.9643) (2.7779::2.7783)) (IOPATH TE_B Z () () (0.6031::0.6031) (5.9894::5.9894) (-0.1653::-0.1653) (2.9808::2.9808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0352::1.0352) (0.9175::0.9175)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0182::2.0301)) (SETUP (negedge D) (posedge CLK) (1.6137::1.6540)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1179::1.1179) (0.7043::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7262::0.7262)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8119::5.8121) (2.7227::2.7231)) (IOPATH TE_B Z () () (0.6804::0.6804) (5.9159::5.9159) (-0.2231::-0.2231) (2.9797::2.9797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1299::1.1317) (0.7199::0.7233)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1177)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0348::1.0348) (0.8381::0.8381)) (IOPATH D Q (1.1102::1.1102) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1364::1.1364) (0.7194::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7344::0.7344)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4562::4.4563) (2.1039::2.1041)) (IOPATH TE_B Z () () (0.3905::0.3905) (4.5366::4.5366) (-0.0217::-0.0217) (2.2390::2.2390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1044::1.1044) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7227::0.7227) (0.6057::0.6057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1149::1.1149) (0.8899::0.8899)) (IOPATH D Q (1.2032::1.2032) (0.7607::0.7607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7203::0.7203)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1360::1.1360) (0.7179::0.7241)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2157::4.2157) (2.0041::2.0043)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.2963::4.2963) (-0.0197::-0.0197) (2.1381::2.1381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6325::0.6325) (0.7065::0.7065)) (IOPATH B X (0.4385::0.4385) (0.5670::0.5670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0909::1.0909) (0.8751::0.8751)) (IOPATH D Q (1.1778::1.1778) (0.7455::0.7455)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1015::1.1015) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0292::4.0293) (1.9276::1.9277)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.0870::4.0870) (-0.0145::-0.0145) (2.0428::2.0428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.0938::1.0938) (0.6871::0.6871)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1003::1.1003) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9862::4.9864) (2.3130::2.3133)) (IOPATH TE_B Z () () (0.3668::0.3668) (5.0434::5.0434) (-0.0086::-0.0086) (2.4270::2.4270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7225::0.7225) (0.6419::0.6419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6827::0.6827) (0.5886::0.5886)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2962::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8350::0.8350)) (IOPATH D Q (1.1319::1.1319) (0.7150::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7292::0.7292)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1082)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7115::0.7115) (0.6087::0.6087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5215::4.5216) (2.1215::2.1217)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.6070::4.6070) (-0.0269::-0.0269) (2.2598::2.2598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0914::4.0916) (1.9480::1.9482)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.1760::4.1760) (-0.0197::-0.0197) (2.0800::2.0800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8403::3.8404) (1.8455::1.8457)) (IOPATH TE_B Z () () (0.3829::0.3829) (3.9191::3.9191) (-0.0175::-0.0175) (1.9732::1.9732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3408::4.3409) (2.0543::2.0545)) (IOPATH TE_B Z () () (0.4023::0.4023) (4.4424::4.4424) (-0.0282::-0.0282) (2.2063::2.2063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7817::4.7818) (2.2249::2.2251)) (IOPATH TE_B Z () () (0.3687::0.3687) (4.8345::4.8345) (-0.0096::-0.0096) (2.3361::2.3361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8083::3.8085) (1.8328::1.8330)) (IOPATH TE_B Z () () (0.3754::0.3754) (3.8918::3.8918) (-0.0133::-0.0133) (1.9620::1.9620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2022::5.2024) (2.4042::2.4044)) (IOPATH TE_B Z () () (0.3744::0.3744) (5.2635::5.2635) (-0.0128::-0.0128) (2.5199::2.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8299::0.8299)) (IOPATH D Q (1.1104::1.1104) (0.6978::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0918::1.0918) (0.6866::0.6866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8400::3.8402) (1.8468::1.8470)) (IOPATH TE_B Z () () (0.3698::0.3698) (3.9087::3.9087) (-0.0102::-0.0102) (1.9626::1.9626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3028::4.3029) (2.0390::2.0392)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.3713::4.3713) (-0.0128::-0.0128) (2.1581::2.1582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8007::0.8007) (0.7424::0.7424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2615::4.2616) (2.0211::2.0213)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.3366::4.3366) (-0.0145::-0.0145) (2.1437::2.1437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0079::1.0079) (0.8980::0.8980)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0786::2.0852)) (SETUP (negedge D) (posedge CLK) (1.6684::1.7063)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7068::3.7069) (1.7919::1.7921)) (IOPATH TE_B Z () () (0.4000::0.4000) (3.8086::3.8086) (-0.0269::-0.0269) (1.9406::1.9406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2011::0.2011) (0.2277::0.2277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.1655::1.1655) (0.7426::0.7460)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7646::0.7646)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1332)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0596::1.0596) (0.8554::0.8554)) (IOPATH D Q (1.1421::1.1421) (0.7216::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1133::1.1133) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2334::0.2334) (0.2625::0.2625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7724::0.7724) (0.6959::0.6959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.1369::1.1369) (0.7200::0.7254)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4846::0.4846) (0.4423::0.4423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.7208::1.7208) (1.2485::1.2485)) (IOPATH D Q (1.8073::1.8073) (1.1178::1.1178)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9182::3.9183) (1.8796::1.8798)) (IOPATH TE_B Z () () (0.3999::0.3999) (4.0200::4.0200) (-0.0269::-0.0269) (2.0294::2.0294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9422::3.9423) (1.8889::1.8891)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.0301::4.0301) (-0.0197::-0.0197) (2.0250::2.0250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1238::1.1238) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2689::4.2691) (2.0194::2.0196)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.3544::4.3544) (-0.0165::-0.0165) (2.1538::2.1538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1371::1.1371) (0.7233::0.7233)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1133::6.1134) (2.7795::2.7797)) (IOPATH TE_B Z () () (0.3881::0.3881) (6.1801::6.1801) (-0.0203::-0.0203) (2.9089::2.9089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5924::0.5924) (0.6685::0.6685)) (IOPATH B X (0.4617::0.4617) (0.5950::0.5950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6734::0.6734) (0.5828::0.5828)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0831::4.0833) (1.9474::1.9476)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.1548::4.1548) (-0.0128::-0.0128) (2.0677::2.0677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1419::1.1419) (0.7290::0.7290)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1093::1.1093) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1106::4.1107) (1.9595::1.9597)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.1845::4.1845) (-0.0166::-0.0166) (2.0835::2.0835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6566::4.6567) (2.1748::2.1750)) (IOPATH TE_B Z () () (0.3856::0.3856) (4.7335::4.7335) (-0.0190::-0.0190) (2.3079::2.3079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8433::4.8435) (2.2523::2.2525)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.9183::4.9183) (-0.0173::-0.0173) (2.3783::2.3783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1756::5.1758) (2.3936::2.3939)) (IOPATH TE_B Z () () (0.3824::0.3824) (5.2451::5.2451) (-0.0172::-0.0172) (2.5171::2.5171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0473::1.0473) (0.8468::0.8468)) (IOPATH D Q (1.1516::1.1516) (0.7314::0.7314)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6949::0.6949) (0.5958::0.5958)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2977::0.2981)) (SETUP (negedge GATE) (posedge CLK) (0.3958::0.3969)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8371::0.8371)) (IOPATH D Q (1.1213::1.1213) (0.7093::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1412::1.1412) (0.7263::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7915::0.7919) (0.6957::0.6994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3887::4.3889) (2.0719::2.0721)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.4607::4.4607) (-0.0141::-0.0141) (2.1928::2.1928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2397::0.2397) (0.2723::0.2723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2652::5.2654) (2.4384::2.4388)) (IOPATH TE_B Z () () (0.4561::0.4561) (5.3382::5.3382) (-0.0579::-0.0579) (2.6035::2.6035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0237::1.0237) (0.9093::0.9093)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9545::1.9649)) (SETUP (negedge D) (posedge CLK) (1.5511::1.5852)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.0993::1.0993) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2286::5.2287) (2.4196::2.4198)) (IOPATH TE_B Z () () (0.3989::0.3989) (5.2712::5.2712) (-0.0263::-0.0263) (2.5408::2.5408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1187::1.1187) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2197::0.2197) (0.2457::0.2457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1287::1.1314) (0.7193::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7402)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1870::0.1870) (0.2083::0.2083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4212::0.4212) (0.4279::0.4279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5722::0.5726) (0.5122::0.5143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5380::4.5380) (2.1290::2.1292)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.6208::4.6208) (-0.0244::-0.0244) (2.2679::2.2679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8043::0.8043) (0.7393::0.7393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0902::1.0902) (0.6838::0.6838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1477::1.1477) (0.7281::0.7335)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7484::0.7484)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0211::4.0211) (1.9236::1.9237)) (IOPATH TE_B Z () () (0.4015::0.4015) (4.0959::4.0959) (-0.0277::-0.0277) (2.0551::2.0551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.0975::1.0975) (0.6893::0.6893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9227::3.9227) (1.8673::1.8673)) (IOPATH TE_B Z () () (0.3074::0.3074) (3.9872::3.9872) (0.0243::0.0243) (1.9597::1.9597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1176::1.1176) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6652::0.6652) (0.5779::0.5779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6693::0.6693) (0.5804::0.5804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0912::1.0912) (0.6850::0.6850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1073::1.1073) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6142::4.6142) (2.1617::2.1619)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.6691::4.6691) (-0.0138::-0.0138) (2.2774::2.2774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1017::1.1017) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0316::1.0316) (0.8359::0.8359)) (IOPATH D Q (1.1260::1.1260) (0.7149::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7870::3.7871) (1.8262::1.8264)) (IOPATH TE_B Z () () (0.3813::0.3813) (3.8739::3.8739) (-0.0166::-0.0166) (1.9627::1.9627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1320::1.1320) (0.7197::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8328::0.8328) (0.7732::0.7732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4323::5.4325) (2.5005::2.5007)) (IOPATH TE_B Z () () (0.3745::0.3745) (5.4938::5.4938) (-0.0128::-0.0128) (2.6163::2.6163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8725::3.8726) (1.8589::1.8591)) (IOPATH TE_B Z () () (0.3763::0.3763) (3.9410::3.9410) (-0.0138::-0.0138) (1.9774::1.9774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7372::3.7372) (1.8005::1.8007)) (IOPATH TE_B Z () () (0.3888::0.3888) (3.8148::3.8148) (-0.0207::-0.0207) (1.9293::1.9293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2582::5.2584) (2.4281::2.4283)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.3146::5.3146) (-0.0085::-0.0085) (2.5360::2.5360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1167::1.1167) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4388::4.4389) (2.0958::2.0960)) (IOPATH TE_B Z () () (0.3722::0.3722) (4.5028::4.5028) (-0.0115::-0.0115) (2.2115::2.2115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0636::4.0637) (1.9396::1.9398)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.1433::4.1433) (-0.0140::-0.0140) (2.0659::2.0659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.0971::1.0971) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7572::3.7573) (1.8111::1.8113)) (IOPATH TE_B Z () () (0.3877::0.3877) (3.8482::3.8482) (-0.0201::-0.0201) (1.9481::1.9481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1019::1.1019) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8102::4.8103) (2.2423::2.2425)) (IOPATH TE_B Z () () (0.3829::0.3829) (4.8907::4.8907) (-0.0174::-0.0174) (2.3753::2.3753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6396::0.6396) (0.5628::0.5628)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7175::5.7175) (2.6160::2.6162)) (IOPATH TE_B Z () () (0.4038::0.4038) (5.7930::5.7930) (-0.0290::-0.0290) (2.7578::2.7578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2057::0.2057) (0.2323::0.2323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8555::3.8557) (1.8504::1.8506)) (IOPATH TE_B Z () () (0.3858::0.3858) (3.9476::3.9476) (-0.0191::-0.0191) (1.9884::1.9884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1059::1.1059) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1088::1.1088) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7861::0.7861) (0.7250::0.7250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0574::1.0574) (0.8539::0.8539)) (IOPATH D Q (1.1983::1.2035) (0.7717::0.7815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7594)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1355)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5469::5.5470) (2.5440::2.5442)) (IOPATH TE_B Z () () (0.3840::0.3840) (5.6195::5.6195) (-0.0181::-0.0181) (2.6733::2.6733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0999::1.0999) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0974::1.0974) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7370::0.7370) (0.6575::0.6575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6697::0.6697) (0.5806::0.5806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6444::0.6444) (0.7184::0.7183)) (IOPATH B X (0.4163::0.4163) (0.5427::0.5427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5539::4.5540) (2.1473::2.1478)) (IOPATH TE_B Z () () (0.4698::0.4698) (4.6315::4.6315) (-0.0657::-0.0657) (2.3143::2.3143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8408::0.8412) (0.7349::0.7369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.0974::1.0974) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0598::1.0598) (0.8556::0.8556)) (IOPATH D Q (1.1473::1.1473) (0.7264::0.7264)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1526::1.1526) (0.7321::0.7364)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7465::0.7465)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1215)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8361::0.8361)) (IOPATH D Q (1.1302::1.1302) (0.7176::0.7176)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7270::0.7270)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5918::4.5919) (2.1525::2.1527)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.6614::4.6614) (-0.0116::-0.0116) (2.2803::2.2803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7713::5.7714) (2.6422::2.6423)) (IOPATH TE_B Z () () (0.3870::0.3870) (5.8184::5.8184) (-0.0197::-0.0197) (2.7566::2.7566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9588::0.9600) (0.7110::0.7143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0460::4.0461) (1.9332::1.9334)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.1211::4.1211) (-0.0156::-0.0156) (2.0569::2.0569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9196::3.9196) (1.8799::1.8800)) (IOPATH TE_B Z () () (0.3856::0.3856) (3.9964::3.9964) (-0.0189::-0.0190) (2.0086::2.0086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.0933::1.0933) (0.6876::0.6876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3500::4.3501) (2.0578::2.0581)) (IOPATH TE_B Z () () (0.3962::0.3962) (4.4272::4.4272) (-0.0248::-0.0248) (2.1871::2.1871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4706::0.4706) (0.5458::0.5458)) (IOPATH B X (0.4554::0.4554) (0.5882::0.5882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6330::0.6330) (0.7082::0.7082)) (IOPATH B X (0.4241::0.4241) (0.5531::0.5531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1011::1.1011) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8382::4.8384) (2.2505::2.2507)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.9213::4.9213) (-0.0225::-0.0225) (2.3859::2.3859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5799::4.5800) (2.1461::2.1463)) (IOPATH TE_B Z () () (0.3751::0.3751) (4.6515::4.6515) (-0.0132::-0.0132) (2.2756::2.2756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4949::4.4950) (2.1123::2.1126)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.5497::4.5497) (-0.0102::-0.0102) (2.2249::2.2249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6341::0.6341) (0.5709::0.5709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0728::5.0729) (2.3517::2.3519)) (IOPATH TE_B Z () () (0.3775::0.3775) (5.1383::5.1383) (-0.0145::-0.0145) (2.4704::2.4704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1390::1.1390) (0.7258::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5852::4.5853) (2.1502::2.1504)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.6439::4.6439) (-0.0171::-0.0171) (2.2744::2.2744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9237::3.9237) (1.8816::1.8818)) (IOPATH TE_B Z () () (0.3814::0.3814) (3.9922::3.9922) (-0.0166::-0.0166) (2.0033::2.0033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6514::0.6514) (0.5698::0.5698)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2981)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7540::4.7541) (2.2190::2.2192)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.8242::4.8242) (-0.0138::-0.0138) (2.3479::2.3479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1833::4.1835) (1.9891::1.9894)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.2509::4.2509) (-0.0160::-0.0160) (2.1049::2.1049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8343::0.8343)) (IOPATH D Q (1.1074::1.1074) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2336::0.2336) (0.2669::0.2669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1021::1.1021) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8315::0.8315)) (IOPATH D Q (1.1148::1.1148) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1207::1.1207) (0.7099::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0586::6.0587) (2.7654::2.7658)) (IOPATH TE_B Z () () (0.4098::0.4098) (6.0795::6.0795) (-0.0323::-0.0323) (2.8825::2.8825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1055::1.1055) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1444::1.1467) (0.7316::0.7363)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7446)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1226)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5805::4.5805) (2.1496::2.1498)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.6548::4.6548) (-0.0227::-0.0227) (2.2818::2.2818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1648::4.1648) (1.9684::1.9684)) (IOPATH TE_B Z () () (0.3220::0.3220) (4.2483::4.2483) (0.0162::0.0162) (2.0811::2.0811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0397::1.0397) (0.8415::0.8415)) (IOPATH D Q (1.1636::1.1670) (0.7457::0.7524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7466)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1248)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1319::1.1319) (0.7174::0.7174)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1111::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.0997::1.0997) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6642::0.6642) (0.5908::0.5908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6677::0.6677) (0.5622::0.5622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0348::1.0348) (0.8381::0.8381)) (IOPATH D Q (1.1598::1.1598) (0.7433::0.7433)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7451::0.7451)) (SETUP (negedge D) (negedge GATE) (0.1217::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7500::3.7502) (1.8064::1.8066)) (IOPATH TE_B Z () () (0.3892::0.3892) (3.8420::3.8420) (-0.0209::-0.0209) (1.9441::1.9441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4205::5.4206) (2.4918::2.4920)) (IOPATH TE_B Z () () (0.3873::0.3873) (5.4938::5.4938) (-0.0199::-0.0199) (2.6212::2.6212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1111::1.1111) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6539::0.6539) (0.5712::0.5712)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2237::0.2237) (0.2535::0.2535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0531::5.0532) (2.3332::2.3334)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.1280::5.1280) (-0.0194::-0.0194) (2.4620::2.4620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6112::0.6112) (0.6880::0.6880)) (IOPATH B X (0.4557::0.4557) (0.5882::0.5882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7098::0.7098) (0.5866::0.5866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1056::1.1056) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8042::4.8042) (2.2365::2.2366)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.8542::4.8542) (-0.0102::-0.0102) (2.3476::2.3476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8364::0.8364)) (IOPATH D Q (1.1323::1.1323) (0.7147::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0982::1.0982) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1200::1.1200) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8229::4.8231) (2.2475::2.2477)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.8927::4.8927) (-0.0176::-0.0176) (2.3690::2.3690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1082::1.1082) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1051::0.1051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4646::5.4647) (2.5078::2.5081)) (IOPATH TE_B Z () () (0.3662::0.3662) (5.5138::5.5138) (-0.0082::-0.0082) (2.6125::2.6125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0823::5.0823) (2.3580::2.3582)) (IOPATH TE_B Z () () (0.3822::0.3822) (5.1418::5.1418) (-0.0171::-0.0171) (2.4789::2.4789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8938::0.8938) (0.8195::0.8195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1095::1.1095) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8133::3.8134) (1.8315::1.8317)) (IOPATH TE_B Z () () (0.3820::0.3820) (3.8990::3.8990) (-0.0170::-0.0170) (1.9627::1.9627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0025::4.0026) (1.9119::1.9121)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.0783::4.0783) (-0.0139::-0.0139) (2.0365::2.0365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5977::0.5977) (0.5348::0.5348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9091::3.9092) (1.8727::1.8730)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.0000::4.0000) (-0.0188::-0.0188) (2.0106::2.0106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1029::1.1029) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3795::5.3797) (2.4786::2.4788)) (IOPATH TE_B Z () () (0.3696::0.3696) (5.4276::5.4276) (-0.0101::-0.0101) (2.5823::2.5823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3184::5.3185) (2.4499::2.4501)) (IOPATH TE_B Z () () (0.3853::0.3853) (5.3885::5.3885) (-0.0188::-0.0188) (2.5743::2.5743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6553::0.6553) (0.5839::0.5839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6033::4.6035) (2.1573::2.1575)) (IOPATH TE_B Z () () (0.3881::0.3881) (4.6909::4.6909) (-0.0203::-0.0203) (2.2952::2.2952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1558::0.1558) (0.1637::0.1637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8241::0.8241)) (IOPATH D Q (1.1231::1.1231) (0.7097::0.7111)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8078::0.8077) (0.7322::0.7322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1668::0.1668) (0.1801::0.1801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1335::1.1335) (0.7160::0.7209)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7369::0.7369)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1701::1.1701) (0.7458::0.7489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1318)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6658::0.6658) (0.5785::0.5785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2938::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5391::4.5392) (2.1306::2.1308)) (IOPATH TE_B Z () () (0.3712::0.3712) (4.6008::4.6008) (-0.0110::-0.0110) (2.2533::2.2533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0518::1.0518) (0.8500::0.8500)) (IOPATH D Q (1.1300::1.1300) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0354::1.0354) (0.8385::0.8385)) (IOPATH D Q (1.1272::1.1272) (0.7124::0.7124)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8109::3.8109) (1.8352::1.8354)) (IOPATH TE_B Z () () (0.3855::0.3855) (3.8837::3.8837) (-0.0189::-0.0189) (1.9618::1.9618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8132::0.8133) (0.7429::0.7429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4691::0.4691) (0.5433::0.5433)) (IOPATH B X (0.4259::0.4259) (0.5546::0.5546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1314::1.1314) (0.7207::0.7207)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2862::4.2863) (2.0316::2.0318)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.3690::4.3690) (-0.0168::-0.0168) (2.1624::2.1624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4089::4.4090) (2.0813::2.0815)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.4846::4.4846) (-0.0180::-0.0180) (2.2097::2.2097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8033::4.8034) (2.2390::2.2392)) (IOPATH TE_B Z () () (0.3710::0.3710) (4.8599::4.8599) (-0.0109::-0.0109) (2.3552::2.3552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0949::4.0950) (1.9467::1.9469)) (IOPATH TE_B Z () () (0.4054::0.4054) (4.1912::4.1912) (-0.0299::-0.0299) (2.0926::2.0926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3582::4.3583) (2.0605::2.0607)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.4517::4.4517) (-0.0261::-0.0261) (2.2056::2.2056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2399::0.2399) (0.2723::0.2723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7684::3.7684) (1.8129::1.8131)) (IOPATH TE_B Z () () (0.3872::0.3872) (3.8486::3.8486) (-0.0199::-0.0199) (1.9434::1.9434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1802::4.1803) (1.9880::1.9882)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.2631::4.2631) (-0.0218::-0.0218) (2.1212::2.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2195::4.2196) (2.0037::2.0039)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.2890::4.2890) (-0.0123::-0.0123) (2.1232::2.1232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8280::0.8280)) (IOPATH D Q (1.1052::1.1052) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8546::4.8546) (2.2622::2.2624)) (IOPATH TE_B Z () () (0.3888::0.3888) (4.9283::4.9283) (-0.0207::-0.0207) (2.3915::2.3915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4079::4.4080) (2.0807::2.0809)) (IOPATH TE_B Z () () (0.3648::0.3648) (4.4576::4.4576) (-0.0075::-0.0075) (2.1801::2.1801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7823::4.7824) (2.2302::2.2303)) (IOPATH TE_B Z () () (0.4105::0.4105) (4.8684::4.8684) (-0.0327::-0.0327) (2.3780::2.3780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2136::0.2136) (0.2414::0.2414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1427::1.1427) (0.7245::0.7302)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7501::0.7501)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8329::0.8329)) (IOPATH D Q (1.1044::1.1044) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7126::0.7126)) (SETUP (negedge D) (negedge GATE) (0.0972::0.0972)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1750::1.1750) (0.7491::0.7537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7651::0.7651)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1342)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1980::4.1981) (1.9965::1.9967)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.2844::4.2844) (-0.0197::-0.0197) (2.1342::2.1342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1033::1.1033) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1289::1.1289) (0.7171::0.7171)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3342::5.3342) (2.4604::2.4606)) (IOPATH TE_B Z () () (0.3889::0.3889) (5.4019::5.4019) (-0.0208::-0.0208) (2.5908::2.5908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1513::1.1513) (0.7301::0.7350)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7463::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1211)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1100::1.1100) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6125::0.6125) (0.5544::0.5544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1053::1.1053) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6957::0.6957) (0.5963::0.5963)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2961::0.2975)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3962)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0930::1.0930) (0.6870::0.6870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3209::4.3210) (2.0473::2.0475)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.4049::4.4049) (-0.0211::-0.0211) (2.1843::2.1843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8310::0.8310)) (IOPATH D Q (1.1487::1.1487) (0.7285::0.7331)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7444::0.7444)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1200)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6598::0.6598) (0.5747::0.5747)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4987::5.4988) (2.5284::2.5286)) (IOPATH TE_B Z () () (0.3883::0.3883) (5.5727::5.5727) (-0.0204::-0.0204) (2.6577::2.6577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8637::3.8638) (1.8525::1.8527)) (IOPATH TE_B Z () () (0.3811::0.3811) (3.9501::3.9501) (-0.0165::-0.0165) (1.9848::1.9848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0287::4.0287) (1.9224::1.9226)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.0795::4.0795) (-0.0083::-0.0083) (2.0242::2.0242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1180::1.1180) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4619::0.4619) (0.5371::0.5371)) (IOPATH B X (0.4166::0.4166) (0.5453::0.5453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.1305::1.1305) (0.7189::0.7189)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7409::0.7409)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8326::0.8326)) (IOPATH D Q (1.1454::1.1488) (0.7311::0.7380)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7430)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1218)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8511::4.8513) (2.2569::2.2571)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.9153::4.9153) (-0.0108::-0.0108) (2.3778::2.3778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4091::0.4093) (0.3766::0.3810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1038::1.1038) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4463::0.4463) (0.5207::0.5207)) (IOPATH B X (0.4160::0.4160) (0.5439::0.5439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1216::1.1216) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1043::1.1043) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1209::1.1209) (0.7067::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1090::5.1091) (2.3644::2.3646)) (IOPATH TE_B Z () () (0.3693::0.3693) (5.1636::5.1636) (-0.0099::-0.0099) (2.4729::2.4729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1092::1.1092) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8100::0.8100) (0.7605::0.7605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8801::0.8805) (0.7634::0.7706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6673::4.6675) (2.1838::2.1839)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.7240::4.7240) (-0.0211::-0.0211) (2.3034::2.3034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0892::5.0894) (2.3638::2.3641)) (IOPATH TE_B Z () () (0.4011::0.4011) (5.1286::5.1286) (-0.0275::-0.0275) (2.4856::2.4856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1030::1.1030) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6927::3.6928) (1.7860::1.7862)) (IOPATH TE_B Z () () (0.3920::0.3920) (3.7843::3.7843) (-0.0225::-0.0225) (1.9247::1.9247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8930::3.8931) (1.8691::1.8693)) (IOPATH TE_B Z () () (0.3864::0.3864) (3.9778::3.9778) (-0.0194::-0.0194) (2.0030::2.0030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1610::5.1610) (2.3833::2.3835)) (IOPATH TE_B Z () () (0.3750::0.3750) (5.2096::5.2096) (-0.0131::-0.0131) (2.4915::2.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1233::1.1233) (0.7112::0.7112)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2333::0.2333) (0.2635::0.2635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8898::3.8898) (1.8535::1.8535)) (IOPATH TE_B Z () () (0.3071::0.3071) (3.9549::3.9549) (0.0244::0.0244) (1.9470::1.9470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8891::4.8892) (2.2724::2.2726)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.9679::4.9679) (-0.0197::-0.0197) (2.4063::2.4063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7944::4.7944) (2.2313::2.2313)) (IOPATH TE_B Z () () (0.3051::0.3052) (4.8574::4.8578) (0.0255::0.0255) (2.3232::2.3236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5113::4.5113) (2.1190::2.1192)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.5814::4.5814) (-0.0195::-0.0195) (2.2529::2.2529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.1220::1.1223) (1.0228::1.0228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0987::1.0987) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5363::0.5366) (0.4831::0.4869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0390::1.0390) (0.8410::0.8410)) (IOPATH D Q (1.1426::1.1426) (0.7280::0.7280)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7306::0.7306)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1399::1.1427) (0.7277::0.7333)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7419)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1210)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6790::0.6790) (0.5861::0.5861)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1679::1.1713) (0.7498::0.7566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7559)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0999::1.0999) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7204::0.7204)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7030::0.7030) (0.6016::0.6016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7236::5.7238) (2.6206::2.6208)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.7943::5.7943) (-0.0153::-0.0153) (2.7453::2.7453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8605::0.8605) (0.7920::0.7920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0958::1.0958) (0.8781::0.8781)) (IOPATH D Q (1.1825::1.1825) (0.7481::0.7481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1109::1.1109) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1390::1.1390) (0.7281::0.7281)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6656::0.6656) (0.5684::0.5684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0414::1.0414) (0.8427::0.8427)) (IOPATH D Q (1.1225::1.1225) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4523::4.4524) (2.0928::2.0930)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.5230::4.5230) (-0.0136::-0.0136) (2.2203::2.2203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5492::0.5492) (0.5165::0.5165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8276::0.8276) (0.7587::0.7587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5230::0.5230) (0.5970::0.5971)) (IOPATH B X (0.4482::0.4482) (0.5781::0.5781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1343::1.1343) (0.7171::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8305::0.8305)) (IOPATH D Q (1.1194::1.1194) (0.7099::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7251::0.7251)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7640::3.7641) (1.8141::1.8144)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.8459::3.8459) (-0.0167::-0.0167) (1.9439::1.9439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4133::5.4134) (2.4917::2.4919)) (IOPATH TE_B Z () () (0.3636::0.3636) (5.4587::5.4587) (-0.0068::-0.0068) (2.5929::2.5929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.0964::1.0964) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0386::1.0386) (0.8408::0.8408)) (IOPATH D Q (1.1175::1.1175) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2477::4.2478) (2.0129::2.0131)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.3258::4.3258) (-0.0206::-0.0206) (2.1428::2.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0257::4.0257) (1.9250::1.9252)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.1046::4.1046) (-0.0187::-0.0187) (2.0544::2.0544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1711::4.1713) (1.9804::1.9806)) (IOPATH TE_B Z () () (0.3689::0.3689) (4.2287::4.2287) (-0.0097::-0.0097) (2.0865::2.0865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4162::4.4163) (2.0839::2.0841)) (IOPATH TE_B Z () () (0.3875::0.3875) (4.4945::4.4945) (-0.0200::-0.0200) (2.2150::2.2150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1763::0.1763) (0.1944::0.1944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0586::4.0588) (1.9369::1.9371)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.1371::4.1371) (-0.0108::-0.0108) (2.0622::2.0622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1640::4.1642) (1.9803::1.9805)) (IOPATH TE_B Z () () (0.4007::0.4007) (4.2665::4.2665) (-0.0273::-0.0273) (2.1325::2.1325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0824::5.0825) (2.3486::2.3488)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.1469::5.1469) (-0.0149::-0.0149) (2.4687::2.4687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5977::4.5979) (2.1484::2.1486)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.6673::4.6673) (-0.0136::-0.0136) (2.2717::2.2717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1656::4.1657) (1.9809::1.9811)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.2323::4.2323) (-0.0181::-0.0181) (2.0995::2.0995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1041::1.1041) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0738::1.0738) (0.8645::0.8645)) (IOPATH D Q (1.1614::1.1614) (0.7363::0.7363)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6473::0.6473) (0.5676::0.5676)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2956::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8806::3.8808) (1.8590::1.8593)) (IOPATH TE_B Z () () (0.3987::0.3987) (3.9801::3.9801) (-0.0262::-0.0262) (2.0061::2.0061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1160::1.1160) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1077::1.1077) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8211::0.8214) (0.7171::0.7210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0421::4.0422) (1.9338::1.9341)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.0900::4.0900) (-0.0219::-0.0219) (2.0478::2.0478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2205::0.2205) (0.2491::0.2491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.0962::1.0962) (0.6888::0.6888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2258::0.2258) (0.2550::0.2550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0442::1.0442) (0.8447::0.8447)) (IOPATH D Q (1.1354::1.1354) (0.7192::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1048::0.1048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0622::5.0623) (2.3455::2.3457)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.1191::5.1191) (-0.0120::-0.0120) (2.4567::2.4567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1904::0.1904) (0.2128::0.2128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7550::0.7554) (0.6649::0.6669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1126::1.1126) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0069::4.0070) (1.9127::1.9129)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.0765::4.0765) (-0.0117::-0.0117) (2.0301::2.0301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6788::4.6789) (2.1850::2.1852)) (IOPATH TE_B Z () () (0.3671::0.3671) (4.7303::4.7303) (-0.0087::-0.0087) (2.2933::2.2933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8548::0.8548) (0.7762::0.7762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9912::4.9913) (2.3199::2.3201)) (IOPATH TE_B Z () () (0.4233::0.4233) (5.0694::5.0694) (-0.0398::-0.0398) (2.4717::2.4717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0934::1.0934) (0.6868::0.6868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9206::3.9208) (1.8855::1.8859)) (IOPATH TE_B Z () () (0.4489::0.4489) (3.9771::3.9771) (-0.0539::-0.0539) (2.0349::2.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8282::0.8282)) (IOPATH D Q (1.1038::1.1038) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7332::5.7332) (2.6242::2.6244)) (IOPATH TE_B Z () () (0.4356::0.4356) (5.8381::5.8381) (-0.0466::-0.0466) (2.7977::2.7977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3747::0.3747) (0.3935::0.3935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1025::1.1025) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1245::1.1245) (0.7125::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1283::1.1319) (0.7188::0.7259)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1028::1.1028) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6499::4.6500) (2.1830::2.1833)) (IOPATH TE_B Z () () (0.4139::0.4139) (4.7097::4.7097) (-0.0346::-0.0346) (2.3145::2.3145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2824::5.2828) (2.4781::2.4786)) (IOPATH TE_B Z () () (0.5523::0.5523) (5.3009::5.3009) (-0.1274::-0.1274) (2.6637::2.6637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2786::5.2787) (2.4315::2.4317)) (IOPATH TE_B Z () () (0.3830::0.3830) (5.3403::5.3403) (-0.0175::-0.0175) (2.5509::2.5509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0321::1.0321) (0.8362::0.8362)) (IOPATH D Q (1.1216::1.1216) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1111::1.1111) (0.6997::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7179::4.7180) (2.2026::2.2028)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.7817::4.7817) (-0.0138::-0.0138) (2.3277::2.3277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6277::0.6277) (0.5715::0.5715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1604::0.1604) (0.1688::0.1688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6577::0.6577) (0.5735::0.5735)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1002::1.1002) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7882::5.7883) (2.6450::2.6452)) (IOPATH TE_B Z () () (0.3733::0.3733) (5.8474::5.8474) (-0.0121::-0.0121) (2.7625::2.7625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8208::0.8208)) (IOPATH D Q (1.0994::1.0994) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1314::1.1364) (0.7211::0.7320)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1406::1.1406) (0.7312::0.7312)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7192::0.7192) (0.6203::0.6203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0407::1.0407) (0.8423::0.8423)) (IOPATH D Q (1.1245::1.1245) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0405::1.0405) (0.8421::0.8421)) (IOPATH D Q (1.1214::1.1214) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1192::1.1192) (0.7114::0.7114)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0134::4.0135) (1.9195::1.9197)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.0954::4.0954) (-0.0173::-0.0173) (2.0506::2.0506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9714::3.9714) (1.9016::1.9018)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.0492::4.0492) (-0.0173::-0.0173) (2.0305::2.0305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3048::4.3049) (2.0333::2.0336)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.3841::4.3841) (-0.0178::-0.0178) (2.1614::2.1614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6562::0.6562) (0.5726::0.5726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1071::1.1071) (0.7009::0.7009)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7736::3.7737) (1.8191::1.8193)) (IOPATH TE_B Z () () (0.3776::0.3776) (3.8505::3.8505) (-0.0146::-0.0146) (1.9438::1.9438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8236::0.8236)) (IOPATH D Q (1.1390::1.1390) (0.7221::0.7267)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7450::0.7450)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8247::3.8249) (1.8389::1.8391)) (IOPATH TE_B Z () () (0.3911::0.3911) (3.9215::3.9215) (-0.0220::-0.0220) (1.9822::1.9822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1105::1.1105) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1874::0.1874) (0.2055::0.2055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4882::5.4884) (2.5247::2.5249)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.5540::5.5540) (-0.0170::-0.0170) (2.6470::2.6470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6058::4.6060) (2.1561::2.1563)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.6842::4.6842) (-0.0161::-0.0161) (2.2912::2.2912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2879::5.2880) (2.4374::2.4376)) (IOPATH TE_B Z () () (0.3701::0.3701) (5.3441::5.3441) (-0.0104::-0.0104) (2.5487::2.5487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5847::4.5849) (2.1467::2.1469)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.6791::4.6791) (-0.0236::-0.0236) (2.2908::2.2908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4407::4.4407) (2.0907::2.0909)) (IOPATH TE_B Z () () (0.3882::0.3882) (4.5126::4.5126) (-0.0204::-0.0204) (2.2166::2.2166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8410::3.8412) (1.8472::1.8474)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.9221::3.9221) (-0.0153::-0.0153) (1.9753::1.9753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8354::0.8354)) (IOPATH D Q (1.1308::1.1308) (0.7137::0.7163)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1346::1.1346) (0.7180::0.7219)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7411::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1174)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1237::1.1237) (0.7092::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7322::0.7322)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1513::1.1513) (0.7313::0.7382)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1285)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6529::0.6529) (0.5707::0.5707)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8654::3.8656) (1.8547::1.8549)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.9476::3.9476) (-0.0173::-0.0173) (1.9839::1.9839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5981::5.5981) (2.5661::2.5663)) (IOPATH TE_B Z () () (0.3686::0.3686) (5.6340::5.6340) (-0.0096::-0.0096) (2.6645::2.6645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.0773::1.0773) (0.9480::0.9480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1391::1.1391) (0.9049::0.9049)) (IOPATH D Q (1.2288::1.2288) (0.7764::0.7764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0488::1.0488) (0.8479::0.8479)) (IOPATH D Q (1.2022::1.2022) (0.7685::0.7719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7643::0.7643)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1332)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1173::1.1173) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5474::0.5474) (0.5045::0.5045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6326::0.6326) (0.5587::0.5587)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2954::0.2978)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0549::1.0549) (0.8521::0.8521)) (IOPATH D Q (1.1962::1.1962) (0.7644::0.7673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1315::1.1315) (0.7207::0.7207)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0814::4.0815) (1.9462::1.9464)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.1521::4.1521) (-0.0134::-0.0134) (2.0659::2.0659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2057::4.2058) (1.9939::1.9941)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.2846::4.2846) (-0.0203::-0.0203) (2.1245::2.1245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8093::4.8094) (2.2406::2.2408)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.8790::4.8790) (-0.0153::-0.0153) (2.3607::2.3607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1408::1.1408) (0.7279::0.7279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7027::4.7029) (2.1944::2.1947)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.7806::4.7806) (-0.0159::-0.0159) (2.3221::2.3221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8210::0.8210)) (IOPATH D Q (1.0953::1.0953) (0.6888::0.6888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9912::3.9914) (1.9096::1.9098)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.0653::4.0653) (-0.0148::-0.0148) (2.0306::2.0306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1437::1.1437) (0.7309::0.7309)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7442::0.7442)) (SETUP (negedge D) (negedge GATE) (0.1207::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7649::4.7650) (2.2198::2.2200)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.8273::4.8273) (-0.0160::-0.0160) (2.3407::2.3407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6172::0.6171) (0.6928::0.6928)) (IOPATH B X (0.4096::0.4096) (0.5371::0.5371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.0869::1.0869) (0.6809::0.6809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1404::1.1404) (0.7248::0.7248)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6513::0.6513) (0.5697::0.5697)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2940)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8345::3.8346) (1.8407::1.8409)) (IOPATH TE_B Z () () (0.3987::0.3987) (3.9340::3.9340) (-0.0262::-0.0262) (1.9877::1.9877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1639::0.1639) (0.1703::0.1703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.4989::1.4989) (1.2596::1.2596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7051::5.7052) (2.6193::2.6196)) (IOPATH TE_B Z () () (0.4051::0.4051) (5.7438::5.7438) (-0.0297::-0.0297) (2.7440::2.7440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2372::4.2374) (2.0150::2.0152)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.2789::4.2789) (-0.0172::-0.0172) (2.1247::2.1247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.0943::1.0943) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8324::0.8324)) (IOPATH D Q (1.1276::1.1276) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8957::4.8957) (2.2752::2.2754)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.9619::4.9619) (-0.0196::-0.0196) (2.4019::2.4019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6292::0.6292) (0.5566::0.5566)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2942::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7576::5.7577) (2.6383::2.6386)) (IOPATH TE_B Z () () (0.4023::0.4023) (5.8095::5.8095) (-0.0282::-0.0282) (2.7680::2.7680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7178::4.7179) (2.2060::2.2062)) (IOPATH TE_B Z () () (0.4153::0.4153) (4.7994::4.7994) (-0.0353::-0.0353) (2.3552::2.3552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0489::1.0489) (0.8480::0.8480)) (IOPATH D Q (1.1352::1.1352) (0.7189::0.7189)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8417::5.8419) (2.6699::2.6701)) (IOPATH TE_B Z () () (0.3839::0.3839) (5.9096::5.9096) (-0.0180::-0.0180) (2.7932::2.7932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6554::0.6554) (0.5721::0.5721)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2974)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1260::1.1260) (0.7128::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9175::3.9176) (1.8765::1.8767)) (IOPATH TE_B Z () () (0.3898::0.3898) (4.0032::4.0032) (-0.0213::-0.0213) (2.0112::2.0112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4255::5.4256) (2.4952::2.4954)) (IOPATH TE_B Z () () (0.3854::0.3854) (5.4948::5.4948) (-0.0189::-0.0189) (2.6222::2.6222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1139::1.1139) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0098::1.0098) (0.8207::0.8207)) (IOPATH D Q (1.0891::1.0891) (0.6826::0.6826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1084::1.1084) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1095::1.1095) (0.7009::0.7009)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2395::0.2395) (0.2721::0.2721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0342::1.0342) (0.8377::0.8377)) (IOPATH D Q (1.1551::1.1589) (0.7388::0.7467)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1238)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6360::0.6360) (0.5607::0.5607)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2932::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0340::1.0340) (0.8376::0.8376)) (IOPATH D Q (1.1468::1.1490) (0.7315::0.7360)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0346::1.0346) (0.8380::0.8380)) (IOPATH D Q (1.1174::1.1174) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1646::1.1646) (0.9206::0.9206)) (IOPATH D Q (1.2649::1.2649) (0.7990::0.8018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8171::3.8171) (1.8368::1.8370)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.9028::3.9028) (-0.0224::-0.0224) (1.9730::1.9730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6041::0.6041) (0.6786::0.6786)) (IOPATH B X (0.4125::0.4125) (0.5398::0.5398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1997::5.1998) (2.4023::2.4025)) (IOPATH TE_B Z () () (0.3652::0.3652) (5.2499::5.2499) (-0.0077::-0.0077) (2.5059::2.5059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1531::0.1531) (0.1595::0.1595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6422::0.6422) (0.5646::0.5646)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3277::4.3278) (2.0499::2.0500)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.3879::4.3879) (-0.0234::-0.0234) (2.1745::2.1745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2651::4.2652) (2.0199::2.0201)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.3278::4.3278) (-0.0138::-0.0138) (2.1335::2.1335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0927::1.0927) (0.6866::0.6866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1175::1.1175) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3919::4.3920) (2.0738::2.0740)) (IOPATH TE_B Z () () (0.3914::0.3914) (4.4576::4.4576) (-0.0222::-0.0222) (2.1986::2.1986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2723::4.2723) (2.0242::2.0244)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.3408::4.3408) (-0.0176::-0.0176) (2.1471::2.1471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0454::1.0454) (0.8455::0.8455)) (IOPATH D Q (1.1432::1.1432) (0.7268::0.7268)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0644::4.0645) (1.9389::1.9391)) (IOPATH TE_B Z () () (0.3963::0.3963) (4.1571::4.1571) (-0.0249::-0.0249) (2.0812::2.0812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1912::5.1913) (2.4018::2.4020)) (IOPATH TE_B Z () () (0.3933::0.3933) (5.2716::5.2716) (-0.0232::-0.0232) (2.5411::2.5411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3030::5.3031) (2.4443::2.4445)) (IOPATH TE_B Z () () (0.3827::0.3827) (5.3710::5.3710) (-0.0174::-0.0174) (2.5683::2.5683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1085::1.1085) (0.6975::0.6975)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2155::4.2155) (2.0037::2.0039)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.2854::4.2854) (-0.0143::-0.0143) (2.1275::2.1275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5367::0.5367) (0.4857::0.4857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6023::0.6023) (0.5387::0.5387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0040::5.0041) (2.3219::2.3222)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.0696::5.0696) (-0.0171::-0.0171) (2.4432::2.4432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8338::0.8338)) (IOPATH D Q (1.1029::1.1029) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6471::0.6471) (0.5672::0.5672)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.1161::1.1161) (0.7033::0.7071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8870::3.8871) (1.8655::1.8658)) (IOPATH TE_B Z () () (0.3897::0.3897) (3.9768::3.9768) (-0.0212::-0.0212) (2.0036::2.0036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0299::1.0299) (0.8347::0.8347)) (IOPATH D Q (1.1674::1.1674) (0.7422::0.7494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7535::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1021::1.1021) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7114::0.7114)) (SETUP (negedge D) (negedge GATE) (0.0966::0.0966)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3921::0.3923) (0.3632::0.3676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0448::1.0448) (0.8451::0.8451)) (IOPATH D Q (1.1296::1.1296) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1505::1.1505) (0.7314::0.7344)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7534::0.7534)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1251)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1244::1.1244) (0.7153::0.7153)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1247::1.1247) (0.7135::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8618::4.8618) (2.2652::2.2654)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.9428::4.9428) (-0.0261::-0.0261) (2.4034::2.4034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8351::0.8351)) (IOPATH D Q (1.1126::1.1126) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8339::0.8339)) (IOPATH D Q (1.1061::1.1061) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1817::5.1817) (2.3936::2.3938)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.2403::5.2403) (-0.0169::-0.0169) (2.5123::2.5123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6102::4.6104) (2.1599::2.1602)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.6655::4.6655) (-0.0098::-0.0098) (2.2739::2.2739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1398::1.1398) (0.7286::0.7286)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1988::0.1988) (0.2253::0.2253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0869::1.0869) (0.8726::0.8726)) (IOPATH D Q (1.1665::1.1665) (0.7361::0.7361)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5661::4.5662) (2.1410::2.1412)) (IOPATH TE_B Z () () (0.3905::0.3905) (4.6376::4.6376) (-0.0216::-0.0216) (2.2720::2.2720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7437::0.7440) (0.6552::0.6590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4099::4.4100) (2.0848::2.0850)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.4669::4.4669) (-0.0153::-0.0153) (2.1997::2.1997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7290::3.7292) (1.7962::1.7964)) (IOPATH TE_B Z () () (0.3892::0.3892) (3.8155::3.8155) (-0.0209::-0.0209) (1.9302::1.9302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1335::4.1336) (1.9660::1.9662)) (IOPATH TE_B Z () () (0.3732::0.3732) (4.2003::4.2003) (-0.0121::-0.0121) (2.0808::2.0808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8412::4.8414) (2.2520::2.2522)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.9147::4.9147) (-0.0161::-0.0161) (2.3755::2.3755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1001::1.1001) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5753::0.5753) (0.6508::0.6508)) (IOPATH B X (0.4366::0.4366) (0.5658::0.5658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6430::0.6430) (0.5647::0.5647)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2964::0.2994)) (SETUP (negedge GATE) (posedge CLK) (0.3962::0.3967)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0681::1.0681) (0.8610::0.8610)) (IOPATH D Q (1.1512::1.1512) (0.7283::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6740::4.6741) (2.1864::2.1866)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.7466::4.7466) (-0.0169::-0.0169) (2.3143::2.3143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1046::1.1046) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6484::5.6485) (2.5895::2.5897)) (IOPATH TE_B Z () () (0.3854::0.3854) (5.7220::5.7220) (-0.0189::-0.0189) (2.7215::2.7215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1107::1.1107) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7246::0.7246)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7856::4.7858) (2.2323::2.2325)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.8751::4.8751) (-0.0223::-0.0223) (2.3733::2.3733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4381::0.4404) (0.3292::0.3459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6756::0.6756) (0.6005::0.6005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4298::5.4299) (2.4989::2.4991)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.4910::5.4910) (-0.0140::-0.0140) (2.6158::2.6158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8210::0.8210)) (IOPATH D Q (1.1173::1.1173) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1107::1.1107) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6075::0.6075) (0.5515::0.5515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9076::4.9076) (2.2839::2.2841)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.9615::4.9615) (-0.0156::-0.0156) (2.3966::2.3966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1400::1.1400) (0.7210::0.7245)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1143)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0392::1.0392) (0.8412::0.8412)) (IOPATH D Q (1.1289::1.1289) (0.7146::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8977::0.8977) (0.8449::0.8449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6249::0.6249) (0.6983::0.6983)) (IOPATH B X (0.4272::0.4272) (0.5535::0.5535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0400::1.0400) (0.8417::0.8417)) (IOPATH D Q (1.1210::1.1210) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1427::1.1427) (0.7239::0.7301)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1206)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6214::0.6214) (0.6975::0.6975)) (IOPATH B X (0.4188::0.4188) (0.5470::0.5470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7474::0.7478) (0.6576::0.6595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0586::1.0586) (0.8547::0.8547)) (IOPATH D Q (1.1457::1.1457) (0.7258::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7412::3.7412) (1.8056::1.8058)) (IOPATH TE_B Z () () (0.3882::0.3882) (3.8236::3.8236) (-0.0204::-0.0204) (1.9394::1.9394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2674::5.2675) (2.4326::2.4328)) (IOPATH TE_B Z () () (0.3848::0.3848) (5.3326::5.3326) (-0.0185::-0.0185) (2.5546::2.5546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6387::0.6387) (0.5625::0.5625)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2969::0.2981)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3970)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4370::4.4371) (2.0916::2.0918)) (IOPATH TE_B Z () () (0.3665::0.3665) (4.4838::4.4838) (-0.0084::-0.0084) (2.1908::2.1908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1458::1.1503) (0.7343::0.7427)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7520)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1295)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1141::1.1141) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0729::4.0730) (1.9442::1.9444)) (IOPATH TE_B Z () () (0.3792::0.3792) (4.1470::4.1470) (-0.0154::-0.0154) (2.0696::2.0696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.1067::1.1067) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8157::4.8158) (2.2458::2.2460)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.8932::4.8932) (-0.0187::-0.0187) (2.3778::2.3778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8622::3.8623) (1.8556::1.8558)) (IOPATH TE_B Z () () (0.3867::0.3867) (3.9585::3.9585) (-0.0196::-0.0196) (2.0001::2.0001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.1912::5.1912) (2.3970::2.3970)) (IOPATH TE_B Z () () (0.3036::0.3036) (5.2392::5.2392) (0.0264::0.0264) (2.4684::2.4684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2238::5.2239) (2.4125::2.4127)) (IOPATH TE_B Z () () (0.3858::0.3858) (5.3035::5.3035) (-0.0191::-0.0191) (2.5462::2.5462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6999::5.7001) (2.6073::2.6075)) (IOPATH TE_B Z () () (0.3808::0.3808) (5.7656::5.7656) (-0.0163::-0.0163) (2.7294::2.7294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8721::0.8721) (0.8154::0.8154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4968::0.4968) (0.5714::0.5714)) (IOPATH B X (0.4202::0.4202) (0.5483::0.5483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4150::4.4151) (2.0825::2.0827)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.4932::4.4932) (-0.0182::-0.0182) (2.2119::2.2119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5195::0.5195) (0.4710::0.4710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5256::0.5256) (0.6005::0.6005)) (IOPATH B X (0.4521::0.4521) (0.5833::0.5833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7814::4.7815) (2.2283::2.2285)) (IOPATH TE_B Z () () (0.3886::0.3886) (4.8579::4.8579) (-0.0206::-0.0206) (2.3563::2.3563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3792::4.3794) (2.0681::2.0683)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.4491::4.4491) (-0.0131::-0.0131) (2.1880::2.1880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8084::3.8086) (1.8331::1.8334)) (IOPATH TE_B Z () () (0.3866::0.3866) (3.8991::3.8991) (-0.0195::-0.0195) (1.9696::1.9696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9993::3.9993) (1.9158::1.9160)) (IOPATH TE_B Z () () (0.3937::0.3937) (4.0795::4.0795) (-0.0234::-0.0234) (2.0508::2.0508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5530::5.5531) (2.5495::2.5497)) (IOPATH TE_B Z () () (0.3737::0.3737) (5.6120::5.6120) (-0.0124::-0.0124) (2.6654::2.6654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8282::0.8282)) (IOPATH D Q (1.1307::1.1307) (0.7194::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.0997::1.0997) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1166::1.1166) (0.7032::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6300::0.6300) (0.5672::0.5672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1405::1.1447) (0.7293::0.7382)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7494)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3073::6.3075) (2.8616::2.8618)) (IOPATH TE_B Z () () (0.3816::0.3816) (6.3740::6.3740) (-0.0167::-0.0167) (2.9892::2.9892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0771::1.0771) (0.8666::0.8666)) (IOPATH D Q (1.1902::1.1928) (0.7608::0.7667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1190)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0354::1.0354) (0.8386::0.8386)) (IOPATH D Q (1.1109::1.1109) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1363::1.1363) (0.7182::0.7218)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1071::1.1071) (0.6966::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7457::0.7457) (0.6563::0.6563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0796::5.0797) (2.3552::2.3554)) (IOPATH TE_B Z () () (0.3923::0.3923) (5.1497::5.1497) (-0.0227::-0.0227) (2.4822::2.4822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1547::1.1547) (0.9145::0.9145)) (IOPATH D Q (1.2345::1.2345) (0.7774::0.7774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0985::0.0985)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0990::1.0990) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6137::0.6137) (0.6871::0.6871)) (IOPATH B X (0.4344::0.4344) (0.5610::0.5610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9177::3.9177) (1.8780::1.8782)) (IOPATH TE_B Z () () (0.3804::0.3804) (3.9882::3.9882) (-0.0161::-0.0161) (1.9991::1.9990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5720::4.5721) (2.1432::2.1434)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.6405::4.6405) (-0.0139::-0.0139) (2.2709::2.2709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7535::4.7537) (2.2187::2.2189)) (IOPATH TE_B Z () () (0.4174::0.4174) (4.8638::4.8638) (-0.0365::-0.0365) (2.3818::2.3818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1191::1.1191) (0.7058::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8270::3.8271) (1.8416::1.8418)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.9025::3.9025) (-0.0130::-0.0130) (1.9645::1.9645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7787::0.7788) (0.7024::0.7025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1845::4.1846) (1.9895::1.9897)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.2438::4.2438) (-0.0111::-0.0111) (2.0976::2.0976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1059::4.1061) (1.9573::1.9575)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.1874::4.1874) (-0.0161::-0.0161) (2.0867::2.0867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6830::4.6831) (2.1887::2.1888)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.7449::4.7449) (-0.0266::-0.0266) (2.3146::2.3146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6212::0.6212) (0.6972::0.6972)) (IOPATH B X (0.4168::0.4168) (0.5446::0.5446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6550::0.6550) (0.7299::0.7299)) (IOPATH B X (0.4475::0.4475) (0.5768::0.5768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0919::1.0919) (0.6858::0.6858)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0525::1.0525) (0.8505::0.8505)) (IOPATH D Q (1.1382::1.1382) (0.7184::0.7184)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1673::0.1673) (0.1816::0.1816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5384::4.5385) (2.1268::2.1270)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.6003::4.6003) (-0.0116::-0.0116) (2.2466::2.2466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5760::4.5760) (2.1473::2.1475)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.6639::4.6639) (-0.0262::-0.0262) (2.2912::2.2912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1216::1.1216) (0.7071::0.7098)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7299::0.7299)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1084::1.1084) (0.6964::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7807::4.7808) (2.2296::2.2298)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.8597::4.8597) (-0.0176::-0.0176) (2.3609::2.3609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1692::1.1743) (0.7515::0.7618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7613)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1372)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0921::1.0921) (0.8758::0.8758)) (IOPATH D Q (1.1733::1.1733) (0.7407::0.7407)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0544::1.0544) (0.8518::0.8518)) (IOPATH D Q (1.1653::1.1653) (0.7418::0.7418)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0497::1.0497) (0.8485::0.8485)) (IOPATH D Q (1.1323::1.1323) (0.7149::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3587::0.3587) (0.3844::0.3844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6072::4.6072) (2.1577::2.1579)) (IOPATH TE_B Z () () (0.3711::0.3711) (4.6585::4.6585) (-0.0109::-0.0109) (2.2701::2.2701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0949::1.0949) (0.8776::0.8776)) (IOPATH D Q (1.1821::1.1821) (0.7470::0.7470)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6856::0.6856) (0.5903::0.5903)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2971)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1147::1.1147) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8045::4.8045) (2.2363::2.2364)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.8622::4.8622) (-0.0148::-0.0148) (2.3510::2.3510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.9528::4.9528) (2.2974::2.2974)) (IOPATH TE_B Z () () (0.3026::0.3026) (5.0080::5.0080) (0.0269::0.0269) (2.3792::2.3792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4496::0.4496) (0.5246::0.5246)) (IOPATH B X (0.4694::0.4694) (0.6036::0.6036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1668::0.1668) (0.1802::0.1802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6220::0.6220) (0.6963::0.6963)) (IOPATH B X (0.4239::0.4239) (0.5506::0.5506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7765::3.7765) (1.8063::1.8063)) (IOPATH TE_B Z () () (0.3023::0.3023) (3.8372::3.8372) (0.0271::0.0271) (1.8953::1.8953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1061::1.1061) (0.8845::0.8845)) (IOPATH D Q (1.1922::1.1922) (0.7529::0.7529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8228::3.8229) (1.8372::1.8374)) (IOPATH TE_B Z () () (0.3760::0.3761) (3.8936::3.8936) (-0.0137::-0.0137) (1.9573::1.9573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7866::0.7868) (0.7223::0.7223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0010::4.0011) (1.9125::1.9128)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.0934::4.0934) (-0.0220::-0.0220) (2.0526::2.0526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5858::0.5858) (0.6621::0.6621)) (IOPATH B X (0.4387::0.4387) (0.5692::0.5692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1194::1.1194) (0.7065::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3782::5.3784) (2.4778::2.4780)) (IOPATH TE_B Z () () (0.3707::0.3707) (5.4317::5.4317) (-0.0107::-0.0107) (2.5865::2.5865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9125::3.9126) (1.8757::1.8759)) (IOPATH TE_B Z () () (0.3810::0.3810) (3.9918::3.9918) (-0.0164::-0.0164) (2.0025::2.0025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3202::5.3204) (2.4496::2.4498)) (IOPATH TE_B Z () () (0.3794::0.3794) (5.3842::5.3842) (-0.0156::-0.0156) (2.5700::2.5700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0383::1.0383) (0.8406::0.8406)) (IOPATH D Q (1.1229::1.1229) (0.7094::0.7094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6997::0.6997) (0.6246::0.6246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4281::5.4283) (2.4970::2.4972)) (IOPATH TE_B Z () () (0.3801::0.3801) (5.4949::5.4949) (-0.0159::-0.0159) (2.6175::2.6175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1394::1.1394) (0.7227::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3550::5.3551) (2.4722::2.4724)) (IOPATH TE_B Z () () (0.4242::0.4242) (5.4377::5.4377) (-0.0403::-0.0403) (2.6278::2.6278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1058::1.1058) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6976::0.6976) (0.5954::0.5954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6113::4.6114) (2.1619::2.1621)) (IOPATH TE_B Z () () (0.3786::0.3786) (4.6809::4.6809) (-0.0151::-0.0151) (2.2922::2.2922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6361::3.6363) (1.7599::1.7601)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.7173::3.7173) (-0.0157::-0.0157) (1.8869::1.8869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5647::0.5647) (0.6410::0.6410)) (IOPATH B X (0.4715::0.4715) (0.6061::0.6061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2544::5.2545) (2.4252::2.4254)) (IOPATH TE_B Z () () (0.4159::0.4159) (5.3554::5.3554) (-0.0357::-0.0357) (2.5861::2.5861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9155::3.9156) (1.8789::1.8791)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9963::3.9963) (-0.0183::-0.0183) (2.0087::2.0087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7701::3.7702) (1.8190::1.8192)) (IOPATH TE_B Z () () (0.3870::0.3870) (3.8515::3.8515) (-0.0197::-0.0197) (1.9516::1.9516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1189::1.1189) (0.7081::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0350::1.0350) (0.8383::0.8383)) (IOPATH D Q (1.1190::1.1190) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0044::6.0045) (2.7365::2.7367)) (IOPATH TE_B Z () () (0.3722::0.3722) (6.0572::6.0572) (-0.0116::-0.0116) (2.8485::2.8485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5591::5.5592) (2.5532::2.5534)) (IOPATH TE_B Z () () (0.3781::0.3781) (5.6213::5.6213) (-0.0148::-0.0148) (2.6750::2.6750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0471::1.0471) (0.8467::0.8467)) (IOPATH D Q (1.1304::1.1304) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2163::0.2163) (0.2440::0.2440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0614::1.0614) (0.8568::0.8568)) (IOPATH D Q (1.1504::1.1504) (0.7289::0.7289)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6751::0.6751) (0.5838::0.5838)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1407::1.1407) (0.7230::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7361::0.7361) (0.6466::0.6466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2880::4.2882) (2.0307::2.0309)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.3644::4.3644) (-0.0145::-0.0145) (2.1570::2.1570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3236::4.3236) (2.0347::2.0347)) (IOPATH TE_B Z () () (0.3124::0.3124) (4.3897::4.3898) (0.0215::0.0215) (2.1288::2.1288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1249::1.1249) (0.8961::0.8961)) (IOPATH D Q (1.2051::1.2051) (0.7596::0.7596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0803::1.0803) (0.8685::0.8685)) (IOPATH D Q (1.1569::1.1569) (0.7294::0.7294)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1363::1.1363) (0.7184::0.7211)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8445::4.8446) (2.2555::2.2557)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.9205::4.9205) (-0.0156::-0.0156) (2.3835::2.3835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7646::4.7648) (2.2216::2.2218)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.8304::4.8304) (-0.0105::-0.0105) (2.3450::2.3450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7045::4.7046) (2.1992::2.1994)) (IOPATH TE_B Z () () (0.3966::0.3966) (4.7713::4.7713) (-0.0250::-0.0250) (2.3269::2.3269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4906::0.4906) (0.5657::0.5657)) (IOPATH B X (0.4475::0.4475) (0.5786::0.5786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0554::4.0554) (1.9368::1.9369)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.1248::4.1248) (-0.0172::-0.0172) (2.0603::2.0603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2000::4.2000) (1.9963::1.9965)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.2748::4.2748) (-0.0181::-0.0181) (2.1239::2.1239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4602::0.4602) (0.5335::0.5335)) (IOPATH B X (0.4698::0.4698) (0.6015::0.6015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6910::3.6911) (1.7833::1.7835)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.7710::3.7710) (-0.0152::-0.0152) (1.9105::1.9105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7899::4.7901) (2.2281::2.2283)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.8656::4.8656) (-0.0193::-0.0193) (2.3573::2.3573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6838::0.6838) (0.5762::0.5762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6206::3.6207) (1.7555::1.7557)) (IOPATH TE_B Z () () (0.3990::0.3990) (3.7176::3.7176) (-0.0263::-0.0263) (1.8996::1.8996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8263::0.8263)) (IOPATH D Q (1.0990::1.0990) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3484::4.3484) (2.0559::2.0561)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.4094::4.4094) (-0.0172::-0.0172) (2.1698::2.1698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8330::0.8330)) (IOPATH D Q (1.1082::1.1082) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.0939::1.0939) (0.6864::0.6865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0312::1.0312) (0.8356::0.8356)) (IOPATH D Q (1.1331::1.1331) (0.7204::0.7204)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1029::1.1029) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0494::1.0494) (0.8483::0.8483)) (IOPATH D Q (1.1438::1.1438) (0.7273::0.7273)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5741::0.5741) (0.6464::0.6464)) (IOPATH B X (0.4495::0.4495) (0.5764::0.5764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4518::4.4519) (2.1022::2.1024)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.5286::4.5286) (-0.0141::-0.0141) (2.2310::2.2310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6774::4.6776) (2.1876::2.1878)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.7622::4.7622) (-0.0218::-0.0218) (2.3257::2.3257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.0983::1.0983) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.0968::1.0968) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6439::0.6439) (0.5653::0.5653)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2956::0.2987)) (SETUP (negedge GATE) (posedge CLK) (0.3957::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0924::1.0924) (0.6872::0.6872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0872::1.0872) (0.6817::0.6817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7113::0.7113)) (SETUP (negedge D) (negedge GATE) (0.0964::0.0964)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9950::4.9951) (2.3183::2.3185)) (IOPATH TE_B Z () () (0.3695::0.3695) (5.0456::5.0456) (-0.0101::-0.0101) (2.4297::2.4297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2743::6.2744) (2.8460::2.8462)) (IOPATH TE_B Z () () (0.3743::0.3743) (6.3240::6.3240) (-0.0127::-0.0127) (2.9570::2.9570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1160::1.1160) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7878::0.7878) (0.6880::0.6880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1073::1.1073) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0833::1.0833) (0.6793::0.6793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7103::0.7103)) (SETUP (negedge D) (negedge GATE) (0.0959::0.0959)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1383::1.1383) (0.7216::0.7275)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7469::0.7469)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1221::1.1221) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6587::4.6587) (2.1800::2.1802)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.7143::4.7143) (-0.0153::-0.0153) (2.2996::2.2996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4708::0.4710) (0.4297::0.4335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1067::1.1067) (0.8849::0.8849)) (IOPATH D Q (1.1917::1.1917) (0.7536::0.7536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1426::5.1428) (2.3725::2.3727)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.2141::5.2141) (-0.0169::-0.0169) (2.4963::2.4963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1086::1.1086) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8337::0.8337)) (IOPATH D Q (1.1543::1.1543) (0.7364::0.7364)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.5971::3.5971) (1.7314::1.7314)) (IOPATH TE_B Z () () (0.3033::0.3033) (3.6601::3.6601) (0.0265::0.0265) (1.8230::1.8230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8886::4.8887) (2.2729::2.2731)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.9696::4.9696) (-0.0188::-0.0188) (2.4081::2.4081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5542::0.5542) (0.6292::0.6292)) (IOPATH B X (0.4709::0.4709) (0.6040::0.6040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4967::4.4969) (2.1115::2.1117)) (IOPATH TE_B Z () () (0.3995::0.3996) (4.5965::4.5965) (-0.0267::-0.0267) (2.2624::2.2624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8388::5.8389) (2.6704::2.6707)) (IOPATH TE_B Z () () (0.5322::0.5322) (6.0392::6.0392) (-0.1124::-0.1124) (2.9565::2.9565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5073::0.5073) (0.5806::0.5806)) (IOPATH B X (0.4884::0.4884) (0.6218::0.6218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8472::3.8473) (1.8498::1.8500)) (IOPATH TE_B Z () () (0.3960::0.3960) (3.9433::3.9433) (-0.0247::-0.0247) (1.9935::1.9935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0728::5.0729) (2.3524::2.3526)) (IOPATH TE_B Z () () (0.3943::0.3943) (5.1555::5.1555) (-0.0238::-0.0238) (2.4930::2.4930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7711::4.7711) (2.2245::2.2247)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.8285::4.8285) (-0.0168::-0.0168) (2.3449::2.3449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1174::1.1174) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4937::4.4938) (2.1123::2.1125)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.5787::4.5787) (-0.0235::-0.0235) (2.2513::2.2513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0371::1.0371) (0.8397::0.8397)) (IOPATH D Q (1.1151::1.1151) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8003::0.8003) (0.7315::0.7315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9459::3.9460) (1.8906::1.8908)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.0186::4.0186) (-0.0138::-0.0138) (2.0131::2.0131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0166::1.0166) (0.9042::0.9042)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5732::1.5825)) (SETUP (negedge D) (posedge CLK) (1.2361::1.2460)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1019::1.1019) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6310::0.6310) (0.5577::0.5577)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0415::1.0415) (0.8428::0.8428)) (IOPATH D Q (1.1563::1.1563) (0.7376::0.7376)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1160::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8356::0.8356)) (IOPATH D Q (1.1159::1.1159) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4469::4.4469) (2.1009::2.1010)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.5015::4.5015) (-0.0113::-0.0113) (2.2112::2.2112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1190::6.1192) (2.7861::2.7863)) (IOPATH TE_B Z () () (0.3933::0.3933) (6.1920::6.1920) (-0.0232::-0.0232) (2.9210::2.9210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8996::0.8996) (0.8506::0.8506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8229::0.8229)) (IOPATH D Q (1.1351::1.1387) (0.7251::0.7325)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8015::0.8015) (0.7416::0.7416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1218::1.1218) (0.7105::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1113::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6785::4.6785) (2.1829::2.1829)) (IOPATH TE_B Z () () (0.3005::0.3005) (4.7379::4.7379) (0.0281::0.0281) (2.2709::2.2709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5315::0.5315) (0.4844::0.4844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0576::1.0576) (0.8540::0.8540)) (IOPATH D Q (1.1359::1.1359) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1384::1.1384) (0.7302::0.7302)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7458::0.7458)) (SETUP (negedge D) (negedge GATE) (0.1232::0.1232)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6551::0.6551) (0.5720::0.5720)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8674::0.8674) (0.7975::0.7975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0494::1.0494) (0.8483::0.8483)) (IOPATH D Q (1.1295::1.1295) (0.7133::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1362::1.1362) (0.7259::0.7259)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1198::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2765::0.2765) (0.2710::0.2710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2215::0.2215) (0.2501::0.2501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1659::4.1660) (1.9822::1.9824)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.2401::4.2401) (-0.0124::-0.0124) (2.1054::2.1054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1212::1.1212) (0.7078::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7471::3.7473) (1.8071::1.8073)) (IOPATH TE_B Z () () (0.3904::0.3904) (3.8411::3.8411) (-0.0216::-0.0216) (1.9473::1.9473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0814::5.0815) (2.3486::2.3488)) (IOPATH TE_B Z () () (0.3759::0.3759) (5.1404::5.1404) (-0.0136::-0.0136) (2.4619::2.4619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6159::4.6159) (2.1595::2.1597)) (IOPATH TE_B Z () () (0.4038::0.4038) (4.6995::4.6995) (-0.0290::-0.0290) (2.3009::2.3009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7724::3.7724) (1.8182::1.8184)) (IOPATH TE_B Z () () (0.3907::0.3907) (3.8556::3.8556) (-0.0218::-0.0218) (1.9517::1.9517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6049::0.6049) (0.6814::0.6814)) (IOPATH B X (0.4418::0.4418) (0.5727::0.5727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1524::4.1526) (1.9712::1.9714)) (IOPATH TE_B Z () () (0.3660::0.3660) (4.2103::4.2103) (-0.0081::-0.0081) (2.0761::2.0761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1877::4.1877) (1.9920::1.9922)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.2492::4.2492) (-0.0126::-0.0126) (2.1068::2.1068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7877::3.7878) (1.8254::1.8256)) (IOPATH TE_B Z () () (0.3928::0.3928) (3.8834::3.8834) (-0.0229::-0.0229) (1.9689::1.9689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1325::1.1325) (0.7178::0.7178)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7875::0.7875) (0.7240::0.7240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1031::1.1031) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5324::4.5324) (2.1251::2.1253)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.6147::4.6147) (-0.0201::-0.0201) (2.2616::2.2616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.0969::1.0969) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2779::5.2781) (2.4352::2.4354)) (IOPATH TE_B Z () () (0.3814::0.3814) (5.3511::5.3511) (-0.0166::-0.0166) (2.5620::2.5620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4370::0.4370) (0.5076::0.5076)) (IOPATH B X (0.4853::0.4853) (0.6144::0.6144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1511::1.1511) (0.7312::0.7381)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1285)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0128::1.0128) (0.9015::0.9015)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6246::1.6347)) (SETUP (negedge D) (posedge CLK) (1.2671::1.2784)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7791::0.7791) (0.6846::0.6846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0691::1.0691) (0.8616::0.8616)) (IOPATH D Q (1.1775::1.1775) (0.7470::0.7492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0321::1.0321) (0.8362::0.8362)) (IOPATH D Q (1.1207::1.1207) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7204::0.7204)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8142::0.8142) (0.7503::0.7503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8054::0.8058) (0.7062::0.7082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2624::0.2624) (0.3137::0.3137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6465::0.6465) (0.5669::0.5669)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1237::1.1237) (0.7106::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8537::4.8539) (2.2574::2.2577)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.9236::4.9236) (-0.0161::-0.0161) (2.3785::2.3785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1797::1.1797) (0.7529::0.7543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7624::0.7624)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1307)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6112::4.6113) (2.1591::2.1593)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.6812::4.6812) (-0.0182::-0.0182) (2.2893::2.2893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6500::0.6500) (0.5804::0.5804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1003::1.1003) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0092::4.0093) (1.9153::1.9155)) (IOPATH TE_B Z () () (0.3862::0.3862) (4.0890::4.0890) (-0.0193::-0.0193) (2.0435::2.0435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1549::0.1549) (0.1641::0.1641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6814::4.6815) (2.1870::2.1872)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.7510::4.7510) (-0.0182::-0.0182) (2.3151::2.3151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5936::4.5937) (2.1526::2.1528)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.6601::4.6601) (-0.0127::-0.0127) (2.2778::2.2778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1460::1.1460) (0.9091::0.9091)) (IOPATH D Q (1.2257::1.2257) (0.7718::0.7718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0985::0.0985)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.0998::1.0998) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2501::6.2502) (2.8425::2.8428)) (IOPATH TE_B Z () () (0.4058::0.4058) (6.3027::6.3027) (-0.0301::-0.0301) (2.9753::2.9753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.0962::1.0962) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6429::4.6430) (2.1799::2.1802)) (IOPATH TE_B Z () () (0.4007::0.4007) (4.6981::4.6981) (-0.0273::-0.0273) (2.3026::2.3026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3626::5.3628) (2.5292::2.5295)) (IOPATH TE_B Z () () (0.5790::0.5790) (5.3390::5.3390) (-0.1474::-0.1474) (2.6981::2.6981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6879::0.6879) (0.5913::0.5913)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2912::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3937)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1540::1.1540) (0.7339::0.7352)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1216)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0414::1.0414) (0.8428::0.8428)) (IOPATH D Q (1.1446::1.1446) (0.7282::0.7282)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1109)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5807::0.5807) (0.5398::0.5398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4085::4.4085) (2.0701::2.0701)) (IOPATH TE_B Z () () (0.3019::0.3019) (4.4672::4.4672) (0.0273::0.0273) (2.1568::2.1568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7241::4.7242) (2.2081::2.2083)) (IOPATH TE_B Z () () (0.3726::0.3726) (4.7849::4.7849) (-0.0118::-0.0118) (2.3320::2.3320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.8844::6.8863) (3.2757::3.2766)) (IOPATH TE_B Z () () (0.8153::0.8153) (6.8453::6.8453) (-0.3239::-0.3239) (3.3716::3.3716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.0917::1.0917) (0.6848::0.6848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7126::0.7126)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0241::1.0241) (0.9095::0.9095)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5979::1.6082)) (SETUP (negedge D) (posedge CLK) (1.2512::1.2674)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4644::4.4646) (2.1127::2.1131)) (IOPATH TE_B Z () () (0.4861::0.4861) (4.5594::4.5594) (-0.0779::-0.0779) (2.2990::2.2990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8994::3.8995) (1.8696::1.8698)) (IOPATH TE_B Z () () (0.3939::0.3939) (3.9872::3.9872) (-0.0235::-0.0235) (2.0086::2.0086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0529::1.0529) (0.8508::0.8508)) (IOPATH D Q (1.1545::1.1545) (0.7338::0.7338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0335::1.0335) (0.8372::0.8372)) (IOPATH D Q (1.1200::1.1200) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6834::0.6834) (0.5887::0.5887)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5112::4.5113) (2.1237::2.1240)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.5495::4.5495) (-0.0199::-0.0199) (2.2343::2.2343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8762::0.8762) (0.8231::0.8231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1479::1.1479) (0.7292::0.7298)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4594::4.4595) (2.0970::2.0972)) (IOPATH TE_B Z () () (0.3770::0.3770) (4.5355::4.5355) (-0.0142::-0.0142) (2.2283::2.2283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0907::4.0907) (1.9508::1.9510)) (IOPATH TE_B Z () () (0.3885::0.3885) (4.1578::4.1578) (-0.0205::-0.0205) (2.0716::2.0716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1766::0.1766) (0.1959::0.1959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7483::5.7485) (2.6284::2.6286)) (IOPATH TE_B Z () () (0.3771::0.3771) (5.8117::5.8117) (-0.0142::-0.0142) (2.7497::2.7497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8359::0.8359) (0.7746::0.7746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1149::1.1149) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1465::1.1465) (0.7269::0.7322)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7446::0.7446)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5342::0.5342) (0.4982::0.4982)) (IOPATH A Y (0.6840::0.6840) (0.1797::0.1797)) (IOPATH B Y (0.6372::0.6372) (0.1785::0.1785)) (IOPATH C Y (0.5504::0.5504) (0.1742::0.1742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7413::0.7413) (0.7315::0.7315)) (IOPATH D X (0.7410::0.7410) (0.7404::0.7404)) (IOPATH A_N X (0.9106::0.9106) (0.7734::0.7734)) (IOPATH B_N X (0.9306::0.9306) (0.8016::0.8016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7309::0.7309) (0.7224::0.7224)) (IOPATH D X (0.7336::0.7336) (0.7351::0.7351)) (IOPATH A_N X (0.9031::0.9031) (0.7681::0.7681)) (IOPATH B_N X (0.9267::0.9267) (0.8000::0.8000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6525::0.6525) (0.5864::0.5864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.6972::0.6972) (0.6929::0.6929)) (IOPATH C X (0.7205::0.7205) (0.7311::0.7311)) (IOPATH D X (0.7328::0.7328) (0.7655::0.7654)) (IOPATH A_N X (0.8603::0.8603) (0.7537::0.7537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0385::1.0385) (0.8407::0.8407)) (IOPATH D Q (1.1265::1.1265) (0.7116::0.7116)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7429::0.7429) (0.7310::0.7310)) (IOPATH D X (0.7445::0.7445) (0.7429::0.7429)) (IOPATH A_N X (0.9170::0.9170) (0.7784::0.7784)) (IOPATH B_N X (0.9342::0.9342) (0.8040::0.8040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1304::1.1304) (0.7187::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7409::0.7409)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7173::0.7173) (0.7090::0.7090)) (IOPATH C X (0.7356::0.7356) (0.7404::0.7404)) (IOPATH D X (0.7499::0.7499) (0.7781::0.7781)) (IOPATH A_N X (0.8765::0.8765) (0.7647::0.7647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0494::1.0494) (0.8483::0.8483)) (IOPATH D Q (1.1679::1.1711) (0.7468::0.7540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7058::0.7058) (0.6991::0.6991)) (IOPATH C X (0.7271::0.7271) (0.7344::0.7344)) (IOPATH D X (0.7414::0.7414) (0.7718::0.7717)) (IOPATH A_N X (0.8718::0.8718) (0.7625::0.7625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8235::4.8236) (2.2443::2.2445)) (IOPATH TE_B Z () () (0.3684::0.3684) (4.8863::4.8863) (-0.0095::-0.0095) (2.3625::2.3625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6643::0.6643) (0.5974::0.5974)) (IOPATH B X (0.6984::0.6984) (0.6839::0.6839)) (IOPATH C X (0.7180::0.7180) (0.7297::0.7297)) (IOPATH D X (0.7260::0.7260) (0.7535::0.7535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1106::1.1106) (0.6999::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6154::4.6154) (2.1610::2.1612)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.6895::4.6895) (-0.0189::-0.0189) (2.2906::2.2906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6400::0.6400) (0.5347::0.5347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6539::3.6540) (1.7701::1.7703)) (IOPATH TE_B Z () () (0.3675::0.3675) (3.7184::3.7184) (-0.0089::-0.0089) (1.8830::1.8830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5855::4.5857) (2.1475::2.1477)) (IOPATH TE_B Z () () (0.3766::0.3766) (4.6653::4.6653) (-0.0140::-0.0140) (2.2826::2.2826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7605::3.7606) (1.8126::1.8128)) (IOPATH TE_B Z () () (0.3904::0.3904) (3.8554::3.8554) (-0.0216::-0.0216) (1.9538::1.9538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9027::0.9027) (0.8641::0.8641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6601::0.6601) (0.5753::0.5753)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2978::0.2998)) (SETUP (negedge GATE) (posedge CLK) (0.3966::0.3972)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4444::4.4445) (2.0934::2.0936)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.5107::4.5107) (-0.0178::-0.0178) (2.2148::2.2148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8605::3.8605) (1.8573::1.8575)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.9269::3.9269) (-0.0186::-0.0186) (1.9801::1.9801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8623::3.8624) (1.8537::1.8539)) (IOPATH TE_B Z () () (0.3895::0.3895) (3.9540::3.9540) (-0.0211::-0.0211) (1.9914::1.9914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1065::1.1065) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7215::0.7215)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6452::0.6452) (0.5660::0.5660)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5826::5.5828) (2.5599::2.5601)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.6542::5.6542) (-0.0168::-0.0168) (2.6853::2.6853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1105::1.1105) (0.7011::0.7011)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8642::3.8643) (1.8532::1.8534)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.9573::3.9573) (-0.0199::-0.0199) (1.9937::1.9937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5941::4.5943) (2.1508::2.1510)) (IOPATH TE_B Z () () (0.3738::0.3738) (4.6678::4.6678) (-0.0124::-0.0124) (2.2801::2.2801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5150::5.5151) (2.5293::2.5294)) (IOPATH TE_B Z () () (0.3991::0.3991) (5.5775::5.5775) (-0.0264::-0.0264) (2.6587::2.6587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6252::0.6252) (0.7013::0.7014)) (IOPATH B X (0.4232::0.4232) (0.5517::0.5517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1319::1.1319) (0.7200::0.7200)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7544::3.7545) (1.8102::1.8105)) (IOPATH TE_B Z () () (0.3969::0.3969) (3.8530::3.8530) (-0.0252::-0.0252) (1.9559::1.9559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6552::0.6552) (0.5719::0.5719)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2976::0.2977)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3972)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6740::0.6740) (0.5697::0.5697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6132::0.6132) (0.6894::0.6894)) (IOPATH B X (0.4185::0.4185) (0.5468::0.5468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0181::1.0181) (0.9053::0.9053)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5862::1.5947)) (SETUP (negedge D) (posedge CLK) (1.2430::1.2559)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1081::1.1081) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8344::5.8346) (2.6625::2.6627)) (IOPATH TE_B Z () () (0.4007::0.4007) (5.9255::5.9255) (-0.0273::-0.0273) (2.8099::2.8099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1137::1.1137) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1284::1.1284) (0.7147::0.7147)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7314::0.7314)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.0992::1.0992) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1039::1.1039) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.1223::1.1223) (0.7142::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7305::0.7305)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1339::1.1370) (0.7235::0.7304)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7422)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1567::1.1592) (0.7419::0.7463)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1301)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8329::0.8329)) (IOPATH D Q (1.1164::1.1164) (0.7045::0.7045)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8710::4.8710) (2.2678::2.2680)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.9325::4.9325) (-0.0126::-0.0126) (2.3846::2.3846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2097::0.2097) (0.2369::0.2369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8158::4.8159) (2.2392::2.2394)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.8896::4.8896) (-0.0201::-0.0201) (2.3662::2.3662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2334::0.2334) (0.2636::0.2636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7650::4.7652) (2.2236::2.2238)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.8470::4.8470) (-0.0218::-0.0218) (2.3559::2.3559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6805::1.6805) (1.2244::1.2244)) (IOPATH D Q (1.7667::1.7667) (1.0947::1.0947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6673::0.6673) (0.5580::0.5580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1013::1.1013) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8388::3.8389) (1.8440::1.8442)) (IOPATH TE_B Z () () (0.3795::0.3795) (3.9132::3.9132) (-0.0156::-0.0156) (1.9666::1.9666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0018::5.0020) (2.3206::2.3208)) (IOPATH TE_B Z () () (0.3744::0.3744) (5.0680::5.0680) (-0.0128::-0.0128) (2.4388::2.4388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1100::1.1100) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.0973::1.0973) (0.6893::0.6893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.0956::1.0956) (0.6879::0.6879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6684::0.6684) (0.5799::0.5799)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8828::4.8830) (2.2711::2.2713)) (IOPATH TE_B Z () () (0.3885::0.3885) (4.9718::4.9718) (-0.0205::-0.0205) (2.4119::2.4119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0211::1.0211) (0.9074::0.9074)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5996::1.6109)) (SETUP (negedge D) (posedge CLK) (1.2510::1.2651)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5665::0.5665) (0.6424::0.6424)) (IOPATH B X (0.4215::0.4215) (0.5504::0.5504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7711::5.7712) (2.6394::2.6398)) (IOPATH TE_B Z () () (0.4052::0.4052) (5.8009::5.8009) (-0.0298::-0.0298) (2.7595::2.7595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8554::5.8555) (2.6797::2.6799)) (IOPATH TE_B Z () () (0.4009::0.4009) (5.8977::5.8977) (-0.0274::-0.0274) (2.8038::2.8038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0195::4.0196) (1.9197::1.9199)) (IOPATH TE_B Z () () (0.4031::0.4031) (4.1136::4.1136) (-0.0286::-0.0286) (2.0661::2.0661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1160::1.1160) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1005::1.1005) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5743::4.5744) (2.1546::2.1549)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.6257::4.6257) (-0.0266::-0.0266) (2.2725::2.2725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.0501::1.0501) (0.9481::0.9481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1369::6.1369) (2.7919::2.7921)) (IOPATH TE_B Z () () (0.3696::0.3696) (6.1733::6.1733) (-0.0101::-0.0101) (2.8927::2.8927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4100::4.4101) (2.0840::2.0842)) (IOPATH TE_B Z () () (0.3793::0.3793) (4.4808::4.4808) (-0.0155::-0.0155) (2.2065::2.2065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0404::1.0404) (0.8420::0.8420)) (IOPATH D Q (1.1228::1.1228) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1631::1.1631) (0.7411::0.7450)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1280)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0934::4.0936) (1.9481::1.9483)) (IOPATH TE_B Z () () (0.3778::0.3778) (4.1635::4.1635) (-0.0146::-0.0146) (2.0650::2.0650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2402::0.2402) (0.2758::0.2758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1135::1.1135) (0.7012::0.7012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0473::1.0473) (0.8468::0.8468)) (IOPATH D Q (1.1598::1.1598) (0.7349::0.7388)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7367::0.7367)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1067::1.1067) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1788::0.1788) (0.1999::0.1999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1116::1.1116) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3852::4.3853) (2.0709::2.0711)) (IOPATH TE_B Z () () (0.4016::0.4016) (4.4699::4.4699) (-0.0278::-0.0278) (2.2116::2.2116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1389::1.1389) (0.7204::0.7247)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7396::0.7396)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1165)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2631::4.2632) (2.0190::2.0192)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.3403::4.3403) (-0.0177::-0.0177) (2.1465::2.1465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0739::4.0740) (1.9450::1.9452)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.1459::4.1459) (-0.0172::-0.0172) (2.0700::2.0700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2007::5.2007) (2.4068::2.4070)) (IOPATH TE_B Z () () (0.3987::0.3987) (5.2781::5.2781) (-0.0262::-0.0262) (2.5479::2.5479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6456::0.6456) (0.5663::0.5663)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7693::3.7695) (1.8154::1.8156)) (IOPATH TE_B Z () () (0.3931::0.3931) (3.8627::3.8627) (-0.0231::-0.0231) (1.9559::1.9559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2316::4.2317) (2.0115::2.0117)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.2969::4.2969) (-0.0234::-0.0234) (2.1391::2.1391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9983::4.9984) (2.3186::2.3188)) (IOPATH TE_B Z () () (0.3803::0.3803) (5.0636::5.0636) (-0.0160::-0.0160) (2.4371::2.4371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8147::0.8147) (0.7546::0.7546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8260::3.8261) (1.8377::1.8379)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.8988::3.8988) (-0.0128::-0.0128) (1.9582::1.9582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5641::4.5642) (2.1388::2.1391)) (IOPATH TE_B Z () () (0.3976::0.3976) (4.6624::4.6624) (-0.0256::-0.0256) (2.2869::2.2869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3862::4.3863) (2.0729::2.0731)) (IOPATH TE_B Z () () (0.3682::0.3682) (4.4409::4.4409) (-0.0093::-0.0093) (2.1788::2.1788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1095::1.1095) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1408::1.1408) (0.7258::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4118::0.4118) (0.4869::0.4869)) (IOPATH B X (0.4678::0.4678) (0.6021::0.6021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1101::1.1101) (0.8870::0.8870)) (IOPATH D Q (1.1921::1.1921) (0.7519::0.7519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0162::1.0162) (0.9039::0.9039)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6181::1.6260)) (SETUP (negedge D) (posedge CLK) (1.2621::1.2751)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8200::3.8201) (1.8368::1.8370)) (IOPATH TE_B Z () () (0.3736::0.3736) (3.8885::3.8885) (-0.0123::-0.0123) (1.9544::1.9544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7978::4.7978) (2.2390::2.2392)) (IOPATH TE_B Z () () (0.3951::0.3951) (4.8808::4.8808) (-0.0242::-0.0242) (2.3791::2.3791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3162::4.3162) (2.0412::2.0414)) (IOPATH TE_B Z () () (0.4074::0.4074) (4.4176::4.4176) (-0.0310::-0.0310) (2.1910::2.1910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4846::5.4848) (2.5151::2.5153)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.5558::5.5558) (-0.0169::-0.0169) (2.6407::2.6407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0135::1.0135) (0.8233::0.8233)) (IOPATH D Q (1.0971::1.0971) (0.6888::0.6888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.1245::1.1245) (0.7150::0.7150)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1108::1.1108) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8384::0.8384) (0.7677::0.7677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1329::1.1360) (0.7220::0.7284)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7405)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1201)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4232::5.4233) (2.4918::2.4920)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.4877::5.4877) (-0.0149::-0.0149) (2.6125::2.6125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2169::0.2169) (0.2447::0.2447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1099::1.1099) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0374::1.0374) (0.8400::0.8400)) (IOPATH D Q (1.1338::1.1338) (0.7153::0.7179)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1102::1.1102) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1353::1.1407) (0.7238::0.7347)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1017::1.1017) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1020::1.1020) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0982::5.0983) (2.3566::2.3568)) (IOPATH TE_B Z () () (0.3717::0.3717) (5.1638::5.1638) (-0.0113::-0.0113) (2.4732::2.4732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.1336::1.1336) (0.7161::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.0999::1.0999) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1396::4.1397) (1.9712::1.9714)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.2058::4.2058) (-0.0123::-0.0123) (2.0870::2.0870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0135::1.0135) (0.8232::0.8232)) (IOPATH D Q (1.0945::1.0945) (0.6873::0.6873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8556::4.8557) (2.2609::2.2611)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.9295::4.9295) (-0.0216::-0.0216) (2.3906::2.3906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4299::4.4300) (2.0814::2.0817)) (IOPATH TE_B Z () () (0.3700::0.3701) (4.4886::4.4886) (-0.0104::-0.0104) (2.1951::2.1951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4324::4.4324) (2.0953::2.0955)) (IOPATH TE_B Z () () (0.3893::0.3894) (4.5031::4.5031) (-0.0210::-0.0210) (2.2232::2.2232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0448::1.0448) (0.8451::0.8451)) (IOPATH D Q (1.1316::1.1316) (0.7174::0.7174)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7157::4.7159) (2.1991::2.1993)) (IOPATH TE_B Z () () (0.3714::0.3714) (4.7751::4.7751) (-0.0111::-0.0111) (2.3156::2.3156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1178::1.1178) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6765::0.6764) (0.7529::0.7529)) (IOPATH B X (0.4275::0.4275) (0.5565::0.5565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1048::1.1048) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0113::1.0113) (0.9004::0.9004)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5383::1.5494)) (SETUP (negedge D) (posedge CLK) (1.2147::1.2255)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6644::4.6645) (2.1802::2.1804)) (IOPATH TE_B Z () () (0.3897::0.3897) (4.7496::4.7496) (-0.0212::-0.0212) (2.3175::2.3175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6632::5.6632) (2.5979::2.5981)) (IOPATH TE_B Z () () (0.4364::0.4364) (5.7738::5.7738) (-0.0470::-0.0470) (2.7750::2.7750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1132::1.1132) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8321::0.8321)) (IOPATH D Q (1.1097::1.1097) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6758::0.6758) (0.6062::0.6062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1390::1.1390) (0.7218::0.7242)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7404::0.7404)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1166)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0296::4.0297) (1.9280::1.9282)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.0877::4.0877) (-0.0188::-0.0188) (2.0475::2.0475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1155::1.1155) (0.7029::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4739::0.4739) (0.5474::0.5474)) (IOPATH B X (0.4545::0.4545) (0.5844::0.5844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1688::1.1688) (0.7444::0.7493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7547::0.7547)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1273)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4372::0.4372) (0.5118::0.5118)) (IOPATH B X (0.4618::0.4618) (0.5949::0.5949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8899::4.8900) (2.2756::2.2758)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.9567::4.9567) (-0.0130::-0.0130) (2.3964::2.3964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8837::3.8839) (1.8650::1.8652)) (IOPATH TE_B Z () () (0.3783::0.3783) (3.9605::3.9605) (-0.0149::-0.0149) (1.9899::1.9899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5617::0.5617) (0.5245::0.5245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1077::1.1077) (0.8855::0.8855)) (IOPATH D Q (1.1975::1.1975) (0.7571::0.7571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1666::1.1666) (0.7433::0.7467)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7646::0.7646)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1332)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1741::0.1741) (0.1916::0.1916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1249::1.1249) (0.7158::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2707::4.2707) (2.0268::2.0270)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.3253::4.3253) (-0.0137::-0.0137) (2.1388::2.1388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0393::1.0393) (0.8412::0.8412)) (IOPATH D Q (1.1219::1.1219) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1273::4.1273) (1.9642::1.9644)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.1944::4.1944) (-0.0179::-0.0179) (2.0831::2.0831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.4566::1.4566) (1.2406::1.2406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2701::6.2703) (2.8460::2.8462)) (IOPATH TE_B Z () () (0.3863::0.3863) (6.3424::6.3424) (-0.0193::-0.0193) (2.9759::2.9759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1224::1.1224) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1730::0.1730) (0.1857::0.1857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8303::0.8303)) (IOPATH D Q (1.1647::1.1647) (0.7427::0.7449)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7559)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1271)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1562::1.1562) (0.9154::0.9154)) (IOPATH D Q (1.2402::1.2402) (0.7822::0.7822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4184::4.4184) (2.0848::2.0850)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.5050::4.5050) (-0.0214::-0.0214) (2.2242::2.2242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1459::1.1459) (0.7316::0.7316)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8390::3.8391) (1.8448::1.8451)) (IOPATH TE_B Z () () (0.3937::0.3937) (3.9301::3.9301) (-0.0235::-0.0235) (1.9846::1.9846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7996::4.7996) (2.2385::2.2387)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.8522::4.8522) (-0.0167::-0.0167) (2.3503::2.3503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3850::4.3851) (2.0743::2.0745)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.4421::4.4421) (-0.0115::-0.0115) (2.1817::2.1817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6812::0.6812) (0.7573::0.7573)) (IOPATH B X (0.4451::0.4451) (0.5755::0.5755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1353::1.1353) (0.7242::0.7242)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7438::0.7438)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.0848::1.0848) (0.6794::0.6794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5740::4.5741) (2.1450::2.1452)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.6497::4.6497) (-0.0205::-0.0205) (2.2767::2.2767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0470::1.0470) (0.9254::0.9254)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6249::1.6354)) (SETUP (negedge D) (posedge CLK) (1.2663::1.2772)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9826::3.9827) (1.9062::1.9064)) (IOPATH TE_B Z () () (0.3912::0.3912) (4.0755::4.0755) (-0.0220::-0.0220) (2.0466::2.0466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7892::4.7893) (2.2346::2.2348)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.8695::4.8695) (-0.0204::-0.0204) (2.3683::2.3683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7114::3.7114) (1.7943::1.7945)) (IOPATH TE_B Z () () (0.4044::0.4044) (3.8214::3.8214) (-0.0294::-0.0294) (1.9537::1.9537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7466::4.7467) (2.2142::2.2144)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.8066::4.8066) (-0.0114::-0.0114) (2.3349::2.3349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2942::5.2944) (2.4389::2.4392)) (IOPATH TE_B Z () () (0.3796::0.3796) (5.3627::5.3627) (-0.0156::-0.0156) (2.5598::2.5598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5874::0.5874) (0.6588::0.6588)) (IOPATH B X (0.4700::0.4700) (0.5984::0.5984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6294::0.6294) (0.7045::0.7045)) (IOPATH B X (0.4282::0.4282) (0.5559::0.5559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2215::0.2215) (0.2500::0.2500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1362::1.1362) (0.7235::0.7235)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0928::1.0928) (0.6871::0.6871)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7254::5.7256) (2.6212::2.6214)) (IOPATH TE_B Z () () (0.3908::0.3908) (5.8004::5.8004) (-0.0219::-0.0219) (2.7526::2.7526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7933::0.7933) (0.7242::0.7242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3005::6.3007) (2.8586::2.8588)) (IOPATH TE_B Z () () (0.3678::0.3678) (6.3585::6.3585) (-0.0091::-0.0091) (2.9732::2.9732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4055::0.4055) (0.4127::0.4127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1306::1.1306) (0.7164::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7289::0.7289)) (SETUP (negedge D) (negedge GATE) (0.1089::0.1089)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0582::5.0583) (2.3422::2.3424)) (IOPATH TE_B Z () () (0.3882::0.3882) (5.1371::5.1371) (-0.0204::-0.0204) (2.4753::2.4753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1250::1.1250) (0.7121::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1068::1.1068) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1024::1.1024) (0.6958::0.6958)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0327::1.0327) (0.8367::0.8367)) (IOPATH D Q (1.1595::1.1595) (0.7360::0.7405)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1210)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8396::4.8397) (2.2502::2.2504)) (IOPATH TE_B Z () () (0.3859::0.3859) (4.9115::4.9115) (-0.0191::-0.0191) (2.3755::2.3755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6898::0.6898) (0.5925::0.5925)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6914::0.6914) (0.6010::0.6010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1462::1.1462) (0.7271::0.7335)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7485::0.7485)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5615::0.5615) (0.5257::0.5257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6712::4.6712) (2.1853::2.1855)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.7357::4.7357) (-0.0194::-0.0194) (2.3118::2.3118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5355::4.5357) (2.1258::2.1260)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.6104::4.6104) (-0.0156::-0.0156) (2.2573::2.2573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8724::4.8726) (2.2644::2.2646)) (IOPATH TE_B Z () () (0.3990::0.3990) (4.9693::4.9693) (-0.0264::-0.0264) (2.4137::2.4137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1320::1.1358) (0.7206::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3985::4.3985) (2.0748::2.0750)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.4790::4.4790) (-0.0235::-0.0235) (2.2108::2.2108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0368::1.0368) (0.8395::0.8395)) (IOPATH D Q (1.1374::1.1374) (0.7182::0.7212)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1219::1.1219) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1401::1.1432) (0.7268::0.7330)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1089::1.1089) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.0989::1.0989) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1050::1.1050) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6260::0.6260) (0.7027::0.7027)) (IOPATH B X (0.4080::0.4080) (0.5361::0.5361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1147::1.1147) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5948::0.5948) (0.6710::0.6710)) (IOPATH B X (0.4098::0.4098) (0.5378::0.5378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1158::1.1158) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7033::4.7034) (2.1995::2.1997)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.7791::4.7791) (-0.0175::-0.0175) (2.3300::2.3300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1050::1.1050) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5797::0.5797) (0.6560::0.6560)) (IOPATH B X (0.4417::0.4417) (0.5726::0.5726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1136::1.1136) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7215::0.7215)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5428::4.5430) (2.1286::2.1289)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.6244::4.6244) (-0.0183::-0.0183) (2.2661::2.2661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8208::0.8208)) (IOPATH D Q (1.1472::1.1472) (0.7283::0.7341)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7532::0.7532)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1262)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0042::4.0043) (1.9145::1.9147)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.0811::4.0811) (-0.0176::-0.0176) (2.0398::2.0398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6726::0.6726) (0.5823::0.5823)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2392::0.2392) (0.2676::0.2676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9718::3.9718) (1.9019::1.9021)) (IOPATH TE_B Z () () (0.4047::0.4047) (4.0702::4.0702) (-0.0295::-0.0295) (2.0521::2.0521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7362::4.7363) (2.2120::2.2122)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.8008::4.8008) (-0.0145::-0.0145) (2.3362::2.3362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8275::0.8275)) (IOPATH D Q (1.1596::1.1596) (0.7359::0.7446)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7552::0.7552)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1287)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3046::4.3048) (2.0347::2.0349)) (IOPATH TE_B Z () () (0.3631::0.3631) (4.3631::4.3631) (-0.0065::-0.0065) (2.1404::2.1404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1461::1.1461) (0.9092::0.9092)) (IOPATH D Q (1.2309::1.2309) (0.7762::0.7762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1318::1.1318) (0.7213::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0355::1.0355) (0.8386::0.8386)) (IOPATH D Q (1.1321::1.1321) (0.7187::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0935::1.0935) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6118::4.6118) (2.1550::2.1550)) (IOPATH TE_B Z () () (0.3037::0.3037) (4.6622::4.6622) (0.0263::0.0263) (2.2299::2.2300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6828::0.6828) (0.5884::0.5884)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6420::0.6420) (0.5642::0.5642)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2975::0.2979)) (SETUP (negedge GATE) (posedge CLK) (0.3958::0.3970)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6457::3.6458) (1.7664::1.7666)) (IOPATH TE_B Z () () (0.3735::0.3735) (3.7127::3.7127) (-0.0123::-0.0123) (1.8825::1.8825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1002::1.1002) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2953::5.2954) (2.4485::2.4488)) (IOPATH TE_B Z () () (0.3994::0.3994) (5.3430::5.3430) (-0.0266::-0.0266) (2.5732::2.5732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8171::4.8172) (2.2455::2.2457)) (IOPATH TE_B Z () () (0.4047::0.4047) (4.9104::4.9104) (-0.0295::-0.0295) (2.3957::2.3957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7558::3.7560) (1.8079::1.8081)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.8378::3.8378) (-0.0175::-0.0175) (1.9365::1.9365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1231::1.1231) (0.7068::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4399::0.4399) (0.5151::0.5151)) (IOPATH B X (0.4454::0.4454) (0.5769::0.5769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6969::5.6971) (2.6069::2.6071)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.7560::5.7560) (-0.0108::-0.0108) (2.7195::2.7195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6754::4.6755) (2.1864::2.1866)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.7455::4.7455) (-0.0116::-0.0116) (2.3152::2.3152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8234::0.8234)) (IOPATH D Q (1.0913::1.0913) (0.6853::0.6853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1517::4.1518) (1.9770::1.9772)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.2244::4.2244) (-0.0139::-0.0139) (2.0991::2.0991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8802::4.8802) (2.2730::2.2732)) (IOPATH TE_B Z () () (0.3829::0.3829) (4.9481::4.9481) (-0.0175::-0.0175) (2.3994::2.3994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8581::0.8581) (0.8045::0.8045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1003::1.1003) (0.8809::0.8809)) (IOPATH D Q (1.1833::1.1833) (0.7480::0.7480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9953::5.9955) (2.7310::2.7312)) (IOPATH TE_B Z () () (0.3905::0.3905) (6.0753::6.0753) (-0.0217::-0.0217) (2.8674::2.8674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5514::5.5515) (2.5475::2.5477)) (IOPATH TE_B Z () () (0.3722::0.3722) (5.6063::5.6063) (-0.0116::-0.0116) (2.6596::2.6596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6164::0.6164) (0.6918::0.6918)) (IOPATH B X (0.4359::0.4359) (0.5660::0.5660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5673::0.5673) (0.6441::0.6441)) (IOPATH B X (0.4169::0.4169) (0.5459::0.5459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0437::1.0437) (0.8443::0.8443)) (IOPATH D Q (1.1265::1.1265) (0.7097::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2031::0.2031) (0.2287::0.2287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1163::1.1163) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1063::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6719::0.6719) (0.5822::0.5822)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8026::4.8028) (2.2332::2.2335)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.8665::4.8665) (-0.0126::-0.0126) (2.3521::2.3521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.0993::1.0993) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1215::1.1215) (0.7111::0.7111)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1035::1.1035) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1686::0.1686) (0.1770::0.1770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6278::0.6278) (0.5558::0.5558)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2959::0.2989)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7105::0.7105) (0.6051::0.6051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0397::1.0397) (0.8416::0.8416)) (IOPATH D Q (1.1358::1.1358) (0.7197::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6249::3.6250) (1.7580::1.7582)) (IOPATH TE_B Z () () (0.3777::0.3777) (3.6978::3.6978) (-0.0146::-0.0146) (1.8792::1.8792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0426::1.0426) (0.8436::0.8436)) (IOPATH D Q (1.1239::1.1239) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7731::0.7731) (0.6701::0.6701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1569::5.1570) (2.3834::2.3836)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.2205::5.2205) (-0.0153::-0.0153) (2.5027::2.5027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6102::4.6103) (2.1663::2.1666)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.6580::4.6580) (-0.0252::-0.0252) (2.2828::2.2828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1422::1.1422) (0.7245::0.7276)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7434::0.7434)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6584::0.6584) (0.5739::0.5739)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1943::4.1944) (1.9937::1.9939)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.2695::4.2695) (-0.0171::-0.0171) (2.1175::2.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7595::4.7595) (2.2207::2.2209)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.8292::4.8292) (-0.0162::-0.0162) (2.3461::2.3461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8481::3.8482) (1.8489::1.8491)) (IOPATH TE_B Z () () (0.3821::0.3821) (3.9294::3.9294) (-0.0170::-0.0170) (1.9788::1.9788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4468::4.4469) (2.0927::2.0929)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.5293::4.5293) (-0.0174::-0.0174) (2.2318::2.2318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2291::4.2292) (2.0079::2.0081)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.2993::4.2993) (-0.0123::-0.0123) (2.1278::2.1278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7998::0.7998) (0.7386::0.7386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0428::1.0428) (0.8437::0.8437)) (IOPATH D Q (1.1300::1.1300) (0.7149::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4050::0.4050) (0.4799::0.4799)) (IOPATH B X (0.4581::0.4581) (0.5908::0.5908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5690::0.5690) (0.6447::0.6447)) (IOPATH B X (0.4408::0.4408) (0.5715::0.5715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0432::1.0432) (0.8440::0.8440)) (IOPATH D Q (1.1356::1.1356) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2414::0.2414) (0.2700::0.2700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6645::0.6645) (0.5776::0.5776)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3003::0.3007)) (SETUP (negedge GATE) (posedge CLK) (0.3974::0.3987)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2265::0.2265) (0.2561::0.2561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4584::0.4584) (0.5309::0.5309)) (IOPATH B X (0.5258::0.5258) (0.6629::0.6629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3809::4.3809) (2.0730::2.0732)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.4438::4.4438) (-0.0141::-0.0141) (2.1918::2.1918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1199::1.1199) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1242::1.1242) (0.7088::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7262::0.7262)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1432::1.1437) (0.7312::0.7322)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7469)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5732::0.5732) (0.6474::0.6473)) (IOPATH B X (0.4305::0.4305) (0.5576::0.5576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.0948::1.0948) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5441::4.5442) (2.1318::2.1320)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.6266::4.6266) (-0.0186::-0.0186) (2.2726::2.2726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7808::3.7808) (1.8080::1.8080)) (IOPATH TE_B Z () () (0.3101::0.3101) (3.8528::3.8528) (0.0228::0.0228) (1.9093::1.9093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0970::4.0971) (1.9503::1.9505)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.1720::4.1720) (-0.0183::-0.0183) (2.0756::2.0756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1479::1.1512) (0.7325::0.7392)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1046::1.1046) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8360::0.8360)) (IOPATH D Q (1.1283::1.1283) (0.7113::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1728::0.1728) (0.1916::0.1916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2027::5.2028) (2.4057::2.4059)) (IOPATH TE_B Z () () (0.3933::0.3933) (5.2798::5.2798) (-0.0232::-0.0232) (2.5367::2.5367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1562::5.1563) (2.3800::2.3802)) (IOPATH TE_B Z () () (0.3729::0.3729) (5.2081::5.2081) (-0.0120::-0.0120) (2.4876::2.4876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0397::1.0397) (0.8415::0.8415)) (IOPATH D Q (1.1198::1.1198) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6415::0.6415) (0.5641::0.5641)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0349::1.0349) (0.8382::0.8382)) (IOPATH D Q (1.1238::1.1238) (0.7101::0.7101)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0428::1.0428) (0.8437::0.8437)) (IOPATH D Q (1.1273::1.1273) (0.7108::0.7108)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7547::4.7548) (2.2150::2.2152)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.8359::4.8359) (-0.0216::-0.0216) (2.3469::2.3469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1224::1.1224) (0.7089::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7326::0.7326)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6532::0.6532) (0.5712::0.5712)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2929)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1168::1.1168) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4904::4.4905) (2.1108::2.1110)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.5693::4.5693) (-0.0166::-0.0166) (2.2485::2.2485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1088::1.1088) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6740::4.6741) (2.1823::2.1825)) (IOPATH TE_B Z () () (0.3886::0.3886) (4.7600::4.7600) (-0.0206::-0.0206) (2.3210::2.3210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1070::1.1070) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9437::3.9438) (1.8898::1.8900)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.0242::4.0242) (-0.0152::-0.0152) (2.0189::2.0189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7896::3.7898) (1.8259::1.8261)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.8680::3.8680) (-0.0131::-0.0131) (1.9502::1.9502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6383::4.6384) (2.1743::2.1745)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.6931::4.6931) (-0.0224::-0.0224) (2.2976::2.2976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2189::0.2189) (0.2475::0.2475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2604::4.2604) (2.0083::2.0083)) (IOPATH TE_B Z () () (0.3070::0.3070) (4.3267::4.3267) (0.0245::0.0245) (2.1033::2.1033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6439::0.6439) (0.7201::0.7201)) (IOPATH B X (0.4867::0.4867) (0.6230::0.6230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0074::5.0075) (2.3225::2.3227)) (IOPATH TE_B Z () () (0.3875::0.3875) (5.0811::5.0811) (-0.0200::-0.0200) (2.4496::2.4496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4639::0.4639) (0.5387::0.5387)) (IOPATH B X (0.4412::0.4412) (0.5715::0.5715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2803::4.2804) (2.0299::2.0301)) (IOPATH TE_B Z () () (0.3926::0.3926) (4.3679::4.3679) (-0.0228::-0.0228) (2.1691::2.1691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4325::4.4326) (2.0905::2.0907)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.5060::4.5060) (-0.0144::-0.0144) (2.2150::2.2150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1212::1.1212) (0.7131::0.7131)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4807::5.4808) (2.5208::2.5210)) (IOPATH TE_B Z () () (0.3793::0.3793) (5.5496::5.5496) (-0.0155::-0.0155) (2.6427::2.6427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9989::5.9991) (2.7340::2.7342)) (IOPATH TE_B Z () () (0.3788::0.3788) (6.0662::6.0662) (-0.0152::-0.0152) (2.8578::2.8578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0892::1.0892) (0.8740::0.8740)) (IOPATH D Q (1.1703::1.1703) (0.7388::0.7388)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1783::0.1783) (0.1946::0.1946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1649::1.1713) (0.7485::0.7601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7622)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1380)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6658::0.6658) (0.5927::0.5927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4899::0.4899) (0.5653::0.5653)) (IOPATH B X (0.4612::0.4612) (0.5946::0.5946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2588::0.2588) (0.3051::0.3051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8500::4.8501) (2.2593::2.2595)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.9406::4.9406) (-0.0238::-0.0238) (2.4011::2.4011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0367::1.0367) (0.8395::0.8395)) (IOPATH D Q (1.1478::1.1478) (0.7296::0.7296)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6442::0.6442) (0.5655::0.5655)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3009::0.3035)) (SETUP (negedge GATE) (posedge CLK) (0.3985::0.3990)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1774::4.1775) (1.9854::1.9856)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.2562::4.2562) (-0.0176::-0.0176) (2.1137::2.1137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1392::1.1392) (0.9050::0.9050)) (IOPATH D Q (1.2262::1.2262) (0.7740::0.7740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4069::4.4070) (2.0789::2.0791)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.4849::4.4849) (-0.0197::-0.0197) (2.2078::2.2078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1068::1.1068) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7850::3.7852) (1.8238::1.8240)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.8710::3.8710) (-0.0172::-0.0172) (1.9562::1.9562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5311::4.5312) (2.1269::2.1271)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.6116::4.6116) (-0.0165::-0.0165) (2.2651::2.2651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8446::3.8446) (1.8497::1.8499)) (IOPATH TE_B Z () () (0.3897::0.3897) (3.9230::3.9230) (-0.0212::-0.0212) (1.9813::1.9813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2919::5.2920) (2.4424::2.4426)) (IOPATH TE_B Z () () (0.3957::0.3957) (5.3597::5.3597) (-0.0245::-0.0245) (2.5709::2.5709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2091::4.2091) (2.0013::2.0014)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.2694::4.2694) (-0.0152::-0.0152) (2.1184::2.1184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7960::4.7961) (2.2350::2.2353)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.8751::4.8751) (-0.0187::-0.0187) (2.3668::2.3668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7557::0.7557) (0.6618::0.6618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7242::3.7243) (1.7981::1.7983)) (IOPATH TE_B Z () () (0.3771::0.3771) (3.8059::3.8059) (-0.0142::-0.0142) (1.9267::1.9267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1486::1.1486) (0.7316::0.7316)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1182::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1041::1.1041) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5969::0.5969) (0.6729::0.6729)) (IOPATH B X (0.4466::0.4466) (0.5777::0.5777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0963::1.0963) (0.8784::0.8784)) (IOPATH D Q (1.1809::1.1809) (0.7471::0.7471)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1257::1.1257) (0.7129::0.7129)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7309::0.7309)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8231::0.8231)) (IOPATH D Q (1.1183::1.1183) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5223::0.5223) (0.4846::0.4846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7802::0.7803) (0.7094::0.7094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5795::0.5795) (0.5296::0.5296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1476::0.1476) (0.1479::0.1479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1087::1.1087) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0234::4.0235) (1.9202::1.9204)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.1007::4.1007) (-0.0170::-0.0170) (2.0463::2.0463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1311::1.1311) (0.7144::0.7177)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7322::0.7322)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6467::0.6467) (0.5670::0.5670)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2914::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9079::3.9080) (1.8789::1.8791)) (IOPATH TE_B Z () () (0.3849::0.3849) (3.9537::3.9537) (-0.0186::-0.0186) (1.9910::1.9910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1173::1.1173) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1130::1.1130) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2515::5.2517) (2.4202::2.4205)) (IOPATH TE_B Z () () (0.3682::0.3682) (5.3079::5.3079) (-0.0093::-0.0093) (2.5293::2.5293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1518::0.1518) (0.1573::0.1573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5866::4.5867) (2.1478::2.1481)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.6560::4.6560) (-0.0129::-0.0130) (2.2730::2.2730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1019::1.1019) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.0931::1.0931) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4801::0.4801) (0.4684::0.4684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1258::1.1258) (0.7112::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2171::0.2171) (0.2452::0.2452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2974::6.2976) (2.8665::2.8670)) (IOPATH TE_B Z () () (0.4109::0.4109) (6.3156::6.3156) (-0.0329::-0.0329) (2.9839::2.9839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8888::4.8888) (2.2717::2.2719)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.9705::4.9705) (-0.0229::-0.0229) (2.4091::2.4091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8958::3.8959) (1.8692::1.8694)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.9876::3.9876) (-0.0223::-0.0223) (2.0096::2.0096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5342::4.5343) (2.1334::2.1337)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.5758::4.5758) (-0.0188::-0.0188) (2.2460::2.2460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8381::0.8381)) (IOPATH D Q (1.1109::1.1109) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1170::1.1170) (0.7100::0.7100)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4829::4.4830) (2.1079::2.1146)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.5570::4.5570) (-0.0192::-0.0192) (2.2438::2.2438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1261::1.1261) (0.7150::0.7150)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7292::0.7292)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5861::4.5863) (2.1491::2.1493)) (IOPATH TE_B Z () () (0.3711::0.3711) (4.6606::4.6606) (-0.0109::-0.0109) (2.2792::2.2792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4664::4.4665) (2.0990::2.0992)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.5307::4.5307) (-0.0143::-0.0143) (2.2224::2.2224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1056::1.1056) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0988::4.0988) (1.9561::1.9563)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.1510::4.1510) (-0.0178::-0.0178) (2.0649::2.0649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7335::5.7336) (2.6257::2.6259)) (IOPATH TE_B Z () () (0.3911::0.3911) (5.8055::5.8055) (-0.0220::-0.0220) (2.7570::2.7570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.0966::1.0966) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7073::0.7073) (0.6032::0.6032)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2982::0.3008)) (SETUP (negedge GATE) (posedge CLK) (0.3970::0.3975)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0892::1.0892) (0.6838::0.6838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9101::3.9103) (1.8754::1.8756)) (IOPATH TE_B Z () () (0.3967::0.3967) (4.0123::4.0123) (-0.0251::-0.0251) (2.0252::2.0252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5845::4.5846) (2.1494::2.1496)) (IOPATH TE_B Z () () (0.3932::0.3932) (4.6676::4.6676) (-0.0232::-0.0232) (2.2858::2.2858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8612::4.8614) (2.2622::2.2624)) (IOPATH TE_B Z () () (0.3777::0.3777) (4.9286::4.9286) (-0.0146::-0.0146) (2.3806::2.3806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0683::5.0685) (2.3481::2.3483)) (IOPATH TE_B Z () () (0.3881::0.3881) (5.1492::5.1492) (-0.0203::-0.0203) (2.4817::2.4817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4346::4.4348) (2.0935::2.0937)) (IOPATH TE_B Z () () (0.3792::0.3793) (4.5048::4.5048) (-0.0154::-0.0154) (2.2144::2.2144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8192::0.8193) (0.7559::0.7559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.0984::1.0984) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4692::0.4692) (0.4144::0.4144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1077::1.1077) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7113::0.7113)) (SETUP (negedge D) (negedge GATE) (0.0965::0.0965)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0349::1.0349) (0.8382::0.8382)) (IOPATH D Q (1.1205::1.1205) (0.7072::0.7072)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8809::0.8809) (0.7747::0.7747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1095::1.1095) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8296::0.8296)) (IOPATH D Q (1.0962::1.0962) (0.6881::0.6881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7107::0.7107)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6051::4.6052) (2.1577::2.1579)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.6753::4.6753) (-0.0150::-0.0150) (2.2883::2.2883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0651::4.0651) (1.9384::1.9386)) (IOPATH TE_B Z () () (0.4003::0.4003) (4.1589::4.1589) (-0.0271::-0.0271) (2.0840::2.0840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5584::0.5584) (0.5029::0.5029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1386::1.1386) (0.7229::0.7246)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7458::0.7458)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1200)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4888::5.4889) (2.5132::2.5134)) (IOPATH TE_B Z () () (0.3776::0.3776) (5.5499::5.5499) (-0.0146::-0.0146) (2.6303::2.6303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1772::4.1772) (1.9868::1.9869)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.2493::4.2493) (-0.0188::-0.0188) (2.1145::2.1145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8874::0.8875) (0.8234::0.8235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8378::0.8379) (0.7740::0.7741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7513::3.7515) (1.8077::1.8079)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.8399::3.8399) (-0.0183::-0.0183) (1.9422::1.9422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9110::3.9111) (1.8741::1.8743)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.0018::4.0018) (-0.0180::-0.0180) (2.0119::2.0119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0371::1.0371) (0.8397::0.8397)) (IOPATH D Q (1.1223::1.1223) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0167::4.0169) (1.9209::1.9211)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.0952::4.0952) (-0.0149::-0.0149) (2.0480::2.0480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1468::0.1468) (0.1500::0.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2162::0.2162) (0.2430::0.2430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0946::1.0946) (0.6888::0.6888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0369::1.0369) (0.8396::0.8396)) (IOPATH D Q (1.1171::1.1171) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8260::0.8260) (0.7641::0.7641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2167::0.2167) (0.2448::0.2448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5467::1.5467) (1.1461::1.1461)) (IOPATH D Q (1.6259::1.6259) (1.0095::1.0095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1358::6.1358) (2.7878::2.7879)) (IOPATH TE_B Z () () (0.3817::0.3817) (6.1850::6.1850) (-0.0168::-0.0168) (2.9051::2.9051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4442::0.4442) (0.5149::0.5149)) (IOPATH B X (0.5016::0.5016) (0.6331::0.6331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5968::0.5968) (0.6712::0.6712)) (IOPATH B X (0.4509::0.4509) (0.5802::0.5802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1145::1.1145) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8134::0.8134) (0.7413::0.7413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1045::1.1045) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8337::0.8337)) (IOPATH D Q (1.1422::1.1422) (0.7264::0.7264)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7375::0.7375)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6092::0.6092) (0.5606::0.5606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6151::0.6151) (0.5584::0.5584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4745::5.4747) (2.5179::2.5181)) (IOPATH TE_B Z () () (0.3715::0.3715) (5.5276::5.5276) (-0.0112::-0.0112) (2.6264::2.6264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8560::4.8562) (2.2606::2.2608)) (IOPATH TE_B Z () () (0.3712::0.3712) (4.9209::4.9209) (-0.0110::-0.0110) (2.3827::2.3827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0992::4.0993) (1.9540::1.9542)) (IOPATH TE_B Z () () (0.3751::0.3751) (4.1754::4.1754) (-0.0131::-0.0131) (2.0767::2.0767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0536::4.0538) (1.9404::1.9407)) (IOPATH TE_B Z () () (0.4085::0.4085) (4.1105::4.1105) (-0.0316::-0.0316) (2.0703::2.0703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1044::1.1044) (0.8834::0.8834)) (IOPATH D Q (1.1829::1.1829) (0.7453::0.7453)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1357::1.1357) (0.7261::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1214::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1283::1.1283) (0.7159::0.7159)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1405::1.1405) (0.7296::0.7296)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8576::5.8577) (2.6818::2.6821)) (IOPATH TE_B Z () () (0.4018::0.4018) (5.9009::5.9009) (-0.0279::-0.0279) (2.8070::2.8070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1042::1.1042) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0343::1.0343) (0.8378::0.8378)) (IOPATH D Q (1.1243::1.1243) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7214::0.7214)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5491::4.5492) (2.1359::2.1361)) (IOPATH TE_B Z () () (0.3993::0.3993) (4.6286::4.6286) (-0.0265::-0.0265) (2.2754::2.2754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0181::4.0181) (1.9171::1.9173)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.0910::4.0910) (-0.0178::-0.0178) (2.0422::2.0422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1144::1.1144) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7201::4.7202) (2.2065::2.2067)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.8103::4.8103) (-0.0252::-0.0252) (2.3511::2.3511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0386::1.0386) (0.8408::0.8408)) (IOPATH D Q (1.1252::1.1252) (0.7129::0.7129)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1906::0.1906) (0.2107::0.2107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2881::4.2883) (2.0325::2.0327)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.3803::4.3803) (-0.0230::-0.0230) (2.1739::2.1739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1491::1.1491) (0.7312::0.7339)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7541::0.7541)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1259)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1017::4.1019) (1.9554::1.9556)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.1806::4.1806) (-0.0218::-0.0218) (2.0835::2.0835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3671::4.3672) (2.0681::2.0683)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.4353::4.4353) (-0.0178::-0.0178) (2.1896::2.1896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7180::4.7181) (2.2034::2.2036)) (IOPATH TE_B Z () () (0.3732::0.3732) (4.7745::4.7745) (-0.0121::-0.0121) (2.3184::2.3184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1073::1.1073) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4582::4.4583) (2.0943::2.0945)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.5397::4.5397) (-0.0181::-0.0181) (2.2316::2.2316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8296::0.8296)) (IOPATH D Q (1.1337::1.1337) (0.7229::0.7229)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1494::1.1494) (0.7303::0.7346)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7511::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1244)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2221::4.2222) (2.0019::2.0021)) (IOPATH TE_B Z () () (0.3903::0.3903) (4.3003::4.3003) (-0.0216::-0.0216) (2.1338::2.1338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1009::1.1009) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8502::4.8502) (2.2580::2.2582)) (IOPATH TE_B Z () () (0.3890::0.3890) (4.9263::4.9263) (-0.0208::-0.0208) (2.3896::2.3896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7048::0.7049) (0.6167::0.6167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6792::4.6794) (2.1851::2.1853)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.7438::4.7438) (-0.0123::-0.0123) (2.3046::2.3046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1439::1.1439) (0.7236::0.7277)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7367::0.7367)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8378::0.8378)) (IOPATH D Q (1.1126::1.1126) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2329::0.2329) (0.2600::0.2600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0547::1.0547) (0.8520::0.8520)) (IOPATH D Q (1.1347::1.1347) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8255::3.8256) (1.8421::1.8423)) (IOPATH TE_B Z () () (0.3963::0.3963) (3.9142::3.9142) (-0.0249::-0.0249) (1.9816::1.9816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7857::4.7859) (2.2322::2.2325)) (IOPATH TE_B Z () () (0.3892::0.3892) (4.8763::4.8763) (-0.0210::-0.0210) (2.3745::2.3745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3199::4.3199) (2.0463::2.0465)) (IOPATH TE_B Z () () (0.3746::0.3746) (4.3881::4.3881) (-0.0129::-0.0129) (2.1669::2.1669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4926::5.4927) (2.5190::2.5192)) (IOPATH TE_B Z () () (0.3756::0.3756) (5.5462::5.5462) (-0.0134::-0.0134) (2.6307::2.6307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6481::0.6481) (0.5677::0.5677)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8366::3.8367) (1.8438::1.8441)) (IOPATH TE_B Z () () (0.3905::0.3905) (3.9308::3.9308) (-0.0217::-0.0217) (1.9840::1.9840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8635::3.8637) (1.8523::1.8526)) (IOPATH TE_B Z () () (0.3803::0.3803) (3.9475::3.9475) (-0.0160::-0.0160) (1.9820::1.9820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1193::1.1193) (0.7124::0.7124)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0410::1.0410) (0.8425::0.8425)) (IOPATH D Q (1.1253::1.1253) (0.7097::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8893::3.8894) (1.8671::1.8673)) (IOPATH TE_B Z () () (0.3784::0.3784) (3.9612::3.9612) (-0.0150::-0.0150) (1.9902::1.9902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.0956::1.0956) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4156::5.4158) (2.4870::2.4872)) (IOPATH TE_B Z () () (0.4099::0.4099) (5.5186::5.5186) (-0.0324::-0.0324) (2.6445::2.6445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8336::0.8336)) (IOPATH D Q (1.1321::1.1321) (0.7201::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7306::0.7306)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2835::6.2836) (2.8480::2.8482)) (IOPATH TE_B Z () () (0.3841::0.3841) (6.3328::6.3328) (-0.0181::-0.0181) (2.9662::2.9662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1208::1.1208) (0.7102::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7292::0.7292)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4742::0.4742) (0.4336::0.4336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1185::1.1185) (0.7066::0.7066)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1515::1.1515) (0.7303::0.7357)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7463::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7224::0.7224) (0.6325::0.6325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1259::1.1259) (0.7156::0.7156)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7023::0.7023) (0.6002::0.6002)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2964)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9844::3.9845) (1.9164::1.9169)) (IOPATH TE_B Z () () (0.4352::0.4352) (4.0237::4.0237) (-0.0464::-0.0464) (2.0504::2.0504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1166::1.1166) (0.7039::0.7039)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1528::5.1530) (2.3820::2.3822)) (IOPATH TE_B Z () () (0.3828::0.3828) (5.2258::5.2258) (-0.0174::-0.0174) (2.5081::2.5081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4214::4.4215) (2.0899::2.0901)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.4912::4.4912) (-0.0136::-0.0136) (2.2110::2.2110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7091::4.7092) (2.1943::2.1945)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.7826::4.7826) (-0.0154::-0.0154) (2.3225::2.3225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8257::0.8257)) (IOPATH D Q (1.1399::1.1399) (0.7233::0.7247)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3829::4.3830) (2.0720::2.0722)) (IOPATH TE_B Z () () (0.3681::0.3681) (4.4391::4.4391) (-0.0093::-0.0093) (2.1783::2.1783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6648::0.6648) (0.5781::0.5781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2959::0.2981)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0464::1.0464) (0.8462::0.8462)) (IOPATH D Q (1.1344::1.1344) (0.7171::0.7171)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6715::0.6715) (0.5816::0.5816)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0366::1.0366) (0.8394::0.8394)) (IOPATH D Q (1.1552::1.1586) (0.7380::0.7449)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7430)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1194::1.1194) (0.7058::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7283::0.7283)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2474::0.2474) (0.2787::0.2787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7426::4.7427) (2.2133::2.2135)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.8080::4.8080) (-0.0105::-0.0105) (2.3371::2.3371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0061::4.0062) (1.9148::1.9150)) (IOPATH TE_B Z () () (0.4017::0.4017) (4.1002::4.1002) (-0.0279::-0.0279) (2.0601::2.0601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1180::1.1180) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8906::4.8907) (2.2764::2.2766)) (IOPATH TE_B Z () () (0.3771::0.3771) (4.9627::4.9627) (-0.0143::-0.0143) (2.4025::2.4025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0982::1.0982) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5613::0.5613) (0.6370::0.6370)) (IOPATH B X (0.4334::0.4334) (0.5634::0.5634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1697::0.1697) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1788::0.1788) (0.1955::0.1955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1041::1.1041) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7227::0.7227)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8360::0.8360)) (IOPATH D Q (1.1512::1.1512) (0.7331::0.7331)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7413::0.7413)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4547::4.4548) (2.0955::2.0957)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.5363::4.5363) (-0.0178::-0.0178) (2.2348::2.2348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1174::4.1176) (1.9590::1.9592)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.1926::4.1926) (-0.0161::-0.0161) (2.0815::2.0815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5298::4.5299) (2.1259::2.1261)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.6013::4.6013) (-0.0123::-0.0123) (2.2539::2.2539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1112::1.1112) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5968::0.5967) (0.6727::0.6728)) (IOPATH B X (0.4396::0.4396) (0.5698::0.5698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1211::1.1211) (0.7070::0.7101)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1024::1.1024) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4061::0.4061) (0.4805::0.4805)) (IOPATH B X (0.4612::0.4612) (0.5934::0.5934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1028::1.1028) (0.6946::0.6946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8301::0.8301)) (IOPATH D Q (1.1262::1.1262) (0.7102::0.7134)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0240::4.0240) (1.9230::1.9233)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.1009::4.1009) (-0.0168::-0.0168) (2.0503::2.0503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4621::0.4621) (0.4229::0.4229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8323::4.8325) (2.2441::2.2443)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.8957::4.8957) (-0.0149::-0.0149) (2.3626::2.3626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4151::4.4153) (2.0850::2.0852)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.4827::4.4827) (-0.0122::-0.0122) (2.2034::2.2034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5809::0.5809) (0.5387::0.5387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.0973::1.0973) (0.6893::0.6893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6634::4.6635) (2.1778::2.1780)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.7411::4.7411) (-0.0229::-0.0229) (2.3087::2.3087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7546::3.7547) (1.8121::1.8123)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.8232::3.8232) (-0.0131::-0.0131) (1.9292::1.9292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1015::1.1015) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1052::1.1052) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1204::1.1204) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4299::1.4299) (1.0778::1.0778)) (IOPATH D Q (1.5164::1.5164) (0.9480::0.9480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6559::0.6559) (0.5728::0.5728)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2951::0.2975)) (SETUP (negedge GATE) (posedge CLK) (0.3953::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1053::1.1053) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7495::4.7496) (2.2173::2.2175)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.8215::4.8215) (-0.0148::-0.0148) (2.3445::2.3445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0632::4.0633) (1.9388::1.9390)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.1436::4.1436) (-0.0162::-0.0162) (2.0675::2.0675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2935::5.2937) (2.4360::2.4362)) (IOPATH TE_B Z () () (0.3862::0.3862) (5.3643::5.3643) (-0.0193::-0.0193) (2.5616::2.5616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1065::1.1065) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7253::0.7253)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1062::1.1062) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6733::0.6733) (0.5827::0.5827)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8395::0.8395) (0.7623::0.7623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8967::0.8968) (0.8499::0.8499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1102::1.1102) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7243::0.7243)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7126::4.7127) (2.2025::2.2026)) (IOPATH TE_B Z () () (0.4094::0.4094) (4.7978::4.7978) (-0.0321::-0.0321) (2.3495::2.3495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1378::4.1380) (1.9697::1.9699)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.2278::4.2278) (-0.0230::-0.0230) (2.1087::2.1087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8912::3.8913) (1.8690::1.8692)) (IOPATH TE_B Z () () (0.3860::0.3860) (3.9837::3.9837) (-0.0192::-0.0192) (2.0111::2.0111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.0943::1.0943) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7241::5.7242) (2.6195::2.6197)) (IOPATH TE_B Z () () (0.4014::0.4014) (5.8103::5.8103) (-0.0277::-0.0277) (2.7630::2.7630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.0953::1.0953) (0.6878::0.6878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0615::5.0616) (2.3428::2.3430)) (IOPATH TE_B Z () () (0.3694::0.3694) (5.1141::5.1141) (-0.0100::-0.0100) (2.4516::2.4516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5481::4.5482) (2.1309::2.1311)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.6197::4.6197) (-0.0150::-0.0150) (2.2609::2.2609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6177::0.6177) (0.6909::0.6909)) (IOPATH B X (0.4424::0.4424) (0.5705::0.5705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8331::0.8331)) (IOPATH D Q (1.1238::1.1238) (0.7132::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6180::0.6180) (0.6933::0.6933)) (IOPATH B X (0.4127::0.4127) (0.5395::0.5395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8797::5.8799) (2.6843::2.6845)) (IOPATH TE_B Z () () (0.3745::0.3745) (5.9402::5.9402) (-0.0128::-0.0128) (2.8003::2.8003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4524::0.4524) (0.4146::0.4146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8796::0.8796) (0.8324::0.8324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.0983::1.0983) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6002::0.6002) (0.6768::0.6768)) (IOPATH B X (0.4858::0.4858) (0.6223::0.6223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0423::1.0423) (0.8434::0.8434)) (IOPATH D Q (1.1302::1.1302) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1048::1.1048) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4296::0.4296) (0.5039::0.5039)) (IOPATH B X (0.4435::0.4435) (0.5735::0.5735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8476::0.8476) (0.7935::0.7935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8556::3.8557) (1.8545::1.8547)) (IOPATH TE_B Z () () (0.3972::0.3972) (3.9324::3.9324) (-0.0254::-0.0254) (1.9895::1.9895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6643::0.6643) (0.5777::0.5777)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3054::5.3055) (2.4433::2.4435)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.3753::5.3753) (-0.0194::-0.0194) (2.5695::2.5695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.5626::6.5628) (3.0382::3.0386)) (IOPATH TE_B Z () () (0.6168::0.6168) (6.5764::6.5764) (-0.1756::-0.1756) (3.2342::3.2342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0450::1.0450) (0.8453::0.8453)) (IOPATH D Q (1.1293::1.1293) (0.7129::0.7129)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1213::1.1213) (0.7091::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3890::4.3892) (2.0696::2.0698)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.4682::4.4682) (-0.0192::-0.0192) (2.1997::2.1997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4879::4.4880) (2.1050::2.1052)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.5572::4.5572) (-0.0166::-0.0166) (2.2298::2.2298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7970::0.7970) (0.7015::0.7015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6407::0.6407) (0.5211::0.5211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6590::0.6590) (0.5743::0.5743)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8538::0.8538) (0.8205::0.8205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0932::1.0932) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3265::4.3267) (2.0479::2.0481)) (IOPATH TE_B Z () () (0.3901::0.3901) (4.4193::4.4193) (-0.0215::-0.0215) (2.1890::2.1890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1068::1.1068) (0.6989::0.6989)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7204::0.7204)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1293::1.1293) (0.7137::0.7180)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7396::0.7396)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2244::0.2244) (0.2529::0.2529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1082::1.1082) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1315::1.1315) (0.7194::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6989::0.6989) (0.5921::0.5921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5494::4.5495) (2.1342::2.1344)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.6258::4.6258) (-0.0150::-0.0150) (2.2689::2.2689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1261::1.1261) (0.8969::0.8969)) (IOPATH D Q (1.2173::1.2173) (0.7714::0.7714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5395::0.5395) (0.4867::0.4867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5526::0.5526) (0.6272::0.6272)) (IOPATH B X (0.4640::0.4640) (0.5953::0.5953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1235::1.1235) (0.7142::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1034::1.1034) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0054::4.0055) (1.9188::1.9191)) (IOPATH TE_B Z () () (0.4125::0.4125) (4.0783::4.0783) (-0.0338::-0.0338) (2.0603::2.0603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7240::4.7241) (2.2026::2.2028)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.7980::4.7980) (-0.0160::-0.0160) (2.3318::2.3318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4475::4.4477) (2.0904::2.0906)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.5358::4.5358) (-0.0201::-0.0201) (2.2334::2.2334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6420::0.6420) (0.7159::0.7161)) (IOPATH B X (0.4606::0.4606) (0.5890::0.5890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8904::4.8905) (2.2701::2.2703)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.9611::4.9611) (-0.0192::-0.0192) (2.3965::2.3965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6710::0.6710) (0.7456::0.7457)) (IOPATH B X (0.4243::0.4243) (0.5512::0.5512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6562::0.6562) (0.5729::0.5729)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2933)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0338::1.0338) (0.8374::0.8374)) (IOPATH D Q (1.1419::1.1419) (0.7249::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2607::4.2607) (2.0084::2.0084)) (IOPATH TE_B Z () () (0.3045::0.3045) (4.3213::4.3213) (0.0259::0.0259) (2.0966::2.0966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8367::4.8368) (2.2527::2.2529)) (IOPATH TE_B Z () () (0.3630::0.3630) (4.8808::4.8808) (-0.0064::-0.0064) (2.3576::2.3576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6454::3.6455) (1.7618::1.7620)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.7277::3.7277) (-0.0183::-0.0183) (1.8914::1.8914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.0943::1.0943) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2842::5.2844) (2.4344::2.4346)) (IOPATH TE_B Z () () (0.3734::0.3734) (5.3428::5.3428) (-0.0122::-0.0122) (2.5475::2.5475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6673::0.6673) (0.5926::0.5926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0932::1.0932) (0.6884::0.6884)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1361::1.1361) (0.7193::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1366::1.1379) (0.7247::0.7276)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7391)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1096::1.1096) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6129::0.6129) (0.5557::0.5557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8326::0.8326)) (IOPATH D Q (1.1117::1.1117) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1450::1.1450) (0.7341::0.7341)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7846::0.7849) (0.6900::0.6937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2023::0.2023) (0.2280::0.2280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1112::1.1112) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0353::1.0353) (0.8385::0.8385)) (IOPATH D Q (1.1502::1.1502) (0.7278::0.7340)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7427::5.7428) (2.6297::2.6300)) (IOPATH TE_B Z () () (0.3893::0.3893) (5.7745::5.7745) (-0.0210::-0.0210) (2.7386::2.7386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5650::0.5650) (0.5230::0.5230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0617::1.0617) (0.8570::0.8570)) (IOPATH D Q (1.1879::1.1879) (0.7643::0.7643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6776::4.6776) (2.1861::2.1863)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.7476::4.7476) (-0.0158::-0.0158) (2.3107::2.3107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8357::0.8357)) (IOPATH D Q (1.1182::1.1182) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8660::4.8661) (2.2649::2.2652)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.9607::4.9607) (-0.0261::-0.0261) (2.4125::2.4125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8103::3.8104) (1.8322::1.8324)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.8896::3.8896) (-0.0171::-0.0171) (1.9592::1.9592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1395::1.1395) (0.7202::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1219::1.1219) (0.7130::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9988::3.9988) (1.9133::1.9135)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.0684::4.0684) (-0.0187::-0.0187) (2.0387::2.0387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3797::4.3797) (2.0702::2.0704)) (IOPATH TE_B Z () () (0.4022::0.4022) (4.4656::4.4656) (-0.0281::-0.0281) (2.2077::2.2077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6020::0.6022) (0.5304::0.5330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1267::1.1267) (0.7163::0.7163)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7378::0.7378)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0361::1.0361) (0.8390::0.8390)) (IOPATH D Q (1.1198::1.1198) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6204::0.6204) (0.6933::0.6934)) (IOPATH B X (0.4360::0.4360) (0.5615::0.5615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1122::1.1122) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2304::0.2304) (0.2586::0.2586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5422::0.5422) (0.4881::0.4881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0357::1.0357) (0.8387::0.8387)) (IOPATH D Q (1.1210::1.1210) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3792::4.3792) (2.0579::2.0579)) (IOPATH TE_B Z () () (0.3045::0.3045) (4.4373::4.4373) (0.0259::0.0259) (2.1429::2.1429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8185::4.8186) (2.2446::2.2448)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.8825::4.8825) (-0.0166::-0.0166) (2.3643::2.3643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4483::0.4483) (0.5237::0.5237)) (IOPATH B X (0.4141::0.4141) (0.5424::0.5424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0488::4.0490) (1.9332::1.9334)) (IOPATH TE_B Z () () (0.3800::0.3800) (4.1252::4.1252) (-0.0159::-0.0159) (2.0562::2.0562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3051::6.3052) (2.8586::2.8588)) (IOPATH TE_B Z () () (0.3782::0.3782) (6.3626::6.3626) (-0.0149::-0.0149) (2.9776::2.9776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8243::0.8243)) (IOPATH D Q (1.1341::1.1341) (0.7178::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1175)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1395::1.1395) (0.7214::0.7278)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1215)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.0988::1.0988) (0.6897::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1152::1.1152) (0.7028::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1058::1.1058) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5365::4.5366) (2.1247::2.1249)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.6043::4.6043) (-0.0135::-0.0135) (2.2479::2.2479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4814::0.4814) (0.5562::0.5562)) (IOPATH B X (0.4579::0.4579) (0.5899::0.5899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9885::3.9887) (1.9057::1.9059)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.0656::4.0656) (-0.0167::-0.0167) (2.0302::2.0302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7602::4.7604) (2.2188::2.2190)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.8270::4.8270) (-0.0130::-0.0130) (2.3413::2.3413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6797::0.6797) (0.5731::0.5731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5556::0.5556) (0.6299::0.6299)) (IOPATH B X (0.5340::0.5340) (0.6734::0.6734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0351::1.0351) (0.8383::0.8383)) (IOPATH D Q (1.1427::1.1427) (0.7287::0.7287)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1136::0.1136)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0760::1.0760) (0.8659::0.8659)) (IOPATH D Q (1.2298::1.2298) (0.7864::0.7900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7647::0.7647)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1333)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5778::0.5778) (0.5290::0.5290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1103::1.1103) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5443::0.5443) (0.5135::0.5135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2109::4.2109) (2.0006::2.0008)) (IOPATH TE_B Z () () (0.4064::0.4064) (4.3024::4.3024) (-0.0304::-0.0304) (2.1486::2.1486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6673::0.6673) (0.5791::0.5791)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7232::0.7232) (0.6241::0.6241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0392::1.0392) (0.8412::0.8412)) (IOPATH D Q (1.1802::1.1802) (0.7535::0.7558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7559)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1271)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1135::1.1135) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2322::4.2323) (2.0078::2.0080)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.3033::4.3033) (-0.0158::-0.0158) (2.1313::2.1313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1439::1.1472) (0.7312::0.7380)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1238)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7598::4.7600) (2.2208::2.2211)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.8267::4.8267) (-0.0116::-0.0116) (2.3443::2.3443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2139::0.2139) (0.2425::0.2425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5384::4.5385) (2.1265::2.1267)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.6078::4.6078) (-0.0139::-0.0139) (2.2542::2.2542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7857::3.7858) (1.8206::1.8208)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.8770::3.8770) (-0.0200::-0.0200) (1.9585::1.9585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1823::0.1823) (0.1997::0.1997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5210::0.5210) (0.4701::0.4701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1489::1.1489) (0.7338::0.7338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.0912::1.0912) (0.6839::0.6839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7635::0.7635) (0.6893::0.6893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1528::1.1528) (0.7346::0.7346)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3092::4.3093) (2.0372::2.0374)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.3920::4.3920) (-0.0177::-0.0177) (2.1696::2.1696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6518::0.6518) (0.7288::0.7288)) (IOPATH B X (0.4137::0.4137) (0.5424::0.5424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1080::4.1081) (1.9586::1.9588)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.1760::4.1760) (-0.0198::-0.0198) (2.0805::2.0805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1054::1.1054) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4466::0.4466) (0.5214::0.5214)) (IOPATH B X (0.4528::0.4528) (0.5849::0.5849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5953::4.5955) (2.1521::2.1523)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.6639::4.6639) (-0.0102::-0.0102) (2.2761::2.2761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6333::0.6333) (0.5594::0.5594)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1153::1.1153) (0.7066::0.7066)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.0991::1.0991) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3423::4.3424) (2.0577::2.0579)) (IOPATH TE_B Z () () (0.3957::0.3957) (4.3914::4.3914) (-0.0245::-0.0245) (2.1783::2.1783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2493::5.2495) (2.4207::2.4209)) (IOPATH TE_B Z () () (0.3654::0.3654) (5.3054::5.3054) (-0.0078::-0.0078) (2.5280::2.5280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7204::3.7204) (1.7978::1.7980)) (IOPATH TE_B Z () () (0.3872::0.3872) (3.7928::3.7928) (-0.0199::-0.0199) (1.9255::1.9255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4280::4.4281) (2.0917::2.0920)) (IOPATH TE_B Z () () (0.4157::0.4157) (4.4802::4.4802) (-0.0356::-0.0356) (2.2168::2.2168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1174::1.1174) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7271::0.7272) (0.6368::0.6368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2643::4.2645) (2.0224::2.0226)) (IOPATH TE_B Z () () (0.3692::0.3692) (4.3267::4.3267) (-0.0099::-0.0099) (2.1334::2.1334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4222::0.4222) (0.4949::0.4949)) (IOPATH B X (0.4917::0.4917) (0.6246::0.6246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1372::1.1372) (0.7202::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7464::0.7464)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1212)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1483::1.1483) (0.7296::0.7321)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7474::0.7474)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1213)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9278::0.9278) (0.8022::0.8022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8603::0.8661) (0.6305::0.6426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7877::3.7878) (1.8244::1.8246)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.8773::3.8773) (-0.0185::-0.0185) (1.9595::1.9595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6317::4.6318) (2.1696::2.1698)) (IOPATH TE_B Z () () (0.4046::0.4046) (4.7016::4.7016) (-0.0294::-0.0294) (2.3065::2.3065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8318::0.8318)) (IOPATH D Q (1.1362::1.1402) (0.7235::0.7316)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7379)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8463::0.8463) (0.7846::0.7846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0971::1.0971) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.0962::1.0962) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2592::0.2592) (0.3059::0.3059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0005::5.0007) (2.3170::2.3172)) (IOPATH TE_B Z () () (0.3811::0.3811) (5.0710::5.0710) (-0.0165::-0.0165) (2.4394::2.4394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2854::4.2855) (2.0332::2.0334)) (IOPATH TE_B Z () () (0.3750::0.3750) (4.3538::4.3538) (-0.0131::-0.0131) (2.1547::2.1547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0489::1.0489) (0.8480::0.8480)) (IOPATH D Q (1.1402::1.1402) (0.7210::0.7210)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7657::3.7657) (1.8017::1.8017)) (IOPATH TE_B Z () () (0.3019::0.3019) (3.8269::3.8269) (0.0273::0.0273) (1.8915::1.8915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4452::4.4453) (2.0983::2.0985)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.5111::4.5111) (-0.0150::-0.0150) (2.2206::2.2206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9899::3.9900) (1.9102::1.9104)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.0719::4.0719) (-0.0186::-0.0186) (2.0415::2.0415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1022::1.1022) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1473::4.1474) (1.9732::1.9734)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.2335::4.2335) (-0.0184::-0.0184) (2.1080::2.1080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1023::1.1023) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4965::5.4965) (2.5276::2.5278)) (IOPATH TE_B Z () () (0.3939::0.3939) (5.5636::5.5636) (-0.0235::-0.0235) (2.6573::2.6573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3273::0.3273) (0.3651::0.3651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0973::1.0973) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9952::5.9953) (2.7284::2.7286)) (IOPATH TE_B Z () () (0.3749::0.3749) (6.0539::6.0539) (-0.0130::-0.0130) (2.8453::2.8453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8500::4.8501) (2.2577::2.2579)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.9295::4.9295) (-0.0178::-0.0178) (2.3897::2.3897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6583::0.6583) (0.5739::0.5739)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2999::0.3002)) (SETUP (negedge GATE) (posedge CLK) (0.3972::0.3984)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8215::0.8215)) (IOPATH D Q (1.0957::1.0957) (0.6887::0.6887)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6322::0.6322) (0.7082::0.7082)) (IOPATH B X (0.4475::0.4475) (0.5782::0.5782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4573::4.4574) (2.0972::2.0975)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.5261::4.5261) (-0.0149::-0.0149) (2.2239::2.2239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1163::1.1163) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8376::5.8377) (2.6688::2.6690)) (IOPATH TE_B Z () () (0.3960::0.3960) (5.9059::5.9059) (-0.0247::-0.0247) (2.8002::2.8002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5604::4.5606) (2.1358::2.1360)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.6363::4.6363) (-0.0205::-0.0205) (2.2693::2.2693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1329::4.1330) (1.9652::1.9654)) (IOPATH TE_B Z () () (0.4070::0.4070) (4.2359::4.2359) (-0.0308::-0.0308) (2.1173::2.1173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.0920::1.0920) (0.6848::0.6848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.0981::1.0981) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0287::4.0289) (1.9270::1.9273)) (IOPATH TE_B Z () () (0.4033::0.4033) (4.0714::4.0714) (-0.0287::-0.0287) (2.0463::2.0463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8280::0.8280) (0.7233::0.7233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1501::1.1534) (0.7363::0.7428)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7466)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1247)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1530::1.1530) (0.7320::0.7388)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7545::0.7545)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1040::1.1040) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.9440::4.9440) (2.2937::2.2937)) (IOPATH TE_B Z () () (0.3016::0.3016) (4.9978::4.9978) (0.0275::0.0275) (2.3741::2.3741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8019::4.8020) (2.2371::2.2373)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.8673::4.8673) (-0.0158::-0.0158) (2.3589::2.3589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1457::1.1457) (0.9090::0.9090)) (IOPATH D Q (1.2304::1.2304) (0.7759::0.7759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6483::0.6483) (0.5320::0.5320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7931::0.7931) (0.7204::0.7204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1174::1.1174) (0.7100::0.7100)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1127::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3422::4.3423) (2.0517::2.0519)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.4095::4.4095) (-0.0137::-0.0137) (2.1695::2.1695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1423::0.1423) (0.1435::0.1435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7339::3.7339) (1.8015::1.8017)) (IOPATH TE_B Z () () (0.3739::0.3739) (3.7975::3.7975) (-0.0125::-0.0125) (1.9175::1.9175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6786::3.6787) (1.7770::1.7772)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.7555::3.7555) (-0.0140::-0.0140) (1.9013::1.9013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1162::1.1162) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7271::0.7271)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4414::4.4416) (2.0875::2.0877)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.5171::4.5171) (-0.0135::-0.0135) (2.2181::2.2181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0900::1.0900) (0.6850::0.6850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7637::0.7637) (0.6743::0.6743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8271::0.8271)) (IOPATH D Q (1.1105::1.1105) (0.6980::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8371::0.8371)) (IOPATH D Q (1.1241::1.1241) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7219::0.7219)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0885::1.0885) (0.6833::0.6833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6532::0.6532) (0.5709::0.5709)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3021::0.3031)) (SETUP (negedge GATE) (posedge CLK) (0.3986::0.3996)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4925::0.4925) (0.5674::0.5674)) (IOPATH B X (0.4561::0.4561) (0.5880::0.5880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2447::0.2447) (0.2827::0.2827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0315::4.0316) (1.9231::1.9233)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.0928::4.0928) (-0.0144::-0.0144) (2.0376::2.0376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0893::1.0893) (0.8741::0.8741)) (IOPATH D Q (1.1723::1.1723) (0.7411::0.7411)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7113::0.7113) (0.6024::0.6024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8711::3.8712) (1.8600::1.8602)) (IOPATH TE_B Z () () (0.3839::0.3839) (3.9513::3.9513) (-0.0180::-0.0180) (1.9886::1.9886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8308::0.8308)) (IOPATH D Q (1.1479::1.1479) (0.7327::0.7327)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0200::4.0200) (1.9232::1.9234)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.1016::4.1016) (-0.0231::-0.0231) (2.0581::2.0581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1084::1.1084) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0007::5.0008) (2.3221::2.3223)) (IOPATH TE_B Z () () (0.3809::0.3809) (5.0574::5.0574) (-0.0164::-0.0164) (2.4348::2.4348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5270::4.5271) (2.1241::2.1243)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.5975::4.5975) (-0.0191::-0.0191) (2.2556::2.2556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2812::5.2813) (2.4439::2.4442)) (IOPATH TE_B Z () () (0.3962::0.3962) (5.3182::5.3182) (-0.0248::-0.0248) (2.5613::2.5613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8387::3.8388) (1.8450::1.8452)) (IOPATH TE_B Z () () (0.3784::0.3784) (3.9162::3.9162) (-0.0150::-0.0150) (1.9704::1.9704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1126::1.1126) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3405::4.3406) (2.0533::2.0535)) (IOPATH TE_B Z () () (0.3872::0.3872) (4.4260::4.4261) (-0.0198::-0.0198) (2.1892::2.1892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7835::4.7836) (2.2280::2.2282)) (IOPATH TE_B Z () () (0.3620::0.3620) (4.8295::4.8295) (-0.0059::-0.0059) (2.3324::2.3324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6451::4.6452) (2.1728::2.1730)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.7152::4.7152) (-0.0132::-0.0132) (2.3006::2.3006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1118::1.1118) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1203::1.1203) (0.7089::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8338::0.8338)) (IOPATH D Q (1.1464::1.1500) (0.7321::0.7395)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2293::0.2293) (0.2593::0.2593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5883::4.5884) (2.1469::2.1471)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.6730::4.6730) (-0.0224::-0.0224) (2.2854::2.2854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1351::1.1351) (0.7186::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4821::4.4823) (2.1053::2.1056)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.5621::4.5621) (-0.0157::-0.0157) (2.2406::2.2406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1168::1.1168) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9336::3.9338) (1.8810::1.8812)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.0175::4.0175) (-0.0153::-0.0153) (2.0110::2.0110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6450::0.6450) (0.5663::0.5663)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2916::0.2932)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3936)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5067::0.5067) (0.4462::0.4462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0672::1.0672) (0.8604::0.8604)) (IOPATH D Q (1.1594::1.1594) (0.7365::0.7365)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5746::4.5747) (2.1424::2.1426)) (IOPATH TE_B Z () () (0.3854::0.3855) (4.6554::4.6554) (-0.0189::-0.0189) (2.2792::2.2792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8648::4.8649) (2.2647::2.2649)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.9256::4.9256) (-0.0140::-0.0140) (2.3845::2.3845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4300::4.4301) (2.0850::2.0852)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.5077::4.5077) (-0.0158::-0.0158) (2.2177::2.2177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1139::6.1140) (2.7822::2.7824)) (IOPATH TE_B Z () () (0.3773::0.3773) (6.1721::6.1721) (-0.0143::-0.0143) (2.9005::2.9005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8262::3.8263) (1.8380::1.8382)) (IOPATH TE_B Z () () (0.3793::0.3793) (3.9067::3.9067) (-0.0155::-0.0155) (1.9677::1.9677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0369::1.0369) (0.8396::0.8396)) (IOPATH D Q (1.1259::1.1259) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4498::0.4498) (0.5207::0.5207)) (IOPATH B X (0.4355::0.4355) (0.5607::0.5607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0880::1.0880) (0.6822::0.6822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1248::4.1248) (1.9517::1.9517)) (IOPATH TE_B Z () () (0.3024::0.3024) (4.1870::4.1870) (0.0270::0.0270) (2.0427::2.0427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6060::0.6060) (0.5586::0.5586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1089::4.1090) (1.9596::1.9598)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.1903::4.1903) (-0.0188::-0.0188) (2.0898::2.0898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6568::4.6569) (2.1757::2.1759)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.7455::4.7455) (-0.0240::-0.0240) (2.3153::2.3153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1121::4.1122) (1.9611::1.9613)) (IOPATH TE_B Z () () (0.3719::0.3719) (4.1656::4.1656) (-0.0114::-0.0114) (2.0666::2.0666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1260::1.1260) (0.7098::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8229::0.8229)) (IOPATH D Q (1.1070::1.1070) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1596::1.1637) (0.7426::0.7515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7494)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1540::0.1540) (0.1560::0.1560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2113::5.2113) (2.4109::2.4110)) (IOPATH TE_B Z () () (0.4151::0.4151) (5.3011::5.3011) (-0.0353::-0.0353) (2.5651::2.5651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1371::1.1407) (0.7249::0.7321)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8231::0.8231)) (IOPATH D Q (1.1096::1.1096) (0.6984::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2374::0.2374) (0.2664::0.2664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1526::4.1527) (1.9717::1.9720)) (IOPATH TE_B Z () () (0.3984::0.3984) (4.2476::4.2476) (-0.0260::-0.0260) (2.1147::2.1147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1002::1.1002) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9126::0.9126) (0.8601::0.8601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.1256::1.1256) (0.7106::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7899::3.7900) (1.8245::1.8247)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.8676::3.8676) (-0.0172::-0.0172) (1.9520::1.9520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1693::1.1693) (0.7454::0.7489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5314::4.5316) (2.1279::2.1281)) (IOPATH TE_B Z () () (0.3848::0.3848) (4.6172::4.6172) (-0.0185::-0.0185) (2.2712::2.2712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0997::1.0997) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6528::0.6528) (0.5706::0.5706)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5269::0.5269) (0.4994::0.4994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1080::1.1080) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1198::6.1199) (2.7810::2.7812)) (IOPATH TE_B Z () () (0.3839::0.3839) (6.1887::6.1887) (-0.0180::-0.0180) (2.9088::2.9088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1234::1.1234) (0.7088::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.0220::1.0220) (0.9199::0.9199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1091::1.1091) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7109::4.7111) (2.1979::2.1981)) (IOPATH TE_B Z () () (0.4016::0.4016) (4.8059::4.8059) (-0.0278::-0.0278) (2.3442::2.3442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1039::1.1039) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8599::4.8600) (2.2612::2.2614)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.9221::4.9221) (-0.0145::-0.0145) (2.3769::2.3769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8355::0.8355)) (IOPATH D Q (1.1857::1.1857) (0.7565::0.7612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7651::0.7651)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1342)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1256::1.1256) (0.7151::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7325::0.7325)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6436::1.6436) (1.2029::1.2029)) (IOPATH D Q (1.7241::1.7241) (1.0674::1.0674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8289::0.8289)) (IOPATH D Q (1.1049::1.1049) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1584::1.1637) (0.7440::0.7535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7614)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1367)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7768::3.7769) (1.8187::1.8190)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.8653::3.8653) (-0.0185::-0.0185) (1.9534::1.9534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8684::3.8686) (1.8575::1.8577)) (IOPATH TE_B Z () () (0.4028::0.4028) (3.9708::3.9708) (-0.0285::-0.0285) (2.0084::2.0084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4311::5.4312) (2.4968::2.4970)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.4850::5.4850) (-0.0130::-0.0130) (2.6074::2.6074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4979::4.4980) (2.1116::2.1118)) (IOPATH TE_B Z () () (0.3733::0.3733) (4.5582::4.5582) (-0.0121::-0.0121) (2.2315::2.2315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2508::5.2509) (2.4176::2.4178)) (IOPATH TE_B Z () () (0.3746::0.3746) (5.3120::5.3120) (-0.0129::-0.0129) (2.5336::2.5336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5682::0.5685) (0.5098::0.5118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1334::1.1334) (0.7187::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1126::0.1126)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2568::5.2569) (2.4281::2.4283)) (IOPATH TE_B Z () () (0.3732::0.3732) (5.3180::5.3180) (-0.0121::-0.0121) (2.5474::2.5474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0440::1.0440) (0.8445::0.8445)) (IOPATH D Q (1.1310::1.1310) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6534::0.6534) (0.5712::0.5712)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1050::1.1050) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2301::0.2301) (0.2593::0.2593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6931::0.6931) (0.6124::0.6124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3815::4.3816) (2.0721::2.0723)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.4492::4.4492) (-0.0136::-0.0136) (2.1919::2.1919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2952::4.2952) (2.0350::2.0352)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.3651::4.3651) (-0.0138::-0.0138) (2.1578::2.1578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1374::1.1374) (0.7236::0.7236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4955::4.4956) (2.1219::2.1221)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.5519::4.5519) (-0.0149::-0.0149) (2.2388::2.2388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.1044::1.1044) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4613::4.4614) (2.0940::2.0942)) (IOPATH TE_B Z () () (0.3970::0.3970) (4.5473::4.5473) (-0.0253::-0.0253) (2.2339::2.2339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2133::4.2135) (1.9992::1.9994)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.2969::4.2969) (-0.0186::-0.0186) (2.1310::2.1310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1050::1.1050) (0.8838::0.8838)) (IOPATH D Q (1.1894::1.1894) (0.7524::0.7524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6953::4.6954) (2.1958::2.1960)) (IOPATH TE_B Z () () (0.3706::0.3706) (4.7463::4.7463) (-0.0107::-0.0107) (2.3081::2.3081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1063::1.1063) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1353::1.1353) (0.7196::0.7196)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0439::4.0440) (1.9285::1.9287)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.1167::4.1167) (-0.0178::-0.0178) (2.0514::2.0514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3408::4.3409) (2.0494::2.0497)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.4170::4.4170) (-0.0197::-0.0197) (2.1755::2.1755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8564::4.8564) (2.2624::2.2626)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.9042::4.9042) (-0.0137::-0.0137) (2.3751::2.3751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5781::4.5783) (2.1462::2.1465)) (IOPATH TE_B Z () () (0.3974::0.3974) (4.6739::4.6739) (-0.0255::-0.0255) (2.2922::2.2923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1053::1.1053) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4892::4.4894) (2.1092::2.1094)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.5584::4.5584) (-0.0143::-0.0143) (2.2339::2.2339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2539::0.2539) (0.2850::0.2850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6252::3.6253) (1.7583::1.7585)) (IOPATH TE_B Z () () (0.3744::0.3744) (3.6941::3.6941) (-0.0128::-0.0128) (1.8754::1.8754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7714::0.7717) (0.6771::0.6791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1117::1.1117) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1083::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1017::1.1017) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2563::0.2563) (0.2906::0.2906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8464::0.8464) (0.7919::0.7919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8651::3.8653) (1.8551::1.8553)) (IOPATH TE_B Z () () (0.3755::0.3755) (3.9435::3.9435) (-0.0134::-0.0134) (1.9799::1.9799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5930::5.5931) (2.5667::2.5669)) (IOPATH TE_B Z () () (0.3812::0.3812) (5.6577::5.6577) (-0.0165::-0.0165) (2.6888::2.6888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8796::3.8797) (1.8647::1.8649)) (IOPATH TE_B Z () () (0.3849::0.3849) (3.9572::3.9572) (-0.0186::-0.0186) (1.9931::1.9931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6689::0.6689) (0.5801::0.5801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8902::3.8903) (1.8686::1.8688)) (IOPATH TE_B Z () () (0.3853::0.3853) (3.9708::3.9708) (-0.0188::-0.0188) (2.0004::2.0004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1610::1.1610) (0.7373::0.7433)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7483::3.7484) (1.8042::1.8044)) (IOPATH TE_B Z () () (0.3769::0.3769) (3.8293::3.8293) (-0.0141::-0.0141) (1.9306::1.9306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8000::0.8000) (0.7349::0.7349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.0926::1.0926) (0.6844::0.6844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1241::1.1241) (0.7099::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2842::6.2842) (2.8487::2.8489)) (IOPATH TE_B Z () () (0.3908::0.3908) (6.3427::6.3427) (-0.0218::-0.0218) (2.9765::2.9765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1607::0.1607) (0.1679::0.1679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8342::0.8342)) (IOPATH D Q (1.1052::1.1052) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0622::5.0624) (2.3442::2.3444)) (IOPATH TE_B Z () () (0.3908::0.3908) (5.1397::5.1397) (-0.0218::-0.0218) (2.4739::2.4739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1222::1.1222) (0.7135::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1577::5.1578) (2.3851::2.3853)) (IOPATH TE_B Z () () (0.3864::0.3864) (5.2356::5.2356) (-0.0194::-0.0194) (2.5158::2.5158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0332::1.0332) (0.8370::0.8370)) (IOPATH D Q (1.1352::1.1352) (0.7219::0.7219)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0929::1.0929) (0.6860::0.6860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1455::1.1495) (0.7340::0.7411)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7543)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1304)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8152::4.8154) (2.2413::2.2415)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.8929::4.8929) (-0.0189::-0.0189) (2.3694::2.3694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1025::1.1025) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7973::5.7974) (2.6494::2.6496)) (IOPATH TE_B Z () () (0.3974::0.3974) (5.8818::5.8818) (-0.0255::-0.0255) (2.7936::2.7936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8086::0.8086) (0.7523::0.7523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1246::1.1246) (0.8959::0.8959)) (IOPATH D Q (1.2068::1.2068) (0.7606::0.7606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1469::1.1469) (0.7366::0.7366)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1095::5.1096) (2.3686::2.3688)) (IOPATH TE_B Z () () (0.4039::0.4039) (5.1574::5.1574) (-0.0291::-0.0291) (2.4952::2.4952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7692::4.7693) (2.2260::2.2262)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.8388::4.8388) (-0.0182::-0.0182) (2.3498::2.3498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7026::0.7026) (0.6004::0.6004)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2927)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1789::0.1789) (0.1957::0.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6726::0.6726) (0.5983::0.5983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.0950::1.0950) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7427::4.7428) (2.2129::2.2131)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.8290::4.8290) (-0.0231::-0.0231) (2.3522::2.3522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2268::0.2268) (0.2557::0.2557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1161::1.1161) (0.8907::0.8907)) (IOPATH D Q (1.2016::1.2016) (0.7594::0.7594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7693::0.7694) (0.6826::0.6826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1035::1.1035) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0502::1.0502) (0.8489::0.8489)) (IOPATH D Q (1.1295::1.1295) (0.7116::0.7116)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6406::0.6406) (0.5634::0.5634)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5461::0.5461) (0.4927::0.4927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1452::1.1452) (0.7263::0.7322)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7470::0.7470)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1069::1.1069) (0.8849::0.8849)) (IOPATH D Q (1.1916::1.1916) (0.7533::0.7533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6813::0.6813) (0.6052::0.6052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4514::4.4515) (2.0929::2.0931)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.5279::4.5279) (-0.0150::-0.0150) (2.2257::2.2257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5350::4.5351) (2.1290::2.1292)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.6153::4.6153) (-0.0184::-0.0184) (2.2685::2.2685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0180::4.0181) (1.9210::1.9213)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.1095::4.1095) (-0.0189::-0.0189) (2.0596::2.0596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1273::1.1273) (0.7167::0.7167)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1049::1.1049) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8502::4.8503) (2.2589::2.2591)) (IOPATH TE_B Z () () (0.3728::0.3728) (4.9051::4.9051) (-0.0119::-0.0119) (2.3757::2.3757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4028::4.4029) (2.0787::2.0789)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.4735::4.4735) (-0.0134::-0.0134) (2.1986::2.1986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1086::1.1086) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6609::4.6611) (2.1788::2.1790)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.7259::4.7259) (-0.0108::-0.0108) (2.2991::2.2991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1016::4.1017) (1.9513::1.9515)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.1780::4.1780) (-0.0205::-0.0205) (2.0793::2.0793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7512::3.7513) (1.8097::1.8100)) (IOPATH TE_B Z () () (0.3778::0.3778) (3.8292::3.8292) (-0.0146::-0.0146) (1.9352::1.9352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7675::3.7676) (1.8156::1.8158)) (IOPATH TE_B Z () () (0.3856::0.3856) (3.8517::3.8517) (-0.0189::-0.0189) (1.9477::1.9477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6747::0.6748) (0.7491::0.7493)) (IOPATH B X (0.4403::0.4403) (0.5669::0.5669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6591::0.6591) (0.5743::0.5743)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2915::0.2919)) (SETUP (negedge GATE) (posedge CLK) (0.3924::0.3937)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2988::5.2990) (2.4400::2.4402)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.3619::5.3619) (-0.0140::-0.0140) (2.5557::2.5557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1780::4.1781) (1.9856::1.9858)) (IOPATH TE_B Z () () (0.3754::0.3754) (4.2483::4.2483) (-0.0133::-0.0133) (2.1055::2.1055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.0993::1.0993) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2343::4.2344) (2.0110::2.0112)) (IOPATH TE_B Z () () (0.3866::0.3867) (4.3026::4.3026) (-0.0195::-0.0195) (2.1370::2.1370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4109::4.4110) (2.0793::2.0795)) (IOPATH TE_B Z () () (0.3674::0.3674) (4.4601::4.4601) (-0.0089::-0.0089) (2.1817::2.1817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1285::1.1285) (0.7183::0.7183)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1161::0.1161)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8160::3.8160) (1.8227::1.8227)) (IOPATH TE_B Z () () (0.3033::0.3033) (3.8798::3.8798) (0.0265::0.0265) (1.9154::1.9155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6765::0.6765) (0.5846::0.5846)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2967::0.2974)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3965)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5369::0.5369) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1131::1.1131) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1097::1.1097) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8798::3.8799) (1.8594::1.8597)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.9712::3.9712) (-0.0189::-0.0189) (1.9972::1.9972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1243::1.1243) (0.7124::0.7124)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1441::4.1442) (1.9731::1.9733)) (IOPATH TE_B Z () () (0.4011::0.4011) (4.2379::4.2379) (-0.0275::-0.0275) (2.1190::2.1190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.9415::5.9415) (2.7102::2.7102)) (IOPATH TE_B Z () () (0.3022::0.3022) (6.0040::6.0044) (0.0271::0.0271) (2.8025::2.8029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8142::3.8143) (1.8326::1.8328)) (IOPATH TE_B Z () () (0.3795::0.3795) (3.8937::3.8937) (-0.0156::-0.0156) (1.9595::1.9595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6356::0.6356) (0.5607::0.5607)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1325::1.1325) (0.7237::0.7237)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7424::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0460::1.0460) (0.8459::0.8459)) (IOPATH D Q (1.1359::1.1359) (0.7191::0.7191)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7214::0.7214)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5459::4.5460) (2.1305::2.1307)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.6217::4.6217) (-0.0157::-0.0157) (2.2637::2.2637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8815::5.8816) (2.6853::2.6855)) (IOPATH TE_B Z () () (0.3952::0.3952) (5.9626::5.9626) (-0.0243::-0.0243) (2.8235::2.8235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0610::1.0610) (0.8564::0.8564)) (IOPATH D Q (1.1451::1.1451) (0.7223::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6716::4.6718) (2.1804::2.1806)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.7419::4.7419) (-0.0129::-0.0129) (2.3049::2.3049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4515::4.4517) (2.0935::2.0937)) (IOPATH TE_B Z () () (0.3859::0.3859) (4.5381::4.5381) (-0.0191::-0.0191) (2.2363::2.2363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0549::1.0549) (0.8522::0.8522)) (IOPATH D Q (1.1300::1.1300) (0.7112::0.7112)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0964::0.0964)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5412::0.5412) (0.5147::0.5147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6345::0.6345) (0.7088::0.7089)) (IOPATH B X (0.4266::0.4266) (0.5534::0.5534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8514::4.8515) (2.2570::2.2572)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.9232::4.9232) (-0.0172::-0.0172) (2.3798::2.3798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1134::1.1134) (0.7017::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1081)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.6204::6.6206) (3.0734::3.0737)) (IOPATH TE_B Z () () (0.6025::0.6025) (6.5428::6.5428) (-0.1649::-0.1649) (3.2072::3.2072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6649::0.6649) (0.5777::0.5777)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2940)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1238::1.1238) (0.7143::0.7143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2529::0.2529) (0.2835::0.2835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3713::5.3714) (2.5355::2.5359)) (IOPATH TE_B Z () () (0.6803::0.6803) (5.4874::5.4874) (-0.2231::-0.2231) (2.8002::2.8002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1495::1.1495) (0.7311::0.7333)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7504::0.7504)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1232)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9640::3.9642) (1.9059::1.9063)) (IOPATH TE_B Z () () (0.4702::0.4702) (4.0569::4.0569) (-0.0661::-0.0661) (2.0786::2.0786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7668::0.7669) (0.6985::0.6985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8831::4.8833) (2.2711::2.2713)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.9576::4.9576) (-0.0178::-0.0178) (2.3968::2.3968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6171::0.6172) (0.6933::0.6935)) (IOPATH B X (0.4460::0.4460) (0.5770::0.5770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1031::1.1031) (0.8826::0.8826)) (IOPATH D Q (1.1861::1.1861) (0.7483::0.7483)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1651::1.1651) (0.7427::0.7455)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.4935::6.4937) (2.9893::2.9897)) (IOPATH TE_B Z () () (0.5559::0.5559) (6.4874::6.4874) (-0.1301::-0.1301) (3.1621::3.1621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5924::0.5924) (0.5464::0.5464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1590::0.1590) (0.1665::0.1665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0499::1.0499) (0.8486::0.8486)) (IOPATH D Q (1.1282::1.1282) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6576::0.6576) (0.5734::0.5734)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2954::0.2985)) (SETUP (negedge GATE) (posedge CLK) (0.3957::0.3961)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7522::0.7522) (0.6673::0.6673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5466::4.5468) (2.1337::2.1339)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.6378::4.6378) (-0.0197::-0.0197) (2.2747::2.2747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1086::1.1086) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1262::1.1262) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1063::1.1063) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5150::4.5150) (2.1146::2.1146)) (IOPATH TE_B Z () () (0.3069::0.3069) (4.5834::4.5834) (0.0245::0.0245) (2.2123::2.2123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8924::4.8925) (2.2735::2.2737)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.9766::4.9766) (-0.0269::-0.0269) (2.4123::2.4123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1249::4.1250) (1.9649::1.9651)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.2045::4.2045) (-0.0196::-0.0196) (2.0942::2.0942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0952::1.0952) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6522::0.6522) (0.5899::0.5899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8238::4.8239) (2.2428::2.2430)) (IOPATH TE_B Z () () (0.3728::0.3728) (4.8850::4.8850) (-0.0119::-0.0119) (2.3602::2.3602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6419::3.6420) (1.7603::1.7606)) (IOPATH TE_B Z () () (0.3828::0.3828) (3.7273::3.7273) (-0.0174::-0.0174) (1.8913::1.8913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1076::1.1076) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2785::5.2787) (2.4314::2.4316)) (IOPATH TE_B Z () () (0.3688::0.3688) (5.3405::5.3405) (-0.0097::-0.0097) (2.5452::2.5452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7731::3.7731) (1.8171::1.8173)) (IOPATH TE_B Z () () (0.3753::0.3753) (3.8392::3.8392) (-0.0132::-0.0132) (1.9363::1.9363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4043::5.4044) (2.4848::2.4850)) (IOPATH TE_B Z () () (0.3744::0.3744) (5.4676::5.4676) (-0.0128::-0.0128) (2.6022::2.6022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1252::1.1252) (0.7124::0.7124)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5058::0.5058) (0.5775::0.5775)) (IOPATH B X (0.5214::0.5214) (0.6566::0.6566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2450::4.2451) (2.0151::2.0153)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.3153::4.3153) (-0.0102::-0.0102) (2.1332::2.1332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0260::4.0261) (1.9248::1.9250)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.0923::4.0923) (-0.0128::-0.0128) (2.0417::2.0417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1718::4.1720) (1.9834::1.9836)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.2459::4.2459) (-0.0145::-0.0145) (2.1051::2.1051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8637::3.8638) (1.8551::1.8553)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.9493::3.9493) (-0.0162::-0.0162) (1.9868::1.9868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8356::0.8356)) (IOPATH D Q (1.1174::1.1174) (0.7063::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8677::3.8679) (1.8570::1.8573)) (IOPATH TE_B Z () () (0.4001::0.4001) (3.9687::3.9687) (-0.0269::-0.0270) (2.0059::2.0059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0582::4.0583) (1.9321::1.9323)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.1428::4.1428) (-0.0208::-0.0208) (2.0665::2.0665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1793::1.1793) (0.7520::0.7563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7653::0.7653)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1341)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0496::1.0496) (0.8484::0.8484)) (IOPATH D Q (1.1333::1.1333) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4985::5.4987) (2.5247::2.5249)) (IOPATH TE_B Z () () (0.3705::0.3705) (5.5562::5.5562) (-0.0106::-0.0106) (2.6365::2.6365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7687::0.7692) (0.6716::0.6788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4869::0.4869) (0.5619::0.5619)) (IOPATH B X (0.4200::0.4200) (0.5486::0.5486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5221::0.5223) (0.4674::0.4714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0953::1.0953) (0.8778::0.8778)) (IOPATH D Q (1.2027::1.2027) (0.7666::0.7666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7332::0.7332)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1709::0.1709) (0.1885::0.1885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6643::0.6643) (0.5777::0.5777)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2987::0.3013)) (SETUP (negedge GATE) (posedge CLK) (0.3973::0.3978)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8355::0.8355)) (IOPATH D Q (1.1191::1.1191) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1050::1.1050) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3726::4.3727) (2.0655::2.0657)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.4420::4.4420) (-0.0162::-0.0162) (2.1888::2.1888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1368::1.1402) (0.7251::0.7320)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7430)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6804::4.6805) (2.1890::2.1892)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.7615::4.7615) (-0.0165::-0.0165) (2.3222::2.3222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.2003::1.2003) (0.9427::0.9427)) (IOPATH D Q (1.3005::1.3005) (0.8210::0.8239)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3148::4.3149) (2.0423::2.0425)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.3955::4.3955) (-0.0177::-0.0177) (2.1739::2.1739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0380::1.0380) (0.8404::0.8404)) (IOPATH D Q (1.1570::1.1570) (0.7375::0.7375)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5358::4.5359) (2.1242::2.1244)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.6146::4.6146) (-0.0196::-0.0196) (2.2585::2.2585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9922::3.9923) (1.9090::1.9092)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.0694::4.0694) (-0.0166::-0.0166) (2.0344::2.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7613::4.7615) (2.2184::2.2187)) (IOPATH TE_B Z () () (0.3857::0.3857) (4.8383::4.8383) (-0.0190::-0.0190) (2.3470::2.3470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3722::4.3724) (2.0635::2.0637)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.4478::4.4478) (-0.0173::-0.0173) (2.1883::2.1883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.0976::1.0976) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2172::0.2172) (0.2457::0.2457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0341::1.0341) (0.8377::0.8377)) (IOPATH D Q (1.1267::1.1267) (0.7140::0.7140)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0644::5.0645) (2.3469::2.3471)) (IOPATH TE_B Z () () (0.3825::0.3825) (5.1302::5.1302) (-0.0172::-0.0172) (2.4682::2.4682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0017::5.0019) (2.3209::2.3211)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.0715::5.0715) (-0.0140::-0.0140) (2.4425::2.4425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1087::1.1087) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1153::1.1153) (0.7027::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7857::0.7857) (0.7137::0.7137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1017::1.1017) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6535::0.6535) (0.5713::0.5713)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2952::0.2974)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0032::5.0033) (2.3253::2.3256)) (IOPATH TE_B Z () () (0.3989::0.3989) (5.0430::5.0430) (-0.0263::-0.0263) (2.4445::2.4445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8142::0.8146) (0.7136::0.7155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8282::0.8282)) (IOPATH D Q (1.1023::1.1023) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5176::0.5176) (0.5888::0.5888)) (IOPATH B X (0.4564::0.4564) (0.5829::0.5829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1203::6.1204) (2.8279::2.8281)) (IOPATH TE_B Z () () (0.6533::0.6533) (6.1171::6.1171) (-0.2029::-0.2029) (3.0444::3.0444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5978::0.5978) (0.5346::0.5346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1318::1.1318) (0.7172::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8275::0.8275)) (IOPATH D Q (1.1149::1.1149) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7249::0.7249)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0063::5.0065) (2.3226::2.3228)) (IOPATH TE_B Z () () (0.3738::0.3738) (5.0714::5.0714) (-0.0124::-0.0124) (2.4396::2.4396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8746::5.8747) (2.6903::2.6907)) (IOPATH TE_B Z () () (0.4233::0.4233) (5.9212::5.9212) (-0.0398::-0.0398) (2.8281::2.8281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1104::1.1104) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6776::0.6776) (0.5657::0.5657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1482::1.1518) (0.7360::0.7424)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7560)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1314)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1088::1.1088) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9886::3.9886) (1.9074::1.9077)) (IOPATH TE_B Z () () (0.3906::0.3906) (4.0758::4.0758) (-0.0217::-0.0217) (2.0449::2.0449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8286::0.8286) (0.7748::0.7748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.1300::1.1300) (0.7217::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1187::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1084::1.1084) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0368::1.0368) (0.8395::0.8395)) (IOPATH D Q (1.1228::1.1228) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8152::0.8155) (0.7146::0.7183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1155::1.1155) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6468::0.6468) (0.5237::0.5237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.1195::1.1195) (0.7071::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1160::1.1160) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8392::0.8394) (0.7903::0.7903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6493::0.6493) (0.5685::0.5685)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2535::5.2535) (2.4185::2.4187)) (IOPATH TE_B Z () () (0.3761::0.3761) (5.3152::5.3152) (-0.0137::-0.0137) (2.5383::2.5383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7098::3.7099) (1.7933::1.7935)) (IOPATH TE_B Z () () (0.3889::0.3889) (3.7909::3.7909) (-0.0208::-0.0208) (1.9238::1.9238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3870::4.3870) (2.0728::2.0730)) (IOPATH TE_B Z () () (0.3787::0.3787) (4.4453::4.4453) (-0.0152::-0.0152) (2.1865::2.1865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1257::1.1257) (0.7138::0.7138)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7249::0.7249)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5769::0.5769) (0.6530::0.6530)) (IOPATH B X (0.4257::0.4257) (0.5552::0.5552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3080::4.3082) (2.0371::2.0374)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.3777::4.3777) (-0.0116::-0.0116) (2.1555::2.1555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7657::3.7659) (1.8130::1.8132)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.8626::3.8626) (-0.0223::-0.0223) (1.9557::1.9557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9764::3.9766) (1.9038::1.9040)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.0518::4.0518) (-0.0140::-0.0140) (2.0273::2.0273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8315::3.8316) (1.8433::1.8435)) (IOPATH TE_B Z () () (0.3825::0.3825) (3.9112::3.9112) (-0.0173::-0.0173) (1.9717::1.9717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1191::1.1191) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7190::0.7190) (0.6306::0.6306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4727::5.4728) (2.5123::2.5126)) (IOPATH TE_B Z () () (0.3680::0.3680) (5.5297::5.5297) (-0.0093::-0.0093) (2.6222::2.6222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5754::0.5754) (0.4988::0.4988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6246::4.6246) (2.1670::2.1672)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.7038::4.7038) (-0.0244::-0.0244) (2.3053::2.3053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8301::0.8301)) (IOPATH D Q (1.1099::1.1099) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0075::1.0075) (0.8977::0.8977)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8429::1.8490)) (SETUP (negedge D) (posedge CLK) (1.4407::1.4708)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2118::0.2118) (0.2399::0.2399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2932::5.2933) (2.4430::2.4432)) (IOPATH TE_B Z () () (0.3804::0.3804) (5.3578::5.3578) (-0.0161::-0.0161) (2.5628::2.5628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5361::0.5362) (0.6094::0.6095)) (IOPATH B X (0.4725::0.4725) (0.6036::0.6036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7058::0.7058) (0.6184::0.6184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1051::1.1051) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1320::1.1320) (0.7154::0.7190)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1143)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9859::3.9860) (1.9072::1.9074)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.0668::4.0668) (-0.0159::-0.0159) (2.0360::2.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1064::1.1064) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1499::4.1500) (1.9728::1.9730)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.2361::4.2361) (-0.0219::-0.0219) (2.1101::2.1101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2068::4.2069) (1.9977::1.9979)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.2844::4.2844) (-0.0148::-0.0148) (2.1254::2.1254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1372::1.1372) (0.7206::0.7209)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1142)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0522::1.0522) (0.8502::0.8502)) (IOPATH D Q (1.1434::1.1434) (0.7249::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.1434::1.1479) (0.7326::0.7416)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7520)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1299)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8231::5.8233) (2.6614::2.6616)) (IOPATH TE_B Z () () (0.3713::0.3713) (5.8842::5.8842) (-0.0110::-0.0110) (2.7777::2.7777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5653::4.5653) (2.1396::2.1398)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.6432::4.6432) (-0.0225::-0.0225) (2.2713::2.2713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1071::1.1071) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8154::4.8155) (2.2440::2.2442)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.8792::4.8792) (-0.0145::-0.0145) (2.3677::2.3609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6642::0.6642) (0.5776::0.5776)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2940)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1342::4.1343) (1.9663::1.9666)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.2080::4.2080) (-0.0128::-0.0128) (2.0887::2.0887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0113::4.0114) (1.9173::1.9175)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.0881::4.0881) (-0.0166::-0.0166) (2.0438::2.0438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7152::4.7152) (2.2021::2.2023)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.7844::4.7844) (-0.0184::-0.0184) (2.3260::2.3260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5037::0.5038) (0.5789::0.5790)) (IOPATH B X (0.4263::0.4263) (0.5546::0.5546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1290::1.1290) (0.7183::0.7183)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6752::0.6752) (0.5838::0.5838)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2942::0.2972)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0984::1.0984) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2362::0.2362) (0.2647::0.2647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0329::1.0329) (0.9158::0.9158)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8530::1.8595)) (SETUP (negedge D) (posedge CLK) (1.4509::1.4829)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1091::1.1091) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7253::5.7254) (2.6289::2.6294)) (IOPATH TE_B Z () () (0.4098::0.4098) (5.7433::5.7433) (-0.0323::-0.0323) (2.7435::2.7435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8248::0.8248)) (IOPATH D Q (1.1021::1.1021) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5075::0.5075) (0.4612::0.4612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8349::0.8349)) (IOPATH D Q (1.1381::1.1381) (0.7220::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5052::5.5053) (2.5302::2.5306)) (IOPATH TE_B Z () () (0.4073::0.4073) (5.5487::5.5487) (-0.0309::-0.0309) (2.6564::2.6564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0802::1.0802) (0.6772::0.6772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7088::0.7088)) (SETUP (negedge D) (negedge GATE) (0.0947::0.0947)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6327::0.6327) (0.7089::0.7089)) (IOPATH B X (0.4453::0.4453) (0.5760::0.5760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1550::0.1550) (0.1621::0.1621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8318::0.8318)) (IOPATH D Q (1.1080::1.1080) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0381::1.0381) (0.8405::0.8405)) (IOPATH D Q (1.1344::1.1344) (0.7157::0.7182)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4433::4.4434) (2.0888::2.0891)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.5390::4.5390) (-0.0243::-0.0243) (2.2348::2.2348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1462::1.1462) (0.7339::0.7339)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7457::0.7457)) (SETUP (negedge D) (negedge GATE) (0.1222::0.1222)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2463::5.2465) (2.4182::2.4184)) (IOPATH TE_B Z () () (0.3934::0.3934) (5.3316::5.3316) (-0.0233::-0.0233) (2.5558::2.5558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9116::3.9118) (1.8728::1.8730)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.0045::4.0045) (-0.0208::-0.0208) (2.0124::2.0124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1176::4.1177) (1.9565::1.9567)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.2062::4.2062) (-0.0262::-0.0262) (2.0945::2.0945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8243::0.8243) (0.7708::0.7708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8289::0.8289)) (IOPATH D Q (1.1351::1.1351) (0.7182::0.7209)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1144)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5879::0.5879) (0.5401::0.5401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1393::1.1393) (0.7300::0.7300)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1228::0.1228)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8335::0.8335)) (IOPATH D Q (1.1123::1.1123) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0878::1.0878) (0.8731::0.8731)) (IOPATH D Q (1.1685::1.1685) (0.7368::0.7368)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0340::1.0340) (0.8375::0.8375)) (IOPATH D Q (1.1439::1.1439) (0.7233::0.7273)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0708::1.0708) (0.8627::0.8627)) (IOPATH D Q (1.1438::1.1438) (0.7211::0.7211)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6562::0.6562) (0.5725::0.5725)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2946::0.2983)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8346::0.8346)) (IOPATH D Q (1.1433::1.1433) (0.7269::0.7269)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5158::4.5159) (2.1189::2.1191)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.5967::4.5967) (-0.0181::-0.0181) (2.2553::2.2553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1160::1.1160) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2358::0.2358) (0.2652::0.2652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2444::5.2444) (2.4246::2.4248)) (IOPATH TE_B Z () () (0.3822::0.3822) (5.3030::5.3030) (-0.0171::-0.0171) (2.5456::2.5456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1141::1.1141) (0.7004::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1443::1.1443) (0.7258::0.7292)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7450::0.7450)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8328::3.8329) (1.8411::1.8413)) (IOPATH TE_B Z () () (0.3820::0.3820) (3.9181::3.9181) (-0.0170::-0.0170) (1.9723::1.9723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3414::4.3415) (2.0545::2.0547)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.4171::4.4171) (-0.0139::-0.0139) (2.1802::2.1802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8178::3.8179) (1.8384::1.8386)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.8913::3.8913) (-0.0153::-0.0153) (1.9616::1.9616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0448::1.0448) (0.8451::0.8451)) (IOPATH D Q (1.1359::1.1359) (0.7200::0.7200)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1050::0.1050)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1998::5.2000) (2.4015::2.4017)) (IOPATH TE_B Z () () (0.3696::0.3696) (5.2493::5.2493) (-0.0101::-0.0101) (2.5054::2.5054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0293::1.0293) (0.9132::0.9132)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9217::1.9286)) (SETUP (negedge D) (posedge CLK) (1.5160::1.5460)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2677::4.2678) (2.0246::2.0248)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.3431::4.3431) (-0.0168::-0.0168) (2.1504::2.1504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7945::4.7945) (2.2366::2.2368)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.8696::4.8696) (-0.0203::-0.0203) (2.3685::2.3685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5318::0.5318) (0.6051::0.6051)) (IOPATH B X (0.4649::0.4649) (0.5951::0.5951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1627::1.1627) (0.7392::0.7457)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7556::0.7556)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1283)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1093::1.1093) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2935::5.2937) (2.4374::2.4376)) (IOPATH TE_B Z () () (0.3773::0.3773) (5.3588::5.3588) (-0.0144::-0.0144) (2.5559::2.5559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1693::0.1693) (0.1856::0.1856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1034::1.1034) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7021::0.7021) (0.6113::0.6113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7213::5.7215) (2.6161::2.6163)) (IOPATH TE_B Z () () (0.3824::0.3824) (5.7913::5.7912) (-0.0172::-0.0172) (2.7434::2.7434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1526::1.1526) (0.7339::0.7367)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1274)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8236::0.8236)) (IOPATH D Q (1.0980::1.0980) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9427::3.9428) (1.8867::1.8869)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.0250::4.0250) (-0.0189::-0.0189) (2.0189::2.0189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8355::0.8355)) (IOPATH D Q (1.1531::1.1565) (0.7376::0.7454)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1243)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6532::0.6537) (0.5771::0.5843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5689::1.5689) (1.1590::1.1590)) (IOPATH D Q (1.6545::1.6545) (1.0273::1.0273)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6557::0.6557) (0.5724::0.5724)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5751::0.5751) (0.5375::0.5375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2769::4.2770) (2.0282::2.0284)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.3560::4.3560) (-0.0168::-0.0168) (2.1569::2.1569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8633::0.8633) (0.7484::0.7484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1165::6.1166) (2.7829::2.7831)) (IOPATH TE_B Z () () (0.3773::0.3773) (6.1704::6.1704) (-0.0144::-0.0144) (2.8988::2.8988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3645::0.3647) (0.3582::0.3610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8322::3.8322) (1.8432::1.8434)) (IOPATH TE_B Z () () (0.3874::0.3874) (3.9121::3.9121) (-0.0199::-0.0199) (1.9739::1.9739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8229::0.8229)) (IOPATH D Q (1.1371::1.1371) (0.7264::0.7264)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1207::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2338::0.2338) (0.2629::0.2629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1066::4.1067) (1.9568::1.9570)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.1919::4.1919) (-0.0218::-0.0218) (2.0911::2.0911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0773::4.0774) (1.9411::1.9413)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.1504::4.1504) (-0.0123::-0.0123) (2.0622::2.0622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8480::4.8481) (2.2555::2.2558)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.9279::4.9279) (-0.0208::-0.0208) (2.3882::2.3882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0986::4.0988) (1.9530::1.9532)) (IOPATH TE_B Z () () (0.3647::0.3647) (4.1543::4.1543) (-0.0074::-0.0074) (2.0547::2.0547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1743::5.1745) (2.3933::2.3935)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.2454::5.2454) (-0.0169::-0.0169) (2.5173::2.5173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6419::0.6419) (0.5644::0.5644)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1454::1.1454) (0.7300::0.7300)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8955::4.8955) (2.2781::2.2783)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.9650::4.9650) (-0.0197::-0.0197) (2.4091::2.4091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0124::1.0124) (0.9012::0.9012)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7400::1.7455)) (SETUP (negedge D) (posedge CLK) (1.3486::1.3670)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8368::0.8368)) (IOPATH D Q (1.1429::1.1429) (0.7262::0.7262)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3878::4.3880) (2.0714::2.0716)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.4756::4.4756) (-0.0214::-0.0214) (2.2082::2.2082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4889::4.4890) (2.1079::2.1081)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.5613::4.5613) (-0.0161::-0.0161) (2.2353::2.2353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1218::1.1218) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1215::1.1215) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7235::0.7235)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2027::5.2028) (2.4069::2.4070)) (IOPATH TE_B Z () () (0.3889::0.3889) (5.2774::5.2774) (-0.0208::-0.0208) (2.5406::2.5406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4142::0.4142) (0.3779::0.3779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6688::4.6689) (2.1840::2.1842)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.7454::4.7454) (-0.0161::-0.0161) (2.3130::2.3130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1309::4.1309) (1.9542::1.9542)) (IOPATH TE_B Z () () (0.3113::0.3113) (4.1931::4.1931) (0.0221::0.0221) (2.0434::2.0435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7006::0.7010) (0.6189::0.6209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1373::1.1373) (0.7220::0.7232)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7462::0.7462) (0.6672::0.6672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7187::3.7188) (1.7931::1.7933)) (IOPATH TE_B Z () () (0.3811::0.3811) (3.8043::3.8043) (-0.0165::-0.0165) (1.9245::1.9245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1496::1.1496) (0.7297::0.7351)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7482::0.7482)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0026::4.0027) (1.9108::1.9110)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.0578::4.0578) (-0.0083::-0.0083) (2.0148::2.0148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8575::0.8575) (0.7889::0.7889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9820::0.9820) (0.8566::0.8566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6685::0.6685) (0.5801::0.5801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1227::1.1265) (0.7141::0.7218)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7378)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1087::1.1087) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7155::4.7155) (2.1989::2.1991)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.7715::4.7715) (-0.0108::-0.0108) (2.3134::2.3134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8327::0.8327)) (IOPATH D Q (1.1104::1.1104) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8332::0.8332) (0.7478::0.7478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7702::0.7702) (0.6716::0.6716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1048::1.1048) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8537::0.8537) (0.7854::0.7854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.0987::1.0987) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8422::4.8423) (2.2494::2.2496)) (IOPATH TE_B Z () () (0.3895::0.3895) (4.9130::4.9130) (-0.0211::-0.0211) (2.3774::2.3774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7800::3.7802) (1.8215::1.8217)) (IOPATH TE_B Z () () (0.3919::0.3919) (3.8727::3.8727) (-0.0225::-0.0225) (1.9612::1.9612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8378::0.8378)) (IOPATH D Q (1.1136::1.1136) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1029::1.1029) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8717::3.8718) (1.8610::1.8613)) (IOPATH TE_B Z () () (0.3864::0.3864) (3.9582::3.9582) (-0.0194::-0.0194) (1.9959::1.9959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2294::0.2294) (0.2586::0.2586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6793::0.6793) (0.5510::0.5510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0059::1.0059) (0.8965::0.8965)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8038::1.8098)) (SETUP (negedge D) (posedge CLK) (1.4073::1.4267)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2708::5.2709) (2.4292::2.4294)) (IOPATH TE_B Z () () (0.3750::0.3750) (5.3122::5.3122) (-0.0131::-0.0131) (2.5338::2.5338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.1031::1.1031) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7215::0.7215)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.1114::1.1114) (0.7052::0.7052)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0819::4.0819) (1.9464::1.9466)) (IOPATH TE_B Z () () (0.3733::0.3733) (4.1371::4.1371) (-0.0122::-0.0122) (2.0585::2.0585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0456::1.0456) (0.8457::0.8457)) (IOPATH D Q (1.1289::1.1289) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8281::4.8282) (2.2518::2.2520)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.8936::4.8936) (-0.0195::-0.0195) (2.3783::2.3783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8289::0.8289)) (IOPATH D Q (1.1254::1.1254) (0.7155::0.7155)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2057::0.2057) (0.2336::0.2336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8700::3.8701) (1.8609::1.8611)) (IOPATH TE_B Z () () (0.3811::0.3811) (3.9448::3.9448) (-0.0165::-0.0165) (1.9862::1.9862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1666::0.1666) (0.1809::0.1809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2354::5.2355) (2.4200::2.4202)) (IOPATH TE_B Z () () (0.3835::0.3835) (5.3075::5.3075) (-0.0178::-0.0178) (2.5502::2.5503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.0920::1.0920) (0.6848::0.6848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7031::5.7033) (2.6110::2.6112)) (IOPATH TE_B Z () () (0.3699::0.3699) (5.7559::5.7559) (-0.0103::-0.0103) (2.7192::2.7192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1002::1.1002) (0.6909::0.6909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1010::1.1010) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7113::0.7113)) (SETUP (negedge D) (negedge GATE) (0.0964::0.0964)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6506::0.6506) (0.5329::0.5329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.6571::5.6571) (2.5915::2.5915)) (IOPATH TE_B Z () () (0.3000::0.3000) (5.7063::5.7063) (0.0283::0.0283) (2.6664::2.6664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6921::0.6921) (0.5692::0.5692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5518::5.5519) (2.5490::2.5492)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.6170::5.6170) (-0.0153::-0.0153) (2.6706::2.6706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1013::1.1013) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.0953::1.0953) (0.6876::0.6876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3585::0.3585) (0.3848::0.3848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4688::4.4690) (2.0990::2.0992)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.5506::4.5506) (-0.0176::-0.0176) (2.2367::2.2367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2345::0.2345) (0.2654::0.2654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1253::1.1253) (0.7148::0.7148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7278::0.7278)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6629::0.6629) (0.5765::0.5765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3047::0.3073)) (SETUP (negedge GATE) (posedge CLK) (0.4008::0.4014)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7245::0.7246) (0.6310::0.6310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5919::4.5920) (2.1522::2.1524)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.6622::4.6622) (-0.0136::-0.0136) (2.2809::2.2809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6468::0.6468) (0.5673::0.5673)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8238::0.8241) (0.7193::0.7214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1143::1.1143) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0116::1.0116) (0.8219::0.8219)) (IOPATH D Q (1.1081::1.1081) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1077::0.1077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.0965::1.0965) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6708::0.6708) (0.5951::0.5951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0337::1.0337) (0.8373::0.8373)) (IOPATH D Q (1.1217::1.1217) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6884::0.6884) (0.6100::0.6100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3391::4.3393) (2.0503::2.0505)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.4143::4.4143) (-0.0169::-0.0169) (2.1734::2.1734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0358::1.0358) (0.8388::0.8388)) (IOPATH D Q (1.1264::1.1264) (0.7097::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7218::0.7218)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0444::4.0445) (1.9299::1.9301)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.1258::4.1258) (-0.0207::-0.0207) (2.0610::2.0610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9174::3.9175) (1.8776::1.8778)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.9933::3.9933) (-0.0187::-0.0187) (2.0050::2.0050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5792::4.5794) (2.1471::2.1473)) (IOPATH TE_B Z () () (0.3875::0.3875) (4.6646::4.6646) (-0.0200::-0.0200) (2.2826::2.2826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1054::1.1054) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4956::4.4957) (2.1120::2.1122)) (IOPATH TE_B Z () () (0.3689::0.3689) (4.5477::4.5477) (-0.0097::-0.0097) (2.2226::2.2226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.0942::1.0942) (0.6873::0.6873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6180::3.6181) (1.7514::1.7516)) (IOPATH TE_B Z () () (0.3794::0.3794) (3.6939::3.6939) (-0.0155::-0.0155) (1.8744::1.8744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9225::3.9226) (1.8814::1.8816)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.9996::3.9996) (-0.0197::-0.0197) (2.0111::2.0111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5672::4.5673) (2.1384::2.1386)) (IOPATH TE_B Z () () (0.4007::0.4007) (4.6638::4.6638) (-0.0273::-0.0273) (2.2888::2.2888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1962::4.1964) (1.9953::1.9955)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.2655::4.2655) (-0.0161::-0.0161) (2.1135::2.1135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7472::4.7474) (2.2126::2.2128)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.8150::4.8150) (-0.0136::-0.0136) (2.3370::2.3370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0330::1.0330) (0.9159::0.9159)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7473::1.7527)) (SETUP (negedge D) (posedge CLK) (1.3557::1.3713)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1150::4.1151) (1.9605::1.9607)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.1804::4.1804) (-0.0143::-0.0143) (2.0789::2.0789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1851::4.1852) (1.9890::1.9892)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.2565::4.2565) (-0.0181::-0.0181) (2.1104::2.1104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1379::1.1379) (0.7249::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1192::0.1192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7167::0.7221) (0.5062::0.5184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6135::0.6135) (0.6881::0.6881)) (IOPATH B X (0.4284::0.4284) (0.5560::0.5560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2319::4.2320) (2.0105::2.0108)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.3035::4.3035) (-0.0139::-0.0139) (2.1325::2.1325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0450::1.0450) (0.8453::0.8453)) (IOPATH D Q (1.1298::1.1298) (0.7140::0.7140)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9868::5.9870) (2.7299::2.7301)) (IOPATH TE_B Z () () (0.3784::0.3784) (6.0600::6.0600) (-0.0150::-0.0150) (2.8622::2.8622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1081::1.1081) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1566::0.1566) (0.1645::0.1645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1672::0.1672) (0.1729::0.1729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1119::1.1119) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1133::1.1133) (0.7045::0.7045)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1414::1.1414) (0.7240::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9126::3.9127) (1.8745::1.8747)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.0105::4.0105) (-0.0262::-0.0262) (2.0208::2.0208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0458::1.0458) (0.8458::0.8458)) (IOPATH D Q (1.1634::1.1668) (0.7440::0.7517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6379::0.6379) (0.5618::0.5618)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6712::0.6712) (0.5818::0.5818)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2940)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1013::1.1013) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1553::5.1554) (2.3812::2.3814)) (IOPATH TE_B Z () () (0.3740::0.3740) (5.2210::5.2210) (-0.0126::-0.0126) (2.5009::2.5009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8003::4.8005) (2.2365::2.2367)) (IOPATH TE_B Z () () (0.3671::0.3671) (4.8509::4.8509) (-0.0087::-0.0087) (2.3454::2.3454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8674::0.8674) (0.7968::0.7968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2447::0.2447) (0.2731::0.2731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0460::1.0460) (0.8460::0.8460)) (IOPATH D Q (1.1381::1.1381) (0.7217::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7229::0.7229)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0204::1.0204) (0.9069::0.9069)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7499::1.7546)) (SETUP (negedge D) (posedge CLK) (1.3593::1.3715)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8193::4.8194) (2.2437::2.2439)) (IOPATH TE_B Z () () (0.3706::0.3706) (4.8776::4.8776) (-0.0107::-0.0107) (2.3596::2.3596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1029::1.1029) (0.6961::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6238::4.6238) (2.1600::2.1600)) (IOPATH TE_B Z () () (0.3046::0.3046) (4.6866::4.6866) (0.0258::0.0258) (2.2512::2.2512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1237::1.1237) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0106::4.0106) (1.9185::1.9187)) (IOPATH TE_B Z () () (0.4010::0.4010) (4.1050::4.1050) (-0.0275::-0.0275) (2.0647::2.0647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8263::0.8263)) (IOPATH D Q (1.0991::1.0991) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8185::3.8187) (1.8358::1.8360)) (IOPATH TE_B Z () () (0.3855::0.3855) (3.9069::3.9069) (-0.0189::-0.0189) (1.9713::1.9713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6154::0.6154) (0.5615::0.5615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5498::0.5498) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3638::5.3640) (2.4659::2.4662)) (IOPATH TE_B Z () () (0.3815::0.3815) (5.4355::5.4355) (-0.0167::-0.0167) (2.5906::2.5906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3282::5.3283) (2.4571::2.4573)) (IOPATH TE_B Z () () (0.3830::0.3830) (5.3919::5.3919) (-0.0175::-0.0175) (2.5777::2.5777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8360::0.8360)) (IOPATH D Q (1.1085::1.1085) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8788::0.8790) (0.8114::0.8114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6818::4.6819) (2.1896::2.1898)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.7511::4.7511) (-0.0138::-0.0138) (2.3186::2.3186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3994::5.3995) (2.4941::2.4945)) (IOPATH TE_B Z () () (0.4762::0.4762) (5.4859::5.4859) (-0.0705::-0.0705) (2.6776::2.6776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6028::4.6029) (2.1559::2.1561)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.6879::4.6879) (-0.0196::-0.0196) (2.2922::2.2922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6311::0.6311) (0.7071::0.7073)) (IOPATH B X (0.4366::0.4366) (0.5651::0.5651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1023::1.1023) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1341::1.1370) (0.7228::0.7287)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7403)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1197)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8315::0.8315)) (IOPATH D Q (1.1219::1.1219) (0.7069::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8442::0.8442) (0.7931::0.7931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1125::1.1125) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4871::5.4872) (2.5238::2.5240)) (IOPATH TE_B Z () () (0.3948::0.3948) (5.5674::5.5674) (-0.0241::-0.0241) (2.6611::2.6611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6504::0.6504) (0.5692::0.5692)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1261::1.1261) (0.7108::0.7150)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1583::1.1583) (0.7377::0.7412)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0966::1.0966) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0936::1.0936) (0.8767::0.8767)) (IOPATH D Q (1.1736::1.1736) (0.7400::0.7400)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0974::1.0974) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8790::0.8790) (0.8130::0.8130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2887::4.2889) (2.0335::2.0337)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.3737::4.3737) (-0.0176::-0.0176) (2.1674::2.1674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2051::0.2051) (0.2311::0.2311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7657::3.7658) (1.8161::1.8163)) (IOPATH TE_B Z () () (0.3910::0.3910) (3.8623::3.8623) (-0.0220::-0.0220) (1.9591::1.9591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1362::1.1362) (0.7178::0.7218)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3133::5.3133) (2.4489::2.4491)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.3739::5.3739) (-0.0170::-0.0170) (2.5680::2.5680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2157::4.2159) (2.0027::2.0029)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.3119::4.3119) (-0.0235::-0.0235) (2.1471::2.1471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8353::4.8355) (2.2482::2.2484)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.9101::4.9101) (-0.0149::-0.0149) (2.3730::2.3730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0085::1.0085) (0.8984::0.8984)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7561::1.7626)) (SETUP (negedge D) (posedge CLK) (1.3647::1.3853)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4106::4.4107) (2.0843::2.0845)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.4840::4.4840) (-0.0176::-0.0176) (2.2080::2.2080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7790::4.7790) (2.2284::2.2286)) (IOPATH TE_B Z () () (0.3940::0.3940) (4.8532::4.8532) (-0.0236::-0.0236) (2.3623::2.3623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6986::4.6986) (2.1955::2.1957)) (IOPATH TE_B Z () () (0.4043::0.4043) (4.7800::4.7800) (-0.0293::-0.0293) (2.3359::2.3359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5726::0.5726) (0.5287::0.5308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1215::1.1215) (0.7133::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8344::3.8345) (1.8444::1.8446)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.9129::3.9129) (-0.0153::-0.0153) (1.9710::1.9710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1088::1.1088) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8835::4.8836) (2.2693::2.2695)) (IOPATH TE_B Z () () (0.3686::0.3686) (4.9349::4.9349) (-0.0096::-0.0096) (2.3791::2.3791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1900::4.1901) (1.9908::1.9910)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.2712::4.2712) (-0.0157::-0.0157) (2.1202::2.1202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7917::4.7919) (2.2332::2.2334)) (IOPATH TE_B Z () () (0.3702::0.3702) (4.8608::4.8608) (-0.0105::-0.0105) (2.3588::2.3588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3335::4.3337) (2.0446::2.0448)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.4006::4.4006) (-0.0124::-0.0124) (2.1595::2.1595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0909::1.0909) (0.8751::0.8751)) (IOPATH D Q (1.1719::1.1719) (0.7397::0.7397)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1337::1.1337) (0.7209::0.7209)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1694::1.1758) (0.7517::0.7629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7621)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1378)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0337::1.0337) (0.8373::0.8373)) (IOPATH D Q (1.1168::1.1168) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0429::1.0429) (0.8438::0.8438)) (IOPATH D Q (1.1244::1.1244) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1247::1.1247) (0.7151::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1113::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1305::1.1305) (0.7172::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1132::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1026::1.1026) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1522::1.1522) (0.7310::0.7352)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7445::0.7445)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8655::3.8656) (1.8529::1.8531)) (IOPATH TE_B Z () () (0.3699::0.3699) (3.9375::3.9375) (-0.0103::-0.0103) (1.9716::1.9716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8518::4.8519) (2.2572::2.2574)) (IOPATH TE_B Z () () (0.3622::0.3622) (4.9052::4.9052) (-0.0060::-0.0060) (2.3674::2.3674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1146::1.1146) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7228::0.7228)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1149::1.1149) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1326::1.1326) (0.7201::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1844::0.1844) (0.2067::0.2067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2406::4.2408) (2.0088::2.0090)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.3393::4.3393) (-0.0262::-0.0262) (2.1568::2.1568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7178::0.7178) (0.6123::0.6123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6561::4.6562) (2.1793::2.1795)) (IOPATH TE_B Z () () (0.3753::0.3753) (4.7087::4.7087) (-0.0133::-0.0133) (2.2942::2.2942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4728::0.4732) (0.4169::0.4216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9377::3.9378) (1.8909::1.8912)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.9704::3.9704) (-0.0172::-0.0172) (1.9951::1.9951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1030::1.1030) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7246::0.7247) (0.5775::0.5822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6626::4.6626) (2.1762::2.1762)) (IOPATH TE_B Z () () (0.3030::0.3031) (4.7215::4.7219) (0.0267::0.0266) (2.2635::2.2639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1879::0.1879) (0.2140::0.2140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7781::0.7784) (0.6028::0.6067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8289::0.8289)) (IOPATH D Q (1.1265::1.1265) (0.7135::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9126::4.9127) (2.2846::2.2847)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.9662::4.9662) (-0.0196::-0.0196) (2.4046::2.4046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8485::5.8487) (2.6765::2.6768)) (IOPATH TE_B Z () () (0.4023::0.4023) (5.8875::5.8875) (-0.0282::-0.0282) (2.7995::2.7995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5686::4.5688) (2.1511::2.1515)) (IOPATH TE_B Z () () (0.4153::0.4153) (4.6059::4.6059) (-0.0354::-0.0354) (2.2722::2.2722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1013::1.1013) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1157::5.1158) (2.3727::2.3730)) (IOPATH TE_B Z () () (0.3993::0.3993) (5.1556::5.1556) (-0.0265::-0.0265) (2.4932::2.4932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2627::5.2627) (2.4291::2.4293)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.3267::5.3267) (-0.0178::-0.0178) (2.5506::2.5506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6836::0.6836) (0.5780::0.5780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6845::0.6845) (0.5895::0.5895)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7217::5.7218) (2.6131::2.6133)) (IOPATH TE_B Z () () (0.3855::0.3855) (5.7889::5.7889) (-0.0189::-0.0189) (2.7401::2.7401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0447::1.0447) (0.8450::0.8450)) (IOPATH D Q (1.1277::1.1277) (0.7132::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1133::1.1133) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7260::0.7260)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6999::0.7002) (0.6201::0.6238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8381::0.8382) (0.7837::0.7837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8273::0.8273)) (IOPATH D Q (1.1344::1.1372) (0.7233::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7402)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.0931::1.0931) (0.6863::0.6863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1415::1.1415) (0.7238::0.7302)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7484::0.7484)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6854::0.6854) (0.5802::0.5802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1192::1.1192) (0.7066::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.0883::1.0883) (0.6829::0.6829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (1.6469::1.6469) (0.9000::0.9000)) (IOPATH A Y (1.8186::1.8186) (0.8780::0.8780)) (IOPATH B Y (1.8129::1.8129) (0.8952::0.8952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0366::4.0366) (1.9286::1.9288)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.1096::4.1096) (-0.0234::-0.0234) (2.0589::2.0589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (1.5527::1.5527) (1.5049::1.5049)) (IOPATH C X (1.2796::1.2796) (1.2424::1.2424)) (IOPATH A_N X (1.6656::1.6656) (1.4459::1.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (1.8090::1.8090) (1.6750::1.6750)) (IOPATH C X (1.5060::1.5060) (1.3760::1.3760)) (IOPATH A_N X (1.8724::1.8724) (1.5573::1.5573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1769::4.1771) (1.9869::1.9871)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.2428::4.2428) (-0.0139::-0.0139) (2.1021::2.1021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0389::1.0389) (0.8410::0.8410)) (IOPATH D Q (1.1150::1.1150) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7119::0.7119)) (SETUP (negedge D) (negedge GATE) (0.0968::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1334::1.1334) (0.7214::0.7214)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (1.7608::1.7608) (1.5443::1.5443)) (IOPATH B X (1.7195::1.7195) (1.6031::1.6031)) (IOPATH C X (1.4386::1.4386) (1.3413::1.3414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2615::0.2615) (0.2991::0.2991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6803::4.6803) (2.1882::2.1884)) (IOPATH TE_B Z () () (0.3913::0.3913) (4.7467::4.7467) (-0.0221::-0.0221) (2.3144::2.3144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8729::3.8729) (1.8599::1.8601)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.9531::3.9531) (-0.0187::-0.0187) (1.9905::1.9905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0666::4.0666) (1.9406::1.9408)) (IOPATH TE_B Z () () (0.3964::0.3964) (4.1554::4.1554) (-0.0249::-0.0249) (2.0808::2.0808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9693::4.9694) (2.3103::2.3105)) (IOPATH TE_B Z () () (0.3932::0.3932) (5.0446::5.0446) (-0.0232::-0.0232) (2.4460::2.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1124::1.1124) (0.7052::0.7052)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5070::5.5072) (2.5300::2.5302)) (IOPATH TE_B Z () () (0.3827::0.3827) (5.5728::5.5728) (-0.0173::-0.0173) (2.6535::2.6535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1148::1.1148) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0554::1.0554) (0.8525::0.8525)) (IOPATH D Q (1.1361::1.1361) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1620::4.1622) (1.9804::1.9807)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.2461::4.2461) (-0.0143::-0.0143) (2.1118::2.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0842::5.0844) (2.3537::2.3539)) (IOPATH TE_B Z () () (0.3822::0.3822) (5.1571::5.1571) (-0.0171::-0.0171) (2.4790::2.4790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6065::4.6067) (2.1575::2.1577)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.6849::4.6849) (-0.0157::-0.0157) (2.2925::2.2925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7826::3.7827) (1.8244::1.8246)) (IOPATH TE_B Z () () (0.3920::0.3920) (3.8564::3.8564) (-0.0225::-0.0225) (1.9527::1.9527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1611::4.1612) (1.9791::1.9794)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.2257::4.2257) (-0.0115::-0.0115) (2.0931::2.0931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9124::3.9126) (1.8767::1.8769)) (IOPATH TE_B Z () () (0.3897::0.3897) (4.0064::4.0064) (-0.0212::-0.0212) (2.0172::2.0172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6565::0.6565) (0.5728::0.5728)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1028::1.1028) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6076::0.6076) (0.6838::0.6839)) (IOPATH B X (0.4238::0.4238) (0.5527::0.5527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0502::1.0502) (0.8488::0.8488)) (IOPATH D Q (1.1326::1.1326) (0.7153::0.7153)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0834::1.0834) (0.8704::0.8704)) (IOPATH D Q (1.1656::1.1656) (0.7352::0.7352)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4687::0.4687) (0.5437::0.5437)) (IOPATH B X (0.4568::0.4568) (0.5892::0.5892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4955::0.4955) (0.5693::0.5694)) (IOPATH B X (0.4567::0.4567) (0.5873::0.5873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.0937::1.0937) (0.6865::0.6865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6117::1.6117) (1.1846::1.1846)) (IOPATH D Q (1.6966::1.6966) (1.0533::1.0533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8355::0.8355)) (IOPATH D Q (1.1186::1.1186) (0.7072::0.7072)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3122::4.3123) (2.0375::2.0377)) (IOPATH TE_B Z () () (0.3821::0.3821) (4.3879::4.3879) (-0.0170::-0.0170) (2.1649::2.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0591::5.0592) (2.3426::2.3428)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.1287::5.1287) (-0.0168::-0.0168) (2.4667::2.4667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1103::1.1103) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0975::1.0975) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0521::1.0521) (0.8502::0.8502)) (IOPATH D Q (1.1371::1.1371) (0.7191::0.7191)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0035::5.0036) (2.3210::2.3212)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.0743::5.0743) (-0.0153::-0.0153) (2.4453::2.4453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1215::1.1215) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5946::0.5946) (0.5432::0.5432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1482::0.1482) (0.1514::0.1514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7128::3.7128) (1.7933::1.7935)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.7889::3.7889) (-0.0208::-0.0208) (1.9213::1.9213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0092::4.0094) (1.9167::1.9169)) (IOPATH TE_B Z () () (0.3732::0.3732) (4.0772::4.0772) (-0.0121::-0.0121) (2.0317::2.0317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6841::4.6842) (2.1896::2.1898)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.7509::4.7509) (-0.0160::-0.0160) (2.3155::2.3155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.0903::1.0903) (0.6849::0.6849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9073::0.9076) (0.7892::0.7930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6517::0.6517) (0.5703::0.5703)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1148::1.1148) (0.8898::0.8898)) (IOPATH D Q (1.1944::1.1944) (0.7533::0.7533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6585::0.6588) (0.5822::0.5844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2126::6.2127) (2.8228::2.8230)) (IOPATH TE_B Z () () (0.3854::0.3854) (6.2835::6.2835) (-0.0189::-0.0189) (2.9553::2.9553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0419::1.0419) (0.8431::0.8431)) (IOPATH D Q (1.1271::1.1271) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1014::1.1014) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6033::4.6034) (2.1563::2.1565)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.6923::4.6923) (-0.0223::-0.0223) (2.2965::2.2965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7134::4.7135) (2.2016::2.2018)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.7923::4.7923) (-0.0166::-0.0166) (2.3327::2.3327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1027::1.1027) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1041::1.1041) (0.6958::0.6958)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5713::0.5713) (0.6472::0.6472)) (IOPATH B X (0.4218::0.4218) (0.5506::0.5506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8307::0.8307) (0.7675::0.7675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3791::4.3792) (2.0704::2.0706)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.4468::4.4468) (-0.0110::-0.0110) (2.1893::2.1893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1306::1.1306) (0.7188::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7374::0.7374)) (SETUP (negedge D) (negedge GATE) (0.1151::0.1151)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8056::5.8056) (2.6563::2.6565)) (IOPATH TE_B Z () () (0.3768::0.3768) (5.8512::5.8512) (-0.0141::-0.0141) (2.7663::2.7663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9805::3.9807) (1.9032::1.9034)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.0677::4.0677) (-0.0192::-0.0192) (2.0366::2.0366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0350::1.0350) (0.8382::0.8382)) (IOPATH D Q (1.1243::1.1243) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4162::0.4163) (0.4903::0.4903)) (IOPATH B X (0.4831::0.4831) (0.6179::0.6179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1098::1.1098) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.2825::1.2826) (1.1303::1.1303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1392::1.1421) (0.7286::0.7353)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1248)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1256::1.1256) (0.7133::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1413::0.1413) (0.1429::0.1429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1351::1.1351) (0.7258::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0997::1.0997) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0379::1.0379) (0.8403::0.8403)) (IOPATH D Q (1.1222::1.1222) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3084::4.3086) (2.0382::2.0384)) (IOPATH TE_B Z () () (0.3665::0.3665) (4.3641::4.3641) (-0.0084::-0.0084) (2.1418::2.1418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4763::5.4764) (2.5159::2.5161)) (IOPATH TE_B Z () () (0.3736::0.3736) (5.5466::5.5466) (-0.0124::-0.0124) (2.6395::2.6395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6068::4.6070) (2.1581::2.1583)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.6898::4.6898) (-0.0182::-0.0182) (2.2908::2.2908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8348::4.8349) (2.2531::2.2533)) (IOPATH TE_B Z () () (0.3913::0.3913) (4.9127::4.9127) (-0.0221::-0.0221) (2.3838::2.3838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2825::5.2827) (2.4352::2.4354)) (IOPATH TE_B Z () () (0.3886::0.3886) (5.3601::5.3601) (-0.0206::-0.0206) (2.5653::2.5653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0358::1.0358) (0.8388::0.8388)) (IOPATH D Q (1.1357::1.1357) (0.7170::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4324::4.4326) (2.0812::2.0814)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.5021::4.5021) (-0.0131::-0.0131) (2.2054::2.2054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8467::3.8468) (1.8489::1.8491)) (IOPATH TE_B Z () () (0.3807::0.3807) (3.9219::3.9219) (-0.0162::-0.0162) (1.9746::1.9746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4647::5.4648) (2.5144::2.5146)) (IOPATH TE_B Z () () (0.3768::0.3768) (5.5319::5.5319) (-0.0141::-0.0141) (2.6386::2.6386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8657::3.8658) (1.8565::1.8567)) (IOPATH TE_B Z () () (0.3674::0.3674) (3.9369::3.9369) (-0.0089::-0.0089) (1.9741::1.9741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0420::1.0420) (0.8432::0.8432)) (IOPATH D Q (1.1284::1.1284) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5840::5.5840) (2.5542::2.5544)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.6408::5.6408) (-0.0171::-0.0171) (2.6717::2.6717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8759::3.8760) (1.8613::1.8615)) (IOPATH TE_B Z () () (0.3888::0.3888) (3.9583::3.9583) (-0.0207::-0.0207) (1.9951::1.9951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4711::0.4711) (0.5428::0.5428)) (IOPATH B X (0.4413::0.4413) (0.5673::0.5673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5989::0.5989) (0.5352::0.5352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1478::1.1478) (0.7292::0.7336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7509::0.7509)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1244)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1268::1.1268) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6971::0.6971) (0.6157::0.6157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1391::1.1391) (0.9049::0.9049)) (IOPATH D Q (1.2221::1.2221) (0.7705::0.7705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8388::5.8390) (2.6658::2.6660)) (IOPATH TE_B Z () () (0.3899::0.3899) (5.9108::5.9108) (-0.0213::-0.0213) (2.7946::2.7946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2076::4.2077) (1.9970::1.9972)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.2949::4.2949) (-0.0227::-0.0227) (2.1359::2.1359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0375::1.0375) (0.8400::0.8400)) (IOPATH D Q (1.1784::1.1784) (0.7523::0.7548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7558::0.7558)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1273)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0510::1.0510) (0.8494::0.8494)) (IOPATH D Q (1.2023::1.2023) (0.7682::0.7709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1249::1.1249) (0.7101::0.7153)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1359::1.1359) (0.7245::0.7245)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7140::4.7141) (2.2024::2.2026)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.7742::4.7742) (-0.0098::-0.0098) (2.3221::2.3221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6739::0.6739) (0.5833::0.5833)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2957::0.2981)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3961)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5177::0.5177) (0.4701::0.4701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5257::4.5258) (2.1250::2.1252)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.5853::4.5853) (-0.0158::-0.0158) (2.2439::2.2439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9900::3.9902) (1.9077::1.9079)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.0716::4.0716) (-0.0162::-0.0162) (2.0368::2.0368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1217::1.1217) (0.7144::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1142::0.1142)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8036::4.8037) (2.2407::2.2410)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.8504::4.8504) (-0.0266::-0.0266) (2.3595::2.3595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7349::4.7349) (2.2131::2.2133)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.8066::4.8066) (-0.0209::-0.0209) (2.3432::2.3432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1280::1.1280) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.0959::1.0959) (0.6893::0.6893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8047::3.8049) (1.8286::1.8288)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.8911::3.8911) (-0.0173::-0.0173) (1.9605::1.9605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8392::3.8393) (1.8456::1.8458)) (IOPATH TE_B Z () () (0.3828::0.3828) (3.9154::3.9154) (-0.0174::-0.0174) (1.9693::1.9693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2220::0.2220) (0.2507::0.2507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1314::1.1314) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0840::1.0840) (0.8708::0.8708)) (IOPATH D Q (1.1684::1.1684) (0.7378::0.7378)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4912::0.4912) (0.5661::0.5661)) (IOPATH B X (0.4184::0.4184) (0.5468::0.5468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8227::0.8227)) (IOPATH D Q (1.0954::1.0954) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1138::1.1138) (0.7052::0.7052)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7292::0.7292)) (SETUP (negedge D) (negedge GATE) (0.1094::0.1094)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8820::4.8822) (2.2713::2.2715)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.9653::4.9653) (-0.0176::-0.0176) (2.4052::2.4052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7206::5.7208) (2.6195::2.6197)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.7913::5.7913) (-0.0177::-0.0177) (2.7491::2.7491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1685::1.1685) (0.7446::0.7485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7651::0.7651)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1338)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1113::1.1113) (0.6987::0.6987)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6819::4.6820) (2.1860::2.1862)) (IOPATH TE_B Z () () (0.3937::0.3937) (4.7733::4.7733) (-0.0235::-0.0235) (2.3283::2.3283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4704::0.4704) (0.5445::0.5446)) (IOPATH B X (0.4183::0.4183) (0.5453::0.5453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0398::1.0398) (0.8416::0.8416)) (IOPATH D Q (1.1666::1.1666) (0.7409::0.7456)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7463::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1211)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1189::1.1189) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1254::1.1254) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6020::0.6020) (0.5482::0.5482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1156::1.1156) (0.7051::0.7051)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0928::1.0928) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.2510::1.2510) (1.0687::1.0687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6341::0.6341) (0.5598::0.5598)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2915::0.2932)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8234::0.8234)) (IOPATH D Q (1.0948::1.0948) (0.6869::0.6869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1721::0.1721) (0.1884::0.1884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6365::0.6378) (0.5584::0.5658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8323::0.8323)) (IOPATH D Q (1.1392::1.1421) (0.7262::0.7327)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8338::0.8338)) (IOPATH D Q (1.1293::1.1293) (0.7125::0.7155)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2404::0.2404) (0.2757::0.2757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6894::0.6894) (0.5925::0.5925)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.1313::1.1313) (0.7191::0.7191)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1169::0.1169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2200::5.2200) (2.4143::2.4144)) (IOPATH TE_B Z () () (0.3706::0.3706) (5.2576::5.2576) (-0.0107::-0.0107) (2.5138::2.5138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1004::1.1004) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2667::4.2668) (2.0237::2.0239)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.3341::4.3341) (-0.0127::-0.0127) (2.1410::2.1410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2607::5.2608) (2.4281::2.4283)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.3278::5.3278) (-0.0169::-0.0169) (2.5510::2.5510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6676::0.6676) (0.5796::0.5796)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2942::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6198::0.6198) (0.5585::0.5585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2286::5.2287) (2.4199::2.4201)) (IOPATH TE_B Z () () (0.4242::0.4242) (5.3102::5.3102) (-0.0403::-0.0403) (2.5745::2.5745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.2188::1.2188) (0.9541::0.9541)) (IOPATH D Q (1.3113::1.3113) (0.8306::0.8306)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1137::1.1137) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7850::4.7852) (2.2326::2.2328)) (IOPATH TE_B Z () () (0.3787::0.3787) (4.8612::4.8612) (-0.0151::-0.0151) (2.3598::2.3598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0725::4.0725) (1.9423::1.9424)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.1396::4.1396) (-0.0156::-0.0156) (2.0629::2.0629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8146::0.8147) (0.7467::0.7467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6739::0.6739) (0.5618::0.5618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2188::5.2189) (2.4148::2.4150)) (IOPATH TE_B Z () () (0.4159::0.4159) (5.2892::5.2892) (-0.0357::-0.0357) (2.5594::2.5594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6772::0.6772) (0.7497::0.7498)) (IOPATH B X (0.4591::0.4591) (0.5863::0.5863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2040::4.2041) (1.9972::1.9975)) (IOPATH TE_B Z () () (0.4077::0.4077) (4.3103::4.3103) (-0.0311::-0.0311) (2.1531::2.1531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7665::3.7666) (1.8137::1.8139)) (IOPATH TE_B Z () () (0.3910::0.3910) (3.8612::3.8612) (-0.0220::-0.0220) (1.9543::1.9544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0096::1.0096) (0.8205::0.8205)) (IOPATH D Q (1.1046::1.1046) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1045::1.1045) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1142::1.1142) (0.7028::0.7050)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7305::0.7305)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9972::4.9974) (2.3187::2.3189)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.0632::5.0632) (-0.0168::-0.0168) (2.4366::2.4366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5646::0.5646) (0.5251::0.5251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3887::4.3887) (2.0726::2.0728)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.4589::4.4589) (-0.0177::-0.0177) (2.1968::2.1968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1415::4.1416) (1.9715::1.9717)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.2194::4.2194) (-0.0171::-0.0171) (2.1000::2.1000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1019::1.1019) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1103::1.1103) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1216::1.1216) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1228::1.1228) (0.7109::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8822::5.8822) (2.6808::2.6810)) (IOPATH TE_B Z () () (0.3849::0.3849) (5.9465::5.9465) (-0.0185::-0.0185) (2.8071::2.8071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.0984::1.0984) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1541::1.1541) (0.7321::0.7408)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7552::0.7552)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1287)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7482::0.7482) (0.6760::0.6760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6727::0.6727) (0.5828::0.5828)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0741::1.0741) (0.8647::0.8647)) (IOPATH D Q (1.1608::1.1608) (0.7348::0.7348)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1489::1.1497) (0.7365::0.7379)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7542)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1282)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6776::0.6776) (0.5853::0.5853)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6188::0.6188) (0.5601::0.5601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5179::0.5179) (0.4697::0.4697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1350::1.1350) (0.7247::0.7247)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7403::0.7403)) (SETUP (negedge D) (negedge GATE) (0.1183::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8372::0.8372)) (IOPATH D Q (1.1296::1.1296) (0.7165::0.7165)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1801::5.1802) (2.3961::2.3963)) (IOPATH TE_B Z () () (0.3953::0.3953) (5.2576::5.2576) (-0.0243::-0.0243) (2.5300::2.5300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1682::0.1682) (0.1828::0.1828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0346::1.0346) (0.8380::0.8380)) (IOPATH D Q (1.1204::1.1204) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8905::4.8905) (2.2746::2.2747)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.9554::4.9554) (-0.0181::-0.0181) (2.3993::2.3993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7214::0.7214) (0.6269::0.6269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7807::3.7808) (1.8207::1.8209)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.8601::3.8601) (-0.0152::-0.0152) (1.9479::1.9479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3843::4.3844) (2.0657::2.0659)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.4660::4.4660) (-0.0193::-0.0193) (2.1968::2.1968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7423::3.7423) (1.8077::1.8079)) (IOPATH TE_B Z () () (0.3989::0.3989) (3.8312::3.8312) (-0.0263::-0.0263) (1.9477::1.9477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1430::4.1431) (1.9740::1.9742)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.2167::4.2167) (-0.0181::-0.0181) (2.0986::2.0986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1261::1.1261) (0.7170::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4892::4.4894) (2.1077::2.1079)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.5592::4.5592) (-0.0172::-0.0172) (2.2330::2.2330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8599::4.8599) (2.2636::2.2638)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.9215::4.9215) (-0.0179::-0.0179) (2.3824::2.3824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7481::0.7487) (0.6542::0.6614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3276::4.3277) (2.0444::2.0446)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.4056::4.4056) (-0.0141::-0.0141) (2.1734::2.1734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1342::1.1342) (0.7171::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6550::0.6550) (0.5719::0.5719)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1683::0.1683) (0.1829::0.1829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6795::4.6795) (2.1901::2.1903)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.7556::4.7556) (-0.0218::-0.0218) (2.3236::2.3236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5399::0.5399) (0.5006::0.5006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.0977::1.0977) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5023::0.5026) (0.4558::0.4595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1003::1.1003) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.3556::1.3556) (1.1592::1.1592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7278::4.7279) (2.2068::2.2070)) (IOPATH TE_B Z () () (0.3695::0.3695) (4.7868::4.7868) (-0.0101::-0.0101) (2.3214::2.3214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6442::0.6442) (0.5658::0.5658)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8306::0.8306)) (IOPATH D Q (1.1118::1.1118) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8924::4.8925) (2.2744::2.2746)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.9588::4.9588) (-0.0156::-0.0156) (2.3939::2.3939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6650::0.6650) (0.5778::0.5778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2935)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5440::0.5440) (0.5046::0.5046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2358::0.2358) (0.2706::0.2706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0915::1.0915) (0.6853::0.6853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2170::0.2170) (0.2443::0.2443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.0982::1.0982) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8388::4.8389) (2.2513::2.2515)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.9090::4.9090) (-0.0153::-0.0153) (2.3732::2.3732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1448::1.1448) (0.7245::0.7293)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7396::0.7396)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1497::1.1552) (0.7371::0.7471)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0806::1.0806) (0.8687::0.8687)) (IOPATH D Q (1.1712::1.1712) (0.7422::0.7422)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7219::0.7219)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6603::0.6603) (0.5750::0.5750)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0708::4.0709) (1.9415::1.9417)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.1444::4.1444) (-0.0156::-0.0156) (2.0664::2.0664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8276::4.8276) (2.2515::2.2517)) (IOPATH TE_B Z () () (0.3996::0.3996) (4.9080::4.9080) (-0.0267::-0.0267) (2.3932::2.3932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8696::3.8696) (1.8605::1.8607)) (IOPATH TE_B Z () () (0.3961::0.3961) (3.9583::3.9583) (-0.0247::-0.0247) (2.0001::2.0001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0357::1.0357) (0.8387::0.8387)) (IOPATH D Q (1.1148::1.1148) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2365::5.2365) (2.4201::2.4203)) (IOPATH TE_B Z () () (0.3942::0.3942) (5.3171::5.3171) (-0.0237::-0.0237) (2.5602::2.5602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7805::4.7806) (2.2259::2.2261)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.8480::4.8480) (-0.0168::-0.0168) (2.3461::2.3461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8402::0.8403) (0.7684::0.7684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1432::1.1461) (0.7305::0.7374)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7442)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9877::5.9879) (2.7301::2.7303)) (IOPATH TE_B Z () () (0.3806::0.3806) (6.0555::6.0555) (-0.0162::-0.0162) (2.8575::2.8575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1325::1.1325) (0.7207::0.7207)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9805::3.9806) (1.9018::1.9020)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.0574::4.0574) (-0.0138::-0.0138) (2.0269::2.0269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7166::3.7166) (1.7972::1.7974)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.7930::3.7930) (-0.0184::-0.0184) (1.9245::1.9245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7843::4.7844) (2.2318::2.2320)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.8703::4.8703) (-0.0193::-0.0193) (2.3692::2.3692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0098::1.0098) (0.8207::0.8207)) (IOPATH D Q (1.1180::1.1180) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.0998::1.0998) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1424::1.1456) (0.7286::0.7353)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0516::4.0518) (1.9346::1.9348)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.1207::4.1207) (-0.0113::-0.0113) (2.0515::2.0515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2963::6.2965) (2.8533::2.8535)) (IOPATH TE_B Z () () (0.3932::0.3932) (6.3766::6.3766) (-0.0231::-0.0231) (2.9921::2.9921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0359::1.0359) (0.8389::0.8389)) (IOPATH D Q (1.1324::1.1324) (0.7142::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1122::1.1122) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6336::0.6336) (0.5592::0.5592)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0523::1.0523) (0.8503::0.8503)) (IOPATH D Q (1.1868::1.1909) (0.7629::0.7708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7543)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0435::1.0435) (0.8442::0.8442)) (IOPATH D Q (1.1701::1.1701) (0.7517::0.7517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1444::1.1444) (0.7238::0.7290)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7381::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1158)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8227::0.8227)) (IOPATH D Q (1.1375::1.1375) (0.7274::0.7274)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1214::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1749::0.1749) (0.1796::0.1796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0418::1.0418) (0.8430::0.8430)) (IOPATH D Q (1.1260::1.1260) (0.7117::0.7117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7434::4.7435) (2.2094::2.2096)) (IOPATH TE_B Z () () (0.4037::0.4037) (4.8417::4.8417) (-0.0289::-0.0289) (2.3591::2.3591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0436::1.0436) (0.8442::0.8442)) (IOPATH D Q (1.1244::1.1244) (0.7081::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8211::3.8213) (1.8344::1.8346)) (IOPATH TE_B Z () () (0.3907::0.3907) (3.9110::3.9110) (-0.0218::-0.0218) (1.9719::1.9719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1074::4.1075) (1.9544::1.9546)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.1742::4.1742) (-0.0126::-0.0126) (2.0718::2.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1851::4.1852) (1.9878::1.9880)) (IOPATH TE_B Z () () (0.3659::0.3659) (4.2360::4.2360) (-0.0081::-0.0081) (2.0888::2.0888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2458::0.2458) (0.2829::0.2829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2347::4.2348) (2.0122::2.0124)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.3122::4.3122) (-0.0195::-0.0195) (2.1415::2.1415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8178::3.8180) (1.8333::1.8335)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.8945::3.8945) (-0.0153::-0.0153) (1.9578::1.9578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3876::0.3876) (0.4066::0.4066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5393::4.5394) (2.1294::2.1296)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.6266::4.6266) (-0.0201::-0.0201) (2.2686::2.2686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7256::4.7256) (2.2025::2.2025)) (IOPATH TE_B Z () () (0.3037::0.3037) (4.7761::4.7761) (0.0263::0.0263) (2.2774::2.2774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1187::1.1187) (0.7114::0.7114)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3287::5.3288) (2.4570::2.4572)) (IOPATH TE_B Z () () (0.3813::0.3813) (5.3940::5.3940) (-0.0166::-0.0166) (2.5799::2.5799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1422::1.1422) (0.7234::0.7301)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1101::1.1101) (0.6976::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0371::1.0371) (0.8397::0.8397)) (IOPATH D Q (1.1295::1.1295) (0.7163::0.7163)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1060::0.1060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7777::4.7779) (2.2286::2.2288)) (IOPATH TE_B Z () () (0.3994::0.3995) (4.8804::4.8804) (-0.0266::-0.0266) (2.3823::2.3823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8252::0.8252)) (IOPATH D Q (1.1537::1.1537) (0.7352::0.7358)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7534::0.7534)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1247)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1107::1.1107) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0624::1.0624) (0.8575::0.8575)) (IOPATH D Q (1.1522::1.1522) (0.7292::0.7292)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7944::3.7946) (1.8253::1.8256)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.8809::3.8809) (-0.0184::-0.0184) (1.9587::1.9587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1678::1.1678) (0.7441::0.7477)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7647::0.7647)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1333)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6122::4.6123) (2.1593::2.1595)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.6718::4.6718) (-0.0182::-0.0182) (2.2832::2.2832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0876::1.0876) (0.8730::0.8730)) (IOPATH D Q (1.1920::1.1920) (0.7572::0.7572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0166::4.0166) (1.9198::1.9200)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.0825::4.0825) (-0.0181::-0.0181) (2.0407::2.0407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2596::5.2597) (2.4265::2.4267)) (IOPATH TE_B Z () () (0.3691::0.3691) (5.3135::5.3135) (-0.0099::-0.0099) (2.5364::2.5364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0612::1.0612) (0.8566::0.8566)) (IOPATH D Q (1.1451::1.1451) (0.7233::0.7233)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7938::4.7940) (2.2327::2.2329)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.8693::4.8693) (-0.0182::-0.0182) (2.3583::2.3583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0419::1.0419) (0.8431::0.8431)) (IOPATH D Q (1.1281::1.1281) (0.7117::0.7117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7702::4.7703) (2.2259::2.2261)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.8364::4.8364) (-0.0127::-0.0127) (2.3518::2.3518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5903::0.5903) (0.5410::0.5410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1917::0.1917) (0.2148::0.2148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3591::5.3593) (2.4618::2.4620)) (IOPATH TE_B Z () () (0.3725::0.3725) (5.4218::5.4218) (-0.0117::-0.0117) (2.5766::2.5766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1035::1.1035) (0.8829::0.8829)) (IOPATH D Q (1.1931::1.1931) (0.7561::0.7561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6834::4.6835) (2.1883::2.1885)) (IOPATH TE_B Z () () (0.3726::0.3726) (4.7450::4.7450) (-0.0118::-0.0118) (2.3112::2.3112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6985::5.6987) (2.6824::2.6826)) (IOPATH TE_B Z () () (0.8152::0.8152) (5.9744::5.9744) (-0.3239::-0.3239) (3.0588::3.0588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6373::3.6375) (1.7618::1.7620)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.7273::3.7273) (-0.0189::-0.0189) (1.8976::1.8976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0831::1.0831) (0.6782::0.6782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2833::5.2834) (2.4404::2.4406)) (IOPATH TE_B Z () () (0.5700::0.5700) (5.5503::5.5503) (-0.1406::-0.1406) (2.7866::2.7866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6974::0.6974) (0.6096::0.6096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8119::4.8120) (2.2428::2.2430)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.8915::4.8915) (-0.0182::-0.0182) (2.3761::2.3761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1454::1.1454) (0.7283::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4554::4.4555) (2.1022::2.1024)) (IOPATH TE_B Z () () (0.3872::0.3872) (4.5135::4.5135) (-0.0198::-0.0198) (2.2225::2.2225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1174::1.1174) (0.7081::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1466::4.1467) (1.9744::1.9746)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.2229::4.2229) (-0.0113::-0.0113) (2.0976::2.0976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6713::4.6715) (2.1837::2.1839)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.7650::4.7650) (-0.0223::-0.0223) (2.3286::2.3286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9923::5.9925) (2.7271::2.7273)) (IOPATH TE_B Z () () (0.3771::0.3771) (6.0595::6.0595) (-0.0143::-0.0143) (2.8511::2.8511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8793::0.8793) (0.7642::0.7642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6046::0.6045) (0.6808::0.6808)) (IOPATH B X (0.4102::0.4102) (0.5379::0.5379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5593::5.5594) (2.5525::2.5527)) (IOPATH TE_B Z () () (0.3869::0.3869) (5.6186::5.6186) (-0.0197::-0.0197) (2.6723::2.6723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4501::4.4503) (2.0924::2.0927)) (IOPATH TE_B Z () () (0.3679::0.3679) (4.5169::4.5169) (-0.0092::-0.0092) (2.2139::2.2139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6351::0.6351) (0.5314::0.5314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6828::0.6828) (0.5820::0.5820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8303::5.8304) (2.6637::2.6639)) (IOPATH TE_B Z () () (0.3906::0.3906) (5.9011::5.9011) (-0.0217::-0.0217) (2.7952::2.7952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1983::0.1983) (0.2236::0.2236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2492::0.2492) (0.2902::0.2902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8257::0.8257)) (IOPATH D Q (1.1440::1.1440) (0.7251::0.7304)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7463::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0461::1.0461) (0.8460::0.8460)) (IOPATH D Q (1.1324::1.1324) (0.7175::0.7175)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6711::0.6711) (0.5468::0.5468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8480::4.8481) (2.2566::2.2568)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.9269::4.9269) (-0.0201::-0.0201) (2.3903::2.3903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1262::1.1300) (0.7165::0.7242)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7378)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7668::4.7669) (2.2209::2.2211)) (IOPATH TE_B Z () () (0.3766::0.3766) (4.8367::4.8367) (-0.0140::-0.0140) (2.3453::2.3453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1406::1.1406) (0.9058::0.9058)) (IOPATH D Q (1.2235::1.2235) (0.7742::0.7742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1063::1.1063) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7023::4.7024) (2.1971::2.1973)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.7686::4.7686) (-0.0243::-0.0243) (2.3242::2.3242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2071::4.2071) (2.0003::2.0005)) (IOPATH TE_B Z () () (0.3996::0.3996) (4.2931::4.2931) (-0.0267::-0.0267) (2.1428::2.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6964::3.6965) (1.7875::1.7877)) (IOPATH TE_B Z () () (0.3896::0.3896) (3.7794::3.7794) (-0.0212::-0.0212) (1.9194::1.9194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8840::4.8841) (2.2705::2.2707)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.9535::4.9535) (-0.0168::-0.0168) (2.3926::2.3926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6214::3.6215) (1.7558::1.7560)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.6989::3.6989) (-0.0145::-0.0145) (1.8803::1.8803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8380::0.8381) (0.7466::0.7466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3403::4.3405) (2.0501::2.0504)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.4046::4.4046) (-0.0126::-0.0126) (2.1643::2.1643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1914::4.1915) (1.9891::1.9893)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.2720::4.2720) (-0.0196::-0.0196) (2.1191::2.1191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6822::3.6823) (1.7815::1.7817)) (IOPATH TE_B Z () () (0.3969::0.3969) (3.7777::3.7777) (-0.0252::-0.0252) (1.9249::1.9249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1078::1.1078) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8319::0.8319)) (IOPATH D Q (1.1386::1.1417) (0.7258::0.7319)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4444::4.4446) (2.0912::2.0914)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.5305::4.5305) (-0.0180::-0.0180) (2.2329::2.2329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1059::1.1059) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2512::5.2514) (2.4218::2.4221)) (IOPATH TE_B Z () () (0.3825::0.3825) (5.3189::5.3189) (-0.0173::-0.0173) (2.5427::2.5427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6685::0.6685) (0.5799::0.5799)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3032::0.3035)) (SETUP (negedge GATE) (posedge CLK) (0.3988::0.3998)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1008::1.1008) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1092::1.1092) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7271::0.7271)) (SETUP (negedge D) (negedge GATE) (0.1090::0.1090)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.0971::1.0971) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8403::0.8403) (0.7808::0.7808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0769::1.0769) (0.8664::0.8664)) (IOPATH D Q (1.1806::1.1806) (0.7531::0.7531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0845::1.0845) (0.6795::0.6795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7109::0.7109)) (SETUP (negedge D) (negedge GATE) (0.0959::0.0959)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1346::1.1346) (0.7162::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.0921::1.0921) (0.6851::0.6851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7113::0.7113)) (SETUP (negedge D) (negedge GATE) (0.0965::0.0965)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9945::4.9946) (2.3182::2.3184)) (IOPATH TE_B Z () () (0.3876::0.3876) (5.0675::5.0675) (-0.0201::-0.0201) (2.4452::2.4452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2113::0.2113) (0.2360::0.2360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2510::4.2511) (2.0153::2.0155)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.3183::4.3183) (-0.0156::-0.0156) (2.1353::2.1353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1640::1.1640) (0.7388::0.7471)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7553::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1284)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6408::4.6410) (2.1703::2.1705)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.7055::4.7055) (-0.0114::-0.0114) (2.2905::2.2905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1218::1.1218) (0.7143::0.7143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1183::1.1183) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1074::1.1074) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1056::1.1056) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7126::0.7126)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6035::4.6037) (2.1554::2.1556)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.6853::4.6853) (-0.0152::-0.0152) (2.2928::2.2928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1106::1.1106) (0.6981::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7774::0.7774) (0.6832::0.6832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1070::1.1070) (0.8850::0.8850)) (IOPATH D Q (1.1865::1.1865) (0.7484::0.7484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8605::5.8607) (2.6845::2.6849)) (IOPATH TE_B Z () () (0.4052::0.4052) (5.8953::5.8953) (-0.0298::-0.0298) (2.8074::2.8074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1122::1.1122) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1068::5.1069) (2.3693::2.3696)) (IOPATH TE_B Z () () (0.4010::0.4010) (5.1582::5.1582) (-0.0275::-0.0275) (2.4959::2.4959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5081::4.5082) (2.1257::2.1259)) (IOPATH TE_B Z () () (0.3996::0.3996) (4.5820::4.5820) (-0.0267::-0.0267) (2.2547::2.2547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6107::0.6107) (0.6823::0.6824)) (IOPATH B X (0.4347::0.4347) (0.5597::0.5597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8264::0.8264)) (IOPATH D Q (1.1415::1.1415) (0.7283::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6727::4.6728) (2.1836::2.1838)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.7607::4.7607) (-0.0199::-0.0199) (2.3216::2.3216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9444::3.9444) (1.8889::1.8891)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.0373::4.0373) (-0.0243::-0.0243) (2.0320::2.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1135::1.1135) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7805::0.7805) (0.7137::0.7137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.0995::1.0995) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.0956::1.0956) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4382::4.4383) (2.0962::2.0964)) (IOPATH TE_B Z () () (0.3792::0.3792) (4.5087::4.5087) (-0.0154::-0.0154) (2.2187::2.2187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1066::6.1067) (2.7739::2.7741)) (IOPATH TE_B Z () () (0.3800::0.3800) (6.1679::6.1679) (-0.0159::-0.0159) (2.8964::2.8964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1165::1.1165) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0024::4.0025) (1.9113::1.9116)) (IOPATH TE_B Z () () (0.3778::0.3778) (4.0695::4.0695) (-0.0147::-0.0147) (2.0262::2.0262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7404::0.7404) (0.6426::0.6426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5015::0.5015) (0.5756::0.5756)) (IOPATH B X (0.4522::0.4522) (0.5834::0.5834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2439::0.2439) (0.2816::0.2816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1179::1.1179) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6424::0.6424) (0.5647::0.5647)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8357::0.8357)) (IOPATH D Q (1.1277::1.1277) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1394::1.1394) (0.7218::0.7254)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7424::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8311::0.8311) (0.7653::0.7652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1707::4.1707) (1.9852::1.9854)) (IOPATH TE_B Z () () (0.3935::0.3935) (4.2585::4.2585) (-0.0233::-0.0233) (2.1246::2.1246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1032::1.1032) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7536::3.7537) (1.8096::1.8098)) (IOPATH TE_B Z () () (0.3932::0.3932) (3.8406::3.8406) (-0.0231::-0.0231) (1.9465::1.9465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0831::5.0833) (2.3531::2.3534)) (IOPATH TE_B Z () () (0.3803::0.3803) (5.1521::5.1521) (-0.0160::-0.0160) (2.4738::2.4738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1146::1.1146) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6742::0.6742) (0.5835::0.5835)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2975::0.2987)) (SETUP (negedge GATE) (posedge CLK) (0.3961::0.3970)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7630::3.7631) (1.8122::1.8124)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.8390::3.8390) (-0.0128::-0.0128) (1.9344::1.9344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1336::1.1336) (0.7181::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1197)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1589::4.1590) (1.9783::1.9785)) (IOPATH TE_B Z () () (0.3683::0.3683) (4.2195::4.2195) (-0.0094::-0.0094) (2.0868::2.0868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4032::4.4033) (2.0764::2.0766)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.4734::4.4734) (-0.0128::-0.0128) (2.1958::2.1958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7819::3.7820) (1.8201::1.8203)) (IOPATH TE_B Z () () (0.3736::0.3736) (3.8578::3.8578) (-0.0124::-0.0124) (1.9421::1.9421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6115::4.6115) (2.1615::2.1617)) (IOPATH TE_B Z () () (0.3951::0.3951) (4.6993::4.6993) (-0.0242::-0.0242) (2.3036::2.3036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5434::4.5434) (2.1316::2.1317)) (IOPATH TE_B Z () () (0.4074::0.4074) (4.6339::4.6339) (-0.0310::-0.0310) (2.2814::2.2814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2665::5.2666) (2.4239::2.4242)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.3386::5.3386) (-0.0169::-0.0169) (2.5493::2.5493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1929::4.1931) (1.9915::1.9917)) (IOPATH TE_B Z () () (0.3958::0.3958) (4.2828::4.2828) (-0.0246::-0.0246) (2.1318::2.1318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4538::0.4538) (0.4503::0.4503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1123::1.1123) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7289::0.7289)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1035::1.1035) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6133::0.6132) (0.6894::0.6894)) (IOPATH B X (0.4224::0.4224) (0.5510::0.5510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6770::0.6770) (0.5852::0.5852)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2975::0.3003)) (SETUP (negedge GATE) (posedge CLK) (0.3967::0.3973)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7841::5.7843) (2.6431::2.6433)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.8508::5.8508) (-0.0149::-0.0149) (2.7660::2.7660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8308::0.8308)) (IOPATH D Q (1.1012::1.1012) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6569::0.6569) (0.5730::0.5730)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2973::0.2996)) (SETUP (negedge GATE) (posedge CLK) (0.3965::0.3971)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1032::1.1032) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6034::0.6034) (0.6769::0.6769)) (IOPATH B X (0.4263::0.4263) (0.5525::0.5525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6028::0.6028) (0.6794::0.6794)) (IOPATH B X (0.4400::0.4400) (0.5706::0.5706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7828::3.7828) (1.8089::1.8089)) (IOPATH TE_B Z () () (0.3074::0.3074) (3.8471::3.8471) (0.0242::0.0242) (1.9012::1.9012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2296::0.2296) (0.2590::0.2590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8573::4.8574) (2.2610::2.2612)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.9213::4.9213) (-0.0113::-0.0113) (2.3830::2.3830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8330::0.8330)) (IOPATH D Q (1.1425::1.1457) (0.7287::0.7351)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7405)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1200)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0351::1.0351) (0.8383::0.8383)) (IOPATH D Q (1.1185::1.1185) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1280::1.1298) (0.7185::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1177)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1314::1.1314) (0.7159::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7344::0.7344)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1016::1.1016) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2161::0.2161) (0.2437::0.2437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6475::0.6475) (0.5675::0.5675)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2993::0.3000)) (SETUP (negedge GATE) (posedge CLK) (0.3969::0.3979)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1516::1.1516) (0.7339::0.7358)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7554::0.7554)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1268)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1531::0.1531) (0.1597::0.1597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6362::0.6362) (0.5709::0.5709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6793::4.6794) (2.1857::2.1859)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.7602::4.7602) (-0.0216::-0.0216) (2.3187::2.3187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0364::1.0364) (0.8393::0.8393)) (IOPATH D Q (1.1166::1.1166) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6385::4.6386) (2.1733::2.1735)) (IOPATH TE_B Z () () (0.3893::0.3893) (4.6913::4.6913) (-0.0210::-0.0210) (2.2924::2.2924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5822::4.5823) (2.1426::2.1428)) (IOPATH TE_B Z () () (0.3714::0.3714) (4.6453::4.6453) (-0.0111::-0.0111) (2.2601::2.2601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0677::1.0677) (0.8608::0.8608)) (IOPATH D Q (1.1560::1.1560) (0.7315::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7203::0.7203)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2454::6.2455) (2.8412::2.8414)) (IOPATH TE_B Z () () (0.4364::0.4364) (6.3364::6.3364) (-0.0471::-0.0471) (3.0100::3.0100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.2178::1.2178) (0.9535::0.9535)) (IOPATH D Q (1.3046::1.3046) (0.8236::0.8236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6509::0.6509) (0.5694::0.5694)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1185::1.1185) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2732::6.2733) (2.8547::2.8550)) (IOPATH TE_B Z () () (0.4308::0.4308) (6.3371::6.3371) (-0.0439::-0.0439) (3.0061::3.0061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0899::1.0899) (0.6844::0.6844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4080::4.4081) (2.0807::2.0810)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.4545::4.4545) (-0.0188::-0.0188) (2.1957::2.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1080::1.1080) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4084::0.4084) (0.4832::0.4832)) (IOPATH B X (0.4692::0.4692) (0.6033::0.6033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8882::4.8883) (2.2741::2.2744)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.9588::4.9588) (-0.0130::-0.0130) (2.3969::2.3969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8962::3.8963) (1.8704::1.8706)) (IOPATH TE_B Z () () (0.3783::0.3783) (3.9741::3.9741) (-0.0149::-0.0149) (1.9960::1.9960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1317::1.1317) (0.7149::0.7163)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7292::0.7292)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6533::0.6533) (0.5712::0.5712)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8299::0.8299)) (IOPATH D Q (1.1444::1.1444) (0.7283::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2246::0.2246) (0.2522::0.2522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5242::4.5243) (2.1315::2.1318)) (IOPATH TE_B Z () () (0.4625::0.4625) (4.6238::4.6238) (-0.0615::-0.0615) (2.3063::2.3063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6629::0.6629) (0.7355::0.7356)) (IOPATH B X (0.4263::0.4263) (0.5525::0.5525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4602::4.4604) (2.0960::2.0962)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.5320::4.5320) (-0.0137::-0.0137) (2.2240::2.2240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0901::1.0901) (0.8746::0.8746)) (IOPATH D Q (1.1976::1.1976) (0.7635::0.7635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7067::0.7067) (0.6042::0.6042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5133::0.5133) (0.5858::0.5858)) (IOPATH B X (0.4538::0.4538) (0.5814::0.5814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1022::1.1022) (0.6921::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1000::1.1000) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7531::5.7532) (2.6335::2.6337)) (IOPATH TE_B Z () () (0.3863::0.3863) (5.8221::5.8221) (-0.0193::-0.0193) (2.7603::2.7603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1212::1.1212) (0.7071::0.7071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0851::4.0851) (1.9458::1.9460)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.1511::4.1511) (-0.0179::-0.0179) (2.0640::2.0640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9151::3.9152) (1.8787::1.8789)) (IOPATH TE_B Z () () (0.3731::0.3731) (3.9852::3.9852) (-0.0120::-0.0120) (1.9974::1.9974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1887::0.1887) (0.2074::0.2074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3484::4.3485) (2.0572::2.0574)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.4150::4.4150) (-0.0179::-0.0179) (2.1747::2.1747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4890::4.4891) (2.1066::2.1068)) (IOPATH TE_B Z () () (0.3661::0.3661) (4.5431::4.5431) (-0.0082::-0.0082) (2.2169::2.2169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5985::0.5985) (0.6745::0.6745)) (IOPATH B X (0.4737::0.4737) (0.6079::0.6079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7288::0.7289) (0.6336::0.6337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1582::1.1582) (0.7349::0.7403)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0966::1.0966) (0.8786::0.8786)) (IOPATH D Q (1.1838::1.1838) (0.7480::0.7480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7017::0.7017) (0.5995::0.5995)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2965::0.3000)) (SETUP (negedge GATE) (posedge CLK) (0.3965::0.3968)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6363::0.6363) (0.5608::0.5608)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2959::0.2978)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3962)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1144::1.1144) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8287::0.8287)) (IOPATH D Q (1.1426::1.1426) (0.7271::0.7271)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8361::0.8361) (0.7865::0.7865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4462::4.4462) (2.0985::2.0987)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.4980::4.4980) (-0.0115::-0.0115) (2.2033::2.2033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7710::0.7710) (0.7094::0.7094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8484::3.8485) (1.8514::1.8516)) (IOPATH TE_B Z () () (0.3929::0.3929) (3.9344::3.9344) (-0.0230::-0.0230) (1.9880::1.9880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4673::5.4674) (2.5158::2.5160)) (IOPATH TE_B Z () () (0.3974::0.3974) (5.5538::5.5538) (-0.0255::-0.0255) (2.6613::2.6613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0298::4.0298) (1.9120::1.9120)) (IOPATH TE_B Z () () (0.3220::0.3220) (4.1100::4.1101) (0.0162::0.0162) (2.0205::2.0205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8624::3.8625) (1.8522::1.8524)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.9481::3.9481) (-0.0167::-0.0167) (1.9848::1.9848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8662::3.8664) (1.8566::1.8568)) (IOPATH TE_B Z () () (0.4044::0.4044) (3.9824::3.9824) (-0.0293::-0.0293) (2.0202::2.0202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5811::5.5813) (2.5554::2.5556)) (IOPATH TE_B Z () () (0.3810::0.3810) (5.6525::5.6525) (-0.0164::-0.0164) (2.6837::2.6837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1227::1.1227) (0.7112::0.7112)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6055::4.6056) (2.1581::2.1583)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.6673::4.6673) (-0.0115::-0.0115) (2.2802::2.2802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7523::3.7525) (1.8080::1.8082)) (IOPATH TE_B Z () () (0.3934::0.3934) (3.8487::3.8487) (-0.0233::-0.0233) (1.9510::1.9510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4972::5.4974) (2.5238::2.5241)) (IOPATH TE_B Z () () (0.3796::0.3796) (5.5640::5.5640) (-0.0157::-0.0157) (2.6445::2.6445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6890::4.6892) (2.1927::2.1929)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.7799::4.7799) (-0.0235::-0.0235) (2.3350::2.3350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9120::3.9121) (1.8733::1.8736)) (IOPATH TE_B Z () () (0.3862::0.3862) (3.9994::3.9994) (-0.0193::-0.0193) (2.0090::2.0090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6732::0.6732) (0.5826::0.5826)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0350::1.0350) (0.8382::0.8382)) (IOPATH D Q (1.1185::1.1185) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8131::0.8131) (0.7388::0.7388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8526::5.8526) (2.6748::2.6750)) (IOPATH TE_B Z () () (0.3908::0.3908) (5.9181::5.9181) (-0.0219::-0.0219) (2.8020::2.8020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1355::1.1355) (0.7223::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0395::1.0395) (0.8414::0.8414)) (IOPATH D Q (1.1268::1.1268) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.0964::1.0964) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4199::5.4200) (2.4911::2.4913)) (IOPATH TE_B Z () () (0.3826::0.3826) (5.4888::5.4888) (-0.0173::-0.0173) (2.6161::2.6161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5037::0.5037) (0.5767::0.5767)) (IOPATH B X (0.4724::0.4724) (0.6037::0.6037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0683::5.0683) (2.3436::2.3437)) (IOPATH TE_B Z () () (0.3883::0.3883) (5.1370::5.1370) (-0.0204::-0.0204) (2.4713::2.4713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1109::1.1109) (0.7037::0.7037)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1082::0.1082)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0424::1.0424) (0.8434::0.8434)) (IOPATH D Q (1.1264::1.1264) (0.7112::0.7112)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1139::6.1141) (2.7780::2.7782)) (IOPATH TE_B Z () () (0.3742::0.3742) (6.1735::6.1735) (-0.0127::-0.0127) (2.8930::2.8930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2384::0.2384) (0.2665::0.2665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5447::0.5447) (0.6190::0.6190)) (IOPATH B X (0.4413::0.4413) (0.5696::0.5696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8210::0.8210)) (IOPATH D Q (1.0981::1.0981) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1253::1.1286) (0.7169::0.7236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7405)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0362::1.0362) (0.8391::0.8391)) (IOPATH D Q (1.1173::1.1173) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6369::0.6369) (0.5612::0.5612)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2916::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1397::1.1397) (0.7237::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7473::0.7473)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1211)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8379::3.8381) (1.8455::1.8457)) (IOPATH TE_B Z () () (0.3744::0.3744) (3.9112::3.9112) (-0.0128::-0.0128) (1.9652::1.9652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9530::3.9530) (1.8799::1.8799)) (IOPATH TE_B Z () () (0.3126::0.3126) (4.0183::4.0184) (0.0214::0.0214) (1.9728::1.9729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2647::4.2649) (2.0223::2.0225)) (IOPATH TE_B Z () () (0.3716::0.3716) (4.3223::4.3223) (-0.0112::-0.0112) (2.1288::2.1288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8250::0.8250)) (IOPATH D Q (1.0960::1.0960) (0.6878::0.6878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.0971::1.0971) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0135::5.0135) (2.3253::2.3255)) (IOPATH TE_B Z () () (0.3939::0.3939) (5.0896::5.0896) (-0.0235::-0.0235) (2.4612::2.4612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2018::4.2020) (1.9964::1.9967)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.2890::4.2890) (-0.0187::-0.0187) (2.1313::2.1313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6888::0.6888) (0.5919::0.5919)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7342::5.7342) (2.6264::2.6265)) (IOPATH TE_B Z () () (0.3759::0.3759) (5.7840::5.7840) (-0.0136::-0.0136) (2.7416::2.7416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0357::1.0357) (0.8387::0.8387)) (IOPATH D Q (1.1317::1.1317) (0.7187::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5639::0.5639) (0.5292::0.5292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1088::1.1088) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1111::1.1111) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1233::1.1233) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6330::0.6330) (0.7092::0.7092)) (IOPATH B X (0.4505::0.4505) (0.5825::0.5825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5826::4.5828) (2.1594::2.1597)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.6052::4.6052) (-0.0145::-0.0145) (2.2578::2.2578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8021::3.8022) (1.8302::1.8304)) (IOPATH TE_B Z () () (0.3835::0.3835) (3.8785::3.8785) (-0.0178::-0.0178) (1.9564::1.9564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7172::4.7173) (2.2035::2.2037)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.7936::4.7936) (-0.0193::-0.0193) (2.3340::2.3340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1151::1.1151) (0.7072::0.7072)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2382::0.2382) (0.2734::0.2734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1045::1.1045) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1138::1.1138) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.0433::1.0433) (0.9421::0.9421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3989::4.3991) (2.0756::2.0759)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.4917::4.4917) (-0.0240::-0.0240) (2.2170::2.2170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5506::0.5506) (0.6261::0.6262)) (IOPATH B X (0.4667::0.4667) (0.6006::0.6006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0922::4.0924) (1.9446::1.9448)) (IOPATH TE_B Z () () (0.3964::0.3964) (4.1783::4.1783) (-0.0249::-0.0249) (2.0791::2.0791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3558::4.3559) (2.0584::2.0586)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.4389::4.4389) (-0.0205::-0.0205) (2.1922::2.1922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1107::1.1107) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1065::1.1065) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1545::1.1597) (0.7410::0.7509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7594)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1355)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1766::5.1767) (2.3924::2.3926)) (IOPATH TE_B Z () () (0.3799::0.3799) (5.2407::5.2407) (-0.0158::-0.0158) (2.5126::2.5126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8285::0.8285)) (IOPATH D Q (1.1038::1.1038) (0.6958::0.6958)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8243::0.8243)) (IOPATH D Q (1.1020::1.1020) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6036::0.6036) (0.5474::0.5474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8742::0.8742) (0.8170::0.8170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1067::1.1067) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7734::3.7735) (1.8195::1.8197)) (IOPATH TE_B Z () () (0.3816::0.3816) (3.8580::3.8580) (-0.0167::-0.0167) (1.9517::1.9517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6411::0.6411) (0.5636::0.5636)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2971)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1022::1.1022) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9959::4.9961) (2.3158::2.3160)) (IOPATH TE_B Z () () (0.3666::0.3666) (5.0468::5.0468) (-0.0085::-0.0085) (2.4253::2.4253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0371::1.0371) (0.8397::0.8397)) (IOPATH D Q (1.1247::1.1247) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1097::1.1097) (0.7037::0.7037)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7274::0.7274)) (SETUP (negedge D) (negedge GATE) (0.1091::0.1091)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1524::1.1524) (0.7313::0.7368)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7471::0.7471)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3929::4.3929) (2.0748::2.0750)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.4574::4.4574) (-0.0176::-0.0176) (2.1952::2.1952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4748::5.4749) (2.5118::2.5120)) (IOPATH TE_B Z () () (0.3916::0.3916) (5.5526::5.5526) (-0.0223::-0.0223) (2.6459::2.6459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2308::0.2308) (0.2606::0.2606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6654::4.6656) (2.1820::2.1822)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.7377::4.7377) (-0.0116::-0.0116) (2.3119::2.3119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1392::4.1394) (1.9719::1.9721)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.2145::4.2145) (-0.0139::-0.0139) (2.0954::2.0954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8141::3.8142) (1.8319::1.8321)) (IOPATH TE_B Z () () (0.3884::0.3884) (3.9005::3.9005) (-0.0205::-0.0205) (1.9663::1.9663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.0963::1.0963) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8008::4.8008) (2.2407::2.2409)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.8690::4.8690) (-0.0175::-0.0175) (2.3670::2.3670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0459::1.0459) (0.8459::0.8459)) (IOPATH D Q (1.1255::1.1255) (0.7093::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3153::4.3155) (2.0450::2.0452)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.4014::4.4014) (-0.0202::-0.0202) (2.1809::2.1809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8405::3.8406) (1.8452::1.8455)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.9271::3.9271) (-0.0200::-0.0200) (1.9799::1.9799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5066::5.5066) (2.5313::2.5315)) (IOPATH TE_B Z () () (0.3769::0.3769) (5.5548::5.5548) (-0.0141::-0.0141) (2.6393::2.6393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.0991::1.0991) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1386::1.1386) (0.7255::0.7255)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0734::1.0734) (0.8642::0.8642)) (IOPATH D Q (1.1584::1.1584) (0.7329::0.7329)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4260::5.4261) (2.4937::2.4939)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.4934::5.4934) (-0.0195::-0.0195) (2.6184::2.6184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6994::0.6994) (0.6035::0.6035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7928::0.7928) (0.7341::0.7341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.6666::5.6666) (2.5954::2.5954)) (IOPATH TE_B Z () () (0.3039::0.3040) (5.7281::5.7285) (0.0262::0.0262) (2.6860::2.6864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8317::0.8317)) (IOPATH D Q (1.1036::1.1036) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0116::1.0116) (0.8219::0.8219)) (IOPATH D Q (1.0956::1.0956) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6626::0.6626) (0.7385::0.7386)) (IOPATH B X (0.4456::0.4456) (0.5758::0.5758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8471::4.8473) (2.2534::2.2537)) (IOPATH TE_B Z () () (0.3667::0.3667) (4.9104::4.9104) (-0.0085::-0.0085) (2.3721::2.3721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1170::1.1170) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7240::0.7240) (0.6271::0.6271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1059::1.1059) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0381::1.0381) (0.8405::0.8405)) (IOPATH D Q (1.1229::1.1229) (0.7092::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8631::0.8632) (0.8047::0.8048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5360::0.5360) (0.6104::0.6104)) (IOPATH B X (0.4692::0.4692) (0.6015::0.6015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1717::0.1717) (0.1859::0.1859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1663::0.1663) (0.1767::0.1767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8229::0.8229)) (IOPATH D Q (1.1371::1.1403) (0.7272::0.7335)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7465)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1246)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1310::1.1310) (0.7168::0.7168)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1112::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8347::0.8347)) (IOPATH D Q (1.1084::1.1084) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1337::4.1339) (1.9674::1.9676)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.2145::4.2145) (-0.0157::-0.0157) (2.0959::2.0959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8330::0.8330)) (IOPATH D Q (1.1062::1.1062) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8444::4.8446) (2.2547::2.2550)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.9107::4.9107) (-0.0128::-0.0128) (2.3778::2.3778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4315::4.4315) (2.0834::2.0836)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.4978::4.4978) (-0.0172::-0.0172) (2.2032::2.2032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6564::0.6564) (0.5727::0.5727)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2957::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1270::1.1270) (0.7115::0.7156)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1151::1.1151) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8257::0.8257)) (IOPATH D Q (1.1017::1.1017) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3347::4.3347) (2.0502::2.0504)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.4085::4.4085) (-0.0174::-0.0174) (2.1771::2.1771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8646::3.8647) (1.8568::1.8570)) (IOPATH TE_B Z () () (0.3821::0.3822) (3.9452::3.9453) (-0.0170::-0.0171) (1.9864::1.9864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4185::4.4186) (2.0862::2.0864)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.4865::4.4865) (-0.0123::-0.0123) (2.2055::2.2055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7091::4.7093) (2.1955::2.1957)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.7842::4.7842) (-0.0153::-0.0153) (2.3252::2.3252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1044::1.1044) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8294::0.8294)) (IOPATH D Q (1.1223::1.1223) (0.7076::0.7104)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8207::0.8207)) (IOPATH D Q (1.0959::1.0959) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0102::4.0102) (1.9184::1.9186)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.0797::4.0797) (-0.0141::-0.0141) (2.0394::2.0394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2554::0.2554) (0.2871::0.2871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1036::1.1036) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1045::1.1045) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1051::0.1051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1483::1.1483) (0.7298::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7508::0.7508)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5716::0.5716) (0.6471::0.6471)) (IOPATH B X (0.4175::0.4175) (0.5465::0.5465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2451::4.2452) (2.0083::2.0085)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.3318::4.3318) (-0.0186::-0.0186) (2.1439::2.1439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1211::4.1212) (1.9606::1.9609)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.1987::4.1987) (-0.0183::-0.0183) (2.0876::2.0876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0982::1.0982) (0.8796::0.8796)) (IOPATH D Q (1.1810::1.1810) (0.7450::0.7450)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1310::1.1310) (0.7153::0.7167)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1587::1.1587) (0.7383::0.7410)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1273)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5266::0.5266) (0.5002::0.5002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8393::4.8395) (2.2532::2.2534)) (IOPATH TE_B Z () () (0.3684::0.3684) (4.9021::4.9021) (-0.0095::-0.0095) (2.3725::2.3725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4055::5.4057) (2.4874::2.4876)) (IOPATH TE_B Z () () (0.3932::0.3932) (5.4851::5.4851) (-0.0232::-0.0232) (2.6202::2.6202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1722::4.1723) (1.9801::1.9803)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.2449::4.2449) (-0.0183::-0.0183) (2.1029::2.1029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1239::1.1239) (0.7094::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1449::1.1449) (0.9085::0.9085)) (IOPATH D Q (1.2232::1.2232) (0.7703::0.7703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1792::1.1792) (0.7525::0.7540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7624::0.7624)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1308)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9282::0.9282) (0.8436::0.8436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5650::4.5651) (2.1395::2.1397)) (IOPATH TE_B Z () () (0.3886::0.3886) (4.6506::4.6506) (-0.0206::-0.0206) (2.2775::2.2775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9785::3.9787) (1.9017::1.9019)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.0635::4.0635) (-0.0152::-0.0152) (2.0335::2.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6264::0.6264) (0.5683::0.5683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1365::1.1365) (0.7243::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7072::3.7073) (1.7920::1.7922)) (IOPATH TE_B Z () () (0.3751::0.3751) (3.7833::3.7833) (-0.0131::-0.0131) (1.9145::1.9145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7938::4.7938) (2.2372::2.2374)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.8769::4.8769) (-0.0224::-0.0224) (2.3759::2.3759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3036::5.3037) (2.4451::2.4453)) (IOPATH TE_B Z () () (0.3875::0.3875) (5.3742::5.3742) (-0.0200::-0.0200) (2.5716::2.5716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1406::1.1406) (0.7262::0.7262)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1177::0.1177)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7818::4.7819) (2.2308::2.2310)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.8749::4.8749) (-0.0269::-0.0269) (2.3766::2.3766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0962::1.0962) (0.6893::0.6893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6731::4.6732) (2.1826::2.1828)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.7641::4.7641) (-0.0229::-0.0229) (2.3251::2.3251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7349::5.7350) (2.6268::2.6270)) (IOPATH TE_B Z () () (0.3794::0.3794) (5.7917::5.7917) (-0.0155::-0.0155) (2.7437::2.7437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1053::1.1053) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7497::0.7497) (0.6696::0.6696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.0942::1.0942) (0.6867::0.6867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2064::0.2064) (0.1953::0.1953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1486::1.1486) (0.7288::0.7340)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7499::0.7499)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1237)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0502::1.0502) (0.8489::0.8489)) (IOPATH D Q (1.2049::1.2049) (0.7699::0.7742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7652::0.7652)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1341)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3758::4.3760) (2.0681::2.0683)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.4664::4.4664) (-0.0238::-0.0238) (2.2084::2.2084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0538::5.0540) (2.3395::2.3397)) (IOPATH TE_B Z () () (0.4029::0.4029) (5.1477::5.1477) (-0.0285::-0.0285) (2.4863::2.4863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2428::0.2428) (0.2803::0.2803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5406::4.5408) (2.1277::2.1279)) (IOPATH TE_B Z () () (0.3696::0.3696) (4.6059::4.6059) (-0.0101::-0.0101) (2.2472::2.2472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0406::1.0406) (0.8422::0.8422)) (IOPATH D Q (1.1474::1.1474) (0.7297::0.7297)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1120::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1428::1.1428) (0.7242::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7463::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1211)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6304::0.6304) (0.5575::0.5575)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3000::0.3028)) (SETUP (negedge GATE) (posedge CLK) (0.3981::0.3985)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1031::1.1031) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0376::1.0376) (0.8401::0.8401)) (IOPATH D Q (1.1314::1.1314) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1019::1.1019) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8875::3.8876) (1.8699::1.8702)) (IOPATH TE_B Z () () (0.4236::0.4236) (3.9540::3.9540) (-0.0399::-0.0399) (2.0115::2.0115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3659::5.3660) (2.4677::2.4679)) (IOPATH TE_B Z () () (0.3948::0.3948) (5.4525::5.4525) (-0.0240::-0.0240) (2.6083::2.6083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5401::4.5402) (2.1292::2.1294)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.6167::4.6167) (-0.0165::-0.0165) (2.2643::2.2643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1384::1.1384) (0.7212::0.7257)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7446::0.7446)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1200)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9167::3.9168) (1.8787::1.8789)) (IOPATH TE_B Z () () (0.3897::0.3897) (4.0044::4.0044) (-0.0212::-0.0212) (2.0157::2.0157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3225::5.3226) (2.4543::2.4546)) (IOPATH TE_B Z () () (0.3955::0.3955) (5.4035::5.4035) (-0.0245::-0.0245) (2.5897::2.5897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8832::4.8833) (2.2738::2.2740)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.9566::4.9566) (-0.0152::-0.0152) (2.4003::2.4003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3937::4.3938) (2.0754::2.0756)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.4734::4.4734) (-0.0187::-0.0187) (2.2062::2.2062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1337::1.1337) (0.7208::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1169::0.1169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6360::3.6362) (1.7615::1.7617)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.7247::3.7247) (-0.0187::-0.0187) (1.8950::1.8950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1385::1.1418) (0.7263::0.7332)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7430)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2502::0.2502) (0.2875::0.2875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9120::3.9121) (1.8770::1.8772)) (IOPATH TE_B Z () () (0.3770::0.3770) (3.9943::3.9943) (-0.0142::-0.0142) (2.0066::2.0066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1017::1.1017) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1114::1.1114) (0.7037::0.7037)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1033::1.1033) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1044::1.1044) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1207::1.1207) (0.7093::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7246::0.7246)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8317::0.8317)) (IOPATH D Q (1.1301::1.1301) (0.7131::0.7169)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1702::0.1702) (0.1836::0.1836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9963::3.9965) (1.9072::1.9074)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.0782::4.0782) (-0.0169::-0.0169) (2.0359::2.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1170::1.1170) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8243::0.8243)) (IOPATH D Q (1.1017::1.1017) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1378::1.1378) (0.7213::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6636::0.6636) (0.5773::0.5773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1546::1.1546) (0.7327::0.7402)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7549::0.7549)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1279)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1153::1.1153) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9792::3.9792) (1.9063::1.9065)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.0530::4.0530) (-0.0202::-0.0202) (2.0346::2.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3079::4.3081) (2.0372::2.0374)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.3750::4.3750) (-0.0111::-0.0111) (2.1528::2.1528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1160::1.1160) (0.7095::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7306::0.7306)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7338::4.7339) (2.2097::2.2099)) (IOPATH TE_B Z () () (0.3922::0.3922) (4.8136::4.8136) (-0.0226::-0.0226) (2.3424::2.3424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4836::5.4838) (2.5216::2.5218)) (IOPATH TE_B Z () () (0.3960::0.3960) (5.5673::5.5673) (-0.0247::-0.0247) (2.6608::2.6608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1484::1.1520) (0.7361::0.7425)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1314)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1190::1.1190) (0.8925::0.8925)) (IOPATH D Q (1.2059::1.2059) (0.7628::0.7628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.1303::1.1303) (0.7220::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.6729::3.6729) (1.7630::1.7630)) (IOPATH TE_B Z () () (0.3196::0.3196) (3.7506::3.7507) (0.0175::0.0175) (1.8690::1.8690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0501::1.0501) (0.8488::0.8488)) (IOPATH D Q (1.1463::1.1463) (0.7281::0.7281)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2093::0.2093) (0.2354::0.2354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1064::1.1064) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2632::5.2632) (2.4314::2.4315)) (IOPATH TE_B Z () () (0.4210::0.4210) (5.3640::5.3640) (-0.0385::-0.0385) (2.5949::2.5949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7405::0.7405) (0.6486::0.6486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1542::4.1544) (1.9840::1.9845)) (IOPATH TE_B Z () () (0.4595::0.4595) (4.2199::4.2199) (-0.0598::-0.0598) (2.1386::2.1386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1028::1.1028) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4497::4.4497) (2.1018::2.1020)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.5179::4.5179) (-0.0192::-0.0192) (2.2280::2.2280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8426::4.8427) (2.2550::2.2553)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.8836::4.8836) (-0.0188::-0.0188) (2.3682::2.3682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6718::4.6720) (2.1839::2.1841)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.7635::4.7635) (-0.0226::-0.0226) (2.3270::2.3270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1248::1.1248) (0.7105::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8750::4.8751) (2.2698::2.2700)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.9418::4.9418) (-0.0140::-0.0140) (2.3929::2.3929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1917::0.1917) (0.2175::0.2175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8380::0.8380)) (IOPATH D Q (1.1303::1.1303) (0.7176::0.7176)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9824::3.9825) (1.9058::1.9060)) (IOPATH TE_B Z () () (0.3821::0.3821) (4.0678::4.0678) (-0.0170::-0.0170) (2.0386::2.0386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5541::5.5542) (2.5496::2.5498)) (IOPATH TE_B Z () () (0.3911::0.3911) (5.6262::5.6262) (-0.0220::-0.0220) (2.6802::2.6802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.0955::1.0955) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2006::4.2007) (1.9939::1.9941)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.2784::4.2784) (-0.0139::-0.0139) (2.1191::2.1191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2187::0.2187) (0.2470::0.2470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3264::0.3264) (0.3657::0.3657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7984::4.7986) (2.2301::2.2303)) (IOPATH TE_B Z () () (0.3881::0.3881) (4.8825::4.8825) (-0.0204::-0.0204) (2.3645::2.3645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6565::0.6565) (0.5727::0.5727)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0546::4.0547) (1.9366::1.9368)) (IOPATH TE_B Z () () (0.3793::0.3793) (4.1256::4.1256) (-0.0155::-0.0155) (2.0567::2.0567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3061::6.3063) (2.8607::2.8609)) (IOPATH TE_B Z () () (0.3675::0.3675) (6.3511::6.3511) (-0.0089::-0.0089) (2.9656::2.9656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7095::4.7096) (2.1984::2.1986)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.7826::4.7826) (-0.0167::-0.0167) (2.3242::2.3242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1108::1.1108) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0491::1.0491) (0.8481::0.8481)) (IOPATH D Q (1.1363::1.1363) (0.7193::0.7193)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4320::0.4320) (0.5065::0.5065)) (IOPATH B X (0.4694::0.4694) (0.6036::0.6036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6366::0.6366) (0.5612::0.5612)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2932::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0351::1.0351) (0.8383::0.8383)) (IOPATH D Q (1.1227::1.1227) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1067::1.1067) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5686::4.5687) (2.1429::2.1431)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.6555::4.6555) (-0.0187::-0.0187) (2.2800::2.2800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1871::4.1873) (1.9865::1.9867)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.2566::4.2566) (-0.0120::-0.0120) (2.1032::2.1032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6763::3.6765) (1.7768::1.7770)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.7638::3.7638) (-0.0183::-0.0183) (1.9102::1.9102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4430::4.4432) (2.0888::2.0890)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.5356::4.5356) (-0.0213::-0.0213) (2.2374::2.2374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8442::3.8443) (1.8463::1.8465)) (IOPATH TE_B Z () () (0.3795::0.3795) (3.9232::3.9232) (-0.0156::-0.0156) (1.9723::1.9723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0490::1.0490) (0.8480::0.8480)) (IOPATH D Q (1.1402::1.1402) (0.7227::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2502::5.2504) (2.4217::2.4219)) (IOPATH TE_B Z () () (0.3855::0.3855) (5.3265::5.3265) (-0.0189::-0.0189) (2.5504::2.5504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2357::4.2358) (2.0109::2.0111)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.3086::4.3086) (-0.0169::-0.0169) (2.1372::2.1372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6598::0.6598) (0.5879::0.5879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9270::3.9271) (1.8840::1.8842)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.9980::3.9980) (-0.0152::-0.0152) (2.0065::2.0065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1467::1.1498) (0.7349::0.7409)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1280)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6443::0.6443) (0.5655::0.5655)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2948::0.2979)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1584::0.1584) (0.1673::0.1673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1023::1.1023) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6483::0.6483) (0.5679::0.5679)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3936)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1059::1.1059) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.0979::1.0979) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1954::0.1954) (0.2223::0.2223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1248::1.1248) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5923::0.5923) (0.6674::0.6674)) (IOPATH B X (0.4308::0.4308) (0.5593::0.5593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0954::4.0956) (1.9505::1.9507)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.1649::4.1649) (-0.0172::-0.0172) (2.0686::2.0686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.1274::1.1305) (0.7181::0.7253)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7404)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3585::4.3585) (2.0643::2.0644)) (IOPATH TE_B Z () () (0.4085::0.4085) (4.4474::4.4474) (-0.0316::-0.0316) (2.2050::2.2050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1268::1.1268) (0.7104::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0956::1.0956) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2011::5.2012) (2.4013::2.4016)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.2579::5.2579) (-0.0130::-0.0130) (2.5142::2.5142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4533::0.4533) (0.5275::0.5275)) (IOPATH B X (0.4509::0.4509) (0.5814::0.5814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8303::0.8303)) (IOPATH D Q (1.1385::1.1436) (0.7261::0.7365)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1222)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6093::4.6094) (2.1588::2.1590)) (IOPATH TE_B Z () () (0.3777::0.3777) (4.6809::4.6809) (-0.0146::-0.0146) (2.2883::2.2883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1119::1.1119) (0.7008::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1414::1.1414) (0.7317::0.7317)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0383::1.0383) (0.8406::0.8406)) (IOPATH D Q (1.1220::1.1220) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8264::0.8264)) (IOPATH D Q (1.0991::1.0991) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6782::4.6783) (2.1873::2.1876)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.7730::4.7730) (-0.0251::-0.0251) (2.3342::2.3342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5468::4.5469) (2.1456::2.1459)) (IOPATH TE_B Z () () (0.3993::0.3993) (4.5843::4.5843) (-0.0265::-0.0265) (2.2571::2.2571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6873::0.6873) (0.5913::0.5913)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6226::4.6227) (2.1667::2.1669)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.6883::4.6883) (-0.0203::-0.0203) (2.2926::2.2926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1195::1.1195) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0474::1.0474) (0.8469::0.8469)) (IOPATH D Q (1.1407::1.1407) (0.7243::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1537::1.1537) (0.7314::0.7377)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1215)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2793::4.2794) (2.0269::2.0271)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.3636::4.3636) (-0.0229::-0.0229) (2.1638::2.1638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0555::1.0555) (0.8525::0.8525)) (IOPATH D Q (1.1425::1.1425) (0.7202::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4315::4.4317) (2.0849::2.0851)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.5168::4.5168) (-0.0194::-0.0194) (2.2266::2.2266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0044::4.0045) (1.9142::1.9144)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.0854::4.0854) (-0.0218::-0.0218) (2.0432::2.0432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8234::0.8234)) (IOPATH D Q (1.0977::1.0977) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4873::5.4874) (2.5226::2.5228)) (IOPATH TE_B Z () () (0.3800::0.3800) (5.5457::5.5457) (-0.0159::-0.0159) (2.6388::2.6388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6944::0.6944) (0.5955::0.5955)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2952::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1472::0.1472) (0.1483::0.1483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0895::4.0896) (1.9514::1.9516)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.1712::4.1712) (-0.0216::-0.0216) (2.0847::2.0847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1460::1.1460) (0.7260::0.7297)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5840::0.5840) (0.6587::0.6587)) (IOPATH B X (0.4493::0.4493) (0.5788::0.5788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1528::1.1528) (0.7325::0.7394)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7554::0.7554)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1285)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8427::4.8428) (2.2521::2.2523)) (IOPATH TE_B Z () () (0.3890::0.3890) (4.9285::4.9285) (-0.0208::-0.0208) (2.3888::2.3888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1708::5.1709) (2.3873::2.3875)) (IOPATH TE_B Z () () (0.3679::0.3679) (5.2256::5.2256) (-0.0092::-0.0092) (2.4971::2.4971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4525::4.4526) (2.0930::2.0932)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.5395::4.5395) (-0.0213::-0.0213) (2.2369::2.2369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5979::4.5980) (2.1503::2.1505)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.6616::4.6616) (-0.0123::-0.0123) (2.2683::2.2683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6281::0.6281) (0.7019::0.7019)) (IOPATH B X (0.4572::0.4572) (0.5878::0.5878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1386::1.1386) (0.9046::0.9046)) (IOPATH D Q (1.2283::1.2283) (0.7761::0.7761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8605::0.8605) (0.8006::0.8006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8312::0.8312)) (IOPATH D Q (1.1783::1.1783) (0.7518::0.7553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7642::0.7642)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1332)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6066::0.6066) (0.6815::0.6815)) (IOPATH B X (0.4290::0.4290) (0.5567::0.5567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1158::1.1158) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0332::1.0332) (0.8370::0.8370)) (IOPATH D Q (1.1746::1.1746) (0.7493::0.7522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7198::0.7199) (0.6257::0.6257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1309::1.1309) (0.8998::0.8998)) (IOPATH D Q (1.2169::1.2169) (0.7680::0.7680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8515::0.8517) (0.7950::0.7950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8389::3.8390) (1.8467::1.8469)) (IOPATH TE_B Z () () (0.3905::0.3905) (3.9224::3.9224) (-0.0217::-0.0217) (1.9807::1.9807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2622::5.2624) (2.4187::2.4189)) (IOPATH TE_B Z () () (0.3756::0.3756) (5.3230::5.3230) (-0.0134::-0.0134) (2.5333::2.5333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5297::4.5299) (2.1260::2.1262)) (IOPATH TE_B Z () () (0.3746::0.3746) (4.6041::4.6041) (-0.0129::-0.0129) (2.2573::2.2573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1909::4.1910) (1.9894::1.9896)) (IOPATH TE_B Z () () (0.3892::0.3892) (4.2763::4.2763) (-0.0209::-0.0209) (2.1248::2.1248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2431::0.2431) (0.2803::0.2803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3533::4.3533) (2.0571::2.0573)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.4158::4.4158) (-0.0172::-0.0172) (2.1758::2.1758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7278::3.7279) (1.7995::1.7997)) (IOPATH TE_B Z () () (0.3803::0.3803) (3.8030::3.8030) (-0.0160::-0.0160) (1.9234::1.9234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0135::1.0135) (0.8232::0.8232)) (IOPATH D Q (1.1250::1.1250) (0.7169::0.7169)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9052::3.9052) (1.8755::1.8757)) (IOPATH TE_B Z () () (0.3784::0.3784) (3.9763::3.9763) (-0.0150::-0.0150) (1.9983::1.9983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7685::0.7686) (0.6935::0.6935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8250::0.8250)) (IOPATH D Q (1.1400::1.1400) (0.7283::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7442::0.7442)) (SETUP (negedge D) (negedge GATE) (0.1206::0.1206)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5312::0.5312) (0.5024::0.5024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7112::0.7112) (0.6055::0.6055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2948::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.0862::1.0862) (0.6804::0.6804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1553::0.1553) (0.1632::0.1632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1654::0.1654) (0.1701::0.1701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2498::0.2498) (0.2800::0.2800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7785::5.7786) (2.6411::2.6413)) (IOPATH TE_B Z () () (0.3840::0.3840) (5.8100::5.8100) (-0.0181::-0.0181) (2.7482::2.7482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7552::0.7553) (0.6640::0.6640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1225::1.1225) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8893::0.8893) (0.7815::0.7815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6246::0.6246) (0.7010::0.7010)) (IOPATH B X (0.4097::0.4097) (0.5374::0.5374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9217::3.9218) (1.8857::1.8859)) (IOPATH TE_B Z () () (0.4352::0.4352) (4.0016::4.0016) (-0.0463::-0.0463) (2.0402::2.0402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.0965::1.0965) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5546::0.5546) (0.4997::0.4997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5598::0.5598) (0.6355::0.6356)) (IOPATH B X (0.4116::0.4116) (0.5392::0.5392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2601::5.2603) (2.4260::2.4263)) (IOPATH TE_B Z () () (0.3828::0.3828) (5.3279::5.3279) (-0.0174::-0.0174) (2.5499::2.5499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9921::4.9923) (2.3165::2.3167)) (IOPATH TE_B Z () () (0.3974::0.3974) (5.0743::5.0743) (-0.0255::-0.0255) (2.4522::2.4522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0435::1.0435) (0.8442::0.8442)) (IOPATH D Q (1.1544::1.1544) (0.7371::0.7371)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1150::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0747::4.0747) (1.9442::1.9444)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.1470::4.1470) (-0.0180::-0.0180) (2.0693::2.0693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8354::0.8354)) (IOPATH D Q (1.1288::1.1288) (0.7147::0.7147)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6194::0.6194) (0.6946::0.6946)) (IOPATH B X (0.4487::0.4487) (0.5784::0.5784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5865::4.5866) (2.1454::2.1457)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.6564::4.6564) (-0.0154::-0.0154) (2.2719::2.2719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1145::1.1145) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5956::4.5957) (2.1512::2.1514)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.6625::4.6625) (-0.0105::-0.0105) (2.2746::2.2746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6432::0.6432) (0.5649::0.5649)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2964::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3965)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1057::1.1057) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.1010::1.1010) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0378::1.0378) (0.8402::0.8402)) (IOPATH D Q (1.1209::1.1209) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1788::0.1788) (0.1985::0.1985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6666::0.6666) (0.5790::0.5790)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8945::4.8946) (2.2768::2.2770)) (IOPATH TE_B Z () () (0.3771::0.3771) (4.9624::4.9624) (-0.0142::-0.0142) (2.4006::2.4006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5960::4.5960) (2.1521::2.1523)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.6676::4.6676) (-0.0178::-0.0178) (2.2798::2.2798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1236::1.1256) (0.7153::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1178)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0944::1.0944) (0.6886::0.6886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4933::4.4934) (2.1122::2.1124)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.5576::4.5576) (-0.0123::-0.0123) (2.2364::2.2364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1185::1.1185) (0.7095::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1235::1.1235) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1145::1.1145) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9081::3.9082) (1.8734::1.8736)) (IOPATH TE_B Z () () (0.3817::0.3817) (3.9924::3.9924) (-0.0168::-0.0168) (2.0045::2.0045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3623::4.3623) (2.0604::2.0606)) (IOPATH TE_B Z () () (0.4015::0.4015) (4.4312::4.4312) (-0.0277::-0.0277) (2.1899::2.1899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1047::1.1047) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5793::4.5795) (2.1474::2.1476)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.6510::4.6510) (-0.0123::-0.0123) (2.2758::2.2758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4435::4.4435) (2.0951::2.0953)) (IOPATH TE_B Z () () (0.4060::0.4060) (4.5318::4.5318) (-0.0302::-0.0302) (2.2358::2.2358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0768::5.0769) (2.3529::2.3531)) (IOPATH TE_B Z () () (0.3874::0.3874) (5.1455::5.1455) (-0.0199::-0.0199) (2.4779::2.4779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.0908::1.0908) (0.6839::0.6839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8683::4.8683) (2.2649::2.2651)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.9418::4.9418) (-0.0229::-0.0229) (2.3943::2.3943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9148::3.9149) (1.8780::1.8782)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.9979::3.9979) (-0.0185::-0.0185) (2.0095::2.0095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0245::1.0245) (0.9098::0.9098)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8423::1.8488)) (SETUP (negedge D) (posedge CLK) (1.4406::1.4646)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4351::0.4351) (0.5084::0.5084)) (IOPATH B X (0.4541::0.4541) (0.5840::0.5840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1288::1.1288) (0.7122::0.7159)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8208::3.8210) (1.8366::1.8368)) (IOPATH TE_B Z () () (0.3776::0.3776) (3.9021::3.9021) (-0.0146::-0.0146) (1.9635::1.9635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4521::5.4522) (2.4978::2.4980)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.5223::5.5223) (-0.0153::-0.0153) (2.6214::2.6214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8213::0.8213)) (IOPATH D Q (1.0861::1.0861) (0.6811::0.6811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1817::4.1818) (1.9868::1.9870)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.2423::4.2423) (-0.0098::-0.0098) (2.0956::2.0956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7578::0.7578) (0.6706::0.6706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8486::0.8487) (0.8064::0.8064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6279::0.6279) (0.7044::0.7044)) (IOPATH B X (0.4363::0.4363) (0.5663::0.5663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5249::0.5249) (0.5988::0.5988)) (IOPATH B X (0.4228::0.4228) (0.5506::0.5506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.1566::1.1566) (0.7354::0.7393)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7537::0.7537)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1256)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1237::1.1237) (0.7147::0.7147)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7329::0.7329)) (SETUP (negedge D) (negedge GATE) (0.1129::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8327::0.8327)) (IOPATH D Q (1.1119::1.1119) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0692::4.0693) (1.9415::1.9417)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.1403::4.1403) (-0.0162::-0.0162) (2.0651::2.0651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6637::0.6637) (0.5770::0.5770)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.1084::1.1084) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.0984::1.0984) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7511::0.7511) (0.6627::0.6627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7486::3.7488) (1.8047::1.8049)) (IOPATH TE_B Z () () (0.3877::0.3877) (3.8404::3.8404) (-0.0201::-0.0201) (1.9421::1.9421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6945::4.6946) (2.1953::2.1955)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.7710::4.7710) (-0.0174::-0.0174) (2.3258::2.3258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9090::3.9092) (1.8726::1.8729)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.0088::4.0088) (-0.0192::-0.0192) (2.0191::2.0190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2198::0.2198) (0.2487::0.2487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0149::4.0150) (1.9190::1.9192)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.1045::4.1045) (-0.0230::-0.0230) (2.0573::2.0573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0338::1.0338) (0.8374::0.8374)) (IOPATH D Q (1.1113::1.1113) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1356::1.1356) (0.7256::0.7256)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1187::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8372::0.8372)) (IOPATH D Q (1.1132::1.1132) (0.7008::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0963::1.0963) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8081::3.8081) (1.8355::1.8357)) (IOPATH TE_B Z () () (0.3757::0.3757) (3.8747::3.8747) (-0.0135::-0.0135) (1.9531::1.9531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4316::5.4316) (2.4989::2.4991)) (IOPATH TE_B Z () () (0.3840::0.3840) (5.4965::5.4965) (-0.0181::-0.0181) (2.6239::2.6239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0660::5.0660) (2.3428::2.3430)) (IOPATH TE_B Z () () (0.3694::0.3694) (5.1176::5.1176) (-0.0100::-0.0100) (2.4511::2.4511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3536::0.3536) (0.3811::0.3811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1279::6.1280) (2.7868::2.7870)) (IOPATH TE_B Z () () (0.3744::0.3744) (6.1800::6.1800) (-0.0128::-0.0128) (2.8997::2.8997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0451::1.0451) (0.8453::0.8453)) (IOPATH D Q (1.1224::1.1224) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5713::1.5713) (1.1609::1.1609)) (IOPATH D Q (1.6538::1.6538) (1.0279::1.0279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7911::4.7913) (2.2296::2.2298)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.8680::4.8680) (-0.0162::-0.0162) (2.3571::2.3571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1137::1.1137) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.2462::5.2462) (2.4199::2.4199)) (IOPATH TE_B Z () () (0.3027::0.3027) (5.2993::5.2993) (0.0268::0.0268) (2.4988::2.4988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8234::0.8234)) (IOPATH D Q (1.0986::1.0986) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0291::1.0291) (0.9131::0.9131)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8349::1.8429)) (SETUP (negedge D) (posedge CLK) (1.4335::1.4612)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7041::0.7041) (0.6154::0.6154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5870::0.5870) (0.6635::0.6635)) (IOPATH B X (0.4388::0.4388) (0.5692::0.5692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4383::0.4383) (0.5126::0.5126)) (IOPATH B X (0.4605::0.4605) (0.5928::0.5928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4705::5.4705) (2.5095::2.5097)) (IOPATH TE_B Z () () (0.3866::0.3866) (5.5332::5.5332) (-0.0195::-0.0195) (2.6326::2.6326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0969::4.0970) (1.9620::1.9625)) (IOPATH TE_B Z () () (0.4040::0.4040) (4.1087::4.1087) (-0.0291::-0.0291) (2.0683::2.0683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0392::1.0392) (0.8412::0.8412)) (IOPATH D Q (1.1342::1.1342) (0.7193::0.7193)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1232::1.1232) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4548::0.4548) (0.5283::0.5283)) (IOPATH B X (0.4478::0.4478) (0.5771::0.5771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5077::0.5077) (0.5824::0.5824)) (IOPATH B X (0.5167::0.5167) (0.6555::0.6555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9085::3.9087) (1.8733::1.8735)) (IOPATH TE_B Z () () (0.3765::0.3765) (3.9901::3.9901) (-0.0139::-0.0139) (2.0007::2.0007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0980::1.0980) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6614::0.6614) (0.5759::0.5759)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7041::0.7041) (0.5771::0.5771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0067::1.0067) (2.0810::2.0810)) (IOPATH A1 X (1.0125::1.0125) (2.1048::2.1048)) (IOPATH A2 X (0.9856::0.9856) (2.0548::2.0548)) (IOPATH A3 X (0.9610::0.9610) (2.0554::2.0554)) (IOPATH (posedge S0) X (1.1089::1.1089) (2.4009::2.4009)) (IOPATH (negedge S0) X (1.4142::1.4142) (2.0693::2.0693)) (IOPATH (posedge S1) X (0.8351::0.8351) (1.5244::1.5244)) (IOPATH (negedge S1) X (1.0084::1.0084) (1.3081::1.3081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2142::4.2143) (2.0036::2.0038)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.2841::4.2841) (-0.0172::-0.0172) (2.1263::2.1263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5735::4.5736) (2.1443::2.1445)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.6564::4.6564) (-0.0214::-0.0214) (2.2808::2.2808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3823::4.3825) (2.0713::2.0715)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.4489::4.4489) (-0.0160::-0.0160) (2.1872::2.1872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6137::0.6137) (0.6854::0.6854)) (IOPATH B X (0.4431::0.4431) (0.5682::0.5682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1271::1.1271) (0.7120::0.7156)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1143)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3177::4.3177) (2.0441::2.0443)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.3928::4.3928) (-0.0172::-0.0172) (2.1713::2.1713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0448::1.0448) (0.8451::0.8451)) (IOPATH D Q (1.1258::1.1258) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8120::0.8126) (0.7061::0.7133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6393::0.6393) (0.5627::0.5627)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2956::0.2975)) (SETUP (negedge GATE) (posedge CLK) (0.3953::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1491::1.1491) (0.7283::0.7342)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1004::1.1004) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7167::4.7168) (2.2033::2.2036)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.8006::4.8006) (-0.0227::-0.0227) (2.3412::2.3412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2340::0.2340) (0.2655::0.2655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1411::1.1459) (0.7310::0.7399)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7522)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1298)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1215::1.1215) (0.7094::0.7094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6120::4.6120) (2.1551::2.1551)) (IOPATH TE_B Z () () (0.3124::0.3124) (4.6790::4.6790) (0.0215::0.0215) (2.2504::2.2504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1522::0.1522) (0.1581::0.1581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2912::4.2913) (2.0350::2.0352)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.3778::4.3778) (-0.0209::-0.0209) (2.1716::2.1716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1205::1.1205) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6551::0.6554) (0.5828::0.5865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1040::4.1041) (1.9554::1.9556)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.1744::4.1744) (-0.0182::-0.0182) (2.0767::2.0767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6359::0.6359) (0.7067::0.7068)) (IOPATH B X (0.4547::0.4547) (0.5798::0.5798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2323::4.2323) (2.0116::2.0118)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.3033::4.3033) (-0.0181::-0.0181) (2.1382::2.1382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0179::1.0179) (0.9051::0.9051)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8502::1.8577)) (SETUP (negedge D) (posedge CLK) (1.4479::1.4751)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3644::4.3645) (2.0655::2.0657)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.4422::4.4422) (-0.0201::-0.0201) (2.1963::2.1963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1208::5.1208) (2.3721::2.3723)) (IOPATH TE_B Z () () (0.3629::0.3629) (5.1591::5.1591) (-0.0064::-0.0064) (2.4758::2.4758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8556::4.8557) (2.2619::2.2621)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.9233::4.9233) (-0.0184::-0.0184) (2.3865::2.3865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1280::1.1280) (0.7176::0.7176)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6832::4.6834) (2.1871::2.1873)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.7516::4.7516) (-0.0166::-0.0166) (2.3123::2.3123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1151::1.1151) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1006::1.1006) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1270::1.1270) (0.7104::0.7129)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5927::0.5927) (0.6675::0.6675)) (IOPATH B X (0.4929::0.4929) (0.6282::0.6282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1002::1.1002) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4706::0.4706) (0.5439::0.5439)) (IOPATH B X (0.4492::0.4492) (0.5782::0.5782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8477::4.8478) (2.2532::2.2534)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.9012::4.9012) (-0.0102::-0.0102) (2.3660::2.3660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0372::1.0372) (0.8398::0.8398)) (IOPATH D Q (1.1645::1.1686) (0.7460::0.7549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7494)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0655::1.0655) (0.8594::0.8594)) (IOPATH D Q (1.1786::1.1812) (0.7537::0.7596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7389)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1190)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1257::1.1257) (0.7109::0.7143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9998::0.9998) (2.0796::2.0796)) (IOPATH A1 X (1.0138::1.0138) (2.1086::2.1086)) (IOPATH A2 X (0.9931::0.9931) (2.0627::2.0627)) (IOPATH A3 X (0.9694::0.9694) (2.0640::2.0640)) (IOPATH (posedge S0) X (1.1201::1.1201) (2.4112::2.4112)) (IOPATH (negedge S0) X (1.4252::1.4252) (2.0795::2.0795)) (IOPATH (posedge S1) X (0.8460::0.8460) (1.5345::1.5345)) (IOPATH (negedge S1) X (1.0193::1.0193) (1.3182::1.3182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.0942::1.0942) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5364::0.5364) (0.6090::0.6090)) (IOPATH B X (0.4759::0.4759) (0.6065::0.6065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1041::1.1041) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0985::0.0985)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7963::4.7964) (2.2369::2.2371)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.8797::4.8797) (-0.0261::-0.0261) (2.3781::2.3781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8127::3.8128) (1.8321::1.8323)) (IOPATH TE_B Z () () (0.3871::0.3871) (3.9008::3.9008) (-0.0198::-0.0198) (1.9670::1.9670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8427::3.8428) (1.8469::1.8471)) (IOPATH TE_B Z () () (0.3853::0.3853) (3.9285::3.9285) (-0.0188::-0.0188) (1.9815::1.9815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4930::5.4932) (2.5235::2.5237)) (IOPATH TE_B Z () () (0.3853::0.3853) (5.5640::5.5640) (-0.0188::-0.0188) (2.6489::2.6489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8585::0.8585) (0.7906::0.7906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6331::5.6333) (2.5834::2.5837)) (IOPATH TE_B Z () () (0.4059::0.4059) (5.6732::5.6732) (-0.0302::-0.0302) (2.7051::2.7051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8322::0.8323) (0.7821::0.7821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0857::1.0857) (0.8719::0.8719)) (IOPATH D Q (1.1740::1.1740) (0.7427::0.7427)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7203::0.7203)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0092::4.0092) (1.9156::1.9158)) (IOPATH TE_B Z () () (0.4022::0.4022) (4.1013::4.1013) (-0.0281::-0.0281) (2.0609::2.0609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8756::3.8757) (1.8591::1.8593)) (IOPATH TE_B Z () () (0.3771::0.3771) (3.9441::3.9441) (-0.0143::-0.0143) (1.9786::1.9786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8798::3.8799) (1.8624::1.8626)) (IOPATH TE_B Z () () (0.3928::0.3928) (3.9753::3.9753) (-0.0230::-0.0230) (2.0050::2.0050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0511::1.0511) (0.8495::0.8495)) (IOPATH D Q (1.1380::1.1380) (0.7199::0.7199)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7643::3.7644) (1.8159::1.8161)) (IOPATH TE_B Z () () (0.3755::0.3755) (3.8320::3.8320) (-0.0134::-0.0134) (1.9343::1.9343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1676::0.1676) (0.1778::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4229::5.4231) (2.4950::2.4952)) (IOPATH TE_B Z () () (0.3777::0.3777) (5.4908::5.4908) (-0.0146::-0.0146) (2.6155::2.6155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0363::1.0363) (0.8392::0.8392)) (IOPATH D Q (1.1160::1.1160) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1088::1.1088) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1381::1.1381) (0.7190::0.7228)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2564::4.2565) (2.0190::2.0192)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.3219::4.3219) (-0.0135::-0.0135) (2.1353::2.1353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2688::6.2690) (2.8448::2.8450)) (IOPATH TE_B Z () () (0.3860::0.3860) (6.3402::6.3402) (-0.0192::-0.0192) (2.9737::2.9737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8962::0.8962) (0.8324::0.8324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7619::0.7619) (0.6746::0.6746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1256::1.1256) (0.7102::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7296::0.7296)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1091)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0711::5.0712) (2.3471::2.3473)) (IOPATH TE_B Z () () (0.3882::0.3882) (5.1427::5.1427) (-0.0204::-0.0204) (2.4770::2.4770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6110::0.6110) (0.5581::0.5608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0158::1.0158) (0.9036::0.9036)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7816::1.7895)) (SETUP (negedge D) (posedge CLK) (1.3911::1.4066)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0372::1.0372) (0.8398::0.8398)) (IOPATH D Q (1.1447::1.1447) (0.7287::0.7287)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7332::0.7332)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7683::0.7686) (0.6745::0.6783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1081::1.1081) (0.6962::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.0989::1.0989) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6243::0.6243) (0.6995::0.6995)) (IOPATH B X (0.4466::0.4466) (0.5777::0.5777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8014::0.8014) (0.7249::0.7249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9099::3.9100) (1.8767::1.8769)) (IOPATH TE_B Z () () (0.4064::0.4064) (3.9946::3.9946) (-0.0304::-0.0305) (2.0199::2.0199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1059::1.1059) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1223::1.1223) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9956::0.9956) (2.0787::2.0787)) (IOPATH A1 X (1.0292::1.0292) (2.1212::2.1212)) (IOPATH A2 X (1.0158::1.0158) (2.0800::2.0800)) (IOPATH A3 X (0.9863::0.9863) (2.0773::2.0773)) (IOPATH (posedge S0) X (1.1290::1.1290) (2.4194::2.4194)) (IOPATH (negedge S0) X (1.4340::1.4340) (2.0877::2.0877)) (IOPATH (posedge S1) X (0.8548::0.8548) (1.5427::1.5427)) (IOPATH (negedge S1) X (1.0282::1.0282) (1.3264::1.3264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0929::1.0929) (0.6872::0.6872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8968::5.8970) (2.7026::2.7032)) (IOPATH TE_B Z () () (0.4108::0.4108) (5.8968::5.8968) (-0.0329::-0.0329) (2.8091::2.8091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2362::0.2362) (0.2672::0.2672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0335::1.0335) (0.8372::0.8372)) (IOPATH D Q (1.1565::1.1565) (0.7348::0.7372)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7437::0.7437)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7072::4.7074) (2.1937::2.1939)) (IOPATH TE_B Z () () (0.4105::0.4105) (4.8168::4.8168) (-0.0327::-0.0327) (2.3540::2.3540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3774::4.3775) (2.0673::2.0675)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.4489::4.4489) (-0.0150::-0.0150) (2.1879::2.1879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (6.0497::6.0497) (2.7554::2.7554)) (IOPATH TE_B Z () () (0.3022::0.3022) (6.1124::6.1128) (0.0272::0.0271) (2.8479::2.8483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.3811::1.3811) (1.0492::1.0492)) (IOPATH D Q (1.4680::1.4680) (0.9184::0.9184)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7730::0.7730) (0.6954::0.6954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7082::3.7083) (1.7924::1.7926)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.7964::3.7964) (-0.0200::-0.0200) (1.9280::1.9280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7389::4.7391) (2.2117::2.2119)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.8095::4.8095) (-0.0106::-0.0106) (2.3388::2.3388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1116::1.1116) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1176::1.1176) (0.8916::0.8916)) (IOPATH D Q (1.2037::1.2037) (0.7600::0.7600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2371::0.2371) (0.2681::0.2681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7304::0.7304) (0.6425::0.6425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3927::4.3927) (2.0635::2.0635)) (IOPATH TE_B Z () () (0.3070::0.3070) (4.4609::4.4609) (0.0245::0.0245) (2.1609::2.1609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1062::1.1062) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4479::4.4480) (2.0889::2.0891)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.5292::4.5292) (-0.0177::-0.0177) (2.2260::2.2260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1223::4.1224) (1.9622::1.9624)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.2007::4.2007) (-0.0198::-0.0198) (2.0899::2.0899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.1097::1.1097) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1027::1.1027) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1235::1.1235) (0.7116::0.7116)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1391::1.1391) (0.7241::0.7241)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1147::0.1147)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0230::1.0230) (0.9087::0.9087)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8321::1.8407)) (SETUP (negedge D) (posedge CLK) (1.4307::1.4581)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8312::0.8312)) (IOPATH D Q (1.1126::1.1126) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8412::4.8413) (2.2535::2.2538)) (IOPATH TE_B Z () () (0.3654::0.3654) (4.8952::4.8952) (-0.0078::-0.0078) (2.3651::2.3651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6924::0.6924) (0.5943::0.5943)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0372::4.0372) (1.9293::1.9295)) (IOPATH TE_B Z () () (0.3956::0.3956) (4.1130::4.1130) (-0.0245::-0.0245) (2.0626::2.0626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4119::4.4120) (2.0836::2.0838)) (IOPATH TE_B Z () () (0.3857::0.3857) (4.4988::4.4988) (-0.0190::-0.0190) (2.2201::2.2201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6842::4.6843) (2.1886::2.1888)) (IOPATH TE_B Z () () (0.4158::0.4158) (4.7666::4.7666) (-0.0356::-0.0356) (2.3349::2.3349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1267::1.1267) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1040::1.1040) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6616::0.6616) (0.5758::0.5758)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2967::0.2976)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4778::0.4778) (0.5512::0.5512)) (IOPATH B X (0.4700::0.4700) (0.6018::0.6018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7436::3.7438) (1.8020::1.8022)) (IOPATH TE_B Z () () (0.3780::0.3780) (3.8284::3.8284) (-0.0147::-0.0147) (1.9332::1.9332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8392::3.8393) (1.8463::1.8465)) (IOPATH TE_B Z () () (0.3990::0.3990) (3.9334::3.9334) (-0.0264::-0.0264) (1.9907::1.9907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0822::5.0823) (2.3508::2.3510)) (IOPATH TE_B Z () () (0.3673::0.3673) (5.1336::5.1336) (-0.0089::-0.0089) (2.4548::2.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1130::1.1130) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.0968::1.0968) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0015::1.0015) (2.0826::2.0826)) (IOPATH A1 X (1.0234::1.0234) (2.1171::2.1171)) (IOPATH A2 X (1.0061::1.0061) (2.0732::2.0732)) (IOPATH A3 X (0.9841::0.9841) (2.0756::2.0756)) (IOPATH (posedge S0) X (1.1278::1.1278) (2.4183::2.4183)) (IOPATH (negedge S0) X (1.4329::1.4329) (2.0866::2.0866)) (IOPATH (posedge S1) X (0.8536::0.8536) (1.5415::1.5415)) (IOPATH (negedge S1) X (1.0270::1.0270) (1.3253::1.3253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8330::0.8330)) (IOPATH D Q (1.1084::1.1084) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2952::5.2954) (2.4394::2.4396)) (IOPATH TE_B Z () () (0.3811::0.3811) (5.3653::5.3653) (-0.0165::-0.0165) (2.5625::2.5625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0409::1.0409) (0.8424::0.8424)) (IOPATH D Q (1.1705::1.1705) (0.7444::0.7496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7482::0.7482)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1228)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0398::1.0398) (0.8416::0.8416)) (IOPATH D Q (1.1202::1.1202) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2199::0.2199) (0.2465::0.2465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.0943::1.0943) (0.6871::0.6871)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7857::4.7858) (2.2322::2.2324)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.8642::4.8642) (-0.0197::-0.0197) (2.3656::2.3656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6785::4.6786) (2.1878::2.1880)) (IOPATH TE_B Z () () (0.3751::0.3751) (4.7541::4.7541) (-0.0131::-0.0131) (2.3216::2.3216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8873::3.8875) (1.8658::1.8660)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.9710::3.9710) (-0.0186::-0.0186) (1.9977::1.9977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7343::4.7344) (2.2147::2.2150)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.7729::4.7729) (-0.0149::-0.0149) (2.3238::2.3238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7733::0.7733) (0.6720::0.6720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1384::4.1385) (1.9710::1.9712)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.2249::4.2249) (-0.0184::-0.0184) (2.1059::2.1059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1178::1.1178) (0.7060::0.7079)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7332::0.7332)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3827::4.3828) (2.0707::2.0709)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.4572::4.4572) (-0.0179::-0.0179) (2.1985::2.1985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1080::1.1080) (0.7012::0.7012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7245::0.7245)) (SETUP (negedge D) (negedge GATE) (0.1067::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5500::4.5501) (2.1334::2.1336)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.6158::4.6158) (-0.0148::-0.0148) (2.2577::2.2577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.0956::1.0956) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7632::0.7632) (0.6363::0.6363)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2971::0.2996)) (SETUP (negedge GATE) (posedge CLK) (0.3964::0.3970)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8920::5.8921) (2.6907::2.6909)) (IOPATH TE_B Z () () (0.3961::0.3961) (5.9628::5.9628) (-0.0248::-0.0248) (2.8237::2.8237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8294::0.8294)) (IOPATH D Q (1.1031::1.1031) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8266::0.8266)) (IOPATH D Q (1.1204::1.1204) (0.7116::0.7116)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7295::0.7295)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1106)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0151::1.0151) (0.9031::0.9031)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8870::1.8934)) (SETUP (negedge D) (posedge CLK) (1.4839::1.5077)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8574::0.8574) (0.8024::0.8024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1140::1.1140) (0.7065::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0107::4.0108) (1.9154::1.9156)) (IOPATH TE_B Z () () (0.4070::0.4070) (4.1104::4.1104) (-0.0308::-0.0308) (2.0652::2.0652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6791::4.6792) (2.1862::2.1864)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.7437::4.7437) (-0.0119::-0.0119) (2.3077::2.3077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4504::4.4505) (2.0921::2.0923)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.5308::4.5308) (-0.0197::-0.0197) (2.2283::2.2283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1023::1.1023) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8672::3.8673) (1.8611::1.8613)) (IOPATH TE_B Z () () (0.4032::0.4032) (3.9353::3.9353) (-0.0287::-0.0287) (1.9927::1.9927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1027::1.1027) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6837::0.6837) (0.5889::0.5889)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.0925::1.0925) (0.6859::0.6859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6359::0.6359) (0.5606::0.5606)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4726::0.4726) (0.5448::0.5448)) (IOPATH B X (0.4938::0.4938) (0.6267::0.6267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2569::6.2571) (2.8460::2.8462)) (IOPATH TE_B Z () () (0.4559::0.4559) (6.3498::6.3498) (-0.0578::-0.0578) (3.0240::3.0240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6960::0.6960) (0.5846::0.5846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8005::0.8005) (0.7312::0.7312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0359::1.0359) (2.1135::2.1135)) (IOPATH A1 X (1.0589::1.0589) (2.1484::2.1484)) (IOPATH A2 X (1.0326::1.0326) (2.0986::2.0986)) (IOPATH A3 X (1.0218::1.0218) (2.1081::2.1081)) (IOPATH (posedge S0) X (1.1574::1.1574) (2.4456::2.4456)) (IOPATH (negedge S0) X (1.4621::1.4621) (2.1137::2.1137)) (IOPATH (posedge S1) X (0.8828::0.8828) (1.5685::1.5685)) (IOPATH (negedge S1) X (1.0563::1.0563) (1.3524::1.3524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0931::1.0931) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0860::1.0860) (0.6811::0.6811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7594::3.7595) (1.8099::1.8101)) (IOPATH TE_B Z () () (0.3766::0.3766) (3.8352::3.8352) (-0.0140::-0.0140) (1.9338::1.9338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0494::1.0494) (0.8483::0.8483)) (IOPATH D Q (1.1387::1.1387) (0.7217::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3358::4.3359) (2.0520::2.0522)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.4029::4.4029) (-0.0135::-0.0135) (2.1718::2.1718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8365::0.8365)) (IOPATH D Q (1.1118::1.1118) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1059::1.1059) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1130::1.1130) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1589::1.1589) (0.7358::0.7411)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7470::0.7470)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1990::0.1990) (0.2253::0.2253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4156::1.4156) (1.0695::1.0695)) (IOPATH D Q (1.5003::1.5003) (0.9382::0.9382)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6713::0.6713) (0.5816::0.5816)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2956::0.2969)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3962)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0140::1.0140) (0.9024::0.9024)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8114::1.8170)) (SETUP (negedge D) (posedge CLK) (1.4103::1.4343)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0474::1.0474) (0.8469::0.8469)) (IOPATH D Q (1.1312::1.1312) (0.7143::0.7143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7192::0.7198) (0.6284::0.6357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9667::3.9668) (1.8977::1.8979)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.0551::4.0551) (-0.0231::-0.0231) (2.0361::2.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7340::4.7341) (2.2111::2.2114)) (IOPATH TE_B Z () () (0.3809::0.3809) (4.7992::4.7992) (-0.0163::-0.0163) (2.3346::2.3346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1132::1.1132) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.1402::1.1402) (0.7263::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7455::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1202::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9013::4.9013) (2.2788::2.2790)) (IOPATH TE_B Z () () (0.3857::0.3858) (4.9692::4.9692) (-0.0190::-0.0190) (2.4047::2.4047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6757::0.6757) (0.6020::0.6020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6874::0.6874) (0.5912::0.5912)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2942::0.2972)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6295::0.6295) (0.5654::0.5654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8309::4.8310) (2.2489::2.2491)) (IOPATH TE_B Z () () (0.3668::0.3668) (4.8826::4.8826) (-0.0085::-0.0085) (2.3591::2.3591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0312::1.0312) (0.8356::0.8356)) (IOPATH D Q (1.1092::1.1092) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6186::0.6186) (0.5083::0.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6476::3.6477) (1.7647::1.7649)) (IOPATH TE_B Z () () (0.3785::0.3785) (3.7254::3.7254) (-0.0150::-0.0150) (1.8897::1.8897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2829::5.2830) (2.4356::2.4358)) (IOPATH TE_B Z () () (0.3619::0.3619) (5.3350::5.3350) (-0.0059::-0.0059) (2.5394::2.5394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7713::3.7714) (1.8197::1.8199)) (IOPATH TE_B Z () () (0.3961::0.3961) (3.8605::3.8605) (-0.0248::-0.0248) (1.9593::1.9593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4385::4.4386) (2.0921::2.0923)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.5094::4.5094) (-0.0158::-0.0158) (2.2142::2.2142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4028::5.4030) (2.4851::2.4853)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.4621::5.4621) (-0.0085::-0.0085) (2.5964::2.5964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0199::1.0199) (2.0926::2.0926)) (IOPATH A1 X (1.0224::1.0224) (2.1143::2.1143)) (IOPATH A2 X (1.0005::1.0005) (2.0675::2.0675)) (IOPATH A3 X (0.9733::0.9733) (2.0664::2.0664)) (IOPATH (posedge S0) X (1.1197::1.1197) (2.4109::2.4109)) (IOPATH (negedge S0) X (1.4249::1.4249) (2.0792::2.0792)) (IOPATH (posedge S1) X (0.8457::0.8457) (1.5342::1.5342)) (IOPATH (negedge S1) X (1.0190::1.0190) (1.3179::1.3179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6692::0.6692) (0.5803::0.5803)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2948::0.2979)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1333::1.1333) (0.7215::0.7215)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7381::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1160::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1144::1.1144) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2253::0.2253) (0.2533::0.2533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0438::1.0438) (0.8444::0.8444)) (IOPATH D Q (1.1657::1.1693) (0.7465::0.7539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1442::1.1451) (0.7321::0.7339)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7450)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1371::1.1371) (0.7210::0.7210)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1112::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8245::0.8245)) (IOPATH D Q (1.0937::1.0937) (0.6860::0.6860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8607::0.8607) (0.7891::0.7890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1481::1.1481) (0.7364::0.7364)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8792::4.8792) (2.2707::2.2709)) (IOPATH TE_B Z () () (0.4138::0.4138) (4.9740::4.9740) (-0.0346::-0.0346) (2.4262::2.4262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6708::0.6708) (0.5815::0.5815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2948::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9877::3.9877) (1.9073::1.9075)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.0617::4.0617) (-0.0153::-0.0153) (2.0319::2.0319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2047::4.2049) (1.9969::1.9971)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.2828::4.2828) (-0.0147::-0.0147) (2.1239::2.1239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0393::1.0393) (0.8413::0.8413)) (IOPATH D Q (1.1196::1.1196) (0.7063::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4408::4.4410) (2.1004::2.1008)) (IOPATH TE_B Z () () (0.4389::0.4389) (4.4988::4.4988) (-0.0484::-0.0484) (2.2420::2.2420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0837::1.0837) (0.8706::0.8706)) (IOPATH D Q (1.2053::1.2053) (0.7732::0.7732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7429::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1360::1.1360) (0.7181::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8321::0.8321)) (IOPATH D Q (1.1134::1.1134) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0504::4.0505) (1.9340::1.9342)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.1270::4.1270) (-0.0158::-0.0158) (2.0580::2.0580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2978::6.2980) (2.8549::2.8551)) (IOPATH TE_B Z () () (0.3772::0.3772) (6.3613::6.3613) (-0.0143::-0.0143) (2.9762::2.9762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9997::0.9997) (0.9032::0.9032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7760::0.7764) (0.6799::0.6820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0149::1.0149) (0.9029::0.9029)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7775::1.7833)) (SETUP (negedge D) (posedge CLK) (1.3865::1.4021)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6785::0.6785) (0.5861::0.5861)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1062::1.1062) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1375::1.1375) (0.7213::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5387::4.5388) (2.1286::2.1288)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.6118::4.6118) (-0.0137::-0.0137) (2.2572::2.2572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9904::3.9906) (1.9095::1.9097)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.0756::4.0756) (-0.0187::-0.0187) (2.0414::2.0414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0964::4.0966) (1.9529::1.9531)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.1703::4.1703) (-0.0172::-0.0172) (2.0749::2.0749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0408::1.0408) (0.8423::0.8423)) (IOPATH D Q (1.1324::1.1324) (0.7174::0.7174)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1034::1.1034) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7857::4.7857) (2.2318::2.2319)) (IOPATH TE_B Z () () (0.3946::0.3946) (4.8489::4.8489) (-0.0239::-0.0239) (2.3579::2.3579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.3521::1.3521) (1.1817::1.1817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3769::4.3771) (2.0696::2.0698)) (IOPATH TE_B Z () () (0.3824::0.3825) (4.4534::4.4534) (-0.0172::-0.0172) (2.1952::2.1952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1539::1.1539) (0.7331::0.7396)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7556::0.7556)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1283)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8361::3.8362) (1.8435::1.8437)) (IOPATH TE_B Z () () (0.3813::0.3813) (3.9165::3.9165) (-0.0166::-0.0166) (1.9703::1.9703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0060::1.0060) (2.0867::2.0867)) (IOPATH A1 X (1.0291::1.0291) (2.1219::2.1219)) (IOPATH A2 X (1.0049::1.0049) (2.0736::2.0736)) (IOPATH A3 X (0.9843::0.9843) (2.0769::2.0769)) (IOPATH (posedge S0) X (1.1319::1.1319) (2.4221::2.4221)) (IOPATH (negedge S0) X (1.4370::1.4370) (2.0904::2.0904)) (IOPATH (posedge S1) X (0.8577::0.8577) (1.5453::1.5453)) (IOPATH (negedge S1) X (1.0311::1.0311) (1.3291::1.3291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1326::1.1326) (0.7157::0.7184)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7344::0.7344)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7012::0.7012) (0.5995::0.5995)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2966::0.2994)) (SETUP (negedge GATE) (posedge CLK) (0.3963::0.3968)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5431::0.5431) (0.5039::0.5039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8616::0.8616) (0.7943::0.7943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1322::1.1322) (0.7164::0.7176)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8234::0.8234)) (IOPATH D Q (1.1646::1.1646) (0.7423::0.7438)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7625::0.7625)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1308)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5387::4.5389) (2.1305::2.1307)) (IOPATH TE_B Z () () (0.3848::0.3848) (4.6252::4.6252) (-0.0185::-0.0185) (2.2742::2.2742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4362::0.4362) (0.4019::0.4019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7935::3.7936) (1.8270::1.8272)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.8718::3.8718) (-0.0173::-0.0173) (1.9537::1.9537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9238::3.9239) (1.8812::1.8814)) (IOPATH TE_B Z () () (0.3749::0.3749) (3.9926::3.9926) (-0.0130::-0.0130) (2.0007::2.0007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2161::0.2161) (0.2447::0.2447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1027::1.1027) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7770::0.7770) (0.7095::0.7096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.0971::1.0971) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1130::1.1130) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0948::4.0949) (1.9480::1.9482)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.1638::4.1638) (-0.0134::-0.0134) (2.0667::2.0667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0321::1.0321) (0.8362::0.8362)) (IOPATH D Q (1.1643::1.1643) (0.7398::0.7460)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7499::0.7499)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1242)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3310::4.3311) (2.0511::2.0513)) (IOPATH TE_B Z () () (0.4081::0.4081) (4.4050::4.4050) (-0.0314::-0.0314) (2.1866::2.1866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0927::1.0927) (0.6858::0.6858)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5785::0.5785) (0.5181::0.5181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3755::4.3757) (2.0680::2.0683)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.4398::4.4398) (-0.0138::-0.0138) (2.1814::2.1814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2570::5.2571) (2.4264::2.4266)) (IOPATH TE_B Z () () (0.3909::0.3909) (5.3340::5.3340) (-0.0219::-0.0219) (2.5575::2.5575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0389::1.0389) (2.1138::2.1138)) (IOPATH A1 X (1.0519::1.0519) (2.1423::2.1423)) (IOPATH A2 X (1.0285::1.0285) (2.0943::2.0943)) (IOPATH A3 X (1.0028::1.0028) (2.0942::2.0942)) (IOPATH (posedge S0) X (1.1515::1.1515) (2.4402::2.4402)) (IOPATH (negedge S0) X (1.4563::1.4563) (2.1083::2.1083)) (IOPATH (posedge S1) X (0.8770::0.8770) (1.5632::1.5632)) (IOPATH (negedge S1) X (1.0505::1.0505) (1.3470::1.3470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2586::4.2587) (2.0177::2.0179)) (IOPATH TE_B Z () () (0.3733::0.3733) (4.3324::4.3324) (-0.0121::-0.0121) (2.1387::2.1387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5897::0.5897) (0.6645::0.6645)) (IOPATH B X (0.4339::0.4339) (0.5637::0.5637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0379::1.0379) (0.8403::0.8403)) (IOPATH D Q (1.1243::1.1243) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2002::5.2002) (2.4067::2.4068)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.2514::5.2514) (-0.0121::-0.0121) (2.5202::2.5202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7765::3.7766) (1.8216::1.8218)) (IOPATH TE_B Z () () (0.3814::0.3814) (3.8651::3.8651) (-0.0166::-0.0166) (1.9591::1.9591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9706::3.9708) (1.8996::1.8998)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.0489::4.0489) (-0.0138::-0.0138) (2.0241::2.0241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9944::4.9946) (2.3173::2.3175)) (IOPATH TE_B Z () () (0.3745::0.3745) (5.0610::5.0610) (-0.0128::-0.0128) (2.4343::2.4343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1388::1.1388) (0.7228::0.7234)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4039::0.4042) (0.3733::0.3787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1160::1.1160) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6411::0.6411) (0.7166::0.7167)) (IOPATH B X (0.4452::0.4452) (0.5745::0.5745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8472::0.8477) (0.7402::0.7422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6754::0.6810) (0.4752::0.4867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4492::0.4492) (0.5236::0.5236)) (IOPATH B X (0.4603::0.4603) (0.5926::0.5926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1477::1.1477) (0.7275::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0135::1.0135) (0.8232::0.8232)) (IOPATH D Q (1.1017::1.1017) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4319::0.4319) (0.3974::0.3974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8305::0.8305)) (IOPATH D Q (1.1119::1.1119) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1462::1.1494) (0.7317::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2806::4.2807) (2.0287::2.0289)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.3520::4.3520) (-0.0138::-0.0138) (2.1523::2.1523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.1313::1.1313) (0.7195::0.7195)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4352::4.4353) (2.0925::2.0927)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.5097::4.5097) (-0.0149::-0.0149) (2.2190::2.2190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8330::0.8330)) (IOPATH D Q (1.1279::1.1279) (0.7116::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7284::0.7284)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4802::5.4804) (2.5204::2.5206)) (IOPATH TE_B Z () () (0.3838::0.3838) (5.5505::5.5505) (-0.0180::-0.0180) (2.6437::2.6437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1453::4.1455) (1.9728::1.9730)) (IOPATH TE_B Z () () (0.3786::0.3786) (4.2271::4.2271) (-0.0151::-0.0151) (2.1017::2.1017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6320::0.6320) (0.5586::0.5586)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2970::0.2999)) (SETUP (negedge GATE) (posedge CLK) (0.3965::0.3969)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0924::1.0924) (0.6867::0.6867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4578::4.4579) (2.0968::2.0970)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.5298::4.5298) (-0.0163::-0.0163) (2.2274::2.2274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1002::1.1002) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1137::1.1137) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6263::4.6263) (2.1688::2.1690)) (IOPATH TE_B Z () () (0.3706::0.3706) (4.6664::4.6664) (-0.0107::-0.0107) (2.2749::2.2749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8270::5.8270) (2.6589::2.6591)) (IOPATH TE_B Z () () (0.3869::0.3869) (5.8867::5.8867) (-0.0197::-0.0197) (2.7804::2.7804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0264::4.0265) (1.9224::1.9226)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.1002::4.1002) (-0.0197::-0.0197) (2.0459::2.0459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5858::4.5858) (2.1521::2.1522)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.6242::4.6242) (-0.0137::-0.0137) (2.2583::2.2583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6420::0.6420) (0.5644::0.5644)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3011::0.3036)) (SETUP (negedge GATE) (posedge CLK) (0.3987::0.3992)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7329::3.7331) (1.8024::1.8026)) (IOPATH TE_B Z () () (0.3744::0.3744) (3.8077::3.8077) (-0.0127::-0.0127) (1.9234::1.9234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1361::1.1361) (0.7230::0.7230)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.6015::0.6015) (0.5366::0.5366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1436::4.1436) (1.9733::1.9735)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.2126::4.2126) (-0.0157::-0.0157) (2.0941::2.0941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0093::4.0094) (1.9170::1.9172)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.0946::4.0946) (-0.0189::-0.0189) (2.0508::2.0508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8227::0.8227)) (IOPATH D Q (1.0998::1.0998) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4388::4.4388) (2.0954::2.0956)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.4920::4.4920) (-0.0102::-0.0102) (2.2002::2.2002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1264::1.1264) (0.7134::0.7134)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1273::1.1273) (0.7173::0.7173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7306::0.7306)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1036::1.1036) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5870::0.5870) (0.6604::0.6604)) (IOPATH B X (0.4463::0.4463) (0.5738::0.5738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1498::1.1535) (0.7346::0.7420)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3295::4.3295) (2.0371::2.0371)) (IOPATH TE_B Z () () (0.3112::0.3112) (4.3927::4.3927) (0.0222::0.0222) (2.1277::2.1277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5917::0.5917) (0.6672::0.6672)) (IOPATH B X (0.4107::0.4107) (0.5378::0.5378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6971::5.6973) (2.6151::2.6154)) (IOPATH TE_B Z () () (0.3986::0.3986) (5.7376::5.7376) (-0.0261::-0.0261) (2.7376::2.7376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4323::0.4323) (0.3976::0.3976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1624::1.1648) (0.7459::0.7502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1301)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2412::0.2412) (0.2701::0.2701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6959::0.6959) (0.5908::0.5908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3296::4.3298) (2.0398::2.0401)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.4127::4.4127) (-0.0176::-0.0176) (2.1709::2.1709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8360::0.8360)) (IOPATH D Q (1.1207::1.1207) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7250::3.7251) (1.7994::1.7996)) (IOPATH TE_B Z () () (0.3849::0.3849) (3.8106::3.8106) (-0.0186::-0.0186) (1.9318::1.9318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1340::1.1340) (0.9017::0.9017)) (IOPATH D Q (1.2208::1.2208) (0.7720::0.7720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.7024::0.7024) (0.7910::0.7910)) (IOPATH B X (0.4863::0.4863) (0.6226::0.6226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1340::1.1340) (0.7239::0.7239)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7400::0.7400)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6799::3.6800) (1.7773::1.7775)) (IOPATH TE_B Z () () (0.3769::0.3769) (3.7534::3.7534) (-0.0141::-0.0141) (1.8990::1.8990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4397::4.4399) (2.0857::2.0859)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.5218::4.5218) (-0.0174::-0.0174) (2.2224::2.2224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2133::0.2133) (0.2407::0.2407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7589::5.7589) (2.6311::2.6313)) (IOPATH TE_B Z () () (0.3907::0.3907) (5.8199::5.8199) (-0.0218::-0.0218) (2.7583::2.7583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.0996::1.0996) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6878::0.6879) (0.5759::0.5759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1247::1.1247) (0.7104::0.7131)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8321::0.8321)) (IOPATH D Q (1.1217::1.1217) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7251::0.7251)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8315::0.8315)) (IOPATH D Q (1.1065::1.1065) (0.6958::0.6958)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.0969::1.0969) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5743::0.5743) (0.5131::0.5131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0688::5.0689) (2.3436::2.3438)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.1362::5.1362) (-0.0194::-0.0194) (2.4685::2.4685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9915::4.9917) (2.3151::2.3153)) (IOPATH TE_B Z () () (0.3855::0.3855) (5.0628::5.0628) (-0.0189::-0.0189) (2.4405::2.4405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1160::1.1160) (0.7076::0.7076)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2909::5.2910) (2.4490::2.4493)) (IOPATH TE_B Z () () (0.4039::0.4039) (5.3261::5.3261) (-0.0291::-0.0291) (2.5695::2.5695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0412::1.0412) (0.8426::0.8426)) (IOPATH D Q (1.1219::1.1219) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8350::3.8351) (1.8424::1.8426)) (IOPATH TE_B Z () () (0.3819::0.3819) (3.9166::3.9166) (-0.0169::-0.0169) (1.9707::1.9707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3436::4.3437) (2.0567::2.0569)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.4284::4.4284) (-0.0193::-0.0193) (2.1922::2.1922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7837::4.7839) (2.2311::2.2314)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.8604::4.8604) (-0.0182::-0.0182) (2.3587::2.3587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2183::0.2183) (0.2471::0.2471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4718::0.4718) (0.5428::0.5428)) (IOPATH B X (0.4790::0.4790) (0.6075::0.6075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5126::0.5126) (0.5871::0.5871)) (IOPATH B X (0.4599::0.4599) (0.5920::0.5920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5686::4.5687) (2.1431::2.1433)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.6428::4.6428) (-0.0157::-0.0157) (2.2764::2.2764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0967::1.0967) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0998::1.0998) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6237::0.6237) (0.7002::0.7003)) (IOPATH B X (0.4462::0.4462) (0.5774::0.5774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6018::0.6018) (0.6775::0.6775)) (IOPATH B X (0.4144::0.4144) (0.5430::0.5430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4906::4.4907) (2.1111::2.1113)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.5716::4.5716) (-0.0184::-0.0184) (2.2509::2.2509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6702::0.6702) (0.5810::0.5810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4234::0.4234) (0.4296::0.4296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6339::4.6339) (2.1643::2.1643)) (IOPATH TE_B Z () () (0.3039::0.3039) (4.6925::4.6925) (0.0262::0.0262) (2.2502::2.2502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1247::1.1247) (0.7121::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1342::1.1342) (0.7172::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7395::0.7395)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1163)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8601::4.8603) (2.2611::2.2613)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.9226::4.9226) (-0.0108::-0.0108) (2.3809::2.3809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6643::0.6643) (0.5774::0.5774)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2989::0.3017)) (SETUP (negedge GATE) (posedge CLK) (0.3975::0.3980)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2761::4.2763) (2.0284::2.0286)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.3507::4.3507) (-0.0135::-0.0135) (2.1516::2.1516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4400::4.4401) (2.0973::2.0975)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.5035::4.5035) (-0.0134::-0.0134) (2.2133::2.2133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0076::4.0077) (1.9143::1.9145)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.0858::4.0858) (-0.0205::-0.0205) (2.0430::2.0430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1322::1.1322) (0.9006::0.9006)) (IOPATH D Q (1.2142::1.2142) (0.7655::0.7655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8352::3.8352) (1.8460::1.8462)) (IOPATH TE_B Z () () (0.3856::0.3857) (3.9124::3.9124) (-0.0190::-0.0190) (1.9745::1.9745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8668::0.8669) (0.8290::0.8290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0327::1.0327) (0.8367::0.8367)) (IOPATH D Q (1.1177::1.1177) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4615::5.4617) (2.5053::2.5055)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.5206::5.5206) (-0.0140::-0.0140) (2.6195::2.6195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1090::4.1092) (1.9591::1.9593)) (IOPATH TE_B Z () () (0.3753::0.3753) (4.1801::4.1801) (-0.0133::-0.0133) (2.0791::2.0791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1010::4.1011) (1.9535::1.9537)) (IOPATH TE_B Z () () (0.3675::0.3675) (4.1598::4.1598) (-0.0089::-0.0089) (2.0601::2.0601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0810::4.0811) (1.9464::1.9466)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.1697::4.1697) (-0.0196::-0.0196) (2.0831::2.0831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1068::1.1068) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6638::4.6639) (2.1807::2.1809)) (IOPATH TE_B Z () () (0.3710::0.3710) (4.7213::4.7213) (-0.0109::-0.0109) (2.2965::2.2965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9117::3.9119) (1.8758::1.8760)) (IOPATH TE_B Z () () (0.3949::0.3949) (4.0052::4.0052) (-0.0241::-0.0241) (2.0165::2.0165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8556::4.8557) (2.2596::2.2598)) (IOPATH TE_B Z () () (0.3986::0.3986) (4.9420::4.9420) (-0.0261::-0.0261) (2.4028::2.4028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2509::0.2509) (0.2807::0.2807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0963::1.0963) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6724::0.6726) (0.5944::0.5983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1301::1.1316) (0.7200::0.7232)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7394)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5992::0.5992) (0.6752::0.6752)) (IOPATH B X (0.4190::0.4190) (0.5473::0.5473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0327::1.0327) (0.8367::0.8367)) (IOPATH D Q (1.1292::1.1292) (0.7120::0.7147)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4855::0.4855) (0.5603::0.5603)) (IOPATH B X (0.4155::0.4155) (0.5435::0.5435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7978::0.7978) (0.7023::0.7023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1037::1.1037) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1052::1.1052) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1430::1.1484) (0.7292::0.7402)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4364::0.4364) (0.5109::0.5109)) (IOPATH B X (0.4583::0.4583) (0.5905::0.5905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7861::3.7862) (1.8216::1.8218)) (IOPATH TE_B Z () () (0.3795::0.3795) (3.8627::3.8627) (-0.0156::-0.0156) (1.9468::1.9468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8338::0.8338)) (IOPATH D Q (1.1179::1.1179) (0.7051::0.7051)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5188::0.5189) (0.5889::0.5890)) (IOPATH B X (0.4876::0.4876) (0.6162::0.6162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0960::1.0960) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5449::0.5449) (0.6199::0.6199)) (IOPATH B X (0.5266::0.5266) (0.6670::0.6670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6754::0.6754) (0.5840::0.5840)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8305::0.8305)) (IOPATH D Q (1.1649::1.1704) (0.7484::0.7582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7596)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1355)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1335::1.1335) (0.7160::0.7222)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1688::0.1688) (0.1821::0.1821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8043::3.8043) (1.8335::1.8337)) (IOPATH TE_B Z () () (0.3936::0.3936) (3.8940::3.8940) (-0.0234::-0.0234) (1.9729::1.9729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8527::0.8527) (0.7986::0.7986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.0993::1.0993) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9440::0.9440) (0.8187::0.8187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1748::4.1748) (1.9725::1.9725)) (IOPATH TE_B Z () () (0.3061::0.3061) (4.2392::4.2393) (0.0250::0.0250) (2.0654::2.0655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0947::1.0947) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7954::4.7956) (2.2327::2.2329)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.8617::4.8617) (-0.0130::-0.0130) (2.3558::2.3558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3566::4.3567) (2.0616::2.0618)) (IOPATH TE_B Z () () (0.3859::0.3859) (4.4431::4.4431) (-0.0191::-0.0191) (2.1974::2.1974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7134::4.7136) (2.2004::2.2006)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.7849::4.7849) (-0.0172::-0.0172) (2.3288::2.3288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1293::1.1293) (0.7188::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8356::0.8356)) (IOPATH D Q (1.1138::1.1138) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0355::1.0355) (0.8386::0.8386)) (IOPATH D Q (1.1183::1.1183) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1196::1.1196) (0.7097::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1355::1.1355) (0.7193::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7404::0.7404)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1166)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2249::0.2249) (0.2540::0.2540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1199::1.1199) (0.7060::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1534::1.1534) (0.7331::0.7391)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7552::0.7552)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1280)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9258::3.9260) (1.8885::1.8888)) (IOPATH TE_B Z () () (0.4702::0.4702) (4.0359::4.0359) (-0.0660::-0.0660) (2.0698::2.0698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6378::0.6378) (0.7091::0.7091)) (IOPATH B X (0.4295::0.4295) (0.5530::0.5530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4278::5.4280) (2.4965::2.4967)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.4996::5.4996) (-0.0177::-0.0177) (2.6224::2.6224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3542::5.3543) (2.4683::2.4685)) (IOPATH TE_B Z () () (0.5549::0.5549) (5.5953::5.5953) (-0.1293::-0.1293) (2.7908::2.7908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1417::4.1417) (1.9587::1.9587)) (IOPATH TE_B Z () () (0.3049::0.3049) (4.1972::4.1972) (0.0256::0.0256) (2.0413::2.0414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3116::5.3118) (2.4570::2.4574)) (IOPATH TE_B Z () () (0.4011::0.4011) (5.3471::5.3471) (-0.0275::-0.0275) (2.5775::2.5775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1672::1.1672) (0.7438::0.7470)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7645::0.7645)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1330)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6738::1.6738) (1.2211::1.2211)) (IOPATH D Q (1.7623::1.7623) (1.0914::1.0914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0338::1.0338) (0.8374::0.8374)) (IOPATH D Q (1.1385::1.1385) (0.7218::0.7218)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6095::0.6094) (0.6856::0.6857)) (IOPATH B X (0.4165::0.4165) (0.5445::0.5445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8752::0.8755) (0.7636::0.7674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3111::4.3112) (2.0411::2.0414)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.3812::4.3812) (-0.0116::-0.0116) (2.1597::2.1597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4600::0.4600) (0.5339::0.5339)) (IOPATH B X (0.4559::0.4559) (0.5875::0.5875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5531::0.5531) (0.5116::0.5116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6289::0.6289) (0.5564::0.5564)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4904::0.4904) (0.5615::0.5615)) (IOPATH B X (0.5011::0.5011) (0.6321::0.6321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0341::1.0341) (0.8376::0.8376)) (IOPATH D Q (1.1751::1.1751) (0.7499::0.7521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7559)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1271)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1213::1.1213) (0.8939::0.8939)) (IOPATH D Q (1.2054::1.2054) (0.7607::0.7607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6132::0.6136) (0.5472::0.5492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4782::4.4783) (2.1045::2.1047)) (IOPATH TE_B Z () () (0.3912::0.3912) (4.5585::4.5585) (-0.0220::-0.0220) (2.2450::2.2450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0774::4.0776) (1.9421::1.9423)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.1589::4.1589) (-0.0196::-0.0196) (2.0723::2.0723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1350::1.1350) (0.7249::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7442::0.7442)) (SETUP (negedge D) (negedge GATE) (0.1206::0.1206)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6120::0.6120) (0.5470::0.5470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1221::1.1221) (0.7149::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6885::0.6885) (0.6085::0.6085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1072::5.1073) (2.3636::2.3638)) (IOPATH TE_B Z () () (0.3728::0.3728) (5.1670::5.1670) (-0.0119::-0.0119) (2.4764::2.4764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1046::1.1046) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0439::4.0440) (1.9319::1.9321)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.1132::4.1132) (-0.0102::-0.0102) (2.0488::2.0488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9104::3.9105) (1.8743::1.8745)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.9826::3.9826) (-0.0128::-0.0128) (1.9942::1.9942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6831::4.6832) (2.1871::2.1874)) (IOPATH TE_B Z () () (0.3711::0.3711) (4.7444::4.7444) (-0.0109::-0.0109) (2.3050::2.3050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3459::4.3460) (2.0544::2.0546)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.4192::4.4192) (-0.0172::-0.0172) (2.1785::2.1785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6623::0.6623) (0.5766::0.5766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2979::0.2980)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3971)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4896::4.4898) (2.1096::2.1098)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.5631::4.5631) (-0.0145::-0.0145) (2.2389::2.2389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1351::1.1351) (0.7227::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6870::3.6871) (1.7810::1.7812)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.7725::3.7725) (-0.0162::-0.0162) (1.9120::1.9120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1614::5.1615) (2.3864::2.3866)) (IOPATH TE_B Z () () (0.3636::0.3636) (5.2036::5.2036) (-0.0068::-0.0068) (2.4851::2.4851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6168::3.6170) (1.7528::1.7530)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.7031::3.7031) (-0.0167::-0.0167) (1.8845::1.8845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9242::3.9242) (1.8837::1.8839)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.9985::3.9985) (-0.0187::-0.0187) (2.0104::2.0104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1876::4.1877) (1.9875::1.9877)) (IOPATH TE_B Z () () (0.3689::0.3689) (4.2495::4.2495) (-0.0097::-0.0097) (2.0961::2.0961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5635::4.5636) (2.1368::2.1370)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.6537::4.6537) (-0.0220::-0.0220) (2.2783::2.2783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1148::1.1148) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5231::0.5231) (0.5030::0.5030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5266::0.5266) (0.4767::0.4767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5873::0.5873) (0.6628::0.6628)) (IOPATH B X (0.4478::0.4478) (0.5783::0.5783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6330::0.6330) (0.5591::0.5591)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9194::0.9196) (0.8003::0.8040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2325::0.2325) (0.2609::0.2609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1175::1.1175) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8740::3.8741) (1.8600::1.8602)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9536::3.9536) (-0.0183::-0.0183) (1.9889::1.9889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1013::1.1013) (0.6958::0.6958)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8815::3.8816) (1.8639::1.8641)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.9624::3.9624) (-0.0156::-0.0156) (1.9919::1.9919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7646::3.7647) (1.8167::1.8169)) (IOPATH TE_B Z () () (0.3870::0.3870) (3.8470::3.8470) (-0.0197::-0.0197) (1.9499::1.9499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8264::0.8264)) (IOPATH D Q (1.1120::1.1120) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1210::1.1248) (0.7129::0.7206)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4596::4.4596) (2.1024::2.1026)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.5329::4.5329) (-0.0177::-0.0177) (2.2304::2.2304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.0882::1.0882) (0.6823::0.6823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2844::6.2844) (2.8536::2.8538)) (IOPATH TE_B Z () () (0.3722::0.3722) (6.3299::6.3299) (-0.0116::-0.0116) (2.9629::2.9629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4188::5.4190) (2.4911::2.4913)) (IOPATH TE_B Z () () (0.3781::0.3781) (5.4896::5.4896) (-0.0148::-0.0148) (2.6168::2.6168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0723::5.0724) (2.3507::2.3509)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.1375::5.1375) (-0.0171::-0.0171) (2.4715::2.4715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1162::1.1162) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8618::3.8618) (1.8418::1.8418)) (IOPATH TE_B Z () () (0.3101::0.3101) (3.9329::3.9329) (0.0228::0.0228) (1.9420::1.9421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4066::4.4067) (2.0770::2.0772)) (IOPATH TE_B Z () () (0.3922::0.3922) (4.4934::4.4934) (-0.0226::-0.0226) (2.2133::2.2133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0994::1.0994) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1448::1.1478) (0.7301::0.7363)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1511::5.1513) (2.3785::2.3787)) (IOPATH TE_B Z () () (0.3730::0.3730) (5.2127::5.2127) (-0.0120::-0.0120) (2.4924::2.4924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1019::1.1019) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0383::1.0383) (0.8406::0.8406)) (IOPATH D Q (1.1379::1.1379) (0.7230::0.7230)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2321::0.2321) (0.2654::0.2654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1602::6.1604) (2.8736::2.8738)) (IOPATH TE_B Z () () (0.6538::0.6538) (6.2186::6.2186) (-0.2032::-0.2032) (3.0993::3.0993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8379::0.8379)) (IOPATH D Q (1.1332::1.1332) (0.7204::0.7204)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6329::0.6329) (0.5587::0.5587)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7712::0.7712) (0.6838::0.6838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1038::5.1039) (2.3674::2.3676)) (IOPATH TE_B Z () () (0.4233::0.4233) (5.1803::5.1803) (-0.0398::-0.0398) (2.5187::2.5187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1222::1.1222) (0.7081::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1592::1.1592) (0.7367::0.7427)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7533::0.7533)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1264)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1900::0.1900) (0.2154::0.2154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0943::4.0945) (1.9581::1.9586)) (IOPATH TE_B Z () () (0.4488::0.4488) (4.1453::4.1453) (-0.0539::-0.0539) (2.1003::2.1003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.0900::1.0900) (0.6839::0.6839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4862::0.4862) (0.5611::0.5611)) (IOPATH B X (0.4567::0.4567) (0.5885::0.5885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1448::1.1448) (0.9084::0.9084)) (IOPATH D Q (1.2302::1.2302) (0.7771::0.7771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1677::1.1677) (0.7439::0.7481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7652::0.7652)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1340)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6479::0.6479) (0.5676::0.5676)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8355::0.8355)) (IOPATH D Q (1.1710::1.1710) (0.7439::0.7527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7551::0.7551)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1287)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6999::0.6999) (0.5983::0.5983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1641::0.1641) (0.1748::0.1748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5165::0.5165) (0.4821::0.4821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1044::1.1044) (0.8834::0.8834)) (IOPATH D Q (1.1892::1.1892) (0.7505::0.7505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8848::3.8849) (1.8633::1.8635)) (IOPATH TE_B Z () () (0.3906::0.3906) (3.9762::3.9762) (-0.0217::-0.0217) (2.0028::2.0028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.4142::5.4142) (2.4901::2.4901)) (IOPATH TE_B Z () () (0.2996::0.2996) (5.4710::5.4710) (0.0286::0.0286) (2.5752::2.5752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8311::0.8311)) (IOPATH D Q (1.1214::1.1214) (0.7112::0.7112)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1353::1.1353) (0.7237::0.7237)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.0966::1.0966) (0.6904::0.6904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1030::1.1030) (0.8825::0.8825)) (IOPATH D Q (1.1824::1.1824) (0.7456::0.7456)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1325::1.1325) (0.7227::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7402::0.7402)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1043::1.1043) (0.6936::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6762::4.6763) (2.1874::2.1876)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.7353::4.7353) (-0.0152::-0.0152) (2.3090::2.3090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1081::4.1081) (1.9571::1.9573)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.1787::4.1787) (-0.0196::-0.0196) (2.0810::2.0810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7876::3.7877) (1.8272::1.8274)) (IOPATH TE_B Z () () (0.3918::0.3918) (3.8410::3.8410) (-0.0224::-0.0224) (1.9469::1.9469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0299::1.0299) (0.8347::0.8347)) (IOPATH D Q (1.1073::1.1073) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8379::3.8380) (1.8465::1.8467)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.9116::3.9116) (-0.0140::-0.0140) (1.9685::1.9685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6549::0.6549) (0.5719::0.5719)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2980)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7680::3.7681) (1.8163::1.8165)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.8494::3.8494) (-0.0173::-0.0173) (1.9455::1.9455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3010::5.3012) (2.4429::2.4431)) (IOPATH TE_B Z () () (0.3681::0.3681) (5.3593::5.3593) (-0.0093::-0.0093) (2.5529::2.5529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0547::1.0547) (0.8520::0.8520)) (IOPATH D Q (1.1378::1.1378) (0.7193::0.7193)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1701::4.1703) (1.9797::1.9799)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.2573::4.2573) (-0.0173::-0.0173) (2.1143::2.1143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2226::4.2227) (2.0063::2.0065)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.3021::4.3021) (-0.0173::-0.0173) (2.1370::2.1370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2101::0.2101) (0.2372::0.2372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2394::0.2394) (0.2744::0.2744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4050::4.4051) (2.0751::2.0753)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.4786::4.4786) (-0.0178::-0.0178) (2.2004::2.2004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8330::3.8332) (1.8444::1.8446)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.9273::3.9273) (-0.0209::-0.0209) (1.9860::1.9860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0282::5.0284) (2.3330::2.3332)) (IOPATH TE_B Z () () (0.3827::0.3828) (5.1121::5.1121) (-0.0174::-0.0174) (2.4685::2.4685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2818::5.2819) (2.4370::2.4372)) (IOPATH TE_B Z () () (0.3773::0.3773) (5.3394::5.3394) (-0.0144::-0.0144) (2.5499::2.5499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.1064::1.1064) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1063::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6581::0.6581) (0.5738::0.5738)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1184::1.1184) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7331::0.7331)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6277::0.6277) (0.5717::0.5717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4491::0.4491) (0.5244::0.5244)) (IOPATH B X (0.4145::0.4145) (0.5434::0.5434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5721::0.5721) (0.5271::0.5271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5432::4.5434) (2.1284::2.1286)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.6207::4.6207) (-0.0148::-0.0148) (2.2623::2.2623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8222::0.8222)) (IOPATH D Q (1.0995::1.0995) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1188::1.1188) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4337::5.4338) (2.4999::2.5001)) (IOPATH TE_B Z () () (0.3862::0.3862) (5.5005::5.5005) (-0.0193::-0.0193) (2.6256::2.6256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1328::1.1328) (0.7180::0.7209)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7433::0.7433)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.0970::1.0970) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8361::0.8361) (0.7686::0.7686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0109::4.0111) (1.9175::1.9177)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.0847::4.0847) (-0.0128::-0.0128) (2.0394::2.0394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9624::3.9625) (1.8967::1.8969)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.0454::4.0454) (-0.0166::-0.0166) (2.0266::2.0266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8612::4.8613) (2.2632::2.2634)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.9226::4.9226) (-0.0154::-0.0154) (2.3791::2.3791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4610::4.4611) (2.1056::2.1058)) (IOPATH TE_B Z () () (0.3847::0.3847) (4.5308::4.5308) (-0.0184::-0.0184) (2.2288::2.2288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0747::1.0747) (0.8651::0.8651)) (IOPATH D Q (1.1618::1.1618) (0.7362::0.7362)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6806::0.6806) (0.5873::0.5873)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1634::1.1689) (0.7466::0.7567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5851::4.5853) (2.1471::2.1473)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.6678::4.6678) (-0.0184::-0.0184) (2.2851::2.2851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0962::1.0962) (0.8783::0.8783)) (IOPATH D Q (1.1884::1.1884) (0.7544::0.7544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8008::0.8008) (0.7390::0.7390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8396::0.8396) (0.7899::0.7899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0528::1.0528) (0.8507::0.8507)) (IOPATH D Q (1.1266::1.1266) (0.7081::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2926::6.2928) (2.8649::2.8654)) (IOPATH TE_B Z () () (0.4098::0.4098) (6.3056::6.3056) (-0.0323::-0.0323) (2.9783::2.9783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6579::0.6579) (0.5736::0.5736)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6199::0.6207) (0.5485::0.5557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0876::5.0877) (2.3619::2.3622)) (IOPATH TE_B Z () () (0.4072::0.4072) (5.1280::5.1280) (-0.0309::-0.0309) (2.4851::2.4851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3242::4.3242) (2.0349::2.0349)) (IOPATH TE_B Z () () (0.3019::0.3019) (4.3858::4.3858) (0.0273::0.0273) (2.1253::2.1253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1244::1.1244) (0.7142::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1994::0.1994) (0.2256::0.2256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2631::6.2632) (2.8450::2.8453)) (IOPATH TE_B Z () () (0.4050::0.4050) (6.3049::6.3049) (-0.0297::-0.0297) (2.9731::2.9731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4184::0.4184) (0.4264::0.4264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0348::1.0348) (0.8381::0.8381)) (IOPATH D Q (1.1316::1.1316) (0.7141::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7260::0.7260)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1379::1.1402) (0.7274::0.7324)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7482)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1250)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2163::0.2163) (0.2449::0.2449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8852::4.8854) (2.2709::2.2711)) (IOPATH TE_B Z () () (0.3809::0.3809) (4.9621::4.9621) (-0.0163::-0.0163) (2.4004::2.4004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5313::0.5313) (0.6048::0.6048)) (IOPATH B X (0.4701::0.4701) (0.6017::0.6017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8086::3.8088) (1.8316::1.8318)) (IOPATH TE_B Z () () (0.3891::0.3891) (3.9003::3.9003) (-0.0209::-0.0209) (1.9703::1.9703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1317::1.1350) (0.7211::0.7279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1026::1.1026) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0772::4.0773) (1.9418::1.9420)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.1664::4.1664) (-0.0262::-0.0262) (2.0800::2.0800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9056::0.9056) (0.8686::0.8686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1459::1.1501) (0.7343::0.7416)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7544)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8183::0.8195) (0.6259::0.6298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8346::0.8346)) (IOPATH D Q (1.1099::1.1099) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1077::1.1152) (0.5606::0.6328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1063::1.1063) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8135::0.8136) (0.7386::0.7387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0992::1.0992) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1284::1.1284) (0.7131::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7326::0.7326)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8299::4.8300) (2.2468::2.2470)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.8941::4.8941) (-0.0161::-0.0161) (2.3648::2.3648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8359::0.8359)) (IOPATH D Q (1.1113::1.1113) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6461::3.6462) (1.7641::1.7643)) (IOPATH TE_B Z () () (0.3820::0.3820) (3.7281::3.7281) (-0.0170::-0.0170) (1.8926::1.8926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7640::3.7641) (1.8149::1.8151)) (IOPATH TE_B Z () () (0.3789::0.3789) (3.8427::3.8427) (-0.0153::-0.0153) (1.9408::1.9408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1102::1.1102) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4161::5.4162) (2.4933::2.4935)) (IOPATH TE_B Z () () (0.3696::0.3696) (5.4616::5.4616) (-0.0101::-0.0101) (2.5958::2.5958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8868::3.8869) (1.8677::1.8679)) (IOPATH TE_B Z () () (0.3881::0.3881) (3.9550::3.9550) (-0.0204::-0.0204) (1.9926::1.9926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6861::0.6861) (0.5904::0.5904)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2959::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3961)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1777::4.1778) (1.9869::1.9871)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.2526::4.2526) (-0.0168::-0.0168) (2.1121::2.1121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2072::4.2072) (2.0003::2.0005)) (IOPATH TE_B Z () () (0.3933::0.3933) (4.2938::4.2938) (-0.0232::-0.0232) (2.1402::2.1402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0616::4.0617) (1.9355::1.9357)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.1415::4.1415) (-0.0183::-0.0183) (2.0657::2.0657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9616::4.9616) (2.3059::2.3061)) (IOPATH TE_B Z () () (0.3999::0.3999) (5.0497::5.0497) (-0.0269::-0.0269) (2.4513::2.4513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4808::5.4810) (2.4816::2.4819)) (IOPATH TE_B Z () () (0.3773::0.3773) (5.5474::5.5474) (-0.0144::-0.0144) (2.6277::2.6277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.0994::1.0994) (0.6902::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1046::1.1046) (0.8836::0.8836)) (IOPATH D Q (1.1858::1.1858) (0.7484::0.7484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1691::0.1691) (0.1837::0.1837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.1562::1.1625) (0.7425::0.7536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7620)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1378)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8438::5.8439) (2.6675::2.6677)) (IOPATH TE_B Z () () (0.3824::0.3824) (5.9093::5.9093) (-0.0172::-0.0172) (2.7930::2.7930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8809::0.8814) (0.7636::0.7709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0964::1.0964) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1700::0.1700) (0.1756::0.1756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1115::1.1115) (0.8878::0.8878)) (IOPATH D Q (1.2224::1.2224) (0.7777::0.7777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5466::0.5469) (0.4936::0.4973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0887::1.0887) (0.8737::0.8737)) (IOPATH D Q (1.1753::1.1753) (0.7420::0.7420)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6766::4.6767) (2.1846::2.1849)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.7522::4.7522) (-0.0168::-0.0168) (2.3128::2.3128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3105::4.3106) (2.0409::2.0411)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.3926::4.3926) (-0.0148::-0.0148) (2.1712::2.1712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5403::4.5405) (2.1299::2.1301)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.6146::4.6146) (-0.0142::-0.0142) (2.2603::2.2603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9938::3.9939) (1.9107::1.9109)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.0786::4.0786) (-0.0218::-0.0218) (2.0442::2.0442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0953::4.0954) (1.9520::1.9522)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.1752::4.1752) (-0.0205::-0.0205) (2.0799::2.0799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3751::4.3753) (2.0680::2.0682)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.4598::4.4598) (-0.0208::-0.0208) (2.2017::2.2017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0630::5.0631) (2.3470::2.3472)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.1316::5.1316) (-0.0169::-0.0169) (2.4695::2.4695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0933::1.0933) (0.8766::0.8766)) (IOPATH D Q (1.1794::1.1794) (0.7450::0.7450)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2135::0.2135) (0.2406::0.2406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1408::1.1408) (0.7262::0.7262)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7427::0.7427)) (SETUP (negedge D) (negedge GATE) (0.1183::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7011::0.7011) (0.5995::0.5995)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2984::0.2988)) (SETUP (negedge GATE) (posedge CLK) (0.3964::0.3977)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2953::4.2955) (2.0343::2.0345)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.3710::4.3710) (-0.0128::-0.0128) (2.1577::2.1577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0058::5.0059) (2.3219::2.3221)) (IOPATH TE_B Z () () (0.3900::0.3900) (5.0844::5.0844) (-0.0214::-0.0214) (2.4558::2.4558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6481::0.6481) (0.5681::0.5681)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2923)) (SETUP (negedge GATE) (posedge CLK) (0.3926::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1182::1.1182) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3800::4.3801) (2.0712::2.0714)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.4365::4.4365) (-0.0098::-0.0098) (2.1782::2.1782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2697::4.2698) (2.0245::2.0247)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.3340::4.3340) (-0.0162::-0.0162) (2.1407::2.1407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0781::1.0781) (0.8672::0.8672)) (IOPATH D Q (1.1620::1.1620) (0.7351::0.7351)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0071::4.0073) (1.9144::1.9146)) (IOPATH TE_B Z () () (0.3925::0.3925) (4.0952::4.0952) (-0.0228::-0.0228) (2.0499::2.0499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6755::0.6755) (0.5592::0.5592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1793::0.1793) (0.1915::0.1915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8324::0.8324)) (IOPATH D Q (1.1308::1.1308) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1158::1.1158) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7872::5.7874) (2.6541::2.6545)) (IOPATH TE_B Z () () (0.4739::0.4739) (5.8778::5.8778) (-0.0688::-0.0688) (2.8386::2.8386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.0985::1.0985) (0.6914::0.6914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1205::1.1205) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1238::1.1238) (0.7129::0.7129)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1363::1.1363) (0.7179::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0006::5.0008) (2.3179::2.3181)) (IOPATH TE_B Z () () (0.3991::0.3991) (5.0921::5.0921) (-0.0264::-0.0264) (2.4611::2.4611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0368::1.0368) (0.8396::0.8396)) (IOPATH D Q (1.1203::1.1203) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9104::3.9106) (1.8746::1.8748)) (IOPATH TE_B Z () () (0.3811::0.3811) (3.9929::3.9929) (-0.0165::-0.0165) (2.0048::2.0048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9913::3.9913) (1.9085::1.9087)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.0646::4.0646) (-0.0174::-0.0174) (2.0332::2.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7769::0.7769) (0.6939::0.6939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8644::0.8686) (0.6126::0.6255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0414::1.0414) (0.8428::0.8428)) (IOPATH D Q (1.1180::1.1180) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6464::0.6464) (0.5668::0.5668)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2934)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0863::1.0863) (0.8722::0.8722)) (IOPATH D Q (1.1666::1.1666) (0.7357::0.7357)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5939::4.5940) (2.1576::2.1578)) (IOPATH TE_B Z () () (0.3895::0.3895) (4.6381::4.6381) (-0.0211::-0.0211) (2.2708::2.2708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5618::0.5618) (0.5059::0.5059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1259::1.1259) (0.7114::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1099::1.1099) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7734::0.7734) (0.6963::0.6963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3771::4.3772) (2.0683::2.0685)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.4457::4.4457) (-0.0126::-0.0126) (2.1872::2.1872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1355::1.1355) (0.7221::0.7221)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1037::1.1037) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1207::1.1207) (0.7112::0.7112)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7291::0.7291)) (SETUP (negedge D) (negedge GATE) (0.1100::0.1100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1705::0.1705) (0.1883::0.1883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7714::3.7715) (1.8163::1.8165)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.8497::3.8497) (-0.0141::-0.0141) (1.9425::1.9425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9833::3.9833) (1.9035::1.9037)) (IOPATH TE_B Z () () (0.3734::0.3734) (4.0446::4.0446) (-0.0122::-0.0122) (2.0186::2.0186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8381::0.8381)) (IOPATH D Q (1.1193::1.1193) (0.7052::0.7052)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8698::3.8699) (1.8624::1.8626)) (IOPATH TE_B Z () () (0.3882::0.3883) (3.9189::3.9189) (-0.0204::-0.0204) (1.9795::1.9795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1128::1.1128) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5034::5.5034) (2.5325::2.5327)) (IOPATH TE_B Z () () (0.3848::0.3848) (5.5546::5.5546) (-0.0185::-0.0185) (2.6477::2.6477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2889::5.2889) (2.4340::2.4342)) (IOPATH TE_B Z () () (0.3951::0.3951) (5.3602::5.3602) (-0.0242::-0.0242) (2.5656::2.5656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1174::1.1174) (0.7079::0.7079)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7234::0.7234)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8305::0.8305)) (IOPATH D Q (1.1086::1.1086) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6609::5.6609) (2.5958::2.5960)) (IOPATH TE_B Z () () (0.3925::0.3925) (5.7300::5.7300) (-0.0228::-0.0228) (2.7298::2.7298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7851::4.7853) (2.2325::2.2327)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.8708::4.8708) (-0.0187::-0.0187) (2.3688::2.3688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6220::0.6221) (0.6992::0.6994)) (IOPATH B X (0.4245::0.4245) (0.5533::0.5533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5546::0.5546) (0.5227::0.5227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.0930::1.0930) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7361::0.7364) (0.6489::0.6508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4187::5.4188) (2.4889::2.4891)) (IOPATH TE_B Z () () (0.3736::0.3736) (5.4818::5.4818) (-0.0124::-0.0124) (2.6064::2.6064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6372::0.6371) (0.7145::0.7145)) (IOPATH B X (0.4251::0.4251) (0.5543::0.5543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1034::1.1034) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.0879::1.0879) (0.6822::0.6822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7113::0.7113)) (SETUP (negedge D) (negedge GATE) (0.0965::0.0965)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1004::1.1004) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7067::0.7067) (0.6028::0.6028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2956::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3962)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0399::1.0399) (0.8417::0.8417)) (IOPATH D Q (1.1255::1.1255) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1508::4.1510) (1.9759::1.9761)) (IOPATH TE_B Z () () (0.4030::0.4030) (4.2506::4.2506) (-0.0286::-0.0286) (2.1259::2.1259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2063::4.2065) (1.9984::1.9986)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.2897::4.2897) (-0.0175::-0.0175) (2.1311::2.1311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8138::5.8140) (2.6527::2.6529)) (IOPATH TE_B Z () () (0.3695::0.3695) (5.8686::5.8686) (-0.0101::-0.0101) (2.7617::2.7617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6655::0.6655) (0.5781::0.5781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2976::0.2999)) (SETUP (negedge GATE) (posedge CLK) (0.3967::0.3974)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8310::0.8310)) (IOPATH D Q (1.1039::1.1039) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1375::1.1375) (0.7222::0.7239)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7458::0.7458)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1200)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8331::0.8331)) (IOPATH D Q (1.1128::1.1128) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.0950::1.0950) (0.6867::0.6867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7281::3.7282) (1.7985::1.7987)) (IOPATH TE_B Z () () (0.3794::0.3794) (3.8098::3.8098) (-0.0155::-0.0155) (1.9253::1.9253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0170::4.0170) (1.9206::1.9208)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.0954::4.0954) (-0.0198::-0.0198) (2.0514::2.0514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4367::4.4368) (2.0906::2.0908)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.4985::4.4985) (-0.0162::-0.0162) (2.2057::2.2057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7153::4.7154) (2.2039::2.2042)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.7891::4.7891) (-0.0174::-0.0174) (2.3307::2.3307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5213::4.5215) (2.1225::2.1227)) (IOPATH TE_B Z () () (0.3718::0.3718) (4.5809::4.5809) (-0.0113::-0.0113) (2.2393::2.2393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4274::4.4274) (2.0906::2.0908)) (IOPATH TE_B Z () () (0.3765::0.3765) (4.4886::4.4886) (-0.0139::-0.0139) (2.2076::2.2076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0343::1.0343) (0.8378::0.8378)) (IOPATH D Q (1.1183::1.1183) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9926::3.9928) (1.9092::1.9094)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.0673::4.0673) (-0.0143::-0.0143) (2.0323::2.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7189::4.7191) (2.2043::2.2046)) (IOPATH TE_B Z () () (0.4174::0.4174) (4.8307::4.8307) (-0.0365::-0.0365) (2.3681::2.3681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8131::3.8133) (1.8355::1.8357)) (IOPATH TE_B Z () () (0.3749::0.3749) (3.8879::3.8879) (-0.0131::-0.0131) (1.9580::1.9580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0887::1.0887) (0.8737::0.8737)) (IOPATH D Q (1.1683::1.1683) (0.7373::0.7373)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3846::4.3847) (2.0741::2.0743)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.4423::4.4423) (-0.0111::-0.0111) (2.1819::2.1819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2118::0.2118) (0.2393::0.2393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8059::0.8060) (0.7537::0.7537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0379::1.0379) (0.8403::0.8403)) (IOPATH D Q (1.1357::1.1357) (0.7197::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0425::1.0425) (0.8435::0.8435)) (IOPATH D Q (1.1200::1.1200) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7130::0.7130)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6474::5.6476) (2.5902::2.5904)) (IOPATH TE_B Z () () (0.3784::0.3784) (5.7232::5.7232) (-0.0150::-0.0150) (2.7226::2.7226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0974::1.0974) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0332::1.0332) (0.8370::0.8370)) (IOPATH D Q (1.1165::1.1165) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5901::0.5901) (0.6654::0.6654)) (IOPATH B X (0.4208::0.4208) (0.5486::0.5486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0379::1.0379) (0.8403::0.8403)) (IOPATH D Q (1.1517::1.1517) (0.7330::0.7330)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7375::0.7375)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8366::0.8366) (0.7669::0.7669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8010::0.8010) (0.7275::0.7275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5204::0.5204) (0.5913::0.5913)) (IOPATH B X (0.4618::0.4618) (0.5883::0.5883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9189::3.9190) (1.8781::1.8783)) (IOPATH TE_B Z () () (0.3930::0.3930) (4.0086::4.0086) (-0.0231::-0.0231) (2.0170::2.0170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7092::0.7093) (0.6458::0.6463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0545::1.0545) (0.8519::0.8519)) (IOPATH D Q (1.1330::1.1330) (0.7139::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8304::0.8304)) (IOPATH D Q (1.1485::1.1485) (0.7350::0.7350)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1214::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5937::0.5937) (0.6688::0.6688)) (IOPATH B X (0.4513::0.4513) (0.5813::0.5813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0650::5.0652) (2.3438::2.3440)) (IOPATH TE_B Z () () (0.3740::0.3740) (5.1315::5.1315) (-0.0125::-0.0125) (2.4636::2.4636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5907::0.5907) (0.5291::0.5291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2155::0.2155) (0.2443::0.2443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0683::1.0683) (0.8611::0.8611)) (IOPATH D Q (1.1482::1.1482) (0.7257::0.7257)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8726::0.8727) (0.8183::0.8183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1355::1.1355) (0.7261::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0428::1.0428) (0.8437::0.8437)) (IOPATH D Q (1.1327::1.1327) (0.7168::0.7168)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1453::1.1453) (0.7247::0.7282)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6140::0.6140) (0.5562::0.5562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0811::1.0811) (0.8690::0.8690)) (IOPATH D Q (1.1653::1.1653) (0.7348::0.7348)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6632::4.6633) (2.1776::2.1778)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.7250::4.7250) (-0.0148::-0.0148) (2.2986::2.2986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0850::1.0850) (0.8715::0.8715)) (IOPATH D Q (1.1624::1.1624) (0.7337::0.7337)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6683::0.6683) (0.5735::0.5735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1187::1.1187) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1043::1.1043) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8382::3.8383) (1.8459::1.8461)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.9266::3.9266) (-0.0189::-0.0189) (1.9815::1.9815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8574::0.8574) (0.8003::0.8003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3576::4.3576) (2.0625::2.0626)) (IOPATH TE_B Z () () (0.4010::0.4010) (4.4397::4.4397) (-0.0275::-0.0275) (2.2033::2.2033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1892::5.1894) (2.3927::2.3929)) (IOPATH TE_B Z () () (0.3815::0.3815) (5.2596::5.2596) (-0.0167::-0.0167) (2.5162::2.5162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5658::4.5659) (2.1402::2.1404)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.6355::4.6355) (-0.0138::-0.0138) (2.2682::2.2682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2217::0.2217) (0.2514::0.2514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8287::0.8287)) (IOPATH D Q (1.1596::1.1596) (0.7386::0.7422)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7540::0.7540)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1264)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7877::4.7878) (2.2337::2.2339)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.8708::4.8708) (-0.0196::-0.0196) (2.3696::2.3696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3412::5.3413) (2.4803::2.4809)) (IOPATH TE_B Z () () (0.4763::0.4763) (5.3570::5.3570) (-0.0706::-0.0706) (2.6230::2.6230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0615::4.0616) (1.9353::1.9355)) (IOPATH TE_B Z () () (0.3810::0.3810) (4.1381::4.1381) (-0.0164::-0.0164) (2.0610::2.0610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1994::5.1994) (2.4047::2.4048)) (IOPATH TE_B Z () () (0.4087::0.4087) (5.2827::5.2827) (-0.0317::-0.0317) (2.5526::2.5526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2964::5.2965) (2.4402::2.4404)) (IOPATH TE_B Z () () (0.3794::0.3794) (5.3663::5.3663) (-0.0156::-0.0156) (2.5635::2.5635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6807::0.6807) (0.5741::0.5741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7989::0.7989) (0.7348::0.7348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7307::5.7308) (2.6247::2.6249)) (IOPATH TE_B Z () () (0.3948::0.3948) (5.8096::5.8096) (-0.0241::-0.0241) (2.7622::2.7622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0350::1.0350) (0.8383::0.8383)) (IOPATH D Q (1.1690::1.1690) (0.7439::0.7479)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7511::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0950::1.0950) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6998::0.6998) (0.6170::0.6170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5227::0.5227) (0.5972::0.5972)) (IOPATH B X (0.5072::0.5072) (0.6450::0.6450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7662::0.7662) (0.6380::0.6380)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1262::1.1262) (0.7114::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7365::0.7365)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1144)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5011::0.5011) (0.5759::0.5759)) (IOPATH B X (0.4220::0.4220) (0.5502::0.5502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1626::1.1626) (0.7405::0.7436)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1318)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5593::0.5593) (0.5030::0.5030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0480::1.0480) (0.8474::0.8474)) (IOPATH D Q (1.1261::1.1261) (0.7089::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2788::4.2789) (2.0299::2.0301)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.3607::4.3607) (-0.0176::-0.0176) (2.1619::2.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0825::4.0827) (1.9472::1.9475)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.1763::4.1763) (-0.0236::-0.0236) (2.0899::2.0899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0980::4.0982) (1.9511::1.9513)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.1754::4.1754) (-0.0176::-0.0176) (2.0759::2.0759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8515::4.8517) (2.2600::2.2602)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.9232::4.9232) (-0.0149::-0.0149) (2.3832::2.3832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9187::3.9188) (1.8806::1.8808)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.9950::3.9950) (-0.0153::-0.0153) (2.0062::2.0062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6146::4.6147) (2.1603::2.1605)) (IOPATH TE_B Z () () (0.4044::0.4044) (4.6997::4.6998) (-0.0293::-0.0293) (2.3024::2.3024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1124::1.1124) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8781::4.8782) (2.2686::2.2688)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.9533::4.9533) (-0.0158::-0.0158) (2.3971::2.3971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4319::5.4321) (2.4983::2.4986)) (IOPATH TE_B Z () () (0.3686::0.3686) (5.4809::5.4809) (-0.0096::-0.0096) (2.6031::2.6031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0953::1.0953) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3892::4.3894) (2.0705::2.0707)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.4549::4.4549) (-0.0105::-0.0105) (2.1863::2.1863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7316::3.7317) (1.7989::1.7991)) (IOPATH TE_B Z () () (0.3898::0.3898) (3.8208::3.8208) (-0.0213::-0.0213) (1.9360::1.9360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4884::4.4885) (2.1046::2.1048)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.5487::4.5487) (-0.0124::-0.0124) (2.2205::2.2205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1934::0.1934) (0.2188::0.2188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1709::0.1709) (0.1839::0.1839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1234::1.1234) (0.7143::0.7143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7642::3.7643) (1.8143::1.8145)) (IOPATH TE_B Z () () (0.3885::0.3885) (3.8445::3.8445) (-0.0206::-0.0206) (1.9440::1.9440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1494::1.1494) (0.7309::0.7328)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7484::0.7484)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0365::1.0365) (0.8393::0.8393)) (IOPATH D Q (1.1381::1.1381) (0.7224::0.7224)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1106::1.1106) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1455::1.1455) (0.7262::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7463::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5988::0.5989) (0.6758::0.6760)) (IOPATH B X (0.4100::0.4100) (0.5384::0.5384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6738::0.6738) (0.5976::0.5976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6549::0.6549) (0.5718::0.5718)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2914::0.2935)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0533::1.0533) (0.8511::0.8511)) (IOPATH D Q (1.1608::1.1608) (0.7400::0.7400)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7258::3.7259) (1.7984::1.7987)) (IOPATH TE_B Z () () (0.3699::0.3699) (3.7941::3.7941) (-0.0103::-0.0103) (1.9144::1.9144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1055::1.1055) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7889::0.7892) (0.6933::0.6970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0387::1.0387) (0.8408::0.8408)) (IOPATH D Q (1.1612::1.1612) (0.7383::0.7394)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7434::0.7434)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4917::0.4917) (0.5674::0.5674)) (IOPATH B X (0.4341::0.4341) (0.5646::0.5646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1311::1.1337) (0.7207::0.7259)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7389)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1186)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5832::0.5832) (0.5348::0.5348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5897::0.5897) (0.5273::0.5273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4928::0.4928) (0.5677::0.5677)) (IOPATH B X (0.4182::0.4182) (0.5465::0.5465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1103::1.1103) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1333::1.1366) (0.7226::0.7295)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7430)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0461::4.0462) (1.9306::1.9308)) (IOPATH TE_B Z () () (0.3986::0.3986) (4.1388::4.1388) (-0.0262::-0.0262) (2.0744::2.0744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.1118::1.1118) (0.7006::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7283::0.7283)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1119::1.1119) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6590::0.6590) (0.5476::0.5476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6170::0.6174) (0.5506::0.5526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8371::4.8373) (2.2512::2.2515)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.9036::4.9036) (-0.0132::-0.0132) (2.3739::2.3739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8877::3.8877) (1.8682::1.8684)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.9504::3.9504) (-0.0172::-0.0172) (1.9874::1.9874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0403::1.0403) (0.8419::0.8419)) (IOPATH D Q (1.1305::1.1305) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5904::0.5904) (0.5415::0.5415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0350::1.0350) (0.8383::0.8383)) (IOPATH D Q (1.1278::1.1278) (0.7151::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0977::4.0978) (1.9552::1.9554)) (IOPATH TE_B Z () () (0.3950::0.3950) (4.1588::4.1588) (-0.0241::-0.0241) (2.0811::2.0811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1460::1.1460) (0.7294::0.7294)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7413::0.7413)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8264::4.8265) (2.2488::2.2490)) (IOPATH TE_B Z () () (0.4151::0.4151) (4.9176::4.9176) (-0.0353::-0.0353) (2.4032::2.4032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7157::0.7157) (0.6082::0.6082)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2940)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2839::5.2840) (2.4446::2.4449)) (IOPATH TE_B Z () () (0.3993::0.3993) (5.3209::5.3209) (-0.0265::-0.0265) (2.5641::2.5641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1039::1.1039) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7216::0.7216) (0.6190::0.6191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6708::4.6709) (2.1821::2.1823)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.7547::4.7547) (-0.0187::-0.0187) (2.3180::2.3180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7196::5.7196) (2.6196::2.6198)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.7729::5.7729) (-0.0178::-0.0178) (2.7368::2.7368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0273::6.0274) (2.7471::2.7474)) (IOPATH TE_B Z () () (0.5323::0.5323) (6.2234::6.2234) (-0.1124::-0.1124) (3.0316::3.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1197::1.1197) (0.7058::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8751::4.8751) (2.2698::2.2700)) (IOPATH TE_B Z () () (0.3996::0.3996) (4.9648::4.9648) (-0.0267::-0.0267) (2.4167::2.4167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1067::1.1067) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5609::5.5609) (2.5526::2.5528)) (IOPATH TE_B Z () () (0.3855::0.3855) (5.6218::5.6218) (-0.0189::-0.0189) (2.6756::2.6756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1201::1.1201) (0.7059::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1028::1.1028) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6406::0.6406) (0.7140::0.7140)) (IOPATH B X (0.4404::0.4404) (0.5674::0.5674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6761::0.6761) (0.5844::0.5844)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8303::0.8303)) (IOPATH D Q (1.1262::1.1262) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7299::0.7299)) (SETUP (negedge D) (negedge GATE) (0.1108::0.1108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0518::4.0519) (1.9348::1.9350)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.1272::4.1272) (-0.0150::-0.0150) (2.0582::2.0582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5686::0.5686) (0.6448::0.6448)) (IOPATH B X (0.4237::0.4237) (0.5518::0.5518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8306::0.8306)) (IOPATH D Q (1.1129::1.1129) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5614::0.5614) (0.5166::0.5166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0368::1.0368) (0.8395::0.8395)) (IOPATH D Q (1.1246::1.1246) (0.7111::0.7111)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1042::1.1042) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7416::0.7416) (0.6473::0.6473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5452::0.5452) (0.6134::0.6134)) (IOPATH B X (0.4947::0.4947) (0.6217::0.6217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.0992::1.0992) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6482::0.6482) (0.5679::0.5679)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2982::0.3008)) (SETUP (negedge GATE) (posedge CLK) (0.3971::0.3976)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2315::0.2315) (0.2599::0.2599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1074::1.1074) (0.7009::0.7009)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1084::1.1084) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8739::4.8739) (2.2658::2.2660)) (IOPATH TE_B Z () () (0.3914::0.3914) (4.9402::4.9402) (-0.0222::-0.0222) (2.3927::2.3927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1501::5.1503) (2.3800::2.3802)) (IOPATH TE_B Z () () (0.3946::0.3946) (5.2336::5.2336) (-0.0239::-0.0239) (2.5162::2.5162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9641::3.9642) (1.9021::1.9024)) (IOPATH TE_B Z () () (0.4047::0.4047) (4.0169::4.0169) (-0.0295::-0.0295) (2.0287::2.0287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1136::1.1136) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8198::4.8200) (2.2460::2.2462)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.8903::4.8903) (-0.0145::-0.0145) (2.3666::2.3666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5716::4.5717) (2.1421::2.1423)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.6444::4.6444) (-0.0143::-0.0143) (2.2745::2.2745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0641::1.0641) (0.8585::0.8585)) (IOPATH D Q (1.1587::1.1587) (0.7367::0.7367)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7246::0.7246)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1865::4.1867) (1.9862::1.9864)) (IOPATH TE_B Z () () (0.3631::0.3631) (4.2455::4.2455) (-0.0065::-0.0065) (2.0917::2.0917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1132::1.1132) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7506::4.7507) (2.2158::2.2160)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.8262::4.8262) (-0.0157::-0.0157) (2.3430::2.3430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.0992::1.0992) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8294::3.8295) (1.8426::1.8428)) (IOPATH TE_B Z () () (0.3920::0.3920) (3.9158::3.9158) (-0.0225::-0.0225) (1.9780::1.9780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1897::4.1897) (1.9920::1.9922)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.2496::4.2496) (-0.0115::-0.0115) (2.1034::2.1034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8525::3.8526) (1.8491::1.8493)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.9306::3.9306) (-0.0197::-0.0197) (1.9792::1.9792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8253::3.8253) (1.8406::1.8408)) (IOPATH TE_B Z () () (0.3903::0.3903) (3.9120::3.9120) (-0.0216::-0.0216) (1.9769::1.9769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2387::4.2387) (2.0143::2.0145)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.3040::4.3040) (-0.0124::-0.0124) (2.1330::2.1330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6567::0.6567) (0.5729::0.5729)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2959::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7625::4.7626) (2.2211::2.2213)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.8242::4.8242) (-0.0136::-0.0136) (2.3412::2.3412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8584::0.8584) (0.7650::0.7650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7763::0.7766) (0.6805::0.6826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9418::0.9418) (0.8139::0.8139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2433::0.2433) (0.2823::0.2823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1138::1.1138) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9180::0.9180) (0.8439::0.8439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1016::1.1016) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6222::0.6222) (0.6961::0.6961)) (IOPATH B X (0.4262::0.4262) (0.5523::0.5523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1048::1.1048) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5997::0.5997) (0.6755::0.6755)) (IOPATH B X (0.4273::0.4273) (0.5555::0.5555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1058::1.1058) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6697::0.6697) (0.5809::0.5809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1008::1.1008) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5904::0.5904) (0.6657::0.6657)) (IOPATH B X (0.4505::0.4505) (0.5803::0.5803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1646::0.1646) (0.1773::0.1773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1335::1.1335) (0.7174::0.7184)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4056::4.4057) (2.0763::2.0766)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.4918::4.4918) (-0.0218::-0.0218) (2.2116::2.2116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1488::5.1490) (2.3766::2.3768)) (IOPATH TE_B Z () () (0.3741::0.3741) (5.2127::5.2127) (-0.0126::-0.0126) (2.4925::2.4925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8010::4.8011) (2.2355::2.2357)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.8650::4.8650) (-0.0161::-0.0161) (2.3539::2.3539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0340::1.0340) (0.8376::0.8376)) (IOPATH D Q (1.1232::1.1232) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7662::0.7662) (0.6947::0.6947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.1345::1.1345) (0.7173::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7396::0.7396)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8618::0.8619) (0.8108::0.8108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1695::4.1697) (1.9783::1.9785)) (IOPATH TE_B Z () () (0.3862::0.3862) (4.2522::4.2522) (-0.0193::-0.0193) (2.1086::2.1086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6776::0.6776) (0.5853::0.5853)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2942::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8347::0.8347)) (IOPATH D Q (1.1146::1.1146) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1444::1.1444) (0.7283::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2055::0.2055) (0.2331::0.2331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1125::4.1127) (1.9676::1.9681)) (IOPATH TE_B Z () () (0.4640::0.4640) (4.1598::4.1598) (-0.0623::-0.0623) (2.1152::2.1152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8259::0.8259)) (IOPATH D Q (1.0994::1.0994) (0.6909::0.6909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8334::0.8334) (0.7277::0.7277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6774::0.6774) (0.5852::0.5852)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6726::0.6726) (0.5826::0.5826)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2940::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6822::4.6823) (2.1888::2.1890)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.7566::4.7566) (-0.0166::-0.0166) (2.3173::2.3173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8257::0.8257)) (IOPATH D Q (1.1266::1.1266) (0.7158::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7345::0.7345)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3637::5.3638) (2.4736::2.4739)) (IOPATH TE_B Z () () (0.4059::0.4059) (5.4116::5.4116) (-0.0302::-0.0302) (2.6010::2.6010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7525::0.7525) (0.6826::0.6826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6149::4.6149) (2.1602::2.1604)) (IOPATH TE_B Z () () (0.4005::0.4005) (4.6973::4.6973) (-0.0272::-0.0272) (2.3020::2.3020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8700::0.8700) (0.8282::0.8282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8224::0.8224)) (IOPATH D Q (1.0974::1.0974) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.1320::1.1342) (0.7213::0.7260)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7399)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1260::1.1260) (0.7138::0.7138)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1120::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7508::0.7508) (0.6307::0.6307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5602::0.5602) (0.5046::0.5046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0394::1.0394) (0.8413::0.8413)) (IOPATH D Q (1.1096::1.1096) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0950::0.0950)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6590::0.6590) (0.5743::0.5743)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2981)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1022::1.1022) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1296::1.1341) (0.7198::0.7298)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7412)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1033::1.1033) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1073::1.1073) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1321::1.1321) (0.7150::0.7209)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7384::0.7384)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1162)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5627::0.5627) (0.6346::0.6346)) (IOPATH B X (0.4724::0.4724) (0.6013::0.6013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2245::0.2245) (0.2535::0.2535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7315::0.7315) (0.6185::0.6185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.1556::1.1612) (0.7418::0.7518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7597)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1356)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1410::1.1410) (0.7310::0.7310)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7458::0.7458)) (SETUP (negedge D) (negedge GATE) (0.1226::0.1226)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.0994::1.0994) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2631::4.2633) (2.0269::2.0272)) (IOPATH TE_B Z () () (0.3992::0.3992) (4.3180::4.3180) (-0.0265::-0.0265) (2.1532::2.1532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1340::1.1340) (0.7163::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3993::4.3994) (2.0731::2.0733)) (IOPATH TE_B Z () () (0.3734::0.3734) (4.4684::4.4684) (-0.0122::-0.0122) (2.1903::2.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1316::1.1316) (0.7204::0.7204)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1123::5.1125) (2.3677::2.3679)) (IOPATH TE_B Z () () (0.3912::0.3912) (5.1881::5.1882) (-0.0220::-0.0220) (2.4982::2.4982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6788::4.6790) (2.1845::2.1847)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.7399::4.7399) (-0.0072::-0.0072) (2.3002::2.3002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.0191::1.0191) (0.8867::0.8867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8262::3.8264) (1.8382::1.8384)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.9129::3.9129) (-0.0162::-0.0162) (1.9705::1.9705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6399::0.6399) (0.5632::0.5632)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.0327::5.0327) (2.3307::2.3307)) (IOPATH TE_B Z () () (0.3016::0.3016) (5.0876::5.0876) (0.0275::0.0275) (2.4126::2.4126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0362::5.0363) (2.3364::2.3366)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.1026::5.1026) (-0.0141::-0.0141) (2.4587::2.4587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1983::4.1984) (1.9942::1.9944)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.2749::4.2749) (-0.0189::-0.0189) (2.1236::2.1236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6871::3.6872) (1.7817::1.7819)) (IOPATH TE_B Z () () (0.3674::0.3674) (3.7607::3.7607) (-0.0089::-0.0089) (1.9001::1.9001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0944::1.0944) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8800::4.8802) (2.2687::2.2690)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.9534::4.9534) (-0.0171::-0.0171) (2.3924::2.3924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0325::1.0325) (0.8365::0.8365)) (IOPATH D Q (1.1152::1.1152) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7869::4.7871) (2.2279::2.2281)) (IOPATH TE_B Z () () (0.3766::0.3766) (4.8651::4.8651) (-0.0140::-0.0140) (2.3567::2.3567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6206::3.6207) (1.7560::1.7562)) (IOPATH TE_B Z () () (0.3902::0.3902) (3.7132::3.7132) (-0.0215::-0.0215) (1.8953::1.8952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3531::4.3531) (2.0577::2.0579)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.4175::4.4175) (-0.0178::-0.0178) (2.1778::2.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8296::0.8296)) (IOPATH D Q (1.1416::1.1416) (0.7230::0.7272)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1175)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1158::1.1158) (0.7031::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1139::1.1139) (0.7002::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4577::0.4577) (0.4487::0.4487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1854::1.1854) (0.7564::0.7599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7646::0.7646)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1332)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1478::1.1478) (0.7319::0.7319)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0495::1.0495) (0.8484::0.8484)) (IOPATH D Q (1.1391::1.1391) (0.7198::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1268::1.1268) (0.7135::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0970::1.0970) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1183::1.1183) (0.7117::0.7117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1136::0.1136)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5286::0.5286) (0.6050::0.6051)) (IOPATH B X (0.4280::0.4280) (0.5575::0.5575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4704::0.4704) (0.5447::0.5447)) (IOPATH B X (0.4822::0.4822) (0.6171::0.6171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8355::0.8355)) (IOPATH D Q (1.1716::1.1716) (0.7478::0.7497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7556::0.7556)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8321::0.8321)) (IOPATH D Q (1.1104::1.1104) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8594::4.8596) (2.2633::2.2635)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.9278::4.9278) (-0.0156::-0.0156) (2.3844::2.3844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0351::1.0351) (0.8383::0.8383)) (IOPATH D Q (1.1571::1.1602) (0.7404::0.7468)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7451)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2807::6.2808) (2.8510::2.8512)) (IOPATH TE_B Z () () (0.3788::0.3788) (6.3374::6.3374) (-0.0152::-0.0152) (2.9708::2.9708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2222::0.2222) (0.2505::0.2505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6465::0.6465) (0.5671::0.5671)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3132::0.3145)) (SETUP (negedge GATE) (posedge CLK) (0.4050::0.4059)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7534::3.7535) (1.8043::1.8045)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.8395::3.8395) (-0.0173::-0.0173) (1.9359::1.9359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2432::4.2434) (2.0133::2.0135)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.3219::4.3219) (-0.0174::-0.0174) (2.1398::2.1398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5998::4.5999) (2.1560::2.1562)) (IOPATH TE_B Z () () (0.3890::0.3890) (4.6771::4.6771) (-0.0208::-0.0208) (2.2887::2.2887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6513::4.6514) (2.1772::2.1774)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.7255::4.7255) (-0.0218::-0.0218) (2.3049::2.3049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8227::0.8227)) (IOPATH D Q (1.1356::1.1356) (0.7245::0.7245)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6620::0.6624) (0.3711::0.3931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.0978::1.0978) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0472::1.0472) (0.8468::0.8468)) (IOPATH D Q (1.1669::1.1669) (0.7445::0.7445)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8850::4.8851) (2.2727::2.2729)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.9683::4.9683) (-0.0176::-0.0176) (2.4066::2.4066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5080::4.5080) (2.1173::2.1175)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.5862::4.5862) (-0.0234::-0.0234) (2.2518::2.2518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8038::5.8038) (2.6525::2.6527)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.8674::5.8674) (-0.0177::-0.0177) (2.7787::2.7787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8482::0.8482) (0.7902::0.7902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1019::1.1019) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1076::1.1076) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0087::1.0087) (0.8985::0.8985)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.2066::2.2170)) (SETUP (negedge D) (posedge CLK) (1.7914::1.8264)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8304::0.8304)) (IOPATH D Q (1.1212::1.1212) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5853::0.5853) (0.5442::0.5442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8620::4.8622) (2.2613::2.2615)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.9197::4.9197) (-0.0106::-0.0106) (2.3776::2.3776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0394::1.0394) (0.8413::0.8413)) (IOPATH D Q (1.1251::1.1251) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8041::0.8041) (0.7313::0.7313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1460::1.1460) (0.7273::0.7322)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7480::0.7480)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1226)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8339::0.8339)) (IOPATH D Q (1.1392::1.1432) (0.7256::0.7337)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7379)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1724::4.1725) (1.9836::1.9839)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.2437::4.2437) (-0.0127::-0.0127) (2.1028::2.1028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.1023::1.1023) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8437::4.8438) (2.2518::2.2520)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.9077::4.9078) (-0.0169::-0.0169) (2.3717::2.3717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6911::0.6911) (0.6122::0.6122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2192::4.2193) (2.0075::2.0077)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.2840::4.2840) (-0.0186::-0.0186) (2.1304::2.1304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1150::1.1150) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0541::4.0541) (1.9221::1.9221)) (IOPATH TE_B Z () () (0.3024::0.3025) (4.1167::4.1167) (0.0270::0.0270) (2.0136::2.0136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0565::4.0566) (1.9318::1.9320)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.1350::4.1350) (-0.0156::-0.0156) (2.0586::2.0586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9752::4.9753) (2.3128::2.3130)) (IOPATH TE_B Z () () (0.4160::0.4160) (5.0639::5.0639) (-0.0357::-0.0357) (2.4660::2.4660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.0991::1.0991) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1588::4.1589) (1.9739::1.9741)) (IOPATH TE_B Z () () (0.4075::0.4075) (4.2644::4.2644) (-0.0310::-0.0310) (2.1291::2.1291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7517::3.7518) (1.8082::1.8084)) (IOPATH TE_B Z () () (0.3910::0.3910) (3.8383::3.8383) (-0.0219::-0.0219) (1.9440::1.9440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0919::5.0921) (2.3587::2.3589)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.1525::5.1525) (-0.0168::-0.0168) (2.4742::2.4742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1129::1.1129) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1000::1.1000) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1516::4.1517) (1.9701::1.9703)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.2337::4.2337) (-0.0176::-0.0177) (2.1000::2.1000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1277::1.1277) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8325::5.8326) (2.6690::2.6692)) (IOPATH TE_B Z () () (0.3987::0.3987) (5.9017::5.9017) (-0.0262::-0.0262) (2.8078::2.8078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2309::0.2309) (0.2609::0.2609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0133::4.0135) (1.9164::1.9166)) (IOPATH TE_B Z () () (0.3821::0.3821) (4.0939::4.0939) (-0.0170::-0.0170) (2.0458::2.0458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1082::1.1082) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1535::0.1535) (0.1563::0.1563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7808::3.7809) (1.8191::1.8193)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.8690::3.8690) (-0.0187::-0.0187) (1.9534::1.9534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6052::4.6053) (2.1578::2.1581)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.6947::4.6947) (-0.0224::-0.0224) (2.2988::2.2988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.0994::1.0994) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1288::6.1288) (2.7842::2.7844)) (IOPATH TE_B Z () () (0.3848::0.3848) (6.1888::6.1888) (-0.0185::-0.0185) (2.9090::2.9090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0193::1.0193) (0.9061::0.9061)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.2365::2.2454)) (SETUP (negedge D) (posedge CLK) (1.8219::1.8460)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8296::0.8296)) (IOPATH D Q (1.0968::1.0968) (0.6881::0.6881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7760::5.7762) (2.6357::2.6359)) (IOPATH TE_B Z () () (0.3639::0.3639) (5.8243::5.8243) (-0.0070::-0.0070) (2.7387::2.7387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1062::1.1062) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8360::0.8360)) (IOPATH D Q (1.1719::1.1719) (0.7444::0.7525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7553::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1283)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3081::4.3082) (2.0358::2.0360)) (IOPATH TE_B Z () () (0.3710::0.3710) (4.3797::4.3797) (-0.0109::-0.0109) (2.1566::2.1566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0462::1.0462) (0.9249::0.9249)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9398::1.9506)) (SETUP (negedge D) (posedge CLK) (1.5350::1.5700)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4995::1.4995) (1.1189::1.1189)) (IOPATH D Q (1.5840::1.5840) (0.9861::0.9861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6914::0.6914) (0.5937::0.5937)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1300::1.1300) (0.7199::0.7199)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2225::0.2225) (0.2512::0.2512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9959::4.9960) (2.3158::2.3160)) (IOPATH TE_B Z () () (0.3862::0.3862) (5.0776::5.0776) (-0.0193::-0.0193) (2.4488::2.4488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6987::3.6989) (1.7864::1.7866)) (IOPATH TE_B Z () () (0.3989::0.3989) (3.8007::3.8007) (-0.0263::-0.0263) (1.9338::1.9338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3865::4.3865) (2.0708::2.0710)) (IOPATH TE_B Z () () (0.3778::0.3778) (4.4394::4.4394) (-0.0146::-0.0146) (2.1799::2.1799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0069::4.0071) (1.9143::1.9145)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.0884::4.0884) (-0.0181::-0.0181) (2.0429::2.0429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8208::0.8208)) (IOPATH D Q (1.0897::1.0897) (0.6843::0.6843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2700::4.2701) (2.0252::2.0254)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.3330::4.3330) (-0.0172::-0.0172) (2.1398::2.1398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7198::0.7198) (0.6317::0.6317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6817::4.6819) (2.1892::2.1895)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.7563::4.7563) (-0.0179::-0.0179) (2.3216::2.3216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8334::3.8335) (1.8451::1.8453)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.9149::3.9149) (-0.0199::-0.0199) (1.9758::1.9758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.0982::1.0982) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5691::4.5692) (2.1431::2.1433)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.6508::4.6508) (-0.0141::-0.0141) (2.2820::2.2820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5773::0.5773) (0.5174::0.5174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5835::4.5836) (2.1446::2.1449)) (IOPATH TE_B Z () () (0.3685::0.3685) (4.6461::4.6461) (-0.0095::-0.0095) (2.2618::2.2618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7179::0.7179) (0.6297::0.6297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1115::1.1115) (0.6987::0.7012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.0975::1.0975) (0.6893::0.6893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8250::0.8250) (0.7725::0.7725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.0982::1.0982) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1176::1.1176) (0.8916::0.8916)) (IOPATH D Q (1.2005::1.2005) (0.7586::0.7586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7182::4.7183) (2.2050::2.2052)) (IOPATH TE_B Z () () (0.3896::0.3896) (4.8000::4.8000) (-0.0212::-0.0212) (2.3405::2.3405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2374::6.2375) (2.8359::2.8361)) (IOPATH TE_B Z () () (0.4365::0.4365) (6.3435::6.3435) (-0.0471::-0.0471) (3.0127::3.0127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3751::4.3752) (2.0671::2.0673)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.4631::4.4631) (-0.0213::-0.0213) (2.2058::2.2058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0305::1.0305) (0.9140::0.9140)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.2836::2.2969)) (SETUP (negedge D) (posedge CLK) (1.8693::1.9079)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1259::1.1259) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1866::0.1866) (0.2026::0.2026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.0990::1.0990) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1175::1.1175) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4609::4.4611) (2.0970::2.0972)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.5436::4.5436) (-0.0183::-0.0183) (2.2362::2.2362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0419::1.0419) (0.9222::0.9222)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0088::2.0196)) (SETUP (negedge D) (posedge CLK) (1.6016::1.6435)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0802::4.0803) (1.9427::1.9429)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.1504::4.1504) (-0.0168::-0.0168) (2.0631::2.0631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1046::1.1046) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2012::0.2012) (0.2276::0.2276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1183::1.1183) (0.7074::0.7074)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0438::1.0438) (0.8444::0.8444)) (IOPATH D Q (1.1614::1.1649) (0.7427::0.7503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5775::0.5775) (0.6537::0.6537)) (IOPATH B X (0.4286::0.4286) (0.5584::0.5584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0415::1.0415) (0.8428::0.8428)) (IOPATH D Q (1.1654::1.1654) (0.7397::0.7456)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6628::0.6628) (0.5767::0.5767)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4871::5.4873) (2.5232::2.5234)) (IOPATH TE_B Z () () (0.3715::0.3715) (5.5381::5.5381) (-0.0112::-0.0112) (2.6307::2.6307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2926::4.2926) (2.0218::2.0218)) (IOPATH TE_B Z () () (0.3126::0.3126) (4.3561::4.3562) (0.0214::0.0214) (2.1122::2.1123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0985::1.0985) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8286::4.8288) (2.2491::2.2494)) (IOPATH TE_B Z () () (0.3712::0.3712) (4.8936::4.8936) (-0.0110::-0.0110) (2.3711::2.3711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2827::5.2828) (2.4314::2.4316)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.3466::5.3466) (-0.0168::-0.0168) (2.5515::2.5515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8476::0.8476) (0.7801::0.7801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6528::5.6529) (2.5925::2.5927)) (IOPATH TE_B Z () () (0.3805::0.3805) (5.7183::5.7183) (-0.0161::-0.0161) (2.7176::2.7176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8378::3.8380) (1.8442::1.8444)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.9210::3.9210) (-0.0145::-0.0145) (1.9738::1.9738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5371::5.5373) (2.5510::2.5514)) (IOPATH TE_B Z () () (0.4570::0.4570) (5.6050::5.6050) (-0.0584::-0.0584) (2.7143::2.7143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8745::3.8746) (1.8617::1.8619)) (IOPATH TE_B Z () () (0.3937::0.3937) (3.9609::3.9609) (-0.0235::-0.0235) (1.9989::1.9989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8806::3.8806) (1.8632::1.8634)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.9522::3.9522) (-0.0185::-0.0185) (1.9887::1.9887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6027::5.6027) (2.5713::2.5715)) (IOPATH TE_B Z () () (0.3815::0.3815) (5.6547::5.6547) (-0.0167::-0.0167) (2.6857::2.6857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7239::0.7239) (0.6313::0.6313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4956::5.4957) (2.5175::2.5177)) (IOPATH TE_B Z () () (0.3759::0.3759) (5.5526::5.5526) (-0.0136::-0.0136) (2.6330::2.6330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0459::1.0459) (0.8459::0.8459)) (IOPATH D Q (1.1382::1.1382) (0.7220::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8891::4.8892) (2.2729::2.2731)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.9667::4.9667) (-0.0205::-0.0205) (2.4067::2.4067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8851::3.8852) (1.8647::1.8649)) (IOPATH TE_B Z () () (0.3912::0.3912) (3.9718::3.9718) (-0.0220::-0.0220) (2.0011::2.0011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1143::1.1143) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8494::5.8495) (2.6702::2.6704)) (IOPATH TE_B Z () () (0.3983::0.3983) (5.9177::5.9177) (-0.0259::-0.0259) (2.8018::2.8018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0345::1.0345) (0.9169::0.9169)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1417::2.1509)) (SETUP (negedge D) (posedge CLK) (1.7303::1.7576)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1108::1.1108) (0.6992::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1415::1.1457) (0.7300::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7494)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6731::0.6731) (0.5829::0.5829)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2737::6.2737) (2.8413::2.8415)) (IOPATH TE_B Z () () (0.3678::0.3678) (6.3145::6.3145) (-0.0091::-0.0091) (2.9474::2.9474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0146::1.0146) (0.9028::0.9028)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9599::1.9701)) (SETUP (negedge D) (posedge CLK) (1.5535::1.5903)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.0957::1.0957) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.1327::1.1359) (0.7219::0.7290)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7405)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6944::0.6944) (0.5955::0.5955)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2916::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0410::1.0410) (0.8424::0.8424)) (IOPATH D Q (1.1520::1.1520) (0.7290::0.7330)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0341::1.0341) (0.8376::0.8376)) (IOPATH D Q (1.1756::1.1756) (0.7498::0.7534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2374::0.2374) (0.2695::0.2695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5450::4.5451) (2.1316::2.1318)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.6213::4.6213) (-0.0181::-0.0181) (2.2668::2.2668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9873::3.9874) (1.9055::1.9057)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.0628::4.0628) (-0.0125::-0.0125) (2.0275::2.0275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8245::0.8245)) (IOPATH D Q (1.1043::1.1043) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4165::4.4167) (2.0865::2.0867)) (IOPATH TE_B Z () () (0.3865::0.3866) (4.4996::4.4996) (-0.0195::-0.0195) (2.2194::2.2194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8585::3.8586) (1.8552::1.8553)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.9147::3.9147) (-0.0153::-0.0153) (1.9687::1.9687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8041::3.8042) (1.8277::1.8279)) (IOPATH TE_B Z () () (0.3924::0.3924) (3.9012::3.9012) (-0.0227::-0.0227) (1.9707::1.9707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0693::1.0693) (0.8617::0.8617)) (IOPATH D Q (1.1537::1.1537) (0.7287::0.7287)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8362::3.8364) (1.8443::1.8445)) (IOPATH TE_B Z () () (0.3644::0.3644) (3.9013::3.9013) (-0.0072::-0.0072) (1.9549::1.9549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1668::0.1668) (0.1827::0.1827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3881::4.3882) (2.0763::2.0765)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.4456::4.4456) (-0.0123::-0.0123) (2.1855::2.1855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2640::4.2641) (2.0211::2.0213)) (IOPATH TE_B Z () () (0.3739::0.3739) (4.3271::4.3271) (-0.0125::-0.0125) (2.1335::2.1335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1289::1.1289) (0.7127::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9986::4.9987) (2.3181::2.3183)) (IOPATH TE_B Z () () (0.3833::0.3834) (5.0798::5.0798) (-0.0177::-0.0177) (2.4510::2.4510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8285::0.8285)) (IOPATH D Q (1.1160::1.1160) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0897::1.0897) (0.6842::0.6842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7449::4.7451) (2.2157::2.2159)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.8197::4.8197) (-0.0156::-0.0156) (2.3426::2.3426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7461::3.7461) (1.7936::1.7936)) (IOPATH TE_B Z () () (0.3071::0.3071) (3.8128::3.8128) (0.0244::0.0244) (1.8889::1.8889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0944::1.0944) (0.6878::0.6878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8950::4.8950) (2.2784::2.2786)) (IOPATH TE_B Z () () (0.3993::0.3993) (4.9852::4.9852) (-0.0265::-0.0265) (2.4257::2.4257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0944::1.0944) (0.6872::0.6872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5548::1.5548) (1.1509::1.1509)) (IOPATH D Q (1.6354::1.6354) (1.0154::1.0154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0094::1.0094) (0.8990::0.8990)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1755::2.1864)) (SETUP (negedge D) (posedge CLK) (1.7625::1.7928)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2189::0.2189) (0.2458::0.2458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6343::0.6343) (0.5656::0.5656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1605::1.1650) (0.7455::0.7537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7609)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1359)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0452::1.0452) (0.9242::0.9242)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9982::2.0071)) (SETUP (negedge D) (posedge CLK) (1.5894::1.6277)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8342::4.8343) (2.2475::2.2477)) (IOPATH TE_B Z () () (0.3692::0.3692) (4.8972::4.8972) (-0.0099::-0.0099) (2.3658::2.3658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1241::1.1241) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5532::0.5532) (0.5222::0.5222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2136::0.2136) (0.2419::0.2419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6610::4.6611) (2.1752::2.1754)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.7177::4.7176) (-0.0106::-0.0106) (2.2902::2.2902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0359::1.0359) (0.8389::0.8389)) (IOPATH D Q (1.1231::1.1231) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6391::0.6391) (0.5775::0.5775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6119::0.6119) (0.6882::0.6884)) (IOPATH B X (0.4161::0.4161) (0.5439::0.5439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6907::0.6907) (0.5930::0.5930)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6425::0.6425) (0.5645::0.5645)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2976)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.1049::1.1049) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8207::0.8207)) (IOPATH D Q (1.1314::1.1314) (0.7196::0.7196)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1182::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6463::5.6463) (2.6875::2.6877)) (IOPATH TE_B Z () () (0.8171::0.8171) (5.8457::5.8457) (-0.3253::-0.3253) (3.0043::3.0043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0667::4.0668) (1.9396::1.9398)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.1486::4.1486) (-0.0189::-0.0189) (2.0722::2.0722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2200::5.2201) (2.4127::2.4129)) (IOPATH TE_B Z () () (0.5700::0.5700) (5.4783::5.4783) (-0.1406::-0.1406) (2.7541::2.7541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1149::1.1149) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8064::0.8064) (0.7437::0.7437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9932::4.9933) (2.3127::2.3129)) (IOPATH TE_B Z () () (0.3771::0.3771) (5.0562::5.0562) (-0.0143::-0.0143) (2.4295::2.4295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7365::4.7367) (2.2140::2.2143)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.7738::4.7738) (-0.0199::-0.0199) (2.3247::2.3247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1495::1.1495) (0.9113::0.9113)) (IOPATH D Q (1.2340::1.2340) (0.7799::0.7799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6611::4.6612) (2.1789::2.1791)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.7568::4.7568) (-0.0222::-0.0223) (2.3248::2.3248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0155::1.0155) (0.9034::0.9034)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.2343::2.2449)) (SETUP (negedge D) (posedge CLK) (1.8178::1.8532)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1441::4.1441) (1.9737::1.9739)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.2111::4.2111) (-0.0113::-0.0113) (2.0916::2.0916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8287::4.8288) (2.2532::2.2534)) (IOPATH TE_B Z () () (0.4048::0.4048) (4.8858::4.8858) (-0.0296::-0.0296) (2.3844::2.3844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0325::1.0325) (0.8365::0.8365)) (IOPATH D Q (1.1374::1.1374) (0.7210::0.7210)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5420::4.5421) (2.1273::2.1275)) (IOPATH TE_B Z () () (0.3679::0.3679) (4.6048::4.6048) (-0.0092::-0.0092) (2.2454::2.2454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7317::0.7318) (0.6411::0.6411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1089::1.1089) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8785::5.8786) (2.6824::2.6827)) (IOPATH TE_B Z () () (0.3906::0.3906) (5.9572::5.9572) (-0.0217::-0.0217) (2.8180::2.8180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1010::1.1010) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0433::1.0433) (0.9231::0.9231)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9680::1.9771)) (SETUP (negedge D) (posedge CLK) (1.5615::1.6016)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1333::1.1333) (0.7158::0.7195)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1212::1.1212) (0.7111::0.7111)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6574::0.6574) (0.5733::0.5733)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2991::0.3013)) (SETUP (negedge GATE) (posedge CLK) (0.3974::0.3980)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2052::0.2052) (0.2295::0.2295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6271::0.6271) (0.7030::0.7031)) (IOPATH B X (0.4282::0.4282) (0.5561::0.5561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1097::1.1097) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2362::0.2362) (0.2693::0.2693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5227::0.5227) (0.5966::0.5966)) (IOPATH B X (0.4565::0.4565) (0.5870::0.5870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6341::0.6341) (0.5598::0.5598)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2985)) (SETUP (negedge GATE) (posedge CLK) (0.3957::0.3961)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7963::3.7963) (1.8298::1.8300)) (IOPATH TE_B Z () () (0.3896::0.3896) (3.8680::3.8680) (-0.0212::-0.0212) (1.9562::1.9562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7284::3.7286) (1.7966::1.7969)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.8084::3.8084) (-0.0145::-0.0145) (1.9231::1.9231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1373::4.1374) (1.9708::1.9710)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.2178::4.2178) (-0.0187::-0.0187) (2.0997::2.0997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4944::4.4945) (2.1092::2.1094)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.5532::4.5532) (-0.0126::-0.0126) (2.2260::2.2260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7834::0.7836) (0.6071::0.6110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1335::1.1335) (0.7165::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4354::4.4355) (2.0870::2.0872)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.5146::4.5146) (-0.0196::-0.0196) (2.2234::2.2234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5058::0.5059) (0.5806::0.5807)) (IOPATH B X (0.4594::0.4594) (0.5907::0.5907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7635::3.7636) (1.8153::1.8155)) (IOPATH TE_B Z () () (0.3968::0.3968) (3.8584::3.8584) (-0.0252::-0.0252) (1.9587::1.9587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.2442::1.2445) (0.5976::0.6067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3374::4.3375) (2.0547::2.0549)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.4143::4.4143) (-0.0180::-0.0180) (2.1841::2.1841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7154::5.7155) (2.6182::2.6184)) (IOPATH TE_B Z () () (0.3825::0.3825) (5.7700::5.7700) (-0.0172::-0.0172) (2.7337::2.7337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4221::4.4221) (2.0870::2.0872)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.5091::4.5091) (-0.0251::-0.0252) (2.2226::2.2285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1293::1.1293) (0.7200::0.7200)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.0977::1.0977) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1247::1.1247) (0.7151::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7318::0.7318)) (SETUP (negedge D) (negedge GATE) (0.1121::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1134::1.1134) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0133::1.0133) (0.9018::0.9018)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.2753::2.2889)) (SETUP (negedge D) (posedge CLK) (1.8590::1.8994)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.0940::1.0940) (0.6868::0.6868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1007::1.1007) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7237::4.7239) (2.2012::2.2014)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.8011::4.8011) (-0.0200::-0.0200) (2.3296::2.3296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0295::1.0295) (0.9133::0.9133)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0690::2.0823)) (SETUP (negedge D) (posedge CLK) (1.6588::1.7001)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1475::1.1475) (0.7370::0.7370)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8443::0.8444) (0.7843::0.7843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6358::0.6358) (0.5608::0.5608)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8311::0.8311)) (IOPATH D Q (1.1000::1.1000) (0.6909::0.6909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6442::3.6444) (1.7639::1.7641)) (IOPATH TE_B Z () () (0.3774::0.3774) (3.7260::3.7260) (-0.0144::-0.0144) (1.8907::1.8907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8419::4.8421) (2.2529::2.2531)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.9005::4.9005) (-0.0114::-0.0114) (2.3702::2.3702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1009::1.1009) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5918::0.5918) (0.6661::0.6661)) (IOPATH B X (0.4290::0.4290) (0.5564::0.5564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0740::1.0740) (0.8646::0.8646)) (IOPATH D Q (1.1595::1.1595) (0.7335::0.7335)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6411::0.6411) (0.5461::0.5461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1648::0.1648) (0.1742::0.1742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7487::4.7488) (2.2159::2.2161)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.8300::4.8300) (-0.0152::-0.0152) (2.3469::2.3469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0332::1.0332) (0.8370::0.8370)) (IOPATH D Q (1.1126::1.1126) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0362::1.0362) (0.8391::0.8391)) (IOPATH D Q (1.1642::1.1642) (0.7395::0.7454)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7471::0.7471)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8550::0.8552) (0.7903::0.7903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4140::0.4140) (0.4890::0.4890)) (IOPATH B X (0.4779::0.4779) (0.6136::0.6136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0905::1.0905) (0.6836::0.6836)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1126::1.1126) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2699::5.2701) (2.4367::2.4369)) (IOPATH TE_B Z () () (0.4010::0.4010) (5.3196::5.3196) (-0.0275::-0.0275) (2.5629::2.5629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3097::6.3099) (2.9267::2.9271)) (IOPATH TE_B Z () () (0.6168::0.6168) (6.3576::6.3576) (-0.1756::-0.1756) (3.1455::3.1455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0047::1.0047) (0.8957::0.8957)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1617::2.1715)) (SETUP (negedge D) (posedge CLK) (1.7513::1.7800)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5441::0.5441) (0.5135::0.5135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0916::1.0916) (0.6848::0.6848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6686::0.6685) (0.5725::0.5725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8399::0.8399) (0.7817::0.7817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5689::4.5690) (2.1432::2.1434)) (IOPATH TE_B Z () () (0.3874::0.3874) (4.6507::4.6507) (-0.0199::-0.0199) (2.2776::2.2776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9982::3.9982) (1.9138::1.9140)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.0803::4.0803) (-0.0243::-0.0243) (2.0513::2.0513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6634::0.6634) (0.5769::0.5769)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7846::4.7847) (2.2314::2.2317)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.8626::4.8626) (-0.0153::-0.0153) (2.3613::2.3613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0586::1.0586) (0.8547::0.8547)) (IOPATH D Q (1.1383::1.1383) (0.7183::0.7183)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8371::0.8371)) (IOPATH D Q (1.1306::1.1306) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7263::0.7263)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3712::4.3713) (2.0665::2.0667)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.4483::4.4483) (-0.0167::-0.0167) (2.1960::2.1960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0530::4.0531) (1.9358::1.9360)) (IOPATH TE_B Z () () (0.3792::0.3792) (4.1287::4.1287) (-0.0154::-0.0154) (2.0599::2.0599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8327::0.8327)) (IOPATH D Q (1.1398::1.1420) (0.7266::0.7311)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0262::1.0262) (0.9110::0.9110)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0152::2.0284)) (SETUP (negedge D) (posedge CLK) (1.6091::1.6548)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3002::6.3004) (2.8587::2.8589)) (IOPATH TE_B Z () () (0.3800::0.3800) (6.3710::6.3710) (-0.0159::-0.0159) (2.9861::2.9861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7217::5.7218) (2.6176::2.6178)) (IOPATH TE_B Z () () (0.3821::0.3821) (5.7903::5.7903) (-0.0170::-0.0170) (2.7423::2.7423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6458::0.6458) (0.5361::0.5361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1028::1.1028) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8128::0.8128) (0.7293::0.7293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5371::4.5373) (2.1266::2.1268)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.6144::4.6144) (-0.0144::-0.0144) (2.2593::2.2593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2510::0.2510) (0.2798::0.2798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.1271::1.1271) (0.7173::0.7173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1160::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4461::0.4461) (0.5206::0.5206)) (IOPATH B X (0.4260::0.4260) (0.5547::0.5547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6681::0.6681) (0.5797::0.5797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2927)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5433::0.5433) (0.6192::0.6192)) (IOPATH B X (0.4031::0.4031) (0.5304::0.5304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2081::0.2081) (0.2327::0.2327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1008::1.1008) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1564::1.1564) (0.7422::0.7422)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2210::0.2210) (0.2497::0.2497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6573::0.6573) (0.5902::0.5902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8232::3.8233) (1.8372::1.8374)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.8976::3.8976) (-0.0128::-0.0128) (1.9587::1.9587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0321::1.0321) (0.8362::0.8362)) (IOPATH D Q (1.1390::1.1390) (0.7226::0.7226)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1113::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1393::1.1393) (0.7280::0.7280)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7424::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1197::0.1197)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1882::4.1882) (1.9899::1.9901)) (IOPATH TE_B Z () () (0.3682::0.3682) (4.2408::4.2408) (-0.0094::-0.0094) (2.0939::2.0939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1061::4.1062) (1.9559::1.9561)) (IOPATH TE_B Z () () (0.3746::0.3746) (4.1706::4.1706) (-0.0129::-0.0129) (2.0710::2.0710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8427::3.8429) (1.8464::1.8466)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9323::3.9323) (-0.0183::-0.0183) (1.9819::1.9819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8274::3.8274) (1.8405::1.8407)) (IOPATH TE_B Z () () (0.3845::0.3845) (3.9027::3.9027) (-0.0184::-0.0184) (1.9670::1.9670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7663::0.7663) (0.6884::0.6884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7581::4.7582) (2.2160::2.2163)) (IOPATH TE_B Z () () (0.3733::0.3733) (4.8171::4.8171) (-0.0122::-0.0122) (2.3322::2.3322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0426::1.0426) (0.8436::0.8436)) (IOPATH D Q (1.1325::1.1325) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3771::5.3772) (2.4758::2.4760)) (IOPATH TE_B Z () () (0.3866::0.3866) (5.4472::5.4472) (-0.0195::-0.0195) (2.6027::2.6027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8361::0.8361)) (IOPATH D Q (1.1163::1.1163) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5379::4.5380) (2.1275::2.1278)) (IOPATH TE_B Z () () (0.4075::0.4075) (4.6427::4.6427) (-0.0311::-0.0311) (2.2852::2.2852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3285::5.3286) (2.4556::2.4558)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.3897::5.3897) (-0.0169::-0.0169) (2.5755::2.5755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7434::0.7434) (0.6522::0.6522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8751::4.8753) (2.2684::2.2686)) (IOPATH TE_B Z () () (0.3959::0.3959) (4.9690::4.9690) (-0.0246::-0.0246) (2.4132::2.4132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7891::3.7893) (1.8235::1.8237)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.8731::3.8731) (-0.0171::-0.0171) (1.9546::1.9546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6362::3.6364) (1.7617::1.7619)) (IOPATH TE_B Z () () (0.3897::0.3897) (3.7314::3.7315) (-0.0212::-0.0212) (1.9020::1.9020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0151::5.0151) (2.3276::2.3278)) (IOPATH TE_B Z () () (0.3957::0.3957) (5.0902::5.0902) (-0.0246::-0.0246) (2.4590::2.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9071::3.9072) (1.8731::1.8733)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.9919::3.9919) (-0.0167::-0.0167) (2.0039::2.0039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7989::0.7989) (0.7020::0.7020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1011::1.1011) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0964::0.0964)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8236::0.8236)) (IOPATH D Q (1.1544::1.1544) (0.7336::0.7405)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7553::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1285)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6459::0.6459) (0.5665::0.5665)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9881::5.9883) (2.7232::2.7235)) (IOPATH TE_B Z () () (0.3760::0.3760) (6.0526::6.0526) (-0.0136::-0.0136) (2.8441::2.8441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0418::1.0418) (0.9221::0.9221)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1558::2.1670)) (SETUP (negedge D) (posedge CLK) (1.7425::1.7695)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1330::1.1330) (0.7219::0.7219)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7351::0.7351)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1424::1.1424) (0.7265::0.7268)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7499::0.7499)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.0988::1.0988) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2118::0.2118) (0.2390::0.2390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0527::1.0527) (0.8506::0.8506)) (IOPATH D Q (1.1357::1.1357) (0.7164::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1548::1.1548) (0.7355::0.7384)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9127::0.9128) (0.8466::0.8466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5203::0.5203) (0.5949::0.5949)) (IOPATH B X (0.4200::0.4200) (0.5480::0.5480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1767::4.1768) (1.9830::1.9832)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.2488::4.2488) (-0.0167::-0.0167) (2.1054::2.1054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7574::4.7575) (2.2155::2.2157)) (IOPATH TE_B Z () () (0.3714::0.3714) (4.8222::4.8222) (-0.0111::-0.0111) (2.3350::2.3350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6753::0.6753) (0.5684::0.5684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1010::1.1010) (0.8813::0.8813)) (IOPATH D Q (1.1792::1.1792) (0.7431::0.7431)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7934::4.7936) (2.2343::2.2345)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.8624::4.8624) (-0.0129::-0.0129) (2.3606::2.3606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8344::0.8344)) (IOPATH D Q (1.1376::1.1376) (0.7245::0.7245)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4224::5.4226) (2.5075::2.5080)) (IOPATH TE_B Z () () (0.4309::0.4309) (5.4432::5.4432) (-0.0440::-0.0440) (2.6334::2.6334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0981::1.0981) (0.8796::0.8796)) (IOPATH D Q (1.1793::1.1793) (0.7437::0.7437)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5914::5.5916) (2.6257::2.6261)) (IOPATH TE_B Z () () (0.6504::0.6504) (5.6545::5.6545) (-0.2007::-0.2007) (2.8546::2.8546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1090::1.1090) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1051::1.1051) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2455::0.2455) (0.2742::0.2742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5255::4.5256) (2.1379::2.1383)) (IOPATH TE_B Z () () (0.4625::0.4625) (4.5864::4.5864) (-0.0614::-0.0614) (2.2921::2.2921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1062::1.1062) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1623::4.1623) (1.9816::1.9818)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.2407::4.2407) (-0.0223::-0.0223) (2.1155::2.1155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6786::4.6787) (2.1885::2.1887)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.7632::4.7632) (-0.0229::-0.0229) (2.3267::2.3267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0144::6.0144) (2.7420::2.7422)) (IOPATH TE_B Z () () (0.3863::0.3863) (6.0721::6.0721) (-0.0193::-0.0193) (2.8639::2.8639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1318::1.1318) (0.7170::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4527::4.4528) (2.0947::2.0950)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.5268::4.5268) (-0.0143::-0.0143) (2.2246::2.2246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0278::4.0279) (1.9245::1.9248)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.0954::4.0954) (-0.0178::-0.0178) (2.0415::2.0415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0355::1.0355) (0.8386::0.8386)) (IOPATH D Q (1.1219::1.1219) (0.7097::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9520::0.9520) (0.8924::0.8924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1017::1.1017) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1354::1.1354) (0.7222::0.7222)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7332::0.7332)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8311::0.8311)) (IOPATH D Q (1.1128::1.1128) (0.7009::0.7009)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1399::1.1399) (0.7222::0.7276)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7446::0.7446)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8351::0.8351)) (IOPATH D Q (1.1128::1.1128) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5579::0.5579) (0.6343::0.6344)) (IOPATH B X (0.4781::0.4781) (0.6139::0.6139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1605::0.1605) (0.1689::0.1689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1277::1.1305) (0.7183::0.7238)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7390)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6885::3.6887) (1.7818::1.7821)) (IOPATH TE_B Z () () (0.3816::0.3816) (3.7744::3.7744) (-0.0168::-0.0168) (1.9139::1.9139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8804::4.8806) (2.2669::2.2671)) (IOPATH TE_B Z () () (0.3810::0.3810) (4.9557::4.9557) (-0.0164::-0.0164) (2.3950::2.3950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1388::1.1422) (0.7265::0.7334)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7430)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6159::3.6161) (1.7526::1.7529)) (IOPATH TE_B Z () () (0.3871::0.3871) (3.7104::3.7104) (-0.0198::-0.0198) (1.8921::1.8921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3452::4.3453) (2.0567::2.0569)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.4063::4.4063) (-0.0099::-0.0099) (2.1674::2.1674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1548::5.1550) (2.3846::2.3849)) (IOPATH TE_B Z () () (0.3942::0.3942) (5.2381::5.2381) (-0.0237::-0.0237) (2.5207::2.5207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1283::1.1283) (0.8982::0.8982)) (IOPATH D Q (1.2287::1.2287) (0.7766::0.7796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2011::4.2012) (1.9974::1.9976)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.2736::4.2736) (-0.0184::-0.0184) (2.1217::2.1217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6755::3.6757) (1.7760::1.7762)) (IOPATH TE_B Z () () (0.3934::0.3934) (3.7725::3.7725) (-0.0233::-0.0233) (1.9191::1.9191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0894::1.0894) (0.6847::0.6847)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5077::4.5078) (2.1185::2.1187)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.5897::4.5897) (-0.0235::-0.0235) (2.2553::2.2553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8548::3.8548) (1.8527::1.8529)) (IOPATH TE_B Z () () (0.4004::0.4005) (3.9465::3.9465) (-0.0272::-0.0272) (1.9964::1.9965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4567::4.4567) (2.1020::2.1022)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.5212::4.5212) (-0.0149::-0.0149) (2.2224::2.2224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.0971::1.0971) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7292::0.7292) (0.6398::0.6398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2551::5.2552) (2.4233::2.4235)) (IOPATH TE_B Z () () (0.3776::0.3776) (5.3156::5.3156) (-0.0145::-0.0145) (2.5392::2.5392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2284::4.2286) (2.0082::2.0084)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.3146::4.3146) (-0.0188::-0.0188) (2.1437::2.1437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6128::0.6128) (0.5569::0.5569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1057::1.1057) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7229::0.7229)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7190::5.7191) (2.6101::2.6103)) (IOPATH TE_B Z () () (0.3826::0.3826) (5.7821::5.7821) (-0.0173::-0.0173) (2.7332::2.7332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0343::1.0343) (0.8377::0.8377)) (IOPATH D Q (1.1539::1.1539) (0.7353::0.7353)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7414::0.7414)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1175)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1120::1.1120) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1195::1.1195) (0.7059::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7394::0.7394) (0.6457::0.6457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0950::1.0950) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6276::0.6276) (0.5661::0.5661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0415::1.0415) (0.8428::0.8428)) (IOPATH D Q (1.1442::1.1442) (0.7227::0.7259)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2471::0.2471) (0.2760::0.2760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1783::0.1783) (0.1871::0.1871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1000::1.1000) (0.6909::0.6909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1198::1.1198) (0.7101::0.7101)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0398::1.0398) (0.8416::0.8416)) (IOPATH D Q (1.1275::1.1275) (0.7131::0.7131)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6455::4.6456) (2.1712::2.1715)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.7198::4.7198) (-0.0205::-0.0205) (2.2991::2.2991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1592::5.1594) (2.3855::2.3857)) (IOPATH TE_B Z () () (0.3868::0.3868) (5.2347::5.2347) (-0.0196::-0.0196) (2.5149::2.5149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0098::1.0098) (0.8206::0.8206)) (IOPATH D Q (1.1476::1.1510) (0.7355::0.7417)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7560)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1312)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1690::4.1691) (1.9837::1.9839)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.2484::4.2484) (-0.0187::-0.0187) (2.1140::2.1140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1005::1.1005) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6025::4.6027) (2.1521::2.1524)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.6774::4.6774) (-0.0179::-0.0179) (2.2828::2.2828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1406::1.1406) (0.7291::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1187::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8215::0.8215)) (IOPATH D Q (1.1072::1.1072) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1166::1.1166) (0.7045::0.7045)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7970::5.7972) (2.6506::2.6508)) (IOPATH TE_B Z () () (0.3759::0.3759) (5.8642::5.8642) (-0.0136::-0.0136) (2.7753::2.7753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6522::0.6522) (0.5705::0.5705)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2971)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8385::0.8385) (0.7796::0.7796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8263::0.8263)) (IOPATH D Q (1.1133::1.1133) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7251::0.7251)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5058::4.5059) (2.1232::2.1234)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.5590::4.5590) (-0.0145::-0.0145) (2.2370::2.2370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1046::1.1046) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6772::4.6773) (2.1864::2.1866)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.7587::4.7587) (-0.0193::-0.0193) (2.3195::2.3195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9382::3.9383) (1.8849::1.8851)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.0214::4.0214) (-0.0178::-0.0178) (2.0155::2.0155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7819::0.7819) (0.7055::0.7055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8302::0.8302) (0.7737::0.7737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1061::1.1061) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0968::1.0968) (0.6887::0.6887)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0138::4.0138) (1.9161::1.9163)) (IOPATH TE_B Z () () (0.3964::0.3964) (4.0860::4.0860) (-0.0249::-0.0249) (2.0426::2.0426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4407::4.4407) (2.0948::2.0950)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.5189::4.5189) (-0.0240::-0.0240) (2.2283::2.2283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1166::1.1166) (0.7069::0.7069)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9950::0.9950) (0.8677::0.8677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1141::1.1141) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1141::1.1141) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0844::4.0846) (1.9492::1.9494)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.1686::4.1686) (-0.0165::-0.0165) (2.0822::2.0822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8541::4.8543) (2.2578::2.2580)) (IOPATH TE_B Z () () (0.3696::0.3696) (4.9175::4.9175) (-0.0101::-0.0101) (2.3783::2.3783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1002::4.1003) (1.9548::1.9550)) (IOPATH TE_B Z () () (0.3700::0.3700) (4.1651::4.1651) (-0.0103::-0.0103) (2.0662::2.0662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1510::0.1510) (0.1542::0.1542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7849::0.7850) (0.6963::0.6963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1219::1.1219) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6338::0.6338) (0.5593::0.5593)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3177::0.3199)) (SETUP (negedge GATE) (posedge CLK) (0.4075::0.4081)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0448::1.0448) (0.8451::0.8451)) (IOPATH D Q (1.1290::1.1290) (0.7128::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1275::1.1275) (0.7123::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7367::0.7367)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1143)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7089::0.7089) (0.6049::0.6049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6410::0.6410) (0.5225::0.5225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1577::4.1578) (1.9740::1.9742)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.2331::4.2331) (-0.0176::-0.0176) (2.0995::2.0995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1005::1.1005) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3172::5.3172) (2.4510::2.4512)) (IOPATH TE_B Z () () (0.3916::0.3916) (5.3846::5.3846) (-0.0223::-0.0223) (2.5791::2.5791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1362::1.1362) (0.7193::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7389::0.7389)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1156)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0091::4.0092) (1.9137::1.9139)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.0862::4.0862) (-0.0139::-0.0139) (2.0379::2.0379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8443::5.8444) (2.6748::2.6750)) (IOPATH TE_B Z () () (0.3962::0.3962) (5.8959::5.8959) (-0.0248::-0.0248) (2.8018::2.8018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7910::3.7910) (1.8242::1.8244)) (IOPATH TE_B Z () () (0.3883::0.3883) (3.8702::3.8702) (-0.0204::-0.0204) (1.9545::1.9545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1035::1.1035) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6005::4.6007) (2.1553::2.1555)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.6866::4.6866) (-0.0176::-0.0176) (2.2906::2.2906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0355::1.0355) (0.8386::0.8386)) (IOPATH D Q (1.1157::1.1157) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5443::4.5443) (2.1340::2.1342)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.6161::4.6161) (-0.0202::-0.0202) (2.2697::2.2697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1446::1.1491) (0.7334::0.7418)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7520)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1295)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8334::3.8335) (1.8432::1.8434)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.9193::3.9193) (-0.0200::-0.0200) (1.9774::1.9774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2719::5.2721) (2.4287::2.4289)) (IOPATH TE_B Z () () (0.3769::0.3769) (5.3313::5.3313) (-0.0141::-0.0141) (2.5417::2.5417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7198::0.7199) (0.6252::0.6252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7220::3.7221) (1.7951::1.7953)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.7972::3.7972) (-0.0130::-0.0130) (1.9172::1.9172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0386::1.0386) (0.8407::0.8407)) (IOPATH D Q (1.1227::1.1227) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6744::0.6744) (0.5834::0.5834)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7001::0.7001) (0.6007::0.6007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8900::3.8902) (1.8657::1.8659)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.9793::3.9793) (-0.0184::-0.0184) (2.0010::2.0010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2356::0.2356) (0.2639::0.2639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7779::5.7781) (2.6385::2.6388)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.8526::5.8526) (-0.0195::-0.0195) (2.7679::2.7679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3656::0.3656) (0.3916::0.3916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1208::1.1208) (0.7125::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7152::4.7152) (2.1979::2.1981)) (IOPATH TE_B Z () () (0.3667::0.3667) (4.7677::4.7677) (-0.0085::-0.0085) (2.3088::2.3088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0958::1.0958) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1591::1.1591) (1.0047::1.0047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4524::4.4526) (2.0898::2.0901)) (IOPATH TE_B Z () () (0.3872::0.3872) (4.5382::4.5382) (-0.0198::-0.0198) (2.2292::2.2292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1685::0.1685) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8299::0.8299)) (IOPATH D Q (1.1311::1.1311) (0.7171::0.7171)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1035::1.1035) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8359::0.8359)) (IOPATH D Q (1.1015::1.1015) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7088::0.7088)) (SETUP (negedge D) (negedge GATE) (0.0947::0.0947)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5763::0.5763) (0.5306::0.5306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1035::1.1035) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8757::3.8757) (1.8603::1.8605)) (IOPATH TE_B Z () () (0.3805::0.3805) (3.9484::3.9484) (-0.0161::-0.0161) (1.9849::1.9849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0405::1.0405) (0.8421::0.8421)) (IOPATH D Q (1.1553::1.1603) (0.7378::0.7480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6863::4.6864) (2.1912::2.1914)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.7456::4.7456) (-0.0128::-0.0128) (2.3104::2.3104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1462::1.1462) (0.7345::0.7345)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7457::0.7457)) (SETUP (negedge D) (negedge GATE) (0.1225::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1004::1.1004) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1257::1.1257) (0.7117::0.7152)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0343::1.0343) (0.8377::0.8377)) (IOPATH D Q (1.1229::1.1229) (0.7092::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6149::4.6150) (2.1627::2.1629)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.6810::4.6810) (-0.0123::-0.0123) (2.2888::2.2888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1533::1.1551) (0.7402::0.7435)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7571)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1314)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5865::4.5866) (2.1453::2.1455)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.6554::4.6554) (-0.0152::-0.0152) (2.2708::2.2708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1464::1.1464) (0.7352::0.7352)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1249::1.1249) (0.7099::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0401::1.0401) (0.8418::0.8418)) (IOPATH D Q (1.1209::1.1209) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2635::6.2636) (2.8492::2.8495)) (IOPATH TE_B Z () () (0.4151::0.4151) (6.3219::6.3219) (-0.0353::-0.0353) (2.9903::2.9903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2141::0.2141) (0.2396::0.2396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3795::4.3796) (2.0718::2.0720)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.4535::4.4535) (-0.0141::-0.0141) (2.1965::2.1965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1122::1.1122) (0.8882::0.8882)) (IOPATH D Q (1.1851::1.1851) (0.7466::0.7466)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8338::0.8338)) (IOPATH D Q (1.1124::1.1124) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8208::0.8208)) (IOPATH D Q (1.0926::1.0926) (0.6875::0.6875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0337::1.0337) (0.8373::0.8373)) (IOPATH D Q (1.1512::1.1512) (0.7308::0.7314)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7400::0.7400)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1156)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4897::4.4897) (2.1154::2.1156)) (IOPATH TE_B Z () () (0.4019::0.4019) (4.5673::4.5673) (-0.0279::-0.0279) (2.2480::2.2480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5924::4.5925) (2.1521::2.1523)) (IOPATH TE_B Z () () (0.3691::0.3691) (4.6577::4.6577) (-0.0098::-0.0098) (2.2761::2.2761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1363::1.1363) (0.7201::0.7246)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7450::0.7450)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1124::1.1124) (0.6991::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4614::4.4614) (2.0939::2.0941)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.5388::4.5388) (-0.0186::-0.0186) (2.2294::2.2294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1144::1.1144) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0457::1.0457) (0.8457::0.8457)) (IOPATH D Q (1.1270::1.1270) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0806::4.0808) (1.9448::1.9450)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.1576::4.1576) (-0.0183::-0.0183) (2.0712::2.0712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8250::0.8250)) (IOPATH D Q (1.1418::1.1418) (0.7275::0.7275)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7455::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1202::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8110::0.8110) (0.7606::0.7606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9094::3.9096) (1.8756::1.8758)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.0050::4.0050) (-0.0235::-0.0235) (2.0179::2.0179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3422::4.3423) (2.0514::2.0516)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.4136::4.4136) (-0.0161::-0.0161) (2.1724::2.1724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1530::1.1530) (0.7324::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7556::0.7556)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1283)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.1081::1.1081) (0.7011::0.7011)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4954::4.4955) (2.1120::2.1122)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.5654::4.5654) (-0.0183::-0.0183) (2.2408::2.2408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.0957::1.0957) (0.6891::0.6891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8721::4.8721) (2.2654::2.2656)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.9432::4.9431) (-0.0243::-0.0243) (2.3957::2.3957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6798::0.6798) (0.5865::0.5865)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1598::1.1598) (0.7390::0.7418)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8403::0.8403) (0.7853::0.7853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0612::1.0612) (0.8566::0.8566)) (IOPATH D Q (1.1449::1.1449) (0.7228::0.7228)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.1366::1.1400) (0.7261::0.7339)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1243)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5728::0.5728) (0.6485::0.6485)) (IOPATH B X (0.4105::0.4105) (0.5381::0.5381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6586::4.6586) (2.1745::2.1745)) (IOPATH TE_B Z () () (0.3037::0.3037) (4.7099::4.7099) (0.0263::0.0263) (2.2506::2.2506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6605::0.6605) (0.5752::0.5752)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8774::3.8775) (1.8629::1.8631)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.9525::3.9525) (-0.0184::-0.0184) (1.9902::1.9902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1264::1.1264) (0.8970::0.8970)) (IOPATH D Q (1.2125::1.2125) (0.7654::0.7654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2113::4.2113) (2.0021::2.0023)) (IOPATH TE_B Z () () (0.4028::0.4028) (4.3003::4.3003) (-0.0285::-0.0285) (2.1468::2.1468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5917::5.5918) (2.5639::2.5641)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.6430::5.6430) (-0.0130::-0.0130) (2.6737::2.6737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8650::3.8652) (1.8558::1.8560)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.9440::3.9440) (-0.0131::-0.0131) (1.9806::1.9806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5047::5.5047) (2.5255::2.5256)) (IOPATH TE_B Z () () (0.3875::0.3875) (5.5683::5.5683) (-0.0200::-0.0200) (2.6491::2.6491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8908::4.8909) (2.2759::2.2761)) (IOPATH TE_B Z () () (0.3999::0.3999) (4.9793::4.9793) (-0.0269::-0.0269) (2.4197::2.4197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0447::1.0447) (0.8450::0.8450)) (IOPATH D Q (1.1685::1.1685) (0.7484::0.7484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1207::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7529::3.7530) (1.8085::1.8087)) (IOPATH TE_B Z () () (0.3935::0.3935) (3.8503::3.8503) (-0.0233::-0.0233) (1.9528::1.9528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6814::4.6816) (2.1865::2.1868)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.7650::4.7650) (-0.0166::-0.0166) (2.3197::2.3197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9119::3.9121) (1.8762::1.8764)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.9951::3.9951) (-0.0153::-0.0153) (2.0056::2.0056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0135::4.0137) (1.9190::1.9192)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.1097::4.1097) (-0.0235::-0.0235) (2.0629::2.0629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8943::0.8943) (0.8506::0.8506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8393::5.8395) (2.6684::2.6686)) (IOPATH TE_B Z () () (0.3793::0.3793) (5.9073::5.9073) (-0.0155::-0.0155) (2.7908::2.7908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2003::0.2003) (0.2270::0.2270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4261::5.4262) (2.4959::2.4961)) (IOPATH TE_B Z () () (0.4014::0.4014) (5.5089::5.5089) (-0.0277::-0.0277) (2.6368::2.6368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1306::1.1306) (0.7196::0.7196)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7417::0.7417)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0713::5.0714) (2.3477::2.3479)) (IOPATH TE_B Z () () (0.4030::0.4030) (5.1540::5.1540) (-0.0286::-0.0286) (2.4887::2.4887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1086::1.1086) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8306::0.8306)) (IOPATH D Q (1.1287::1.1287) (0.7151::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1287::6.1287) (2.7846::2.7848)) (IOPATH TE_B Z () () (0.3761::0.3761) (6.1749::6.1749) (-0.0137::-0.0137) (2.8946::2.8946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1074::1.1074) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1723::0.1723) (0.1877::0.1877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1858::0.1858) (0.2102::0.2102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1142::1.1142) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6730::0.6730) (0.5825::0.5825)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6739::0.6739) (0.5834::0.5834)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8728::0.8730) (0.8062::0.8062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.1098::1.1098) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7127::4.7127) (2.1971::2.1971)) (IOPATH TE_B Z () () (0.2992::0.2992) (4.7596::4.7596) (0.0288::0.0288) (2.2688::2.2689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0097::1.0097) (0.8206::0.8206)) (IOPATH D Q (1.1397::1.1397) (0.7226::0.7282)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7483::0.7483)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8398::3.8399) (1.8437::1.8439)) (IOPATH TE_B Z () () (0.3837::0.3837) (3.9131::3.9131) (-0.0179::-0.0179) (1.9661::1.9661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6315::0.6315) (0.5662::0.5684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2740::4.2741) (2.0278::2.0280)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.3320::4.3320) (-0.0143::-0.0143) (2.1389::2.1389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0047::5.0048) (2.3215::2.3217)) (IOPATH TE_B Z () () (0.3853::0.3853) (5.0817::5.0817) (-0.0188::-0.0188) (2.4530::2.4530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7376::4.7378) (2.2107::2.2109)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.8116::4.8116) (-0.0129::-0.0129) (2.3409::2.3409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0599::4.0601) (1.9373::1.9375)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.1474::4.1474) (-0.0187::-0.0187) (2.0716::2.0716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2098::4.2099) (2.0002::2.0004)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.3031::4.3031) (-0.0267::-0.0267) (2.1456::2.1456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1241::1.1249) (0.7151::0.7168)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3773::4.3774) (2.0634::2.0637)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.4469::4.4469) (-0.0166::-0.0166) (2.1833::2.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1007::1.1007) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5716::0.5716) (0.6471::0.6472)) (IOPATH B X (0.4074::0.4074) (0.5340::0.5340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0941::1.0941) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1089::1.1089) (0.6995::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.0986::1.0986) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5365::4.5366) (2.1297::2.1299)) (IOPATH TE_B Z () () (0.3944::0.3944) (4.6269::4.6269) (-0.0238::-0.0238) (2.2736::2.2736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8259::0.8259)) (IOPATH D Q (1.0966::1.0966) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1014::1.1014) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.9372::4.9372) (2.2909::2.2909)) (IOPATH TE_B Z () () (0.3005::0.3005) (4.9956::4.9956) (0.0281::0.0281) (2.3777::2.3778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1113::1.1113) (0.7051::0.7051)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6454::0.6454) (0.5662::0.5662)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.5882::3.5882) (1.7276::1.7276)) (IOPATH TE_B Z () () (0.3102::0.3102) (3.6603::3.6603) (0.0227::0.0227) (1.8289::1.8290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1271::1.1271) (0.7168::0.7168)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0970::4.0971) (1.9507::1.9509)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.1677::4.1677) (-0.0153::-0.0153) (2.0695::2.0695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3132::5.3133) (2.4496::2.4498)) (IOPATH TE_B Z () () (0.3959::0.3959) (5.3905::5.3905) (-0.0247::-0.0247) (2.5851::2.5851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1568::0.1568) (0.1669::0.1669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.0989::1.0989) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.0999::1.0999) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6401::0.6401) (0.7119::0.7119)) (IOPATH B X (0.4348::0.4348) (0.5597::0.5597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6620::0.6620) (0.5761::0.5761)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2933)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1009::1.1009) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6965::0.6965) (0.5893::0.5893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0508::1.0508) (0.8493::0.8493)) (IOPATH D Q (1.1357::1.1357) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0401::1.0401) (0.8418::0.8418)) (IOPATH D Q (1.1399::1.1399) (0.7254::0.7254)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1098::0.1098)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6690::0.6690) (0.5802::0.5802)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2982::0.3011)) (SETUP (negedge GATE) (posedge CLK) (0.3972::0.3977)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0569::4.0571) (1.9421::1.9425)) (IOPATH TE_B Z () () (0.4594::0.4594) (4.1277::4.1277) (-0.0598::-0.0598) (2.0995::2.0995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9953::4.9954) (2.3139::2.3141)) (IOPATH TE_B Z () () (0.3709::0.3709) (5.0490::5.0490) (-0.0108::-0.0108) (2.4221::2.4221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6850::4.6852) (2.1888::2.1889)) (IOPATH TE_B Z () () (0.3920::0.3920) (4.7488::4.7488) (-0.0225::-0.0225) (2.3168::2.3168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8164::3.8166) (1.8364::1.8366)) (IOPATH TE_B Z () () (0.3855::0.3855) (3.9052::3.9052) (-0.0189::-0.0189) (1.9723::1.9723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1121::1.1121) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7921::4.7922) (2.2339::2.2341)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.8591::4.8591) (-0.0140::-0.0140) (2.3569::2.3569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6986::0.6986) (0.6064::0.6064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8378::0.8378)) (IOPATH D Q (1.1224::1.1224) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1032::1.1032) (0.6933::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7221::0.7221)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4995::5.4995) (2.5247::2.5249)) (IOPATH TE_B Z () () (0.3892::0.3892) (5.5663::5.5663) (-0.0209::-0.0209) (2.6514::2.6514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5423::4.5424) (2.1291::2.1293)) (IOPATH TE_B Z () () (0.3766::0.3766) (4.6179::4.6179) (-0.0140::-0.0140) (2.2601::2.2601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2428::0.2428) (0.2758::0.2758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1146::1.1146) (0.7050::0.7050)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1006::1.1006) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0640::4.0641) (1.9449::1.9453)) (IOPATH TE_B Z () () (0.4356::0.4356) (4.1362::4.1362) (-0.0466::-0.0466) (2.0973::2.0973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0373::1.0373) (0.8399::0.8399)) (IOPATH D Q (1.1351::1.1351) (0.7192::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0883::1.0883) (0.8735::0.8735)) (IOPATH D Q (1.1713::1.1713) (0.7405::0.7405)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7546::0.7547) (0.6568::0.6568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4209::5.4211) (2.4930::2.4932)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.4960::5.4960) (-0.0169::-0.0169) (2.6210::2.6210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8326::0.8326)) (IOPATH D Q (1.1048::1.1048) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8461::0.8462) (0.7933::0.7932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4552::4.4553) (2.0945::2.0947)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.5277::4.5277) (-0.0167::-0.0167) (2.2251::2.2251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8609::4.8609) (2.2607::2.2609)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.9227::4.9227) (-0.0165::-0.0165) (2.3793::2.3793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8210::0.8210)) (IOPATH D Q (1.1331::1.1331) (0.7213::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1190::0.1190)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2638::4.2638) (2.0244::2.0246)) (IOPATH TE_B Z () () (0.3800::0.3800) (4.3267::4.3267) (-0.0159::-0.0159) (2.1406::2.1406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6571::0.6571) (0.5731::0.5731)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1003::1.1003) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6995::0.6995) (0.5859::0.5859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6322::0.6322) (0.7042::0.7042)) (IOPATH B X (0.4408::0.4408) (0.5663::0.5663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1090::1.1090) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9763::3.9765) (1.9110::1.9115)) (IOPATH TE_B Z () () (0.4553::0.4553) (4.0400::4.0400) (-0.0575::-0.0575) (2.0669::2.0669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1111::1.1111) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5885::0.5885) (0.6636::0.6636)) (IOPATH B X (0.4154::0.4154) (0.5434::0.5434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1223::1.1223) (0.7104::0.7104)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6761::0.6763) (0.5471::0.5524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1368::1.1403) (0.7255::0.7327)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3345::4.3345) (2.0516::2.0518)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.4208::4.4208) (-0.0213::-0.0213) (2.1903::2.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0384::1.0384) (0.8407::0.8407)) (IOPATH D Q (1.1189::1.1189) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5833::0.5833) (0.6549::0.6549)) (IOPATH B X (0.4576::0.4576) (0.5849::0.5849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8594::3.8595) (1.8517::1.8519)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.9364::3.9364) (-0.0156::-0.0156) (1.9766::1.9766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7084::5.7085) (2.6150::2.6153)) (IOPATH TE_B Z () () (0.3856::0.3856) (5.7778::5.7778) (-0.0189::-0.0189) (2.7418::2.7418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4231::4.4231) (2.0872::2.0874)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.4946::4.4946) (-0.0169::-0.0169) (2.2134::2.2134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7233::4.7233) (2.2042::2.2043)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.7881::4.7881) (-0.0160::-0.0160) (2.3297::2.3297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3812::4.3813) (2.0696::2.0698)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.4592::4.4592) (-0.0194::-0.0194) (2.1986::2.1986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8077::3.8079) (1.8324::1.8326)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.8919::3.8919) (-0.0152::-0.0152) (1.9621::1.9621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2194::0.2194) (0.2467::0.2467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1072::1.1072) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8914::0.8917) (0.7753::0.7773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7463::4.7464) (2.2158::2.2160)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.8178::4.8178) (-0.0139::-0.0139) (2.3405::2.3405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6371::0.6371) (0.5428::0.5428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6458::0.6458) (0.5664::0.5664)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1096::1.1096) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7229::0.7229)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2003::4.2003) (1.9832::1.9832)) (IOPATH TE_B Z () () (0.3019::0.3019) (4.2600::4.2600) (0.0273::0.0273) (2.0712::2.0712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0096::1.0096) (0.8206::0.8206)) (IOPATH D Q (1.0987::1.0987) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1014::1.1014) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.0925::1.0925) (0.6851::0.6851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1245::4.1247) (1.9646::1.9648)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.1930::4.1930) (-0.0172::-0.0172) (2.0823::2.0823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3994::5.3996) (2.4799::2.4801)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.4617::5.4617) (-0.0130::-0.0130) (2.5963::2.5963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6463::0.6463) (0.5667::0.5667)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1495::1.1529) (0.7356::0.7425)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7489)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1262)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0242::4.0243) (1.9233::1.9235)) (IOPATH TE_B Z () () (0.4011::0.4011) (4.1172::4.1172) (-0.0275::-0.0275) (2.0672::2.0672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1011::1.1011) (0.6946::0.6946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4890::0.4890) (0.5645::0.5645)) (IOPATH B X (0.4679::0.4679) (0.6017::0.6017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8387::4.8388) (2.2509::2.2512)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.9096::4.9096) (-0.0176::-0.0176) (2.3735::2.3735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1326::1.1326) (0.7167::0.7180)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8298::0.8298)) (IOPATH D Q (1.1379::1.1411) (0.7255::0.7319)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7405)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1200)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0940::1.0940) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5674::0.5674) (0.6410::0.6410)) (IOPATH B X (0.4491::0.4491) (0.5776::0.5776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8972::0.8971) (0.8381::0.8381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0572::1.0572) (0.8538::0.8538)) (IOPATH D Q (1.1680::1.1680) (0.7403::0.7447)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1670::1.1670) (0.7446::0.7467)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7554::0.7554)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5822::4.5822) (2.1507::2.1509)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.6619::4.6619) (-0.0251::-0.0251) (2.2891::2.2891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6578::0.6578) (0.7346::0.7347)) (IOPATH B X (0.4719::0.4719) (0.6065::0.6065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1432::1.1432) (0.9074::0.9074)) (IOPATH D Q (1.2232::1.2232) (0.7706::0.7706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7859::4.7860) (2.2302::2.2304)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.8654::4.8654) (-0.0202::-0.0202) (2.3642::2.3642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1038::1.1038) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0370::1.0370) (0.8397::0.8397)) (IOPATH D Q (1.1781::1.1836) (0.7575::0.7679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7596)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1359)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7808::4.7809) (2.2273::2.2275)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.8636::4.8636) (-0.0218::-0.0218) (2.3651::2.3651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8606::0.8606) (0.8009::0.8009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6933::4.6933) (2.1950::2.1952)) (IOPATH TE_B Z () () (0.3929::0.3929) (4.7667::4.7667) (-0.0230::-0.0230) (2.3276::2.3276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.1196::1.1196) (0.7062::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1866::0.1866) (0.2125::0.2125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6927::4.6928) (2.1914::2.1916)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.7753::4.7753) (-0.0194::-0.0194) (2.3263::2.3263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1389::4.1391) (1.9695::1.9698)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.2159::4.2159) (-0.0147::-0.0147) (2.0962::2.0962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7189::5.7191) (2.6159::2.6161)) (IOPATH TE_B Z () () (0.3800::0.3800) (5.7847::5.7847) (-0.0159::-0.0159) (2.7365::2.7365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3154::4.3155) (2.0411::2.0413)) (IOPATH TE_B Z () () (0.3750::0.3750) (4.3867::4.3867) (-0.0131::-0.0131) (2.1643::2.1643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3769::4.3770) (2.0639::2.0641)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.4549::4.4549) (-0.0208::-0.0208) (2.1948::2.1948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8236::0.8236)) (IOPATH D Q (1.1212::1.1212) (0.7131::0.7131)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1148::1.1148) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0592::5.0593) (2.3411::2.3413)) (IOPATH TE_B Z () () (0.3679::0.3679) (5.1121::5.1121) (-0.0092::-0.0092) (2.4496::2.4496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5573::4.5573) (2.1394::2.1396)) (IOPATH TE_B Z () () (0.3898::0.3898) (4.6371::4.6371) (-0.0213::-0.0213) (2.2736::2.2736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6038::4.6040) (2.1573::2.1576)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.6611::4.6611) (-0.0123::-0.0123) (2.2736::2.2736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9068::5.9069) (2.6978::2.6980)) (IOPATH TE_B Z () () (0.3748::0.3748) (5.9411::5.9411) (-0.0130::-0.0130) (2.8013::2.8013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4596::1.4596) (1.0951::1.0951)) (IOPATH D Q (1.5403::1.5403) (0.9596::0.9596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8229::0.8229)) (IOPATH D Q (1.1344::1.1344) (0.7213::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1098::1.1098) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7953::0.7953) (0.6861::0.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7045::3.7046) (1.7886::1.7888)) (IOPATH TE_B Z () () (0.3813::0.3813) (3.7799::3.7799) (-0.0166::-0.0166) (1.9119::1.9119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0373::1.0373) (0.8399::0.8399)) (IOPATH D Q (1.1812::1.1875) (0.7599::0.7713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7621)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1379)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5041::0.5041) (0.5783::0.5783)) (IOPATH B X (0.4680::0.4680) (0.6001::0.6001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8263::0.8263)) (IOPATH D Q (1.1285::1.1285) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7353::0.7353)) (SETUP (negedge D) (negedge GATE) (0.1129::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1470::1.1470) (0.7271::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7447::0.7447)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8818::4.8819) (2.2715::2.2717)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.9629::4.9629) (-0.0209::-0.0209) (2.4069::2.4069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1428::1.1428) (0.7276::0.7276)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5042::4.5043) (2.1202::2.1204)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.5652::4.5652) (-0.0171::-0.0171) (2.2386::2.2386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7990::3.7991) (1.8306::1.8308)) (IOPATH TE_B Z () () (0.4000::0.4000) (3.8920::3.8920) (-0.0269::-0.0269) (1.9746::1.9746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6340::3.6342) (1.7593::1.7595)) (IOPATH TE_B Z () () (0.3888::0.3888) (3.7269::3.7269) (-0.0207::-0.0207) (1.8969::1.8969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0006::5.0007) (2.3159::2.3161)) (IOPATH TE_B Z () () (0.3705::0.3705) (5.0579::5.0579) (-0.0106::-0.0106) (2.4259::2.4259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9085::3.9086) (1.8704::1.8707)) (IOPATH TE_B Z () () (0.3803::0.3803) (3.9860::3.9860) (-0.0160::-0.0160) (1.9965::1.9965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3276::4.3278) (2.0466::2.0468)) (IOPATH TE_B Z () () (0.3983::0.3983) (4.4219::4.4219) (-0.0260::-0.0260) (2.1910::2.1910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9797::3.9799) (1.9000::1.9002)) (IOPATH TE_B Z () () (0.3739::0.3739) (4.0565::4.0565) (-0.0125::-0.0125) (2.0242::2.0242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8250::0.8250)) (IOPATH D Q (1.1374::1.1374) (0.7236::0.7236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0338::6.0339) (2.7474::2.7477)) (IOPATH TE_B Z () () (0.3841::0.3841) (6.0617::6.0617) (-0.0181::-0.0181) (2.8534::2.8534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2222::0.2222) (0.2499::0.2499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1091::1.1091) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5468::0.5468) (0.4976::0.4976)) (IOPATH A Y (0.7074::0.7074) (0.1890::0.1890)) (IOPATH B Y (0.6595::0.6595) (0.1866::0.1866)) (IOPATH C Y (0.5737::0.5737) (0.1837::0.1837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0996::1.0996) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1186::1.1186) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7322::0.7322) (0.7271::0.7271)) (IOPATH D X (0.7222::0.7222) (0.7252::0.7252)) (IOPATH A_N X (0.9022::0.9022) (0.7705::0.7705)) (IOPATH B_N X (0.9207::0.9207) (0.7970::0.7970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7300::0.7300) (0.7233::0.7233)) (IOPATH D X (0.7237::0.7237) (0.7263::0.7263)) (IOPATH A_N X (0.9037::0.9037) (0.7715::0.7715)) (IOPATH B_N X (0.9268::0.9268) (0.8028::0.8028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7062::0.7062) (0.7008::0.7008)) (IOPATH C X (0.7304::0.7304) (0.7400::0.7400)) (IOPATH D X (0.7328::0.7328) (0.7640::0.7640)) (IOPATH A_N X (0.8708::0.8708) (0.7643::0.7643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1203::1.1203) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7314::0.7314)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7405::0.7405) (0.7314::0.7314)) (IOPATH D X (0.7319::0.7319) (0.7321::0.7321)) (IOPATH A_N X (0.9145::0.9145) (0.7793::0.7793)) (IOPATH B_N X (0.9306::0.9306) (0.8038::0.8038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7204::0.7204) (0.7130::0.7130)) (IOPATH C X (0.7393::0.7393) (0.7449::0.7449)) (IOPATH D X (0.7432::0.7432) (0.7717::0.7717)) (IOPATH A_N X (0.8790::0.8790) (0.7687::0.7687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.6985::0.6985) (0.6952::0.6952)) (IOPATH C X (0.7211::0.7211) (0.7320::0.7320)) (IOPATH D X (0.7251::0.7251) (0.7583::0.7583)) (IOPATH A_N X (0.8655::0.8655) (0.7607::0.7607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1050::1.1050) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6664::0.6664) (0.6005::0.6005)) (IOPATH B X (0.6995::0.6995) (0.6862::0.6862)) (IOPATH C X (0.7205::0.7205) (0.7333::0.7333)) (IOPATH D X (0.7180::0.7180) (0.7461::0.7461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7299::4.7300) (2.2079::2.2081)) (IOPATH TE_B Z () () (0.3973::0.3973) (4.8161::4.8161) (-0.0254::-0.0254) (2.3449::2.3449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9897::3.9897) (1.9103::1.9105)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.0566::4.0566) (-0.0180::-0.0180) (2.0321::2.0321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6143::0.6143) (0.6886::0.6886)) (IOPATH B X (0.4578::0.4578) (0.5884::0.5884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1157::1.1157) (0.7063::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7263::0.7263)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8345::0.8345)) (IOPATH D Q (1.1131::1.1131) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7944::4.7946) (2.2342::2.2344)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.8632::4.8632) (-0.0141::-0.0141) (2.3546::2.3546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1180::1.1180) (0.7117::0.7117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5859::0.5859) (0.5351::0.5351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4727::0.4730) (0.4308::0.4346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4272::0.4272) (0.4996::0.4996)) (IOPATH B X (0.4792::0.4792) (0.6108::0.6108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6760::0.6760) (0.5843::0.5843)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2951::0.2969)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1342::1.1342) (0.7170::0.7196)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6054::0.6054) (0.5498::0.5498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2223::0.2223) (0.2507::0.2507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.0987::1.0987) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6798::4.6799) (2.1896::2.1898)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.7661::4.7661) (-0.0230::-0.0230) (2.3297::2.3297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1585::0.1585) (0.1643::0.1643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9128::3.9128) (1.8632::1.8632)) (IOPATH TE_B Z () () (0.3221::0.3221) (3.9945::3.9945) (0.0161::0.0161) (1.9735::1.9735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8734::4.8735) (2.2682::2.2684)) (IOPATH TE_B Z () () (0.4039::0.4039) (4.9662::4.9662) (-0.0291::-0.0291) (2.4181::2.4181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2009::4.2010) (1.9920::1.9922)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.2927::4.2927) (-0.0224::-0.0224) (2.1332::2.1332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.0971::1.0971) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0312::1.0312) (0.8356::0.8356)) (IOPATH D Q (1.1368::1.1368) (0.7237::0.7237)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3637::4.3638) (2.0623::2.0625)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.4428::4.4428) (-0.0157::-0.0157) (2.1903::2.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0418::4.0418) (1.9327::1.9329)) (IOPATH TE_B Z () () (0.4013::0.4013) (4.1180::4.1180) (-0.0277::-0.0277) (2.0649::2.0649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8339::0.8339)) (IOPATH D Q (1.1248::1.1248) (0.7139::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4891::0.4891) (0.4312::0.4312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7384::0.7384) (0.6212::0.6212)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8167::4.8168) (2.2447::2.2449)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.8883::4.8883) (-0.0199::-0.0199) (2.3703::2.3703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1014::1.1014) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0457::4.0459) (1.9278::1.9281)) (IOPATH TE_B Z () () (0.4060::0.4060) (4.1517::4.1517) (-0.0302::-0.0302) (2.0822::2.0822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0164::4.0165) (1.9195::1.9197)) (IOPATH TE_B Z () () (0.3847::0.3847) (4.0910::4.0910) (-0.0184::-0.0184) (2.0467::2.0467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2226::0.2226) (0.2507::0.2507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7033::4.7034) (2.1925::2.1927)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.7801::4.7801) (-0.0189::-0.0189) (2.3217::2.3217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5184::4.5185) (2.1213::2.1215)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.5829::4.5829) (-0.0140::-0.0140) (2.2416::2.2416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9941::3.9942) (1.9097::1.9099)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.0697::4.0697) (-0.0157::-0.0157) (2.0346::2.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9091::0.9091) (0.8626::0.8626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0453::1.0453) (0.8454::0.8454)) (IOPATH D Q (1.1276::1.1276) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1001::1.1001) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1600::1.1600) (0.7449::0.7449)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7517::0.7517)) (SETUP (negedge D) (negedge GATE) (0.1264::0.1264)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5701::0.5701) (0.5256::0.5256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.8743::1.8743) (1.3382::1.3382)) (IOPATH D Q (1.9590::1.9590) (1.2071::1.2071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.0920::1.0920) (0.6853::0.6853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7085::0.7085) (0.5972::0.5972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1123::1.1123) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8442::3.8443) (1.8477::1.8479)) (IOPATH TE_B Z () () (0.3860::0.3860) (3.9354::3.9354) (-0.0192::-0.0192) (1.9853::1.9853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1169::1.1169) (0.7063::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2556::5.2558) (2.4245::2.4247)) (IOPATH TE_B Z () () (0.4037::0.4037) (5.3501::5.3501) (-0.0290::-0.0290) (2.5748::2.5748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2267::4.2268) (2.0062::2.0064)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.3237::4.3237) (-0.0244::-0.0244) (2.1528::2.1528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1614::0.1614) (0.1724::0.1724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7693::4.7694) (2.2252::2.2254)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.8309::4.8309) (-0.0161::-0.0161) (2.3483::2.3483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5336::0.5336) (0.4960::0.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.0957::1.0957) (0.6871::0.6871)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.0990::1.0990) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0537::1.0537) (0.8513::0.8513)) (IOPATH D Q (1.1388::1.1388) (0.7203::0.7203)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5554::0.5554) (0.6300::0.6300)) (IOPATH B X (0.4656::0.4656) (0.5984::0.5984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9154::3.9155) (1.8769::1.8771)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.0054::4.0054) (-0.0196::-0.0196) (2.0140::2.0140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9412::3.9414) (1.8891::1.8893)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.0183::4.0183) (-0.0135::-0.0135) (2.0131::2.0131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2348::0.2348) (0.2693::0.2693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7879::3.7881) (1.8224::1.8226)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.8724::3.8724) (-0.0171::-0.0171) (1.9538::1.9538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7959::0.7961) (0.6958::0.6997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6518::0.6518) (0.5703::0.5703)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6783::0.6783) (0.5857::0.5857)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1005::6.1006) (2.7675::2.7677)) (IOPATH TE_B Z () () (0.3840::0.3840) (6.1645::6.1645) (-0.0181::-0.0181) (2.8930::2.8930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0915::1.0915) (0.8754::0.8754)) (IOPATH D Q (1.1709::1.1709) (0.7385::0.7385)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7262::0.7262) (0.6355::0.6355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.0991::1.0991) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6773::0.6773) (0.5850::0.5850)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2988::0.3017)) (SETUP (negedge GATE) (posedge CLK) (0.3975::0.3979)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0483::1.0483) (0.8476::0.8476)) (IOPATH D Q (1.1335::1.1335) (0.7164::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7192::0.7196) (0.6349::0.6369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8259::0.8259)) (IOPATH D Q (1.1042::1.1042) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3983::4.3985) (2.0834::2.0837)) (IOPATH TE_B Z () () (0.4041::0.4041) (4.4443::4.4443) (-0.0292::-0.0292) (2.2019::2.2019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2537::5.2539) (2.4241::2.4244)) (IOPATH TE_B Z () () (0.3775::0.3775) (5.3204::5.3204) (-0.0145::-0.0145) (2.5434::2.5434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2064::5.2064) (2.4058::2.4060)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.2615::5.2615) (-0.0153::-0.0153) (2.5244::2.5244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0135::1.0135) (0.8232::0.8232)) (IOPATH D Q (1.1273::1.1273) (0.7165::0.7165)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7374::0.7374)) (SETUP (negedge D) (negedge GATE) (0.1151::0.1151)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6822::0.6822) (0.6045::0.6045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6083::4.6084) (2.1586::2.1589)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.6804::4.6804) (-0.0138::-0.0138) (2.2880::2.2880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1679::4.1679) (1.9833::1.9835)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.2264::4.2264) (-0.0160::-0.0160) (2.0939::2.0939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6749::0.6749) (0.5840::0.5840)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6351::0.6351) (0.7091::0.7091)) (IOPATH B X (0.4308::0.4308) (0.5573::0.5573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5217::4.5219) (2.1186::2.1188)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.6035::4.6035) (-0.0172::-0.0172) (2.2551::2.2551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1455::1.1487) (0.7330::0.7393)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7465)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1246)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0472::1.0472) (0.8468::0.8468)) (IOPATH D Q (1.1540::1.1540) (0.7331::0.7331)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6811::4.6812) (2.1893::2.1896)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.7672::4.7672) (-0.0227::-0.0227) (2.3283::2.3283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6439::0.6439) (0.5654::0.5654)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1408::1.1408) (0.7298::0.7298)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2861::4.2861) (2.0310::2.0312)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.3607::4.3607) (-0.0209::-0.0209) (2.1611::2.1611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1044::1.1044) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9599::0.9599) (0.8394::0.8394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1095::1.1095) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2131::0.2131) (0.2402::0.2402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4270::4.4272) (2.0819::2.0821)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.5038::4.5038) (-0.0136::-0.0136) (2.2130::2.2130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6270::0.6270) (0.5556::0.5556)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2981::0.3007)) (SETUP (negedge GATE) (posedge CLK) (0.3971::0.3977)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0440::1.0440) (0.8445::0.8445)) (IOPATH D Q (1.1191::1.1191) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0964::0.0964)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1192::1.1192) (0.7055::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1601::1.1601) (0.7375::0.7437)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1281)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0780::4.0782) (1.9434::1.9436)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.1659::4.1659) (-0.0182::-0.0182) (2.0788::2.0788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8518::4.8520) (2.2565::2.2567)) (IOPATH TE_B Z () () (0.3629::0.3629) (4.9054::4.9054) (-0.0064::-0.0064) (2.3658::2.3658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8525::4.8526) (2.2591::2.2593)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.9273::4.9273) (-0.0183::-0.0183) (2.3874::2.3874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1005::1.1005) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4560::4.4561) (2.0991::2.0993)) (IOPATH TE_B Z () () (0.3970::0.3970) (4.5422::4.5422) (-0.0253::-0.0253) (2.2391::2.2391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5853::0.5853) (0.5373::0.5373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6018::4.6019) (2.1525::2.1527)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.6699::4.6699) (-0.0166::-0.0166) (2.2768::2.2768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7778::3.7780) (1.8192::1.8194)) (IOPATH TE_B Z () () (0.3715::0.3715) (3.8560::3.8560) (-0.0112::-0.0112) (1.9437::1.9437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0327::1.0327) (0.8366::0.8366)) (IOPATH D Q (1.1438::1.1438) (0.7299::0.7299)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4890::4.4892) (2.1084::2.1087)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.5493::4.5493) (-0.0082::-0.0082) (2.2232::2.2232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1537::1.1537) (0.7333::0.7376)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7510::0.7510)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1244)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6373::0.6373) (0.5617::0.5617)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2925)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8279::0.8279) (0.7682::0.7682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1797::1.1797) (0.9300::0.9300)) (IOPATH D Q (1.2627::1.2627) (0.7956::0.7956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8229::0.8229)) (IOPATH D Q (1.1539::1.1539) (0.7353::0.7378)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7557::0.7557)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1273)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1153::1.1153) (0.7052::0.7052)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8234::0.8234)) (IOPATH D Q (1.1652::1.1652) (0.7422::0.7450)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8384::3.8385) (1.8468::1.8470)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.9215::3.9215) (-0.0188::-0.0188) (1.9798::1.9798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9621::3.9621) (1.8837::1.8837)) (IOPATH TE_B Z () () (0.3071::0.3071) (4.0280::4.0280) (0.0244::0.0244) (1.9781::1.9781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1229::1.1229) (0.7088::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2782::5.2783) (2.4336::2.4338)) (IOPATH TE_B Z () () (0.3853::0.3853) (5.3459::5.3459) (-0.0188::-0.0188) (2.5566::2.5566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7886::4.7886) (2.2288::2.2288)) (IOPATH TE_B Z () () (0.3051::0.3051) (4.8512::4.8516) (0.0255::0.0255) (2.3203::2.3207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8823::4.8824) (2.2676::2.2678)) (IOPATH TE_B Z () () (0.4059::0.4059) (4.9745::4.9745) (-0.0302::-0.0302) (2.4144::2.4144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8668::0.8668) (0.8039::0.8039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6830::0.6830) (0.5887::0.5887)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2915::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1788::0.1788) (0.1915::0.1915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9958::1.0001) (0.7238::0.7352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3908::4.3908) (2.0766::2.0768)) (IOPATH TE_B Z () () (0.4022::0.4022) (4.4763::4.4763) (-0.0281::-0.0281) (2.2133::2.2133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7177::3.7179) (1.7925::1.7927)) (IOPATH TE_B Z () () (0.3772::0.3772) (3.7986::3.7986) (-0.0143::-0.0143) (1.9187::1.9187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9001::3.9002) (1.8714::1.8716)) (IOPATH TE_B Z () () (0.3928::0.3928) (3.9874::3.9874) (-0.0229::-0.0229) (2.0093::2.0093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6784::3.6785) (1.7786::1.7789)) (IOPATH TE_B Z () () (0.3756::0.3756) (3.7558::3.7558) (-0.0134::-0.0134) (1.9022::1.9022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2185::0.2185) (0.2468::0.2468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6420::0.6420) (0.5642::0.5642)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1247::1.1247) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4587::4.4588) (2.0938::2.0940)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.5258::4.5258) (-0.0135::-0.0135) (2.2168::2.2168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.0991::1.0991) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7518::5.7520) (2.6333::2.6335)) (IOPATH TE_B Z () () (0.3861::0.3861) (5.8218::5.8218) (-0.0192::-0.0192) (2.7600::2.7600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8250::0.8250)) (IOPATH D Q (1.1362::1.1362) (0.7235::0.7235)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1083::1.1083) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1013::1.1013) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5547::0.5547) (0.5193::0.5193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1736::0.1736) (0.1899::0.1899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8508::4.8508) (2.2561::2.2563)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.9018::4.9018) (-0.0121::-0.0121) (2.3658::2.3658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1230::1.1230) (0.7108::0.7108)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5819::4.5821) (2.1475::2.1478)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.6549::4.6549) (-0.0165::-0.0165) (2.2793::2.2793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9173::3.9175) (1.8810::1.8813)) (IOPATH TE_B Z () () (0.4064::0.4064) (3.9722::3.9722) (-0.0305::-0.0305) (2.0092::2.0092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.0967::1.0967) (0.6886::0.6886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1783::1.1783) (0.7514::0.7553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7650::0.7650)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1337)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0938::1.0938) (0.6884::0.6884)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1185::1.1185) (0.7094::0.7094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1426::1.1426) (0.7255::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2287::5.2288) (2.4135::2.4137)) (IOPATH TE_B Z () () (0.4212::0.4212) (5.3376::5.3376) (-0.0386::-0.0386) (2.5815::2.5815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1133::1.1133) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8737::3.8738) (1.8619::1.8621)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.9592::3.9592) (-0.0200::-0.0200) (1.9966::1.9966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1165::1.1165) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1042::1.1042) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2284::0.2284) (0.2575::0.2575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6111::4.6111) (2.1621::2.1623)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.6689::4.6689) (-0.0106::-0.0106) (2.2823::2.2823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6695::0.6695) (0.5805::0.5805)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0374::1.0374) (0.8399::0.8399)) (IOPATH D Q (1.1379::1.1379) (0.7185::0.7215)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.0918::1.0918) (0.6867::0.6867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5870::4.5871) (2.1485::2.1487)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.6695::4.6695) (-0.0178::-0.0178) (2.2817::2.2817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1085::1.1085) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0412::1.0412) (0.8426::0.8426)) (IOPATH D Q (1.1598::1.1598) (0.7389::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1169::0.1169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0876::1.0876) (0.8730::0.8730)) (IOPATH D Q (1.1802::1.1802) (0.7497::0.7497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8299::0.8299)) (IOPATH D Q (1.1091::1.1091) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6250::0.6250) (0.5590::0.5590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.1049::1.1049) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9227::3.9228) (1.8821::1.8823)) (IOPATH TE_B Z () () (0.3955::0.3955) (4.0064::4.0064) (-0.0245::-0.0245) (2.0190::2.0190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3418::4.3420) (2.0495::2.0497)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.3972::4.3972) (-0.0083::-0.0083) (2.1549::2.1549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5772::4.5773) (2.1452::2.1454)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.6645::4.6645) (-0.0191::-0.0191) (2.2825::2.2825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1157::1.1157) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1098::1.1098) (0.7011::0.7011)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1144::1.1144) (0.7030::0.7052)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7304::0.7304)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9169::4.9170) (2.2873::2.2876)) (IOPATH TE_B Z () () (0.4159::0.4159) (4.9619::4.9619) (-0.0357::-0.0357) (2.4152::2.4152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9089::3.9091) (1.8735::1.8737)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.0002::4.0002) (-0.0189::-0.0189) (2.0115::2.0115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8186::3.8187) (1.8337::1.8339)) (IOPATH TE_B Z () () (0.3762::0.3762) (3.8981::3.8981) (-0.0137::-0.0137) (1.9589::1.9589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8294::4.8295) (2.2511::2.2513)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.8854::4.8854) (-0.0119::-0.0119) (2.3687::2.3687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1039::1.1039) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4689::5.4691) (2.5137::2.5139)) (IOPATH TE_B Z () () (0.3681::0.3681) (5.5264::5.5264) (-0.0093::-0.0093) (2.6252::2.6252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1888::4.1889) (1.9899::1.9901)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.2511::4.2511) (-0.0152::-0.0152) (2.1044::2.1044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3601::0.3601) (0.3850::0.3850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.0957::1.0957) (0.6881::0.6881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1093::1.1093) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6817::0.6817) (0.5881::0.5881)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2964)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2332::0.2332) (0.2639::0.2639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0307::1.0307) (0.8353::0.8353)) (IOPATH D Q (1.1684::1.1698) (0.7501::0.7526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7546)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1289)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1850::0.1850) (0.2091::0.2091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6974::4.6974) (2.1960::2.1962)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.7723::4.7723) (-0.0195::-0.0195) (2.3272::2.3272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4660::0.4660) (0.5411::0.5411)) (IOPATH B X (0.4690::0.4690) (0.6033::0.6033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8336::0.8336)) (IOPATH D Q (1.1152::1.1152) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6724::0.6724) (0.5686::0.5686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8121::5.8123) (2.6591::2.6593)) (IOPATH TE_B Z () () (0.3835::0.3835) (5.8875::5.8875) (-0.0178::-0.0178) (2.7930::2.7930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9141::3.9142) (1.8773::1.8775)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.0001::4.0001) (-0.0186::-0.0186) (2.0107::2.0107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0195::4.0196) (1.9221::1.9223)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.1008::4.1008) (-0.0184::-0.0184) (2.0537::2.0537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8344::0.8344)) (IOPATH D Q (1.1468::1.1468) (0.7326::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7399::0.7399)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5242::4.5244) (2.1196::2.1198)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.6071::4.6071) (-0.0202::-0.0202) (2.2580::2.2580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1118::1.1118) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0960::1.0960) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7928::3.7929) (1.8231::1.8234)) (IOPATH TE_B Z () () (0.4010::0.4010) (3.8947::3.8947) (-0.0275::-0.0275) (1.9725::1.9725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4222::5.4224) (2.4950::2.4952)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.4906::5.4906) (-0.0153::-0.0153) (2.6177::2.6177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1470::6.1471) (2.7993::2.7994)) (IOPATH TE_B Z () () (0.3959::0.3959) (6.2061::6.2061) (-0.0247::-0.0247) (2.9265::2.9265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7807::0.7807) (0.6872::0.6872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1247::1.1247) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7143::0.7143) (0.6115::0.6115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0966::1.0966) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7912::4.7913) (2.2298::2.2300)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.8582::4.8582) (-0.0120::-0.0120) (2.3518::2.3518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4039::4.4040) (2.0756::2.0758)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.4810::4.4810) (-0.0197::-0.0197) (2.2050::2.2050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3523::4.3525) (2.0560::2.0562)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.4330::4.4330) (-0.0197::-0.0197) (2.1859::2.1859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7215::4.7215) (2.2005::2.2006)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.7811::4.7811) (-0.0209::-0.0209) (2.3188::2.3188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0466::1.0466) (0.8463::0.8463)) (IOPATH D Q (1.1254::1.1254) (0.7089::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1098::1.1098) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8346::0.8346) (0.7687::0.7687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1325::1.1325) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0971::1.0971) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1017::1.1017) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5669::4.5670) (2.1407::2.1409)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.6414::4.6414) (-0.0135::-0.0135) (2.2717::2.2717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7726::0.7726) (0.6954::0.6954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3881::4.3882) (2.0734::2.0736)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.4548::4.4548) (-0.0181::-0.0181) (2.1929::2.1929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6291::0.6291) (0.7043::0.7043)) (IOPATH B X (0.4313::0.4313) (0.5596::0.5596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8144::3.8146) (1.8328::1.8330)) (IOPATH TE_B Z () () (0.3867::0.3867) (3.8995::3.8995) (-0.0196::-0.0196) (1.9655::1.9655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.0986::1.0986) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3084::4.3086) (2.0391::2.0393)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.4019::4.4019) (-0.0216::-0.0216) (2.1808::2.1808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1713::0.1713) (0.1794::0.1794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1271::1.1271) (0.7121::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7396::0.7396)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1179::1.1179) (0.7063::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7219::0.7219)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1421::1.1476) (0.7317::0.7418)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2264::0.2264) (0.2556::0.2556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6778::0.6778) (0.6021::0.6021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2921::4.2922) (2.0333::2.0335)) (IOPATH TE_B Z () () (0.3869::0.3870) (4.3767::4.3767) (-0.0197::-0.0197) (2.1697::2.1697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1229::1.1229) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1226::4.1227) (1.9654::1.9656)) (IOPATH TE_B Z () () (0.3910::0.3910) (4.1839::4.1839) (-0.0219::-0.0219) (2.0864::2.0864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.0945::1.0945) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0374::1.0374) (0.8400::0.8400)) (IOPATH D Q (1.1584::1.1621) (0.7411::0.7487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1237)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2159::4.2161) (2.0033::2.0035)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.2971::4.2971) (-0.0145::-0.0145) (2.1320::2.1320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8924::0.8927) (0.7774::0.7812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1201::1.1201) (0.7112::0.7112)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1057::5.1058) (2.3624::2.3626)) (IOPATH TE_B Z () () (0.3668::0.3668) (5.1588::5.1588) (-0.0086::-0.0086) (2.4680::2.4680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6863::4.6865) (2.1898::2.1900)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.7741::4.7741) (-0.0269::-0.0269) (2.3298::2.3298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3490::4.3490) (2.0558::2.0560)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.4240::4.4240) (-0.0197::-0.0197) (2.1834::2.1834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6468::0.6468) (0.5671::0.5671)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4844::4.4846) (2.1050::2.1052)) (IOPATH TE_B Z () () (0.3671::0.3671) (4.5519::4.5519) (-0.0087::-0.0087) (2.2263::2.2263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1075::1.1075) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1140::1.1140) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6927::3.6928) (1.7843::1.7845)) (IOPATH TE_B Z () () (0.3829::0.3829) (3.7725::3.7725) (-0.0174::-0.0174) (1.9120::1.9120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8973::3.8973) (1.8698::1.8700)) (IOPATH TE_B Z () () (0.4022::0.4022) (3.9904::3.9904) (-0.0281::-0.0281) (2.0155::2.0155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8791::4.8792) (2.2679::2.2681)) (IOPATH TE_B Z () () (0.3688::0.3688) (4.9424::4.9424) (-0.0097::-0.0097) (2.3872::2.3872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8224::0.8224)) (IOPATH D Q (1.1204::1.1204) (0.7099::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1120::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.0919::1.0919) (0.6856::0.6856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7089::0.7089)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7423::0.7423) (0.6239::0.6239)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8464::4.8466) (2.2553::2.2555)) (IOPATH TE_B Z () () (0.3671::0.3671) (4.8991::4.8991) (-0.0087::-0.0087) (2.3657::2.3657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1264::1.1297) (0.7174::0.7241)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6599::0.6599) (0.5878::0.5878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1206::1.1206) (0.7059::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1010::1.1010) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5008::0.5011) (0.4516::0.4539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5966::0.5966) (0.6723::0.6723)) (IOPATH B X (0.4431::0.4431) (0.5736::0.5736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0684::1.0684) (0.8612::0.8612)) (IOPATH D Q (1.2029::1.2069) (0.7737::0.7816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7543)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0593::1.0593) (0.8552::0.8552)) (IOPATH D Q (1.1859::1.1859) (0.7628::0.7628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8380::0.8380)) (IOPATH D Q (1.1236::1.1236) (0.7099::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5274::5.5275) (2.5431::2.5435)) (IOPATH TE_B Z () () (0.5520::0.5520) (5.7298::5.7298) (-0.1272::-0.1272) (2.8435::2.8435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8294::0.8294)) (IOPATH D Q (1.1372::1.1372) (0.7187::0.7240)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1159)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4947::5.4949) (2.5237::2.5239)) (IOPATH TE_B Z () () (0.3829::0.3829) (5.5616::5.5616) (-0.0174::-0.0174) (2.6464::2.6464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5826::0.5826) (0.6586::0.6586)) (IOPATH B X (0.4503::0.4503) (0.5822::0.5822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5440::4.5442) (2.1310::2.1312)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.6234::4.6234) (-0.0148::-0.0148) (2.2662::2.2662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6008::0.6008) (0.6771::0.6772)) (IOPATH B X (0.4228::0.4228) (0.5516::0.5516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2158::0.2158) (0.2440::0.2440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1450::1.1450) (0.7324::0.7324)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7445::0.7445)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1211)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0794::4.0796) (1.9488::1.9492)) (IOPATH TE_B Z () () (0.4389::0.4389) (4.1329::4.1329) (-0.0484::-0.0484) (2.0925::2.0925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7978::0.7979) (0.7372::0.7372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8781::3.8781) (1.8634::1.8636)) (IOPATH TE_B Z () () (0.4000::0.4000) (3.9726::3.9726) (-0.0269::-0.0269) (2.0089::2.0089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8838::3.8839) (1.8648::1.8650)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.9705::3.9705) (-0.0197::-0.0197) (2.0001::2.0001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0396::1.0396) (0.8415::0.8415)) (IOPATH D Q (1.1238::1.1238) (0.7102::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0459::1.0459) (0.8459::0.8459)) (IOPATH D Q (1.1267::1.1267) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1390::1.1390) (0.7208::0.7224)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7339::0.7339)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4520::4.4522) (2.0941::2.0943)) (IOPATH TE_B Z () () (0.3810::0.3811) (4.5367::4.5367) (-0.0164::-0.0164) (2.2352::2.2352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2650::4.2650) (2.0246::2.0248)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.3249::4.3249) (-0.0137::-0.0137) (2.1387::2.1387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0395::1.0395) (0.8414::0.8414)) (IOPATH D Q (1.1125::1.1125) (0.6999::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1832::0.1832) (0.2014::0.2014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2735::6.2737) (2.8460::2.8462)) (IOPATH TE_B Z () () (0.3880::0.3880) (6.3440::6.3440) (-0.0203::-0.0203) (2.9776::2.9776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1234::4.1235) (1.9641::1.9643)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.1961::4.1961) (-0.0173::-0.0173) (2.0856::2.0856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1177::1.1177) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7634::0.7634) (0.6765::0.6765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0707::5.0708) (2.3501::2.3503)) (IOPATH TE_B Z () () (0.3882::0.3882) (5.1399::5.1399) (-0.0204::-0.0204) (2.4740::2.4740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2416::4.2418) (2.0118::2.0120)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.3225::4.3225) (-0.0166::-0.0166) (2.1402::2.1402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0341::1.0341) (0.8376::0.8376)) (IOPATH D Q (1.1213::1.1213) (0.7054::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1378::1.1378) (0.7203::0.7269)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0165::4.0167) (1.9193::1.9195)) (IOPATH TE_B Z () () (0.3746::0.3746) (4.0926::4.0926) (-0.0129::-0.0129) (2.0419::2.0419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6456::4.6457) (2.1711::2.1714)) (IOPATH TE_B Z () () (0.3856::0.3856) (4.7171::4.7171) (-0.0190::-0.0190) (2.3015::2.3015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1191::1.1191) (0.7089::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7229::0.7229)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0540::1.0540) (0.8515::0.8515)) (IOPATH D Q (1.1352::1.1352) (0.7164::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0327::1.0327) (0.8367::0.8367)) (IOPATH D Q (1.1717::1.1717) (0.7466::0.7513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7545::0.7545)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1271)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7787::0.7787) (0.7182::0.7182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1238::1.1238) (0.7121::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1025::1.1025) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8672::5.8673) (2.6860::2.6864)) (IOPATH TE_B Z () () (0.4561::0.4561) (5.9377::5.9377) (-0.0579::-0.0579) (2.8515::2.8515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4606::0.4606) (0.4553::0.4553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0368::1.0368) (0.8395::0.8395)) (IOPATH D Q (1.1209::1.1209) (0.7064::0.7064)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1160::1.1160) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8339::0.8339)) (IOPATH D Q (1.1508::1.1539) (0.7360::0.7424)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7451)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1776::0.1776) (0.1935::0.1935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7050::3.7052) (1.7896::1.7898)) (IOPATH TE_B Z () () (0.3825::0.3825) (3.7871::3.7871) (-0.0172::-0.0172) (1.9180::1.9180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7374::4.7375) (2.2080::2.2082)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.8292::4.8292) (-0.0244::-0.0244) (2.3525::2.3525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6207::0.6207) (0.6961::0.6961)) (IOPATH B X (0.4139::0.4139) (0.5409::0.5409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8376::0.8380) (0.7316::0.7336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6308::0.6308) (0.7076::0.7076)) (IOPATH B X (0.4413::0.4413) (0.5722::0.5722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0953::1.0953) (0.8778::0.8778)) (IOPATH D Q (1.1814::1.1814) (0.7463::0.7463)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1641::1.1641) (0.9204::0.9204)) (IOPATH D Q (1.2537::1.2537) (0.7935::0.7935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6672::0.6672) (0.5794::0.5794)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1409::1.1409) (0.7263::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6631::0.6631) (0.5767::0.5767)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8371::0.8371)) (IOPATH D Q (1.1052::1.1052) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0394::4.0394) (1.9298::1.9300)) (IOPATH TE_B Z () () (0.4081::0.4081) (4.1268::4.1268) (-0.0314::-0.0314) (2.0765::2.0765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8406::4.8407) (2.2535::2.2537)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.9206::4.9206) (-0.0219::-0.0219) (2.3848::2.3848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6649::4.6651) (2.1822::2.1824)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.7298::4.7298) (-0.0138::-0.0138) (2.3039::2.3039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6536::0.6536) (0.5711::0.5711)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8318::0.8318)) (IOPATH D Q (1.1359::1.1359) (0.7216::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9714::4.9714) (2.3116::2.3118)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.0247::5.0247) (-0.0121::-0.0121) (2.4254::2.4254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1208::1.1208) (0.7092::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1112::1.1112) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7235::0.7235)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7524::3.7525) (1.8110::1.8112)) (IOPATH TE_B Z () () (0.3814::0.3814) (3.8429::3.8429) (-0.0166::-0.0166) (1.9495::1.9495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8299::3.8300) (1.8410::1.8412)) (IOPATH TE_B Z () () (0.3763::0.3763) (3.9088::3.9088) (-0.0138::-0.0138) (1.9654::1.9654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0833::5.0835) (2.3540::2.3542)) (IOPATH TE_B Z () () (0.3745::0.3745) (5.1496::5.1496) (-0.0128::-0.0128) (2.4712::2.4712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7709::3.7710) (1.8186::1.8188)) (IOPATH TE_B Z () () (0.3889::0.3889) (3.8544::3.8544) (-0.0208::-0.0208) (1.9508::1.9508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3220::5.3220) (2.4540::2.4542)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.3578::5.3578) (-0.0085::-0.0085) (2.5513::2.5513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5665::0.5665) (0.4917::0.4917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6627::0.6627) (0.5590::0.5590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5700::0.5700) (0.6453::0.6453)) (IOPATH B X (0.4489::0.4489) (0.5798::0.5798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1495::1.1495) (0.7290::0.7343)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7463::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1119::1.1119) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5535::0.5535) (0.5109::0.5109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6883::4.6885) (2.1886::2.1888)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.7680::4.7680) (-0.0149::-0.0149) (2.3188::2.3188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1424::4.1425) (1.9730::1.9732)) (IOPATH TE_B Z () () (0.3787::0.3787) (4.2171::4.2171) (-0.0151::-0.0151) (2.0979::2.0979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1243::1.1269) (0.7152::0.7206)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7369)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6474::0.6474) (0.7232::0.7232)) (IOPATH B X (0.4384::0.4384) (0.5681::0.5681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0562::1.0562) (0.8530::0.8530)) (IOPATH D Q (1.1392::1.1392) (0.7216::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8294::0.8294)) (IOPATH D Q (1.1058::1.1058) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5650::0.5650) (0.6410::0.6408)) (IOPATH B X (0.4204::0.4204) (0.5487::0.5487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5498::4.5499) (2.1354::2.1357)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.6204::4.6204) (-0.0116::-0.0116) (2.2637::2.2637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1055::1.1055) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5459::4.5461) (2.1323::2.1325)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.6232::4.6232) (-0.0162::-0.0162) (2.2659::2.2659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6398::0.6398) (0.5341::0.5341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0079::4.0080) (1.9145::1.9147)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.0780::4.0780) (-0.0197::-0.0197) (2.0360::2.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8987::5.8988) (2.6920::2.6921)) (IOPATH TE_B Z () () (0.3869::0.3869) (5.9471::5.9471) (-0.0197::-0.0197) (2.8076::2.8076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5938::0.5938) (0.5391::0.5391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6334::0.6334) (0.5591::0.5591)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2978)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6991::3.6993) (1.7868::1.7870)) (IOPATH TE_B Z () () (0.3744::0.3744) (3.7773::3.7773) (-0.0128::-0.0128) (1.9097::1.9097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0098::1.0098) (0.8207::0.8207)) (IOPATH D Q (1.0892::1.0892) (0.6845::0.6845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0060::4.0061) (1.9136::1.9138)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.0853::4.0853) (-0.0156::-0.0156) (2.0397::2.0397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9613::3.9615) (1.8944::1.8946)) (IOPATH TE_B Z () () (0.3856::0.3856) (4.0482::4.0482) (-0.0189::-0.0189) (2.0290::2.0290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0996::1.0996) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6849::4.6849) (2.1875::2.1877)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.7593::4.7593) (-0.0226::-0.0226) (2.3178::2.3178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8062::0.8062) (0.7531::0.7531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4480::4.4481) (2.0907::2.0910)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.5253::4.5253) (-0.0132::-0.0132) (2.2227::2.2227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3118::4.3119) (2.0423::2.0426)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.3717::4.3717) (-0.0102::-0.0102) (2.1504::2.1504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1112::1.1112) (0.7051::0.7051)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1039::1.1039) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1306::1.1306) (0.7193::0.7193)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2610::6.2611) (2.8467::2.8470)) (IOPATH TE_B Z () () (0.3986::0.3986) (6.2954::6.2954) (-0.0262::-0.0262) (2.9678::2.9678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.0954::1.0954) (0.6870::0.6870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7109::0.7109)) (SETUP (negedge D) (negedge GATE) (0.0959::0.0959)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.0984::1.0984) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2160::0.2160) (0.2440::0.2440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8000::0.8000) (0.7390::0.7390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7960::0.7958) (0.7233::0.7233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7719::3.7719) (1.8168::1.8170)) (IOPATH TE_B Z () () (0.3769::0.3769) (3.8341::3.8341) (-0.0141::-0.0141) (1.9327::1.9327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3308::4.3309) (2.0492::2.0494)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.4094::4.4094) (-0.0174::-0.0174) (2.1784::2.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1022::1.1022) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7113::0.7113)) (SETUP (negedge D) (negedge GATE) (0.0965::0.0965)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6650::0.6650) (0.7365::0.7365)) (IOPATH B X (0.4602::0.4602) (0.5869::0.5869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4721::0.4721) (0.5453::0.5453)) (IOPATH B X (0.4668::0.4668) (0.5979::0.5979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9878::3.9879) (1.9080::1.9082)) (IOPATH TE_B Z () () (0.3897::0.3897) (4.0762::4.0762) (-0.0212::-0.0212) (2.0457::2.0457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8428::0.8430) (0.7656::0.7656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4570::0.4570) (0.5319::0.5319)) (IOPATH B X (0.4401::0.4401) (0.5709::0.5709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1237::1.1237) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0463::1.0463) (0.8462::0.8462)) (IOPATH D Q (1.1425::1.1425) (0.7255::0.7255)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4941::0.4941) (0.5686::0.5686)) (IOPATH B X (0.5171::0.5171) (0.6559::0.6559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1091::1.1091) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6320::0.6320) (0.5583::0.5583)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1035::1.1035) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1015::1.1015) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1071::1.1071) (0.6956::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8112::4.8113) (2.2398::2.2401)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.8857::4.8857) (-0.0195::-0.0195) (2.3676::2.3676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5848::0.5848) (0.6582::0.6582)) (IOPATH B X (0.4333::0.4333) (0.5601::0.5601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.3841::1.3841) (1.0510::1.0510)) (IOPATH D Q (1.4634::1.4634) (0.9143::0.9143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1270::1.1270) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7379::4.7380) (2.2120::2.2122)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.8066::4.8066) (-0.0189::-0.0189) (2.3352::2.3352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0469::1.0469) (0.8465::0.8465)) (IOPATH D Q (1.1244::1.1244) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7130::0.7130)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6880::0.6880) (0.5917::0.5917)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2962::0.2995)) (SETUP (negedge GATE) (posedge CLK) (0.3962::0.3965)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8298::4.8300) (2.2486::2.2489)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.8994::4.8994) (-0.0176::-0.0176) (2.3702::2.3702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6425::3.6427) (1.7612::1.7614)) (IOPATH TE_B Z () () (0.3819::0.3819) (3.7255::3.7255) (-0.0169::-0.0169) (1.8896::1.8896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1441::1.1441) (0.7301::0.7301)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2864::5.2866) (2.4391::2.4393)) (IOPATH TE_B Z () () (0.3842::0.3842) (5.3631::5.3631) (-0.0182::-0.0182) (2.5683::2.5683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3958::5.3960) (2.4768::2.4770)) (IOPATH TE_B Z () () (0.3662::0.3662) (5.4491::5.4491) (-0.0082::-0.0082) (2.5832::2.5832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1209::1.1209) (0.7092::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4888::5.4889) (2.5272::2.5274)) (IOPATH TE_B Z () () (0.3822::0.3822) (5.5360::5.5360) (-0.0171::-0.0171) (2.6429::2.6429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1138::1.1138) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1998::4.1999) (1.9951::1.9953)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.2740::4.2740) (-0.0139::-0.0139) (2.1195::2.1195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8763::3.8764) (1.8611::1.8613)) (IOPATH TE_B Z () () (0.3871::0.3871) (3.9532::3.9532) (-0.0198::-0.0198) (1.9898::1.9898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5996::0.5996) (0.6751::0.6751)) (IOPATH B X (0.4335::0.4335) (0.5624::0.5624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1306::1.1306) (0.7175::0.7175)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1232::1.1232) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0351::1.0351) (0.8383::0.8383)) (IOPATH D Q (1.1561::1.1561) (0.7334::0.7371)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7424::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9930::5.9931) (2.7330::2.7332)) (IOPATH TE_B Z () () (0.3854::0.3854) (6.0614::6.0614) (-0.0189::-0.0189) (2.8636::2.8636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1325::1.1334) (0.7225::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2283::0.2283) (0.2562::0.2562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1544::0.1544) (0.1580::0.1580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1072::1.1072) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3614::0.3614) (0.3850::0.3850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6557::0.6557) (0.5723::0.5723)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3802::4.3802) (2.0729::2.0730)) (IOPATH TE_B Z () () (0.3712::0.3712) (4.4392::4.4392) (-0.0110::-0.0110) (2.1871::2.1871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6773::4.6775) (2.1871::2.1873)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.7505::4.7505) (-0.0135::-0.0135) (2.3178::2.3178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1138::1.1138) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0552::4.0553) (1.9366::1.9368)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.1225::4.1225) (-0.0134::-0.0134) (2.0533::2.0533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5120::0.5120) (0.5856::0.5856)) (IOPATH B X (0.4704::0.4704) (0.6021::0.6021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.1075::1.1075) (0.9864::0.9864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0519::1.0519) (0.8500::0.8500)) (IOPATH D Q (1.1757::1.1757) (0.7469::0.7528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5151::4.5152) (2.1139::2.1141)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.5781::4.5781) (-0.0156::-0.0156) (2.2332::2.2332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.2231::5.2231) (2.4103::2.4103)) (IOPATH TE_B Z () () (0.3027::0.3027) (5.2762::5.2762) (0.0269::0.0269) (2.4891::2.4892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8379::0.8379)) (IOPATH D Q (1.1267::1.1267) (0.7138::0.7138)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7229::0.7229)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5476::4.5477) (2.1350::2.1352)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.6260::4.6260) (-0.0180::-0.0180) (2.2725::2.2725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1002::4.1003) (1.9515::1.9517)) (IOPATH TE_B Z () () (0.4055::0.4055) (4.1899::4.1899) (-0.0300::-0.0300) (2.0938::2.0938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8329::0.8332) (0.7299::0.7335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9986::3.9987) (1.9126::1.9128)) (IOPATH TE_B Z () () (0.3753::0.3753) (4.0643::4.0643) (-0.0133::-0.0133) (2.0293::2.0293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7661::4.7663) (2.2237::2.2239)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.8271::4.8271) (-0.0108::-0.0108) (2.3423::2.3423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3779::4.3780) (2.0699::2.0701)) (IOPATH TE_B Z () () (0.3986::0.3986) (4.4745::4.4745) (-0.0261::-0.0261) (2.2169::2.2169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8160::3.8161) (1.8361::1.8363)) (IOPATH TE_B Z () () (0.3874::0.3874) (3.8976::3.8976) (-0.0199::-0.0199) (1.9676::1.9676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1138::1.1138) (0.7045::0.7045)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7289::0.7289)) (SETUP (negedge D) (negedge GATE) (0.1089::0.1089)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1116::1.1116) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8513::3.8513) (1.8529::1.8531)) (IOPATH TE_B Z () () (0.3909::0.3909) (3.9260::3.9260) (-0.0219::-0.0219) (1.9803::1.9803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3096::4.3097) (2.0423::2.0425)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.3709::4.3709) (-0.0123::-0.0123) (2.1576::2.1576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8330::0.8330)) (IOPATH D Q (1.1086::1.1086) (0.6975::0.6975)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2651::4.2652) (2.0212::2.0214)) (IOPATH TE_B Z () () (0.3648::0.3648) (4.3139::4.3139) (-0.0074::-0.0074) (2.1197::2.1197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9016::0.9019) (0.8559::0.8559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2487::0.2487) (0.2833::0.2833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1020::1.1020) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5217::0.5222) (0.4708::0.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.0990::1.0990) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8355::0.8355)) (IOPATH D Q (1.1432::1.1432) (0.7234::0.7271)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7363::0.7363)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1142)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8236::0.8236)) (IOPATH D Q (1.1291::1.1323) (0.7193::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7405)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1200)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1873::0.1873) (0.2034::0.2034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7305::5.7305) (2.6240::2.6242)) (IOPATH TE_B Z () () (0.3889::0.3889) (5.7973::5.7973) (-0.0208::-0.0208) (2.7554::2.7554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.2753::3.2788) (3.0620::3.0657)) (IOPATH A1 X (3.5982::3.6014) (3.3263::3.3302)) (IOPATH (posedge S) X (3.3841::3.3841) (3.2170::3.2170)) (IOPATH (negedge S) X (3.5627::3.5627) (3.1779::3.1779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8325::0.8325) (0.7710::0.7710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5409::0.5409) (0.5156::0.5156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0510::1.0510) (0.8494::0.8494)) (IOPATH D Q (1.1344::1.1344) (0.7171::0.7171)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9165::3.9166) (1.8771::1.8774)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.0033::4.0033) (-0.0195::-0.0195) (2.0118::2.0118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6601::0.6601) (0.5751::0.5751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9445::3.9446) (1.8903::1.8905)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.0364::4.0364) (-0.0234::-0.0234) (2.0315::2.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7874::3.7876) (1.8232::1.8234)) (IOPATH TE_B Z () () (0.3889::0.3889) (3.8812::3.8812) (-0.0208::-0.0208) (1.9632::1.9632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1319::1.1319) (0.7159::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7347::0.7347)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7878::0.7886) (0.6832::0.6905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1556::1.1556) (0.7366::0.7386)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7554::0.7554)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1268)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6157::0.6157) (0.6877::0.6877)) (IOPATH B X (0.4602::0.4602) (0.5888::0.5888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0038::5.0040) (2.3211::2.3214)) (IOPATH TE_B Z () () (0.3883::0.3883) (5.0830::5.0830) (-0.0204::-0.0204) (2.4516::2.4516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6810::0.6810) (0.5786::0.5786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1167::6.1168) (2.7777::2.7778)) (IOPATH TE_B Z () () (0.3818::0.3818) (6.1680::6.1680) (-0.0168::-0.0168) (2.8966::2.8966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0916::1.0916) (0.8755::0.8755)) (IOPATH D Q (1.1716::1.1716) (0.7388::0.7388)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9797::3.9799) (1.9019::1.9021)) (IOPATH TE_B Z () () (0.3811::0.3812) (4.0658::4.0658) (-0.0165::-0.0165) (2.0344::2.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1026::1.1026) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8298::0.8298) (0.7597::0.7597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6940::0.6940) (0.5949::0.5949)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4796::5.4797) (2.5166::2.5168)) (IOPATH TE_B Z () () (0.3900::0.3900) (5.5503::5.5503) (-0.0214::-0.0214) (2.6437::2.6437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1079::1.1079) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1651::5.1653) (2.3854::2.3856)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.2298::5.2298) (-0.0108::-0.0108) (2.5014::2.5014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1147::1.1147) (0.8898::0.8898)) (IOPATH D Q (1.2015::1.2015) (0.7601::0.7601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5573::4.5574) (2.1347::2.1349)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.6086::4.6086) (-0.0072::-0.0072) (2.2410::2.2410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6229::0.6229) (0.5684::0.5684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2539::5.2540) (2.4232::2.4234)) (IOPATH TE_B Z () () (0.3693::0.3693) (5.3104::5.3104) (-0.0100::-0.0100) (2.5332::2.5332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0096::1.0096) (0.8206::0.8206)) (IOPATH D Q (1.1170::1.1170) (0.7102::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1045::1.1045) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2422::5.2424) (2.4243::2.4246)) (IOPATH TE_B Z () () (0.5549::0.5549) (5.4693::5.4693) (-0.1293::-0.1293) (2.7391::2.7391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2461::5.2462) (2.4299::2.4303)) (IOPATH TE_B Z () () (0.4011::0.4011) (5.2790::5.2790) (-0.0275::-0.0275) (2.5488::2.5488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1428::1.1428) (0.7273::0.7273)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7696::3.7697) (1.8167::1.8169)) (IOPATH TE_B Z () () (0.3920::0.3920) (3.8634::3.8634) (-0.0225::-0.0225) (1.9571::1.9571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9887::3.9887) (1.9106::1.9108)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.0636::4.0636) (-0.0194::-0.0194) (2.0395::2.0395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0960::1.0960) (0.6882::0.6882)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8368::0.8368)) (IOPATH D Q (1.1202::1.1202) (0.7046::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1057::1.1057) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0224::1.0224) (0.9083::0.9083)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9696::1.9816)) (SETUP (negedge D) (posedge CLK) (1.5661::1.5958)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2137::0.2137) (0.2408::0.2408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4263::0.4265) (0.3864::0.3909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8187::0.8191) (0.7173::0.7193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0902::1.0902) (0.8746::0.8746)) (IOPATH D Q (1.1782::1.1782) (0.7447::0.7447)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.1364::3.1394) (2.9665::2.9707)) (IOPATH A1 X (3.5050::3.5079) (3.2631::3.2671)) (IOPATH (posedge S) X (3.2564::3.2564) (3.1342::3.1342)) (IOPATH (negedge S) X (3.4350::3.4350) (3.0950::3.0950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4186::0.4186) (0.4926::0.4926)) (IOPATH B X (0.4617::0.4617) (0.5933::0.5933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4355::0.4355) (0.5079::0.5079)) (IOPATH B X (0.4741::0.4741) (0.6050::0.6050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8275::0.8275)) (IOPATH D Q (1.1445::1.1445) (0.7252::0.7302)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6642::0.6642) (0.5774::0.5774)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2948::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6384::1.6384) (1.2004::1.2004)) (IOPATH D Q (1.7249::1.7249) (1.0697::1.0697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4329::4.4330) (2.0863::2.0866)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.5217::4.5217) (-0.0220::-0.0220) (2.2320::2.2320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9540::0.9588) (0.6958::0.7078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2010::4.2012) (1.9948::1.9950)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.2785::4.2785) (-0.0136::-0.0136) (2.1194::2.1194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1039::1.1039) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1358::1.1358) (0.7227::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1182::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4571::4.4572) (2.0956::2.0958)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.5208::4.5208) (-0.0116::-0.0116) (2.2177::2.2177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6080::4.6081) (2.1566::2.1568)) (IOPATH TE_B Z () () (0.3711::0.3711) (4.6640::4.6640) (-0.0109::-0.0109) (2.2713::2.2713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8652::0.8652) (0.7832::0.7832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1146::1.1146) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0179::4.0181) (1.9171::1.9173)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.0990::4.0990) (-0.0172::-0.0172) (2.0445::2.0445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7774::3.7775) (1.8188::1.8190)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.8615::3.8615) (-0.0162::-0.0162) (1.9494::1.9494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7403::3.7404) (1.8067::1.8069)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.8174::3.8174) (-0.0167::-0.0167) (1.9335::1.9335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2641::5.2642) (2.4287::2.4289)) (IOPATH TE_B Z () () (0.3636::0.3636) (5.3067::5.3067) (-0.0068::-0.0068) (2.5280::2.5280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1393::4.1394) (1.9715::1.9717)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.2215::4.2215) (-0.0207::-0.0207) (2.1034::2.1034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1043::1.1043) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0062::4.0063) (1.9153::1.9156)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.0932::4.0932) (-0.0187::-0.0187) (2.0493::2.0493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7152::4.7153) (2.2037::2.2039)) (IOPATH TE_B Z () () (0.3875::0.3875) (4.7944::4.7944) (-0.0200::-0.0200) (2.3362::2.3362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4260::4.4262) (2.0796::2.0798)) (IOPATH TE_B Z () () (0.3689::0.3689) (4.4863::4.4863) (-0.0097::-0.0097) (2.1929::2.1929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8579::3.8580) (1.8534::1.8536)) (IOPATH TE_B Z () () (0.3708::0.3708) (3.9378::3.9378) (-0.0108::-0.0108) (1.9788::1.9788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1272::1.1272) (0.7165::0.7165)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2351::0.2351) (0.2628::0.2628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0116::1.0116) (0.8219::0.8219)) (IOPATH D Q (1.0971::1.0971) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1827::0.1827) (0.1970::0.1970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8226::0.8226) (0.7614::0.7614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0306::1.0306) (0.9141::0.9141)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9051::1.9135)) (SETUP (negedge D) (posedge CLK) (1.5034::1.5385)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6880::0.6880) (0.5915::0.5915)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.1371::3.1400) (2.9644::2.9688)) (IOPATH A1 X (3.5088::3.5117) (3.2646::3.2686)) (IOPATH (posedge S) X (3.2607::3.2607) (3.1361::3.1361)) (IOPATH (negedge S) X (3.4393::3.4393) (3.0969::3.0969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.1162::1.1162) (0.7069::0.7069)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1083::1.1083) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6643::0.6643) (0.5776::0.5776)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1370::1.1406) (0.7251::0.7325)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6838::3.6839) (1.7828::1.7830)) (IOPATH TE_B Z () () (0.3870::0.3870) (3.7712::3.7712) (-0.0197::-0.0197) (1.9184::1.9184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0144::1.0144) (0.9026::0.9026)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9031::1.9102)) (SETUP (negedge D) (posedge CLK) (1.4998::1.5278)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2549::5.2550) (2.4255::2.4257)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.3236::5.3236) (-0.0149::-0.0149) (2.5474::2.5474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1042::1.1042) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5944::4.5945) (2.1530::2.1532)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.6711::4.6711) (-0.0177::-0.0177) (2.2898::2.2833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9140::3.9142) (1.8743::1.8745)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.0128::4.0128) (-0.0262::-0.0262) (2.0210::2.0210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7283::5.7284) (2.6202::2.6204)) (IOPATH TE_B Z () () (0.3781::0.3781) (5.7924::5.7924) (-0.0148::-0.0148) (2.7436::2.7436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4132::0.4132) (0.4870::0.4870)) (IOPATH B X (0.4860::0.4860) (0.6207::0.6207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7692::0.7692) (0.6949::0.6949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2139::0.2139) (0.2423::0.2423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5749::4.5751) (2.1429::2.1431)) (IOPATH TE_B Z () () (0.3923::0.3923) (4.6615::4.6615) (-0.0226::-0.0226) (2.2795::2.2795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.0984::1.0984) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5393::0.5393) (0.4848::0.4848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0791::5.0791) (2.3533::2.3535)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.1289::5.1289) (-0.0120::-0.0120) (2.4607::2.4607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6699::0.6699) (0.5947::0.5947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1205::1.1205) (0.7124::0.7124)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1120::1.1120) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1081::4.1083) (1.9572::1.9575)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.1748::4.1748) (-0.0116::-0.0116) (2.0733::2.0733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0446::1.0446) (0.8450::0.8450)) (IOPATH D Q (1.1257::1.1257) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2486::5.2487) (2.4238::2.4240)) (IOPATH TE_B Z () () (0.4234::0.4234) (5.3385::5.3385) (-0.0398::-0.0398) (2.5825::2.5825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.0963::1.0963) (0.6884::0.6884)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1190::1.1190) (0.7104::0.7104)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4815::4.4817) (2.1270::2.1276)) (IOPATH TE_B Z () () (0.4489::0.4489) (4.4829::4.4829) (-0.0539::-0.0539) (2.2417::2.2417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9990::5.9991) (2.7337::2.7339)) (IOPATH TE_B Z () () (0.4355::0.4355) (6.1047::6.1047) (-0.0466::-0.0466) (2.9086::2.9086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0333::1.0333) (0.9161::0.9161)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8805::1.8895)) (SETUP (negedge D) (posedge CLK) (1.4797::1.5171)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0401::1.0401) (0.8418::0.8418)) (IOPATH D Q (1.1345::1.1345) (0.7208::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5717::4.5718) (2.1434::2.1436)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.6330::4.6330) (-0.0108::-0.0108) (2.2656::2.2656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1076::1.1076) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.1767::3.1796) (2.9895::2.9938)) (IOPATH A1 X (3.5200::3.5231) (3.2731::3.2763)) (IOPATH (posedge S) X (3.2997::3.2997) (3.1604::3.1604)) (IOPATH (negedge S) X (3.4783::3.4783) (3.1212::3.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6411::0.6411) (0.5736::0.5736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6284::0.6284) (0.5564::0.5564)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9146::3.9147) (1.8775::1.8777)) (IOPATH TE_B Z () () (0.3906::0.3906) (4.0068::4.0068) (-0.0217::-0.0217) (2.0176::2.0176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1695::0.1695) (0.1856::0.1856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0368::1.0368) (0.9186::0.9186)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8515::1.8588)) (SETUP (negedge D) (posedge CLK) (1.4493::1.4756)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0585::1.0585) (0.8546::0.8546)) (IOPATH D Q (1.1439::1.1439) (0.7234::0.7234)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1065::1.1065) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0996::1.0996) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.0976::1.0976) (0.6886::0.6886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0425::1.0425) (0.8435::0.8435)) (IOPATH D Q (1.1216::1.1216) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0374::1.0374) (0.8400::0.8400)) (IOPATH D Q (1.1250::1.1250) (0.7108::0.7108)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0083::4.0084) (1.9158::1.9160)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.0850::4.0850) (-0.0196::-0.0196) (2.0426::2.0426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1500::1.1500) (0.7296::0.7350)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7471::0.7471)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8227::4.8228) (2.2469::2.2471)) (IOPATH TE_B Z () () (0.3694::0.3694) (4.8763::4.8763) (-0.0100::-0.0100) (2.3591::2.3591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8330::3.8330) (1.8440::1.8442)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.9082::3.9082) (-0.0173::-0.0173) (1.9700::1.9700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4670::5.4672) (2.5120::2.5122)) (IOPATH TE_B Z () () (0.3681::0.3681) (5.5221::5.5221) (-0.0093::-0.0093) (2.6209::2.6209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4188::4.4188) (2.0744::2.0744)) (IOPATH TE_B Z () () (0.3044::0.3044) (4.4795::4.4795) (0.0259::0.0259) (2.1629::2.1629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0408::1.0408) (0.8423::0.8423)) (IOPATH D Q (1.1205::1.1205) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1091::4.1092) (1.9586::1.9589)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.1905::4.1905) (-0.0173::-0.0173) (2.0897::2.0897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0802::4.0803) (1.9455::1.9457)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.1662::4.1662) (-0.0173::-0.0173) (2.0794::2.0794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0986::4.0988) (1.9508::1.9510)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.1776::4.1776) (-0.0178::-0.0178) (2.0780::2.0780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8186::3.8187) (1.8373::1.8375)) (IOPATH TE_B Z () () (0.3776::0.3776) (3.9003::3.9003) (-0.0145::-0.0145) (1.9650::1.9650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1065::1.1065) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3666::5.3667) (2.4690::2.4692)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.4391::5.4391) (-0.0170::-0.0170) (2.5943::2.5943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9214::3.9215) (1.8821::1.8823)) (IOPATH TE_B Z () () (0.3890::0.3890) (4.0081::4.0081) (-0.0209::-0.0209) (2.0197::2.0197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1043::1.1043) (0.8834::0.8834)) (IOPATH D Q (1.1894::1.1894) (0.7520::0.7520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2333::0.2333) (0.2650::0.2650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3211::5.3213) (2.4530::2.4532)) (IOPATH TE_B Z () () (0.3775::0.3775) (5.3825::5.3825) (-0.0145::-0.0145) (2.5680::2.5680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8891::4.8892) (2.2770::2.2772)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.9583::4.9583) (-0.0162::-0.0162) (2.4021::2.4021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4192::5.4194) (2.4885::2.4887)) (IOPATH TE_B Z () () (0.3702::0.3702) (5.4804::5.4804) (-0.0104::-0.0104) (2.6028::2.6028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6516::0.6516) (0.5702::0.5702)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2940)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0089::1.0089) (0.8987::0.8987)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9673::1.9733)) (SETUP (negedge D) (posedge CLK) (1.5624::1.5859)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1000::1.1000) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0408::1.0408) (0.8423::0.8423)) (IOPATH D Q (1.1247::1.1247) (0.7102::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.0471::3.0501) (2.9056::2.9098)) (IOPATH A1 X (3.4187::3.4216) (3.2045::3.2095)) (IOPATH (posedge S) X (3.1668::3.1668) (3.0732::3.0732)) (IOPATH (negedge S) X (3.3455::3.3455) (3.0339::3.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8259::0.8259)) (IOPATH D Q (1.0999::1.0999) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5648::0.5648) (0.5313::0.5313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6402::0.6402) (0.5634::0.5634)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0334::1.0334) (0.9162::0.9162)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8968::1.9021)) (SETUP (negedge D) (posedge CLK) (1.4932::1.5194)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1054::1.1054) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5731::0.5731) (0.5149::0.5149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7933::3.7934) (1.8243::1.8245)) (IOPATH TE_B Z () () (0.3763::0.3763) (3.8727::3.8727) (-0.0138::-0.0138) (1.9501::1.9501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1381::1.1415) (0.7279::0.7344)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7466)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1247)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.1190::1.1190) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1112::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1010::1.1010) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7929::5.7930) (2.6490::2.6492)) (IOPATH TE_B Z () () (0.3863::0.3863) (5.8614::5.8614) (-0.0193::-0.0193) (2.7768::2.7768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2900::4.2901) (2.0324::2.0326)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.3720::4.3720) (-0.0203::-0.0203) (2.1650::2.1650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.0930::1.0930) (0.6861::0.6861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1242::1.1242) (0.7096::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1417::1.1452) (0.7289::0.7365)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0361::1.0361) (0.8390::0.8390)) (IOPATH D Q (1.1261::1.1261) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7214::0.7214)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0338::1.0338) (0.8375::0.8375)) (IOPATH D Q (1.1181::1.1181) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3546::4.3547) (2.0605::2.0607)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.4353::4.4353) (-0.0184::-0.0184) (2.1893::2.1893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7123::4.7125) (2.2003::2.2005)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.7831::4.7831) (-0.0153::-0.0153) (2.3272::2.3272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4326::0.4326) (0.3988::0.3988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8534::4.8534) (2.2599::2.2601)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.9179::4.9179) (-0.0159::-0.0159) (2.3809::2.3809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7577::4.7578) (2.2135::2.2137)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.8342::4.8342) (-0.0183::-0.0183) (2.3428::2.3428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0500::4.0500) (1.9347::1.9349)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.1156::4.1156) (-0.0148::-0.0148) (2.0511::2.0511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6659::0.6659) (0.5929::0.5929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1230::1.1230) (0.7082::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1106::1.1106) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8278::0.8278)) (IOPATH D Q (1.1118::1.1118) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1729::0.1729) (0.1773::0.1773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3871::5.3873) (2.4885::2.4889)) (IOPATH TE_B Z () () (0.4050::0.4050) (5.4193::5.4193) (-0.0297::-0.0297) (2.6088::2.6088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0301::1.0301) (0.9138::0.9138)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9695::1.9778)) (SETUP (negedge D) (posedge CLK) (1.5645::1.5901)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1118::4.1119) (1.9643::1.9646)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.1484::4.1484) (-0.0172::-0.0172) (2.0710::2.0710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.0581::3.0608) (2.9135::2.9180)) (IOPATH A1 X (3.4062::3.4092) (3.2025::3.2061)) (IOPATH (posedge S) X (3.1838::3.1838) (3.0878::3.0878)) (IOPATH (negedge S) X (3.3624::3.3624) (3.0486::3.0486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2278::0.2278) (0.2570::0.2570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1630::1.1630) (0.7398::0.7434)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7510::0.7510)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1239)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8198::4.8198) (2.2460::2.2462)) (IOPATH TE_B Z () () (0.3950::0.3950) (4.8980::4.8980) (-0.0241::-0.0241) (2.3829::2.3829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6884::1.6884) (1.2298::1.2298)) (IOPATH D Q (1.7705::1.7705) (1.0950::1.0950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8278::0.8278)) (IOPATH D Q (1.1607::1.1607) (0.7402::0.7422)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0265::1.0265) (0.9113::0.9113)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8239::1.8306)) (SETUP (negedge D) (posedge CLK) (1.4236::1.4501)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3124::4.3125) (2.0401::2.0403)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.4006::4.4006) (-0.0201::-0.0201) (2.1791::2.1791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4875::5.4877) (2.5193::2.5196)) (IOPATH TE_B Z () () (0.3814::0.3814) (5.5628::5.5628) (-0.0166::-0.0166) (2.6477::2.6477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5741::0.5741) (0.5144::0.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5553::5.5555) (2.5519::2.5521)) (IOPATH TE_B Z () () (0.3838::0.3838) (5.6182::5.6182) (-0.0179::-0.0179) (2.6718::2.6718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8826::3.8826) (1.8649::1.8651)) (IOPATH TE_B Z () () (0.3898::0.3898) (3.9586::3.9586) (-0.0213::-0.0213) (1.9942::1.9942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6113::0.6113) (0.6871::0.6871)) (IOPATH B X (0.4347::0.4347) (0.5644::0.5644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1266::1.1266) (0.7112::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7369::0.7369)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1663::1.1663) (0.7435::0.7454)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7624::0.7624)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1310)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3239::0.3239) (0.3631::0.3631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6001::0.6001) (0.6767::0.6767)) (IOPATH B X (0.4385::0.4385) (0.5690::0.5690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1339::1.1339) (0.9016::0.9016)) (IOPATH D Q (1.2120::1.2120) (0.7633::0.7633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5036::0.5039) (0.4566::0.4586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4305::0.4305) (0.3963::0.3963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1197::1.1197) (0.7126::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2266::0.2266) (0.2567::0.2567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6361::0.6361) (0.5607::0.5607)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2954::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6810::4.6812) (2.1869::2.1871)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.7618::4.7618) (-0.0182::-0.0182) (2.3171::2.3171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3435::4.3436) (2.0509::2.0512)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.4204::4.4204) (-0.0181::-0.0181) (2.1790::2.1790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4991::4.4991) (2.1149::2.1152)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.5699::4.5699) (-0.0168::-0.0168) (2.2459::2.2459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1311::1.1311) (0.7195::0.7195)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1177::0.1177)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0400::1.0400) (0.8417::0.8417)) (IOPATH D Q (1.1244::1.1244) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6742::0.6742) (0.5833::0.5833)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6915::3.6916) (1.7851::1.7853)) (IOPATH TE_B Z () () (0.3881::0.3881) (3.7805::3.7805) (-0.0203::-0.0203) (1.9207::1.9207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.0944::1.0944) (0.6878::0.6878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8976::3.8976) (1.8714::1.8716)) (IOPATH TE_B Z () () (0.3933::0.3933) (3.9855::3.9855) (-0.0232::-0.0232) (2.0109::2.0109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6285::3.6286) (1.7608::1.7610)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.7138::3.7138) (-0.0223::-0.0223) (1.8959::1.8959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1561::5.1562) (2.3819::2.3821)) (IOPATH TE_B Z () () (0.3653::0.3653) (5.2013::5.2013) (-0.0077::-0.0077) (2.4829::2.4829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9444::3.9446) (1.8924::1.8926)) (IOPATH TE_B Z () () (0.3937::0.3937) (4.0041::4.0041) (-0.0234::-0.0234) (2.0156::2.0156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5572::0.5572) (0.5133::0.5133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1019::1.1019) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5739::4.5740) (2.1451::2.1453)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.6447::4.6447) (-0.0144::-0.0144) (2.2758::2.2758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1961::4.1963) (1.9951::1.9953)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.2628::4.2628) (-0.0138::-0.0138) (2.1107::2.1107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0214::1.0214) (0.9076::0.9076)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9156::1.9232)) (SETUP (negedge D) (posedge CLK) (1.5120::1.5463)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8545::3.8546) (1.8534::1.8536)) (IOPATH TE_B Z () () (0.3964::0.3964) (3.9421::3.9421) (-0.0249::-0.0249) (1.9922::1.9922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1487::1.1487) (0.7290::0.7339)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7498::0.7498)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.9702::2.9733) (2.8588::2.8629)) (IOPATH A1 X (3.3090::3.3121) (3.1378::3.1415)) (IOPATH (posedge S) X (3.0875::3.0875) (3.0240::3.0240)) (IOPATH (negedge S) X (3.2662::3.2662) (2.9847::2.9847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0674::5.0675) (2.3501::2.3503)) (IOPATH TE_B Z () () (0.3934::0.3934) (5.1557::5.1557) (-0.0233::-0.0233) (2.4932::2.4932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2499::5.2500) (2.4203::2.4206)) (IOPATH TE_B Z () () (0.3827::0.3827) (5.3227::5.3227) (-0.0174::-0.0174) (2.5466::2.5466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0482::1.0482) (0.8475::0.8475)) (IOPATH D Q (1.2028::1.2028) (0.7685::0.7731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7652::0.7652)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1342)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1036::1.1036) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1241::1.1241) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7332::0.7332)) (SETUP (negedge D) (negedge GATE) (0.1126::0.1126)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0204::1.0204) (0.9069::0.9069)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8975::1.9028)) (SETUP (negedge D) (posedge CLK) (1.4940::1.5219)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1141::1.1141) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0400::1.0400) (0.8417::0.8417)) (IOPATH D Q (1.1667::1.1667) (0.7410::0.7464)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5871::0.5871) (0.5242::0.5242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7000::4.7000) (2.1960::2.1961)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.7677::4.7677) (-0.0182::-0.0182) (2.3225::2.3225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1391::1.1391) (0.7219::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7444::0.7444)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1060::1.1060) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4497::4.4498) (2.0924::2.0926)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.5310::4.5310) (-0.0148::-0.0148) (2.2291::2.2291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2541::6.2543) (2.8309::2.8311)) (IOPATH TE_B Z () () (0.3771::0.3771) (6.3234::6.3234) (-0.0143::-0.0143) (2.9566::2.9566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8207::0.8207)) (IOPATH D Q (1.0996::1.0996) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6357::0.6357) (0.7122::0.7122)) (IOPATH B X (0.4334::0.4334) (0.5633::0.5633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6401::0.6401) (0.7133::0.7134)) (IOPATH B X (0.4428::0.4428) (0.5700::0.5700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4276::5.4277) (2.4985::2.4987)) (IOPATH TE_B Z () () (0.3869::0.3869) (5.4945::5.4945) (-0.0197::-0.0197) (2.6217::2.6217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6665::0.6665) (0.7421::0.7421)) (IOPATH B X (0.4118::0.4118) (0.5387::0.5387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7780::0.7783) (0.6823::0.6843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0726::5.0727) (2.3509::2.3511)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.1374::5.1374) (-0.0169::-0.0169) (2.4714::2.4714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4441::0.4441) (0.4077::0.4077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1352::1.1352) (0.7221::0.7221)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7409::0.7409)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1445::1.1479) (0.7305::0.7374)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7430)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0174::4.0176) (1.9202::1.9204)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.0932::4.0932) (-0.0128::-0.0128) (2.0427::2.0427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4219::4.4219) (2.0880::2.0882)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.5042::4.5042) (-0.0261::-0.0261) (2.2254::2.2254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6663::4.6665) (2.1829::2.1831)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.7253::4.7253) (-0.0098::-0.0098) (2.2992::2.2992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1114::1.1114) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1544::5.1545) (2.3798::2.3800)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.2242::5.2242) (-0.0168::-0.0168) (2.5042::2.5042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5878::0.5878) (0.6641::0.6641)) (IOPATH B X (0.4871::0.4871) (0.6236::0.6236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8006::4.8008) (2.2377::2.2379)) (IOPATH TE_B Z () () (0.3905::0.3905) (4.8759::4.8759) (-0.0217::-0.0217) (2.3650::2.3650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1118::1.1118) (0.7039::0.7039)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1726::0.1726) (0.1888::0.1888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8558::0.8558) (0.8024::0.8024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6081::4.6083) (2.1584::2.1587)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.6828::4.6828) (-0.0153::-0.0153) (2.2903::2.2903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7662::3.7663) (1.8140::1.8143)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.8517::3.8517) (-0.0208::-0.0208) (1.9474::1.9474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1154::1.1154) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0454::1.0454) (0.9244::0.9244)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9965::2.0029)) (SETUP (negedge D) (posedge CLK) (1.5908::1.6106)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8308::0.8308)) (IOPATH D Q (1.1193::1.1193) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.1126::1.1126) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2290::0.2290) (0.2587::0.2587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1285::1.1285) (0.7119::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8676::5.8678) (2.6855::2.6859)) (IOPATH TE_B Z () () (0.4739::0.4739) (5.9531::5.9531) (-0.0688::-0.0688) (2.8675::2.8675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.9951::2.9981) (2.8794::2.8835)) (IOPATH A1 X (3.3264::3.3295) (3.1536::3.1571)) (IOPATH (posedge S) X (3.1137::3.1137) (3.0460::3.0460)) (IOPATH (negedge S) X (3.2924::3.2924) (3.0067::3.0067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1188::1.1188) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0588::1.0588) (0.9329::0.9329)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8513::1.8573)) (SETUP (negedge D) (posedge CLK) (1.4483::1.4751)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1352::1.1352) (0.7195::0.7195)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6740::4.6742) (2.1852::2.1854)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.7588::4.7588) (-0.0168::-0.0168) (2.3196::2.3196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1096::1.1096) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5940::0.5940) (0.5300::0.5300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1605::1.1605) (0.7365::0.7443)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7552::0.7552)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1281)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0435::1.0435) (0.8442::0.8442)) (IOPATH D Q (1.1275::1.1275) (0.7120::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.1627::1.1684) (0.7470::0.7572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7616)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1371)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7332::0.7332) (0.6475::0.6475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8852::3.8853) (1.8610::1.8612)) (IOPATH TE_B Z () () (0.3827::0.3827) (3.9620::3.9620) (-0.0174::-0.0174) (1.9872::1.9872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0316::1.0316) (0.8359::0.8359)) (IOPATH D Q (1.1352::1.1352) (0.7228::0.7228)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7305::0.7305)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5625::0.5625) (0.5289::0.5289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6671::0.6671) (0.5951::0.5951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8356::0.8356)) (IOPATH D Q (1.1688::1.1724) (0.7504::0.7569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1314)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1326::1.1326) (0.7236::0.7236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4957::0.4956) (0.5678::0.5678)) (IOPATH B X (0.4744::0.4744) (0.6043::0.6043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0789::1.0789) (0.8676::0.8676)) (IOPATH D Q (1.1655::1.1655) (0.7377::0.7377)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5455::0.5455) (0.6219::0.6219)) (IOPATH B X (0.4548::0.4548) (0.5878::0.5878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0438::1.0438) (0.8444::0.8444)) (IOPATH D Q (1.1400::1.1400) (0.7237::0.7237)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1079::1.1079) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.7123::0.7123) (0.5452::0.5452)) (IOPATH A Y (0.8620::0.8620) (0.2316::0.2316)) (IOPATH B Y (0.8240::0.8240) (0.2467::0.2467)) (IOPATH C Y (0.7255::0.7255) (0.2254::0.2254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6520::0.6520) (0.5704::0.5704)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7792::0.7792) (0.7669::0.7669)) (IOPATH D X (0.7726::0.7726) (0.7686::0.7686)) (IOPATH A_N X (0.9502::0.9502) (0.8137::0.8137)) (IOPATH B_N X (0.9852::0.9852) (0.8568::0.8568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7571::0.7572) (0.6861::0.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7660::0.7660) (0.7622::0.7622)) (IOPATH D X (0.7482::0.7482) (0.7513::0.7513)) (IOPATH A_N X (0.9258::0.9258) (0.7968::0.7968)) (IOPATH B_N X (0.9487::0.9487) (0.8277::0.8277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6174::0.6174) (0.6928::0.6928)) (IOPATH B X (0.4514::0.4514) (0.5816::0.5816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7499::0.7499) (0.7441::0.7441)) (IOPATH C X (0.7582::0.7582) (0.7666::0.7666)) (IOPATH D X (0.7638::0.7638) (0.7932::0.7932)) (IOPATH A_N X (0.8991::0.8991) (0.7944::0.7944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7619::0.7619) (0.7532::0.7532)) (IOPATH D X (0.7569::0.7569) (0.7575::0.7575)) (IOPATH A_N X (0.9370::0.9370) (0.8048::0.8048)) (IOPATH B_N X (0.9693::0.9693) (0.8459::0.8459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6257::0.6257) (0.7020::0.7021)) (IOPATH B X (0.4167::0.4167) (0.5448::0.5448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7407::0.7407) (0.7340::0.7340)) (IOPATH C X (0.7595::0.7595) (0.7659::0.7659)) (IOPATH D X (0.7667::0.7667) (0.7953::0.7953)) (IOPATH A_N X (0.9163::0.9163) (0.8112::0.8112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1375::1.1375) (0.7240::0.7240)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7351::0.7351)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.8130::0.8130) (0.7894::0.7894)) (IOPATH C X (0.8198::0.8198) (0.8092::0.8092)) (IOPATH D X (0.8263::0.8263) (0.8398::0.8398)) (IOPATH A_N X (0.9642::0.9642) (0.8411::0.8411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1241::1.1241) (0.7100::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7486::3.7487) (1.8056::1.8058)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.8263::3.8263) (-0.0140::-0.0140) (1.9313::1.9313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8725::3.8726) (1.8624::1.8626)) (IOPATH TE_B Z () () (0.3733::0.3733) (3.9071::3.9071) (-0.0122::-0.0122) (1.9633::1.9633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.7321::0.7321) (0.6500::0.6500)) (IOPATH B X (0.7816::0.7816) (0.7551::0.7551)) (IOPATH C X (0.7857::0.7857) (0.7860::0.7860)) (IOPATH D X (0.7862::0.7862) (0.8025::0.8025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7673::3.7674) (1.8151::1.8153)) (IOPATH TE_B Z () () (0.3883::0.3883) (3.8572::3.8572) (-0.0204::-0.0204) (1.9533::1.9533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1136::1.1136) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3065::5.3067) (2.4474::2.4476)) (IOPATH TE_B Z () () (0.3849::0.3849) (5.3791::5.3791) (-0.0185::-0.0185) (2.5733::2.5733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0124::1.0124) (0.9011::0.9011)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9930::1.9995)) (SETUP (negedge D) (posedge CLK) (1.5875::1.6073)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4110::4.4111) (2.0834::2.0836)) (IOPATH TE_B Z () () (0.3665::0.3665) (4.4616::4.4616) (-0.0084::-0.0084) (2.1846::2.1846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6832::0.6832) (0.5888::0.5888)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1626::0.1626) (0.1748::0.1748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2468::6.2469) (2.8358::2.8361)) (IOPATH TE_B Z () () (0.3925::0.3925) (6.2812::6.2812) (-0.0228::-0.0228) (2.9533::2.9533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.1689::5.1689) (2.3876::2.3876)) (IOPATH TE_B Z () () (0.3036::0.3036) (5.2204::5.2204) (0.0264::0.0264) (2.4641::2.4641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1052::1.1052) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6041::4.6042) (2.1569::2.1571)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.6873::4.6873) (-0.0187::-0.0187) (2.2913::2.2913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8530::3.8531) (1.8545::1.8547)) (IOPATH TE_B Z () () (0.3867::0.3867) (3.9298::3.9298) (-0.0196::-0.0196) (1.9883::1.9883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0440::5.0441) (2.3407::2.3409)) (IOPATH TE_B Z () () (0.3859::0.3859) (5.1104::5.1104) (-0.0191::-0.0191) (2.4667::2.4667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2620::5.2621) (2.4193::2.4195)) (IOPATH TE_B Z () () (0.3808::0.3808) (5.3314::5.3314) (-0.0163::-0.0163) (2.5420::2.5420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1651::0.1651) (0.1782::0.1782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7857::5.7858) (2.6413::2.6415)) (IOPATH TE_B Z () () (0.3737::0.3737) (5.8416::5.8416) (-0.0124::-0.0124) (2.7566::2.7566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5474::0.5474) (0.5130::0.5130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0337::1.0337) (0.9164::0.9164)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8733::1.8782)) (SETUP (negedge D) (posedge CLK) (1.4702::1.4973)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.0984::1.0984) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6696::0.6696) (0.5806::0.5806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1020::1.1020) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5539::4.5540) (2.1368::2.1370)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.6302::4.6302) (-0.0175::-0.0175) (2.2736::2.2736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2726::1.2726) (2.3322::2.3322)) (IOPATH A1 X (1.2924::1.2924) (2.3652::2.3652)) (IOPATH A2 X (1.2916::1.2916) (2.3304::2.3304)) (IOPATH A3 X (1.2683::1.2683) (2.3317::2.3317)) (IOPATH (posedge S0) X (1.3983::1.3983) (2.6650::2.6650)) (IOPATH (negedge S0) X (1.6997::1.6997) (2.3313::2.3313)) (IOPATH (posedge S1) X (1.1182::1.1182) (1.7832::1.7832)) (IOPATH (negedge S1) X (1.2920::1.2920) (1.5684::1.5684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6692::0.6692) (0.7421::0.7421)) (IOPATH B X (0.4330::0.4330) (0.5589::0.5589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4504::0.4504) (0.5244::0.5244)) (IOPATH B X (0.4188::0.4188) (0.5462::0.5462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1017::1.1017) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9712::3.9713) (1.9015::1.9017)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.0520::4.0520) (-0.0197::-0.0197) (2.0333::2.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4595::4.4596) (2.0988::2.0990)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.5335::4.5335) (-0.0174::-0.0174) (2.2319::2.2319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1166::1.1166) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7221::0.7221)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3131::4.3133) (2.0429::2.0431)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.3829::4.3829) (-0.0162::-0.0162) (2.1619::2.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.3999::0.3999) (0.4739::0.4739)) (IOPATH B X (0.4624::0.4624) (0.5938::0.5938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1422::1.1453) (0.7318::0.7377)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7510)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1279)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4113::0.4113) (0.4861::0.4861)) (IOPATH B X (0.4621::0.4621) (0.5952::0.5952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8610::4.8611) (2.2640::2.2642)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.9358::4.9358) (-0.0227::-0.0227) (2.3927::2.3927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8932::4.8933) (2.2738::2.2740)) (IOPATH TE_B Z () () (0.3718::0.3718) (4.9480::4.9480) (-0.0113::-0.0113) (2.3886::2.3886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6421::0.6421) (0.7075::0.7075)) (IOPATH B X (0.5752::0.5752) (0.7066::0.7066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6138::4.6138) (2.1596::2.1598)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.6781::4.6781) (-0.0139::-0.0139) (2.2846::2.2846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0550::1.0550) (0.8522::0.8522)) (IOPATH D Q (1.1473::1.1473) (0.7284::0.7284)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6095::4.6095) (2.1610::2.1612)) (IOPATH TE_B Z () () (0.4176::0.4176) (4.7014::4.7014) (-0.0366::-0.0366) (2.3137::2.3137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1025::1.1025) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2571::4.2571) (2.0192::2.0194)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.3235::4.3235) (-0.0162::-0.0162) (2.1409::2.1409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4412::4.4413) (2.0896::2.0898)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.4988::4.4988) (-0.0111::-0.0111) (2.2042::2.2042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7581::3.7583) (1.8105::1.8108)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.8381::3.8381) (-0.0130::-0.0130) (1.9358::1.9358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7457::0.7457) (0.6315::0.6315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9219::0.9220) (0.8921::0.8920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2183::6.2183) (2.8264::2.8266)) (IOPATH TE_B Z () () (0.3785::0.3786) (6.2841::6.2841) (-0.0151::-0.0151) (2.9559::2.9559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1149::1.1149) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1368::1.1404) (0.7260::0.7344)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7447)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2441::0.2441) (0.2770::0.2770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6552::0.6552) (0.5720::0.5720)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0800::1.0800) (0.8683::0.8683)) (IOPATH D Q (1.1621::1.1621) (0.7334::0.7334)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0380::1.0380) (0.8403::0.8403)) (IOPATH D Q (1.1141::1.1141) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1051::1.1051) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0311::1.0311) (0.9145::0.9145)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9176::1.9236)) (SETUP (negedge D) (posedge CLK) (1.5139::1.5434)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8938::4.8939) (2.2760::2.2762)) (IOPATH TE_B Z () () (0.3988::0.3988) (4.9829::4.9829) (-0.0262::-0.0262) (2.4218::2.4218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7477::0.7477) (0.6593::0.6593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8311::0.8311)) (IOPATH D Q (1.1328::1.1328) (0.7183::0.7183)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1352::1.1384) (0.7236::0.7302)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7405)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1061::1.1061) (0.6966::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6539::0.6539) (0.5716::0.5716)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8073::3.8075) (1.8311::1.8313)) (IOPATH TE_B Z () () (0.3931::0.3931) (3.9029::3.9029) (-0.0231::-0.0231) (1.9731::1.9731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1555::1.1580) (0.7410::0.7455)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7533)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1288)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (1.0231::1.0231) (0.8979::0.8979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5961::0.5961) (0.6719::0.6719)) (IOPATH B X (0.4281::0.4281) (0.5568::0.5568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0307::1.0307) (0.8353::0.8353)) (IOPATH D Q (1.1456::1.1506) (0.7310::0.7419)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7075::0.7075) (0.6251::0.6251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2805::1.2805) (2.3359::2.3359)) (IOPATH A1 X (1.2863::1.2863) (2.3596::2.3596)) (IOPATH A2 X (1.2829::1.2829) (2.3232::2.3232)) (IOPATH A3 X (1.2440::1.2440) (2.3145::2.3145)) (IOPATH (posedge S0) X (1.3922::1.3922) (2.6594::2.6594)) (IOPATH (negedge S0) X (1.6936::1.6936) (2.3279::2.3279)) (IOPATH (posedge S1) X (1.1121::1.1121) (1.7797::1.7797)) (IOPATH (negedge S1) X (1.2859::1.2859) (1.5628::1.5628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.0999::1.0999) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6499::0.6499) (0.7219::0.7219)) (IOPATH B X (0.4254::0.4254) (0.5496::0.5496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0428::1.0428) (0.8437::0.8437)) (IOPATH D Q (1.1803::1.1803) (0.7512::0.7579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7535::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1268)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6523::0.6523) (0.5702::0.5702)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6413::0.6413) (0.5638::0.5638)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8355::0.8355)) (IOPATH D Q (1.1575::1.1575) (0.7429::0.7429)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1125::1.1125) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.0952::1.0952) (0.6878::0.6878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5736::0.5736) (0.6471::0.6471)) (IOPATH B X (0.4265::0.4265) (0.5529::0.5529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7747::4.7747) (2.2272::2.2274)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.8345::4.8345) (-0.0148::-0.0148) (2.3495::2.3495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4647::0.4647) (0.5327::0.5327)) (IOPATH B X (0.4870::0.4870) (0.6129::0.6129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7223::0.7223) (0.6051::0.6051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8351::4.8352) (2.2527::2.2529)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.8947::4.8947) (-0.0113::-0.0113) (2.3724::2.3724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6571::3.6571) (1.7713::1.7715)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.7357::3.7357) (-0.0189::-0.0189) (1.9007::1.9007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3949::5.3950) (2.4761::2.4763)) (IOPATH TE_B Z () () (0.3815::0.3815) (5.4658::5.4658) (-0.0167::-0.0167) (2.6006::2.6006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7119::3.7119) (1.7793::1.7793)) (IOPATH TE_B Z () () (0.3023::0.3023) (3.7752::3.7752) (0.0271::0.0271) (1.8717::1.8717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1225::1.1225) (0.7129::0.7129)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7325::0.7325)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4704::0.4704) (0.5454::0.5454)) (IOPATH B X (0.4806::0.4806) (0.6162::0.6162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6849::0.6849) (0.5896::0.5896)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2960::0.2994)) (SETUP (negedge GATE) (posedge CLK) (0.3961::0.3964)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8635::3.8636) (1.8527::1.8529)) (IOPATH TE_B Z () () (0.3761::0.3761) (3.9397::3.9397) (-0.0137::-0.0137) (1.9761::1.9761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1513::0.1513) (0.1556::0.1556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2256::4.2257) (2.0112::2.0114)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.2902::4.2902) (-0.0220::-0.0220) (2.1368::2.1368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5967::0.5967) (0.5351::0.5351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1367::1.1367) (0.7202::0.7250)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7453::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0525::4.0527) (1.9280::1.9283)) (IOPATH TE_B Z () () (0.3810::0.3810) (4.1330::4.1330) (-0.0164::-0.0164) (2.0560::2.0560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0996::1.0996) (0.6903::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9562::4.9563) (2.3029::2.3031)) (IOPATH TE_B Z () () (0.4089::0.4089) (5.0585::5.0585) (-0.0318::-0.0318) (2.4604::2.4604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4944::5.4946) (2.5220::2.5223)) (IOPATH TE_B Z () () (0.3794::0.3794) (5.5662::5.5662) (-0.0155::-0.0156) (2.6469::2.6469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2237::0.2237) (0.2528::0.2528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0851::5.0852) (2.3534::2.3536)) (IOPATH TE_B Z () () (0.3800::0.3800) (5.1504::5.1504) (-0.0159::-0.0159) (2.4721::2.4721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7287::5.7287) (2.6226::2.6228)) (IOPATH TE_B Z () () (0.4241::0.4241) (5.8301::5.8301) (-0.0403::-0.0403) (2.7893::2.7893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (2.2934::2.2934) (1.5803::1.5803)) (IOPATH D Q (2.3733::2.3733) (1.4456::1.4456)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8210::0.8210)) (IOPATH D Q (1.1295::1.1295) (0.7145::0.7184)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7411::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1174)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6921::4.6922) (2.1936::2.1938)) (IOPATH TE_B Z () () (0.3786::0.3786) (4.7631::4.7631) (-0.0151::-0.0151) (2.3177::2.3245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8489::5.8490) (2.6730::2.6732)) (IOPATH TE_B Z () () (0.3948::0.3948) (5.9255::5.9255) (-0.0240::-0.0240) (2.8097::2.8097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1670::1.1670) (0.7423::0.7492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1285)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1027::1.1027) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1161::1.1161) (0.8907::0.8907)) (IOPATH D Q (1.2058::1.2058) (0.7622::0.7622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (1.0416::1.0416) (0.9132::0.9132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1740::1.1740) (0.7484::0.7521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7647::0.7647)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1334)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1013::1.1013) (0.8815::0.8815)) (IOPATH D Q (1.2057::1.2057) (0.7657::0.7657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7668::0.7668) (0.6717::0.6717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.8384::4.8384) (2.2496::2.2496)) (IOPATH TE_B Z () () (0.3124::0.3124) (4.9006::4.9007) (0.0215::0.0215) (2.3386::2.3387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2870::1.2870) (2.3460::2.3460)) (IOPATH A1 X (1.3132::1.3132) (2.3832::2.3832)) (IOPATH A2 X (1.2906::1.2906) (2.3340::2.3340)) (IOPATH A3 X (1.2848::1.2848) (2.3467::2.3467)) (IOPATH (posedge S0) X (1.4143::1.4143) (2.6797::2.6797)) (IOPATH (negedge S0) X (1.7155::1.7155) (2.3459::2.3459)) (IOPATH (posedge S1) X (1.1339::1.1339) (1.7976::1.7976)) (IOPATH (negedge S1) X (1.3077::1.3077) (1.5829::1.5829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5591::0.5591) (0.5037::0.5037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6767::4.6768) (2.1866::2.1868)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.7601::4.7601) (-0.0176::-0.0176) (2.3208::2.3208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7846::4.7847) (2.2326::2.2328)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.8527::4.8527) (-0.0130::-0.0130) (2.3536::2.3536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3245::4.3245) (2.0487::2.0489)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.3913::4.3913) (-0.0145::-0.0145) (2.1700::2.1700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1581::1.1581) (0.7378::0.7406)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6670::0.6670) (0.7417::0.7417)) (IOPATH B X (0.4542::0.4542) (0.5836::0.5836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1047::1.1047) (0.8836::0.8836)) (IOPATH D Q (1.1904::1.1904) (0.7513::0.7513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5698::0.5701) (0.5041::0.5082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6440::0.6440) (0.5654::0.5654)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3801::4.3803) (2.0716::2.0718)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.4509::4.4509) (-0.0149::-0.0149) (2.1927::2.1927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6382::4.6383) (2.1771::2.1774)) (IOPATH TE_B Z () () (0.4043::0.4043) (4.6906::4.6906) (-0.0293::-0.0293) (2.2973::2.2973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6391::0.6391) (0.5625::0.5625)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3129::4.3129) (2.0424::2.0426)) (IOPATH TE_B Z () () (0.3730::0.3730) (4.3687::4.3687) (-0.0120::-0.0120) (2.1548::2.1548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0828::1.0828) (0.8701::0.8701)) (IOPATH D Q (1.1724::1.1724) (0.7433::0.7433)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1813::0.1813) (0.1980::0.1980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2620::5.2621) (2.4301::2.4303)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.3270::5.3270) (-0.0149::-0.0149) (2.5501::2.5501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2638::4.2640) (2.0197::2.0199)) (IOPATH TE_B Z () () (0.3661::0.3661) (4.3185::4.3185) (-0.0082::-0.0082) (2.1241::2.1241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0006::5.0007) (2.3159::2.3161)) (IOPATH TE_B Z () () (0.3704::0.3704) (5.0595::5.0595) (-0.0105::-0.0105) (2.4302::2.4302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7144::3.7144) (1.7930::1.7932)) (IOPATH TE_B Z () () (0.3899::0.3899) (3.7912::3.7912) (-0.0213::-0.0214) (1.9232::1.9233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3977::4.3977) (2.0803::2.0805)) (IOPATH TE_B Z () () (0.3966::0.3966) (4.4648::4.4648) (-0.0250::-0.0250) (2.2072::2.2072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0107::4.0108) (1.9156::1.9158)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.0903::4.0903) (-0.0172::-0.0172) (2.0446::2.0446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2620::4.2621) (2.0163::2.0165)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.3223::4.3223) (-0.0124::-0.0124) (2.1272::2.1272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0461::1.0461) (0.8460::0.8460)) (IOPATH D Q (1.1700::1.1700) (0.7495::0.7495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2024::4.2026) (1.9973::1.9975)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.2894::4.2894) (-0.0182::-0.0182) (2.1318::2.1318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7729::3.7730) (1.8180::1.8182)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.8517::3.8517) (-0.0152::-0.0152) (1.9448::1.9448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8317::3.8318) (1.8427::1.8429)) (IOPATH TE_B Z () () (0.3988::0.3988) (3.9242::3.9242) (-0.0263::-0.0263) (1.9849::1.9849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5703::4.5704) (2.1419::2.1421)) (IOPATH TE_B Z () () (0.3886::0.3886) (4.6526::4.6526) (-0.0206::-0.0206) (2.2769::2.2769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3859::4.3860) (2.0727::2.0729)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.4504::4.4504) (-0.0172::-0.0172) (2.1886::2.1886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7930::0.7931) (0.7267::0.7267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8289::0.8289)) (IOPATH D Q (1.0934::1.0934) (0.6854::0.6854)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6554::0.6554) (0.5846::0.5846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9130::0.9130) (0.8608::0.8608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8460::0.8460) (0.7759::0.7759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1403::1.1403) (0.7247::0.7247)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8289::0.8289)) (IOPATH D Q (1.1040::1.1040) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (1.0196::1.0196) (0.8951::0.8951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6492::0.6492) (0.5684::0.5684)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2947::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1286::1.1286) (0.7194::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2882::1.2882) (2.3450::2.3450)) (IOPATH A1 X (1.2951::1.2951) (2.3695::2.3695)) (IOPATH A2 X (1.2921::1.2921) (2.3332::2.3332)) (IOPATH A3 X (1.2726::1.2726) (2.3368::2.3368)) (IOPATH (posedge S0) X (1.3994::1.3994) (2.6682::2.6682)) (IOPATH (negedge S0) X (1.7009::1.7009) (2.3345::2.3345)) (IOPATH (posedge S1) X (1.1193::1.1193) (1.7863::1.7863)) (IOPATH (negedge S1) X (1.2931::1.2931) (1.5715::1.5715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9831::3.9832) (1.9040::1.9042)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.0720::4.0720) (-0.0193::-0.0193) (2.0408::2.0408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8304::0.8304)) (IOPATH D Q (1.1217::1.1217) (0.7097::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4307::0.4307) (0.5054::0.5054)) (IOPATH B X (0.4545::0.4545) (0.5866::0.5866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.0991::1.0991) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5540::0.5540) (0.6289::0.6289)) (IOPATH B X (0.4252::0.4252) (0.5529::0.5529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6429::0.6429) (0.5647::0.5647)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2948::0.2976)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1708::5.1710) (2.3887::2.3889)) (IOPATH TE_B Z () () (0.3883::0.3883) (5.2502::5.2502) (-0.0204::-0.0204) (2.5224::2.5224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8282::0.8282) (0.7679::0.7679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8153::5.8155) (2.6526::2.6528)) (IOPATH TE_B Z () () (0.3743::0.3743) (5.8722::5.8722) (-0.0127::-0.0127) (2.7655::2.7655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5701::4.5701) (2.1425::2.1427)) (IOPATH TE_B Z () () (0.3753::0.3753) (4.6234::4.6234) (-0.0133::-0.0133) (2.2568::2.2568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.0980::1.0980) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0335::1.0335) (0.8372::0.8372)) (IOPATH D Q (1.1166::1.1166) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8406::4.8408) (2.2512::2.2514)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.9139::4.9139) (-0.0153::-0.0153) (2.3747::2.3747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2389::0.2389) (0.2677::0.2677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7934::0.7934) (0.7288::0.7288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7771::3.7772) (1.8213::1.8215)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.8559::3.8559) (-0.0175::-0.0175) (1.9494::1.9494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0913::1.0913) (0.6857::0.6857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9777::3.9778) (1.9042::1.9044)) (IOPATH TE_B Z () () (0.3949::0.3949) (4.0703::4.0703) (-0.0241::-0.0241) (2.0463::2.0463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4862::5.4862) (2.5190::2.5192)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.5438::5.5438) (-0.0170::-0.0170) (2.6368::2.6368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1035::1.1035) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.1249::3.1280) (2.9627::2.9669)) (IOPATH A1 X (3.3509::3.3547) (3.1621::3.1641)) (IOPATH (posedge S) X (3.2686::3.2686) (3.1500::3.1500)) (IOPATH (negedge S) X (3.4478::3.4478) (3.1123::3.1123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1081::1.1081) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.6905::5.6905) (2.6054::2.6054)) (IOPATH TE_B Z () () (0.3022::0.3022) (5.7518::5.7521) (0.0272::0.0271) (2.6961::2.6965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1099::1.1099) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7277::0.7277)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0316::1.0316) (0.8359::0.8359)) (IOPATH D Q (1.1160::1.1160) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6686::4.6687) (2.1830::2.1832)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.7494::4.7494) (-0.0187::-0.0187) (2.3172::2.3172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6934::5.6936) (2.6122::2.6125)) (IOPATH TE_B Z () () (0.5322::0.5322) (5.8908::5.8908) (-0.1124::-0.1124) (2.8961::2.8961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8043::4.8044) (2.2422::2.2423)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.8857::4.8857) (-0.0267::-0.0267) (2.3842::2.3842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0135::1.0135) (0.8233::0.8233)) (IOPATH D Q (1.1116::1.1116) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8505::3.8506) (1.8527::1.8529)) (IOPATH TE_B Z () () (0.3959::0.3960) (3.9375::3.9375) (-0.0247::-0.0247) (1.9912::1.9912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4724::5.4725) (2.5175::2.5176)) (IOPATH TE_B Z () () (0.3943::0.3943) (5.5488::5.5488) (-0.0238::-0.0238) (2.6561::2.6561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1097::1.1097) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8280::0.8280)) (IOPATH D Q (1.1234::1.1234) (0.7137::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7302::0.7302)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1109)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8165::0.8165) (0.7528::0.7528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7683::0.7686) (0.6767::0.6805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (1.0245::1.0245) (0.8992::0.8992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0853::1.0853) (0.6801::0.6801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.0981::1.0981) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5124::0.5124) (0.5876::0.5876)) (IOPATH B X (0.4541::0.4541) (0.5859::0.5859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1579::1.1579) (0.7353::0.7424)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7547::0.7547)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1277)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2182::4.2183) (2.0055::2.0057)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.2853::4.2853) (-0.0161::-0.0161) (2.1268::2.1268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1199::1.1199) (2.1889::2.1889)) (IOPATH A1 X (1.1264::1.1264) (2.2131::2.2131)) (IOPATH A2 X (1.1253::1.1253) (2.1792::2.1792)) (IOPATH A3 X (1.0847::1.0847) (2.1694::2.1694)) (IOPATH (posedge S0) X (1.2319::1.2319) (2.5138::2.5138)) (IOPATH (negedge S0) X (1.5354::1.5354) (2.1812::2.1812)) (IOPATH (posedge S1) X (0.9541::0.9541) (1.6339::1.6339)) (IOPATH (negedge S1) X (1.1273::1.1273) (1.4183::1.4183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1076::1.1076) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1296::1.1296) (0.7189::0.7189)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7332::0.7332)) (SETUP (negedge D) (negedge GATE) (0.1132::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0405::1.0405) (0.8421::0.8421)) (IOPATH D Q (1.1370::1.1370) (0.7221::0.7221)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8355::0.8355)) (IOPATH D Q (1.1131::1.1131) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0687::4.0688) (1.9459::1.9463)) (IOPATH TE_B Z () () (0.4047::0.4047) (4.1118::4.1118) (-0.0295::-0.0295) (2.0679::2.0679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.0982::1.0982) (0.6904::0.6904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4690::0.4690) (0.5439::0.5439)) (IOPATH B X (0.4178::0.4178) (0.5461::0.5461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5937::0.5937) (0.5312::0.5312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9974::4.9975) (2.3203::2.3205)) (IOPATH TE_B Z () () (0.3775::0.3775) (5.0598::5.0598) (-0.0145::-0.0145) (2.4372::2.4372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4306::4.4307) (2.0852::2.0854)) (IOPATH TE_B Z () () (0.3632::0.3632) (4.4810::4.4810) (-0.0066::-0.0066) (2.1868::2.1868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7158::4.7158) (2.2003::2.2005)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.7871::4.7871) (-0.0204::-0.0204) (2.3289::2.3289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5324::4.5324) (2.1275::2.1277)) (IOPATH TE_B Z () () (0.3857::0.3857) (4.5962::4.5962) (-0.0190::-0.0190) (2.2546::2.2546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8662::3.8662) (1.8569::1.8571)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.9483::3.9483) (-0.0197::-0.0197) (1.9893::1.9893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4319::4.4319) (2.0953::2.0954)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.4921::4.4921) (-0.0124::-0.0124) (2.2118::2.2118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0698::1.0698) (0.8621::0.8621)) (IOPATH D Q (1.1495::1.1495) (0.7256::0.7256)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8412::3.8413) (1.8471::1.8473)) (IOPATH TE_B Z () () (0.3903::0.3903) (3.9297::3.9297) (-0.0216::-0.0216) (1.9845::1.9845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7878::4.7879) (2.2328::2.2330)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.8474::4.8474) (-0.0136::-0.0136) (2.3522::2.3522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7089::4.7091) (2.1951::2.1954)) (IOPATH TE_B Z () () (0.4038::0.4038) (4.8088::4.8088) (-0.0290::-0.0290) (2.3457::2.3457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8124::3.8125) (1.8329::1.8332)) (IOPATH TE_B Z () () (0.3907::0.3907) (3.8986::3.8986) (-0.0218::-0.0218) (1.9682::1.9682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2292::0.2292) (0.2579::0.2579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3751::4.3753) (2.0654::2.0657)) (IOPATH TE_B Z () () (0.3659::0.3659) (4.4325::4.4325) (-0.0081::-0.0081) (2.1707::2.1707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8278::0.8278)) (IOPATH D Q (1.0981::1.0981) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.0529::3.0557) (2.9120::2.9164)) (IOPATH A1 X (3.2585::3.2625) (3.0993::3.1012)) (IOPATH (posedge S) X (3.2027::3.2027) (3.1063::3.1063)) (IOPATH (negedge S) X (3.3819::3.3819) (3.0685::3.0685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7083::3.7084) (1.7916::1.7918)) (IOPATH TE_B Z () () (0.3929::0.3929) (3.8026::3.8026) (-0.0230::-0.0230) (1.9341::1.9341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0918::1.0918) (0.8756::0.8756)) (IOPATH D Q (1.1748::1.1748) (0.7429::0.7429)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1261::1.1261) (0.7130::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8381::0.8381)) (IOPATH D Q (1.1136::1.1136) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8487::0.8487) (0.8028::0.8028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6731::0.6731) (0.5825::0.5825)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2962::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6308::0.6308) (0.5745::0.5745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8231::0.8231)) (IOPATH D Q (1.1084::1.1084) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2173::1.2173) (2.2849::2.2849)) (IOPATH A1 X (1.2510::1.2510) (2.3273::2.3273)) (IOPATH A2 X (1.2353::1.2353) (2.2831::2.2831)) (IOPATH A3 X (1.2205::1.2205) (2.2900::2.2900)) (IOPATH (posedge S0) X (1.3507::1.3507) (2.6234::2.6234)) (IOPATH (negedge S0) X (1.6527::1.6527) (2.2900::2.2900)) (IOPATH (posedge S1) X (1.0712::1.0712) (1.7421::1.7421)) (IOPATH (negedge S1) X (1.2449::1.2449) (1.5271::1.5271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6702::0.6702) (0.5472::0.5472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0412::1.0412) (0.8426::0.8426)) (IOPATH D Q (1.1481::1.1481) (0.7293::0.7293)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2769::4.2769) (2.0152::2.0152)) (IOPATH TE_B Z () () (0.3071::0.3071) (4.3417::4.3417) (0.0244::0.0244) (2.1082::2.1083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9209::3.9210) (1.8802::1.8804)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.0085::4.0085) (-0.0202::-0.0202) (2.0173::2.0173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0637::5.0639) (2.3446::2.3448)) (IOPATH TE_B Z () () (0.3741::0.3741) (5.1290::5.1290) (-0.0126::-0.0126) (2.4609::2.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6635::0.6635) (0.5772::0.5772)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1019::6.1021) (2.7738::2.7740)) (IOPATH TE_B Z () () (0.3806::0.3806) (6.1756::6.1756) (-0.0162::-0.0162) (2.9043::2.9043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1138::1.1138) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5497::0.5497) (0.5077::0.5077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5889::0.5889) (0.5258::0.5258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4747::0.4747) (0.5474::0.5474)) (IOPATH B X (0.4730::0.4730) (0.6040::0.6040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8945::0.8945) (0.8580::0.8580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1083::4.1084) (1.9581::1.9583)) (IOPATH TE_B Z () () (0.3862::0.3862) (4.1868::4.1868) (-0.0193::-0.0193) (2.0858::2.0858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0923::1.0923) (0.8759::0.8759)) (IOPATH D Q (1.1732::1.1732) (0.7397::0.7397)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0543::1.0543) (0.8517::0.8517)) (IOPATH D Q (1.1429::1.1429) (0.7232::0.7232)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6583::4.6584) (2.1754::2.1756)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.7285::4.7285) (-0.0182::-0.0182) (2.3026::2.3026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1344::1.1344) (0.7180::0.7240)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7444::0.7444)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3986::4.3987) (2.0809::2.0812)) (IOPATH TE_B Z () () (0.4640::0.4640) (4.4951::4.4951) (-0.0623::-0.0623) (2.2543::2.2543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1069::1.1069) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1690::0.1690) (0.1848::0.1848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0356::1.0356) (0.8387::0.8387)) (IOPATH D Q (1.1108::1.1108) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5618::4.5620) (2.1383::2.1385)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.6437::4.6437) (-0.0166::-0.0166) (2.2768::2.2768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.0209::3.0239) (2.8933::2.8976)) (IOPATH A1 X (3.2505::3.2542) (3.0965::3.0986)) (IOPATH (posedge S) X (3.1674::3.1674) (3.0840::3.0840)) (IOPATH (negedge S) X (3.3466::3.3466) (3.0462::3.0462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6907::0.6907) (0.5823::0.5823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1577::1.1618) (0.7426::0.7511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7517)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1296)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2372::5.2373) (2.4235::2.4238)) (IOPATH TE_B Z () () (0.4059::0.4059) (5.2888::5.2888) (-0.0302::-0.0302) (2.5525::2.5525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0388::1.0388) (0.8409::0.8409)) (IOPATH D Q (1.1395::1.1395) (0.7220::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8236::0.8236)) (IOPATH D Q (1.1032::1.1032) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8182::4.8183) (2.2483::2.2485)) (IOPATH TE_B Z () () (0.4006::0.4006) (4.8817::4.8817) (-0.0273::-0.0273) (2.3810::2.3810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5233::5.5235) (2.5999::2.6003)) (IOPATH TE_B Z () () (0.5789::0.5789) (5.4916::5.4916) (-0.1473::-0.1473) (2.7632::2.7632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5883::0.5883) (0.5409::0.5409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5675::0.5675) (0.5215::0.5215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7797::4.7798) (2.2293::2.2295)) (IOPATH TE_B Z () () (0.3726::0.3726) (4.8511::4.8511) (-0.0118::-0.0118) (2.3520::2.3520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2b_2") (INSTANCE DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH B X (0.3271::0.3271) (0.5461::0.5461)) (IOPATH A_N X (0.5695::0.5695) (0.6299::0.6299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7984::4.7986) (2.2516::2.2521)) (IOPATH TE_B Z () () (0.4861::0.4861) (4.8754::4.8754) (-0.0779::-0.0779) (2.4295::2.4295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_2") (INSTANCE DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH A X (0.3420::0.3420) (0.4964::0.4964)) (IOPATH B X (0.3214::0.3214) (0.5326::0.5326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.1006::1.1006) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6394::0.6394) (0.5630::0.5630)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2973::0.3002)) (SETUP (negedge GATE) (posedge CLK) (0.3966::0.3971)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2495::1.2495) (2.3088::2.3088)) (IOPATH A1 X (1.2597::1.2597) (2.3354::2.3354)) (IOPATH A2 X (1.2427::1.2427) (2.2903::2.2903)) (IOPATH A3 X (1.2200::1.2200) (2.2922::2.2922)) (IOPATH (posedge S0) X (1.3599::1.3599) (2.6318::2.6318)) (IOPATH (negedge S0) X (1.6618::1.6618) (2.2983::2.2983)) (IOPATH (posedge S1) X (1.0803::1.0803) (1.7503::1.7503)) (IOPATH (negedge S1) X (1.2539::1.2539) (1.5353::1.5353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5493::4.5494) (2.1326::2.1328)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.6165::4.6165) (-0.0142::-0.0142) (2.2583::2.2583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1491::1.1534) (0.7353::0.7438)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7495)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8328::0.8328)) (IOPATH D Q (1.1142::1.1142) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0044::4.0045) (1.9147::1.9149)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.0824::4.0824) (-0.0205::-0.0205) (2.0412::2.0412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1121::1.1121) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1414::1.1442) (0.7279::0.7338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7389)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1190)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1246::1.1246) (0.7101::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7353::0.7353)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0346::1.0346) (0.8380::0.8380)) (IOPATH D Q (1.1100::1.1100) (0.6995::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5915::0.5915) (0.5278::0.5278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1631::1.1631) (0.7411::0.7450)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1280)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0988::4.0989) (1.9551::1.9553)) (IOPATH TE_B Z () () (0.3992::0.3992) (4.1820::4.1820) (-0.0265::-0.0265) (2.0954::2.0954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8702::4.8702) (2.2687::2.2689)) (IOPATH TE_B Z () () (0.3912::0.3912) (4.9398::4.9399) (-0.0221::-0.0221) (2.3951::2.3951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0496::1.0496) (0.8485::0.8485)) (IOPATH D Q (1.1295::1.1295) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0985::0.0985)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6021::4.6023) (2.1550::2.1552)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.6637::4.6637) (-0.0072::-0.0072) (2.2716::2.2716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3715::5.3716) (2.4695::2.4697)) (IOPATH TE_B Z () () (0.3933::0.3933) (5.4425::5.4425) (-0.0232::-0.0232) (2.5979::2.5979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0398::1.0398) (0.8416::0.8416)) (IOPATH D Q (1.1285::1.1285) (0.7132::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0511::1.0511) (0.8495::0.8495)) (IOPATH D Q (1.1380::1.1380) (0.7200::0.7200)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9120::3.9122) (1.8755::1.8757)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.9952::3.9952) (-0.0162::-0.0162) (2.0060::2.0060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8878::4.8878) (2.2741::2.2743)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.9593::4.9593) (-0.0189::-0.0189) (2.4032::2.4032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2019::0.2019) (0.2285::0.2285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7810::3.7811) (1.8202::1.8204)) (IOPATH TE_B Z () () (0.3674::0.3674) (3.8477::3.8477) (-0.0089::-0.0089) (1.9348::1.9348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4297::5.4298) (2.4933::2.4935)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.4888::5.4888) (-0.0171::-0.0171) (2.6115::2.6115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3935::4.3936) (2.0737::2.0739)) (IOPATH TE_B Z () () (0.3766::0.3766) (4.4663::4.4663) (-0.0140::-0.0140) (2.1983::2.1983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7318::3.7319) (1.8001::1.8003)) (IOPATH TE_B Z () () (0.3902::0.3902) (3.8235::3.8235) (-0.0215::-0.0215) (1.9393::1.9393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4978::4.4978) (2.1106::2.1107)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.5642::4.5642) (-0.0178::-0.0178) (2.2371::2.2371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.0836::3.0866) (2.9349::2.9393)) (IOPATH A1 X (3.2720::3.2760) (3.1079::3.1097)) (IOPATH (posedge S) X (3.2302::3.2302) (3.1256::3.1256)) (IOPATH (negedge S) X (3.4094::3.4094) (3.0878::3.0878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6430::3.6431) (1.7648::1.7650)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.7250::3.7250) (-0.0186::-0.0186) (1.8951::1.8951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7544::3.7545) (1.8083::1.8085)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.8505::3.8505) (-0.0199::-0.0199) (1.9501::1.9501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5616::0.5621) (0.5005::0.5076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1015::1.1015) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0926::1.0926) (0.6863::0.6863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8076::4.8078) (2.2404::2.2406)) (IOPATH TE_B Z () () (0.3888::0.3888) (4.8951::4.8951) (-0.0207::-0.0207) (2.3799::2.3799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1334::1.1334) (0.7206::0.7206)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1249::1.1249) (0.7094::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7299::0.7299)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1094)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0867::1.0867) (0.8725::0.8725)) (IOPATH D Q (1.1941::1.1941) (0.7613::0.7613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6315::0.6315) (0.5583::0.5583)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2964)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1201::1.1201) (2.1876::2.1876)) (IOPATH A1 X (1.1254::1.1254) (2.2110::2.2110)) (IOPATH A2 X (1.1193::1.1193) (2.1738::2.1738)) (IOPATH A3 X (1.0820::1.0820) (2.1662::2.1662)) (IOPATH (posedge S0) X (1.2267::1.2267) (2.5090::2.5090)) (IOPATH (negedge S0) X (1.5302::1.5302) (2.1763::2.1763)) (IOPATH (posedge S1) X (0.9490::0.9490) (1.6291::1.6291)) (IOPATH (negedge S1) X (1.1222::1.1222) (1.4135::1.4135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.6501::1.6501) (1.3958::1.3958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5468::5.5470) (2.5452::2.5454)) (IOPATH TE_B Z () () (0.4007::0.4007) (5.6368::5.6368) (-0.0273::-0.0273) (2.6911::2.6911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0974::1.0974) (0.6887::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1108::1.1108) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0503::1.0503) (0.8489::0.8489)) (IOPATH D Q (1.1315::1.1315) (0.7139::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0519::1.0519) (0.8500::0.8500)) (IOPATH D Q (1.1628::1.1628) (0.7401::0.7401)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3091::4.3091) (2.0438::2.0440)) (IOPATH TE_B Z () () (0.3926::0.3926) (4.3810::4.3810) (-0.0228::-0.0228) (2.1746::2.1746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.0430::1.0431) (0.9439::0.9439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7362::4.7363) (2.2121::2.2123)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.8060::4.8060) (-0.0196::-0.0196) (2.3345::2.3345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1096::1.1172) (0.5622::0.6344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1483::1.1483) (0.7293::0.7299)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7434::0.7434)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1178)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7478::5.7480) (2.6306::2.6308)) (IOPATH TE_B Z () () (0.3788::0.3788) (5.8162::5.8162) (-0.0152::-0.0152) (2.7542::2.7542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6603::0.6603) (0.7379::0.7382)) (IOPATH B X (0.4494::0.4494) (0.5810::0.5810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8416::4.8418) (2.2545::2.2547)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.9333::4.9333) (-0.0238::-0.0238) (2.3968::2.3968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4130::1.4130) (1.0682::1.0682)) (IOPATH D Q (1.4998::1.4998) (0.9374::0.9374)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0515::4.0516) (1.9344::1.9346)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.1184::4.1184) (-0.0174::-0.0174) (2.0537::2.0537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7832::4.7832) (2.2330::2.2332)) (IOPATH TE_B Z () () (0.3890::0.3890) (4.8537::4.8537) (-0.0209::-0.0209) (2.3627::2.3627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2068::0.2068) (0.2332::0.2332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8241::0.8241) (0.7688::0.7688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8390::4.8392) (2.2532::2.2534)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.9214::4.9214) (-0.0218::-0.0218) (2.3858::2.3858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8822::0.8822) (0.8063::0.8063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1064::1.1064) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0612::1.0612) (0.8567::0.8567)) (IOPATH D Q (1.1474::1.1474) (0.7252::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1250::1.1250) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7228::0.7228)) (SETUP (negedge D) (negedge GATE) (0.1054::0.1054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.0159::3.0189) (2.8902::2.8945)) (IOPATH A1 X (3.2048::3.2088) (3.0632::3.0651)) (IOPATH (posedge S) X (3.1613::3.1613) (3.0798::3.0798)) (IOPATH (negedge S) X (3.3405::3.3405) (3.0420::3.0420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7482::4.7483) (2.2135::2.2137)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.8143::4.8143) (-0.0128::-0.0128) (2.3365::2.3365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1174::4.1175) (1.9636::1.9639)) (IOPATH TE_B Z () () (0.4236::0.4236) (4.1832::4.1832) (-0.0400::-0.0400) (2.1057::2.1057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8152::4.8153) (2.2437::2.2438)) (IOPATH TE_B Z () () (0.3937::0.3937) (4.8958::4.8958) (-0.0234::-0.0234) (2.3806::2.3806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6829::4.6829) (2.1905::2.1907)) (IOPATH TE_B Z () () (0.3885::0.3885) (4.7619::4.7619) (-0.0206::-0.0206) (2.3254::2.3254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6556::0.6556) (0.5725::0.5725)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8342::0.8342)) (IOPATH D Q (1.1139::1.1139) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7932::0.7932) (0.7324::0.7324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0135::6.0136) (2.7435::2.7437)) (IOPATH TE_B Z () () (0.4053::0.4053) (6.0820::6.0820) (-0.0298::-0.0298) (2.8850::2.8850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0331::1.0331) (0.8369::0.8369)) (IOPATH D Q (1.1467::1.1467) (0.7294::0.7294)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1147::0.1147)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0513::1.0513) (0.8497::0.8497)) (IOPATH D Q (1.1389::1.1389) (0.7211::0.7211)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0964::1.0964) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0437::1.0437) (0.8444::0.8444)) (IOPATH D Q (1.1277::1.1277) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0371::1.0371) (0.8397::0.8397)) (IOPATH D Q (1.1247::1.1247) (0.7111::0.7111)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0528::4.0530) (1.9356::1.9358)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.1218::4.1218) (-0.0134::-0.0134) (2.0527::2.0527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6272::0.6272) (0.7032::0.7033)) (IOPATH B X (0.4262::0.4262) (0.5547::0.5547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1038::1.1038) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6062::0.6062) (0.5587::0.5587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0546::1.0546) (0.8520::0.8520)) (IOPATH D Q (1.1356::1.1356) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8263::0.8263)) (IOPATH D Q (1.1482::1.1482) (0.7283::0.7343)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1232)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1254::1.1254) (0.8964::0.8964)) (IOPATH D Q (1.2052::1.2052) (0.7589::0.7589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.0921::1.0921) (0.6856::0.6856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1466::5.1468) (2.3753::2.3755)) (IOPATH TE_B Z () () (0.3682::0.3682) (5.2017::5.2017) (-0.0093::-0.0093) (2.4834::2.4834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9138::3.9139) (1.8768::1.8770)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.0001::4.0001) (-0.0201::-0.0201) (2.0116::2.0116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6486::0.6486) (0.7207::0.7207)) (IOPATH B X (0.4461::0.4461) (0.5717::0.5717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8170::4.8172) (2.2432::2.2435)) (IOPATH TE_B Z () () (0.3922::0.3922) (4.9023::4.9023) (-0.0226::-0.0226) (2.3790::2.3790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5811::4.5811) (2.1476::2.1478)) (IOPATH TE_B Z () () (0.4075::0.4075) (4.6702::4.6702) (-0.0310::-0.0310) (2.2952::2.2952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1951::4.1952) (1.9936::1.9938)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.2601::4.2601) (-0.0111::-0.0111) (2.1077::2.1077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6513::0.6513) (0.7208::0.7209)) (IOPATH B X (0.4407::0.4407) (0.5623::0.5623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.9974::3.0002) (2.8782::2.8826)) (IOPATH A1 X (3.1900::3.1940) (3.0552::3.0570)) (IOPATH (posedge S) X (3.1460::3.1460) (3.0714::3.0714)) (IOPATH (negedge S) X (3.3252::3.3252) (3.0336::3.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2249::0.2249) (0.2184::0.2184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1831::4.1832) (1.9864::1.9866)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.2601::4.2601) (-0.0177::-0.0177) (2.1135::2.1135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1188::1.1188) (0.7063::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8529::3.8529) (1.8516::1.8519)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.9282::3.9282) (-0.0172::-0.0172) (1.9776::1.9776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6584::0.6584) (0.5739::0.5739)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3005::0.3033)) (SETUP (negedge GATE) (posedge CLK) (0.3985::0.3991)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0805::5.0805) (2.3570::2.3572)) (IOPATH TE_B Z () () (0.3988::0.3988) (5.1624::5.1624) (-0.0263::-0.0263) (2.5001::2.5001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2409::4.2409) (2.0147::2.0149)) (IOPATH TE_B Z () () (0.3935::0.3935) (4.3208::4.3208) (-0.0233::-0.0233) (2.1501::2.1501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8161::3.8163) (1.8327::1.8329)) (IOPATH TE_B Z () () (0.3932::0.3932) (3.9097::3.9097) (-0.0231::-0.0231) (1.9736::1.9736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7574::4.7576) (2.2182::2.2184)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.8281::4.8281) (-0.0161::-0.0161) (2.3450::2.3450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5412::0.5412) (0.4889::0.4889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8379::0.8379)) (IOPATH D Q (1.1297::1.1297) (0.7162::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7249::0.7249)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5459::4.5460) (2.1332::2.1334)) (IOPATH TE_B Z () () (0.3976::0.3976) (4.6329::4.6329) (-0.0256::-0.0256) (2.2751::2.2751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8349::0.8349)) (IOPATH D Q (1.1113::1.1113) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0321::1.0321) (0.8362::0.8362)) (IOPATH D Q (1.1128::1.1128) (0.6999::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3262::5.3263) (2.4534::2.4536)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.3871::5.3871) (-0.0167::-0.0167) (2.5729::2.5729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7120::0.7120) (0.6264::0.6264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1233::1.1233) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6447::0.6447) (0.5661::0.5661)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2978)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3961)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1092::1.1092) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1127::1.1127) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0938::1.0938) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7915::3.7917) (1.8226::1.8229)) (IOPATH TE_B Z () () (0.3820::0.3820) (3.8780::3.8780) (-0.0170::-0.0170) (1.9554::1.9554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1170::1.1170) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2362::0.2362) (0.2658::0.2658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0939::1.0939) (0.6887::0.6887)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1093::1.1093) (0.7011::0.7011)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1135::1.1135) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1535::5.1537) (2.3814::2.3816)) (IOPATH TE_B Z () () (0.3881::0.3881) (5.2355::5.2355) (-0.0203::-0.0203) (2.5158::2.5158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1251::1.1251) (0.7121::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1142)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4135::4.4135) (2.0851::2.0853)) (IOPATH TE_B Z () () (0.3793::0.3793) (4.4769::4.4769) (-0.0155::-0.0155) (2.2023::2.2023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7978::4.7980) (2.2359::2.2361)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.8725::4.8725) (-0.0179::-0.0179) (2.3615::2.3615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6646::0.6646) (0.7384::0.7385)) (IOPATH B X (0.4282::0.4282) (0.5548::0.5548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7666::3.7667) (1.8156::1.8158)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.8524::3.8524) (-0.0199::-0.0199) (1.9486::1.9486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1893::4.1894) (1.9939::1.9941)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.2480::4.2480) (-0.0123::-0.0123) (2.1058::2.1058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.0913::1.0913) (0.6849::0.6849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.9602::2.9631) (2.8564::2.8608)) (IOPATH A1 X (3.1458::3.1499) (3.0278::3.0296)) (IOPATH (posedge S) X (3.1069::3.1069) (3.0476::3.0476)) (IOPATH (negedge S) X (3.2861::3.2861) (3.0098::3.0098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4115::4.4116) (2.0831::2.0833)) (IOPATH TE_B Z () () (0.3701::0.3701) (4.4674::4.4674) (-0.0104::-0.0104) (2.1904::2.1904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0351::1.0351) (0.8383::0.8383)) (IOPATH D Q (1.1225::1.1225) (0.7089::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1272::1.1272) (0.7165::0.7165)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1098::0.1098)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4876::0.4876) (0.5624::0.5624)) (IOPATH B X (0.4408::0.4408) (0.5710::0.5710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7628::4.7630) (2.2214::2.2216)) (IOPATH TE_B Z () () (0.3684::0.3684) (4.8264::4.8264) (-0.0095::-0.0095) (2.3412::2.3412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1533::1.1533) (0.7319::0.7373)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7471::0.7471)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1948::4.1950) (1.9943::1.9945)) (IOPATH TE_B Z () () (0.3895::0.3895) (4.2796::4.2797) (-0.0211::-0.0211) (2.1292::2.1292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6219::0.6219) (0.6967::0.6967)) (IOPATH B X (0.4535::0.4535) (0.5830::0.5830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6507::0.6507) (0.5694::0.5694)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0436::1.0436) (0.8442::0.8442)) (IOPATH D Q (1.1272::1.1272) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6753::4.6754) (2.1843::2.1845)) (IOPATH TE_B Z () () (0.3896::0.3896) (4.7608::4.7608) (-0.0212::-0.0212) (2.3217::2.3217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6580::0.6580) (0.5737::0.5737)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2971::0.2974)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3968)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3392::5.3393) (2.4630::2.4632)) (IOPATH TE_B Z () () (0.4365::0.4365) (5.4471::5.4471) (-0.0471::-0.0471) (2.6375::2.6375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8241::0.8241)) (IOPATH D Q (1.1407::1.1407) (0.7270::0.7270)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5947::0.5947) (0.5324::0.5324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8495::0.8495) (0.7668::0.7667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0376::1.0376) (0.8400::0.8400)) (IOPATH D Q (1.1227::1.1227) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1691::0.1691) (0.1832::0.1832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0473::1.0473) (0.8468::0.8468)) (IOPATH D Q (1.1449::1.1449) (0.7261::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1184::1.1184) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8310::0.8310)) (IOPATH D Q (1.1027::1.1027) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.0951::1.0951) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1056::1.1056) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8234::0.8234)) (IOPATH D Q (1.1286::1.1286) (0.7182::0.7182)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7381::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1159::0.1159)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6951::0.6951) (0.6043::0.6043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6518::0.6518) (0.5703::0.5703)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1378::1.1409) (0.7276::0.7338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7464)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1245)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1282::1.1282) (0.7146::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7325::0.7325)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1109)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1094::1.1094) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.0999::1.0999) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6761::0.6761) (0.5846::0.5846)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2948::0.2973)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.0866::3.0902) (2.9471::2.9503)) (IOPATH A1 X (3.1955::3.1999) (3.0554::3.0569)) (IOPATH (posedge S) X (3.2044::3.2044) (3.1089::3.1089)) (IOPATH (negedge S) X (3.3836::3.3836) (3.0712::3.0712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5126::0.5126) (0.5849::0.5850)) (IOPATH B X (0.5184::0.5184) (0.6539::0.6539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8336::0.8336)) (IOPATH D Q (1.1384::1.1384) (0.7194::0.7232)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4063::4.4065) (2.0824::2.0827)) (IOPATH TE_B Z () () (0.3751::0.3751) (4.4815::4.4815) (-0.0131::-0.0131) (2.2055::2.2055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1098::5.1099) (2.3651::2.3653)) (IOPATH TE_B Z () () (0.3712::0.3712) (5.1678::5.1678) (-0.0110::-0.0110) (2.4773::2.4773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2146::0.2146) (0.2427::0.2427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1508::0.1508) (0.1519::0.1519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0923::1.0923) (0.8759::0.8759)) (IOPATH D Q (1.1727::1.1727) (0.7414::0.7414)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0469::1.0469) (0.8466::0.8466)) (IOPATH D Q (1.1685::1.1685) (0.7491::0.7491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2123::6.2123) (2.8200::2.8202)) (IOPATH TE_B Z () () (0.3805::0.3805) (6.2729::6.2729) (-0.0161::-0.0161) (2.9445::2.9445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0312::1.0312) (0.8356::0.8356)) (IOPATH D Q (1.1152::1.1152) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8402::3.8403) (1.8454::1.8456)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.9103::3.9103) (-0.0145::-0.0145) (1.9676::1.9676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0873::5.0874) (2.3625::2.3628)) (IOPATH TE_B Z () () (0.4570::0.4570) (5.1782::5.1782) (-0.0584::-0.0584) (2.5368::2.5368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6661::0.6661) (0.5787::0.5787)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1928::4.1929) (1.9890::1.9892)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.2794::4.2794) (-0.0214::-0.0214) (2.1274::2.1274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1379::1.1379) (0.7194::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6947::3.6948) (1.7862::1.7864)) (IOPATH TE_B Z () () (0.3938::0.3938) (3.7845::3.7845) (-0.0235::-0.0235) (1.9245::1.9245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8835::4.8837) (2.2722::2.2725)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.9557::4.9557) (-0.0167::-0.0167) (2.3948::2.3948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5315::0.5315) (0.6071::0.6071)) (IOPATH B X (0.4207::0.4207) (0.5491::0.5491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3386::4.3387) (2.0519::2.0521)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.4020::4.4020) (-0.0115::-0.0115) (2.1626::2.1626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5681::0.5681) (0.5103::0.5103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8901::4.8902) (2.2735::2.2737)) (IOPATH TE_B Z () () (0.3885::0.3885) (4.9704::4.9704) (-0.0206::-0.0206) (2.4089::2.4089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8948::3.8950) (1.8694::1.8696)) (IOPATH TE_B Z () () (0.3912::0.3912) (3.9865::3.9865) (-0.0220::-0.0220) (2.0087::2.0087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6888::3.6889) (1.7847::1.7849)) (IOPATH TE_B Z () () (0.4046::0.4046) (3.7937::3.7937) (-0.0295::-0.0295) (1.9413::1.9413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5114::4.5114) (2.1203::2.1205)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.5830::4.5830) (-0.0205::-0.0205) (2.2552::2.2552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0478::1.0478) (0.8472::0.8472)) (IOPATH D Q (1.1342::1.1342) (0.7190::0.7190)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7399::5.7401) (2.6234::2.6236)) (IOPATH TE_B Z () () (0.3678::0.3678) (5.7997::5.7997) (-0.0091::-0.0091) (2.7373::2.7373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1107::1.1107) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.0974::1.0974) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7349::5.7350) (2.6266::2.6268)) (IOPATH TE_B Z () () (0.3909::0.3909) (5.8037::5.8037) (-0.0219::-0.0219) (2.7551::2.7551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1656::1.1656) (0.7431::0.7459)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0527::1.0527) (0.8506::0.8506)) (IOPATH D Q (1.1356::1.1356) (0.7162::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6492::0.6492) (0.5794::0.5794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8690::0.8690) (0.7741::0.7741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6309::0.6309) (0.5669::0.5669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1296::1.1296) (0.7136::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7343::0.7343)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0377::1.0377) (0.8401::0.8401)) (IOPATH D Q (1.1213::1.1213) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0332::1.0332) (0.8370::0.8370)) (IOPATH D Q (1.1839::1.1839) (0.7558::0.7573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7624::0.7624)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1308)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1417::1.1417) (0.7227::0.7256)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7360::0.7360)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2460::4.2461) (2.0099::2.0101)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.3297::4.3297) (-0.0181::-0.0181) (2.1421::2.1421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6280::0.6280) (0.5731::0.5731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5846::0.5846) (0.6590::0.6590)) (IOPATH B X (0.4167::0.4167) (0.5440::0.5440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6214::0.6214) (0.6982::0.6982)) (IOPATH B X (0.4308::0.4308) (0.5603::0.5603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8931::0.8931) (0.8342::0.8342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0394::1.0394) (0.8413::0.8413)) (IOPATH D Q (1.1177::1.1177) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7547::3.7548) (1.8063::1.8065)) (IOPATH TE_B Z () () (0.3924::0.3924) (3.8520::3.8520) (-0.0227::-0.0227) (1.9492::1.9492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2428::4.2430) (2.0131::2.0133)) (IOPATH TE_B Z () () (0.3643::0.3643) (4.3070::4.3070) (-0.0072::-0.0072) (2.1245::2.1245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6856::0.6856) (0.5900::0.5900)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2942::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4408::4.4409) (2.0886::2.0948)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.5000::4.5000) (-0.0123::-0.0123) (2.2049::2.2049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6650::4.6650) (2.1846::2.1848)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.7198::4.7198) (-0.0194::-0.0194) (2.3059::2.3059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6089::4.6089) (2.1570::2.1572)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.6692::4.6692) (-0.0156::-0.0156) (2.2806::2.2806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1687::4.1688) (1.9789::1.9791)) (IOPATH TE_B Z () () (0.3739::0.3739) (4.2346::4.2346) (-0.0125::-0.0125) (2.0926::2.0926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5253::0.5253) (0.6008::0.6008)) (IOPATH B X (0.4549::0.4549) (0.5872::0.5872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1744::4.1744) (1.9841::1.9843)) (IOPATH TE_B Z () () (0.3990::0.3990) (4.2593::4.2593) (-0.0264::-0.0264) (2.1245::2.1245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5398::0.5398) (0.6161::0.6161)) (IOPATH B X (0.4335::0.4335) (0.5641::0.5641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1312::1.1312) (0.7200::0.7200)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7417::0.7417)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8932::4.8933) (2.2743::2.2745)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.9819::4.9819) (-0.0266::-0.0266) (2.4208::2.4208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1021::1.1021) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5731::0.5731) (0.5136::0.5136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4947::4.4948) (2.1132::2.1134)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.5709::4.5709) (-0.0176::-0.0176) (2.2502::2.2502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1009::1.1009) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1489::1.1489) (0.7290::0.7352)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7500::0.7500)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1242)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8782::0.8783) (0.8333::0.8333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.0966::1.0966) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6861::0.6861) (0.5906::0.5906)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2938::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.0850::1.0850) (0.9344::0.9344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9729::0.9729) (0.8426::0.8426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8336::0.8336)) (IOPATH D Q (1.1539::1.1539) (0.7330::0.7356)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7454::0.7454)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4334::4.4335) (2.0922::2.0924)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.5132::4.5132) (-0.0183::-0.0183) (2.2229::2.2229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0110::4.0111) (1.9171::1.9173)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.0815::4.0815) (-0.0177::-0.0177) (2.0389::2.0389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1072::1.1072) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.0962::1.0962) (0.6886::0.6886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8234::0.8234)) (IOPATH D Q (1.1021::1.1021) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5820::0.5820) (0.5213::0.5213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0387::1.0387) (0.8408::0.8408)) (IOPATH D Q (1.1632::1.1632) (0.7384::0.7434)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7447::0.7447)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2235::0.2235) (0.2526::0.2526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7824::4.7824) (2.2294::2.2296)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.8257::4.8257) (-0.0106::-0.0106) (2.3393::2.3393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6212::0.6212) (0.6952::0.6952)) (IOPATH B X (0.4150::0.4150) (0.5419::0.5419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6180::0.6180) (0.6933::0.6933)) (IOPATH B X (0.4321::0.4321) (0.5606::0.5606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1672::0.1672) (0.1814::0.1814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6553::0.6553) (0.5720::0.5720)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2928)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.1342::1.1342) (0.7215::0.7215)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7409::0.7409)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6357::0.6357) (0.7112::0.7112)) (IOPATH B X (0.4244::0.4244) (0.5525::0.5525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0635::4.0636) (1.9400::1.9402)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.1493::4.1493) (-0.0188::-0.0188) (2.0748::2.0748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1346::1.1379) (0.7236::0.7303)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1218)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0082::5.0083) (2.3277::2.3280)) (IOPATH TE_B Z () () (0.5699::0.5699) (5.2542::5.2542) (-0.1406::-0.1406) (2.6618::2.6618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0839::5.0840) (2.3512::2.3514)) (IOPATH TE_B Z () () (0.3771::0.3771) (5.1465::5.1465) (-0.0142::-0.0142) (2.4681::2.4681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7187::5.7188) (2.6167::2.6169)) (IOPATH TE_B Z () () (0.3916::0.3916) (5.7967::5.7967) (-0.0223::-0.0223) (2.7548::2.7548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1056::1.1056) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8423::5.8424) (2.6721::2.6723)) (IOPATH TE_B Z () () (0.3995::0.3995) (5.8956::5.8956) (-0.0266::-0.0266) (2.8016::2.8016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0194::4.0195) (1.9188::1.9190)) (IOPATH TE_B Z () () (0.3718::0.3718) (4.0835::4.0835) (-0.0113::-0.0113) (2.0348::2.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7831::3.7832) (1.8215::1.8217)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.8662::3.8662) (-0.0175::-0.0175) (1.9509::1.9509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1027::1.1027) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7214::0.7214)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6122::4.6123) (2.1612::2.1614)) (IOPATH TE_B Z () () (0.4048::0.4048) (4.7068::4.7068) (-0.0296::-0.0296) (2.3114::2.3114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4965::0.4965) (0.5714::0.5714)) (IOPATH B X (0.4635::0.4635) (0.5963::0.5963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.0977::1.0977) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2768::5.2769) (2.4341::2.4343)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.3344::5.3344) (-0.0108::-0.0108) (2.5447::2.5447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7168::4.7169) (2.2035::2.2037)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.7839::4.7839) (-0.0116::-0.0116) (2.3307::2.3307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1163::1.1163) (0.7065::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7974::3.7975) (1.8284::1.8286)) (IOPATH TE_B Z () () (0.3763::0.3764) (3.8727::3.8727) (-0.0138::-0.0138) (1.9508::1.9508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1163::6.1165) (2.7799::2.7802)) (IOPATH TE_B Z () () (0.3905::0.3905) (6.1965::6.1965) (-0.0217::-0.0217) (2.9168::2.9168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1084::1.1084) (0.7012::0.7012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1302::1.1302) (0.7188::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7878::5.7879) (2.6458::2.6460)) (IOPATH TE_B Z () () (0.3722::0.3722) (5.8446::5.8446) (-0.0116::-0.0116) (2.7595::2.7595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1013::1.1013) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1163::1.1163) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7314::0.7314)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3543::4.3544) (2.0581::2.0584)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.4388::4.4388) (-0.0218::-0.0218) (2.1923::2.1923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1093::1.1093) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1277::1.1277) (0.7177::0.7177)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7306::0.7306)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2460::0.2460) (0.2814::0.2814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6339::0.6339) (0.5594::0.5594)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6653::4.6653) (2.1774::2.1774)) (IOPATH TE_B Z () () (0.2992::0.2992) (4.7125::4.7125) (0.0288::0.0288) (2.2495::2.2495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2229::4.2229) (1.9926::1.9926)) (IOPATH TE_B Z () () (0.3046::0.3046) (4.2854::4.2854) (0.0258::0.0258) (2.0834::2.0834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1535::1.1566) (0.7397::0.7458)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7557)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1312)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5710::1.5710) (1.1603::1.1603)) (IOPATH D Q (1.6573::1.6573) (1.0305::1.0305)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1241::1.1241) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1367::1.1367) (0.7264::0.7264)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7022::3.7023) (1.7879::1.7882)) (IOPATH TE_B Z () () (0.3774::0.3774) (3.7814::3.7814) (-0.0144::-0.0144) (1.9137::1.9137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0072::4.0073) (1.9155::1.9158)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.0908::4.0908) (-0.0186::-0.0186) (2.0457::2.0457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3047::4.3048) (2.0330::2.0332)) (IOPATH TE_B Z () () (0.3867::0.3868) (4.3870::4.3870) (-0.0196::-0.0196) (2.1643::2.1643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6012::0.6012) (0.6772::0.6772)) (IOPATH B X (0.4155::0.4155) (0.5434::0.5434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7767::3.7768) (1.8215::1.8217)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.8454::3.8454) (-0.0131::-0.0131) (1.9387::1.9387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5451::0.5451) (0.5052::0.5052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8364::0.8364)) (IOPATH D Q (1.1134::1.1134) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8229::3.8231) (1.8371::1.8373)) (IOPATH TE_B Z () () (0.3777::0.3777) (3.9040::3.9040) (-0.0146::-0.0146) (1.9640::1.9640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5192::0.5192) (0.5952::0.5952)) (IOPATH B X (0.4213::0.4213) (0.5505::0.5505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4928::5.4928) (2.5251::2.5253)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.5483::5.5483) (-0.0153::-0.0153) (2.6412::2.6412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5713::4.5714) (2.1444::2.1446)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.6530::4.6530) (-0.0180::-0.0180) (2.2843::2.2843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3823::4.3824) (2.0694::2.0696)) (IOPATH TE_B Z () () (0.3691::0.3691) (4.4396::4.4396) (-0.0098::-0.0098) (2.1771::2.1771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6149::4.6149) (2.1589::2.1591)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.6971::4.6971) (-0.0252::-0.0252) (2.2985::2.2985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5464::0.5464) (0.5188::0.5188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3807::4.3807) (2.0585::2.0585)) (IOPATH TE_B Z () () (0.3049::0.3049) (4.4332::4.4332) (0.0256::0.0256) (2.1369::2.1370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5930::4.5931) (2.1516::2.1518)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.6680::4.6680) (-0.0163::-0.0163) (2.2854::2.2854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3181::4.3182) (2.0464::2.0466)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.3964::4.3964) (-0.0174::-0.0174) (2.1757::2.1757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8400::3.8402) (1.8465::1.8468)) (IOPATH TE_B Z () () (0.3822::0.3822) (3.9258::3.9258) (-0.0171::-0.0171) (1.9791::1.9791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1359::1.1359) (0.7182::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6554::0.6554) (0.7303::0.7303)) (IOPATH B X (0.4515::0.4515) (0.5811::0.5811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2280::0.2280) (0.2563::0.2563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1128::1.1128) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0846::4.0846) (1.9439::1.9441)) (IOPATH TE_B Z () () (0.3822::0.3822) (4.1530::4.1530) (-0.0171::-0.0171) (2.0654::2.0654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8554::0.8554) (0.7478::0.7478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8371::0.8371)) (IOPATH D Q (1.1121::1.1121) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6339::0.6339) (0.5594::0.5594)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2965::0.2996)) (SETUP (negedge GATE) (posedge CLK) (0.3963::0.3965)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8392::4.8393) (2.2498::2.2500)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.9170::4.9170) (-0.0161::-0.0161) (2.3779::2.3779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1034::1.1034) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0965::1.0965) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4451::0.4451) (0.5198::0.5198)) (IOPATH B X (0.5511::0.5511) (0.6955::0.6955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5280::0.5280) (0.5059::0.5059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5742::0.5742) (0.5313::0.5313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7409::0.7409) (0.6506::0.6506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1460::1.1512) (0.7345::0.7445)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7524)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1414::1.1414) (0.7228::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7390::0.7390)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1157)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9455::0.9455) (0.8157::0.8157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9455::5.9457) (2.7678::2.7684)) (IOPATH TE_B Z () () (0.6178::0.6178) (6.0134::6.0134) (-0.1763::-0.1763) (2.9983::2.9983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8414::3.8416) (1.8460::1.8462)) (IOPATH TE_B Z () () (0.3765::0.3765) (3.9173::3.9173) (-0.0139::-0.0139) (1.9699::1.9699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5231::5.5233) (2.5404::2.5408)) (IOPATH TE_B Z () () (0.5198::0.5198) (5.6816::5.6816) (-0.1031::-0.1031) (2.7937::2.7937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6095::0.6095) (0.6807::0.6807)) (IOPATH B X (0.4767::0.4767) (0.6048::0.6048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5847::5.5848) (2.5602::2.5604)) (IOPATH TE_B Z () () (0.3905::0.3905) (5.6609::5.6609) (-0.0217::-0.0217) (2.6922::2.6922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0002::4.0004) (1.9128::1.9130)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.0860::4.0860) (-0.0167::-0.0167) (2.0459::2.0459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0388::1.0388) (0.8409::0.8409)) (IOPATH D Q (1.1238::1.1238) (0.7099::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8761::3.8763) (1.8587::1.8589)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.9618::3.9618) (-0.0152::-0.0152) (1.9906::1.9906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8466::5.8467) (2.6719::2.6721)) (IOPATH TE_B Z () () (0.3821::0.3821) (5.9114::5.9114) (-0.0170::-0.0170) (2.7951::2.7951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8942::4.8942) (2.2748::2.2750)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.9671::4.9671) (-0.0207::-0.0207) (2.4073::2.4073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7874::0.7875) (0.7149::0.7150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0989::1.0989) (0.8800::0.8800)) (IOPATH D Q (1.1809::1.1809) (0.7449::0.7449)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2529::4.2531) (2.0161::2.0163)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.3272::4.3272) (-0.0143::-0.0143) (2.1404::2.1404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1106::1.1106) (0.7012::0.7012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1319::1.1334) (0.7213::0.7244)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7393)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1173::1.1173) (0.7038::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1453::1.1494) (0.7339::0.7418)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7543)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.0990::1.0990) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1779::0.1779) (0.1970::0.1970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1256::1.1310) (0.7171::0.7280)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8357::0.8357)) (IOPATH D Q (1.1167::1.1167) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8335::0.8335)) (IOPATH D Q (1.1432::1.1432) (0.7228::0.7286)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7384::0.7384)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1162)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8441::3.8442) (1.8473::1.8475)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9198::3.9198) (-0.0183::-0.0183) (1.9738::1.9738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7764::4.7766) (2.2233::2.2235)) (IOPATH TE_B Z () () (0.3733::0.3733) (4.8388::4.8388) (-0.0122::-0.0122) (2.3414::2.3414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.8016::4.8016) (2.2343::2.2343)) (IOPATH TE_B Z () () (0.3030::0.3031) (4.8612::4.8616) (0.0267::0.0266) (2.3226::2.3230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8250::0.8250)) (IOPATH D Q (1.1571::1.1626) (0.7429::0.7532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7596)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1359)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8084::3.8086) (1.8330::1.8332)) (IOPATH TE_B Z () () (0.3894::0.3894) (3.9034::3.9034) (-0.0211::-0.0211) (1.9739::1.9739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2026::5.2028) (2.4049::2.4052)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.2759::5.2759) (-0.0195::-0.0195) (2.5327::2.5327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3734::4.3735) (2.0638::2.0641)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.4447::4.4447) (-0.0140::-0.0140) (2.1831::2.1831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1120::1.1120) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8328::3.8330) (1.8406::1.8408)) (IOPATH TE_B Z () () (0.3831::0.3831) (3.9178::3.9178) (-0.0176::-0.0176) (1.9713::1.9713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2589::4.2591) (2.0179::2.0181)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.3430::4.3430) (-0.0197::-0.0197) (2.1497::2.1497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8371::0.8371)) (IOPATH D Q (1.1143::1.1143) (0.7011::0.7011)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5175::0.5175) (0.5924::0.5924)) (IOPATH B X (0.4297::0.4297) (0.5589::0.5589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5370::0.5370) (0.5013::0.5013)) (IOPATH A Y (0.6818::0.6818) (0.1786::0.1786)) (IOPATH B Y (0.6410::0.6410) (0.1867::0.1867)) (IOPATH C Y (0.5581::0.5581) (0.1882::0.1882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7054::3.7055) (1.7890::1.7893)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.7888::3.7888) (-0.0171::-0.0171) (1.9196::1.9196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4548::0.4548) (0.5292::0.5292)) (IOPATH B X (0.4817::0.4817) (0.6161::0.6161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7582::0.7582) (0.7430::0.7430)) (IOPATH D X (0.7617::0.7617) (0.7563::0.7563)) (IOPATH A_N X (0.9404::0.9404) (0.8005::0.8005)) (IOPATH B_N X (0.9551::0.9551) (0.8219::0.8219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7500::4.7501) (2.2183::2.2185)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.8241::4.8241) (-0.0165::-0.0165) (2.3470::2.3470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0655::4.0656) (1.9408::1.9410)) (IOPATH TE_B Z () () (0.3898::0.3898) (4.1548::4.1548) (-0.0213::-0.0213) (2.0793::2.0793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2980::5.2982) (2.4433::2.4435)) (IOPATH TE_B Z () () (0.3956::0.3956) (5.3829::5.3829) (-0.0245::-0.0245) (2.5806::2.5806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2111::4.2111) (2.0017::2.0019)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.2831::4.2831) (-0.0152::-0.0152) (2.1252::2.1252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7349::0.7349) (0.7278::0.7278)) (IOPATH D X (0.7345::0.7345) (0.7369::0.7369)) (IOPATH A_N X (0.9128::0.9128) (0.7813::0.7813)) (IOPATH B_N X (0.9235::0.9235) (0.7975::0.7975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7138::0.7138) (0.7072::0.7072)) (IOPATH C X (0.7298::0.7298) (0.7375::0.7375)) (IOPATH D X (0.7461::0.7461) (0.7762::0.7763)) (IOPATH A_N X (0.8823::0.8823) (0.7759::0.7759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.4165::0.4165) (0.4638::0.4638)) (IOPATH A Y (0.4413::0.4413) (0.1412::0.1412)) (IOPATH B Y (0.4005::0.4005) (0.1438::0.1438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7471::0.7471) (0.7384::0.7384)) (IOPATH D X (0.7406::0.7406) (0.7413::0.7413)) (IOPATH A_N X (0.9090::0.9090) (0.7724::0.7724)) (IOPATH B_N X (0.9337::0.9337) (0.8072::0.8072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1194::1.1194) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.6124::0.6124) (0.6747::0.6747)) (IOPATH C X (0.6216::0.6216) (0.7089::0.7089)) (IOPATH A_N X (0.7562::0.7562) (0.7082::0.7082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1124::1.1124) (0.7045::0.7045)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7878::0.7878) (0.7591::0.7591)) (IOPATH C X (0.8187::0.8187) (0.8038::0.8038)) (IOPATH D X (0.8239::0.8239) (0.8334::0.8335)) (IOPATH A_N X (0.9542::0.9542) (0.8232::0.8232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.6650::0.6650) (0.7138::0.7138)) (IOPATH C X (0.6705::0.6705) (0.7451::0.7451)) (IOPATH A_N X (0.8026::0.8026) (0.7392::0.7392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7205::0.7205) (0.7120::0.7120)) (IOPATH C X (0.7470::0.7470) (0.7527::0.7527)) (IOPATH D X (0.7528::0.7528) (0.7812::0.7812)) (IOPATH A_N X (0.8791::0.8791) (0.7673::0.7673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.6273::0.6273) (0.6383::0.6383)) (IOPATH B X (0.6429::0.6429) (0.7044::0.7044)) (IOPATH C X (0.6500::0.6500) (0.7380::0.7380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6640::0.6640) (0.5970::0.5970)) (IOPATH B X (0.7057::0.7057) (0.6913::0.6913)) (IOPATH C X (0.7304::0.7304) (0.7425::0.7425)) (IOPATH D X (0.7297::0.7297) (0.7574::0.7574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.0969::1.0969) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0420::1.0420) (0.8431::0.8431)) (IOPATH D Q (1.1246::1.1246) (0.7100::0.7100)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.0983::1.0983) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6419::0.6419) (0.5642::0.5642)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2982::0.3001)) (SETUP (negedge GATE) (posedge CLK) (0.3968::0.3975)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8236::0.8236)) (IOPATH D Q (1.1316::1.1316) (0.7171::0.7185)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7400::0.7400)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1548::1.1548) (0.7347::0.7396)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7546::0.7546)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8466::0.8466) (0.7933::0.7933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8200::0.8200) (0.7561::0.7561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4995::1.4995) (1.1185::1.1185)) (IOPATH D Q (1.5883::1.5883) (0.9888::0.9888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2281::0.2281) (0.2574::0.2574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0135::1.0135) (0.8232::0.8232)) (IOPATH D Q (1.1674::1.1674) (0.7439::0.7472)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7645::0.7645)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1331)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8776::3.8777) (1.8673::1.8675)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.9206::3.9206) (-0.0186::-0.0186) (1.9779::1.9779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8345::0.8345)) (IOPATH D Q (1.1342::1.1342) (0.7188::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6621::4.6623) (2.1785::2.1788)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.7221::4.7221) (-0.0131::-0.0131) (2.2966::2.2966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1759::5.1760) (2.3919::2.3921)) (IOPATH TE_B Z () () (0.3881::0.3881) (5.2525::5.2525) (-0.0204::-0.0204) (2.5248::2.5248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1670::1.1670) (0.7443::0.7465)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7559)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1271)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8448::0.8450) (0.7921::0.7921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3887::4.3889) (2.0727::2.0729)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.4597::4.4597) (-0.0130::-0.0130) (2.1920::2.1920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1163::1.1163) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1371::1.1371) (0.9037::0.9037)) (IOPATH D Q (1.2212::1.2212) (0.7705::0.7705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8338::0.8339) (0.7721::0.7721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2756::5.2757) (2.4438::2.4442)) (IOPATH TE_B Z () () (0.4309::0.4309) (5.3144::5.3144) (-0.0440::-0.0440) (2.5789::2.5789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5802::5.5804) (2.6387::2.6389)) (IOPATH TE_B Z () () (0.6503::0.6503) (5.5970::5.5970) (-0.2007::-0.2007) (2.8366::2.8366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8244::0.8244) (0.7623::0.7623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8288::4.8290) (2.2706::2.2713)) (IOPATH TE_B Z () () (0.4625::0.4625) (4.8491::4.8491) (-0.0614::-0.0614) (2.4024::2.4024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8208::0.8208)) (IOPATH D Q (1.1332::1.1332) (0.7226::0.7226)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7438::0.7438)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6736::0.6736) (0.5828::0.5828)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2914::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6672::4.6673) (2.1825::2.1827)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.7537::4.7537) (-0.0229::-0.0229) (2.3216::2.3216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1352::4.1353) (1.9661::1.9663)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.2273::4.2273) (-0.0223::-0.0223) (2.1074::2.1074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2360::0.2360) (0.2686::0.2686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.0950::1.0950) (0.6865::0.6865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7925::4.7925) (2.2327::2.2329)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.8632::4.8632) (-0.0188::-0.0188) (2.3612::2.3612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5484::4.5486) (2.1336::2.1338)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.6189::4.6189) (-0.0143::-0.0143) (2.2614::2.2614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8241::0.8241)) (IOPATH D Q (1.1350::1.1350) (0.7227::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9989::3.9991) (1.9112::1.9114)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.0737::4.0737) (-0.0178::-0.0178) (2.0321::2.0321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8282::0.8282)) (IOPATH D Q (1.1032::1.1032) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7864::0.7864) (0.7203::0.7203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4283::5.4285) (2.4984::2.4986)) (IOPATH TE_B Z () () (0.3911::0.3911) (5.5063::5.5063) (-0.0220::-0.0220) (2.6315::2.6315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1857::0.1857) (0.2071::0.2071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2533::0.2533) (0.2857::0.2857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7212::0.7212) (0.6114::0.6114)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2933)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0082::1.0082) (0.8983::0.8983)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5507::1.5585)) (SETUP (negedge D) (posedge CLK) (1.2218::1.2345)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9647::3.9648) (1.8989::1.8991)) (IOPATH TE_B Z () () (0.3966::0.3966) (4.0667::4.0667) (-0.0250::-0.0250) (2.0488::2.0488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1217::1.1217) (0.7145::0.7145)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8250::0.8250)) (IOPATH D Q (1.1024::1.1024) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1119::1.1119) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1571::0.1571) (0.1629::0.1629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7323::3.7324) (1.8009::1.8011)) (IOPATH TE_B Z () () (0.3871::0.3871) (3.8225::3.8225) (-0.0198::-0.0198) (1.9383::1.9383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2587::5.2589) (2.4275::2.4277)) (IOPATH TE_B Z () () (0.3942::0.3942) (5.3411::5.3411) (-0.0237::-0.0237) (2.5634::2.5634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4960::4.4961) (2.1119::2.1121)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.5535::4.5535) (-0.0099::-0.0099) (2.2274::2.2274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4344::4.4345) (2.0860::2.0863)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.5111::4.5111) (-0.0184::-0.0184) (2.2197::2.2197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0713::4.0714) (1.9439::1.9441)) (IOPATH TE_B Z () () (0.3991::0.3991) (4.1664::4.1664) (-0.0264::-0.0264) (2.0897::2.0897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7607::3.7609) (1.8126::1.8128)) (IOPATH TE_B Z () () (0.3934::0.3934) (3.8540::3.8540) (-0.0233::-0.0233) (1.9539::1.9539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1229::1.1267) (0.7142::0.7219)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8204::4.8204) (2.2477::2.2479)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.8990::4.8990) (-0.0235::-0.0235) (2.3838::2.3838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6259::0.6259) (0.7022::0.7023)) (IOPATH B X (0.4113::0.4113) (0.5393::0.5393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6461::0.6461) (0.5665::0.5665)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2977::0.2990)) (SETUP (negedge GATE) (posedge CLK) (0.3963::0.3972)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3265::4.3266) (2.0441::2.0443)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.4024::4.4024) (-0.0149::-0.0149) (2.1703::2.1703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8632::3.8634) (1.8557::1.8559)) (IOPATH TE_B Z () () (0.4004::0.4004) (3.9616::3.9616) (-0.0271::-0.0271) (2.0031::2.0031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6904::5.6906) (2.5986::2.5989)) (IOPATH TE_B Z () () (0.3777::0.3777) (5.7539::5.7539) (-0.0146::-0.0146) (2.7175::2.7175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4201::4.4202) (2.0886::2.0889)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.5030::4.5030) (-0.0187::-0.0187) (2.2230::2.2230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8128::3.8129) (1.8353::1.8355)) (IOPATH TE_B Z () () (0.3840::0.3840) (3.9006::3.9006) (-0.0180::-0.0180) (1.9710::1.9710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8315::0.8315)) (IOPATH D Q (1.1172::1.1172) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0776::1.0776) (0.8669::0.8669)) (IOPATH D Q (1.1902::1.1932) (0.7606::0.7668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9963::3.9963) (1.9141::1.9143)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.0646::4.0646) (-0.0148::-0.0148) (2.0355::2.0355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8305::0.8305)) (IOPATH D Q (1.1072::1.1072) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5568::5.5568) (2.5511::2.5513)) (IOPATH TE_B Z () () (0.3826::0.3826) (5.6198::5.6198) (-0.0173::-0.0173) (2.6735::2.6735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1200::1.1200) (0.7130::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1141::0.1141)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6628::0.6628) (0.5769::0.5769)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2951::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0512::1.0512) (0.8496::0.8496)) (IOPATH D Q (1.1333::1.1333) (0.7149::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2178::0.2178) (0.2435::0.2435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1162::1.1162) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3448::6.3449) (2.8790::2.8793)) (IOPATH TE_B Z () () (0.3817::0.3817) (6.3677::6.3677) (-0.0168::-0.0168) (2.9829::2.9829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8358::0.8358)) (IOPATH D Q (1.1302::1.1302) (0.7183::0.7183)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9373::0.9384) (0.6933::0.6967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0035::1.0035) (0.8949::0.8949)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6052::1.6149)) (SETUP (negedge D) (posedge CLK) (1.2547::1.2679)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9592::0.9597) (0.7026::0.7063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1067::1.1067) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6662::0.6662) (0.5786::0.5786)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7313::0.7313) (0.6359::0.6359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6142::0.6142) (0.5598::0.5628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8266::0.8266)) (IOPATH D Q (1.1732::1.1732) (0.7477::0.7520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7652::0.7652)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1340)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0710::5.0712) (2.3502::2.3504)) (IOPATH TE_B Z () () (0.3868::0.3868) (5.1474::5.1474) (-0.0196::-0.0196) (2.4798::2.4798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0565::1.0565) (0.8533::0.8533)) (IOPATH D Q (1.1963::1.1963) (0.7616::0.7703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7552::0.7552)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1287)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5611::4.5613) (2.1341::2.1344)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.6427::4.6427) (-0.0187::-0.0187) (2.2714::2.2714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0913::1.0913) (0.8753::0.8753)) (IOPATH D Q (1.1761::1.1761) (0.7425::0.7425)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7477::4.7478) (2.2101::2.2103)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.8168::4.8168) (-0.0179::-0.0179) (2.3336::2.3336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1281::1.1281) (0.7187::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.0971::1.0971) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1161::1.1161) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0351::1.0351) (0.8383::0.8383)) (IOPATH D Q (1.1174::1.1174) (0.7050::0.7050)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6405::0.6405) (0.5138::0.5138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0465::6.0467) (2.7605::2.7609)) (IOPATH TE_B Z () () (0.4560::0.4560) (6.1265::6.1265) (-0.0579::-0.0579) (2.9310::2.9310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6661::0.6661) (0.5787::0.5787)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5686::4.5687) (2.1425::2.1427)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.6465::4.6465) (-0.0193::-0.0193) (2.2799::2.2799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0363::1.0363) (0.8392::0.8392)) (IOPATH D Q (1.1159::1.1159) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6832::0.6832) (0.5886::0.5886)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5511::0.5511) (0.6271::0.6271)) (IOPATH B X (0.4311::0.4311) (0.5605::0.5605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9945::3.9946) (1.9118::1.9120)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.0651::4.0651) (-0.0178::-0.0178) (2.0356::2.0356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3869::4.3869) (2.0738::2.0740)) (IOPATH TE_B Z () () (0.3992::0.3992) (4.4633::4.4633) (-0.0265::-0.0265) (2.2111::2.2111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0879::1.0879) (0.6830::0.6830)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7903::4.7903) (2.2351::2.2353)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.8756::4.8756) (-0.0252::-0.0252) (2.3774::2.3774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8604::0.8606) (0.8028::0.8028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.0985::1.0985) (0.6904::0.6904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6755::4.6757) (2.1847::2.1849)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.7560::4.7560) (-0.0178::-0.0178) (2.3166::2.3166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0471::4.0472) (1.9313::1.9315)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.1410::4.1410) (-0.0240::-0.0240) (2.0722::2.0722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0740::1.0740) (0.8646::0.8646)) (IOPATH D Q (1.1570::1.1570) (0.7318::0.7318)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8207::0.8207)) (IOPATH D Q (1.1133::1.1133) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0189::1.0189) (0.9059::0.9059)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5928::1.6009)) (SETUP (negedge D) (posedge CLK) (1.2474::1.2592)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7396::0.7396) (0.6459::0.6459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6493::0.6493) (0.5685::0.5685)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1607::0.1607) (0.1686::0.1686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0984::4.0985) (1.9526::1.9528)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.1754::4.1754) (-0.0218::-0.0218) (2.0796::2.0796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3861::4.3862) (2.0748::2.0750)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.4546::4.4546) (-0.0178::-0.0178) (2.1965::2.1965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6060::4.6061) (2.1570::2.1572)) (IOPATH TE_B Z () () (0.3922::0.3922) (4.6775::4.6775) (-0.0226::-0.0226) (2.2838::2.2838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.1131::1.1131) (0.7039::0.7039)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1063::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2303::0.2303) (0.2581::0.2581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1717::0.1717) (0.1895::0.1895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6751::0.6751) (0.5987::0.5987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8207::0.8207)) (IOPATH D Q (1.1173::1.1173) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8413::0.8413) (0.7748::0.7748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1033::1.1033) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7009::0.7009) (0.5990::0.5990)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2928)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0341::1.0341) (0.8376::0.8376)) (IOPATH D Q (1.1302::1.1302) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8171::3.8172) (1.8345::1.8347)) (IOPATH TE_B Z () () (0.3784::0.3784) (3.8976::3.8976) (-0.0150::-0.0150) (1.9616::1.9616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0125::4.0125) (1.9173::1.9175)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.0881::4.0881) (-0.0199::-0.0199) (2.0466::2.0466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7583::4.7584) (2.2171::2.2173)) (IOPATH TE_B Z () () (0.3619::0.3619) (4.8077::4.8077) (-0.0059::-0.0059) (2.3230::2.3230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5443::4.5444) (2.1330::2.1332)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.6246::4.6246) (-0.0202::-0.0202) (2.2733::2.2733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1018::1.1018) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9079::3.9080) (1.8724::1.8726)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.9995::3.9995) (-0.0200::-0.0200) (2.0102::2.0102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3720::5.3722) (2.4741::2.4743)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.4298::5.4298) (-0.0085::-0.0085) (2.5846::2.5846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6484::0.6484) (0.5683::0.5683)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2922)) (SETUP (negedge GATE) (posedge CLK) (0.3927::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8285::0.8285)) (IOPATH D Q (1.1439::1.1439) (0.7255::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3190::5.3190) (2.4465::2.4467)) (IOPATH TE_B Z () () (0.3768::0.3768) (5.3700::5.3700) (-0.0141::-0.0141) (2.5554::2.5554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6014::4.6015) (2.1562::2.1564)) (IOPATH TE_B Z () () (0.3892::0.3892) (4.6949::4.6949) (-0.0210::-0.0210) (2.2994::2.2994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2465::4.2465) (2.0025::2.0025)) (IOPATH TE_B Z () () (0.3221::0.3221) (4.3287::4.3287) (0.0162::0.0162) (2.1136::2.1136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7874::3.7875) (1.8221::1.8224)) (IOPATH TE_B Z () () (0.3963::0.3963) (3.8846::3.8846) (-0.0249::-0.0249) (1.9664::1.9664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6377::3.6379) (1.7623::1.7625)) (IOPATH TE_B Z () () (0.3904::0.3904) (3.7302::3.7302) (-0.0216::-0.0216) (1.9006::1.9006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8346::0.8346)) (IOPATH D Q (1.1170::1.1170) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0391::1.0391) (0.8411::0.8411)) (IOPATH D Q (1.1143::1.1143) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9909::4.9910) (2.3071::2.3073)) (IOPATH TE_B Z () () (0.3756::0.3756) (5.0540::5.0540) (-0.0134::-0.0134) (2.4220::2.4220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9117::3.9119) (1.8753::1.8755)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.9858::3.9858) (-0.0130::-0.0130) (1.9975::1.9975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6771::0.6771) (0.5973::0.5973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6162::0.6162) (0.6894::0.6895)) (IOPATH B X (0.4433::0.4433) (0.5698::0.5698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4888::5.4888) (2.5223::2.5225)) (IOPATH TE_B Z () () (0.4099::0.4099) (5.5796::5.5796) (-0.0324::-0.0324) (2.6739::2.6739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0562::1.0562) (0.8530::0.8530)) (IOPATH D Q (1.1868::1.1923) (0.7630::0.7730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0360::1.0360) (0.8389::0.8389)) (IOPATH D Q (1.1284::1.1284) (0.7151::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0168::1.0168) (0.9044::0.9044)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6296::1.6381)) (SETUP (negedge D) (posedge CLK) (1.2693::1.2828)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.0964::1.0964) (0.6870::0.6870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0051::6.0052) (2.7371::2.7373)) (IOPATH TE_B Z () () (0.3717::0.3717) (6.0544::6.0544) (-0.0113::-0.0113) (2.8456::2.8456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1681::0.1681) (0.1742::0.1742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1040::1.1040) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0299::1.0299) (0.8347::0.8347)) (IOPATH D Q (1.1268::1.1268) (0.7107::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7261::0.7261)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1457::1.1462) (0.7329::0.7340)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7469)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1076::1.1076) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0523::1.0523) (0.8504::0.8504)) (IOPATH D Q (1.1400::1.1400) (0.7224::0.7224)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8485::4.8486) (2.2590::2.2592)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.9209::4.9209) (-0.0173::-0.0173) (2.3840::2.3840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0384::1.0384) (0.8407::0.8407)) (IOPATH D Q (1.1137::1.1137) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0443::4.0443) (1.9181::1.9181)) (IOPATH TE_B Z () () (0.3126::0.3126) (4.1097::4.1097) (0.0214::0.0214) (2.0110::2.0110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1659::0.1659) (0.1803::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1633::1.1674) (0.7464::0.7543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7544)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7651::4.7652) (2.2223::2.2225)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.8372::4.8372) (-0.0152::-0.0152) (2.3457::2.3457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1965::4.1966) (1.9953::1.9955)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.2669::4.2669) (-0.0136::-0.0136) (2.1161::2.1161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7842::4.7844) (2.2245::2.2247)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.8576::4.8576) (-0.0154::-0.0154) (2.3491::2.3491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0663::1.0663) (0.8599::0.8599)) (IOPATH D Q (1.1463::1.1463) (0.7232::0.7232)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7894::0.7894) (0.7238::0.7238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3388::4.3390) (2.0519::2.0521)) (IOPATH TE_B Z () () (0.3681::0.3681) (4.4009::4.4009) (-0.0093::-0.0093) (2.1614::2.1614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8649::0.8650) (0.8254::0.8254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0437::1.0437) (0.8444::0.8444)) (IOPATH D Q (1.1326::1.1326) (0.7162::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3349::5.3349) (2.4589::2.4591)) (IOPATH TE_B Z () () (0.4152::0.4152) (5.4230::5.4230) (-0.0353::-0.0353) (2.6127::2.6127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4895::0.4895) (0.5645::0.5646)) (IOPATH B X (0.4494::0.4494) (0.5807::0.5807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5586::0.5586) (0.5266::0.5266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1064::1.1064) (0.8846::0.8846)) (IOPATH D Q (1.1931::1.1931) (0.7548::0.7548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6376::0.6376) (0.5616::0.5616)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.0982::1.0982) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8323::0.8323)) (IOPATH D Q (1.1339::1.1339) (0.7164::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7332::0.7332)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1049::1.1049) (0.8837::0.8837)) (IOPATH D Q (1.1961::1.1961) (0.7583::0.7583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4427::4.4428) (2.0984::2.0986)) (IOPATH TE_B Z () () (0.4018::0.4018) (4.5323::4.5323) (-0.0279::-0.0279) (2.2361::2.2361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6880::4.6880) (2.1934::2.1936)) (IOPATH TE_B Z () () (0.3771::0.3771) (4.7506::4.7506) (-0.0142::-0.0142) (2.3206::2.3206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5826::0.5826) (0.6550::0.6550)) (IOPATH B X (0.4302::0.4302) (0.5556::0.5556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.0941::1.0941) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9455::0.9455) (0.8659::0.8659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9013::0.9013) (0.8490::0.8490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8273::0.8273)) (IOPATH D Q (1.1050::1.1050) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0329::1.0329) (0.9159::0.9159)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5684::1.5775)) (SETUP (negedge D) (posedge CLK) (1.2325::1.2477)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1435::0.1435) (0.1458::0.1458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0200::4.0202) (1.9188::1.9190)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.0954::4.0954) (-0.0161::-0.0161) (2.0410::2.0410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6660::0.6660) (0.5785::0.5785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2933)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0358::1.0358) (0.8388::0.8388)) (IOPATH D Q (1.1421::1.1421) (0.7258::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0415::1.0415) (0.8428::0.8428)) (IOPATH D Q (1.1278::1.1278) (0.7106::0.7114)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1039::1.1039) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8867::0.8867) (0.8230::0.8230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1056::1.1056) (0.8842::0.8842)) (IOPATH D Q (1.1868::1.1868) (0.7490::0.7490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0108::4.0109) (1.9161::1.9163)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.0881::4.0881) (-0.0168::-0.0168) (2.0435::2.0435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9901::4.9903) (2.3168::2.3170)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.0571::5.0571) (-0.0149::-0.0149) (2.4344::2.4344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6221::0.6221) (0.5623::0.5623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1017::1.1017) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0457::1.0457) (0.8457::0.8457)) (IOPATH D Q (1.1566::1.1566) (0.7356::0.7356)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0387::1.0387) (0.8408::0.8408)) (IOPATH D Q (1.1634::1.1634) (0.7384::0.7438)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0228::1.0228) (0.9086::0.9086)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7186::1.7237)) (SETUP (negedge D) (posedge CLK) (1.3292::1.3447)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6137::0.6137) (0.5010::0.5010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7027::3.7028) (1.7916::1.7918)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.7781::3.7781) (-0.0184::-0.0184) (1.9183::1.9183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0791::1.0791) (0.8678::0.8678)) (IOPATH D Q (1.1661::1.1661) (0.7369::0.7369)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8509::0.8509) (0.8189::0.8189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3416::4.3418) (2.0531::2.0533)) (IOPATH TE_B Z () () (0.3733::0.3733) (4.4117::4.4117) (-0.0121::-0.0121) (2.1724::2.1724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5918::0.5918) (0.6633::0.6633)) (IOPATH B X (0.4430::0.4430) (0.5683::0.5683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1433::5.1435) (2.3722::2.3724)) (IOPATH TE_B Z () () (0.3746::0.3746) (5.2075::5.2075) (-0.0129::-0.0129) (2.4894::2.4894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9060::4.9060) (2.2836::2.2838)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.9818::4.9818) (-0.0269::-0.0269) (2.4206::2.4206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6811::3.6812) (1.7789::1.7791)) (IOPATH TE_B Z () () (0.3935::0.3935) (3.7734::3.7734) (-0.0233::-0.0233) (1.9199::1.9199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4983::4.4984) (2.1122::2.1124)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.5765::4.5765) (-0.0166::-0.0166) (2.2480::2.2480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0961::4.0961) (1.9397::1.9397)) (IOPATH TE_B Z () () (0.3071::0.3071) (4.1632::4.1632) (0.0244::0.0244) (2.0356::2.0356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4570::4.4570) (2.1045::2.1047)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.5276::4.5276) (-0.0148::-0.0148) (2.2298::2.2298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4342::1.4342) (1.0805::1.0805)) (IOPATH D Q (1.5200::1.5200) (0.9488::0.9488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8464::3.8465) (1.8491::1.8493)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.9282::3.9282) (-0.0162::-0.0162) (1.9779::1.9779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2382::5.2384) (2.4101::2.4103)) (IOPATH TE_B Z () () (0.3861::0.3861) (5.3144::5.3144) (-0.0193::-0.0193) (2.5383::2.5383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1834::1.1834) (0.9322::0.9322)) (IOPATH D Q (1.2760::1.2760) (0.8088::0.8088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6683::0.6684) (0.5692::0.5693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4163::0.4163) (0.4906::0.4906)) (IOPATH B X (0.4531::0.4531) (0.5842::0.5842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5247::4.5248) (2.1334::2.1336)) (IOPATH TE_B Z () () (0.4094::0.4094) (4.5909::4.5909) (-0.0321::-0.0321) (2.2639::2.2639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1059::1.1059) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0114::1.0114) (0.9006::0.9006)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6020::1.6104)) (SETUP (negedge D) (posedge CLK) (1.2525::1.2623)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4253::0.4253) (0.4975::0.4975)) (IOPATH B X (0.5646::0.5646) (0.7065::0.7065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6062::0.6062) (0.5480::0.5480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7307::5.7308) (2.6233::2.6235)) (IOPATH TE_B Z () () (0.4014::0.4014) (5.8132::5.8132) (-0.0277::-0.0277) (2.7650::2.7650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1495::0.1495) (0.1561::0.1561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.3663::5.3663) (2.4701::2.4701)) (IOPATH TE_B Z () () (0.3039::0.3040) (5.4270::5.4273) (0.0262::0.0262) (2.5594::2.5598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0953::1.0953) (0.6893::0.6893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1235::1.1235) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7309::0.7309)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4367::4.4367) (2.0939::2.0941)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.5096::4.5096) (-0.0150::-0.0150) (2.2191::2.2191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1417::1.1417) (0.7265::0.7265)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7376::0.7376)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0642::5.0644) (2.3444::2.3447)) (IOPATH TE_B Z () () (0.3694::0.3694) (5.1264::5.1264) (-0.0100::-0.0100) (2.4583::2.4583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0321::1.0321) (0.8362::0.8362)) (IOPATH D Q (1.1370::1.1370) (0.7208::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1016::1.1016) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0985::1.0985) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8308::0.8308)) (IOPATH D Q (1.1224::1.1224) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1197::1.1197) (0.7063::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3605::4.3606) (2.0646::2.0648)) (IOPATH TE_B Z () () (0.3973::0.3973) (4.4381::4.4381) (-0.0254::-0.0254) (2.2018::2.2018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6593::4.6593) (2.1815::2.1817)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.7081::4.7081) (-0.0137::-0.0137) (2.2939::2.2939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4174::4.4175) (2.0868::2.0870)) (IOPATH TE_B Z () () (0.3975::0.3975) (4.5078::4.5078) (-0.0255::-0.0255) (2.2295::2.2295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7337::0.7340) (0.6467::0.6504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1122::1.1122) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6078::4.6078) (2.1571::2.1573)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.6648::4.6648) (-0.0129::-0.0129) (2.2766::2.2766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0602::4.0604) (1.9381::1.9383)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.1459::4.1459) (-0.0187::-0.0187) (2.0713::2.0713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0155::1.0155) (0.9034::0.9034)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6977::1.7050)) (SETUP (negedge D) (posedge CLK) (1.3113::1.3284)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1701::4.1702) (1.9835::1.9837)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.2624::4.2624) (-0.0266::-0.0266) (2.1282::2.1282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6005::4.6006) (2.1509::2.1511)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.6822::4.6822) (-0.0192::-0.0192) (2.2878::2.2831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6631::0.6631) (0.5767::0.5767)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2916::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1562::4.1563) (1.9723::1.9726)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.2253::4.2253) (-0.0166::-0.0166) (2.0911::2.0911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5715::0.5715) (0.6476::0.6476)) (IOPATH B X (0.4228::0.4228) (0.5517::0.5517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0343::1.0343) (0.8378::0.8378)) (IOPATH D Q (1.1148::1.1148) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5258::4.5259) (2.1224::2.1227)) (IOPATH TE_B Z () () (0.3901::0.3901) (4.6155::4.6155) (-0.0214::-0.0214) (2.2625::2.2625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.0970::1.0970) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4773::0.4777) (0.4341::0.4361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6750::0.6750) (0.7520::0.7520)) (IOPATH B X (0.4211::0.4211) (0.5498::0.5498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1200::1.1200) (0.7073::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4974::4.4974) (2.1148::2.1150)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.5835::4.5835) (-0.0238::-0.0238) (2.2562::2.2562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8298::0.8298)) (IOPATH D Q (1.1189::1.1189) (0.7095::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0094::1.0094) (0.8991::0.8991)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6225::1.6304)) (SETUP (negedge D) (posedge CLK) (1.2651::1.2778)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0516::1.0516) (0.8498::0.8498)) (IOPATH D Q (1.1570::1.1570) (0.7379::0.7379)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7091::3.7091) (1.7781::1.7781)) (IOPATH TE_B Z () () (0.3019::0.3019) (3.7688::3.7688) (0.0273::0.0273) (1.8660::1.8661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1148::1.1148) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2783::4.2785) (2.0296::2.0298)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.3571::4.3571) (-0.0150::-0.0150) (2.1581::2.1581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0067::4.0069) (1.9155::1.9157)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.0753::4.0753) (-0.0153::-0.0153) (2.0327::2.0327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0956::1.0956) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1800::0.1800) (0.1926::0.1926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4359::0.4359) (0.5108::0.5108)) (IOPATH B X (0.4774::0.4774) (0.6131::0.6131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0439::1.0439) (0.8445::0.8445)) (IOPATH D Q (1.1379::1.1379) (0.7226::0.7226)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7241::0.7241)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8296::0.8296)) (IOPATH D Q (1.1072::1.1072) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4751::5.4752) (2.5149::2.5151)) (IOPATH TE_B Z () () (0.3960::0.3960) (5.5501::5.5501) (-0.0247::-0.0247) (2.6498::2.6498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1028::1.1028) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1008::4.1008) (1.9550::1.9552)) (IOPATH TE_B Z () () (0.4124::0.4124) (4.1933::4.1933) (-0.0338::-0.0338) (2.1067::2.1067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8581::4.8583) (2.2625::2.2627)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.9312::4.9312) (-0.0160::-0.0160) (2.3862::2.3862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1285::1.1285) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9169::3.9170) (1.8791::1.8793)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9998::3.9998) (-0.0183::-0.0183) (2.0110::2.0110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.0936::1.0936) (0.6868::0.6868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7212::0.7212) (0.6234::0.6234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1090::1.1090) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0183::1.0183) (0.9054::0.9054)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6979::1.7045)) (SETUP (negedge D) (posedge CLK) (1.3110::1.3246)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3632::0.3632) (0.3874::0.3874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8213::0.8213)) (IOPATH D Q (1.0936::1.0936) (0.6887::0.6887)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1117::1.1117) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7909::3.7910) (1.8271::1.8273)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.8745::3.8745) (-0.0188::-0.0188) (1.9597::1.9597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6043::4.6044) (2.1553::2.1555)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.6768::4.6768) (-0.0140::-0.0140) (2.2865::2.2865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.0986::1.0986) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3080::5.3081) (2.4497::2.4499)) (IOPATH TE_B Z () () (0.3894::0.3894) (5.3531::5.3531) (-0.0210::-0.0210) (2.5641::2.5641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4707::0.4707) (0.5448::0.5448)) (IOPATH B X (0.4287::0.4287) (0.5570::0.5570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1075::1.1075) (0.6987::0.6987)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1827::0.1827) (0.2057::0.2057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6173::0.6173) (0.5593::0.5593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6197::0.6197) (0.6967::0.6969)) (IOPATH B X (0.4406::0.4406) (0.5711::0.5711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.1399::1.1399) (0.7233::0.7276)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7464::0.7464)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1215)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7145::4.7146) (2.2022::2.2024)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.7889::4.7889) (-0.0157::-0.0157) (2.3291::2.3291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6791::0.6791) (0.7557::0.7557)) (IOPATH B X (0.4035::0.4035) (0.5307::0.5307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.0958::1.0958) (0.6873::0.6873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4476::4.4477) (2.1019::2.1023)) (IOPATH TE_B Z () () (0.4356::0.4356) (4.5044::4.5044) (-0.0466::-0.0466) (2.2424::2.2424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0420::1.0420) (0.8431::0.8431)) (IOPATH D Q (1.1271::1.1271) (0.7121::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0383::1.0383) (0.8406::0.8406)) (IOPATH D Q (1.1214::1.1214) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7177::3.7179) (1.7930::1.7932)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.8027::3.8027) (-0.0171::-0.0171) (1.9230::1.9230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0076::1.0076) (0.8978::0.8978)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6415::1.6498)) (SETUP (negedge D) (posedge CLK) (1.2759::1.2905)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8996::3.8996) (1.8706::1.8708)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.9798::3.9798) (-0.0187::-0.0187) (2.0013::2.0013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7941::5.7942) (2.6497::2.6499)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.8581::5.8581) (-0.0169::-0.0169) (2.7734::2.7734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3591::4.3592) (2.0630::2.0632)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.4351::4.4351) (-0.0167::-0.0167) (2.1891::2.1891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7110::4.7112) (2.1988::2.1990)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.7865::4.7865) (-0.0165::-0.0165) (2.3302::2.3302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4647::4.4649) (2.0998::2.1000)) (IOPATH TE_B Z () () (0.3800::0.3800) (4.5344::4.5344) (-0.0159::-0.0159) (2.2271::2.2271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7536::5.7536) (2.6288::2.6290)) (IOPATH TE_B Z () () (0.3782::0.3782) (5.8046::5.8046) (-0.0149::-0.0149) (2.7425::2.7425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1072::1.1072) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2223::0.2223) (0.2509::0.2509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7182::0.7183) (0.6301::0.6301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1089::1.1089) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1088::1.1088) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9562::3.9564) (1.9022::1.9027)) (IOPATH TE_B Z () () (0.4553::0.4553) (4.0184::4.0184) (-0.0575::-0.0575) (2.0573::2.0573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.0982::1.0982) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8220::0.8220)) (IOPATH D Q (1.1261::1.1261) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0189::1.0189) (0.9058::0.9058)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7293::1.7345)) (SETUP (negedge D) (posedge CLK) (1.3404::1.3551)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6619::0.6619) (0.5763::0.5763)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2985::0.3010)) (SETUP (negedge GATE) (posedge CLK) (0.3972::0.3978)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1457::1.1489) (0.7332::0.7395)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7465)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1246)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1406::1.1406) (0.9058::0.9058)) (IOPATH D Q (1.2190::1.2190) (0.7677::0.7677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6067::4.6069) (2.1562::2.1565)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.6866::4.6866) (-0.0169::-0.0169) (2.2876::2.2876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8238::0.8238)) (IOPATH D Q (1.0931::1.0931) (0.6861::0.6861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5842::4.5844) (2.1464::2.1466)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.6618::4.6618) (-0.0160::-0.0160) (2.2789::2.2789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4412::4.4413) (2.0910::2.0912)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.5128::4.5128) (-0.0194::-0.0194) (2.2168::2.2168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1469::1.1469) (0.7340::0.7340)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1214::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8417::3.8418) (1.8467::1.8469)) (IOPATH TE_B Z () () (0.3949::0.3949) (3.9323::3.9323) (-0.0241::-0.0241) (1.9855::1.9855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8511::0.8511) (0.7882::0.7882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1328::1.1328) (0.7167::0.7179)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5706::5.5708) (2.5459::2.5461)) (IOPATH TE_B Z () () (0.3724::0.3724) (5.6310::5.6310) (-0.0117::-0.0117) (2.6616::2.6616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6594::0.6594) (0.5745::0.5745)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9058::0.9058) (0.8056::0.8056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5978::4.5979) (2.1526::2.1528)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.6717::4.6717) (-0.0139::-0.0139) (2.2841::2.2841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4968::0.4968) (0.5695::0.5695)) (IOPATH B X (0.4251::0.4251) (0.5506::0.5506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0836::1.0836) (0.8706::0.8706)) (IOPATH D Q (1.1639::1.1639) (0.7358::0.7358)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7516::3.7518) (1.8090::1.8092)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.8452::3.8452) (-0.0200::-0.0200) (1.9479::1.9480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1439::1.1439) (0.7320::0.7320)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7429::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0745::1.0745) (0.8649::0.8649)) (IOPATH D Q (1.1586::1.1586) (0.7307::0.7307)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9760::0.9760) (0.8895::0.8895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1276::1.1276) (0.7122::0.7155)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1481::1.1481) (0.9104::0.9104)) (IOPATH D Q (1.2254::1.2254) (0.7725::0.7725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5785::0.5786) (0.6554::0.6556)) (IOPATH B X (0.4320::0.4320) (0.5613::0.5613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6744::0.6744) (0.5836::0.5836)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2947::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1152::1.1152) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1013::1.1013) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1669::0.1669) (0.1780::0.1780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0885::4.0886) (1.9512::1.9514)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.1519::4.1519) (-0.0172::-0.0172) (2.0660::2.0660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1156::1.1156) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1050::0.1050)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3581::4.3581) (2.0623::2.0625)) (IOPATH TE_B Z () () (0.3871::0.3871) (4.4241::4.4241) (-0.0198::-0.0198) (2.1840::2.1840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1559::1.1559) (0.7356::0.7402)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7545::0.7545)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1271)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9223::3.9223) (1.8826::1.8828)) (IOPATH TE_B Z () () (0.4009::0.4009) (4.0104::4.0104) (-0.0274::-0.0274) (2.0233::2.0233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8580::4.8582) (2.2598::2.2600)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.9257::4.9257) (-0.0102::-0.0102) (2.3841::2.3777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6349::0.6349) (0.5601::0.5601)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2914::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0258::1.0258) (0.9107::0.9107)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7043::1.7091)) (SETUP (negedge D) (posedge CLK) (1.3160::1.3303)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1487::1.1487) (0.7296::0.7336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7511::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6273::0.6273) (0.5158::0.5158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.0996::1.0996) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6555::0.6555) (0.5723::0.5723)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7891::0.7891) (0.7180::0.7180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE Do0MUX\.SEL0BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4800::0.4800) (0.4458::0.4458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1243::1.1243) (0.7097::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1147)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.0065::1.0065) (0.8775::0.8775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0515::1.0515) (0.8498::0.8498)) (IOPATH D Q (1.2027::1.2027) (0.7685::0.7717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1318)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0397::1.0397) (0.8416::0.8416)) (IOPATH D Q (1.1179::1.1179) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2583::4.2585) (2.0260::2.0263)) (IOPATH TE_B Z () () (0.4703::0.4703) (4.3636::4.3636) (-0.0661::-0.0661) (2.2058::2.2058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5704::5.5705) (2.5466::2.5468)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.6418::5.6418) (-0.0178::-0.0178) (2.6728::2.6728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7109::0.7110) (0.6346::0.6346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8982::4.8982) (2.2777::2.2779)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.9694::4.9694) (-0.0218::-0.0218) (2.4096::2.4096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7671::3.7671) (1.8182::1.8184)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.8423::3.8423) (-0.0185::-0.0185) (1.9451::1.9451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8483::0.8484) (0.7835::0.7835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7353::4.7354) (2.2153::2.2155)) (IOPATH TE_B Z () () (0.4046::0.4046) (4.7885::4.7885) (-0.0294::-0.0294) (2.3439::2.3439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0094::4.0096) (1.9125::1.9128)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.0892::4.0892) (-0.0148::-0.0148) (2.0404::2.0404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8483::5.8484) (2.6727::2.6729)) (IOPATH TE_B Z () () (0.3801::0.3801) (5.9067::5.9067) (-0.0159::-0.0159) (2.7902::2.7902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4528::4.4529) (2.0948::2.0950)) (IOPATH TE_B Z () () (0.3750::0.3750) (4.5211::4.5211) (-0.0131::-0.0131) (2.2169::2.2169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0387::1.0387) (0.8408::0.8408)) (IOPATH D Q (1.1584::1.1584) (0.7386::0.7386)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4219::0.4219) (0.4967::0.4967)) (IOPATH B X (0.4805::0.4805) (0.6158::0.6158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6749::0.6749) (0.5752::0.5752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5578::4.5579) (2.1469::2.1471)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.6091::4.6091) (-0.0149::-0.0149) (2.2617::2.2617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4237::5.4238) (2.4951::2.4953)) (IOPATH TE_B Z () () (0.3940::0.3940) (5.5039::5.5039) (-0.0236::-0.0236) (2.6315::2.6315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0616::5.0617) (2.3417::2.3419)) (IOPATH TE_B Z () () (0.3679::0.3679) (5.1189::5.1189) (-0.0092::-0.0092) (2.4525::2.4525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.0990::1.0990) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2181::0.2181) (0.2462::0.2462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1233::6.1235) (2.7853::2.7855)) (IOPATH TE_B Z () () (0.3749::0.3749) (6.1834::6.1834) (-0.0130::-0.0130) (2.9032::2.9032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6765::0.6765) (0.5849::0.5849)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1412::1.1412) (0.7246::0.7279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7490)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1226)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4064::4.4066) (2.0780::2.0783)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.4916::4.4915) (-0.0178::-0.0178) (2.2118::2.2118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4018::4.4020) (2.0795::2.0797)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.4767::4.4767) (-0.0149::-0.0149) (2.2023::2.2023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0907::1.0907) (0.6843::0.6843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6464::0.6464) (0.5668::0.5668)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0443::1.0443) (0.8447::0.8447)) (IOPATH D Q (1.1298::1.1298) (0.7145::0.7145)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1458::1.1458) (0.7264::0.7317)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7463::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0241::1.0241) (0.9095::0.9095)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7234::1.7292)) (SETUP (negedge D) (posedge CLK) (1.3352::1.3527)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1163::1.1163) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1278::1.1278) (0.7170::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1129::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6325::0.6325) (0.5588::0.5588)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2982)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE Do0MUX\.SEL0BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5243::0.5243) (0.4822::0.4822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8285::0.8285)) (IOPATH D Q (1.1093::1.1093) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.2494::1.2494) (1.0794::1.0794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1443::1.1443) (0.7264::0.7288)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2658::4.2658) (2.0199::2.0201)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.3374::4.3374) (-0.0172::-0.0172) (2.1433::2.1433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0450::1.0450) (0.9241::0.9241)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7020::1.7087)) (SETUP (negedge D) (posedge CLK) (1.3121::1.3276)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0600::4.0601) (1.9350::1.9352)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.1478::4.1478) (-0.0208::-0.0208) (2.0712::2.0712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3067::5.3068) (2.4464::2.4466)) (IOPATH TE_B Z () () (0.3705::0.3705) (5.3571::5.3571) (-0.0106::-0.0106) (2.5540::2.5540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2002::4.2003) (1.9927::1.9930)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.2931::4.2931) (-0.0220::-0.0220) (2.1345::2.1345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0019::5.0020) (2.3180::2.3182)) (IOPATH TE_B Z () () (0.3851::0.3851) (5.0659::5.0659) (-0.0187::-0.0187) (2.4396::2.4396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5678::4.5679) (2.1409::2.1411)) (IOPATH TE_B Z () () (0.3984::0.3984) (4.6611::4.6611) (-0.0260::-0.0260) (2.2856::2.2856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.1252::1.1275) (0.7166::0.7215)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7386)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3670::0.3675) (0.3493::0.3541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3792::4.3793) (2.0639::2.0641)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.4449::4.4449) (-0.0137::-0.0137) (2.1810::2.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8803::3.8805) (1.8596::1.8598)) (IOPATH TE_B Z () () (0.3739::0.3739) (3.9588::3.9588) (-0.0125::-0.0125) (1.9845::1.9845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8247::0.8250) (0.7185::0.7258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8168::3.8170) (1.8351::1.8353)) (IOPATH TE_B Z () () (0.3766::0.3766) (3.8937::3.8937) (-0.0140::-0.0140) (1.9599::1.9599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1377::1.1383) (0.7257::0.7271)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1130::1.1130) (0.7014::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7283::0.7283)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1005::1.1005) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6688::0.6688) (0.5805::0.5805)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2912::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3937)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7229::0.7229) (0.6334::0.6334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1142::1.1142) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1062::1.1062) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0987::4.0988) (1.9513::1.9516)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.1697::4.1697) (-0.0144::-0.0144) (2.0714::2.0714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1341::1.1341) (0.7211::0.7211)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7412::0.7412)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2318::0.2318) (0.2619::0.2619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1060::1.1060) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2288::0.2288) (0.2564::0.2564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8321::0.8321)) (IOPATH D Q (1.1307::1.1307) (0.7135::0.7173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8427::3.8427) (1.8488::1.8490)) (IOPATH TE_B Z () () (0.3839::0.3839) (3.9171::3.9171) (-0.0180::-0.0180) (1.9742::1.9742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6575::0.6575) (0.5736::0.5736)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2979)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0284::1.0284) (0.9125::0.9125)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7228::1.7284)) (SETUP (negedge D) (posedge CLK) (1.3345::1.3503)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8361::0.8361)) (IOPATH D Q (1.1346::1.1346) (0.7160::0.7193)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2244::4.2245) (2.0080::2.0082)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.3110::4.3110) (-0.0231::-0.0231) (2.1463::2.1463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1175::5.1176) (2.3702::2.3704)) (IOPATH TE_B Z () () (0.3809::0.3809) (5.1732::5.1732) (-0.0163::-0.0163) (2.4828::2.4828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7242::0.7242) (0.6380::0.6380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE Do0MUX\.SEL0BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.6208::0.6208) (0.5616::0.5616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1056::1.1056) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1175::1.1175) (0.7089::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7298::0.7298)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8441::4.8443) (2.2542::2.2544)) (IOPATH TE_B Z () () (0.3751::0.3751) (4.9167::4.9167) (-0.0132::-0.0132) (2.3776::2.3776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8609::0.8609) (0.8197::0.8196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0176::1.0176) (0.9049::0.9049)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6898::1.6978)) (SETUP (negedge D) (posedge CLK) (1.3035::1.3185)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1093::1.1093) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1083::1.1083) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8358::0.8358)) (IOPATH D Q (1.1126::1.1126) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6732::4.6732) (2.1861::2.1863)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.7567::4.7567) (-0.0230::-0.0230) (2.3247::2.3247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8335::0.8335) (0.7763::0.7763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8323::4.8325) (2.2538::2.2541)) (IOPATH TE_B Z () () (0.4038::0.4038) (4.8824::4.8824) (-0.0290::-0.0290) (2.3810::2.3810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0070::4.0071) (1.9164::1.9166)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.0803::4.0803) (-0.0157::-0.0157) (2.0399::2.0399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5578::4.5579) (2.1342::2.1344)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.6280::4.6280) (-0.0224::-0.0224) (2.2648::2.2648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1163::1.1163) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8746::3.8747) (1.8557::1.8559)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.9566::3.9566) (-0.0153::-0.0153) (1.9844::1.9844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1190::1.1190) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7246::0.7246)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4352::5.4352) (2.5011::2.5013)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.4924::5.4924) (-0.0153::-0.0153) (2.6172::2.6172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1211::1.1211) (0.7100::0.7100)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8932::0.8936) (0.7746::0.7818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1075::1.1075) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2284::0.2284) (0.2464::0.2464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1056::1.1056) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4537::4.4538) (2.0941::2.0943)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.5318::4.5318) (-0.0189::-0.0189) (2.2295::2.2295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9646::3.9648) (1.8970::1.8972)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.0476::4.0476) (-0.0184::-0.0184) (2.0286::2.0286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6447::0.6447) (0.5658::0.5658)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2972)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2591::4.2592) (2.0215::2.0217)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.3280::4.3280) (-0.0158::-0.0158) (2.1419::2.1419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8898::4.8900) (2.2733::2.2735)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.9518::4.9518) (-0.0140::-0.0140) (2.3931::2.3931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7701::3.7702) (1.8173::1.8175)) (IOPATH TE_B Z () () (0.3792::0.3792) (3.8468::3.8468) (-0.0154::-0.0154) (1.9447::1.9447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5426::0.5429) (0.4891::0.4931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0167::1.0167) (0.9042::0.9042)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7861::1.7925)) (SETUP (negedge D) (posedge CLK) (1.3951::1.4149)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE Do0MUX\.SEL0BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.5131::0.5131) (0.4731::0.4731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.0996::1.0996) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5120::0.5120) (0.4649::0.4649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0423::1.0423) (0.9224::0.9224)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6529::1.6623)) (SETUP (negedge D) (posedge CLK) (1.2828::1.2954)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1016::1.1016) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4178::4.4180) (2.0873::2.0875)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.5133::4.5133) (-0.0244::-0.0244) (2.2268::2.2268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7839::4.7840) (2.2304::2.2306)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.8524::4.8524) (-0.0161::-0.0161) (2.3506::2.3506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0451::1.0451) (0.8453::0.8453)) (IOPATH D Q (1.1293::1.1293) (0.7129::0.7129)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2457::0.2457) (0.2860::0.2860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3888::4.3889) (2.0739::2.0741)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.4706::4.4706) (-0.0261::-0.0261) (2.2104::2.2104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9917::3.9918) (1.9109::1.9111)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.0591::4.0591) (-0.0135::-0.0135) (2.0296::2.0296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8124::3.8125) (1.8351::1.8353)) (IOPATH TE_B Z () () (0.3867::0.3867) (3.8999::3.8999) (-0.0196::-0.0196) (1.9704::1.9704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7076::3.7077) (1.7894::1.7896)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.7871::3.7871) (-0.0171::-0.0171) (1.9175::1.9175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7385::4.7387) (2.2111::2.2113)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.8256::4.8256) (-0.0186::-0.0186) (2.3487::2.3487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3099::6.3099) (2.8605::2.8607)) (IOPATH TE_B Z () () (0.3840::0.3840) (6.3689::6.3689) (-0.0181::-0.0181) (2.9841::2.9841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5676::0.5676) (0.5260::0.5276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1282::1.1282) (0.7131::0.7178)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7395::0.7395)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1044::1.1044) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6580::0.6580) (0.5736::0.5736)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2947::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7104::0.7104) (0.6255::0.6255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1013::1.1013) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1066::1.1066) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8227::0.8227)) (IOPATH D Q (1.0978::1.0978) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1365::1.1398) (0.7245::0.7313)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9712::0.9756) (0.7036::0.7171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8385::4.8386) (2.2511::2.2514)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.9056::4.9056) (-0.0145::-0.0145) (2.3693::2.3693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9879::4.9880) (2.3194::2.3196)) (IOPATH TE_B Z () () (0.4108::0.4108) (5.0590::5.0590) (-0.0329::-0.0329) (2.4609::2.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.0848::1.0848) (0.6807::0.6807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8347::0.8347)) (IOPATH D Q (1.1647::1.1680) (0.7474::0.7541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7538)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1302)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1410::1.1410) (0.7243::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0162::1.0162) (0.9039::0.9039)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7330::1.7388)) (SETUP (negedge D) (posedge CLK) (1.3431::1.3562)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8380::0.8380)) (IOPATH D Q (1.1173::1.1173) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5430::4.5431) (2.1316::2.1318)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.6176::4.6176) (-0.0172::-0.0172) (2.2657::2.2657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6735::4.6735) (2.1867::2.1869)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.7310::4.7310) (-0.0141::-0.0141) (2.3069::2.3069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1312::1.1364) (0.7210::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0952::1.0952) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1455::1.1455) (0.7245::0.7307)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8336::0.8336)) (IOPATH D Q (1.1694::1.1740) (0.7515::0.7597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7590)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1345)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8048::0.8048) (0.7384::0.7384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5510::0.5510) (0.5099::0.5099)) (IOPATH A Y (0.7007::0.7007) (0.2004::0.2004)) (IOPATH B Y (0.6534::0.6534) (0.2005::0.2005)) (IOPATH C Y (0.5592::0.5592) (0.1841::0.1841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7554::0.7554) (0.7474::0.7474)) (IOPATH D X (0.7509::0.7509) (0.7512::0.7513)) (IOPATH A_N X (0.9174::0.9174) (0.7823::0.7823)) (IOPATH B_N X (0.9465::0.9465) (0.8216::0.8216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.2295::1.2295) (0.9604::0.9604)) (IOPATH D Q (1.3163::1.3163) (0.8307::0.8307)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7565::0.7565) (0.7467::0.7467)) (IOPATH D X (0.7538::0.7538) (0.7533::0.7533)) (IOPATH A_N X (0.9203::0.9203) (0.7843::0.7843)) (IOPATH B_N X (0.9520::0.9520) (0.8258::0.8258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7806::4.7807) (2.2305::2.2307)) (IOPATH TE_B Z () () (0.3809::0.3809) (4.8595::4.8595) (-0.0164::-0.0164) (2.3607::2.3607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8328::0.8328)) (IOPATH D Q (1.1059::1.1059) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2126::0.2126) (0.2390::0.2390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6850::4.6851) (2.1919::2.1921)) (IOPATH TE_B Z () () (0.3890::0.3890) (4.7658::4.7658) (-0.0209::-0.0209) (2.3266::2.3266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7375::0.7375) (0.7276::0.7276)) (IOPATH C X (0.7598::0.7598) (0.7648::0.7648)) (IOPATH D X (0.7675::0.7675) (0.7944::0.7944)) (IOPATH A_N X (0.8918::0.8918) (0.7805::0.7805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2150::0.2150) (0.2434::0.2434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7563::0.7563) (0.7433::0.7433)) (IOPATH D X (0.7615::0.7615) (0.7588::0.7588)) (IOPATH A_N X (0.9391::0.9391) (0.8022::0.8022)) (IOPATH B_N X (0.9572::0.9572) (0.8289::0.8289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7022::4.7023) (2.1978::2.1980)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.7661::4.7661) (-0.0137::-0.0137) (2.3234::2.3234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7072::0.7072) (0.6031::0.6031)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2984::0.2990)) (SETUP (negedge GATE) (posedge CLK) (0.3964::0.3975)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7174::0.7174) (0.6149::0.6149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1316::1.1316) (0.7147::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7198::0.7198) (0.7163::0.7163)) (IOPATH C X (0.7304::0.7304) (0.7395::0.7395)) (IOPATH D X (0.7482::0.7482) (0.7799::0.7800)) (IOPATH A_N X (0.8809::0.8809) (0.7771::0.7771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8215::0.8215)) (IOPATH D Q (1.1184::1.1184) (0.7112::0.7112)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7237::0.7237) (0.7178::0.7178)) (IOPATH C X (0.7360::0.7360) (0.7435::0.7435)) (IOPATH D X (0.7538::0.7538) (0.7841::0.7841)) (IOPATH A_N X (0.8890::0.8890) (0.7834::0.7834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6775::0.6775) (0.6114::0.6114)) (IOPATH B X (0.7125::0.7125) (0.6996::0.6996)) (IOPATH C X (0.7228::0.7228) (0.7358::0.7358)) (IOPATH D X (0.7338::0.7338) (0.7631::0.7631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2487::0.2487) (0.2805::0.2805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3108::4.3109) (2.0415::2.0418)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.3918::4.3918) (-0.0138::-0.0138) (2.1706::2.1706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0953::4.0954) (1.9522::1.9524)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.1865::4.1865) (-0.0262::-0.0262) (2.0915::2.0915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3899::4.3900) (2.0750::2.0752)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.4552::4.4552) (-0.0183::-0.0183) (2.1965::2.1965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1271::1.1271) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0736::1.0736) (0.8644::0.8644)) (IOPATH D Q (1.1561::1.1561) (0.7312::0.7312)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1168::1.1168) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6078::4.6079) (2.1581::2.1583)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.6661::4.6661) (-0.0166::-0.0166) (2.2780::2.2780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6435::0.6435) (0.5759::0.5759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5597::4.5597) (2.1397::2.1399)) (IOPATH TE_B Z () () (0.3970::0.3970) (4.6403::4.6403) (-0.0253::-0.0253) (2.2770::2.2770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3009::4.3010) (2.0383::2.0385)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.3815::4.3815) (-0.0186::-0.0186) (2.1688::2.1688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1518::1.1518) (0.7302::0.7343)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1175)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0476::4.0476) (1.9194::1.9194)) (IOPATH TE_B Z () () (0.3125::0.3126) (4.1103::4.1104) (0.0214::0.0214) (2.0088::2.0089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6225::0.6225) (0.6994::0.6996)) (IOPATH B X (0.4227::0.4227) (0.5513::0.5513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7015::3.7017) (1.7871::1.7873)) (IOPATH TE_B Z () () (0.3895::0.3895) (3.7952::3.7952) (-0.0211::-0.0211) (1.9278::1.9278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3781::4.3782) (2.0702::2.0704)) (IOPATH TE_B Z () () (0.3706::0.3706) (4.4370::4.4370) (-0.0107::-0.0107) (2.1787::2.1787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1028::1.1028) (0.6925::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2662::4.2663) (2.0234::2.0236)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.3217::4.3217) (-0.0082::-0.0082) (2.1283::2.1283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5305::0.5305) (0.4934::0.4934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1526::1.1526) (0.7353::0.7353)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4296::1.4296) (1.0777::1.0777)) (IOPATH D Q (1.5184::1.5184) (0.9480::0.9480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8333::0.8333)) (IOPATH D Q (1.1818::1.1818) (0.7539::0.7575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7646::0.7646)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1333)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0438::1.0438) (0.9234::0.9234)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6720::1.6809)) (SETUP (negedge D) (posedge CLK) (1.2940::1.3065)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8342::0.8342)) (IOPATH D Q (1.1338::1.1338) (0.7185::0.7185)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4859::5.4861) (2.5245::2.5249)) (IOPATH TE_B Z () () (0.4058::0.4058) (5.5177::5.5177) (-0.0301::-0.0301) (2.6413::2.6413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1603::1.1603) (0.7394::0.7420)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7560::0.7560)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1273)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6347::3.6349) (1.7600::1.7602)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.7240::3.7240) (-0.0183::-0.0183) (1.8941::1.8941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0354::1.0354) (0.8386::0.8386)) (IOPATH D Q (1.1196::1.1196) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2646::5.2647) (2.4316::2.4318)) (IOPATH TE_B Z () () (0.3999::0.3999) (5.3420::5.3420) (-0.0269::-0.0269) (2.5722::2.5722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9950::4.9952) (2.3117::2.3119)) (IOPATH TE_B Z () () (0.3773::0.3773) (5.0620::5.0620) (-0.0144::-0.0144) (2.4301::2.4301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9060::3.9061) (1.8713::1.8715)) (IOPATH TE_B Z () () (0.3771::0.3771) (3.9861::3.9861) (-0.0143::-0.0143) (1.9975::1.9975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7600::3.7601) (1.8121::1.8123)) (IOPATH TE_B Z () () (0.3755::0.3755) (3.8358::3.8358) (-0.0134::-0.0134) (1.9350::1.9350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1506::1.1537) (0.7359::0.7423)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7452)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1236)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5810::0.5810) (0.5361::0.5361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7524::0.7524) (0.6386::0.6386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.1341::5.1341) (2.3731::2.3731)) (IOPATH TE_B Z () () (0.3000::0.3000) (5.1797::5.1797) (0.0284::0.0284) (2.4429::2.4429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9835::3.9836) (1.9059::1.9061)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.0710::4.0710) (-0.0186::-0.0186) (2.0404::2.0404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1539::4.1540) (1.9784::1.9786)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.2381::4.2381) (-0.0188::-0.0188) (2.1132::2.1132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4782::5.4784) (2.5163::2.5165)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.5506::5.5506) (-0.0172::-0.0172) (2.6439::2.6439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9947::5.9949) (2.7289::2.7291)) (IOPATH TE_B Z () () (0.3860::0.3860) (6.0645::6.0645) (-0.0192::-0.0192) (2.8563::2.8563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8340::5.8340) (2.6633::2.6635)) (IOPATH TE_B Z () () (0.3908::0.3908) (5.8988::5.8988) (-0.0218::-0.0218) (2.7929::2.7929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1525::1.1525) (0.7358::0.7358)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1196::0.1196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.0940::1.0940) (0.6858::0.6858)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5652::4.5652) (2.1391::2.1393)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.6251::4.6251) (-0.0121::-0.0121) (2.2582::2.2582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1661::0.1661) (0.1735::0.1735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8066::4.8068) (2.2385::2.2387)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.8867::4.8867) (-0.0218::-0.0218) (2.3687::2.3687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5939::0.5939) (0.6690::0.6690)) (IOPATH B X (0.4081::0.4081) (0.5346::0.5346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1395::1.1395) (0.7253::0.7253)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8323::0.8323)) (IOPATH D Q (1.1087::1.1087) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1046::1.1046) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2848::5.2849) (2.4343::2.4345)) (IOPATH TE_B Z () () (0.3709::0.3709) (5.3394::5.3394) (-0.0108::-0.0108) (2.5440::2.5440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0548::1.0548) (0.9304::0.9304)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6471::1.6553)) (SETUP (negedge D) (posedge CLK) (1.2804::1.2936)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6581::5.6581) (2.5916::2.5918)) (IOPATH TE_B Z () () (0.3972::0.3972) (5.7269::5.7269) (-0.0254::-0.0254) (2.7267::2.7267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1152::1.1152) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8005::4.8007) (2.2386::2.2388)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.8806::4.8806) (-0.0214::-0.0214) (2.3726::2.3726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0327::1.0327) (0.8366::0.8366)) (IOPATH D Q (1.1188::1.1188) (0.7079::0.7079)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3537::4.3537) (2.0609::2.0610)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.4140::4.4140) (-0.0162::-0.0162) (2.1751::2.1751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2275::0.2275) (0.2561::0.2561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4494::4.4495) (2.0933::2.0935)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.5362::4.5362) (-0.0231::-0.0231) (2.2386::2.2386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6847::4.6847) (2.1911::2.1912)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.7520::4.7520) (-0.0161::-0.0161) (2.3151::2.3151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6933::0.6933) (0.5949::0.5949)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2927)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6212::0.6212) (0.6909::0.6909)) (IOPATH B X (0.4433::0.4433) (0.5668::0.5668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0390::1.0390) (0.8411::0.8411)) (IOPATH D Q (1.1494::1.1531) (0.7327::0.7409)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.0953::1.0953) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2005::4.2007) (1.9935::1.9937)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.2805::4.2805) (-0.0150::-0.0150) (2.1211::2.1211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1128::1.1128) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3702::4.3703) (2.0677::2.0679)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.4527::4.4527) (-0.0184::-0.0184) (2.2010::2.2010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1031::1.1031) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8229::0.8229)) (IOPATH D Q (1.0962::1.0962) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0465::1.0465) (0.8463::0.8463)) (IOPATH D Q (1.1461::1.1461) (0.7288::0.7288)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0066::4.0068) (1.9162::1.9165)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.0985::4.0985) (-0.0189::-0.0189) (2.0550::2.0550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6814::0.6814) (0.6040::0.6040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9980::4.9981) (2.3211::2.3213)) (IOPATH TE_B Z () () (0.3729::0.3729) (5.0559::5.0559) (-0.0119::-0.0119) (2.4332::2.4332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5319::4.5319) (2.1275::2.1277)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.5802::4.5802) (-0.0108::-0.0108) (2.2382::2.2382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1033::1.1033) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5463::4.5464) (2.1326::2.1328)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.6102::4.6102) (-0.0134::-0.0134) (2.2555::2.2555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9925::3.9926) (1.9076::1.9079)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.0640::4.0640) (-0.0132::-0.0132) (2.0285::2.0285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1036::4.1037) (1.9536::1.9537)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.1757::4.1757) (-0.0205::-0.0205) (2.0792::2.0792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8395::3.8396) (1.8463::1.8465)) (IOPATH TE_B Z () () (0.3779::0.3779) (3.9178::3.9178) (-0.0147::-0.0147) (1.9724::1.9724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7726::0.7726) (0.7030::0.7030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0531::1.0531) (0.9293::0.9293)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7354::1.7405)) (SETUP (negedge D) (posedge CLK) (1.3450::1.3580)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.0919::1.0919) (0.6846::0.6846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8346::0.8346)) (IOPATH D Q (1.1069::1.1069) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1765::1.1765) (0.7504::0.7543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7648::0.7648)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1338)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.6983::3.6983) (1.7736::1.7736)) (IOPATH TE_B Z () () (0.3033::0.3033) (3.7616::3.7617) (0.0265::0.0265) (1.8658::1.8658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1923::0.1923) (0.1905::0.1905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0833::1.0833) (0.8704::0.8704)) (IOPATH D Q (1.1687::1.1687) (0.7391::0.7391)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8380::0.8380)) (IOPATH D Q (1.1739::1.1739) (0.7464::0.7536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7547::0.7547)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1277)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6299::0.6299) (0.5570::0.5570)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3025::0.3055)) (SETUP (negedge GATE) (posedge CLK) (0.3997::0.4000)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8565::3.8565) (1.8554::1.8556)) (IOPATH TE_B Z () () (0.3811::0.3811) (3.9301::3.9301) (-0.0165::-0.0165) (1.9801::1.9801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2289::0.2289) (0.2571::0.2571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7731::0.7731) (0.6827::0.6827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0684::5.0685) (2.3506::2.3508)) (IOPATH TE_B Z () () (0.3835::0.3835) (5.1460::5.1460) (-0.0178::-0.0178) (2.4832::2.4832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2404::5.2406) (2.4105::2.4107)) (IOPATH TE_B Z () () (0.3699::0.3699) (5.2951::5.2951) (-0.0103::-0.0103) (2.5183::2.5183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.7612::1.7612) (1.2721::1.2721)) (IOPATH D Q (1.8453::1.8453) (1.1394::1.1394)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7653::4.7653) (2.2206::2.2208)) (IOPATH TE_B Z () () (0.3950::0.3950) (4.8420::4.8420) (-0.0242::-0.0242) (2.3532::2.3532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1230::1.1230) (0.7140::0.7140)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7326::0.7326)) (SETUP (negedge D) (negedge GATE) (0.1127::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4870::4.4871) (2.1075::2.1077)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.5677::4.5677) (-0.0202::-0.0202) (2.2461::2.2461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9136::3.9138) (1.8751::1.8753)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.0042::4.0042) (-0.0189::-0.0189) (2.0125::2.0125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6643::0.6643) (0.7364::0.7365)) (IOPATH B X (0.4342::0.4342) (0.5608::0.5608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.0993::1.0993) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9399::3.9400) (1.8867::1.8869)) (IOPATH TE_B Z () () (0.4011::0.4011) (4.0413::4.0413) (-0.0275::-0.0275) (2.0363::2.0363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7853::3.7855) (1.8215::1.8218)) (IOPATH TE_B Z () () (0.3795::0.3795) (3.8695::3.8695) (-0.0156::-0.0156) (1.9511::1.9511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1956::0.1956) (0.2217::0.2217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6083::0.6083) (0.6847::0.6848)) (IOPATH B X (0.4253::0.4253) (0.5537::0.5537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4265::4.4266) (2.0802::2.0804)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.5097::4.5097) (-0.0197::-0.0197) (2.2182::2.2182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2770::4.2771) (2.0240::2.0242)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.3496::4.3496) (-0.0157::-0.0157) (2.1489::2.1489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0884::1.0884) (0.8735::0.8735)) (IOPATH D Q (1.1680::1.1680) (0.7370::0.7370)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1156::6.1157) (2.7841::2.7843)) (IOPATH TE_B Z () () (0.3953::0.3953) (6.1918::6.1918) (-0.0243::-0.0243) (2.9208::2.9208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5999::0.5999) (0.6744::0.6744)) (IOPATH B X (0.4436::0.4436) (0.5735::0.5735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0361::1.0361) (0.8391::0.8391)) (IOPATH D Q (1.1276::1.1276) (0.7100::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1346::1.1346) (0.7218::0.7218)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6548::4.6549) (2.1732::2.1734)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.7218::4.7218) (-0.0129::-0.0129) (2.2954::2.2954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0367::1.0367) (0.8394::0.8394)) (IOPATH D Q (1.1140::1.1140) (0.7011::0.7011)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0737::1.0737) (0.8644::0.8644)) (IOPATH D Q (1.1561::1.1561) (0.7305::0.7305)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8547::4.8548) (2.2612::2.2614)) (IOPATH TE_B Z () () (0.3859::0.3859) (4.9348::4.9348) (-0.0191::-0.0191) (2.3952::2.3952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6145::0.6145) (0.5627::0.5627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0917::1.0917) (0.6862::0.6862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0416::1.0416) (0.9220::0.9220)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6119::1.6216)) (SETUP (negedge D) (posedge CLK) (1.2589::1.2711)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8744::0.8747) (0.7622::0.7660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1171::1.1171) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5317::0.5319) (0.4766::0.4789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4559::5.4561) (2.5527::2.5532)) (IOPATH TE_B Z () () (0.6028::0.6028) (5.5363::5.5363) (-0.1651::-0.1651) (2.7911::2.7911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6768::0.6768) (0.5849::0.5849)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2985::0.3004)) (SETUP (negedge GATE) (posedge CLK) (0.3970::0.3977)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8215::0.8215)) (IOPATH D Q (1.1060::1.1060) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1783::4.1784) (1.9863::1.9865)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.2520::4.2520) (-0.0143::-0.0143) (2.1096::2.1096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7115::0.7115) (0.6056::0.6056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2962::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1241::1.1241) (0.7124::0.7124)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7852::3.7853) (1.8224::1.8227)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.8706::3.8706) (-0.0197::-0.0197) (1.9553::1.9553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5274::4.5276) (2.1240::2.1242)) (IOPATH TE_B Z () () (0.3903::0.3903) (4.6176::4.6176) (-0.0216::-0.0216) (2.2646::2.2646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1065::1.1065) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2238::0.2238) (0.2524::0.2524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1197::1.1197) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1291::1.1326) (0.7201::0.7274)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8541::0.8542) (0.8066::0.8066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8298::0.8298)) (IOPATH D Q (1.1468::1.1468) (0.7267::0.7325)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2810::4.2811) (2.0307::2.0309)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.3662::4.3662) (-0.0197::-0.0197) (2.1675::2.1675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0097::1.0097) (0.8206::0.8206)) (IOPATH D Q (1.0969::1.0969) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5375::0.5375) (0.6135::0.6136)) (IOPATH B X (0.4398::0.4398) (0.5700::0.5700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6079::0.6079) (0.6852::0.6854)) (IOPATH B X (0.4384::0.4384) (0.5688::0.5688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1011::1.1011) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0994::4.0994) (1.9566::1.9568)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.1611::4.1611) (-0.0145::-0.0145) (2.0743::2.0743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8520::4.8522) (2.2568::2.2571)) (IOPATH TE_B Z () () (0.3668::0.3668) (4.9094::4.9094) (-0.0085::-0.0085) (2.3700::2.3700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1472::1.1493) (0.7353::0.7393)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7503)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1267)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6076::4.6077) (2.1565::2.1567)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.6921::4.6921) (-0.0269::-0.0269) (2.2945::2.2945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8341::0.8341) (0.7505::0.7505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0676::1.0676) (0.8607::0.8607)) (IOPATH D Q (1.1598::1.1598) (0.7367::0.7367)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0450::1.0450) (0.8452::0.8452)) (IOPATH D Q (1.1188::1.1188) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0266::4.0267) (1.9225::1.9227)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.1048::4.1048) (-0.0196::-0.0197) (2.0506::2.0506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7814::3.7815) (1.8209::1.8211)) (IOPATH TE_B Z () () (0.3828::0.3828) (3.8613::3.8613) (-0.0174::-0.0174) (1.9491::1.9491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1057::1.1057) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8698::3.8699) (1.8585::1.8588)) (IOPATH TE_B Z () () (0.4023::0.4023) (3.9711::3.9711) (-0.0282::-0.0282) (2.0087::2.0087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4307::5.4309) (2.4986::2.4988)) (IOPATH TE_B Z () () (0.3687::0.3687) (5.4882::5.4882) (-0.0096::-0.0096) (2.6105::2.6105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7377::3.7377) (1.8030::1.8032)) (IOPATH TE_B Z () () (0.3752::0.3752) (3.8106::3.8106) (-0.0132::-0.0132) (1.9257::1.9257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2509::5.2510) (2.4192::2.4194)) (IOPATH TE_B Z () () (0.3744::0.3744) (5.3148::5.3148) (-0.0128::-0.0128) (2.5365::2.5365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2794::0.2794) (0.3317::0.3317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6380::0.6380) (0.5621::0.5621)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2988::0.3006)) (SETUP (negedge GATE) (posedge CLK) (0.3971::0.3979)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1137::1.1137) (0.7012::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1527::1.1573) (0.7378::0.7467)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7497)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5853::0.5853) (0.5428::0.5428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1487::1.1487) (0.9108::0.9108)) (IOPATH D Q (1.2362::1.2362) (0.7826::0.7826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2201::0.2201) (0.2487::0.2487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1594::1.1611) (0.7437::0.7468)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6629::0.6629) (0.5541::0.5541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0351::1.0351) (0.8383::0.8383)) (IOPATH D Q (1.1183::1.1183) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2940::6.2941) (2.8645::2.8649)) (IOPATH TE_B Z () () (0.4763::0.4763) (6.3792::6.3792) (-0.0706::-0.0706) (3.0498::3.0498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8725::0.8725) (0.8093::0.8093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4325::4.4327) (2.0956::2.0959)) (IOPATH TE_B Z () () (0.4389::0.4389) (4.5080::4.5080) (-0.0484::-0.0484) (2.2460::2.2460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3792::4.3792) (2.0579::2.0579)) (IOPATH TE_B Z () () (0.3019::0.3019) (4.4385::4.4385) (0.0273::0.0273) (2.1454::2.1454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1007::1.1007) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1697::1.1697) (0.7457::0.7492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7271::3.7272) (1.8003::1.8005)) (IOPATH TE_B Z () () (0.4000::0.4000) (3.8262::3.8262) (-0.0269::-0.0269) (1.9478::1.9478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8993::3.8994) (1.8718::1.8720)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.9837::3.9837) (-0.0197::-0.0197) (2.0057::2.0057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0425::1.0425) (0.8435::0.8435)) (IOPATH D Q (1.1534::1.1534) (0.7300::0.7345)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8388::0.8391) (0.7332::0.7352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1135::1.1135) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4721::4.4722) (2.1004::2.1006)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.5470::4.5470) (-0.0162::-0.0162) (2.2326::2.2326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6002::4.6002) (2.1529::2.1531)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.6648::4.6648) (-0.0165::-0.0165) (2.2770::2.2770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4666::4.4667) (2.1008::2.1010)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.5335::4.5335) (-0.0137::-0.0137) (2.2261::2.2261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0787::4.0788) (1.9432::1.9434)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.1508::4.1508) (-0.0172::-0.0172) (2.0641::2.0641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.0951::1.0951) (0.6884::0.6884)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7505::5.7505) (2.6267::2.6269)) (IOPATH TE_B Z () () (0.3881::0.3881) (5.8154::5.8154) (-0.0203::-0.0203) (2.7537::2.7537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6282::0.6282) (0.5100::0.5100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8479::0.8480) (0.7967::0.7967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6068::0.6068) (0.6832::0.6832)) (IOPATH B X (0.4236::0.4236) (0.5527::0.5527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1182::1.1182) (0.7052::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0452::4.0454) (1.9316::1.9318)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.1209::4.1209) (-0.0166::-0.0166) (2.0564::2.0564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9147::3.9148) (1.8760::1.8762)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.9816::3.9816) (-0.0128::-0.0128) (1.9929::1.9929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.0937::1.0937) (0.6871::0.6871)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8310::4.8312) (2.2452::2.2454)) (IOPATH TE_B Z () () (0.3856::0.3856) (4.9115::4.9115) (-0.0190::-0.0190) (2.3758::2.3758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5826::4.5827) (2.1478::2.1480)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.6524::4.6524) (-0.0173::-0.0173) (2.2765::2.2765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1058::1.1058) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7516::0.7516) (0.6294::0.6294)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2969)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1277::1.1277) (0.7159::0.7159)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7325::0.7325)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0983::1.0983) (0.6895::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1456::1.1456) (0.9089::0.9089)) (IOPATH D Q (1.2266::1.2266) (0.7735::0.7735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.0966::1.0966) (0.6887::0.6887)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8194::3.8194) (1.8242::1.8242)) (IOPATH TE_B Z () () (0.3196::0.3196) (3.8986::3.8986) (0.0175::0.0175) (1.9319::1.9319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7201::0.7201) (0.6107::0.6107)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2821::5.2822) (2.4433::2.4437)) (IOPATH TE_B Z () () (0.3989::0.3989) (5.3182::5.3182) (-0.0263::-0.0263) (2.5613::2.5613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1663::1.1702) (0.7495::0.7567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7605)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1353)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0968::1.0968) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7247::0.7247) (0.6325::0.6325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1257::1.1257) (0.7134::0.7134)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1126::0.1126)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6977::0.6977) (0.6159::0.6159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1640::0.1640) (0.1755::0.1755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8329::0.8329)) (IOPATH D Q (1.1513::1.1513) (0.7305::0.7346)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6006::4.6007) (2.1534::2.1536)) (IOPATH TE_B Z () () (0.3955::0.3955) (4.6883::4.6883) (-0.0244::-0.0244) (2.2953::2.2952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2441::0.2441) (0.2749::0.2749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7588::3.7589) (1.8128::1.8130)) (IOPATH TE_B Z () () (0.3885::0.3885) (3.8412::3.8412) (-0.0206::-0.0206) (1.9437::1.9437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0771::1.0771) (0.8665::0.8665)) (IOPATH D Q (1.1642::1.1642) (0.7358::0.7358)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6769::0.6769) (0.7494::0.7496)) (IOPATH B X (0.4662::0.4662) (0.5952::0.5952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1726::0.1726) (0.1677::0.1677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1136::1.1136) (0.8891::0.8891)) (IOPATH D Q (1.1996::1.1996) (0.7573::0.7573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1224::1.1224) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1326::1.1326) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9247::3.9247) (1.8835::1.8837)) (IOPATH TE_B Z () () (0.4082::0.4082) (4.0221::4.0221) (-0.0314::-0.0314) (2.0353::2.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0469::1.0469) (0.8465::0.8465)) (IOPATH D Q (1.1310::1.1310) (0.7152::0.7152)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5313::0.5313) (0.6059::0.6059)) (IOPATH B X (0.4676::0.4676) (0.6013::0.6013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8280::0.8280)) (IOPATH D Q (1.1132::1.1132) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6543::0.6543) (0.5717::0.5717)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8674::4.8676) (2.2666::2.2668)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.9274::4.9274) (-0.0138::-0.0138) (2.3867::2.3867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8133::4.8135) (2.2387::2.2389)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.8866::4.8866) (-0.0137::-0.0137) (2.3630::2.3630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8463::0.8463) (0.7957::0.7957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1019::1.1019) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0605::1.0605) (0.8561::0.8561)) (IOPATH D Q (1.1451::1.1451) (0.7249::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6818::0.6818) (0.6093::0.6093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8449::3.8449) (1.8506::1.8508)) (IOPATH TE_B Z () () (0.3889::0.3889) (3.9125::3.9125) (-0.0208::-0.0208) (1.9745::1.9745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4697::5.4699) (2.5142::2.5144)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.5220::5.5220) (-0.0085::-0.0085) (2.6207::2.6207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6663::0.6663) (0.5789::0.5789)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0997::4.0999) (1.9532::1.9535)) (IOPATH TE_B Z () () (0.3722::0.3722) (4.1710::4.1710) (-0.0116::-0.0116) (2.0719::2.0719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8224::0.8224)) (IOPATH D Q (1.1173::1.1173) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8166::3.8168) (1.8354::1.8356)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.9133::3.9133) (-0.0223::-0.0223) (1.9782::1.9782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0120::4.0120) (1.9197::1.9199)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.0803::4.0803) (-0.0140::-0.0140) (2.0394::2.0394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0367::1.0367) (0.8395::0.8395)) (IOPATH D Q (1.1207::1.1207) (0.7072::0.7072)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1089::1.1089) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6574::0.6574) (0.5859::0.5859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1194::1.1194) (0.7098::0.7098)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1234::1.1234) (0.7089::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8643::5.8644) (2.6851::2.6855)) (IOPATH TE_B Z () () (0.3993::0.3993) (5.8993::5.8993) (-0.0265::-0.0265) (2.8054::2.8054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1134::1.1134) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8595::0.8595) (0.7975::0.7975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2355::0.2355) (0.2628::0.2628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0138::4.0139) (1.9168::1.9170)) (IOPATH TE_B Z () () (0.3787::0.3787) (4.0905::4.0905) (-0.0151::-0.0151) (2.0424::2.0424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6018::4.6020) (2.1662::2.1666)) (IOPATH TE_B Z () () (0.4698::0.4698) (4.6897::4.6897) (-0.0658::-0.0658) (2.3385::2.3385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7986::3.7987) (1.8283::1.8285)) (IOPATH TE_B Z () () (0.3909::0.3909) (3.8880::3.8880) (-0.0219::-0.0219) (1.9663::1.9663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1299::6.1299) (2.7859::2.7861)) (IOPATH TE_B Z () () (0.3868::0.3868) (6.1872::6.1872) (-0.0196::-0.0196) (2.9073::2.9073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1701::0.1701) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1324::1.1324) (0.7158::0.7184)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2928::4.2929) (2.0345::2.0347)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.3681::4.3681) (-0.0147::-0.0147) (2.1612::2.1612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6488::0.6488) (0.5682::0.5682)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2973::0.2986)) (SETUP (negedge GATE) (posedge CLK) (0.3957::0.3971)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4124::4.4125) (2.0841::2.0843)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.4782::4.4782) (-0.0150::-0.0150) (2.2035::2.2035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1014::4.1015) (1.9537::1.9539)) (IOPATH TE_B Z () () (0.3962::0.3962) (4.1812::4.1812) (-0.0248::-0.0248) (2.0836::2.0836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4488::0.4488) (0.5239::0.5240)) (IOPATH B X (0.4211::0.4211) (0.5498::0.5498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9062::0.9063) (0.8429::0.8429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1296::1.1296) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7958::4.7960) (2.2333::2.2335)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.8797::4.8797) (-0.0226::-0.0226) (2.3690::2.3690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3562::4.3563) (2.0600::2.0602)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.4302::4.4302) (-0.0132::-0.0132) (2.1836::2.1836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7171::4.7173) (2.2026::2.2028)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.7825::4.7825) (-0.0145::-0.0145) (2.3265::2.3265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0917::1.0917) (0.6848::0.6848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1201::1.1201) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1220::1.1220) (0.7126::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1758::4.1759) (1.9832::1.9834)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.2480::4.2480) (-0.0128::-0.0128) (2.1048::2.1048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1042::1.1042) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2167::4.2168) (1.9990::1.9993)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.2926::4.2926) (-0.0166::-0.0166) (2.1258::2.1258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6606::0.6606) (0.5753::0.5753)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1131::1.1131) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0459::1.0459) (0.8458::0.8458)) (IOPATH D Q (1.1265::1.1265) (0.7095::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2525::0.2525) (0.2880::0.2880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0473::1.0473) (0.8468::0.8468)) (IOPATH D Q (1.1571::1.1571) (0.7361::0.7361)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4037::5.4038) (2.4977::2.4981)) (IOPATH TE_B Z () () (0.4098::0.4098) (5.4224::5.4224) (-0.0323::-0.0323) (2.6119::2.6119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.0970::1.0970) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8413::3.8413) (1.8484::1.8486)) (IOPATH TE_B Z () () (0.3920::0.3920) (3.9177::3.9177) (-0.0225::-0.0225) (1.9784::1.9784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5671::4.5673) (2.1399::2.1401)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.6459::4.6459) (-0.0174::-0.0174) (2.2759::2.2759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3889::4.3890) (2.0748::2.0750)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.4484::4.4484) (-0.0115::-0.0115) (2.1866::2.1866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0392::1.0392) (0.8412::0.8412)) (IOPATH D Q (1.1755::1.1755) (0.7566::0.7566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8146::3.8147) (1.8346::1.8349)) (IOPATH TE_B Z () () (0.3892::0.3892) (3.9047::3.9047) (-0.0210::-0.0210) (1.9715::1.9715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6137::0.6139) (0.5473::0.5511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3111::4.3113) (2.0396::2.0398)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.4059::4.4059) (-0.0243::-0.0243) (2.1846::2.1846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4842::5.4843) (2.5156::2.5158)) (IOPATH TE_B Z () () (0.3931::0.3931) (5.5678::5.5679) (-0.0231::-0.0231) (2.6530::2.6530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2162::0.2162) (0.2444::0.2444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1037::1.1037) (0.8830::0.8830)) (IOPATH D Q (1.1892::1.1892) (0.7519::0.7519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8632::3.8634) (1.8511::1.8513)) (IOPATH TE_B Z () () (0.3889::0.3889) (3.9563::3.9563) (-0.0208::-0.0208) (1.9907::1.9907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5199::0.5199) (0.4855::0.4855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1049::1.1049) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.0956::1.0956) (0.6879::0.6879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4230::5.4230) (2.4896::2.4898)) (IOPATH TE_B Z () () (0.3873::0.3873) (5.4918::5.4918) (-0.0199::-0.0199) (2.6168::2.6168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1464::1.1464) (0.7271::0.7330)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7471::0.7471)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0356::1.0356) (0.8387::0.8387)) (IOPATH D Q (1.1148::1.1148) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5745::0.5745) (0.5199::0.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0396::1.0396) (0.8415::0.8415)) (IOPATH D Q (1.1242::1.1242) (0.7095::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1274::5.1274) (2.3756::2.3758)) (IOPATH TE_B Z () () (0.3831::0.3831) (5.1785::5.1785) (-0.0176::-0.0176) (2.4882::2.4882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7362::0.7362) (0.6203::0.6203)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.0945::1.0945) (0.6868::0.6868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6794::4.6795) (2.1852::2.1855)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.7607::4.7607) (-0.0180::-0.0180) (2.3160::2.3160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7972::0.7977) (0.6944::0.7016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1122::1.1122) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7263::0.7263)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0563::1.0563) (0.8532::0.8532)) (IOPATH D Q (1.1690::1.1717) (0.7470::0.7526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7386)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1186)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6542::0.6542) (0.5715::0.5715)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0716::5.0717) (2.3556::2.3558)) (IOPATH TE_B Z () () (0.3822::0.3822) (5.1082::5.1082) (-0.0171::-0.0171) (2.4644::2.4644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5756::0.5756) (0.5275::0.5275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6815::3.6816) (1.7743::1.7745)) (IOPATH TE_B Z () () (0.3820::0.3820) (3.7669::3.7669) (-0.0169::-0.0169) (1.9050::1.9050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0902::1.0902) (0.6851::0.6851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9005::3.9005) (1.8715::1.8717)) (IOPATH TE_B Z () () (0.3763::0.3763) (3.9653::3.9653) (-0.0138::-0.0138) (1.9896::1.9896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1531::5.1533) (2.3833::2.3835)) (IOPATH TE_B Z () () (0.3696::0.3696) (5.2082::5.2082) (-0.0101::-0.0101) (2.4898::2.4898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1004::1.1004) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1844::0.1844) (0.2090::0.2090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1318::1.1318) (0.7205::0.7205)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1160::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1023::1.1023) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6774::0.6777) (0.6006::0.6044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7657::0.7657) (0.6825::0.6825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6224::0.6224) (0.5608::0.5608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8069::0.8069) (0.7499::0.7499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0880::1.0880) (0.8733::0.8733)) (IOPATH D Q (1.1664::1.1664) (0.7352::0.7352)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0506::1.0506) (0.8491::0.8491)) (IOPATH D Q (1.1768::1.1768) (0.7565::0.7565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1254::1.1254) (0.7105::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0041::4.0042) (1.9146::1.9148)) (IOPATH TE_B Z () () (0.3712::0.3712) (4.0740::4.0740) (-0.0110::-0.0110) (2.0334::2.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8743::3.8745) (1.8568::1.8570)) (IOPATH TE_B Z () () (0.3855::0.3855) (3.9652::3.9652) (-0.0189::-0.0189) (1.9938::1.9938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6738::0.6738) (0.5830::0.5830)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2977::0.2992)) (SETUP (negedge GATE) (posedge CLK) (0.3964::0.3974)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7514::0.7514) (0.6856::0.6856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8198::0.8198) (0.7606::0.7606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0550::1.0550) (0.8522::0.8522)) (IOPATH D Q (1.1354::1.1354) (0.7177::0.7177)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1429::1.1429) (0.7304::0.7304)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7424::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1197::0.1197)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4484::4.4486) (2.0914::2.0916)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.5306::4.5306) (-0.0168::-0.0168) (2.2285::2.2285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0488::1.0488) (0.8479::0.8479)) (IOPATH D Q (1.1387::1.1387) (0.7210::0.7210)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7214::0.7214)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2515::4.2516) (2.0167::2.0170)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.3352::4.3352) (-0.0180::-0.0180) (2.1491::2.1491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1110::1.1110) (0.8875::0.8875)) (IOPATH D Q (1.1952::1.1952) (0.7533::0.7533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2757::6.2758) (2.8468::2.8470)) (IOPATH TE_B Z () () (0.3773::0.3773) (6.3304::6.3304) (-0.0144::-0.0144) (2.9636::2.9636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1246::1.1246) (0.7111::0.7124)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1088::1.1088) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1077::0.1077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1568::1.1568) (0.9939::0.9939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1252::4.1253) (1.9623::1.9625)) (IOPATH TE_B Z () () (0.4055::0.4055) (4.2163::4.2163) (-0.0299::-0.0299) (2.1053::2.1053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7663::3.7663) (1.8145::1.8147)) (IOPATH TE_B Z () () (0.3874::0.3874) (3.8485::3.8485) (-0.0199::-0.0199) (1.9462::1.9462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6229::0.6229) (0.5087::0.5087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0971::1.0971) (0.8789::0.8789)) (IOPATH D Q (1.1744::1.1744) (0.7410::0.7410)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6334::0.6334) (0.5594::0.5594)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2474::4.2475) (2.0159::2.0161)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.3320::4.3320) (-0.0219::-0.0219) (2.1503::2.1503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0242::4.0243) (1.9242::1.9244)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.0932::4.0932) (-0.0123::-0.0123) (2.0427::2.0427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1725::4.1726) (1.9814::1.9817)) (IOPATH TE_B Z () () (0.3647::0.3647) (4.2225::4.2225) (-0.0074::-0.0074) (2.0802::2.0802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4309::4.4310) (2.0932::2.0934)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.4946::4.4946) (-0.0208::-0.0208) (2.2156::2.2156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1381::1.1381) (0.7205::0.7244)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7411::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1174)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2603::0.2603) (0.3012::0.3012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1013::1.1013) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0964::0.0964)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7998::5.7999) (2.6525::2.6527)) (IOPATH TE_B Z () () (0.3889::0.3889) (5.8794::5.8794) (-0.0208::-0.0208) (2.7910::2.7910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6791::0.6791) (0.5596::0.5596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6486::0.6486) (0.5305::0.5305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0401::1.0401) (0.8418::0.8418)) (IOPATH D Q (1.1804::1.1804) (0.7517::0.7586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7554::0.7554)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1285)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0484::1.0484) (0.8476::0.8476)) (IOPATH D Q (1.1315::1.1315) (0.7134::0.7134)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1046::1.1046) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8241::0.8241)) (IOPATH D Q (1.1480::1.1480) (0.7297::0.7321)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7506::0.7506)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7019::3.7020) (1.7865::1.7867)) (IOPATH TE_B Z () () (0.3888::0.3888) (3.7950::3.7950) (-0.0207::-0.0207) (1.9258::1.9258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7372::4.7374) (2.2099::2.2101)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.8298::4.8298) (-0.0211::-0.0211) (2.3530::2.3530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2974::5.2975) (2.4380::2.4382)) (IOPATH TE_B Z () () (0.3882::0.3882) (5.3671::5.3671) (-0.0204::-0.0204) (2.5645::2.5645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7435::0.7435) (0.6453::0.6454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8519::0.8521) (0.7385::0.7426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8813::3.8815) (1.8615::1.8618)) (IOPATH TE_B Z () () (0.3811::0.3811) (3.9673::3.9673) (-0.0165::-0.0165) (1.9937::1.9937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1674::0.1674) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1018::1.1018) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7209::5.7211) (2.6169::2.6171)) (IOPATH TE_B Z () () (0.3899::0.3899) (5.7935::5.7935) (-0.0213::-0.0213) (2.7456::2.7456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5763::0.5763) (0.5314::0.5314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0558::5.0559) (2.3407::2.3409)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.1170::5.1170) (-0.0108::-0.0108) (2.4545::2.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8354::4.8356) (2.2490::2.2493)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.8967::4.8967) (-0.0099::-0.0099) (2.3658::2.3658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0992::1.0992) (0.8802::0.8802)) (IOPATH D Q (1.1803::1.1803) (0.7441::0.7441)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1121::1.1121) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0325::1.0325) (0.8365::0.8365)) (IOPATH D Q (1.1172::1.1172) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.0969::1.0969) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1600::1.1600) (0.7367::0.7428)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7500::0.7500)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1242)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0008::5.0009) (2.3270::2.3272)) (IOPATH TE_B Z () () (0.4011::0.4011) (5.0542::5.0542) (-0.0275::-0.0275) (2.4559::2.4559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7530::3.7531) (1.8112::1.8114)) (IOPATH TE_B Z () () (0.3919::0.3919) (3.8422::3.8422) (-0.0225::-0.0225) (1.9488::1.9487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8396::3.8397) (1.8477::1.8479)) (IOPATH TE_B Z () () (0.3864::0.3864) (3.9237::3.9237) (-0.0194::-0.0194) (1.9811::1.9811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3054::5.3055) (2.4431::2.4433)) (IOPATH TE_B Z () () (0.3750::0.3750) (5.3626::5.3626) (-0.0131::-0.0131) (2.5564::2.5564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2033::0.2033) (0.2303::0.2303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1287::1.1287) (0.7148::0.7148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2396::0.2396) (0.2710::0.2710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8330::0.8330)) (IOPATH D Q (1.1113::1.1113) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0325::1.0325) (0.8365::0.8365)) (IOPATH D Q (1.1180::1.1180) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1655::0.1655) (0.1740::0.1740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0500::1.0500) (0.8488::0.8488)) (IOPATH D Q (1.1575::1.1575) (0.7376::0.7376)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7332::0.7332)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1506::1.1506) (0.7297::0.7351)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7446::0.7446)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1073::1.1073) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7067::4.7068) (2.2010::2.2012)) (IOPATH TE_B Z () () (0.3912::0.3912) (4.7830::4.7830) (-0.0221::-0.0221) (2.3341::2.3341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0387::1.0387) (0.8408::0.8408)) (IOPATH D Q (1.1210::1.1210) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1322::1.1350) (0.7214::0.7270)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7390)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4159::0.4159) (0.4188::0.4188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6813::0.6813) (0.5877::0.5877)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2968::0.2975)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5447::4.5449) (2.1324::2.1326)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.6210::4.6210) (-0.0136::-0.0136) (2.2643::2.2643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5503::4.5504) (2.1329::2.1331)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.6126::4.6126) (-0.0116::-0.0116) (2.2541::2.2541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1347::1.1371) (0.7236::0.7287)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1209)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0145::4.0146) (1.9199::1.9201)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.0800::4.0800) (-0.0173::-0.0173) (2.0386::2.0386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0609::1.0609) (0.8564::0.8564)) (IOPATH D Q (1.1613::1.1613) (0.7349::0.7379)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.0927::1.0927) (0.6869::0.6869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8203::0.8203) (0.7619::0.7619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3748::4.3750) (2.0679::2.0681)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.4378::4.4378) (-0.0106::-0.0106) (2.1793::2.1793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6993::3.6994) (1.7869::1.7871)) (IOPATH TE_B Z () () (0.3816::0.3816) (3.7871::3.7871) (-0.0167::-0.0167) (1.9198::1.9198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0035::4.0037) (1.9112::1.9115)) (IOPATH TE_B Z () () (0.3886::0.3886) (4.0920::4.0920) (-0.0206::-0.0206) (2.0463::2.0463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9761::3.9762) (1.9051::1.9053)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.0502::4.0502) (-0.0187::-0.0187) (2.0318::2.0318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4567::4.4569) (2.0971::2.0974)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.5391::4.5391) (-0.0200::-0.0200) (2.2376::2.2376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3200::4.3201) (2.0456::2.0458)) (IOPATH TE_B Z () () (0.3689::0.3689) (4.3695::4.3695) (-0.0097::-0.0097) (2.1478::2.1478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8292::3.8293) (1.8424::1.8426)) (IOPATH TE_B Z () () (0.3793::0.3793) (3.9061::3.9061) (-0.0155::-0.0155) (1.9667::1.9667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8371::0.8371)) (IOPATH D Q (1.1259::1.1259) (0.7135::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1059::0.1059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6122::4.6122) (2.1568::2.1570)) (IOPATH TE_B Z () () (0.4008::0.4008) (4.7022::4.7022) (-0.0274::-0.0274) (2.3038::2.3038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8345::0.8345)) (IOPATH D Q (1.1494::1.1494) (0.7323::0.7323)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2841::5.2842) (2.4339::2.4341)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.3508::5.3508) (-0.0149::-0.0149) (2.5558::2.5558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8589::0.8591) (0.7963::0.7963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1122::1.1122) (0.7008::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1159::1.1159) (0.7031::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1004::1.1004) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0637::1.0637) (0.8583::0.8583)) (IOPATH D Q (1.1664::1.1664) (0.7382::0.7415)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1011::1.1011) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8252::0.8252)) (IOPATH D Q (1.1197::1.1197) (0.7117::0.7117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7304::0.7304)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1229::1.1229) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7249::0.7249)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7446::0.7446) (0.6253::0.6253)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2964::0.2993)) (SETUP (negedge GATE) (posedge CLK) (0.3962::0.3966)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7077::5.7078) (2.6130::2.6133)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.7689::5.7689) (-0.0149::-0.0149) (2.7327::2.7327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1574::0.1574) (0.1661::0.1661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1503::4.1504) (1.9767::1.9769)) (IOPATH TE_B Z () () (0.3822::0.3822) (4.2325::4.2325) (-0.0171::-0.0171) (2.1075::2.1075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8663::4.8665) (2.2656::2.2658)) (IOPATH TE_B Z () () (0.3919::0.3919) (4.9560::4.9560) (-0.0224::-0.0224) (2.4075::2.4075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8058::3.8060) (1.8292::1.8294)) (IOPATH TE_B Z () () (0.3987::0.3987) (3.9070::3.9070) (-0.0262::-0.0262) (1.9769::1.9769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1151::1.1151) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8561::0.8561) (0.7957::0.7957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8143::5.8144) (2.6495::2.6497)) (IOPATH TE_B Z () () (0.3849::0.3849) (5.8848::5.8848) (-0.0185::-0.0185) (2.7786::2.7786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.0950::1.0950) (0.6875::0.6875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6803::0.6803) (0.5871::0.5871)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2975)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8115::4.8116) (2.2405::2.2407)) (IOPATH TE_B Z () () (0.3730::0.3730) (4.8703::4.8703) (-0.0120::-0.0120) (2.3578::2.3578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1312::1.1312) (0.7225::0.7225)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1187::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1174::1.1174) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8282::0.8282)) (IOPATH D Q (1.1067::1.1067) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6021::0.6021) (0.6779::0.6779)) (IOPATH B X (0.4279::0.4279) (0.5568::0.5568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8322::0.8322)) (IOPATH D Q (1.1183::1.1183) (0.7076::0.7076)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1053)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.1073::1.1073) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9919::3.9920) (1.9062::1.9064)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.0573::4.0573) (-0.0116::-0.0117) (2.0211::2.0211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7643::4.7645) (2.2219::2.2221)) (IOPATH TE_B Z () () (0.3671::0.3671) (4.8185::4.8185) (-0.0087::-0.0087) (2.3330::2.3330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2201::0.2201) (0.2486::0.2486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8334::4.8335) (2.2504::2.2506)) (IOPATH TE_B Z () () (0.3706::0.3706) (4.8879::4.8879) (-0.0107::-0.0107) (2.3646::2.3646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8337::0.8337)) (IOPATH D Q (1.1145::1.1145) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6904::5.6905) (2.6118::2.6121)) (IOPATH TE_B Z () () (0.4355::0.4355) (5.7712::5.7712) (-0.0465::-0.0465) (2.7724::2.7724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8762::3.8762) (1.8627::1.8629)) (IOPATH TE_B Z () () (0.3855::0.3855) (3.9554::3.9554) (-0.0189::-0.0189) (1.9933::1.9933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8226::0.8226)) (IOPATH D Q (1.1081::1.1081) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7251::0.7251)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2111::4.2111) (2.0019::2.0021)) (IOPATH TE_B Z () () (0.4010::0.4010) (4.2986::4.2986) (-0.0275::-0.0275) (2.1451::2.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1240::1.1240) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7309::0.7309)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6507::0.6507) (0.5696::0.5696)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8360::0.8360)) (IOPATH D Q (1.1197::1.1197) (0.7081::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1585::0.1585) (0.1683::0.1683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5769::0.5777) (0.5117::0.5190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8387::5.8389) (2.6661::2.6663)) (IOPATH TE_B Z () () (0.3733::0.3733) (5.9024::5.9024) (-0.0122::-0.0122) (2.7859::2.7859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8371::0.8371)) (IOPATH D Q (1.1177::1.1177) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1240::1.1240) (0.7098::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1143)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6547::0.6547) (0.5717::0.5717)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3726::4.3727) (2.0674::2.0676)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.4551::4.4551) (-0.0214::-0.0214) (2.2031::2.2031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3094::4.3095) (2.0378::2.0380)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.3932::4.3932) (-0.0175::-0.0175) (2.1710::2.1710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1387::1.1387) (0.7214::0.7233)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7385::0.7385)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1151)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6372::0.6372) (0.5617::0.5617)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2978::0.3003)) (SETUP (negedge GATE) (posedge CLK) (0.3968::0.3975)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5192::4.5193) (2.1188::2.1190)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.5841::4.5841) (-0.0156::-0.0156) (2.2412::2.2412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5588::0.5588) (0.6347::0.6348)) (IOPATH B X (0.4422::0.4422) (0.5729::0.5729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5505::4.5506) (2.1355::2.1357)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.6245::4.6245) (-0.0183::-0.0183) (2.2705::2.2705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1058::1.1058) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9946::3.9947) (1.9112::1.9114)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.0765::4.0765) (-0.0173::-0.0173) (2.0421::2.0421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0825::1.0825) (0.8699::0.8699)) (IOPATH D Q (1.2131::1.2182) (0.7798::0.7898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7524)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7107::0.7107) (0.6070::0.6069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5947::0.5947) (0.5501::0.5501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0934::4.0936) (1.9479::1.9482)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.1672::4.1672) (-0.0168::-0.0168) (2.0705::2.0705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2468::0.2468) (0.2753::0.2753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8377::3.8378) (1.8437::1.8440)) (IOPATH TE_B Z () () (0.3776::0.3776) (3.9150::3.9150) (-0.0145::-0.0145) (1.9690::1.9690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2233::0.2233) (0.2517::0.2517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8124::3.8125) (1.8356::1.8358)) (IOPATH TE_B Z () () (0.3910::0.3910) (3.9066::3.9066) (-0.0219::-0.0219) (1.9773::1.9773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6220::0.6220) (0.6966::0.6966)) (IOPATH B X (0.4577::0.4577) (0.5884::0.5884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0999::1.0999) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2105::5.2106) (2.4071::2.4073)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.2668::5.2668) (-0.0170::-0.0170) (2.5235::2.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3132::4.3133) (2.0446::2.0448)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.3927::4.3927) (-0.0235::-0.0235) (2.1802::2.1802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2729::4.2730) (2.0262::2.0264)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.3383::4.3383) (-0.0176::-0.0176) (2.1451::2.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0086::5.0087) (2.3226::2.3228)) (IOPATH TE_B Z () () (0.3939::0.3939) (5.0891::5.0891) (-0.0235::-0.0235) (2.4607::2.4607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4376::4.4378) (2.0962::2.0966)) (IOPATH TE_B Z () () (0.4044::0.4044) (4.4688::4.4688) (-0.0293::-0.0293) (2.2099::2.2099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2604::4.2605) (2.0157::2.0159)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.3394::4.3394) (-0.0205::-0.0205) (2.1449::2.1449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1122::1.1122) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6464::0.6464) (0.5668::0.5668)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2914::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3927::0.3937)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1286::1.1286) (0.7180::0.7180)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0654::4.0656) (1.9413::1.9415)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.1450::4.1450) (-0.0154::-0.0154) (2.0694::2.0694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8299::0.8299)) (IOPATH D Q (1.1091::1.1091) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6789::0.6789) (0.5739::0.5739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0965::1.0965) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.0877::1.0877) (0.6826::0.6826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7089::0.7089)) (SETUP (negedge D) (negedge GATE) (0.0948::0.0948)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0984::1.0984) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6438::0.6441) (0.5717::0.5737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6344::0.6344) (0.5494::0.5494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1187::1.1187) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7951::3.7952) (1.8290::1.8292)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.8776::3.8776) (-0.0184::-0.0184) (1.9600::1.9600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1340::1.1391) (0.7229::0.7334)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6392::4.6394) (2.1752::2.1755)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.6881::4.6881) (-0.0192::-0.0192) (2.2924::2.2924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1011::1.1011) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1050::1.1050) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6733::0.6733) (0.5979::0.5979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0046::5.0048) (2.3193::2.3195)) (IOPATH TE_B Z () () (0.3759::0.3759) (5.0680::5.0680) (-0.0136::-0.0136) (2.4363::2.4363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2783::4.2784) (2.0272::2.0274)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.3583::4.3583) (-0.0203::-0.0203) (2.1587::2.1587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1240::1.1240) (0.7104::0.7131)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1144)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1570::1.1602) (0.7428::0.7486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7581)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1329)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9821::3.9823) (1.9047::1.9049)) (IOPATH TE_B Z () () (0.3699::0.3699) (4.0559::4.0559) (-0.0103::-0.0103) (2.0247::2.0247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6737::0.6737) (0.5709::0.5709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6481::0.6481) (0.5681::0.5681)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2994::0.3022)) (SETUP (negedge GATE) (posedge CLK) (0.3979::0.3984)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4872::5.4873) (2.5225::2.5227)) (IOPATH TE_B Z () () (0.3983::0.3983) (5.5634::5.5634) (-0.0260::-0.0260) (2.6571::2.6571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8510::4.8511) (2.2588::2.2590)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.9246::4.9246) (-0.0159::-0.0159) (2.3846::2.3846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0474::1.0474) (0.8469::0.8469)) (IOPATH D Q (1.1344::1.1344) (0.7175::0.7175)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1677::5.1679) (2.3856::2.3858)) (IOPATH TE_B Z () () (0.3622::0.3622) (5.2174::5.2174) (-0.0060::-0.0060) (2.4887::2.4887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1056::1.1056) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8340::0.8340)) (IOPATH D Q (1.1390::1.1390) (0.7198::0.7236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0112::4.0112) (1.9042::1.9042)) (IOPATH TE_B Z () () (0.3102::0.3102) (4.0841::4.0842) (0.0227::0.0227) (2.0067::2.0067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5593::4.5594) (2.1351::2.1353)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.6238::4.6238) (-0.0160::-0.0160) (2.2564::2.2564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6213::0.6213) (0.5112::0.5112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1014::1.1014) (0.8816::0.8816)) (IOPATH D Q (1.1743::1.1743) (0.7399::0.7399)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6296::0.6296) (0.7057::0.7057)) (IOPATH B X (0.4106::0.4106) (0.5382::0.5382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8306::0.8306)) (IOPATH D Q (1.1081::1.1081) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2462::5.2464) (2.4275::2.4278)) (IOPATH TE_B Z () () (0.4049::0.4049) (5.2894::5.2894) (-0.0296::-0.0296) (2.5531::2.5531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.0986::1.0986) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8207::0.8207)) (IOPATH D Q (1.1291::1.1291) (0.7142::0.7180)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9953::3.9953) (1.9134::1.9136)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.0569::4.0569) (-0.0172::-0.0172) (2.0324::2.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0480::1.0480) (0.8474::0.8474)) (IOPATH D Q (1.1352::1.1352) (0.7151::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6611::0.6611) (0.5755::0.5755)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1394::1.1394) (0.7258::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7455::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1202::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1512::0.1512) (0.1577::0.1577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7006::4.7007) (2.1974::2.1977)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.7437::4.7437) (-0.0196::-0.0196) (2.3114::2.3114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6422::0.6422) (0.5643::0.5643)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2947::0.2975)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1034::1.1034) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7868::4.7869) (2.2281::2.2284)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.8695::4.8695) (-0.0177::-0.0177) (2.3612::2.3612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7250::3.7251) (1.7992::1.7994)) (IOPATH TE_B Z () () (0.3898::0.3898) (3.8136::3.8136) (-0.0213::-0.0213) (1.9349::1.9349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0365::1.0365) (0.8393::0.8393)) (IOPATH D Q (1.1189::1.1189) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5401::0.5401) (0.4855::0.4855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.1444::5.1444) (2.3774::2.3774)) (IOPATH TE_B Z () () (0.2995::0.2995) (5.2024::5.2024) (0.0286::0.0286) (2.4640::2.4640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4030::0.4032) (0.3747::0.3789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1518::1.1518) (0.7334::0.7362)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8282::0.8282)) (IOPATH D Q (1.1042::1.1042) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1431::1.1466) (0.7307::0.7379)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7454)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6143::1.6143) (1.1863::1.1863)) (IOPATH D Q (1.6999::1.6999) (1.0547::1.0547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0461::1.0461) (0.8460::0.8460)) (IOPATH D Q (1.1662::1.1662) (0.7411::0.7435)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1175)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0191::4.0192) (1.9161::1.9163)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.1006::4.1006) (-0.0180::-0.0180) (2.0456::2.0456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7122::0.7125) (0.6279::0.6299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7825::3.7826) (1.8229::1.8231)) (IOPATH TE_B Z () () (0.3881::0.3881) (3.8691::3.8691) (-0.0204::-0.0204) (1.9575::1.9575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7385::0.7441) (0.5284::0.5387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8746::3.8747) (1.8615::1.8617)) (IOPATH TE_B Z () () (0.3933::0.3933) (3.9644::3.9644) (-0.0232::-0.0232) (2.0019::2.0019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4535::0.4535) (0.5272::0.5272)) (IOPATH B X (0.4539::0.4539) (0.5839::0.5839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1529::1.1529) (0.7375::0.7375)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7371::3.7372) (1.8006::1.8008)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.8204::3.8204) (-0.0223::-0.0223) (1.9351::1.9351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2609::5.2610) (2.4255::2.4257)) (IOPATH TE_B Z () () (0.3652::0.3652) (5.3050::5.3050) (-0.0077::-0.0077) (2.5263::2.5263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0414::4.0415) (1.9314::1.9316)) (IOPATH TE_B Z () () (0.3937::0.3937) (4.0978::4.0978) (-0.0234::-0.0234) (2.0533::2.0533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4330::4.4332) (2.0845::2.0847)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.4981::4.4981) (-0.0138::-0.0138) (2.2058::2.2058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5368::4.5369) (2.1336::2.1338)) (IOPATH TE_B Z () () (0.3913::0.3913) (4.5997::4.5997) (-0.0221::-0.0221) (2.2574::2.2574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8624::3.8626) (1.8554::1.8556)) (IOPATH TE_B Z () () (0.3964::0.3964) (3.9563::3.9563) (-0.0249::-0.0249) (1.9977::1.9977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2596::5.2597) (2.4329::2.4331)) (IOPATH TE_B Z () () (0.3933::0.3933) (5.3172::5.3172) (-0.0232::-0.0232) (2.5603::2.5603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6285::0.6285) (0.7047::0.7048)) (IOPATH B X (0.4363::0.4363) (0.5664::0.5664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1348::1.1348) (0.7225::0.7225)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7120::5.7121) (2.6163::2.6165)) (IOPATH TE_B Z () () (0.3827::0.3827) (5.7754::5.7754) (-0.0174::-0.0174) (2.7393::2.7393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7815::4.7817) (2.2275::2.2277)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.8526::4.8526) (-0.0171::-0.0171) (2.3508::2.3508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6051::0.6051) (0.6787::0.6787)) (IOPATH B X (0.4326::0.4326) (0.5589::0.5589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8626::0.8626) (0.7903::0.7903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8324::0.8324)) (IOPATH D Q (1.1093::1.1093) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0431::1.0431) (0.8439::0.8439)) (IOPATH D Q (1.1476::1.1476) (0.7282::0.7282)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4672::0.4684) (0.3319::0.3490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6413::0.6413) (0.5640::0.5640)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1520::0.1520) (0.1575::0.1575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1112::1.1112) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1090::1.1090) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6537::0.6537) (0.5712::0.5712)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2940::0.2969)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5019::4.5020) (2.1147::2.1149)) (IOPATH TE_B Z () () (0.3842::0.3843) (4.5815::4.5815) (-0.0182::-0.0182) (2.2533::2.2533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5918::4.5919) (2.1520::2.1522)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.6676::4.6676) (-0.0148::-0.0148) (2.2864::2.2864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7272::5.7273) (2.6204::2.6206)) (IOPATH TE_B Z () () (0.3869::0.3869) (5.7928::5.7928) (-0.0197::-0.0197) (2.7439::2.7439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1590::1.1590) (0.7360::0.7416)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7485::0.7485)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9144::3.9145) (1.8785::1.8787)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.9858::3.9858) (-0.0128::-0.0128) (1.9981::1.9981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0774::5.0774) (2.3521::2.3523)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.1406::5.1406) (-0.0168::-0.0168) (2.4728::2.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5740::0.5740) (0.5273::0.5273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5865::4.5866) (2.1514::2.1516)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.6736::4.6736) (-0.0261::-0.0261) (2.2919::2.2919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1433::1.1448) (0.7285::0.7316)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7362)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5912::0.5912) (0.6663::0.6664)) (IOPATH B X (0.4440::0.4440) (0.5736::0.5736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8640::4.8641) (2.2627::2.2629)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.9185::4.9185) (-0.0098::-0.0098) (2.3765::2.3765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.0964::1.0964) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1052::1.1052) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4757::0.4757) (0.5479::0.5479)) (IOPATH B X (0.4719::0.4719) (0.6021::0.6021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7477::4.7479) (2.2146::2.2148)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.8245::4.8245) (-0.0153::-0.0153) (2.3412::2.3412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8262::3.8263) (1.8408::1.8410)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.9131::3.9131) (-0.0208::-0.0208) (1.9753::1.9753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1041::4.1043) (1.9559::1.9561)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.1731::4.1731) (-0.0121::-0.0121) (2.0719::2.0719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0937::1.0937) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6439::0.6439) (0.5654::0.5654)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2345::0.2345) (0.2660::0.2660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3598::4.3598) (2.0498::2.0498)) (IOPATH TE_B Z () () (0.3018::0.3018) (4.4187::4.4187) (0.0273::0.0273) (2.1368::2.1368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1134::1.1134) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.0926::1.0926) (0.6868::0.6868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0963::1.0963) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8254::0.8254)) (IOPATH D Q (1.1011::1.1011) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5812::0.5812) (0.5334::0.5334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5250::0.5250) (0.6001::0.6001)) (IOPATH B X (0.5160::0.5160) (0.6550::0.6550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5704::0.5704) (0.5127::0.5127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5585::4.5586) (2.1348::2.1350)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.6409::4.6409) (-0.0169::-0.0169) (2.2731::2.2731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7972::4.7973) (2.2370::2.2371)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.8701::4.8701) (-0.0222::-0.0222) (2.3691::2.3691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8339::0.8339)) (IOPATH D Q (1.1273::1.1273) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7272::0.7272)) (SETUP (negedge D) (negedge GATE) (0.1090::0.1090)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0889::1.0889) (0.6826::0.6826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1255::1.1255) (0.7156::0.7156)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2397::0.2397) (0.2680::0.2680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0431::1.0431) (0.8439::0.8439)) (IOPATH D Q (1.1203::1.1203) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7034::0.7034) (0.6197::0.6197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9074::3.9076) (1.8701::1.8703)) (IOPATH TE_B Z () () (0.3827::0.3827) (3.9913::3.9913) (-0.0173::-0.0173) (2.0005::2.0005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0488::1.0488) (0.8479::0.8479)) (IOPATH D Q (1.1337::1.1337) (0.7152::0.7152)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6276::0.6276) (0.7029::0.7029)) (IOPATH B X (0.4356::0.4356) (0.5641::0.5641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0375::1.0375) (0.8400::0.8400)) (IOPATH D Q (1.1156::1.1156) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0911::1.0911) (0.8752::0.8752)) (IOPATH D Q (1.1733::1.1733) (0.7419::0.7419)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6572::0.6572) (0.5901::0.5901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0977::1.0977) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8313::3.8313) (1.8430::1.8432)) (IOPATH TE_B Z () () (0.3882::0.3882) (3.9168::3.9168) (-0.0204::-0.0204) (1.9787::1.9787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1174::1.1174) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4771::5.4772) (2.5181::2.5183)) (IOPATH TE_B Z () () (0.3848::0.3848) (5.5406::5.5406) (-0.0185::-0.0185) (2.6399::2.6399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1042::4.1043) (1.9550::1.9552)) (IOPATH TE_B Z () () (0.3664::0.3664) (4.1551::4.1551) (-0.0084::-0.0084) (2.0552::2.0552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8202::3.8203) (1.8384::1.8386)) (IOPATH TE_B Z () () (0.3776::0.3776) (3.8999::3.8999) (-0.0145::-0.0145) (1.9647::1.9647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1211::1.1211) (0.7063::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7215::0.7215)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0147::4.0147) (1.9204::1.9206)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.0839::4.0839) (-0.0154::-0.0154) (2.0428::2.0428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3668::5.3669) (2.4645::2.4647)) (IOPATH TE_B Z () () (0.3736::0.3736) (5.4282::5.4282) (-0.0123::-0.0123) (2.5833::2.5833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.0954::1.0954) (0.6882::0.6882)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9160::3.9161) (1.8784::1.8786)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.0109::4.0109) (-0.0196::-0.0196) (2.0224::2.0224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6563::0.6563) (0.5726::0.5726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2995::0.3017)) (SETUP (negedge GATE) (posedge CLK) (0.3976::0.3982)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1300::1.1300) (0.7156::0.7156)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0455::1.0455) (0.8456::0.8456)) (IOPATH D Q (1.1286::1.1286) (0.7129::0.7129)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3145::5.3147) (2.4478::2.4480)) (IOPATH TE_B Z () () (0.3808::0.3808) (5.3857::5.3857) (-0.0163::-0.0163) (2.5714::2.5714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4877::0.4877) (0.5631::0.5632)) (IOPATH B X (0.4164::0.4164) (0.5449::0.5449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8871::4.8872) (2.2739::2.2741)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.9562::4.9562) (-0.0182::-0.0182) (2.4000::2.4000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4330::5.4332) (2.5000::2.5002)) (IOPATH TE_B Z () () (0.3886::0.3886) (5.5048::5.5048) (-0.0206::-0.0206) (2.6277::2.6277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.0995::1.0995) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6818::0.6818) (0.5877::0.5877)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1180::1.1180) (0.8918::0.8918)) (IOPATH D Q (1.2047::1.2047) (0.7626::0.7626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.0992::1.0992) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1204::1.1204) (0.7094::0.7094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0343::1.0343) (0.8378::0.8378)) (IOPATH D Q (1.1191::1.1191) (0.7066::0.7066)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7137::4.7139) (2.2031::2.2033)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.7995::4.7995) (-0.0199::-0.0199) (2.3400::2.3400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8063::3.8064) (1.8337::1.8339)) (IOPATH TE_B Z () () (0.3953::0.3953) (3.8955::3.8955) (-0.0243::-0.0243) (1.9742::1.9742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2934::4.2934) (2.0312::2.0314)) (IOPATH TE_B Z () () (0.3925::0.3925) (4.3756::4.3756) (-0.0228::-0.0228) (2.1677::2.1677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8236::0.8236)) (IOPATH D Q (1.1319::1.1354) (0.7220::0.7292)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1121::1.1121) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6919::0.6922) (0.6063::0.6104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4286::0.4286) (0.5033::0.5033)) (IOPATH B X (0.4598::0.4598) (0.5922::0.5922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3562::4.3564) (2.0617::2.0619)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.4369::4.4369) (-0.0174::-0.0174) (2.1910::2.1910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1007::1.1007) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7177::4.7178) (2.2037::2.2039)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.7957::4.7957) (-0.0227::-0.0227) (2.3336::2.3336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2145::4.2146) (1.9970::1.9972)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.2879::4.2879) (-0.0161::-0.0161) (2.1207::2.1207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1262::1.1298) (0.7175::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0983::1.0983) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1052::1.1052) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7114::0.7114)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7770::4.7771) (2.2294::2.2296)) (IOPATH TE_B Z () () (0.4176::0.4176) (4.8777::4.8777) (-0.0366::-0.0366) (2.3875::2.3875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8423::4.8425) (2.2551::2.2553)) (IOPATH TE_B Z () () (0.3691::0.3691) (4.9094::4.9094) (-0.0098::-0.0098) (2.3793::2.3793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6808::4.6810) (2.1851::2.1853)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.7461::4.7461) (-0.0157::-0.0157) (2.3063::2.3063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7320::0.7320) (0.6483::0.6483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5945::0.5945) (0.6708::0.6708)) (IOPATH B X (0.4458::0.4458) (0.5770::0.5770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0462::4.0463) (1.9321::1.9323)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.1231::4.1231) (-0.0162::-0.0162) (2.0587::2.0587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8179::0.8180) (0.7492::0.7492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6499::0.6499) (0.5692::0.5692)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8574::4.8575) (2.2599::2.2601)) (IOPATH TE_B Z () () (0.3993::0.3993) (4.9246::4.9246) (-0.0265::-0.0265) (2.3893::2.3893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8028::4.8028) (2.2395::2.2397)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.8820::4.8820) (-0.0209::-0.0209) (2.3739::2.3739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6286::3.6286) (1.7581::1.7583)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.7000::3.7000) (-0.0173::-0.0173) (1.8809::1.8809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6747::0.6747) (0.5835::0.5835)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2952::0.2980)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7739::0.7739) (0.6990::0.6990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8208::0.8208)) (IOPATH D Q (1.1023::1.1023) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7228::0.7228)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6763::4.6764) (2.1874::2.1876)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.7550::4.7550) (-0.0176::-0.0176) (2.3182::2.3182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1176::1.1176) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8304::0.8304)) (IOPATH D Q (1.1050::1.1050) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7046::0.7046) (0.6216::0.6216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1410::1.1449) (0.7296::0.7374)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7492)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1267)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8690::3.8692) (1.8580::1.8582)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.9519::3.9519) (-0.0167::-0.0167) (1.9875::1.9875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5408::1.5408) (1.1432::1.1432)) (IOPATH D Q (1.6271::1.6271) (1.0138::1.0138)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1152::1.1152) (0.7043::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0406::1.0406) (0.8422::0.8422)) (IOPATH D Q (1.1241::1.1241) (0.7099::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1533::1.1533) (0.7351::0.7371)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7554::0.7554)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1289::1.1289) (0.7130::0.7174)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2666::6.2667) (2.8359::2.8361)) (IOPATH TE_B Z () () (0.3760::0.3760) (6.3184::6.3184) (-0.0136::-0.0136) (2.9515::2.9515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6983::0.6983) (0.6095::0.6095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1269::1.1269) (0.8973::0.8973)) (IOPATH D Q (1.2067::1.2067) (0.7602::0.7602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0985::0.0985)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8044::0.8047) (0.7049::0.7087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0972::1.0972) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4918::0.4918) (0.5669::0.5669)) (IOPATH B X (0.4567::0.4567) (0.5892::0.5892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1631::1.1686) (0.7471::0.7570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7596)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1356)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4669::0.4669) (0.5402::0.5402)) (IOPATH B X (0.4698::0.4698) (0.6015::0.6015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1251::1.1251) (0.7101::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6821::3.6822) (1.7751::1.7753)) (IOPATH TE_B Z () () (0.3761::0.3761) (3.7620::3.7620) (-0.0137::-0.0137) (1.9001::1.9001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9086::3.9086) (1.8773::1.8774)) (IOPATH TE_B Z () () (0.3910::0.3910) (3.9803::3.9803) (-0.0220::-0.0220) (2.0055::2.0055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1663::5.1664) (2.3912::2.3914)) (IOPATH TE_B Z () () (0.3707::0.3707) (5.2146::5.2146) (-0.0107::-0.0107) (2.4964::2.4964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2232::0.2232) (0.2510::0.2510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1885::4.1887) (1.9887::1.9889)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.2619::4.2619) (-0.0127::-0.0127) (2.1091::2.1091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8220::4.8221) (2.2457::2.2459)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.8925::4.8925) (-0.0169::-0.0169) (2.3689::2.3689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8239::5.8240) (2.6658::2.6660)) (IOPATH TE_B Z () () (0.4241::0.4241) (5.9138::5.9138) (-0.0402::-0.0402) (2.8265::2.8265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5073::4.5074) (2.1186::2.1188)) (IOPATH TE_B Z () () (0.3786::0.3786) (4.5750::4.5750) (-0.0151::-0.0151) (2.2471::2.2471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8494::3.8495) (1.8493::1.8495)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.9243::3.9243) (-0.0157::-0.0157) (1.9734::1.9734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1129::1.1129) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0781::5.0781) (2.3553::2.3554)) (IOPATH TE_B Z () () (0.4160::0.4160) (5.1752::5.1752) (-0.0357::-0.0357) (2.5134::2.5134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5372::0.5375) (0.4839::0.4859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5449::0.5449) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1045::1.1045) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.1365::1.1365) (0.7228::0.7228)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0108::1.0108) (0.9001::0.9001)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6601::1.6701)) (SETUP (negedge D) (posedge CLK) (1.2882::1.2988)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0414::1.0414) (0.8428::0.8428)) (IOPATH D Q (1.1225::1.1225) (0.7074::0.7074)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1099::1.1099) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1387::1.1387) (0.7230::0.7230)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1132::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0578::1.0578) (0.8542::0.8542)) (IOPATH D Q (1.2015::1.2078) (0.7741::0.7854)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7621)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1379)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1389::1.1389) (0.7214::0.7264)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4657::4.4657) (2.1079::2.1081)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.5301::4.5301) (-0.0145::-0.0145) (2.2284::2.2284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1510::1.1510) (0.7300::0.7340)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7446::0.7446)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1197)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.0955::1.0955) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1103::1.1103) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0329::4.0330) (1.9291::1.9293)) (IOPATH TE_B Z () () (0.3730::0.3730) (4.0934::4.0934) (-0.0120::-0.0120) (2.0430::2.0430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1692::4.1694) (1.9813::1.9815)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.2309::4.2309) (-0.0082::-0.0082) (2.0894::2.0894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8428::4.8430) (2.2552::2.2554)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.9122::4.9122) (-0.0149::-0.0149) (2.3761::2.3761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4182::4.4183) (2.0864::2.0866)) (IOPATH TE_B Z () () (0.3794::0.3794) (4.4897::4.4897) (-0.0155::-0.0155) (2.2105::2.2105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1697::5.1698) (2.3920::2.3922)) (IOPATH TE_B Z () () (0.3953::0.3953) (5.2434::5.2434) (-0.0243::-0.0243) (2.5238::2.5238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6768::4.6768) (2.1879::2.1880)) (IOPATH TE_B Z () () (0.3966::0.3966) (4.7528::4.7528) (-0.0250::-0.0250) (2.3205::2.3205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6615::0.6615) (0.5761::0.5761)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2484::0.2484) (0.2790::0.2790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7514::3.7515) (1.8085::1.8088)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.8290::3.8290) (-0.0152::-0.0152) (1.9346::1.9346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1742::4.1742) (1.9869::1.9871)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.2484::4.2484) (-0.0181::-0.0181) (2.1141::2.1141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5997::4.5998) (2.1486::2.1488)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.6774::4.6774) (-0.0193::-0.0193) (2.2814::2.2814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0338::1.0338) (0.8374::0.8374)) (IOPATH D Q (1.1550::1.1550) (0.7358::0.7358)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7788::3.7789) (1.8233::1.8235)) (IOPATH TE_B Z () () (0.3988::0.3988) (3.8651::3.8651) (-0.0263::-0.0263) (1.9620::1.9620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1819::4.1820) (1.9886::1.9889)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.2558::4.2558) (-0.0182::-0.0182) (2.1136::2.1136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7966::0.7966) (0.7354::0.7354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1582::4.1583) (1.9782::1.9784)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.2293::4.2293) (-0.0172::-0.0172) (2.0970::2.0970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1188::1.1188) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0767::1.0767) (0.8663::0.8663)) (IOPATH D Q (1.1963::1.1963) (0.7639::0.7639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8333::0.8333)) (IOPATH D Q (1.1148::1.1148) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4714::0.4714) (0.5436::0.5436)) (IOPATH B X (0.4939::0.4939) (0.6267::0.6267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1001::1.1001) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6824::4.6826) (2.1903::2.1905)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.7675::4.7675) (-0.0218::-0.0218) (2.3286::2.3286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0386::1.0386) (0.8408::0.8408)) (IOPATH D Q (1.1434::1.1434) (0.7252::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0327::1.0327) (0.9158::0.9158)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7134::1.7202)) (SETUP (negedge D) (posedge CLK) (1.3246::1.3433)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8501::0.8503) (0.7918::0.7918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1034::1.1034) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1100::1.1100) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7260::0.7260)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1272::1.1272) (0.7121::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8871::3.8872) (1.8651::1.8653)) (IOPATH TE_B Z () () (0.3862::0.3862) (3.9736::3.9736) (-0.0193::-0.0193) (2.0002::2.0002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8335::0.8335)) (IOPATH D Q (1.1116::1.1116) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8725::5.8727) (2.6762::2.6764)) (IOPATH TE_B Z () () (0.3743::0.3743) (5.9293::5.9293) (-0.0127::-0.0127) (2.7892::2.7892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1324::1.1324) (0.7216::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1137::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1607::0.1607) (0.1702::0.1702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6805::4.6806) (2.1851::2.1853)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.7457::4.7457) (-0.0153::-0.0153) (2.3087::2.3087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6771::0.6771) (0.5852::0.5852)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7552::3.7552) (1.8121::1.8123)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.8339::3.8339) (-0.0175::-0.0175) (1.9401::1.9401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2219::0.2219) (0.2501::0.2501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8322::0.8322)) (IOPATH D Q (1.1031::1.1031) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1268::1.1268) (0.7119::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8406::3.8407) (1.8474::1.8476)) (IOPATH TE_B Z () () (0.3949::0.3949) (3.9297::3.9297) (-0.0241::-0.0241) (1.9870::1.9870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2979::5.2980) (2.4378::2.4380)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.3667::5.3667) (-0.0169::-0.0169) (2.5607::2.5607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1210::1.1210) (0.7134::0.7134)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7352)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.0893::1.0893) (0.6831::0.6831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1251::1.1251) (0.7156::0.7156)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2406::6.2407) (2.8315::2.8318)) (IOPATH TE_B Z () () (0.5323::0.5323) (6.4415::6.4415) (-0.1125::-0.1125) (3.1194::3.1194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6169::4.6169) (2.1621::2.1623)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.7000::4.7000) (-0.0266::-0.0266) (2.3045::2.3045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8398::3.8398) (1.8482::1.8484)) (IOPATH TE_B Z () () (0.3959::0.3959) (3.9292::3.9292) (-0.0247::-0.0247) (1.9879::1.9879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1203::1.1203) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0420::5.0420) (2.3393::2.3395)) (IOPATH TE_B Z () () (0.3943::0.3943) (5.1213::5.1213) (-0.0238::-0.0238) (2.4780::2.4780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8796::4.8797) (2.2670::2.2672)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.9501::4.9501) (-0.0168::-0.0168) (2.3891::2.3891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7668::0.7668) (0.6769::0.6769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5083::4.5083) (2.1118::2.1118)) (IOPATH TE_B Z () () (0.3051::0.3051) (4.5690::4.5694) (0.0255::0.0255) (2.2007::2.2011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2299::6.2299) (2.8322::2.8324)) (IOPATH TE_B Z () () (0.3805::0.3805) (6.2885::6.2885) (-0.0162::-0.0162) (2.9557::2.9557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1045::1.1045) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3792::4.3793) (2.0711::2.0713)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.4690::4.4690) (-0.0235::-0.0235) (2.2124::2.2124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0146::1.0146) (0.9029::0.9029)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6389::1.6480)) (SETUP (negedge D) (posedge CLK) (1.2745::1.2874)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4619::4.4621) (2.0975::2.0977)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.5286::4.5286) (-0.0113::-0.0113) (2.2208::2.2208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.0991::1.0991) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0519::1.0519) (0.8501::0.8501)) (IOPATH D Q (1.1881::1.1881) (0.7654::0.7654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6612::0.6612) (0.5755::0.5755)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2914::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3937)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5569::4.5569) (2.1386::2.1388)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.6256::4.6256) (-0.0161::-0.0161) (2.2688::2.2688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.0910::1.0910) (0.6846::0.6846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7067::0.7067) (0.6259::0.6259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0921::1.0921) (0.8758::0.8758)) (IOPATH D Q (1.1775::1.1775) (0.7446::0.7446)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0335::1.0335) (0.8372::0.8372)) (IOPATH D Q (1.1211::1.1211) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1061::1.1061) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6770::0.6770) (0.5850::0.5850)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4457::4.4459) (2.0885::2.0888)) (IOPATH TE_B Z () () (0.3882::0.3882) (4.5337::4.5337) (-0.0204::-0.0204) (2.2309::2.2309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8972::4.8972) (2.2743::2.2745)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.9621::4.9621) (-0.0191::-0.0191) (2.3974::2.3974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0941::1.0941) (0.6861::0.6861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8324::0.8324)) (IOPATH D Q (1.1115::1.1115) (0.7009::0.7009)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8328::0.8328)) (IOPATH D Q (1.1055::1.1055) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8205::4.8207) (2.2400::2.2402)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.8837::4.8837) (-0.0102::-0.0102) (2.3581::2.3581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6140::4.6141) (2.1617::2.1619)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.6829::4.6829) (-0.0124::-0.0124) (2.2906::2.2906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3036::5.3037) (2.4453::2.4454)) (IOPATH TE_B Z () () (0.3759::0.3759) (5.3452::5.3452) (-0.0136::-0.0136) (2.5500::2.5500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6506::3.6507) (1.7683::1.7685)) (IOPATH TE_B Z () () (0.3903::0.3903) (3.7404::3.7404) (-0.0215::-0.0215) (1.9057::1.9057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5888::4.5889) (2.1474::2.1476)) (IOPATH TE_B Z () () (0.4040::0.4040) (4.6824::4.6824) (-0.0291::-0.0291) (2.2942::2.2942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2489::4.2490) (2.0152::2.0154)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.3161::4.3161) (-0.0126::-0.0126) (2.1334::2.1334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4336::4.4338) (2.0841::2.0844)) (IOPATH TE_B Z () () (0.3659::0.3659) (4.4909::4.4909) (-0.0081::-0.0081) (2.1952::2.1952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7295::0.7295) (0.6337::0.6337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7663::3.7664) (1.8160::1.8162)) (IOPATH TE_B Z () () (0.3907::0.3907) (3.8531::3.8531) (-0.0218::-0.0218) (1.9515::1.9515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8667::3.8668) (1.8573::1.8575)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.9461::3.9461) (-0.0153::-0.0153) (1.9836::1.9836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2005::0.2005) (0.2261::0.2261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8770::3.8770) (1.8635::1.8637)) (IOPATH TE_B Z () () (0.3928::0.3928) (3.9660::3.9660) (-0.0229::-0.0229) (2.0036::2.0036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5961::4.5963) (2.1523::2.1525)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.6863::4.6863) (-0.0200::-0.0200) (2.2932::2.2932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.0973::1.0973) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5024::5.5026) (2.5285::2.5287)) (IOPATH TE_B Z () () (0.3815::0.3815) (5.5748::5.5748) (-0.0167::-0.0167) (2.6555::2.6555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0536::1.0536) (0.8513::0.8513)) (IOPATH D Q (1.1332::1.1332) (0.7147::0.7147)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1149::1.1149) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8327::0.8327)) (IOPATH D Q (1.1398::1.1427) (0.7266::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8234::0.8234)) (IOPATH D Q (1.1115::1.1115) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7265::0.7265)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5635::0.5635) (0.5232::0.5232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0064::1.0064) (0.8970::0.8970)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6268::1.6349)) (SETUP (negedge D) (posedge CLK) (1.2667::1.2770)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1069::1.1069) (0.8850::0.8850)) (IOPATH D Q (1.1919::1.1919) (0.7536::0.7536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0394::1.0394) (0.8413::0.8413)) (IOPATH D Q (1.1216::1.1216) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6638::0.6638) (0.5523::0.5523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.0996::1.0996) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8188::3.8189) (1.8388::1.8390)) (IOPATH TE_B Z () () (0.3879::0.3879) (3.9030::3.9030) (-0.0202::-0.0202) (1.9735::1.9735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1439::1.1439) (0.7281::0.7281)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7374::0.7374)) (SETUP (negedge D) (negedge GATE) (0.1151::0.1151)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3003::6.3005) (2.8580::2.8582)) (IOPATH TE_B Z () () (0.3806::0.3806) (6.3735::6.3735) (-0.0162::-0.0162) (2.9887::2.9887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6727::0.6727) (0.5826::0.5826)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6762::0.6762) (0.5506::0.5506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5509::4.5510) (2.1345::2.1346)) (IOPATH TE_B Z () () (0.3872::0.3872) (4.6220::4.6220) (-0.0198::-0.0198) (2.2673::2.2673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8266::0.8266)) (IOPATH D Q (1.1423::1.1453) (0.7308::0.7374)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7464)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1248)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1175::1.1175) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1113::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.1588::1.1588) (0.7352::0.7434)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7553::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1284)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9916::3.9917) (1.9072::1.9074)) (IOPATH TE_B Z () () (0.3862::0.3862) (4.0697::4.0697) (-0.0193::-0.0193) (2.0343::2.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7640::4.7641) (2.2212::2.2214)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.8369::4.8369) (-0.0183::-0.0183) (2.3455::2.3455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0383::1.0383) (0.8405::0.8405)) (IOPATH D Q (1.1600::1.1600) (0.7432::0.7432)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3137::4.3137) (2.0305::2.0305)) (IOPATH TE_B Z () () (0.3045::0.3045) (4.3728::4.3728) (0.0259::0.0259) (2.1169::2.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1129::1.1129) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7852::0.7852) (0.7068::0.7068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2215::0.2215) (0.2501::0.2501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2300::0.2300) (0.2599::0.2599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0116::5.0117) (2.3263::2.3265)) (IOPATH TE_B Z () () (0.3742::0.3742) (5.0722::5.0722) (-0.0126::-0.0126) (2.4431::2.4431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5705::0.5705) (0.5349::0.5349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5124::0.5124) (0.4918::0.4918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5771::0.5771) (0.6520::0.6520)) (IOPATH B X (0.4340::0.4340) (0.5638::0.5638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.0969::1.0969) (0.6886::0.6886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2485::5.2487) (2.4783::2.4789)) (IOPATH TE_B Z () () (0.5787::0.5787) (5.2635::5.2635) (-0.1471::-0.1471) (2.6670::2.6670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1934::4.1935) (1.9907::1.9909)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.2775::4.2775) (-0.0161::-0.0161) (2.1228::2.1228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8858::4.8860) (2.2727::2.2729)) (IOPATH TE_B Z () () (0.3726::0.3726) (4.9551::4.9551) (-0.0118::-0.0118) (2.3947::2.3947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1383::1.1383) (0.7217::0.7224)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7400::0.7400)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1156)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0496::1.0496) (0.8484::0.8484)) (IOPATH D Q (1.1247::1.1247) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1714::6.1720) (2.9067::2.9072)) (IOPATH TE_B Z () () (0.8166::0.8166) (6.3608::6.3608) (-0.3250::-0.3250) (3.2137::3.2137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0251::1.0251) (0.9103::0.9103)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7138::1.7199)) (SETUP (negedge D) (posedge CLK) (1.3249::1.3364)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1530::0.1530) (0.1614::0.1614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0646::6.0648) (2.8088::2.8093)) (IOPATH TE_B Z () () (0.5699::0.5699) (6.1126::6.1126) (-0.1405::-0.1405) (3.0253::3.0253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1688::1.1688) (0.7441::0.7496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7550::0.7550)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1277)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8726::0.8726) (0.8053::0.8053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.7103::0.7103) (0.7968::0.7969)) (IOPATH B X (0.4470::0.4470) (0.5755::0.5755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0169::4.0170) (1.9189::1.9191)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.1073::4.1073) (-0.0235::-0.0235) (2.0598::2.0598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6532::0.6532) (0.5711::0.5711)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1317::1.1317) (0.7215::0.7215)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1448::1.1448) (0.7273::0.7302)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7508::0.7508)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1037::1.1037) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1225::6.1226) (2.7842::2.7844)) (IOPATH TE_B Z () () (0.3771::0.3771) (6.1876::6.1876) (-0.0143::-0.0143) (2.9076::2.9076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1400::1.1400) (0.9054::0.9054)) (IOPATH D Q (1.2229::1.2229) (0.7710::0.7710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.0422::1.0422) (0.9232::0.9232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1601::1.1601) (0.7392::0.7420)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6620::0.6620) (0.5760::0.5760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2970::0.2973)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3967)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3097::4.3099) (2.0405::2.0407)) (IOPATH TE_B Z () () (0.3691::0.3691) (4.3831::4.3831) (-0.0098::-0.0098) (2.1614::2.1614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0299::1.0299) (0.9136::0.9136)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8510::1.8580)) (SETUP (negedge D) (posedge CLK) (1.4503::1.4769)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0441::1.0441) (0.8446::0.8446)) (IOPATH D Q (1.1319::1.1319) (0.7168::0.7168)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6006::4.6007) (2.1542::2.1544)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.6550::4.6550) (-0.0072::-0.0072) (2.2665::2.2665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1821::1.1821) (0.7540::0.7569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2425::0.2425) (0.2704::0.2704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2971::4.2973) (2.0369::2.0371)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.3926::4.3926) (-0.0235::-0.0235) (2.1804::2.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5019::0.5019) (0.4396::0.4396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2464::5.2466) (2.4178::2.4180)) (IOPATH TE_B Z () () (0.3684::0.3684) (5.3081::5.3081) (-0.0095::-0.0095) (2.5309::2.5309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2790::4.2790) (2.0296::2.0298)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.3391::4.3391) (-0.0183::-0.0183) (2.1459::2.1459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3816::4.3817) (2.0682::2.0684)) (IOPATH TE_B Z () () (0.3951::0.3951) (4.4593::4.4593) (-0.0242::-0.0242) (2.2003::2.2003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0013::5.0014) (2.3196::2.3199)) (IOPATH TE_B Z () () (0.3766::0.3766) (5.0764::5.0764) (-0.0140::-0.0140) (2.4475::2.4475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7063::3.7064) (1.7917::1.7919)) (IOPATH TE_B Z () () (0.3902::0.3902) (3.7966::3.7966) (-0.0215::-0.0215) (1.9298::1.9298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2637::4.2638) (2.0184::2.0186)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.3375::4.3375) (-0.0178::-0.0178) (2.1433::2.1433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0669::4.0670) (1.9415::1.9417)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.1494::4.1494) (-0.0186::-0.0186) (2.0737::2.0737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1321::1.1321) (0.7214::0.7214)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0838::1.0838) (0.8707::0.8707)) (IOPATH D Q (1.1650::1.1650) (0.7349::0.7349)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2480::4.2481) (2.0205::2.0208)) (IOPATH TE_B Z () () (0.3997::0.3997) (4.3062::4.3062) (-0.0267::-0.0267) (2.1489::2.1489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7676::3.7678) (1.8154::1.8156)) (IOPATH TE_B Z () () (0.3896::0.3896) (3.8593::3.8593) (-0.0212::-0.0212) (1.9528::1.9528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9901::4.9903) (2.3123::2.3126)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.0632::5.0632) (-0.0168::-0.0168) (2.4367::2.4367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8339::3.8340) (1.8451::1.8453)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.9076::3.9076) (-0.0145::-0.0145) (1.9682::1.9682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6825::0.6825) (0.5993::0.5993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.0980::1.0980) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5797::4.5797) (2.1482::2.1484)) (IOPATH TE_B Z () () (0.3738::0.3738) (4.6408::4.6408) (-0.0125::-0.0125) (2.2715::2.2715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3733::4.3735) (2.0620::2.0622)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.4423::4.4423) (-0.0126::-0.0126) (2.1788::2.1788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0388::1.0388) (0.8409::0.8409)) (IOPATH D Q (1.1589::1.1589) (0.7394::0.7394)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0121::1.0121) (0.9010::0.9010)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6329::1.6429)) (SETUP (negedge D) (posedge CLK) (1.2706::1.2887)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6070::0.6070) (0.6830::0.6830)) (IOPATH B X (0.4350::0.4350) (0.5645::0.5645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6227::0.6227) (0.6996::0.6996)) (IOPATH B X (0.4295::0.4295) (0.5590::0.5590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.2516::5.2516) (2.4222::2.4222)) (IOPATH TE_B Z () () (0.2995::0.2995) (5.3070::5.3070) (0.0286::0.0286) (2.5054::2.5054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6077::0.6077) (0.6819::0.6819)) (IOPATH B X (0.4118::0.4118) (0.5387::0.5387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1020::1.1020) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8221::0.8221) (0.7451::0.7451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4969::0.4969) (0.4664::0.4664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1141::1.1141) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7045::3.7045) (1.7762::1.7762)) (IOPATH TE_B Z () () (0.3019::0.3019) (3.7654::3.7654) (0.0273::0.0273) (1.8657::1.8657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1033::1.1033) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7213::0.7213) (0.6282::0.6282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6684::0.6684) (0.5798::0.5798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6668::0.6668) (0.5788::0.5788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.0987::1.0987) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8355::0.8355)) (IOPATH D Q (1.1374::1.1374) (0.7225::0.7225)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8138::0.8138) (0.7498::0.7497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3353::0.3353) (0.3710::0.3710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9890::3.9891) (1.9079::1.9081)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.0642::4.0642) (-0.0153::-0.0153) (2.0330::2.0330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1488::4.1489) (1.9717::1.9719)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.2385::4.2385) (-0.0235::-0.0235) (2.1124::2.1124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1094::1.1094) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8229::0.8229)) (IOPATH D Q (1.1069::1.1069) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1825::5.1825) (2.3945::2.3947)) (IOPATH TE_B Z () () (0.4030::0.4030) (5.2610::5.2610) (-0.0286::-0.0286) (2.5337::2.5337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0556::1.0556) (0.9308::0.9308)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9179::1.9253)) (SETUP (negedge D) (posedge CLK) (1.5138::1.5397)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4712::4.4712) (2.1111::2.1113)) (IOPATH TE_B Z () () (0.3696::0.3696) (4.5168::4.5168) (-0.0101::-0.0101) (2.2141::2.2141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0307::1.0307) (0.8352::0.8352)) (IOPATH D Q (1.1130::1.1130) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1543::0.1543) (0.1603::0.1603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8224::5.8226) (2.6589::2.6591)) (IOPATH TE_B Z () () (0.3762::0.3762) (5.8804::5.8804) (-0.0138::-0.0138) (2.7738::2.7738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1246::1.1256) (0.7161::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7378)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1168)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7314::0.7314) (0.6376::0.6376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5648::4.5649) (2.1407::2.1409)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.6415::4.6415) (-0.0218::-0.0218) (2.2761::2.2761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1335::4.1336) (1.9661::1.9663)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.2100::4.2100) (-0.0156::-0.0156) (2.0909::2.0909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8492::4.8493) (2.2567::2.2569)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.9076::4.9076) (-0.0114::-0.0114) (2.3743::2.3743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1019::1.1019) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1220::1.1220) (0.7075::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6700::0.6700) (0.5808::0.5808)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0095::4.0096) (1.9182::1.9184)) (IOPATH TE_B Z () () (0.4235::0.4235) (4.0930::4.0930) (-0.0399::-0.0399) (2.0689::2.0689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1002::1.1002) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6984::0.6984) (0.5977::0.5977)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3020::0.3027)) (SETUP (negedge GATE) (posedge CLK) (0.3985::0.3995)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6641::4.6642) (2.1795::2.1797)) (IOPATH TE_B Z () () (0.3885::0.3885) (4.7503::4.7503) (-0.0206::-0.0206) (2.3182::2.3182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0052::1.0052) (0.8961::0.8961)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6300::1.6396)) (SETUP (negedge D) (posedge CLK) (1.2697::1.2790)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4376::0.4376) (0.5119::0.5119)) (IOPATH B X (0.4621::0.4621) (0.5943::0.5943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6961::5.6962) (2.6151::2.6154)) (IOPATH TE_B Z () () (0.4052::0.4052) (5.7447::5.7447) (-0.0298::-0.0298) (2.7449::2.7449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1763::1.1763) (0.9279::0.9279)) (IOPATH D Q (1.2689::1.2689) (0.8044::0.8044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5648::0.5648) (0.6366::0.6366)) (IOPATH B X (0.4768::0.4768) (0.6057::0.6057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5016::5.5017) (2.5312::2.5314)) (IOPATH TE_B Z () () (0.4010::0.4010) (5.5498::5.5498) (-0.0274::-0.0274) (2.6574::2.6573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1314::1.1314) (0.7192::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7412::0.7412)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1068::1.1068) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1070::1.1070) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7245::0.7245)) (SETUP (negedge D) (negedge GATE) (0.1063::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6237::0.6237) (0.5662::0.5662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1273::1.1273) (0.7120::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7304::0.7304)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.1053::1.1053) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0406::4.0407) (1.9320::1.9322)) (IOPATH TE_B Z () () (0.3996::0.3996) (4.0978::4.0978) (-0.0267::-0.0267) (2.0574::2.0574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6433::0.6433) (0.5650::0.5650)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2971::0.2974)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3968)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1093::1.1093) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6536::0.6536) (0.7286::0.7287)) (IOPATH B X (0.4172::0.4172) (0.5452::0.5452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1249::1.1249) (0.7100::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1064::1.1064) (0.7009::0.7009)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0272::1.0272) (0.9117::0.9117)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9253::1.9323)) (SETUP (negedge D) (posedge CLK) (1.5221::1.5530)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1026::1.1026) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1103::1.1103) (0.7012::0.7012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1485::1.1509) (0.7362::0.7414)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1104::1.1104) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6143::0.6143) (0.6895::0.6895)) (IOPATH B X (0.4495::0.4495) (0.5813::0.5813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0082::4.0084) (1.9150::1.9152)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.0944::4.0944) (-0.0202::-0.0202) (2.0502::2.0502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9935::4.9937) (2.3177::2.3179)) (IOPATH TE_B Z () () (0.3922::0.3922) (5.0731::5.0731) (-0.0226::-0.0226) (2.4510::2.4510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4299::4.4301) (2.0839::2.0841)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.4990::4.4990) (-0.0111::-0.0111) (2.2073::2.2073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5186::4.5187) (2.1197::2.1199)) (IOPATH TE_B Z () () (0.4019::0.4019) (4.6137::4.6137) (-0.0280::-0.0280) (2.2667::2.2667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8263::0.8263)) (IOPATH D Q (1.1363::1.1363) (0.7261::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1187::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8765::3.8765) (1.8626::1.8628)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.9430::3.9430) (-0.0172::-0.0172) (1.9840::1.9840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1204::1.1204) (0.7100::0.7100)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1067::1.1067) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1495::0.1495) (0.1498::0.1498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2721::5.2722) (2.4389::2.4392)) (IOPATH TE_B Z () () (0.3988::0.3988) (5.3232::5.3232) (-0.0262::-0.0262) (2.5665::2.5665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4157::4.4158) (2.0853::2.0855)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.5084::4.5084) (-0.0234::-0.0234) (2.2283::2.2283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8477::3.8478) (1.8514::1.8516)) (IOPATH TE_B Z () () (0.3932::0.3932) (3.9320::3.9320) (-0.0231::-0.0231) (1.9871::1.9871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7840::4.7842) (2.2303::2.2305)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.8505::4.8505) (-0.0160::-0.0160) (2.3551::2.3551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8098::3.8100) (1.8339::1.8341)) (IOPATH TE_B Z () () (0.3746::0.3746) (3.8865::3.8865) (-0.0129::-0.0129) (1.9566::1.9566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2686::0.2686) (0.3078::0.3078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3831::4.3832) (2.0719::2.0721)) (IOPATH TE_B Z () () (0.3682::0.3682) (4.4396::4.4396) (-0.0093::-0.0093) (2.1788::2.1788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2638::4.2639) (2.0195::2.0197)) (IOPATH TE_B Z () () (0.3745::0.3746) (4.3306::4.3306) (-0.0128::-0.0128) (2.1366::2.1366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6498::0.6498) (0.5689::0.5689)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2915::0.2924)) (SETUP (negedge GATE) (posedge CLK) (0.3927::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6251::0.6251) (0.6971::0.6971)) (IOPATH B X (0.4332::0.4332) (0.5591::0.5591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4586::0.4586) (0.5334::0.5334)) (IOPATH B X (0.4166::0.4166) (0.5444::0.5444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0206::1.0206) (0.9071::0.9071)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5468::1.5550)) (SETUP (negedge D) (posedge CLK) (1.2195::1.2267)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1278::1.1278) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7018::3.7020) (1.7869::1.7871)) (IOPATH TE_B Z () () (0.3736::0.3736) (3.7785::3.7784) (-0.0123::-0.0123) (1.9090::1.9090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7874::4.7876) (2.2341::2.2343)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.8803::4.8803) (-0.0242::-0.0242) (2.3795::2.3795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0361::1.0361) (0.8391::0.8391)) (IOPATH D Q (1.1222::1.1222) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6499::0.6499) (0.5689::0.5689)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3009::0.3012)) (SETUP (negedge GATE) (posedge CLK) (0.3977::0.3989)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4574::0.4574) (0.4520::0.4520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6966::0.6966) (0.5967::0.5967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4437::0.4437) (0.5177::0.5177)) (IOPATH B X (0.4610::0.4610) (0.5927::0.5927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4761::0.4761) (0.5501::0.5501)) (IOPATH B X (0.4680::0.4680) (0.6000::0.6000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7202::5.7204) (2.6156::2.6158)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.7859::5.7859) (-0.0149::-0.0149) (2.7378::2.7378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0450::1.0450) (0.8452::0.8452)) (IOPATH D Q (1.1410::1.1410) (0.7252::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1145::1.1145) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1090::1.1090) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6748::0.6748) (0.5836::0.5836)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2985)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1182::1.1182) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9375::3.9376) (1.8855::1.8857)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.0245::4.0245) (-0.0169::-0.0169) (2.0190::2.0190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7526::0.7527) (0.6509::0.6509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8344::0.8344)) (IOPATH D Q (1.1168::1.1168) (0.7069::0.7069)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0565::1.0565) (0.9314::0.9314)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8522::1.8578)) (SETUP (negedge D) (posedge CLK) (1.4513::1.4804)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8501::4.8501) (2.2581::2.2583)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.9043::4.9043) (-0.0113::-0.0113) (2.3744::2.3744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1139::6.1140) (2.7809::2.7811)) (IOPATH TE_B Z () () (0.3674::0.3674) (6.1558::6.1558) (-0.0089::-0.0089) (2.8837::2.8837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1118::1.1118) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8350::3.8350) (1.8449::1.8451)) (IOPATH TE_B Z () () (0.3874::0.3874) (3.9108::3.9108) (-0.0200::-0.0200) (1.9726::1.9726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8819::0.8819) (0.8199::0.8199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1147::4.1148) (1.9624::1.9626)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.1770::4.1770) (-0.0123::-0.0123) (2.0759::2.0759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7951::0.7951) (0.7277::0.7277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6610::4.6612) (2.1787::2.1789)) (IOPATH TE_B Z () () (0.3903::0.3903) (4.7419::4.7419) (-0.0215::-0.0215) (2.3115::2.3115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0985::4.0987) (1.9516::1.9518)) (IOPATH TE_B Z () () (0.3701::0.3701) (4.1614::4.1615) (-0.0104::-0.0104) (2.0617::2.0617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1223::1.1223) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2154::0.2154) (0.2434::0.2434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1325::1.1325) (0.7160::0.7207)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7395::0.7395)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8806::4.8808) (2.2712::2.2714)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.9630::4.9630) (-0.0211::-0.0211) (2.4070::2.4070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0553::1.0553) (0.8524::0.8524)) (IOPATH D Q (1.1462::1.1462) (0.7265::0.7265)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7221::0.7221)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6424::0.6424) (0.7129::0.7129)) (IOPATH B X (0.4478::0.4478) (0.5731::0.5731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3964::4.3964) (2.0733::2.0735)) (IOPATH TE_B Z () () (0.3714::0.3714) (4.4503::4.4503) (-0.0111::-0.0111) (2.1811::2.1811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.8974::4.8974) (2.2743::2.2743)) (IOPATH TE_B Z () () (0.3035::0.3035) (4.9519::4.9519) (0.0264::0.0264) (2.3548::2.3548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5908::0.5908) (0.6656::0.6656)) (IOPATH B X (0.4124::0.4124) (0.5388::0.5388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1123::1.1123) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5689::4.5690) (2.1421::2.1423)) (IOPATH TE_B Z () () (0.3896::0.3896) (4.6498::4.6498) (-0.0212::-0.0212) (2.2767::2.2767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1422::1.1474) (0.7318::0.7413)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7525)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1303)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2101::5.2101) (2.4111::2.4113)) (IOPATH TE_B Z () () (0.4365::0.4365) (5.3235::5.3235) (-0.0471::-0.0471) (2.5882::2.5882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0299::1.0299) (0.8347::0.8347)) (IOPATH D Q (1.1223::1.1223) (0.7109::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1677::0.1677) (0.1807::0.1807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7800::0.7800) (0.7139::0.7139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1012::1.1012) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5984::0.5984) (0.6745::0.6745)) (IOPATH B X (0.4160::0.4160) (0.5441::0.5441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5149::0.5149) (0.5823::0.5823)) (IOPATH B X (0.4910::0.4910) (0.6162::0.6162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1347::1.1379) (0.7245::0.7318)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7445)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7057::4.7058) (2.2003::2.2005)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.7793::4.7793) (-0.0188::-0.0188) (2.3304::2.3304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5528::0.5528) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8301::0.8301)) (IOPATH D Q (1.1333::1.1333) (0.7212::0.7212)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1063::1.1063) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5471::0.5471) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5586::4.5587) (2.1399::2.1401)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.6213::4.6213) (-0.0137::-0.0137) (2.2643::2.2643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1352::1.1352) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1120::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1001::1.1001) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0038::4.0039) (1.9122::1.9124)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.0752::4.0752) (-0.0179::-0.0179) (2.0330::2.0330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.0878::1.0878) (0.6827::0.6827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7089::0.7089)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0512::1.0512) (0.9280::0.9280)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8677::1.8747)) (SETUP (negedge D) (posedge CLK) (1.4659::1.4938)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.0999::1.0999) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1632::1.1674) (0.7464::0.7538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7544)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0365::1.0365) (0.8393::0.8393)) (IOPATH D Q (1.1632::1.1632) (0.7469::0.7469)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1095::1.1095) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1340::1.1340) (0.7166::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7381::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1157)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8298::0.8298)) (IOPATH D Q (1.1118::1.1118) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1568::1.1619) (0.7427::0.7524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7594)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1355)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2221::0.2221) (0.2490::0.2490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0365::1.0365) (0.8393::0.8393)) (IOPATH D Q (1.1233::1.1233) (0.7094::0.7094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3810::5.3811) (2.4770::2.4772)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.4329::5.4329) (-0.0130::-0.0130) (2.5879::2.5879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9132::3.9133) (1.8746::1.8748)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.9913::3.9913) (-0.0145::-0.0145) (2.0015::2.0015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8758::4.8760) (2.2666::2.2668)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.9643::4.9643) (-0.0214::-0.0214) (2.4084::2.4084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7756::3.7757) (1.8176::1.8178)) (IOPATH TE_B Z () () (0.3937::0.3937) (3.8724::3.8724) (-0.0235::-0.0235) (1.9605::1.9605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4457::5.4457) (2.5074::2.5076)) (IOPATH TE_B Z () () (0.3815::0.3815) (5.4994::5.4994) (-0.0167::-0.0167) (2.6221::2.6221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8315::0.8315)) (IOPATH D Q (1.1342::1.1342) (0.7173::0.7185)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4941::4.4942) (2.1114::2.1116)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.5522::4.5522) (-0.0115::-0.0115) (2.2263::2.2263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5744::0.5744) (0.6449::0.6449)) (IOPATH B X (0.4652::0.4652) (0.5910::0.5910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.0929::1.0929) (0.6861::0.6861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6501::3.6501) (1.7688::1.7690)) (IOPATH TE_B Z () () (0.3929::0.3929) (3.7322::3.7322) (-0.0230::-0.0230) (1.9026::1.9026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2607::5.2607) (2.4298::2.4299)) (IOPATH TE_B Z () () (0.3973::0.3973) (5.3408::5.3408) (-0.0254::-0.0254) (2.5710::2.5710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7621::3.7622) (1.8147::1.8149)) (IOPATH TE_B Z () () (0.4045::0.4045) (3.8754::3.8754) (-0.0294::-0.0294) (1.9763::1.9763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0556::1.0556) (0.8526::0.8526)) (IOPATH D Q (1.1285::1.1285) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3289::4.3290) (2.0493::2.0496)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.3997::4.3997) (-0.0115::-0.0115) (2.1688::2.1688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7118::5.7118) (2.6141::2.6143)) (IOPATH TE_B Z () () (0.3796::0.3796) (5.7646::5.7646) (-0.0156::-0.0156) (2.7284::2.7284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6051::0.6051) (0.6809::0.6809)) (IOPATH B X (0.4485::0.4485) (0.5790::0.5790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8111::4.8113) (2.2428::2.2430)) (IOPATH TE_B Z () () (0.3882::0.3882) (4.8925::4.8925) (-0.0204::-0.0204) (2.3771::2.3771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1004::1.1004) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9832::5.9834) (2.7175::2.7177)) (IOPATH TE_B Z () () (0.3678::0.3678) (6.0391::6.0391) (-0.0091::-0.0091) (2.8303::2.8303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1396::1.1396) (0.7216::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5574::5.5575) (2.5522::2.5524)) (IOPATH TE_B Z () () (0.3910::0.3910) (5.6262::5.6262) (-0.0219::-0.0219) (2.6801::2.6801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0335::1.0335) (0.8372::0.8372)) (IOPATH D Q (1.1208::1.1208) (0.7050::0.7072)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8273::0.8273)) (IOPATH D Q (1.1120::1.1120) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8670::0.8670) (0.8062::0.8062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0974::1.0974) (0.8791::0.8791)) (IOPATH D Q (1.1786::1.1786) (0.7439::0.7439)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1413::1.1413) (0.7273::0.7273)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1041::1.1041) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0130::1.0130) (0.9016::0.9016)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8306::1.8384)) (SETUP (negedge D) (posedge CLK) (1.4300::1.4646)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4726::4.4728) (2.1024::2.1026)) (IOPATH TE_B Z () () (0.3863::0.3864) (4.5571::4.5571) (-0.0194::-0.0194) (2.2440::2.2440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7291::4.7293) (2.2067::2.2069)) (IOPATH TE_B Z () () (0.3859::0.3859) (4.8055::4.8055) (-0.0191::-0.0191) (2.3340::2.3340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0546::1.0546) (0.8520::0.8520)) (IOPATH D Q (1.1445::1.1445) (0.7237::0.7237)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9918::0.9918) (0.9062::0.9062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0458::1.0458) (0.8458::0.8458)) (IOPATH D Q (1.1504::1.1504) (0.7301::0.7301)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8354::0.8354)) (IOPATH D Q (1.1148::1.1148) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4938::0.4938) (0.4498::0.4498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1516::1.1524) (0.7366::0.7382)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1209)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0429::4.0430) (1.9307::1.9309)) (IOPATH TE_B Z () () (0.3643::0.3643) (4.1051::4.1051) (-0.0072::-0.0072) (2.0403::2.0403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4975::4.4975) (2.1122::2.1124)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.5521::4.5521) (-0.0125::-0.0125) (2.2267::2.2267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8464::4.8465) (2.2571::2.2573)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.9157::4.9157) (-0.0194::-0.0194) (2.3800::2.3800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7742::3.7742) (1.8053::1.8053)) (IOPATH TE_B Z () () (0.3023::0.3023) (3.8348::3.8348) (0.0271::0.0271) (1.8943::1.8943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6806::0.6806) (0.5871::0.5871)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2940::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0779::1.0779) (0.8670::0.8670)) (IOPATH D Q (1.1640::1.1640) (0.7355::0.7355)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6380::3.6381) (1.7620::1.7621)) (IOPATH TE_B Z () () (0.3813::0.3813) (3.6946::3.6946) (-0.0166::-0.0166) (1.8749::1.8749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5639::4.5641) (2.1390::2.1392)) (IOPATH TE_B Z () () (0.3990::0.3990) (4.6643::4.6643) (-0.0264::-0.0264) (2.2891::2.2891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1967::4.1969) (1.9952::1.9954)) (IOPATH TE_B Z () () (0.3716::0.3716) (4.2534::4.2534) (-0.0112::-0.0112) (2.1010::2.1010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4165::0.4165) (0.3800::0.3800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1728::0.1728) (0.1868::0.1868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7473::4.7475) (2.2115::2.2117)) (IOPATH TE_B Z () () (0.3940::0.3940) (4.8359::4.8359) (-0.0236::-0.0236) (2.3532::2.3531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4508::0.4508) (0.5257::0.5257)) (IOPATH B X (0.4540::0.4540) (0.5861::0.5861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5391::0.5391) (0.6122::0.6123)) (IOPATH B X (0.4308::0.4308) (0.5575::0.5575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0629::1.0629) (0.8578::0.8578)) (IOPATH D Q (1.1525::1.1525) (0.7311::0.7311)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5701::0.5701) (0.5294::0.5294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8107::0.8107) (0.7471::0.7471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9831::5.9833) (2.7289::2.7291)) (IOPATH TE_B Z () () (0.3758::0.3758) (6.0541::6.0541) (-0.0136::-0.0136) (2.8559::2.8559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1368::1.1368) (0.7239::0.7239)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1142::1.1142) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1131::1.1131) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0964::1.0964) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0536::4.0537) (1.9342::1.9344)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.1323::4.1323) (-0.0184::-0.0184) (2.0629::2.0629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0572::1.0572) (0.9318::0.9318)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8730::1.8792)) (SETUP (negedge D) (posedge CLK) (1.4713::1.5010)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7154::0.7154) (0.6207::0.6207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1160::1.1160) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2175::0.2175) (0.2455::0.2455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2358::0.2358) (0.2702::0.2702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8300::0.8301) (0.7796::0.7796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1645::5.1646) (2.3883::2.3885)) (IOPATH TE_B Z () () (0.3800::0.3800) (5.2283::5.2283) (-0.0158::-0.0158) (2.5083::2.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1089::1.1089) (0.7011::0.7011)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.2658::5.2658) (2.4281::2.4281)) (IOPATH TE_B Z () () (0.3026::0.3026) (5.3156::5.3157) (0.0269::0.0269) (2.5027::2.5027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8174::4.8175) (2.2431::2.2433)) (IOPATH TE_B Z () () (0.3973::0.3973) (4.9036::4.9036) (-0.0254::-0.0254) (2.3804::2.3804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1212::1.1250) (0.7130::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7378)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1186)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1122::1.1122) (0.8883::0.8883)) (IOPATH D Q (1.1949::1.1949) (0.7561::0.7561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1026::1.1026) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8311::0.8311)) (IOPATH D Q (1.1380::1.1402) (0.7255::0.7302)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7385)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1184)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8192::5.8193) (2.6619::2.6620)) (IOPATH TE_B Z () () (0.3916::0.3916) (5.8782::5.8782) (-0.0223::-0.0223) (2.7898::2.7898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8413::3.8415) (1.8442::1.8444)) (IOPATH TE_B Z () () (0.3734::0.3734) (3.9177::3.9177) (-0.0122::-0.0122) (1.9664::1.9664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0394::1.0394) (0.8413::0.8413)) (IOPATH D Q (1.1312::1.1312) (0.7152::0.7152)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1285::5.1286) (2.3807::2.3810)) (IOPATH TE_B Z () () (0.3995::0.3995) (5.1571::5.1571) (-0.0266::-0.0266) (2.4947::2.4947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8278::3.8279) (1.8429::1.8431)) (IOPATH TE_B Z () () (0.3816::0.3816) (3.9072::3.9072) (-0.0167::-0.0167) (1.9722::1.9722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7598::4.7599) (2.2193::2.2195)) (IOPATH TE_B Z () () (0.3666::0.3666) (4.8139::4.8139) (-0.0084::-0.0084) (2.3302::2.3302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5208::0.5208) (0.5965::0.5965)) (IOPATH B X (0.4527::0.4527) (0.5854::0.5854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3756::5.3756) (2.4700::2.4701)) (IOPATH TE_B Z () () (0.3916::0.3916) (5.4423::5.4424) (-0.0223::-0.0223) (2.5979::2.5979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3262::5.3263) (2.4562::2.4564)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.3793::5.3793) (-0.0108::-0.0108) (2.5647::2.5647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6727::4.6729) (2.1822::2.1824)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.7448::4.7448) (-0.0117::-0.0117) (2.3107::2.3107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8282::0.8282)) (IOPATH D Q (1.1260::1.1260) (0.7158::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7317::0.7317)) (SETUP (negedge D) (negedge GATE) (0.1120::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9518::3.9519) (1.8945::1.8947)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.0173::4.0173) (-0.0139::-0.0139) (2.0119::2.0119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6008::4.6010) (2.1559::2.1562)) (IOPATH TE_B Z () () (0.3829::0.3829) (4.6870::4.6870) (-0.0175::-0.0175) (2.2912::2.2912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7900::3.7901) (1.8224::1.8226)) (IOPATH TE_B Z () () (0.3884::0.3884) (3.8746::3.8746) (-0.0205::-0.0205) (1.9557::1.9557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.0972::1.0972) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4538::0.4538) (0.5290::0.5290)) (IOPATH B X (0.4160::0.4160) (0.5446::0.5446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5898::0.5898) (0.5278::0.5278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1028::1.1028) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6388::0.6388) (0.5623::0.5623)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8315::0.8315)) (IOPATH D Q (1.1242::1.1242) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1248::1.1248) (0.7152::0.7152)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0606::1.0606) (0.9340::0.9340)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7940::1.7995)) (SETUP (negedge D) (posedge CLK) (1.4041::1.4184)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0351::1.0351) (0.8384::0.8384)) (IOPATH D Q (1.1092::1.1092) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7109::0.7109)) (SETUP (negedge D) (negedge GATE) (0.0959::0.0959)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0880::1.0880) (0.6824::0.6824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6875::0.6875) (0.5914::0.5914)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2958::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1729::5.1729) (2.3934::2.3936)) (IOPATH TE_B Z () () (0.3873::0.3873) (5.2349::5.2349) (-0.0199::-0.0199) (2.5151::2.5151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4097::4.4097) (2.0791::2.0793)) (IOPATH TE_B Z () () (0.4060::0.4060) (4.5030::4.5030) (-0.0302::-0.0302) (2.2229::2.2229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8732::0.8732) (0.8030::0.8030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1910::0.1910) (0.2168::0.2168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7634::3.7636) (1.8142::1.8144)) (IOPATH TE_B Z () () (0.3777::0.3777) (3.8450::3.8450) (-0.0146::-0.0146) (1.9412::1.9412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3085::5.3086) (2.4471::2.4473)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.3737::5.3737) (-0.0153::-0.0153) (2.5677::2.5677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1731::4.1732) (1.9833::1.9835)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.2549::4.2549) (-0.0157::-0.0157) (2.1125::2.1125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8296::0.8296)) (IOPATH D Q (1.1020::1.1020) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1607::4.1608) (1.9791::1.9793)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.2197::4.2197) (-0.0098::-0.0098) (2.0870::2.0870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4180::4.4181) (2.0888::2.0890)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.4843::4.4843) (-0.0172::-0.0172) (2.2084::2.2084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7677::4.7678) (2.2220::2.2222)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.8404::4.8404) (-0.0162::-0.0162) (2.3491::2.3491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1195::1.1195) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5367::4.5367) (2.1287::2.1289)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.6087::4.6087) (-0.0174::-0.0174) (2.2615::2.2615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0948::1.0948) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1961::4.1962) (1.9944::1.9946)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.2640::4.2640) (-0.0123::-0.0123) (2.1128::2.1128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8399::3.8399) (1.8468::1.8470)) (IOPATH TE_B Z () () (0.3822::0.3822) (3.9157::3.9157) (-0.0171::-0.0171) (1.9737::1.9737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.0664::1.0665) (0.9610::0.9610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.0986::1.0986) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1065::1.1065) (0.6953::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6529::0.6529) (0.5706::0.5706)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2932::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5994::0.5994) (0.5349::0.5349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1306::1.1306) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0348::1.0348) (0.8381::0.8381)) (IOPATH D Q (1.1125::1.1125) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7131::0.7131)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7697::0.7698) (0.6848::0.6848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5019::0.5019) (0.5747::0.5747)) (IOPATH B X (0.4721::0.4721) (0.6031::0.6031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4386::4.4387) (2.0961::2.0963)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.5097::4.5097) (-0.0141::-0.0141) (2.2196::2.2196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.1354::1.1354) (0.7240::0.7240)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2189::0.2189) (0.2472::0.2472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6976::0.6976) (0.5974::0.5974)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2971::0.2975)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3967)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1141::1.1141) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4523::4.4525) (2.0919::2.0921)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.5343::4.5343) (-0.0186::-0.0186) (2.2310::2.2310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7506::0.7506) (0.6719::0.6719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0256::4.0258) (1.9224::1.9226)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.1026::4.1026) (-0.0183::-0.0183) (2.0486::2.0486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0457::1.0457) (0.8458::0.8458)) (IOPATH D Q (1.1251::1.1251) (0.7109::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5438::0.5438) (0.5168::0.5168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6767::4.6769) (2.1831::2.1833)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.7501::4.7501) (-0.0162::-0.0162) (2.3133::2.3133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1774::0.1774) (0.1863::0.1863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1302::1.1302) (0.7172::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8575::4.8577) (2.2610::2.2612)) (IOPATH TE_B Z () () (0.3730::0.3730) (4.9135::4.9135) (-0.0120::-0.0120) (2.3764::2.3764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6393::0.6393) (0.5629::0.5629)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1246::1.1246) (0.7120::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0375::1.0375) (0.8400::0.8400)) (IOPATH D Q (1.1180::1.1180) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1522::1.1555) (0.7362::0.7431)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6304::0.6304) (0.5576::0.5576)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2973::0.2994)) (SETUP (negedge GATE) (posedge CLK) (0.3964::0.3971)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8403::3.8404) (1.8482::1.8484)) (IOPATH TE_B Z () () (0.3765::0.3765) (3.9109::3.9109) (-0.0139::-0.0139) (1.9690::1.9690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0850::5.0851) (2.3597::2.3601)) (IOPATH TE_B Z () () (0.5198::0.5198) (5.2582::5.2582) (-0.1031::-0.1031) (2.6195::2.6195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8835::4.8836) (2.2684::2.2686)) (IOPATH TE_B Z () () (0.3905::0.3905) (4.9576::4.9576) (-0.0217::-0.0217) (2.3969::2.3969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1243::1.1243) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0116::1.0116) (0.8219::0.8219)) (IOPATH D Q (1.1357::1.1357) (0.7189::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7444::0.7444)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2224::6.2225) (2.8267::2.8269)) (IOPATH TE_B Z () () (0.3790::0.3790) (6.2870::6.2870) (-0.0153::-0.0153) (2.9542::2.9542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3761::4.3762) (2.0697::2.0699)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.4595::4.4595) (-0.0166::-0.0166) (2.2026::2.2026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8970::4.8970) (2.2767::2.2769)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.9714::4.9714) (-0.0206::-0.0206) (2.4099::2.4099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6084::0.6084) (0.5540::0.5540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8992::3.8992) (1.8712::1.8714)) (IOPATH TE_B Z () () (0.3789::0.3789) (3.9769::3.9769) (-0.0152::-0.0152) (1.9986::1.9986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6838::3.6839) (1.7824::1.7826)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.7558::3.7558) (-0.0131::-0.0131) (1.9024::1.9024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5813::0.5813) (0.5190::0.5190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5076::4.5077) (2.1182::2.1184)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.5897::4.5897) (-0.0224::-0.0224) (2.2553::2.2553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5989::4.5990) (2.1553::2.1555)) (IOPATH TE_B Z () () (0.3926::0.3926) (4.6791::4.6791) (-0.0228::-0.0228) (2.2916::2.2916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.1043::1.1043) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7229::0.7229)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6489::0.6489) (0.5686::0.5686)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4597::4.4598) (2.0953::2.0955)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.5348::4.5348) (-0.0144::-0.0144) (2.2266::2.2266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1136::1.1136) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.0999::1.0999) (0.6914::0.6914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6471::0.6471) (0.5752::0.5752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5568::0.5568) (0.5146::0.5146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7355::5.7356) (2.6264::2.6266)) (IOPATH TE_B Z () () (0.3793::0.3793) (5.7920::5.7920) (-0.0155::-0.0155) (2.7430::2.7430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8355::0.8355)) (IOPATH D Q (1.1078::1.1078) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6488::0.6488) (0.5682::0.5682)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.0999::1.0999) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6868::0.6868) (0.5910::0.5910)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2095::0.2095) (0.2344::0.2344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1249::1.1249) (0.7104::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7366::0.7366)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1294::1.1327) (0.7195::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1055::1.1055) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7832::3.7833) (1.8236::1.8237)) (IOPATH TE_B Z () () (0.3894::0.3894) (3.8521::3.8521) (-0.0210::-0.0210) (1.9499::1.9499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1297::1.1297) (0.7143::0.7165)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4021::5.4023) (2.4835::2.4837)) (IOPATH TE_B Z () () (0.3866::0.3866) (5.4786::5.4786) (-0.0195::-0.0195) (2.6136::2.6136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2400::4.2401) (2.0094::2.0096)) (IOPATH TE_B Z () () (0.3833::0.3832) (4.3234::4.3234) (-0.0177::-0.0177) (2.1407::2.1407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4354::4.4355) (2.0837::2.0839)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.5008::4.5008) (-0.0140::-0.0140) (2.2046::2.2046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1774::4.1775) (1.9834::1.9836)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.2505::4.2505) (-0.0197::-0.0197) (2.1088::2.1088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6416::0.6416) (0.5642::0.5642)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1627::1.1627) (0.7416::0.7436)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7554::0.7554)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1268)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1035::1.1035) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8697::3.8698) (1.8592::1.8594)) (IOPATH TE_B Z () () (0.3715::0.3715) (3.9445::3.9445) (-0.0112::-0.0112) (1.9821::1.9821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5990::4.5992) (2.1551::2.1553)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.6809::4.6809) (-0.0165::-0.0165) (2.2875::2.2875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8760::3.8761) (1.8628::1.8630)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.9536::3.9536) (-0.0172::-0.0172) (1.9907::1.9907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0666::4.0667) (1.9406::1.9408)) (IOPATH TE_B Z () () (0.3897::0.3897) (4.1509::4.1509) (-0.0212::-0.0212) (2.0761::2.0761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5109::5.5109) (2.5316::2.5318)) (IOPATH TE_B Z () () (0.3956::0.3956) (5.5812::5.5812) (-0.0245::-0.0245) (2.6623::2.6623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1686::4.1687) (1.9841::1.9844)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.2434::4.2434) (-0.0153::-0.0153) (2.1090::2.1090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6089::4.6091) (2.1588::2.1591)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.6902::4.6902) (-0.0187::-0.0187) (2.2912::2.2912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.0999::1.0999) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1521::1.1567) (0.7394::0.7485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7590)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1350)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9114::3.9116) (1.8749::1.8751)) (IOPATH TE_B Z () () (0.3770::0.3770) (3.9953::3.9953) (-0.0142::-0.0142) (2.0055::2.0055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1114::1.1114) (0.8878::0.8878)) (IOPATH D Q (1.1983::1.1983) (0.7582::0.7582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6618::0.6618) (0.7337::0.7337)) (IOPATH B X (0.4721::0.4721) (0.5995::0.5995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4335::0.4335) (0.3999::0.3999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8347::0.8347)) (IOPATH D Q (1.1512::1.1512) (0.7332::0.7332)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1001::1.1001) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2343::0.2343) (0.2399::0.2399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1008::1.1008) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0063::4.0064) (1.9147::1.9149)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.0828::4.0828) (-0.0170::-0.0170) (2.0402::2.0402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1410::1.1410) (0.7241::0.7255)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4667::5.4669) (2.5131::2.5134)) (IOPATH TE_B Z () () (0.3682::0.3682) (5.5250::5.5250) (-0.0093::-0.0093) (2.6238::2.6238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8296::0.8296)) (IOPATH D Q (1.1486::1.1486) (0.7325::0.7325)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1947::0.1947) (0.2163::0.2163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0533::5.0534) (2.3394::2.3396)) (IOPATH TE_B Z () () (0.3882::0.3882) (5.1378::5.1378) (-0.0204::-0.0204) (2.4760::2.4760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9998::5.0000) (2.3201::2.3203)) (IOPATH TE_B Z () () (0.3747::0.3747) (5.0701::5.0701) (-0.0130::-0.0130) (2.4409::2.4409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6452::0.6452) (0.5664::0.5664)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3054::5.3056) (2.5174::2.5178)) (IOPATH TE_B Z () () (0.6503::0.6503) (5.3699::5.3699) (-0.2006::-0.2006) (2.7413::2.7413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8248::0.8248)) (IOPATH D Q (1.1404::1.1404) (0.7225::0.7279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7447::0.7447)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1075::1.1075) (0.8853::0.8853)) (IOPATH D Q (1.1945::1.1945) (0.7545::0.7545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8140::5.8142) (2.6657::2.6662)) (IOPATH TE_B Z () () (0.4109::0.4109) (5.8124::5.8124) (-0.0329::-0.0329) (2.7712::2.7712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8507::5.8508) (2.6755::2.6757)) (IOPATH TE_B Z () () (0.4210::0.4210) (5.9148::5.9148) (-0.0385::-0.0385) (2.8216::2.8216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5567::0.5567) (0.5254::0.5254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0252::4.0252) (1.9230::1.9231)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.1049::4.1049) (-0.0224::-0.0224) (2.0572::2.0572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1435::1.1435) (0.7280::0.7280)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1182::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6155::4.6156) (2.1598::2.1600)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.6809::4.6809) (-0.0188::-0.0188) (2.2849::2.2849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5932::0.5932) (0.6678::0.6678)) (IOPATH B X (0.4306::0.4306) (0.5584::0.5584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5464::4.5464) (2.1347::2.1349)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.6149::4.6149) (-0.0192::-0.0192) (2.2679::2.2679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7193::4.7193) (2.2020::2.2022)) (IOPATH TE_B Z () () (0.3920::0.3920) (4.7971::4.7971) (-0.0225::-0.0225) (2.3377::2.3377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6243::0.6243) (0.5573::0.5573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1389::1.1389) (0.7245::0.7245)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7413::0.7413)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0970::1.0970) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8857::0.8857) (0.7728::0.7728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7965::5.7966) (2.6511::2.6513)) (IOPATH TE_B Z () () (0.3911::0.3911) (5.8653::5.8653) (-0.0220::-0.0220) (2.7809::2.7809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6187::0.6187) (0.6947::0.6947)) (IOPATH B X (0.4279::0.4279) (0.5567::0.5567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.0999::1.0999) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4263::0.4263) (0.3923::0.3923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5958::0.5958) (0.6704::0.6704)) (IOPATH B X (0.4140::0.4140) (0.5402::0.5402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.0985::1.0985) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1281::1.1281) (0.7172::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7378::0.7378)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3586::4.3587) (2.0618::2.0620)) (IOPATH TE_B Z () () (0.3933::0.3933) (4.4454::4.4454) (-0.0232::-0.0232) (2.1995::2.1995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1006::1.1006) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1194::1.1194) (0.7101::0.7101)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6031::0.6031) (0.5544::0.5544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1025::1.1025) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1599::0.1599) (0.1691::0.1691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3096::4.3097) (2.0384::2.0387)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.3881::4.3881) (-0.0184::-0.0184) (2.1664::2.1664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7708::3.7709) (1.8159::1.8161)) (IOPATH TE_B Z () () (0.3779::0.3779) (3.8526::3.8526) (-0.0147::-0.0147) (1.9454::1.9454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1184::1.1184) (0.7120::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9838::3.9839) (1.9081::1.9083)) (IOPATH TE_B Z () () (0.3990::0.3990) (4.0753::4.0753) (-0.0264::-0.0264) (2.0515::2.0515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9872::4.9874) (2.3097::2.3099)) (IOPATH TE_B Z () () (0.3673::0.3673) (5.0424::5.0424) (-0.0089::-0.0089) (2.4198::2.4198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4865::5.4865) (2.5191::2.5193)) (IOPATH TE_B Z () () (0.3680::0.3680) (5.5320::5.5320) (-0.0092::-0.0092) (2.6246::2.6246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1297::1.1297) (0.7135::0.7167)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7345::0.7345)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5651::4.5652) (2.1399::2.1401)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.6453::4.6453) (-0.0150::-0.0150) (2.2758::2.2758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8250::3.8251) (1.8400::1.8402)) (IOPATH TE_B Z () () (0.3762::0.3762) (3.9048::3.9048) (-0.0138::-0.0138) (1.9654::1.9654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3849::4.3850) (2.0715::2.0717)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.4506::4.4506) (-0.0152::-0.0152) (2.1885::2.1885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6013::4.6015) (2.1529::2.1531)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.6898::4.6898) (-0.0187::-0.0187) (2.2909::2.2909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8136::3.8138) (1.8346::1.8349)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9025::3.9025) (-0.0183::-0.0183) (1.9695::1.9695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3189::4.3190) (2.0439::2.0441)) (IOPATH TE_B Z () () (0.3898::0.3898) (4.4023::4.4023) (-0.0213::-0.0213) (2.1809::2.1809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8394::3.8395) (1.8440::1.8442)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.9167::3.9167) (-0.0156::-0.0156) (1.9690::1.9690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5062::5.5062) (2.5300::2.5302)) (IOPATH TE_B Z () () (0.3857::0.3857) (5.5664::5.5664) (-0.0190::-0.0190) (2.6513::2.6513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1052::1.1052) (0.6946::0.6946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5669::0.5669) (0.4918::0.4918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1358::1.1358) (0.7231::0.7231)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1063::1.1063) (0.7009::0.7009)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6314::0.6314) (0.7055::0.7055)) (IOPATH B X (0.4268::0.4268) (0.5536::0.5536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4152::0.4152) (0.3831::0.3831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5091::0.5091) (0.5822::0.5822)) (IOPATH B X (0.4500::0.4500) (0.5785::0.5785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2280::0.2280) (0.2553::0.2553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0910::1.0910) (0.6845::0.6845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6399::0.6399) (0.5630::0.5630)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1149::1.1149) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7243::0.7243)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0938::1.0938) (0.6882::0.6882)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8327::0.8327)) (IOPATH D Q (1.1621::1.1621) (0.7463::0.7463)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7519::0.7519)) (SETUP (negedge D) (negedge GATE) (0.1265::0.1265)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8162::4.8163) (2.2438::2.2440)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.8883::4.8883) (-0.0196::-0.0196) (2.3703::2.3703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.6345::0.6345) (0.5653::0.5653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8410::4.8411) (2.2517::2.2519)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.9086::4.9086) (-0.0120::-0.0120) (2.3750::2.3750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7028::4.7030) (2.1939::2.1942)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.7833::4.7833) (-0.0197::-0.0197) (2.3249::2.3249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5255::0.5255) (0.4991::0.4992)) (IOPATH A Y (0.6800::0.6800) (0.1923::0.1923)) (IOPATH B Y (0.6363::0.6363) (0.1971::0.1971)) (IOPATH C Y (0.5596::0.5596) (0.2073::0.2073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7405::0.7405) (0.7351::0.7351)) (IOPATH D X (0.7333::0.7333) (0.7363::0.7363)) (IOPATH A_N X (0.9290::0.9290) (0.8019::0.8019)) (IOPATH B_N X (0.9351::0.9351) (0.8136::0.8136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0419::1.0419) (0.8431::0.8431)) (IOPATH D Q (1.1274::1.1274) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7042::0.7043) (0.6140::0.6141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7410::0.7410) (0.7356::0.7356)) (IOPATH D X (0.7319::0.7319) (0.7353::0.7353)) (IOPATH A_N X (0.9276::0.9276) (0.8009::0.8009)) (IOPATH B_N X (0.9324::0.9324) (0.8103::0.8103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8224::0.8224)) (IOPATH D Q (1.0990::1.0990) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8713::0.8715) (0.8101::0.8101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7145::0.7145) (0.7108::0.7108)) (IOPATH C X (0.7329::0.7329) (0.7440::0.7440)) (IOPATH D X (0.7382::0.7382) (0.7706::0.7706)) (IOPATH A_N X (0.8916::0.8916) (0.7922::0.7922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1054::1.1054) (0.9520::0.9520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7633::0.7633) (0.7564::0.7564)) (IOPATH D X (0.7403::0.7403) (0.7413::0.7413)) (IOPATH A_N X (0.9202::0.9202) (0.7869::0.7869)) (IOPATH B_N X (0.9422::0.9422) (0.8185::0.8185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7155::4.7157) (2.2022::2.2024)) (IOPATH TE_B Z () () (0.3777::0.3777) (4.7918::4.7918) (-0.0146::-0.0146) (2.3347::2.3347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1070::1.1070) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7306::0.7306) (0.7224::0.7224)) (IOPATH C X (0.7669::0.7669) (0.7732::0.7732)) (IOPATH D X (0.7561::0.7561) (0.7839::0.7839)) (IOPATH A_N X (0.8952::0.8952) (0.7871::0.7871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6950::0.6950) (0.6213::0.6213)) (IOPATH B X (0.7343::0.7343) (0.7143::0.7143)) (IOPATH C X (0.7667::0.7667) (0.7743::0.7743)) (IOPATH D X (0.7492::0.7492) (0.7716::0.7716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7189::0.7189) (0.7140::0.7140)) (IOPATH C X (0.7531::0.7531) (0.7634::0.7634)) (IOPATH D X (0.7425::0.7425) (0.7738::0.7738)) (IOPATH A_N X (0.8801::0.8801) (0.7748::0.7748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6854::5.6856) (2.6094::2.6096)) (IOPATH TE_B Z () () (0.4560::0.4560) (5.7904::5.7904) (-0.0578::-0.0578) (2.7922::2.7922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0914::1.0914) (0.6842::0.6842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4829::5.4831) (2.5215::2.5217)) (IOPATH TE_B Z () () (0.4018::0.4018) (5.5508::5.5508) (-0.0279::-0.0279) (2.6584::2.6584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0399::1.0399) (0.8417::0.8417)) (IOPATH D Q (1.1180::1.1180) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.0989::1.0989) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6134::0.6134) (0.6901::0.6901)) (IOPATH B X (0.4115::0.4115) (0.5394::0.5394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0574::4.0575) (1.9416::1.9419)) (IOPATH TE_B Z () () (0.3993::0.3993) (4.1013::4.1013) (-0.0265::-0.0265) (2.0614::2.0614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8357::0.8357)) (IOPATH D Q (1.1585::1.1585) (0.7362::0.7405)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7464::0.7464)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1215)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1081::1.1081) (0.6987::0.6987)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8838::4.8839) (2.2726::2.2728)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.9812::4.9812) (-0.0251::-0.0251) (2.4216::2.4216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6921::4.6922) (2.1941::2.1943)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.7746::4.7746) (-0.0203::-0.0203) (2.3295::2.3295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5064::0.5064) (0.5790::0.5790)) (IOPATH B X (0.5160::0.5160) (0.6522::0.6522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7277::0.7277) (0.6432::0.6431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1106::1.1106) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1007::1.1007) (0.8811::0.8811)) (IOPATH D Q (1.1803::1.1803) (0.7446::0.7446)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1290::4.1290) (1.9639::1.9641)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.1985::4.1985) (-0.0218::-0.0218) (2.0869::2.0869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0967::1.0967) (0.8787::0.8787)) (IOPATH D Q (1.1818::1.1818) (0.7474::0.7474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4280::5.4282) (2.4983::2.4985)) (IOPATH TE_B Z () () (0.3800::0.3800) (5.4882::5.4882) (-0.0159::-0.0159) (2.6152::2.6152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6393::0.6393) (0.5626::0.5626)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2964)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1675::0.1675) (0.1642::0.1642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0720::5.0721) (2.3506::2.3508)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.1244::5.1244) (-0.0121::-0.0121) (2.4580::2.4580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5436::0.5436) (0.6199::0.6199)) (IOPATH B X (0.4183::0.4183) (0.5472::0.5472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0278::4.0278) (1.9250::1.9252)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.1073::4.1073) (-0.0216::-0.0216) (2.0570::2.0570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1551::0.1551) (0.1622::0.1622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1042::1.1042) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.6135::0.6135) (0.5478::0.5478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8329::0.8329)) (IOPATH D Q (1.1144::1.1144) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0684::1.0684) (0.8612::0.8612)) (IOPATH D Q (1.1922::1.1951) (0.7652::0.7719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1248)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.1187::1.1187) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1112::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8188::3.8189) (1.8393::1.8396)) (IOPATH TE_B Z () () (0.3961::0.3961) (3.9087::3.9087) (-0.0248::-0.0248) (1.9795::1.9795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3798::4.3800) (2.0710::2.0712)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.4556::4.4556) (-0.0158::-0.0158) (2.1955::2.1955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0354::1.0354) (0.8385::0.8385)) (IOPATH D Q (1.1138::1.1138) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2067::5.2068) (2.4082::2.4084)) (IOPATH TE_B Z () () (0.3668::0.3668) (5.2594::5.2594) (-0.0085::-0.0085) (2.5156::2.5156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2707::4.2708) (2.0235::2.0237)) (IOPATH TE_B Z () () (0.3671::0.3671) (4.3254::4.3254) (-0.0087::-0.0087) (2.1313::2.1313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0900::1.0900) (0.6840::0.6840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7071::3.7072) (1.7922::1.7924)) (IOPATH TE_B Z () () (0.3964::0.3964) (3.8041::3.8041) (-0.0249::-0.0249) (1.9360::1.9360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0393::1.0393) (0.8412::0.8412)) (IOPATH D Q (1.1492::1.1492) (0.7269::0.7310)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7903::4.7905) (2.2355::2.2357)) (IOPATH TE_B Z () () (0.3893::0.3893) (4.8763::4.8763) (-0.0210::-0.0210) (2.3753::2.3753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0700::4.0701) (1.9432::1.9434)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.1537::4.1537) (-0.0216::-0.0216) (2.0781::2.0781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7395::4.7396) (2.2123::2.2125)) (IOPATH TE_B Z () () (0.3746::0.3746) (4.8161::4.8161) (-0.0129::-0.0129) (2.3389::2.3389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2998::5.2999) (2.4394::2.4396)) (IOPATH TE_B Z () () (0.3756::0.3756) (5.3537::5.3537) (-0.0134::-0.0134) (2.5507::2.5507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2013::4.2014) (1.9931::1.9934)) (IOPATH TE_B Z () () (0.3892::0.3892) (4.2883::4.2883) (-0.0209::-0.0209) (2.1295::2.1295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8833::3.8834) (1.8611::1.8613)) (IOPATH TE_B Z () () (0.3803::0.3803) (3.9624::3.9624) (-0.0160::-0.0160) (1.9880::1.9880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1051::1.1051) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6423::0.6423) (0.7145::0.7145)) (IOPATH B X (0.4245::0.4245) (0.5505::0.5505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.0977::1.0977) (0.6891::0.6891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1393::4.1395) (1.9710::1.9712)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.2182::4.2182) (-0.0150::-0.0150) (2.0989::2.0989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6088::0.6088) (0.6857::0.6857)) (IOPATH B X (0.4292::0.4292) (0.5589::0.5589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7221::5.7222) (2.6148::2.6150)) (IOPATH TE_B Z () () (0.4099::0.4099) (5.8155::5.8155) (-0.0324::-0.0324) (2.7686::2.7686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6424::0.6424) (0.5644::0.5644)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2979)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.0870::1.0870) (0.6811::0.6811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8243::0.8243)) (IOPATH D Q (1.1150::1.1150) (0.7026::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5676::0.5676) (0.5264::0.5264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1058::1.1058) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1132::1.1132) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1051::0.1051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5817::0.5817) (0.5347::0.5347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.0990::1.0990) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5122::0.5122) (0.5872::0.5872)) (IOPATH B X (0.4548::0.4548) (0.5871::0.5871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5377::0.5377) (0.6136::0.6136)) (IOPATH B X (0.4357::0.4357) (0.5659::0.5659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7285::0.7285) (0.6479::0.6479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.6040::0.6040) (0.5391::0.5391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8496::0.8496) (0.8070::0.8070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1546::1.1546) (0.7340::0.7372)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7509::0.7509)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1237)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.3703::1.3703) (1.0429::1.0429)) (IOPATH D Q (1.4528::1.4528) (0.9081::0.9081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1699::1.1699) (0.7466::0.7486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7556::0.7556)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8791::3.8792) (1.8657::1.8660)) (IOPATH TE_B Z () () (0.4351::0.4351) (3.9655::3.9655) (-0.0463::-0.0463) (2.0234::2.0234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8557::4.8558) (2.2622::2.2624)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.9260::4.9260) (-0.0173::-0.0173) (2.3860::2.3860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6812::0.6812) (0.6039::0.6039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1761::5.1762) (2.3936::2.3938)) (IOPATH TE_B Z () () (0.3881::0.3881) (5.2464::5.2464) (-0.0204::-0.0204) (2.5184::2.5184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8862::4.8863) (2.2755::2.2757)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.9533::4.9533) (-0.0136::-0.0136) (2.3969::2.3969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1494::1.1494) (0.9113::0.9113)) (IOPATH D Q (1.2370::1.2370) (0.7831::0.7831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3886::4.3887) (2.0701::2.0703)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.4618::4.4618) (-0.0154::-0.0154) (2.1933::2.1933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1718::1.1718) (0.7473::0.7488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7624::0.7624)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1308)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1335::1.1335) (0.7161::0.7212)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4980::4.4980) (2.1126::2.1128)) (IOPATH TE_B Z () () (0.3681::0.3681) (4.5492::4.5492) (-0.0093::-0.0093) (2.2229::2.2229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7582::0.7582) (0.6681::0.6681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8533::0.8534) (0.8048::0.8048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3257::4.3258) (2.0442::2.0444)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.3935::4.3935) (-0.0105::-0.0105) (2.1613::2.1613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4394::4.4394) (2.0831::2.0831)) (IOPATH TE_B Z () () (0.3112::0.3112) (4.5034::4.5035) (0.0222::0.0222) (2.1746::2.1747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1431::1.1431) (0.9074::0.9074)) (IOPATH D Q (1.2213::1.2213) (0.7691::0.7691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7001::4.7001) (2.1943::2.1945)) (IOPATH TE_B Z () () (0.4018::0.4018) (4.7868::4.7868) (-0.0279::-0.0279) (2.3382::2.3382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1325::1.1325) (0.7197::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7331::0.7331)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6124::0.6124) (0.6885::0.6885)) (IOPATH B X (0.4120::0.4120) (0.5394::0.5394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6636::4.6638) (2.1817::2.1819)) (IOPATH TE_B Z () () (0.3771::0.3771) (4.7439::4.7439) (-0.0143::-0.0143) (2.3186::2.3186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2107::0.2107) (0.2381::0.2381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5679::4.5680) (2.1438::2.1440)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.6292::4.6292) (-0.0178::-0.0178) (2.2722::2.2722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1416::1.1416) (0.7272::0.7272)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7417::0.7417)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5918::0.5918) (0.6676::0.6676)) (IOPATH B X (0.4285::0.4285) (0.5575::0.5575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1067::1.1067) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0020::4.0022) (1.9120::1.9122)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.0742::4.0742) (-0.0161::-0.0161) (2.0323::2.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2267::0.2267) (0.2560::0.2560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5947::0.5947) (0.6690::0.6690)) (IOPATH B X (0.4305::0.4305) (0.5574::0.5574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7225::0.7225) (0.6292::0.6292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7093::0.7093) (0.6191::0.6191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9638::3.9639) (1.8964::1.8966)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.0451::4.0451) (-0.0168::-0.0168) (2.0260::2.0260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1558::1.1558) (0.7338::0.7392)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7500::0.7500)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1238)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7416::4.7417) (2.2144::2.2146)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.7967::4.7967) (-0.0149::-0.0149) (2.3317::2.3317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.0995::1.0995) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4553::4.4554) (2.0956::2.0958)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.5233::4.5233) (-0.0123::-0.0123) (2.2210::2.2210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8974::4.8975) (2.2763::2.2765)) (IOPATH TE_B Z () () (0.3926::0.3926) (4.9693::4.9693) (-0.0229::-0.0229) (2.4048::2.4048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7300::4.7300) (2.2044::2.2044)) (IOPATH TE_B Z () () (0.3039::0.3039) (4.7898::4.7898) (0.0262::0.0262) (2.2920::2.2920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0376::1.0376) (0.8401::0.8401)) (IOPATH D Q (1.1211::1.1211) (0.7071::0.7071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5211::0.5211) (0.5945::0.5945)) (IOPATH B X (0.4696::0.4696) (0.6014::0.6014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1215::1.1215) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6540::0.6540) (0.5397::0.5397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1190::1.1190) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1517::1.1517) (0.7306::0.7359)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0920::1.0920) (0.6851::0.6851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8461::0.8464) (0.7408::0.7445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0670::4.0671) (1.9407::1.9409)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.1405::4.1405) (-0.0138::-0.0138) (2.0628::2.0628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7564::3.7565) (1.8095::1.8098)) (IOPATH TE_B Z () () (0.3935::0.3935) (3.8546::3.8546) (-0.0233::-0.0233) (1.9543::1.9543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1410::1.1410) (0.7229::0.7279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7447::0.7447)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3347::4.3348) (2.0535::2.0537)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.4126::4.4126) (-0.0147::-0.0147) (2.1824::2.1824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8131::4.8132) (2.2430::2.2432)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.8869::4.8869) (-0.0166::-0.0166) (2.3714::2.3714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1019::1.1019) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8606::3.8608) (1.8548::1.8550)) (IOPATH TE_B Z () () (0.3805::0.3805) (3.9425::3.9425) (-0.0161::-0.0161) (1.9836::1.9836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7146::5.7146) (2.6165::2.6166)) (IOPATH TE_B Z () () (0.3861::0.3861) (5.7731::5.7731) (-0.0192::-0.0192) (2.7371::2.7371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8666::4.8667) (2.2657::2.2659)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.9481::4.9481) (-0.0174::-0.0174) (2.3994::2.3994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8312::0.8312)) (IOPATH D Q (1.1044::1.1044) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6511::0.6511) (0.5700::0.5700)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8093::3.8095) (1.8338::1.8340)) (IOPATH TE_B Z () () (0.3861::0.3861) (3.9089::3.9089) (-0.0192::-0.0192) (1.9798::1.9798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8298::0.8298)) (IOPATH D Q (1.1416::1.1416) (0.7263::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1169::0.1169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9903::3.9903) (1.9103::1.9105)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.0744::4.0744) (-0.0230::-0.0230) (2.0453::2.0453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0316::1.0316) (0.8359::0.8359)) (IOPATH D Q (1.1502::1.1535) (0.7345::0.7412)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1218)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5425::5.5427) (2.5427::2.5429)) (IOPATH TE_B Z () () (0.4015::0.4015) (5.6340::5.6340) (-0.0277::-0.0277) (2.6883::2.6883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8241::0.8241)) (IOPATH D Q (1.1008::1.1008) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6418::0.6418) (0.5641::0.5641)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2989::0.3015)) (SETUP (negedge GATE) (posedge CLK) (0.3975::0.3980)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7397::0.7400) (0.6507::0.6527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0885::1.0885) (0.8736::0.8736)) (IOPATH D Q (1.1811::1.1811) (0.7502::0.7502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2297::0.2297) (0.2595::0.2595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6317::0.6317) (0.7042::0.7042)) (IOPATH B X (0.4325::0.4325) (0.5576::0.5576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1831::0.1831) (0.1953::0.1953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1005::1.1005) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8015::4.8017) (2.2325::2.2328)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.8645::4.8645) (-0.0100::-0.0100) (2.3499::2.3499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3509::0.3509) (0.3813::0.3813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.0115::1.0115) (0.8732::0.8732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0557::4.0558) (1.9357::1.9359)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.1292::4.1292) (-0.0150::-0.0150) (2.0599::2.0599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5488::0.5488) (0.6240::0.6240)) (IOPATH B X (0.4268::0.4268) (0.5551::0.5551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2843::6.2845) (2.8424::2.8426)) (IOPATH TE_B Z () () (0.3744::0.3744) (6.3451::6.3451) (-0.0128::-0.0128) (2.9598::2.9598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0528::1.0528) (0.8507::0.8507)) (IOPATH D Q (1.1476::1.1476) (0.7282::0.7282)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1137::1.1137) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1171::1.1171) (0.7040::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1697::0.1697) (0.1841::0.1841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6120::0.6120) (0.6862::0.6862)) (IOPATH B X (0.4536::0.4536) (0.5828::0.5828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0991::1.0991) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1053::1.1053) (0.6995::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1042::1.1042) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1063::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4059::5.4060) (2.4840::2.4842)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.4754::5.4754) (-0.0195::-0.0195) (2.6104::2.6104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.1562::1.1619) (0.7424::0.7535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7617)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1377)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9188::3.9189) (1.8771::1.8773)) (IOPATH TE_B Z () () (0.3855::0.3855) (3.9948::3.9948) (-0.0189::-0.0189) (2.0054::2.0054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1196::1.1196) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7305::0.7305)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5603::4.5605) (2.1354::2.1356)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.6614::4.6614) (-0.0266::-0.0266) (2.2862::2.2862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1992::4.1993) (1.9969::1.9971)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.2542::4.2542) (-0.0102::-0.0102) (2.1018::2.1018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7491::4.7493) (2.2139::2.2142)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.8284::4.8284) (-0.0192::-0.0192) (2.3453::2.3453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1755::4.1757) (1.9805::1.9808)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.2498::4.2498) (-0.0166::-0.0166) (2.1023::2.1023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1665::1.1700) (0.7488::0.7550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7560)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1313)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2280::4.2281) (2.0082::2.0084)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.3068::4.3068) (-0.0171::-0.0171) (2.1358::2.1358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6587::0.6587) (0.5741::0.5741)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8398::0.8398) (0.7767::0.7767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0849::1.0849) (0.8714::0.8714)) (IOPATH D Q (1.1715::1.1715) (0.7413::0.7413)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5396::4.5397) (2.1303::2.1306)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.6273::4.6273) (-0.0214::-0.0214) (2.2692::2.2692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8245::0.8245)) (IOPATH D Q (1.1339::1.1339) (0.7244::0.7244)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1187::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1172::1.1172) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1095::1.1095) (0.6995::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.9241::5.9241) (2.7029::2.7029)) (IOPATH TE_B Z () () (0.3000::0.3000) (5.9739::5.9739) (0.0283::0.0283) (2.7788::2.7788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0324::6.0325) (2.7517::2.7520)) (IOPATH TE_B Z () () (0.3986::0.3986) (6.0726::6.0726) (-0.0261::-0.0261) (2.8753::2.8753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6462::0.6462) (0.5666::0.5666)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2947::0.2978)) (SETUP (negedge GATE) (posedge CLK) (0.3953::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7785::4.7787) (2.2290::2.2292)) (IOPATH TE_B Z () () (0.3925::0.3925) (4.8691::4.8691) (-0.0228::-0.0228) (2.3706::2.3706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1229::1.1229) (0.7137::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7353::0.7353)) (SETUP (negedge D) (negedge GATE) (0.1141::0.1141)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6758::4.6760) (2.1869::2.1871)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.7580::4.7580) (-0.0150::-0.0150) (2.3186::2.3186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1046::1.1046) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8742::0.8742) (0.8157::0.8157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4110::0.4110) (0.4853::0.4853)) (IOPATH B X (0.4524::0.4524) (0.5836::0.5836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5394::0.5394) (0.6135::0.6136)) (IOPATH B X (0.4628::0.4628) (0.5930::0.5930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7505::0.7505) (0.6660::0.6660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4657::0.4657) (0.5410::0.5410)) (IOPATH B X (0.5490::0.5490) (0.6939::0.6939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1000::1.1000) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1118::4.1118) (1.9463::1.9463)) (IOPATH TE_B Z () () (0.3061::0.3061) (4.1753::4.1753) (0.0250::0.0250) (2.0379::2.0380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2376::0.2376) (0.2724::0.2724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8311::0.8314) (0.7253::0.7274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1107::1.1107) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1063::4.1063) (1.9576::1.9578)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.1720::4.1720) (-0.0182::-0.0182) (2.0764::2.0764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7721::0.7721) (0.7035::0.7035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3797::4.3798) (2.0705::2.0707)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.4619::4.4619) (-0.0201::-0.0201) (2.2038::2.2038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1292::1.1292) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7309::0.7309)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5977::4.5978) (2.1513::2.1515)) (IOPATH TE_B Z () () (0.3862::0.3862) (4.6728::4.6728) (-0.0193::-0.0193) (2.2842::2.2842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5122::0.5122) (0.5843::0.5843)) (IOPATH B X (0.4672::0.4672) (0.5971::0.5971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2549::5.2551) (2.4256::2.4258)) (IOPATH TE_B Z () () (0.3630::0.3630) (5.3066::5.3066) (-0.0064::-0.0064) (2.5291::2.5291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.0990::1.0990) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6734::0.6734) (0.5828::0.5828)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2980)) (SETUP (negedge GATE) (posedge CLK) (0.3953::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6731::0.6731) (0.5826::0.5826)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7758::0.7758) (0.6976::0.6976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6714::0.6714) (0.5965::0.5965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8260::3.8261) (1.8393::1.8395)) (IOPATH TE_B Z () () (0.3819::0.3819) (3.8981::3.8981) (-0.0169::-0.0169) (1.9620::1.9620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0149::4.0150) (1.9213::1.9215)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.0918::4.0918) (-0.0194::-0.0194) (2.0512::2.0512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1020::1.1020) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3654::5.3656) (2.4666::2.4668)) (IOPATH TE_B Z () () (0.3661::0.3661) (5.4178::5.4178) (-0.0082::-0.0082) (2.5725::2.5725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3406::5.3407) (2.4621::2.4623)) (IOPATH TE_B Z () () (0.3893::0.3893) (5.3958::5.3958) (-0.0210::-0.0210) (2.5819::2.5819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1069::1.1069) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6787::4.6788) (2.1860::2.1862)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.7511::4.7511) (-0.0157::-0.0157) (2.3118::2.3118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7875::3.7877) (1.8221::1.8223)) (IOPATH TE_B Z () () (0.3870::0.3870) (3.8748::3.8748) (-0.0197::-0.0197) (1.9563::1.9563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6110::4.6111) (2.1607::2.1609)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.6990::4.6990) (-0.0261::-0.0261) (2.3037::2.3037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6422::3.6423) (1.7656::1.7658)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.7300::3.7300) (-0.0188::-0.0188) (1.9006::1.9006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0030::5.0031) (2.3196::2.3199)) (IOPATH TE_B Z () () (0.3853::0.3853) (5.0763::5.0763) (-0.0188::-0.0188) (2.4447::2.4447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6890::0.6890) (0.5923::0.5923)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8364::0.8364)) (IOPATH D Q (1.1236::1.1236) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9095::3.9096) (1.8743::1.8745)) (IOPATH TE_B Z () () (0.3825::0.3825) (3.9913::3.9913) (-0.0172::-0.0172) (2.0032::2.0032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4415::4.4416) (2.0960::2.0962)) (IOPATH TE_B Z () () (0.4021::0.4021) (4.5317::4.5317) (-0.0281::-0.0281) (2.2357::2.2357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0874::1.0874) (0.8729::0.8729)) (IOPATH D Q (1.1796::1.1796) (0.7490::0.7490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1570::1.1610) (0.7421::0.7496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7517)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1290)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.0947::1.0947) (0.6866::0.6866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4999::5.4999) (2.5297::2.5299)) (IOPATH TE_B Z () () (0.3778::0.3778) (5.5462::5.5462) (-0.0146::-0.0146) (2.6393::2.6393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1918::0.1918) (0.2178::0.2178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0021::6.0022) (2.7299::2.7301)) (IOPATH TE_B Z () () (0.3782::0.3782) (6.0529::6.0529) (-0.0149::-0.0149) (2.8444::2.8444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4663::4.4663) (2.1057::2.1059)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.5196::4.5196) (-0.0135::-0.0135) (2.2162::2.2162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0358::1.0358) (0.8388::0.8388)) (IOPATH D Q (1.1567::1.1603) (0.7399::0.7483)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0548::1.0548) (0.8521::0.8521)) (IOPATH D Q (1.1370::1.1370) (0.7173::0.7173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5610::0.5610) (0.6358::0.6358)) (IOPATH B X (0.4332::0.4332) (0.5618::0.5618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1008::1.1008) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2321::0.2321) (0.2619::0.2619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4972::0.4972) (0.5716::0.5716)) (IOPATH B X (0.4828::0.4828) (0.6177::0.6177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8245::0.8245)) (IOPATH D Q (1.1010::1.1010) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1167::1.1167) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6780::0.6780) (0.5855::0.5855)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2867::4.2869) (2.0323::2.0325)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.3635::4.3635) (-0.0135::-0.0135) (2.1568::2.1568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1204::1.1204) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0365::1.0365) (0.8393::0.8393)) (IOPATH D Q (1.1067::1.1067) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1419::1.1454) (0.7283::0.7354)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0114::4.0115) (1.9202::1.9204)) (IOPATH TE_B Z () () (0.4064::0.4064) (4.0797::4.0797) (-0.0305::-0.0305) (2.0555::2.0555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1118::1.1118) (0.7004::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7253::0.7253)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1572::1.1575) (0.7422::0.7426)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7518)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1261)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8442::4.8444) (2.2541::2.2543)) (IOPATH TE_B Z () () (0.3986::0.3986) (4.9368::4.9368) (-0.0262::-0.0262) (2.4005::2.4005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8671::0.8671) (0.8053::0.8053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7721::4.7722) (2.2261::2.2263)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.8390::4.8390) (-0.0160::-0.0160) (2.3475::2.3475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5197::0.5197) (0.4964::0.4964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8489::3.8490) (1.8520::1.8522)) (IOPATH TE_B Z () () (0.3950::0.3950) (3.9240::3.9240) (-0.0241::-0.0241) (1.9822::1.9822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8310::0.8310)) (IOPATH D Q (1.1395::1.1446) (0.7268::0.7372)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1222)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6418::0.6418) (0.5644::0.5644)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2921)) (SETUP (negedge GATE) (posedge CLK) (0.3926::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2033::4.2034) (1.9989::1.9991)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.2716::4.2716) (-0.0158::-0.0158) (2.1208::2.1208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8988::4.8988) (2.2798::2.2800)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.9489::4.9489) (-0.0116::-0.0116) (2.3878::2.3878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0383::1.0383) (0.8406::0.8406)) (IOPATH D Q (1.1272::1.1272) (0.7124::0.7124)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7894::4.7896) (2.2290::2.2292)) (IOPATH TE_B Z () () (0.4104::0.4104) (4.8944::4.8944) (-0.0327::-0.0327) (2.3869::2.3869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3360::4.3362) (2.0482::2.0484)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.4100::4.4100) (-0.0150::-0.0150) (2.1700::2.1700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6818::3.6819) (1.7816::1.7818)) (IOPATH TE_B Z () () (0.3875::0.3876) (3.7699::3.7699) (-0.0200::-0.0200) (1.9171::1.9171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1682::1.1682) (0.7427::0.7498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7535::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1271)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4460::4.4462) (2.0919::2.0921)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.5158::4.5158) (-0.0106::-0.0106) (2.2177::2.2177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1398::1.1398) (0.7306::0.7306)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.0996::1.0996) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1251::1.1251) (0.7102::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.0993::1.0993) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1582::0.1582) (0.1692::0.1692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0988::1.0988) (0.8800::0.8800)) (IOPATH D Q (1.1718::1.1718) (0.7383::0.7383)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2539::0.2539) (0.2912::0.2912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7034::0.7034) (0.5863::0.5863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8364::0.8364)) (IOPATH D Q (1.1394::1.1394) (0.7257::0.7257)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7329::0.7329)) (SETUP (negedge D) (negedge GATE) (0.1129::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1488::1.1488) (0.7281::0.7336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7457::0.7457)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1210)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.0994::1.0994) (0.6904::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0307::4.0308) (1.9263::1.9265)) (IOPATH TE_B Z () () (0.3871::0.3871) (4.1048::4.1048) (-0.0198::-0.0198) (2.0512::2.0512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1335::1.1335) (0.9014::0.9014)) (IOPATH D Q (1.2145::1.2145) (0.7660::0.7660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7773::4.7773) (2.2241::2.2241)) (IOPATH TE_B Z () () (0.3006::0.3006) (4.8364::4.8365) (0.0280::0.0280) (2.3118::2.3119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0493::4.0494) (1.9367::1.9369)) (IOPATH TE_B Z () () (0.3957::0.3957) (4.1024::4.1024) (-0.0245::-0.0245) (2.0584::2.0584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1326::1.1326) (0.7167::0.7205)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7411::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9929::4.9930) (2.3168::2.3170)) (IOPATH TE_B Z () () (0.3653::0.3653) (5.0436::5.0436) (-0.0077::-0.0077) (2.4274::2.4274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1809::0.1809) (0.1930::0.1930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1379::1.1379) (0.9042::0.9042)) (IOPATH D Q (1.2277::1.2277) (0.7758::0.7758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.1002::1.1002) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1555::1.1555) (0.7342::0.7411)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1285)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8011::0.8011) (0.7316::0.7316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6448::4.6450) (2.1720::2.1722)) (IOPATH TE_B Z () () (0.3643::0.3643) (4.6932::4.6932) (-0.0072::-0.0072) (2.2775::2.2775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6435::0.6435) (0.5651::0.5651)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1011::1.1011) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7582::0.7582) (0.6733::0.6733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.2476::1.2479) (0.5997::0.6088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8296::0.8296)) (IOPATH D Q (1.1276::1.1276) (0.7139::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7316::0.7316)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9099::4.9100) (2.2825::2.2826)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.9698::4.9698) (-0.0218::-0.0218) (2.4083::2.4083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0897::1.0897) (0.8744::0.8744)) (IOPATH D Q (1.1757::1.1757) (0.7426::0.7426)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1353::1.1386) (0.7252::0.7330)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1243)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6783::3.6784) (1.7781::1.7783)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.7640::3.7640) (-0.0184::-0.0184) (1.9106::1.9106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5657::4.5659) (2.1503::2.1507)) (IOPATH TE_B Z () () (0.4046::0.4046) (4.5952::4.5952) (-0.0295::-0.0295) (2.2612::2.2612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2572::5.2574) (2.4263::2.4265)) (IOPATH TE_B Z () () (0.3812::0.3812) (5.3237::5.3237) (-0.0165::-0.0165) (2.5476::2.5476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5986::4.5987) (2.1561::2.1563)) (IOPATH TE_B Z () () (0.3750::0.3750) (4.6662::4.6662) (-0.0131::-0.0131) (2.2851::2.2851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5125::4.5126) (2.1288::2.1289)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.5654::4.5654) (-0.0149::-0.0149) (2.2442::2.2442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9171::3.9173) (1.8787::1.8789)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.0034::4.0034) (-0.0186::-0.0186) (2.0122::2.0122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2075::0.2075) (0.2341::0.2341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9455::3.9456) (1.8914::1.8916)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.0289::4.0289) (-0.0184::-0.0184) (2.0240::2.0240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7224::5.7225) (2.6191::2.6193)) (IOPATH TE_B Z () () (0.3939::0.3939) (5.8071::5.8071) (-0.0236::-0.0236) (2.7586::2.7586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6812::0.6815) (0.6023::0.6062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5765::1.5765) (1.1637::1.1637)) (IOPATH D Q (1.6655::1.6655) (1.0368::1.0368)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5705::4.5707) (2.1395::2.1398)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.6560::4.6560) (-0.0178::-0.0178) (2.2794::2.2794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4517::4.4518) (2.1030::2.1032)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.5040::4.5040) (-0.0148::-0.0148) (2.2137::2.2137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1250::6.1251) (2.7870::2.7872)) (IOPATH TE_B Z () () (0.3960::0.3960) (6.1868::6.1868) (-0.0247::-0.0247) (2.9157::2.9157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.0979::1.0979) (0.6886::0.6886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5806::0.5806) (0.6561::0.6561)) (IOPATH B X (0.4126::0.4126) (0.5404::0.5404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1258::1.1258) (0.7146::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1148::1.1148) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1218::1.1218) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6661::0.6661) (0.5784::0.5784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1110::1.1110) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3873::4.3875) (2.0778::2.0780)) (IOPATH TE_B Z () () (0.4032::0.4032) (4.4393::4.4393) (-0.0287::-0.0287) (2.2028::2.2028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.1154::1.1154) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8285::0.8285)) (IOPATH D Q (1.1323::1.1323) (0.7219::0.7219)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1105::1.1105) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1722::4.1722) (1.9831::1.9833)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.2533::4.2533) (-0.0220::-0.0220) (2.1183::2.1183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8451::0.8451) (0.7766::0.7766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0817::5.0818) (2.3497::2.3499)) (IOPATH TE_B Z () () (0.3850::0.3850) (5.1540::5.1540) (-0.0186::-0.0187) (2.4759::2.4759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6111::4.6112) (2.1597::2.1599)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.6840::4.6840) (-0.0158::-0.0158) (2.2914::2.2914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1559::4.1561) (1.9753::1.9756)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.2283::4.2283) (-0.0137::-0.0137) (2.0954::2.0954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9107::3.9109) (1.8731::1.8734)) (IOPATH TE_B Z () () (0.3738::0.3738) (3.9876::3.9876) (-0.0125::-0.0125) (1.9971::1.9971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5766::0.5766) (0.5369::0.5369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7849::3.7850) (1.8224::1.8226)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.8636::3.8636) (-0.0140::-0.0140) (1.9481::1.9481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5298::4.5299) (2.1250::2.1252)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.6014::4.6014) (-0.0135::-0.0135) (2.2540::2.2540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8378::0.8378)) (IOPATH D Q (1.1174::1.1174) (0.7063::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.3951::1.3951) (1.1999::1.1999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1162::1.1162) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7057::0.7060) (0.6227::0.6266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1052::1.1052) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2550::0.2550) (0.2907::0.2907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0051::4.0052) (1.9132::1.9134)) (IOPATH TE_B Z () () (0.3774::0.3774) (4.0758::4.0758) (-0.0144::-0.0144) (2.0328::2.0328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8343::0.8343)) (IOPATH D Q (1.1085::1.1085) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1218::1.1218) (0.7125::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8654::0.8654) (0.8146::0.8146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1170::1.1170) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0340::1.0340) (0.8375::0.8375)) (IOPATH D Q (1.1320::1.1320) (0.7187::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1037::1.1037) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6572::0.6572) (0.5732::0.5732)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0812::4.0813) (1.9435::1.9437)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.1703::4.1703) (-0.0231::-0.0231) (2.0827::2.0827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0978::1.0978) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8577::4.8579) (2.2621::2.2623)) (IOPATH TE_B Z () () (0.3809::0.3809) (4.9251::4.9251) (-0.0163::-0.0163) (2.3799::2.3799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6129::4.6129) (2.1591::2.1593)) (IOPATH TE_B Z () () (0.3857::0.3857) (4.6828::4.6828) (-0.0190::-0.0190) (2.2905::2.2905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6709::0.6709) (0.7450::0.7450)) (IOPATH B X (0.4361::0.4361) (0.5645::0.5645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0844::1.0844) (0.6794::0.6794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1138::1.1138) (0.7072::0.7072)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7306::0.7306)) (SETUP (negedge D) (negedge GATE) (0.1113::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6088::0.6088) (0.5513::0.5513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.0973::1.0973) (0.6888::0.6888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6803::4.6804) (2.1870::2.1872)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.7504::4.7504) (-0.0132::-0.0132) (2.3147::2.3147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8164::0.8164) (0.7595::0.7595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0901::1.0901) (0.6840::0.6840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6561::4.6563) (2.1866::2.1869)) (IOPATH TE_B Z () () (0.4038::0.4038) (4.7005::4.7005) (-0.0290::-0.0290) (2.3051::2.3051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8197::0.8197) (0.7418::0.7418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.0972::1.0972) (0.6891::0.6891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7131::4.7132) (2.2008::2.2010)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.7806::4.7806) (-0.0108::-0.0108) (2.3270::2.3270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1193::1.1193) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1127::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1122::1.1122) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3766::4.3768) (2.0696::2.0698)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.4535::4.4535) (-0.0156::-0.0156) (2.1964::2.1964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.0985::1.0985) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8336::0.8336)) (IOPATH D Q (1.1058::1.1058) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8932::3.8933) (1.8650::1.8652)) (IOPATH TE_B Z () () (0.3791::0.3791) (3.9705::3.9705) (-0.0153::-0.0153) (1.9911::1.9911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7917::5.7918) (2.6488::2.6490)) (IOPATH TE_B Z () () (0.3792::0.3792) (5.8533::5.8533) (-0.0154::-0.0154) (2.7685::2.7685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2918::4.2919) (2.0341::2.0343)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.3663::4.3663) (-0.0148::-0.0148) (2.1593::2.1593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0995::1.0995) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1704::0.1704) (0.1781::0.1781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5452::4.5454) (2.1441::2.1445)) (IOPATH TE_B Z () () (0.4387::0.4387) (4.6043::4.6043) (-0.0483::-0.0483) (2.2862::2.2862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3576::4.3577) (2.0592::2.0595)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.4338::4.4338) (-0.0189::-0.0189) (2.1869::2.1869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8347::0.8347)) (IOPATH D Q (1.1096::1.1096) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4644::4.4645) (2.0993::2.0995)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.5357::4.5357) (-0.0158::-0.0158) (2.2283::2.2283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1157::1.1157) (0.7050::0.7050)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7263::0.7263)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7606::5.7606) (2.6371::2.6372)) (IOPATH TE_B Z () () (0.3773::0.3773) (5.8135::5.8135) (-0.0144::-0.0144) (2.7515::2.7515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1024::1.1024) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0398::4.0400) (1.9282::1.9284)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.1245::4.1245) (-0.0188::-0.0188) (2.0600::2.0600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6469::0.6469) (0.5671::0.5671)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4850::1.4850) (1.1102::1.1102)) (IOPATH D Q (1.5676::1.5676) (0.9772::0.9772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3601::4.3601) (2.0643::2.0645)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.4188::4.4188) (-0.0172::-0.0172) (2.1789::2.1789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6114::0.6114) (0.6879::0.6881)) (IOPATH B X (0.4108::0.4108) (0.5384::0.5384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4908::4.4910) (2.1099::2.1101)) (IOPATH TE_B Z () () (0.3719::0.3719) (4.5527::4.5527) (-0.0114::-0.0114) (2.2279::2.2279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1551::0.1551) (0.1549::0.1549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1222::1.1222) (0.7102::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7849::0.7854) (0.6893::0.6912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0406::1.0406) (0.8422::0.8422)) (IOPATH D Q (1.1198::1.1198) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4430::4.4430) (2.0948::2.0950)) (IOPATH TE_B Z () () (0.3984::0.3984) (4.5275::4.5275) (-0.0260::-0.0260) (2.2329::2.2329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1209::1.1209) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8435::3.8436) (1.8491::1.8493)) (IOPATH TE_B Z () () (0.3891::0.3891) (3.9361::3.9361) (-0.0209::-0.0209) (1.9898::1.9898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6431::0.6431) (0.5759::0.5759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1357::1.1392) (0.7247::0.7319)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4730::5.4730) (2.5180::2.5182)) (IOPATH TE_B Z () () (0.3829::0.3829) (5.5383::5.5383) (-0.0174::-0.0174) (2.6453::2.6453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0981::1.0981) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4929::5.4930) (2.5237::2.5239)) (IOPATH TE_B Z () () (0.3774::0.3774) (5.5550::5.5550) (-0.0144::-0.0144) (2.6396::2.6396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5793::5.5795) (2.5547::2.5549)) (IOPATH TE_B Z () () (0.3701::0.3701) (5.6372::5.6372) (-0.0104::-0.0104) (2.6678::2.6678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1181::1.1181) (0.8919::0.8919)) (IOPATH D Q (1.1985::1.1985) (0.7573::0.7573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8693::3.8694) (1.8566::1.8568)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.9498::3.9498) (-0.0172::-0.0172) (1.9861::1.9861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6118::4.6119) (2.1624::2.1626)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.6858::4.6858) (-0.0186::-0.0186) (2.2925::2.2925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8761::3.8762) (1.8616::1.8618)) (IOPATH TE_B Z () () (0.3749::0.3749) (3.9465::3.9465) (-0.0130::-0.0130) (1.9817::1.9817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7628::3.7628) (1.8129::1.8131)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.8340::3.8340) (-0.0173::-0.0173) (1.9356::1.9356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2339::0.2339) (0.2632::0.2632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0981::1.0981) (0.8795::0.8795)) (IOPATH D Q (1.1870::1.1870) (0.7516::0.7516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2502::0.2502) (0.2873::0.2873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1350::1.1350) (0.7184::0.7244)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7444::0.7444)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0512::5.0513) (2.3066::2.3068)) (IOPATH TE_B Z () () (0.4018::0.4018) (5.1421::5.1421) (-0.0279::-0.0279) (2.4766::2.4766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0495::1.0495) (0.8484::0.8484)) (IOPATH D Q (1.1246::1.1246) (0.7074::0.7074)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0964::0.0964)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0379::1.0379) (0.8403::0.8403)) (IOPATH D Q (1.1389::1.1389) (0.7220::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7289::0.7289)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0116::1.0116) (0.8219::0.8219)) (IOPATH D Q (1.0928::1.0928) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1117::1.1117) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3524::4.3525) (2.0602::2.0604)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.4180::4.4180) (-0.0134::-0.0134) (2.1781::2.1781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1574::0.1574) (0.1650::0.1650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5209::0.5209) (0.5946::0.5946)) (IOPATH B X (0.4534::0.4534) (0.5841::0.5841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9518::3.9519) (1.8967::1.8969)) (IOPATH TE_B Z () () (0.4082::0.4082) (4.0227::4.0227) (-0.0315::-0.0315) (2.0349::2.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6241::0.6241) (0.6986::0.6986)) (IOPATH B X (0.4228::0.4228) (0.5495::0.5495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8282::4.8283) (2.2492::2.2494)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.8987::4.8987) (-0.0219::-0.0219) (2.3754::2.3754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0967::1.0967) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7759::4.7759) (2.2292::2.2294)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.8360::4.8360) (-0.0141::-0.0142) (2.3517::2.3517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7239::4.7240) (2.2055::2.2058)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.7959::4.7959) (-0.0184::-0.0184) (2.3323::2.3323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8421::3.8422) (1.8481::1.8483)) (IOPATH TE_B Z () () (0.3781::0.3781) (3.9122::3.9122) (-0.0148::-0.0148) (1.9663::1.9663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1440::1.1483) (0.7317::0.7402)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7495)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.1015::1.1015) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0399::1.0399) (0.8417::0.8417)) (IOPATH D Q (1.1232::1.1232) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1344::1.1344) (0.7167::0.7207)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8883::4.8884) (2.2740::2.2742)) (IOPATH TE_B Z () () (0.3809::0.3809) (4.9619::4.9619) (-0.0163::-0.0163) (2.4018::2.4018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0807::1.0807) (0.8688::0.8688)) (IOPATH D Q (1.1605::1.1605) (0.7317::0.7317)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0985::0.0985)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6420::0.6420) (0.5799::0.5799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0364::1.0364) (0.8392::0.8392)) (IOPATH D Q (1.1778::1.1778) (0.7514::0.7553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1280)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6756::0.6756) (0.5673::0.5673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2290::0.2290) (0.2588::0.2588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6944::4.6944) (2.1940::2.1942)) (IOPATH TE_B Z () () (0.3950::0.3950) (4.7786::4.7786) (-0.0241::-0.0241) (2.3337::2.3337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4586::4.4587) (2.0971::2.0973)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.5293::4.5293) (-0.0138::-0.0138) (2.2273::2.2273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0497::1.0497) (0.8485::0.8485)) (IOPATH D Q (1.1384::1.1384) (0.7200::0.7200)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6969::0.6969) (0.5968::0.5968)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2914::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5343::4.5344) (2.1283::2.1285)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.6090::4.6090) (-0.0149::-0.0149) (2.2619::2.2619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6718::0.6718) (0.5966::0.5966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0508::1.0508) (0.8493::0.8493)) (IOPATH D Q (1.1377::1.1377) (0.7197::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4192::5.4193) (2.4925::2.4927)) (IOPATH TE_B Z () () (0.3839::0.3839) (5.4877::5.4877) (-0.0180::-0.0180) (2.6149::2.6149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0213::4.0214) (1.9221::1.9224)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.1021::4.1021) (-0.0186::-0.0186) (2.0518::2.0518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4022::4.4024) (2.0796::2.0798)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.4819::4.4819) (-0.0163::-0.0163) (2.2076::2.2076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6707::4.6708) (2.1846::2.1848)) (IOPATH TE_B Z () () (0.3706::0.3706) (4.7242::4.7242) (-0.0107::-0.0107) (2.2978::2.2978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1137::1.1137) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5858::0.5858) (0.6616::0.6616)) (IOPATH B X (0.4242::0.4242) (0.5527::0.5527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1044::4.1044) (1.9534::1.9536)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.1729::4.1729) (-0.0197::-0.0197) (2.0742::2.0743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7670::3.7671) (1.8142::1.8144)) (IOPATH TE_B Z () () (0.3744::0.3744) (3.8379::3.8379) (-0.0128::-0.0128) (1.9331::1.9331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1355::1.1355) (0.7221::0.7221)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4352::0.4352) (0.5092::0.5092)) (IOPATH B X (0.4533::0.4533) (0.5846::0.5846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7584::4.7584) (2.2162::2.2162)) (IOPATH TE_B Z () () (0.3030::0.3031) (4.8185::4.8189) (0.0267::0.0266) (2.3050::2.3054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1002::1.1002) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4189::0.4189) (0.4929::0.4929)) (IOPATH B X (0.5551::0.5551) (0.6989::0.6989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0990::1.0990) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8342::0.8342)) (IOPATH D Q (1.1105::1.1105) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0622::4.0623) (1.9361::1.9363)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.1442::4.1442) (-0.0183::-0.0183) (2.0675::2.0675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0388::1.0388) (0.8409::0.8409)) (IOPATH D Q (1.1498::1.1498) (0.7310::0.7310)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2030::5.2031) (2.4075::2.4077)) (IOPATH TE_B Z () () (0.3999::0.3999) (5.2753::5.2753) (-0.0268::-0.0268) (2.5450::2.5450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2011::4.2013) (1.9951::1.9953)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.2809::4.2809) (-0.0144::-0.0144) (2.1226::2.1226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0039::5.0040) (2.3217::2.3219)) (IOPATH TE_B Z () () (0.3812::0.3812) (5.0680::5.0680) (-0.0165::-0.0165) (2.4416::2.4416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5604::0.5604) (0.5232::0.5232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3823::4.3824) (2.0692::2.0694)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.4589::4.4589) (-0.0176::-0.0176) (2.1968::2.1968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.1356::1.1356) (0.7202::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7437::0.7437)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8850::3.8851) (1.8638::1.8640)) (IOPATH TE_B Z () () (0.3849::0.3849) (3.9700::3.9700) (-0.0186::-0.0186) (1.9965::1.9965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6458::0.6458) (0.5667::0.5667)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2981::0.3000)) (SETUP (negedge GATE) (posedge CLK) (0.3967::0.3974)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8327::0.8327)) (IOPATH D Q (1.1143::1.1143) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1419::4.1420) (1.9730::1.9732)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.2273::4.2273) (-0.0188::-0.0188) (2.1085::2.1085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3086::4.3088) (2.0383::2.0385)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.3915::4.3915) (-0.0174::-0.0174) (2.1698::2.1698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8104::3.8106) (1.8305::1.8307)) (IOPATH TE_B Z () () (0.3768::0.3768) (3.8911::3.8911) (-0.0141::-0.0141) (1.9569::1.9569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6461::0.6461) (0.5666::0.5666)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3588::0.3591) (0.3420::0.3461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9127::5.9128) (2.6983::2.6986)) (IOPATH TE_B Z () () (0.3908::0.3908) (5.9561::5.9561) (-0.0218::-0.0218) (2.8169::2.8169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8380::0.8380)) (IOPATH D Q (1.1273::1.1273) (0.7144::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2001::0.2001) (0.2267::0.2267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9201::0.9202) (0.8694::0.8694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5443::0.5443) (0.6200::0.6200)) (IOPATH B X (0.4242::0.4242) (0.5529::0.5529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8754::0.8754) (0.7796::0.7796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1115::1.1115) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5195::0.5195) (0.4711::0.4711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5822::0.5822) (0.5341::0.5341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.0986::1.0986) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1298::1.1298) (0.7176::0.7176)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1147::0.1147)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6120::0.6123) (0.5463::0.5501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5805::0.5806) (0.6552::0.6554)) (IOPATH B X (0.4439::0.4439) (0.5723::0.5723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5936::0.5935) (0.6683::0.6683)) (IOPATH B X (0.4273::0.4273) (0.5551::0.5551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1049::5.1051) (2.3613::2.3615)) (IOPATH TE_B Z () () (0.3855::0.3855) (5.1780::5.1780) (-0.0189::-0.0189) (2.4879::2.4879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.1029::1.1029) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1990::6.1992) (2.8115::2.8117)) (IOPATH TE_B Z () () (0.3973::0.3973) (6.2859::6.2859) (-0.0254::-0.0254) (2.9581::2.9581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7926::0.7926) (0.7305::0.7305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1072::5.1073) (2.3717::2.3721)) (IOPATH TE_B Z () () (0.4039::0.4039) (5.1262::5.1262) (-0.0291::-0.0291) (2.4831::2.4831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1348::4.1349) (1.9697::1.9699)) (IOPATH TE_B Z () () (0.3925::0.3925) (4.2241::4.2241) (-0.0228::-0.0228) (2.1063::2.1063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1168::1.1168) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7249::0.7249)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8465::4.8467) (2.2543::2.2545)) (IOPATH TE_B Z () () (0.3905::0.3905) (4.9197::4.9197) (-0.0216::-0.0216) (2.3807::2.3807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8340::0.8340)) (IOPATH D Q (1.1168::1.1168) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4439::0.4439) (0.5189::0.5189)) (IOPATH B X (0.4778::0.4778) (0.6133::0.6133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2290::0.2290) (0.2578::0.2578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1201::1.1201) (0.7125::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2622::0.2622) (0.2952::0.2952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3299::4.3300) (2.0457::2.0459)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.4145::4.4145) (-0.0231::-0.0231) (2.1827::2.1827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6690::0.6690) (0.5804::0.5804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2996::0.3007)) (SETUP (negedge GATE) (posedge CLK) (0.3973::0.3983)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0913::1.0913) (0.6847::0.6847)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6792::0.6792) (0.6020::0.6020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.0971::1.0971) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5532::4.5533) (2.1366::2.1368)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.6238::4.6238) (-0.0150::-0.0150) (2.2670::2.2670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6986::0.6986) (0.5978::0.5978)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8268::0.8268) (0.7682::0.7682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.0886::1.0886) (0.6831::0.6831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1551::1.1551) (0.9946::0.9946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0056::4.0057) (1.9163::1.9165)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.0883::4.0883) (-0.0184::-0.0184) (2.0484::2.0484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4779::0.4779) (0.5524::0.5524)) (IOPATH B X (0.4386::0.4386) (0.5677::0.5677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9666::3.9667) (1.8992::1.8994)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.0535::4.0535) (-0.0189::-0.0189) (2.0350::2.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7315::4.7317) (2.2097::2.2099)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.7964::4.7964) (-0.0119::-0.0119) (2.3317::2.3317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1139::1.1139) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2626::4.2626) (2.0231::2.0232)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.3233::4.3233) (-0.0134::-0.0134) (2.1370::2.1370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1060::1.1060) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7251::0.7251)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8910::4.8911) (2.2733::2.2735)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.9501::4.9501) (-0.0108::-0.0108) (2.3910::2.3910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1230::4.1232) (1.9618::1.9620)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.2028::4.2028) (-0.0205::-0.0205) (2.0918::2.0918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.0980::1.0980) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.0991::1.0991) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6678::0.6678) (0.5797::0.5797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2994::0.3018)) (SETUP (negedge GATE) (posedge CLK) (0.3977::0.3983)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6216::0.6216) (0.6983::0.6983)) (IOPATH B X (0.4385::0.4385) (0.5693::0.5693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1189::1.1189) (0.7105::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7295::0.7295)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6504::3.6505) (1.7668::1.7670)) (IOPATH TE_B Z () () (0.3778::0.3778) (3.7260::3.7260) (-0.0146::-0.0146) (1.8904::1.8904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7653::3.7653) (1.8136::1.8138)) (IOPATH TE_B Z () () (0.3857::0.3857) (3.8466::3.8466) (-0.0190::-0.0190) (1.9441::1.9441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5863::0.5863) (0.6605::0.6605)) (IOPATH B X (0.4121::0.4121) (0.5379::0.5379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4180::5.4181) (2.4944::2.4946)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.4705::5.4705) (-0.0140::-0.0140) (2.6051::2.6051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1500::0.1500) (0.1563::0.1563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1150::1.1150) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8469::0.8472) (0.7397::0.7434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1141::1.1141) (0.7065::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7243::0.7243)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6527::0.6527) (0.5705::0.5705)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2984::0.2992)) (SETUP (negedge GATE) (posedge CLK) (0.3965::0.3975)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7597::0.7597) (0.7490::0.7490)) (IOPATH D X (0.7605::0.7605) (0.7588::0.7587)) (IOPATH A_N X (0.9432::0.9432) (0.8097::0.8097)) (IOPATH B_N X (0.9502::0.9502) (0.8222::0.8222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1264::1.1264) (0.7144::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5436::0.5436) (0.5095::0.5094)) (IOPATH A Y (0.6877::0.6877) (0.1943::0.1943)) (IOPATH B Y (0.6405::0.6405) (0.1940::0.1940)) (IOPATH C Y (0.5632::0.5632) (0.2036::0.2036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.8173::0.8173) (0.7875::0.7875)) (IOPATH D X (0.8199::0.8199) (0.8011::0.8010)) (IOPATH A_N X (1.0029::1.0029) (0.8514::0.8514)) (IOPATH B_N X (1.0132::1.0132) (0.8662::0.8662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7157::0.7157) (0.7105::0.7105)) (IOPATH C X (0.7382::0.7382) (0.7481::0.7481)) (IOPATH D X (0.7515::0.7515) (0.7829::0.7829)) (IOPATH A_N X (0.8919::0.8919) (0.7901::0.7901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7801::4.7803) (2.2274::2.2276)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.8670::4.8670) (-0.0243::-0.0243) (2.3657::2.3657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7514::0.7514) (0.7465::0.7465)) (IOPATH D X (0.7415::0.7415) (0.7452::0.7452)) (IOPATH A_N X (0.9133::0.9133) (0.7823::0.7823)) (IOPATH B_N X (0.9309::0.9309) (0.8089::0.8089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7397::0.7397) (0.7293::0.7293)) (IOPATH C X (0.7712::0.7712) (0.7747::0.7747)) (IOPATH D X (0.7732::0.7733) (0.7992::0.7991)) (IOPATH A_N X (0.9000::0.9000) (0.7887::0.7887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0040::6.0041) (2.7353::2.7354)) (IOPATH TE_B Z () () (0.3924::0.3924) (6.0617::6.0617) (-0.0227::-0.0227) (2.8642::2.8642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1089::1.1089) (0.7009::0.7009)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8690::4.8692) (2.2674::2.2676)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.9502::4.9502) (-0.0187::-0.0187) (2.4015::2.4015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7330::0.7330) (0.7229::0.7229)) (IOPATH C X (0.7665::0.7665) (0.7714::0.7714)) (IOPATH D X (0.7686::0.7686) (0.7957::0.7957)) (IOPATH A_N X (0.8983::0.8983) (0.7881::0.7881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8066::3.8067) (1.8304::1.8306)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.8979::3.8979) (-0.0189::-0.0189) (1.9679::1.9679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6825::0.6825) (0.5884::0.5884)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6552::0.6552) (0.5721::0.5721)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3065::0.3070)) (SETUP (negedge GATE) (posedge CLK) (0.4010::0.4021)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9946::3.9946) (1.9093::1.9094)) (IOPATH TE_B Z () () (0.4011::0.4011) (4.0802::4.0802) (-0.0275::-0.0275) (2.0503::2.0503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6763::0.6763) (0.6094::0.6094)) (IOPATH B X (0.7110::0.7110) (0.6970::0.6970)) (IOPATH C X (0.7429::0.7429) (0.7560::0.7560)) (IOPATH D X (0.7382::0.7382) (0.7669::0.7668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0662::1.0662) (0.8598::0.8598)) (IOPATH D Q (1.1555::1.1555) (0.7332::0.7332)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6485::0.6488) (0.5752::0.5772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7003::3.7005) (1.7857::1.7859)) (IOPATH TE_B Z () () (0.3795::0.3795) (3.7842::3.7842) (-0.0156::-0.0156) (1.9147::1.9147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6725::4.6727) (2.1822::2.1825)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.7514::4.7514) (-0.0157::-0.0157) (2.3120::2.3120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0630::4.0631) (1.9363::1.9364)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.1289::4.1289) (-0.0197::-0.0197) (2.0584::2.0584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1454::0.1454) (0.1482::0.1482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0899::1.0899) (0.6840::0.6840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2994::6.2995) (2.8519::2.8521)) (IOPATH TE_B Z () () (0.3953::0.3953) (6.3721::6.3721) (-0.0243::-0.0243) (2.9877::2.9877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.0166::1.0166) (0.8846::0.8846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7717::4.7718) (2.2244::2.2246)) (IOPATH TE_B Z () () (0.3748::0.3748) (4.8287::4.8287) (-0.0130::-0.0130) (2.3428::2.3428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1468::1.1468) (0.7276::0.7335)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7469::0.7469)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3763::4.3764) (2.0670::2.0672)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.4600::4.4600) (-0.0191::-0.0191) (2.2013::2.2013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1183::1.1183) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0727::5.0727) (2.3518::2.3520)) (IOPATH TE_B Z () () (0.3824::0.3824) (5.1295::5.1295) (-0.0172::-0.0172) (2.4674::2.4674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4879::0.4879) (0.5619::0.5619)) (IOPATH B X (0.4176::0.4176) (0.5444::0.5444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5615::0.5615) (0.6372::0.6373)) (IOPATH B X (0.4317::0.4317) (0.5609::0.5609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1101::1.1101) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1044::1.1044) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0014::5.0015) (2.3238::2.3241)) (IOPATH TE_B Z () () (0.6808::0.6808) (5.4131::5.4131) (-0.2234::-0.2234) (2.7711::2.7711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.0934::1.0934) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8296::0.8296)) (IOPATH D Q (1.1205::1.1205) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7707::0.7711) (0.6763::0.6783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6011::0.6011) (0.6778::0.6778)) (IOPATH B X (0.4310::0.4310) (0.5605::0.5605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7116::5.7118) (2.6127::2.6129)) (IOPATH TE_B Z () () (0.5559::0.5559) (5.9926::5.9926) (-0.1301::-0.1301) (2.9576::2.9576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0951::1.0951) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5414::4.5415) (2.1315::2.1317)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.6283::4.6283) (-0.0216::-0.0216) (2.2704::2.2704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6692::0.6692) (0.5803::0.5803)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2940::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0522::1.0522) (0.8503::0.8503)) (IOPATH D Q (1.1669::1.1669) (0.7450::0.7450)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7381::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1160::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1344::1.1377) (0.7253::0.7318)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7466)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1247)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1225::1.1225) (0.7108::0.7108)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1111::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0540::1.0540) (0.8515::0.8515)) (IOPATH D Q (1.1323::1.1323) (0.7132::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7841::4.7842) (2.2319::2.2321)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.8779::4.8779) (-0.0262::-0.0262) (2.3797::2.3797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6309::0.6309) (0.5579::0.5579)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2940::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.0905::1.0905) (0.6841::0.6841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6765::4.6767) (2.1856::2.1858)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.7641::4.7641) (-0.0197::-0.0197) (2.3250::2.3250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1247::1.1247) (0.7098::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1079::1.1079) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0316::1.0316) (0.8359::0.8359)) (IOPATH D Q (1.1206::1.1206) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1518::1.1518) (0.7367::0.7367)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1197::0.1197)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5925::4.5926) (2.1493::2.1495)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.6853::4.6853) (-0.0269::-0.0269) (2.2918::2.2918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1315::1.1315) (0.7150::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0094::4.0095) (1.9154::1.9156)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.0827::4.0827) (-0.0196::-0.0196) (2.0407::2.0407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2521::5.2523) (2.4222::2.4224)) (IOPATH TE_B Z () () (0.3728::0.3728) (5.3134::5.3134) (-0.0119::-0.0119) (2.5362::2.5362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4261::0.4261) (0.5011::0.5011)) (IOPATH B X (0.4519::0.4519) (0.5840::0.5840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7157::3.7157) (1.7943::1.7945)) (IOPATH TE_B Z () () (0.3753::0.3753) (3.7808::3.7808) (-0.0133::-0.0133) (1.9128::1.9128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1147::1.1147) (0.7009::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3734::4.3735) (2.0655::2.0657)) (IOPATH TE_B Z () () (0.3711::0.3711) (4.4367::4.4367) (-0.0109::-0.0109) (2.1777::2.1777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1049::1.1049) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0098::4.0099) (1.9171::1.9173)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.0794::4.0794) (-0.0102::-0.0102) (2.0340::2.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1097::1.1097) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9609::3.9610) (1.8930::1.8932)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.0333::4.0333) (-0.0128::-0.0128) (2.0132::2.0132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7887::0.7887) (0.6956::0.6956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3123::4.3124) (2.0403::2.0405)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.3816::4.3816) (-0.0145::-0.0145) (2.1598::2.1598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5369::4.5369) (2.1237::2.1237)) (IOPATH TE_B Z () () (0.2992::0.2992) (4.5848::4.5848) (0.0288::0.0288) (2.1968::2.1969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7722::3.7723) (1.8174::1.8176)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.8528::3.8528) (-0.0162::-0.0162) (1.9459::1.9459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6084::0.6084) (0.5535::0.5535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4851::0.4851) (0.5563::0.5563)) (IOPATH B X (0.4988::0.4988) (0.6307::0.6307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0311::1.0311) (0.9146::0.9146)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6417::1.6523)) (SETUP (negedge D) (posedge CLK) (1.2766::1.2876)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7078::0.7078) (0.6047::0.6047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1003::1.1003) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6424::3.6425) (1.7648::1.7650)) (IOPATH TE_B Z () () (0.3810::0.3810) (3.7189::3.7189) (-0.0164::-0.0164) (1.8889::1.8889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0804::1.0804) (0.8686::0.8686)) (IOPATH D Q (1.2217::1.2217) (0.7808::0.7837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2468::5.2470) (2.4217::2.4219)) (IOPATH TE_B Z () () (0.4088::0.4088) (5.3501::5.3501) (-0.0318::-0.0318) (2.5806::2.5806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6237::0.6237) (0.5533::0.5533)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2915::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2315::0.2315) (0.2613::0.2613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9983::4.9985) (2.3158::2.3161)) (IOPATH TE_B Z () () (0.3794::0.3794) (5.0715::5.0715) (-0.0155::-0.0155) (2.4399::2.4399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9138::3.9139) (1.8776::1.8779)) (IOPATH TE_B Z () () (0.3999::0.3999) (4.0132::4.0132) (-0.0269::-0.0269) (2.0260::2.0260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4297::4.4298) (2.0839::2.0842)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.5106::4.5106) (-0.0162::-0.0162) (2.2202::2.2202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8315::0.8315)) (IOPATH D Q (1.1767::1.1767) (0.7504::0.7529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7628::0.7628)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1315)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1396::1.1396) (0.7214::0.7230)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9821::3.9823) (1.9043::1.9045)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.0685::4.0685) (-0.0183::-0.0183) (2.0375::2.0375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1001::1.1001) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8135::0.8135) (0.7129::0.7129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1655::4.1655) (1.9847::1.9849)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.2295::4.2295) (-0.0156::-0.0156) (2.1043::2.1043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0029::6.0029) (2.7331::2.7333)) (IOPATH TE_B Z () () (0.3880::0.3880) (6.0707::6.0707) (-0.0203::-0.0203) (2.8627::2.8627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1868::0.1868) (0.2103::0.2103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8236::0.8236)) (IOPATH D Q (1.1350::1.1350) (0.7188::0.7221)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7422::0.7422)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2198::4.2198) (2.0063::2.0065)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.2904::4.2904) (-0.0177::-0.0177) (2.1321::2.1321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4509::4.4511) (2.0924::2.0926)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.5318::4.5318) (-0.0195::-0.0195) (2.2291::2.2291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8234::5.8236) (2.6614::2.6616)) (IOPATH TE_B Z () () (0.3722::0.3722) (5.8824::5.8824) (-0.0116::-0.0116) (2.7758::2.7758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5512::4.5513) (2.1301::2.1303)) (IOPATH TE_B Z () () (0.3856::0.3856) (4.6324::4.6324) (-0.0190::-0.0190) (2.2647::2.2647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8134::4.8135) (2.2432::2.2434)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.8844::4.8844) (-0.0172::-0.0172) (2.3663::2.3663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1401::1.1401) (0.7262::0.7262)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7035::4.7036) (2.1950::2.1952)) (IOPATH TE_B Z () () (0.3922::0.3922) (4.7904::4.7904) (-0.0226::-0.0226) (2.3322::2.3322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1017::1.1017) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1458::1.1458) (0.7268::0.7330)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7499::0.7499)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1242)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0257::1.0257) (0.9108::0.9108)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5967::1.6087)) (SETUP (negedge D) (posedge CLK) (1.2505::1.2630)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1034::1.1034) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0723::6.0724) (2.8509::2.8512)) (IOPATH TE_B Z () () (0.6533::0.6533) (6.0595::6.0595) (-0.2028::-0.2028) (3.0284::3.0284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1007::1.1007) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.0960::1.0960) (0.6876::0.6876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9967::0.9967) (0.8663::0.8663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6143::3.6144) (1.7502::1.7504)) (IOPATH TE_B Z () () (0.3899::0.3899) (3.7089::3.7089) (-0.0213::-0.0213) (1.8901::1.8901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1446::1.1446) (0.7270::0.7285)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1193)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2476::0.2476) (0.2890::0.2890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6646::0.6646) (0.5778::0.5778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2991::0.3015)) (SETUP (negedge GATE) (posedge CLK) (0.3975::0.3980)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6830::3.6831) (1.7810::1.7812)) (IOPATH TE_B Z () () (0.3885::0.3885) (3.7645::3.7645) (-0.0206::-0.0206) (1.9111::1.9111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1113::1.1113) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4391::4.4393) (2.0861::2.0863)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.5295::4.5295) (-0.0207::-0.0207) (2.2308::2.2308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2544::5.2546) (2.4249::2.4251)) (IOPATH TE_B Z () () (0.3738::0.3738) (5.3185::5.3185) (-0.0124::-0.0124) (2.5422::2.5422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9217::3.9218) (1.8812::1.8814)) (IOPATH TE_B Z () () (0.3906::0.3906) (4.0100::4.0100) (-0.0217::-0.0217) (2.0190::2.0190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1048::1.1048) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1425::1.1425) (0.7239::0.7289)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1613::0.1613) (0.1711::0.1711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1081::1.1081) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8231::0.8231)) (IOPATH D Q (1.1319::1.1319) (0.7194::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1168::0.1168)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0705::1.0705) (0.8625::0.8625)) (IOPATH D Q (1.1889::1.1921) (0.7609::0.7681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8418::0.8418) (0.7707::0.7707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8379::0.8379)) (IOPATH D Q (1.1137::1.1137) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1130::1.1130) (0.7008::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8517::0.8517) (0.7998::0.7998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9890::4.9892) (2.3149::2.3152)) (IOPATH TE_B Z () () (0.3761::0.3761) (5.0623::5.0623) (-0.0137::-0.0137) (2.4398::2.4398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1040::1.1040) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7215::0.7215)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5132::4.5133) (2.1169::2.1171)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.5876::4.5876) (-0.0152::-0.0152) (2.2456::2.2456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6158::0.6161) (0.5493::0.5531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1037::4.1037) (1.9557::1.9559)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.1762::4.1762) (-0.0196::-0.0196) (2.0806::2.0806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8346::3.8348) (1.8426::1.8428)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.9301::3.9301) (-0.0223::-0.0223) (1.9847::1.9847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3387::4.3389) (2.0542::2.0544)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.4171::4.4171) (-0.0140::-0.0140) (2.1806::2.1806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0509::1.0509) (0.8494::0.8494)) (IOPATH D Q (1.1457::1.1457) (0.7269::0.7269)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8102::3.8104) (1.8329::1.8331)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.8935::3.8935) (-0.0173::-0.0173) (1.9634::1.9634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1480::1.1480) (0.7313::0.7313)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0974::1.0974) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1915::5.1917) (2.3963::2.3965)) (IOPATH TE_B Z () () (0.3680::0.3680) (5.2497::5.2497) (-0.0092::-0.0092) (2.5058::2.5058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6729::0.6729) (0.5796::0.5796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2100::0.2100) (0.2365::0.2365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0197::1.0197) (0.9065::0.9065)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6079::1.6156)) (SETUP (negedge D) (posedge CLK) (1.2556::1.2670)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1056::1.1056) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6577::0.6577) (0.5735::0.5735)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2978::0.3005)) (SETUP (negedge GATE) (posedge CLK) (0.3968::0.3973)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1156::1.1156) (0.7072::0.7072)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1688::1.1752) (0.7513::0.7627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7621)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1380)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0420::1.0420) (0.8432::0.8432)) (IOPATH D Q (1.1455::1.1455) (0.7299::0.7299)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7305::0.7305)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1080::1.1080) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8801::0.8801) (0.8493::0.8493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6749::0.6749) (0.5837::0.5837)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2916::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1183::1.1183) (0.8920::0.8920)) (IOPATH D Q (1.2003::1.2003) (0.7585::0.7585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6097::4.6099) (2.1777::2.1783)) (IOPATH TE_B Z () () (0.4699::0.4699) (4.6487::4.6487) (-0.0658::-0.0658) (2.3235::2.3235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.1503::1.1529) (0.7374::0.7422)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7554)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1303)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9176::3.9177) (1.8780::1.8782)) (IOPATH TE_B Z () () (0.3801::0.3801) (3.9979::3.9979) (-0.0159::-0.0159) (2.0062::2.0062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9600::3.9601) (1.8975::1.8977)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.0317::4.0317) (-0.0218::-0.0218) (2.0262::2.0262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (2.3010::2.3010) (1.5847::1.5847)) (IOPATH D Q (2.3868::2.3868) (1.4556::1.4556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1340::1.1340) (0.7229::0.7229)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2817::4.2818) (2.0283::2.0284)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.3525::4.3525) (-0.0148::-0.0148) (2.1525::2.1525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4334::4.4336) (2.0866::2.0868)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.5073::4.5073) (-0.0150::-0.0150) (2.2171::2.2171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1331::1.1331) (0.7233::0.7233)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7399::0.7399)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8138::0.8140) (0.7388::0.7389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0104::4.0104) (1.9171::1.9173)) (IOPATH TE_B Z () () (0.3963::0.3963) (4.0875::4.0875) (-0.0249::-0.0249) (2.0452::2.0452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1037::6.1039) (2.7754::2.7756)) (IOPATH TE_B Z () () (0.3712::0.3712) (6.1638::6.1638) (-0.0110::-0.0110) (2.8921::2.8921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4903::5.4903) (2.5246::2.5248)) (IOPATH TE_B Z () () (0.3862::0.3863) (5.5570::5.5570) (-0.0193::-0.0193) (2.6505::2.6505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0827::4.0829) (1.9478::1.9480)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.1635::4.1635) (-0.0166::-0.0166) (2.0769::2.0769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1101::4.1102) (1.9580::1.9582)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.1791::4.1791) (-0.0128::-0.0128) (2.0776::2.0776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1244::1.1244) (0.7158::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8507::4.8508) (2.2577::2.2579)) (IOPATH TE_B Z () () (0.3847::0.3847) (4.9243::4.9243) (-0.0184::-0.0184) (2.3844::2.3844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8342::0.8342)) (IOPATH D Q (1.1247::1.1247) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7251::0.7251)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1506::1.1506) (0.7330::0.7330)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7427::0.7427)) (SETUP (negedge D) (negedge GATE) (0.1182::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2588::5.2590) (2.4351::2.4355)) (IOPATH TE_B Z () () (0.4098::0.4098) (5.2939::5.2939) (-0.0324::-0.0324) (2.5577::2.5577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1115::1.1115) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0129::1.0129) (0.9016::0.9016)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5747::1.5841)) (SETUP (negedge D) (posedge CLK) (1.2375::1.2488)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8206::0.8209) (0.7181::0.7219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2306::5.2307) (2.4186::2.4189)) (IOPATH TE_B Z () () (0.4073::0.4073) (5.2740::5.2740) (-0.0309::-0.0309) (2.5438::2.5438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6609::0.6609) (0.5757::0.5757)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7899::3.7900) (1.8262::1.8264)) (IOPATH TE_B Z () () (0.3892::0.3892) (3.8745::3.8745) (-0.0209::-0.0209) (1.9597::1.9597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4743::0.4743) (0.4637::0.4637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1074::1.1074) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5287::4.5288) (2.1227::2.1229)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.6189::4.6189) (-0.0243::-0.0243) (2.2660::2.2660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2897::5.2897) (2.4377::2.4378)) (IOPATH TE_B Z () () (0.3933::0.3933) (5.3524::5.3524) (-0.0232::-0.0232) (2.5635::2.5635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1647::0.1647) (0.1728::0.1728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0350::1.0350) (0.8383::0.8383)) (IOPATH D Q (1.1227::1.1227) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7201::3.7202) (1.7927::1.7929)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.8103::3.8103) (-0.0208::-0.0209) (1.9302::1.9302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5308::0.5313) (0.4802::0.4821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7841::5.7842) (2.6414::2.6416)) (IOPATH TE_B Z () () (0.3872::0.3872) (5.8556::5.8556) (-0.0199::-0.0199) (2.7710::2.7710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0440::1.0440) (0.8445::0.8445)) (IOPATH D Q (1.1280::1.1280) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1492::1.1544) (0.7367::0.7463)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7525)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1303)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8376::3.8376) (1.8318::1.8318)) (IOPATH TE_B Z () () (0.3074::0.3074) (3.9000::3.9000) (0.0242::0.0242) (1.9214::1.9214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0385::1.0385) (0.8407::0.8407)) (IOPATH D Q (1.1307::1.1307) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7229::0.7229)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8602::4.8604) (2.2625::2.2627)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.9283::4.9283) (-0.0176::-0.0176) (2.3833::2.3833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6078::4.6079) (2.1573::2.1575)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.6820::4.6820) (-0.0180::-0.0180) (2.2902::2.2902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6471::0.6471) (0.5379::0.5379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6585::0.6585) (0.5868::0.5868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0904::1.0904) (0.6835::0.6835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7747::3.7748) (1.8157::1.8160)) (IOPATH TE_B Z () () (0.3820::0.3820) (3.8587::3.8587) (-0.0170::-0.0170) (1.9459::1.9459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1017::1.1017) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1470::1.1483) (0.7332::0.7358)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7432)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1209)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8677::3.8678) (1.8559::1.8561)) (IOPATH TE_B Z () () (0.3765::0.3765) (3.9439::3.9439) (-0.0139::-0.0139) (1.9803::1.9803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7408::3.7408) (1.8069::1.8071)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.8132::3.8132) (-0.0153::-0.0153) (1.9291::1.9291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0233::1.0233) (0.9091::0.9091)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5640::1.5757)) (SETUP (negedge D) (posedge CLK) (1.2296::1.2440)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6604::0.6604) (0.5751::0.5751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2565::5.2566) (2.4263::2.4266)) (IOPATH TE_B Z () () (0.3696::0.3696) (5.3122::5.3122) (-0.0101::-0.0101) (2.5335::2.5335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0699::4.0699) (1.9409::1.9411)) (IOPATH TE_B Z () () (0.3933::0.3933) (4.1597::4.1597) (-0.0232::-0.0232) (2.0821::2.0821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1268::1.1268) (0.8973::0.8973)) (IOPATH D Q (1.2089::1.2089) (0.7622::0.7622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0360::1.0360) (0.8389::0.8389)) (IOPATH D Q (1.1120::1.1120) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8113::4.8115) (2.2434::2.2436)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.8955::4.8955) (-0.0203::-0.0203) (2.3802::2.3802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1022::1.1022) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5719::0.5719) (0.6473::0.6474)) (IOPATH B X (0.4279::0.4279) (0.5559::0.5559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7426::0.7426) (0.6386::0.6386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1335::1.1347) (0.7224::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7392)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.1093::1.1093) (0.6982::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6586::0.6586) (0.5740::0.5740)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2956::0.2989)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0607::1.0607) (0.8562::0.8562)) (IOPATH D Q (1.1952::1.1996) (0.7687::0.7766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7546)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2125::0.2125) (0.2404::0.2404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5483::5.5484) (2.5461::2.5463)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.6198::5.6198) (-0.0172::-0.0172) (2.6736::2.6736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2368::6.2368) (2.8343::2.8345)) (IOPATH TE_B Z () () (0.4058::0.4058) (6.3097::6.3097) (-0.0301::-0.0301) (2.9778::2.9778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8280::0.8280)) (IOPATH D Q (1.1024::1.1024) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7853::0.7853) (0.7009::0.7009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1299::1.1353) (0.7201::0.7310)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8953::3.8954) (1.8673::1.8675)) (IOPATH TE_B Z () () (0.3855::0.3855) (3.9789::3.9789) (-0.0189::-0.0189) (2.0000::2.0000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1469::1.1469) (0.7292::0.7322)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7522::0.7522)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1246)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0485::1.0485) (0.9263::0.9263)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8235::1.8295)) (SETUP (negedge D) (posedge CLK) (1.4221::1.4482)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0957::1.0957) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5533::4.5534) (2.1490::2.1495)) (IOPATH TE_B Z () () (0.4861::0.4861) (4.6560::4.6560) (-0.0779::-0.0779) (2.3394::2.3394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6394::0.6394) (0.5629::0.5629)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2915::0.2916)) (SETUP (negedge GATE) (posedge CLK) (0.3925::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8329::0.8329)) (IOPATH D Q (1.1130::1.1130) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1606::1.1661) (0.7453::0.7557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7596)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1359)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6017::4.6017) (2.1566::2.1568)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.6666::4.6666) (-0.0168::-0.0168) (2.2850::2.2850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4596::4.4598) (2.0962::2.0964)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.5425::4.5425) (-0.0179::-0.0179) (2.2350::2.2350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1334::1.1334) (0.7160::0.7222)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1013::1.1013) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.0942::1.0942) (0.6870::0.6870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0920::4.0920) (1.9488::1.9490)) (IOPATH TE_B Z () () (0.4054::0.4054) (4.1731::4.1731) (-0.0299::-0.0299) (2.0864::2.0864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7777::0.7777) (0.7005::0.7005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7570::5.7570) (2.6349::2.6351)) (IOPATH TE_B Z () () (0.3773::0.3773) (5.8125::5.8125) (-0.0144::-0.0144) (2.7504::2.7504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3522::4.3523) (2.0599::2.0601)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.4240::4.4240) (-0.0205::-0.0205) (2.1841::2.1841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0422::4.0424) (1.9302::1.9304)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.1293::4.1293) (-0.0218::-0.0218) (2.0652::2.0652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9308::3.9308) (1.8861::1.8863)) (IOPATH TE_B Z () () (0.3736::0.3736) (3.9836::3.9836) (-0.0123::-0.0123) (1.9955::1.9955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4968::4.4969) (2.1118::2.1120)) (IOPATH TE_B Z () () (0.3648::0.3648) (4.5395::4.5395) (-0.0075::-0.0075) (2.2137::2.2137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5799::4.5800) (2.1477::2.1479)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.6634::4.6634) (-0.0208::-0.0208) (2.2885::2.2885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6378::0.6378) (0.5776::0.5776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0778::5.0779) (2.3541::2.3543)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.1423::5.1423) (-0.0169::-0.0169) (2.4745::2.4745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1177::1.1177) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9181::3.9182) (1.8795::1.8797)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.9859::3.9859) (-0.0128::-0.0128) (1.9971::1.9971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6785::0.6785) (0.5858::0.5858)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5702::4.5704) (2.1425::2.1427)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.6572::4.6572) (-0.0197::-0.0197) (2.2818::2.2818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0259::1.0259) (0.9109::0.9109)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6204::1.6317)) (SETUP (negedge D) (posedge CLK) (1.2648::1.2758)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2212::0.2212) (0.2490::0.2490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1081::1.1081) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1036::1.1036) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9663::0.9709) (0.7014::0.7146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0351::1.0351) (0.8383::0.8383)) (IOPATH D Q (1.1164::1.1164) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1353::1.1353) (0.7188::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1168)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5628::0.5628) (0.5180::0.5180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6484::0.6484) (0.5680::0.5680)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2946::0.2969)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8263::0.8263)) (IOPATH D Q (1.1069::1.1069) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0362::1.0362) (0.8391::0.8391)) (IOPATH D Q (1.1753::1.1753) (0.7490::0.7539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7546::0.7546)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2619::0.2619) (0.2989::0.2989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0680::6.0682) (2.7719::2.7724)) (IOPATH TE_B Z () () (0.4739::0.4739) (6.1441::6.1441) (-0.0688::-0.0688) (2.9493::2.9493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9563::3.9563) (1.8813::1.8813)) (IOPATH TE_B Z () () (0.3221::0.3221) (4.0367::4.0367) (0.0162::0.0162) (1.9900::1.9900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1336::1.1336) (0.9015::0.9015)) (IOPATH D Q (1.2233::1.2233) (0.7730::0.7730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1683::1.1683) (0.7453::0.7468)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7638::0.7638)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1320)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5048::5.5050) (2.5297::2.5299)) (IOPATH TE_B Z () () (0.3882::0.3882) (5.5774::5.5774) (-0.0204::-0.0204) (2.6583::2.6583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6052::4.6053) (2.1583::2.1585)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.6898::4.6898) (-0.0211::-0.0211) (2.2967::2.2967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5898::0.5898) (0.6621::0.6621)) (IOPATH B X (0.4206::0.4206) (0.5450::0.5450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8280::0.8280)) (IOPATH D Q (1.1071::1.1071) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7672::3.7672) (1.8151::1.8153)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.8445::3.8445) (-0.0199::-0.0199) (1.9463::1.9463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6479::0.6479) (0.5789::0.5789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6905::4.6906) (2.1931::2.1933)) (IOPATH TE_B Z () () (0.3888::0.3888) (4.7764::4.7764) (-0.0207::-0.0207) (2.3314::2.3314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1720::0.1720) (0.1778::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0346::1.0346) (0.8380::0.8380)) (IOPATH D Q (1.1392::1.1392) (0.7223::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9095::3.9096) (1.8733::1.8735)) (IOPATH TE_B Z () () (0.3811::0.3811) (3.9955::3.9955) (-0.0165::-0.0165) (2.0055::2.0055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0053::1.0053) (0.8961::0.8961)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7777::1.7843)) (SETUP (negedge D) (posedge CLK) (1.3862::1.4075)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4190::5.4191) (2.4916::2.4918)) (IOPATH TE_B Z () () (0.4007::0.4007) (5.5097::5.5097) (-0.0273::-0.0273) (2.6375::2.6375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0817::1.0817) (0.8694::0.8694)) (IOPATH D Q (1.1678::1.1678) (0.7378::0.7378)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0519::5.0520) (2.3343::2.3345)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.1161::5.1161) (-0.0108::-0.0108) (2.4497::2.4497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8097::4.8097) (2.2391::2.2393)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.8745::4.8745) (-0.0211::-0.0211) (2.3638::2.3638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1146::1.1146) (0.8898::0.8898)) (IOPATH D Q (1.2040::1.2040) (0.7625::0.7625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6675::0.6675) (0.5793::0.5793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3016::0.3037)) (SETUP (negedge GATE) (posedge CLK) (0.3988::0.3995)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8224::4.8225) (2.2475::2.2477)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.8955::4.8955) (-0.0195::-0.0195) (2.3719::2.3719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1037::1.1037) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7214::0.7214)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1371::1.1371) (0.7264::0.7264)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1207::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6749::0.6749) (0.5988::0.5988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0057::1.0057) (0.8965::0.8965)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6095::1.6198)) (SETUP (negedge D) (posedge CLK) (1.2583::1.2697)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.0887::1.0887) (0.6821::0.6821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4637::5.4638) (2.5067::2.5069)) (IOPATH TE_B Z () () (0.3750::0.3750) (5.5224::5.5224) (-0.0131::-0.0131) (2.6213::2.6213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8396::0.8397) (0.7792::0.7792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6012::0.6011) (0.6747::0.6747)) (IOPATH B X (0.4276::0.4276) (0.5538::0.5538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8228::3.8229) (1.8387::1.8389)) (IOPATH TE_B Z () () (0.3768::0.3768) (3.9001::3.9001) (-0.0141::-0.0141) (1.9645::1.9645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0280::4.0281) (1.9263::1.9265)) (IOPATH TE_B Z () () (0.3733::0.3733) (4.0760::4.0760) (-0.0121::-0.0121) (2.0344::2.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2317::0.2317) (0.2618::0.2618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6857::0.6857) (0.5904::0.5904)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3012::0.3043)) (SETUP (negedge GATE) (posedge CLK) (0.3990::0.3994)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5994::0.5994) (0.5485::0.5485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8078::0.8078) (0.7465::0.7465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7713::0.7713) (0.7051::0.7051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8372::0.8372)) (IOPATH D Q (1.1312::1.1312) (0.7164::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1331::1.1331) (0.7225::0.7225)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0284::1.0284) (0.9126::0.9126)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7239::1.7297)) (SETUP (negedge D) (posedge CLK) (1.3343::1.3528)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5219::4.5221) (2.1191::2.1193)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.6062::4.6062) (-0.0176::-0.0176) (2.2576::2.2576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8602::0.8602) (0.8089::0.8088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1005::1.1005) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2870::4.2872) (2.0322::2.0324)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.3734::4.3734) (-0.0175::-0.0175) (2.1669::2.1669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4135::4.4136) (2.0845::2.0847)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.4723::4.4723) (-0.0134::-0.0134) (2.1973::2.1973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8028::3.8029) (1.8299::1.8301)) (IOPATH TE_B Z () () (0.4030::0.4030) (3.8977::3.8977) (-0.0286::-0.0286) (1.9759::1.9759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6688::4.6689) (2.1834::2.1836)) (IOPATH TE_B Z () () (0.3704::0.3704) (4.7255::4.7255) (-0.0106::-0.0106) (2.2990::2.2990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0987::4.0988) (1.9497::1.9499)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.1670::4.1670) (-0.0169::-0.0169) (2.0680::2.0680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6761::0.6761) (0.5789::0.5789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8444::0.8444) (0.7910::0.7910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3540::4.3542) (2.0599::2.0601)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.4419::4.4419) (-0.0201::-0.0201) (2.1961::2.1961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7666::3.7667) (1.8125::1.8127)) (IOPATH TE_B Z () () (0.3793::0.3793) (3.8393::3.8393) (-0.0155::-0.0155) (1.9341::1.9341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0399::1.0399) (0.8417::0.8417)) (IOPATH D Q (1.1317::1.1317) (0.7155::0.7155)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7104::0.7104) (0.6050::0.6050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2971::0.2996)) (SETUP (negedge GATE) (posedge CLK) (0.3964::0.3968)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0271::1.0271) (0.9118::0.9118)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5954::1.6047)) (SETUP (negedge D) (posedge CLK) (1.2501::1.2640)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2206::4.2207) (2.0020::2.0022)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.3006::4.3006) (-0.0198::-0.0198) (2.1344::2.1344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8474::4.8475) (2.2589::2.2591)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.9251::4.9251) (-0.0174::-0.0174) (2.3882::2.3882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.0959::1.0959) (0.6891::0.6891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4121::4.4122) (2.0848::2.0850)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.4786::4.4786) (-0.0162::-0.0162) (2.2024::2.2024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7605::4.7606) (2.2184::2.2186)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.8301::4.8301) (-0.0136::-0.0136) (2.3441::2.3441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0939::1.0939) (0.6884::0.6884)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6903::4.6904) (2.1913::2.1915)) (IOPATH TE_B Z () () (0.3718::0.3718) (4.7444::4.7444) (-0.0113::-0.0113) (2.3052::2.3052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6271::0.6271) (0.7013::0.7013)) (IOPATH B X (0.4316::0.4316) (0.5588::0.5588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1299::1.1299) (0.7198::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8371::0.8371)) (IOPATH D Q (1.1155::1.1155) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8358::0.8358)) (IOPATH D Q (1.1302::1.1302) (0.7183::0.7183)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1239::1.1239) (0.7125::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7276::0.7276)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0955::1.0955) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6688::0.6688) (0.5646::0.5646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0358::1.0358) (0.8388::0.8388)) (IOPATH D Q (1.1397::1.1397) (0.7257::0.7257)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3216::5.3217) (2.4523::2.4525)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.3925::5.3925) (-0.0149::-0.0149) (2.5812::2.5812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2025::0.2025) (0.2289::0.2289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1063::1.1063) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6165::0.6165) (0.6941::0.6942)) (IOPATH B X (0.5024::0.5024) (0.6409::0.6409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4567::0.4568) (0.5315::0.5315)) (IOPATH B X (0.4541::0.4541) (0.5857::0.5857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8238::0.8238)) (IOPATH D Q (1.0895::1.0895) (0.6836::0.6836)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1804::1.1804) (0.7528::0.7571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7652::0.7652)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1340)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2325::0.2325) (0.2655::0.2655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8093::3.8095) (1.8293::1.8296)) (IOPATH TE_B Z () () (0.3853::0.3853) (3.8986::3.8986) (-0.0188::-0.0188) (1.9644::1.9644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7967::4.7967) (2.2383::2.2385)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.8767::4.8767) (-0.0224::-0.0224) (2.3749::2.3749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1863::0.1863) (0.2090::0.2090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0215::1.0215) (0.9076::0.9076)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7425::1.7480)) (SETUP (negedge D) (posedge CLK) (1.3519::1.3698)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3164::4.3165) (2.0452::2.0454)) (IOPATH TE_B Z () () (0.3976::0.3976) (4.4105::4.4105) (-0.0256::-0.0256) (2.1902::2.1902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4945::5.4947) (2.5227::2.5229)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.5607::5.5607) (-0.0168::-0.0168) (2.6455::2.6455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6874::0.6874) (0.5914::0.5914)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8634::3.8635) (1.8523::1.8525)) (IOPATH TE_B Z () () (0.3929::0.3929) (3.9600::3.9600) (-0.0230::-0.0230) (1.9949::1.9949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.3702::5.3702) (2.4717::2.4717)) (IOPATH TE_B Z () () (0.3039::0.3040) (5.4328::5.4331) (0.0262::0.0261) (2.5634::2.5638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4260::5.4261) (2.4955::2.4957)) (IOPATH TE_B Z () () (0.3639::0.3639) (5.4723::5.4723) (-0.0070::-0.0070) (2.5965::2.5965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0769::1.0769) (0.8664::0.8664)) (IOPATH D Q (1.1617::1.1617) (0.7336::0.7336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.1250::1.1250) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1179::1.1179) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.0959::1.0959) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4438::0.4457) (0.3262::0.3426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8484::4.8486) (2.2538::2.2541)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.9181::4.9181) (-0.0126::-0.0126) (2.3746::2.3746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0931::1.0931) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2350::0.2350) (0.2676::0.2676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6075::0.6075) (0.5534::0.5534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1026::5.1028) (2.3587::2.3589)) (IOPATH TE_B Z () () (0.3706::0.3706) (5.1593::5.1593) (-0.0107::-0.0107) (2.4687::2.4687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.0957::1.0957) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1203::1.1203) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7265::0.7265)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2396::6.2397) (2.8331::2.8334)) (IOPATH TE_B Z () () (0.4356::0.4356) (6.3242::6.3242) (-0.0466::-0.0466) (2.9977::2.9977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5578::0.5578) (0.6325::0.6326)) (IOPATH B X (0.4705::0.4705) (0.6023::0.6023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6953::3.6953) (1.7876::1.7878)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.7804::3.7804) (-0.0189::-0.0189) (1.9207::1.9207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9371::3.9373) (1.8914::1.8916)) (IOPATH TE_B Z () () (0.4010::0.4010) (3.9907::3.9907) (-0.0275::-0.0275) (2.0162::2.0162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1020::1.1020) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1092::1.1092) (0.8864::0.8864)) (IOPATH D Q (1.1922::1.1922) (0.7535::0.7535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1461::5.1463) (2.3744::2.3747)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.2149::5.2149) (-0.0167::-0.0167) (2.4971::2.4971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1197::1.1197) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8922::4.8923) (2.2756::2.2758)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.9588::4.9588) (-0.0138::-0.0138) (2.3969::2.3969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0856::4.0856) (1.9353::1.9353)) (IOPATH TE_B Z () () (0.3071::0.3071) (4.1511::4.1511) (0.0244::0.0244) (2.0292::2.0292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0954::1.0954) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6207::0.6207) (0.5642::0.5642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5917::4.5917) (2.1466::2.1466)) (IOPATH TE_B Z () () (0.3051::0.3051) (4.6538::4.6542) (0.0255::0.0255) (2.2375::2.2379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5835::0.5835) (0.6576::0.6576)) (IOPATH B X (0.4429::0.4429) (0.5724::0.5724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2302::0.2302) (0.2592::0.2592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7154::4.7155) (2.1999::2.2001)) (IOPATH TE_B Z () () (0.3684::0.3684) (4.7752::4.7752) (-0.0095::-0.0095) (2.3165::2.3165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0319::1.0319) (0.8361::0.8361)) (IOPATH D Q (1.1263::1.1263) (0.7132::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9046::0.9046) (0.8496::0.8496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0025::1.0025) (0.8941::0.8941)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8085::1.8160)) (SETUP (negedge D) (posedge CLK) (1.4092::1.4413)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1251::1.1251) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7331::0.7331)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7594::0.7596) (0.6674::0.6712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9972::3.9974) (1.9098::1.9100)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.0907::4.0907) (-0.0214::-0.0214) (2.0503::2.0503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6560::0.6560) (0.5726::0.5726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2982)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1050::1.1050) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1522::0.1522) (0.1581::0.1581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4557::4.4558) (2.0944::2.0946)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.5327::4.5327) (-0.0176::-0.0176) (2.2302::2.2302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6489::0.6489) (0.5683::0.5683)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2929)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0547::1.0547) (0.8520::0.8520)) (IOPATH D Q (1.1351::1.1351) (0.7174::0.7174)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2551::4.2552) (2.0181::2.0183)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.3349::4.3349) (-0.0183::-0.0183) (2.1487::2.1487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1184::4.1186) (1.9589::1.9591)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.1939::4.1939) (-0.0168::-0.0168) (2.0825::2.0825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5563::0.5563) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6652::0.6657) (0.5882::0.5903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0489::1.0489) (0.8480::0.8480)) (IOPATH D Q (1.1379::1.1379) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6532::3.6533) (1.7688::1.7690)) (IOPATH TE_B Z () () (0.3776::0.3776) (3.7262::3.7262) (-0.0145::-0.0145) (1.8907::1.8907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8264::0.8264)) (IOPATH D Q (1.1420::1.1420) (0.7234::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7609::3.7610) (1.8115::1.8117)) (IOPATH TE_B Z () () (0.3911::0.3911) (3.8552::3.8552) (-0.0220::-0.0220) (1.9532::1.9532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4144::5.4145) (2.4928::2.4930)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.4800::5.4800) (-0.0170::-0.0170) (2.6148::2.6148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0747::1.0747) (0.8651::0.8651)) (IOPATH D Q (1.1618::1.1618) (0.7362::0.7362)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0235::4.0236) (1.9241::1.9243)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.1149::4.1149) (-0.0235::-0.0235) (2.0651::2.0651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4105::4.4107) (2.0832::2.0834)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.4860::4.4860) (-0.0149::-0.0149) (2.2070::2.2070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0409::1.0409) (0.8424::0.8424)) (IOPATH D Q (1.1161::1.1161) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1733::4.1734) (1.9834::1.9836)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.2480::4.2480) (-0.0176::-0.0176) (2.1070::2.1070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7388::0.7388) (0.6319::0.6319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6703::4.6703) (2.1819::2.1821)) (IOPATH TE_B Z () () (0.4043::0.4043) (4.7572::4.7572) (-0.0293::-0.0293) (2.3252::2.3252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0623::4.0624) (1.9393::1.9395)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.1421::4.1421) (-0.0154::-0.0154) (2.0674::2.0674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1701::4.1702) (1.9839::1.9841)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.2437::4.2437) (-0.0158::-0.0158) (2.1090::2.1090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0833::5.0834) (2.3525::2.3527)) (IOPATH TE_B Z () () (0.3686::0.3686) (5.1376::5.1376) (-0.0095::-0.0095) (2.4588::2.4588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1525::0.1525) (0.1542::0.1542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5134::0.5134) (0.5880::0.5880)) (IOPATH B X (0.4280::0.4280) (0.5563::0.5563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.0951::1.0951) (0.6861::0.6861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0372::1.0372) (0.8398::0.8398)) (IOPATH D Q (1.1296::1.1296) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0364::1.0364) (0.8393::0.8393)) (IOPATH D Q (1.1226::1.1226) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0218::1.0218) (0.9078::0.9078)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8014::1.8097)) (SETUP (negedge D) (posedge CLK) (1.4103::1.4288)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0455::1.0455) (0.8456::0.8456)) (IOPATH D Q (1.1727::1.1754) (0.7518::0.7575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7484)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1254)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3010::5.3011) (2.4418::2.4420)) (IOPATH TE_B Z () () (0.3758::0.3758) (5.3609::5.3609) (-0.0136::-0.0136) (2.5579::2.5579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7900::4.7900) (2.2326::2.2328)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.8612::4.8612) (-0.0205::-0.0205) (2.3626::2.3626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1001::1.1001) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8977::3.8977) (1.8709::1.8711)) (IOPATH TE_B Z () () (0.3699::0.3699) (3.9559::3.9559) (-0.0103::-0.0103) (1.9820::1.9820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6784::4.6785) (2.1860::2.1862)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.7580::4.7580) (-0.0203::-0.0203) (2.3187::2.3187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1073::1.1073) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7343::5.7343) (2.6246::2.6247)) (IOPATH TE_B Z () () (0.3982::0.3982) (5.8041::5.8041) (-0.0259::-0.0259) (2.7566::2.7566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.0963::1.0963) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.0987::1.0987) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3817::4.3818) (2.0716::2.0718)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.4529::4.4529) (-0.0159::-0.0159) (2.1945::2.1945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0568::5.0570) (2.3420::2.3422)) (IOPATH TE_B Z () () (0.3622::0.3622) (5.1085::5.1085) (-0.0060::-0.0060) (2.4522::2.4522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1190::1.1190) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1047::1.1047) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1416::1.1416) (0.9064::0.9064)) (IOPATH D Q (1.2282::1.2282) (0.7762::0.7762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0146::4.0147) (1.9181::1.9183)) (IOPATH TE_B Z () () (0.3986::0.3986) (4.1065::4.1065) (-0.0262::-0.0262) (2.0614::2.0614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8338::0.8342) (0.7296::0.7316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8633::3.8634) (1.8601::1.8603)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.9177::3.9177) (-0.0172::-0.0172) (1.9749::1.9749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1024::1.1024) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0960::1.0960) (0.8782::0.8782)) (IOPATH D Q (1.1870::1.1870) (0.7525::0.7525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1048::0.1048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1515::0.1515) (0.1532::0.1532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2685::6.2687) (2.8536::2.8540)) (IOPATH TE_B Z () () (0.4022::0.4023) (6.3029::6.3029) (-0.0282::-0.0282) (2.9754::2.9754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0971::1.0971) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6667::4.6668) (2.1931::2.1935)) (IOPATH TE_B Z () () (0.4152::0.4152) (4.7137::4.7137) (-0.0353::-0.0353) (2.3186::2.3186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8243::0.8243)) (IOPATH D Q (1.1364::1.1364) (0.7228::0.7228)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3918::4.3919) (2.0728::2.0730)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.4699::4.4699) (-0.0177::-0.0177) (2.2020::2.2020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8326::0.8326) (0.7781::0.7781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5781::0.5780) (0.6487::0.6487)) (IOPATH B X (0.4919::0.4919) (0.6209::0.6209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1311::1.1311) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9088::3.9090) (1.8712::1.8714)) (IOPATH TE_B Z () () (0.3898::0.3898) (3.9952::3.9952) (-0.0213::-0.0213) (2.0063::2.0063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0373::1.0373) (0.9189::0.9189)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7652::1.7717)) (SETUP (negedge D) (posedge CLK) (1.3737::1.3959)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8266::0.8266)) (IOPATH D Q (1.1064::1.1064) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4507::0.4508) (0.5259::0.5260)) (IOPATH B X (0.4898::0.4898) (0.6270::0.6270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6273::0.6273) (0.5558::0.5558)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2993::0.2998)) (SETUP (negedge GATE) (posedge CLK) (0.3970::0.3983)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7821::5.7823) (2.6429::2.6431)) (IOPATH TE_B Z () () (0.3855::0.3855) (5.8596::5.8596) (-0.0189::-0.0189) (2.7750::2.7750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0876::1.0876) (0.8730::0.8730)) (IOPATH D Q (1.1687::1.1687) (0.7379::0.7379)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1026::1.1026) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0407::1.0407) (0.8422::0.8422)) (IOPATH D Q (1.1517::1.1517) (0.7322::0.7322)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8093::0.8094) (0.7380::0.7381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8215::0.8215)) (IOPATH D Q (1.1358::1.1358) (0.7191::0.7245)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1278::1.1278) (0.8979::0.8979)) (IOPATH D Q (1.2144::1.2144) (0.7661::0.7661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.0920::1.0920) (0.6869::0.6869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.3900::0.3901) (0.4493::0.4493)) (IOPATH A Y (0.4226::0.4226) (0.1363::0.1363)) (IOPATH B Y (0.3796::0.3796) (0.1358::0.1358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.5490::0.5490) (0.6240::0.6240)) (IOPATH C X (0.5528::0.5528) (0.6494::0.6494)) (IOPATH A_N X (0.6904::0.6904) (0.6558::0.6558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.5356::0.5356) (0.6129::0.6129)) (IOPATH C X (0.5388::0.5388) (0.6374::0.6375)) (IOPATH A_N X (0.6761::0.6761) (0.6438::0.6438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7629::0.7629) (0.6934::0.6934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8598::0.8599) (0.8100::0.8099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.5130::0.5130) (0.5524::0.5524)) (IOPATH B X (0.5318::0.5318) (0.6177::0.6177)) (IOPATH C X (0.5333::0.5334) (0.6430::0.6431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7079::3.7080) (1.7931::1.7934)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.7977::3.7977) (-0.0223::-0.0223) (1.9311::1.9311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9676::3.9677) (1.8978::1.8980)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.0547::4.0547) (-0.0235::-0.0235) (2.0355::2.0355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3128::4.3129) (2.0415::2.0417)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.3787::4.3787) (-0.0138::-0.0138) (2.1571::2.1571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0799::1.0799) (0.8683::0.8683)) (IOPATH D Q (1.1725::1.1725) (0.7450::0.7450)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9346::4.9347) (2.2951::2.2954)) (IOPATH TE_B Z () () (0.3913::0.3913) (4.9711::4.9711) (-0.0221::-0.0221) (2.4067::2.4067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7660::3.7662) (1.8135::1.8137)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.8567::3.8567) (-0.0187::-0.0187) (1.9498::1.9498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4831::5.4832) (2.5213::2.5216)) (IOPATH TE_B Z () () (0.3946::0.3946) (5.5637::5.5637) (-0.0239::-0.0239) (2.6571::2.6571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8303::4.8304) (2.2505::2.2507)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.9001::4.9001) (-0.0145::-0.0145) (2.3708::2.3708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8659::3.8659) (1.8436::1.8436)) (IOPATH TE_B Z () () (0.3196::0.3196) (3.9452::3.9452) (0.0175::0.0175) (1.9516::1.9516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2877::5.2879) (2.4388::2.4390)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.3587::5.3587) (-0.0171::-0.0171) (2.5638::2.5638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6229::4.6229) (2.1644::2.1646)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.6839::4.6839) (-0.0143::-0.0143) (2.2848::2.2848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4381::4.4382) (2.0873::2.0875)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.5038::4.5038) (-0.0115::-0.0115) (2.2089::2.2089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8495::3.8496) (1.8511::1.8513)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.9288::3.9288) (-0.0197::-0.0197) (1.9819::1.9819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7573::0.7573) (0.6868::0.6868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8809::0.8809) (0.8358::0.8358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1076::1.1076) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1326::1.1326) (0.7203::0.7203)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6701::0.6701) (0.5811::0.5811)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2951::0.2964)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5994::0.5994) (0.6754::0.6754)) (IOPATH B X (0.4062::0.4062) (0.5335::0.5335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1048::1.1048) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1668::1.1668) (1.0121::1.0121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1149::1.1149) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4856::0.4856) (0.5604::0.5604)) (IOPATH B X (0.4217::0.4217) (0.5503::0.5503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.0982::1.0982) (0.6909::0.6909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0185::1.0185) (0.9055::0.9055)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7472::1.7522)) (SETUP (negedge D) (posedge CLK) (1.3568::1.3740)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2401::0.2401) (0.2751::0.2751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6504::0.6504) (0.5691::0.5691)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2914::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8358::0.8358)) (IOPATH D Q (1.1192::1.1192) (0.7074::0.7074)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1181::1.1181) (0.7117::0.7117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1137::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8758::4.8758) (2.2676::2.2678)) (IOPATH TE_B Z () () (0.4047::0.4047) (4.9626::4.9626) (-0.0295::-0.0295) (2.4145::2.4145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1260::1.1260) (0.7145::0.7145)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1191::1.1191) (0.7060::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4927::0.4928) (0.5682::0.5683)) (IOPATH B X (0.4672::0.4672) (0.6011::0.6011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2026::4.2027) (1.9933::1.9935)) (IOPATH TE_B Z () () (0.3821::0.3821) (4.2823::4.2823) (-0.0170::-0.0170) (2.1225::2.1225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7981::4.7983) (2.2293::2.2295)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.8741::4.8741) (-0.0169::-0.0169) (2.3558::2.3558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1086::1.1086) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7060::4.7061) (2.1954::2.1956)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.7871::4.7871) (-0.0218::-0.0218) (2.3288::2.3288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0479::1.0479) (0.8473::0.8473)) (IOPATH D Q (1.1283::1.1283) (0.7109::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.0989::1.0989) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0972::0.0972)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9896::3.9897) (1.9086::1.9088)) (IOPATH TE_B Z () () (0.3732::0.3732) (4.0597::4.0597) (-0.0121::-0.0121) (2.0248::2.0248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1307::1.1307) (0.7148::0.7167)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1374::1.1374) (0.7248::0.7248)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7673::4.7674) (2.2242::2.2244)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.8367::4.8367) (-0.0160::-0.0160) (2.3521::2.3521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1038::1.1038) (0.6946::0.6946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1219::1.1219) (0.7117::0.7117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1077::0.1077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8346::0.8346)) (IOPATH D Q (1.1144::1.1144) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1321::1.1321) (0.7201::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7317::0.7317)) (SETUP (negedge D) (negedge GATE) (0.1120::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.6625::1.6625) (1.4086::1.4086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3199::4.3200) (2.0546::2.0552)) (IOPATH TE_B Z () () (0.4640::0.4640) (4.3532::4.3532) (-0.0623::-0.0623) (2.1952::2.1952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1177::1.1177) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7287::0.7287)) (SETUP (negedge D) (negedge GATE) (0.1097::0.1097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6594::0.6594) (0.5744::0.5744)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2938::0.2976)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2568::0.2568) (0.2983::0.2983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1057::1.1057) (0.6999::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8944::4.8945) (2.2767::2.2769)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.9629::4.9629) (-0.0166::-0.0166) (2.4028::2.4028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2247::4.2249) (2.0037::2.0040)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.3211::4.3211) (-0.0251::-0.0252) (2.1497::2.1497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8523::5.8524) (2.6750::2.6752)) (IOPATH TE_B Z () () (0.3766::0.3766) (5.9061::5.9061) (-0.0140::-0.0140) (2.7896::2.7896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0307::1.0307) (0.8353::0.8353)) (IOPATH D Q (1.1132::1.1132) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1232::1.1232) (0.7128::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1132::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9210::3.9211) (1.8803::1.8805)) (IOPATH TE_B Z () () (0.3862::0.3862) (4.0008::4.0008) (-0.0193::-0.0193) (2.0093::2.0093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0350::1.0350) (0.8383::0.8383)) (IOPATH D Q (1.1284::1.1284) (0.7158::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8354::0.8354)) (IOPATH D Q (1.1136::1.1136) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1271::1.1271) (0.7121::0.7165)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7396::0.7396)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8323::0.8323)) (IOPATH D Q (1.1160::1.1160) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0385::1.0385) (0.8407::0.8407)) (IOPATH D Q (1.1177::1.1177) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0929::4.0930) (1.9456::1.9459)) (IOPATH TE_B Z () () (0.3822::0.3822) (4.1684::4.1684) (-0.0171::-0.0171) (2.0710::2.0710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8393::3.8393) (1.8424::1.8426)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.9112::3.9112) (-0.0145::-0.0145) (1.9642::1.9642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1128::1.1128) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0401::1.0401) (0.8418::0.8418)) (IOPATH D Q (1.1667::1.1667) (0.7422::0.7457)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7461::0.7461)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1210)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3437::4.3438) (2.0570::2.0572)) (IOPATH TE_B Z () () (0.3792::0.3792) (4.4220::4.4220) (-0.0154::-0.0154) (2.1857::2.1857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1988::5.1989) (2.4024::2.4026)) (IOPATH TE_B Z () () (0.3736::0.3736) (5.2680::5.2680) (-0.0123::-0.0123) (2.5246::2.5246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1112::1.1112) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3581::4.3583) (2.0627::2.0630)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.3935::4.3935) (-0.0266::-0.0266) (2.1794::2.1794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2672::5.2673) (2.4330::2.4332)) (IOPATH TE_B Z () () (0.3912::0.3912) (5.3379::5.3379) (-0.0220::-0.0220) (2.5614::2.5614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2625::4.2626) (2.0205::2.0207)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.3296::4.3296) (-0.0122::-0.0122) (2.1361::2.1361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1141::1.1141) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3857::4.3858) (2.0738::2.0740)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.4352::4.4352) (-0.0072::-0.0072) (2.1767::2.1767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2564::4.2565) (2.0143::2.0145)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.3309::4.3309) (-0.0131::-0.0131) (2.1365::2.1365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1838::5.1839) (2.3963::2.3965)) (IOPATH TE_B Z () () (0.3768::0.3768) (5.2504::5.2504) (-0.0141::-0.0141) (2.5193::2.5193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0575::4.0577) (1.9343::1.9345)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.1434::4.1434) (-0.0162::-0.0162) (2.0669::2.0669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1152::1.1152) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6981::0.6981) (0.5977::0.5977)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2992::0.3011)) (SETUP (negedge GATE) (posedge CLK) (0.3974::0.3982)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1996::0.1996) (0.2261::0.2261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5374::0.5374) (0.4832::0.4832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8236::0.8236)) (IOPATH D Q (1.0992::1.0992) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8223::0.8223) (0.7704::0.7704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1032::1.1032) (0.8827::0.8827)) (IOPATH D Q (1.2008::1.2008) (0.7619::0.7619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8236::0.8236)) (IOPATH D Q (1.0920::1.0920) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1268::1.1268) (0.7143::0.7143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6200::0.6200) (0.5613::0.5613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1036::1.1036) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6020::4.6022) (2.1562::2.1565)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.6828::4.6828) (-0.0153::-0.0153) (2.2939::2.2939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8109::0.8109) (0.7367::0.7367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.0984::1.0984) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1333::1.1333) (0.7201::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7375::0.7375)) (SETUP (negedge D) (negedge GATE) (0.1148::0.1148)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2701::4.2703) (2.0206::2.0208)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.3629::4.3629) (-0.0227::-0.0227) (2.1628::2.1628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1394::1.1427) (0.7288::0.7353)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7466)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1247)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4809::5.4811) (2.5204::2.5207)) (IOPATH TE_B Z () () (0.3821::0.3821) (5.5526::5.5526) (-0.0170::-0.0170) (2.6459::2.6459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1450::1.1450) (0.9086::0.9086)) (IOPATH D Q (1.2235::1.2235) (0.7705::0.7705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6971::0.6971) (0.6146::0.6146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8342::0.8342)) (IOPATH D Q (1.1079::1.1079) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0919::4.0920) (1.9530::1.9532)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.1602::4.1602) (-0.0162::-0.0162) (2.0735::2.0735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8357::0.8357)) (IOPATH D Q (1.1401::1.1401) (0.7214::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8637::4.8637) (2.2637::2.2639)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.9100::4.9100) (-0.0098::-0.0098) (2.3757::2.3757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6021::4.6023) (2.1543::2.1545)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.6693::4.6693) (-0.0157::-0.0157) (2.2771::2.2771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8093::5.8095) (2.6480::2.6482)) (IOPATH TE_B Z () () (0.3788::0.3788) (5.8787::5.8787) (-0.0152::-0.0152) (2.7724::2.7724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1773::5.1775) (2.3937::2.3939)) (IOPATH TE_B Z () () (0.3795::0.3795) (5.2423::5.2423) (-0.0156::-0.0156) (2.5143::2.5143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5733::4.5733) (2.1424::2.1426)) (IOPATH TE_B Z () () (0.3993::0.3993) (4.6451::4.6451) (-0.0265::-0.0265) (2.2733::2.2733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0534::1.0534) (0.8511::0.8511)) (IOPATH D Q (1.1336::1.1336) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3932::4.3934) (2.0760::2.0763)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.4798::4.4798) (-0.0209::-0.0209) (2.2131::2.2131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1467::1.1467) (0.7339::0.7339)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7260::3.7262) (1.7959::1.7961)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.8126::3.8126) (-0.0173::-0.0173) (1.9276::1.9276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1370::1.1370) (0.7188::0.7221)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1006::1.1006) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1340::4.1341) (1.9680::1.9682)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.2127::4.2127) (-0.0174::-0.0174) (2.0941::2.0941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2461::0.2461) (0.2770::0.2770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6826::0.6826) (0.5882::0.5882)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3001::0.3017)) (SETUP (negedge GATE) (posedge CLK) (0.3978::0.3986)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2054::0.2054) (0.2333::0.2333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0795::1.0795) (0.8680::0.8680)) (IOPATH D Q (1.1568::1.1568) (0.7302::0.7302)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1058::1.1058) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7902::4.7903) (2.2328::2.2330)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.8722::4.8722) (-0.0234::-0.0234) (2.3704::2.3704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1020::1.1020) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1050::0.1050)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6781::4.6781) (2.1893::2.1895)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.7474::4.7474) (-0.0176::-0.0176) (2.3151::2.3151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7236::3.7238) (1.7981::1.7983)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.8056::3.8056) (-0.0167::-0.0167) (1.9265::1.9265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.0953::1.0953) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8226::0.8226)) (IOPATH D Q (1.1466::1.1466) (0.7283::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7511::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1244)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0520::1.0520) (0.8501::0.8501)) (IOPATH D Q (1.1360::1.1360) (0.7169::0.7169)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5862::0.5862) (0.5447::0.5447)) (IOPATH A Y (0.6841::0.6841) (0.1909::0.1909)) (IOPATH B Y (0.6347::0.6347) (0.1866::0.1866)) (IOPATH C Y (0.5500::0.5500) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7427::0.7427) (0.7361::0.7361)) (IOPATH D X (0.7807::0.7807) (0.7869::0.7869)) (IOPATH A_N X (0.9133::0.9133) (0.7808::0.7808)) (IOPATH B_N X (0.9301::0.9301) (0.8052::0.8052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7383::5.7385) (2.6218::2.6220)) (IOPATH TE_B Z () () (0.3760::0.3760) (5.8051::5.8051) (-0.0137::-0.0137) (2.7430::2.7430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6203::0.6203) (0.5588::0.5609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1725::1.1725) (0.7474::0.7506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1318)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7502::0.7502) (0.7387::0.7387)) (IOPATH D X (0.7933::0.7933) (0.7959::0.7959)) (IOPATH A_N X (0.9259::0.9259) (0.7897::0.7897)) (IOPATH B_N X (0.9487::0.9487) (0.8204::0.8204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7193::0.7193) (0.7114::0.7114)) (IOPATH C X (0.7449::0.7449) (0.7520::0.7520)) (IOPATH D X (0.7951::0.7951) (0.8268::0.8268)) (IOPATH A_N X (0.8857::0.8857) (0.7776::0.7776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0388::1.0388) (0.8409::0.8409)) (IOPATH D Q (1.1507::1.1507) (0.7288::0.7320)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7362::0.7362)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5593::0.5593) (0.5156::0.5156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7466::0.7466) (0.7376::0.7376)) (IOPATH D X (0.7859::0.7859) (0.7906::0.7906)) (IOPATH A_N X (0.9205::0.9205) (0.7861::0.7861)) (IOPATH B_N X (0.9352::0.9352) (0.8087::0.8087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7239::0.7239) (0.7171::0.7171)) (IOPATH C X (0.7430::0.7430) (0.7495::0.7495)) (IOPATH D X (0.7945::0.7945) (0.8264::0.8264)) (IOPATH A_N X (0.8812::0.8812) (0.7721::0.7721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.0952::1.0952) (0.6873::0.6873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1349::1.1349) (0.7186::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7424::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7132::0.7132) (0.7071::0.7071)) (IOPATH C X (0.7376::0.7376) (0.7456::0.7456)) (IOPATH D X (0.7891::0.7891) (0.8223::0.8223)) (IOPATH A_N X (0.8817::0.8817) (0.7749::0.7749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6832::0.6832) (0.6132::0.6132)) (IOPATH B X (0.7148::0.7148) (0.6980::0.6980)) (IOPATH C X (0.7375::0.7375) (0.7471::0.7471)) (IOPATH D X (0.7818::0.7818) (0.8114::0.8114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5725::0.5725) (0.5144::0.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7786::3.7788) (1.8187::1.8189)) (IOPATH TE_B Z () () (0.3760::0.3760) (3.8539::3.8539) (-0.0137::-0.0137) (1.9412::1.9412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6747::0.6747) (0.5839::0.5839)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8877::3.8878) (1.8679::1.8681)) (IOPATH TE_B Z () () (0.3911::0.3911) (3.9584::3.9584) (-0.0220::-0.0220) (1.9956::1.9956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2706::5.2707) (2.4345::2.4347)) (IOPATH TE_B Z () () (0.3707::0.3707) (5.3184::5.3184) (-0.0107::-0.0107) (2.5398::2.5398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4356::4.4357) (2.0874::2.0877)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.5035::4.5035) (-0.0127::-0.0127) (2.2123::2.2122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9839::4.9840) (2.3106::2.3108)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.0595::5.0595) (-0.0169::-0.0169) (2.4371::2.4371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1227::1.1227) (0.7094::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7362::0.7362)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1136)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8250::0.8250)) (IOPATH D Q (1.1362::1.1362) (0.7235::0.7235)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8213::4.8213) (2.2490::2.2492)) (IOPATH TE_B Z () () (0.3786::0.3786) (4.8854::4.8854) (-0.0151::-0.0151) (2.3698::2.3698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8533::3.8534) (1.8472::1.8474)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.9361::3.9361) (-0.0156::-0.0156) (1.9759::1.9759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0801::4.0801) (1.9456::1.9458)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.1478::4.1478) (-0.0187::-0.0187) (2.0696::2.0696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2379::5.2379) (2.4207::2.4209)) (IOPATH TE_B Z () () (0.4159::0.4159) (5.3365::5.3365) (-0.0357::-0.0357) (2.5802::2.5802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6664::0.6664) (0.5786::0.5786)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.4015::5.4015) (2.4848::2.4848)) (IOPATH TE_B Z () () (0.3036::0.3036) (5.4545::5.4545) (0.0264::0.0264) (2.5634::2.5634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8461::3.8461) (1.8492::1.8494)) (IOPATH TE_B Z () () (0.3911::0.3911) (3.9286::3.9286) (-0.0220::-0.0220) (1.9832::1.9832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4224::4.4225) (2.0885::2.0887)) (IOPATH TE_B Z () () (0.4073::0.4073) (4.5198::4.5198) (-0.0309::-0.0309) (2.2336::2.2336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7818::4.7819) (2.2292::2.2295)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.8492::4.8492) (-0.0168::-0.0168) (2.3539::2.3539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.0959::1.0959) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8141::0.8142) (0.7572::0.7572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2270::0.2270) (0.2554::0.2554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1539::1.1539) (0.7323::0.7381)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7501::0.7501)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0905::1.0905) (0.6842::0.6842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1250::1.1250) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.0889::1.0889) (0.6828::0.6828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1407::1.1407) (0.7227::0.7276)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7464::0.7464)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1212)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5921::4.5922) (2.1492::2.1494)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.6601::4.6601) (-0.0146::-0.0146) (2.2772::2.2772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7083::0.7083) (0.5858::0.5858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1040::1.1040) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5784::4.5785) (2.1455::2.1458)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.6556::4.6556) (-0.0156::-0.0156) (2.2800::2.2800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1408::1.1408) (0.7242::0.7262)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7434::0.7434)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0377::1.0377) (0.8401::0.8401)) (IOPATH D Q (1.1508::1.1534) (0.7345::0.7394)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0812::5.0812) (2.3550::2.3552)) (IOPATH TE_B Z () () (0.3953::0.3953) (5.1527::5.1527) (-0.0243::-0.0243) (2.4853::2.4853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6331::0.6331) (0.5589::0.5589)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8735::4.8736) (2.2692::2.2694)) (IOPATH TE_B Z () () (0.3966::0.3966) (4.9504::4.9504) (-0.0250::-0.0250) (2.4030::2.4030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9188::3.9189) (1.8810::1.8812)) (IOPATH TE_B Z () () (0.3967::0.3967) (4.0151::4.0151) (-0.0251::-0.0251) (2.0275::2.0275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5751::4.5752) (2.1447::2.1449)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.6487::4.6487) (-0.0181::-0.0181) (2.2793::2.2793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7406::4.7408) (2.2073::2.2076)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.8231::4.8231) (-0.0193::-0.0193) (2.3400::2.3400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8175::0.8175) (0.7529::0.7528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8250::3.8251) (1.8403::1.8405)) (IOPATH TE_B Z () () (0.3989::0.3989) (3.9236::3.9236) (-0.0263::-0.0263) (1.9862::1.9862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1352::1.1363) (0.7240::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7414)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1193)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1081::4.1082) (1.9587::1.9589)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.1866::4.1866) (-0.0181::-0.0181) (2.0859::2.0859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1894::4.1895) (1.9919::1.9921)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.2523::4.2523) (-0.0172::-0.0172) (2.1061::2.1061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6879::0.6879) (0.5913::0.5913)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2952::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6615::4.6617) (2.1801::2.1803)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.7357::4.7357) (-0.0178::-0.0178) (2.3116::2.3116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.0942::1.0942) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.0986::1.0986) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7555::0.7555) (0.6550::0.6550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5456::4.5457) (2.1323::2.1325)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.6163::4.6163) (-0.0141::-0.0141) (2.2641::2.2641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1920::0.1920) (0.2175::0.2175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1026::1.1026) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8226::0.8226)) (IOPATH D Q (1.1075::1.1075) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5733::4.5734) (2.1460::2.1462)) (IOPATH TE_B Z () () (0.3906::0.3906) (4.6549::4.6549) (-0.0217::-0.0217) (2.2819::2.2819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6582::0.6582) (0.5739::0.5739)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1073::1.1073) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0399::1.0399) (0.8417::0.8417)) (IOPATH D Q (1.1592::1.1592) (0.7387::0.7387)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7413::0.7413)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5987::0.5987) (0.6755::0.6755)) (IOPATH B X (0.4244::0.4244) (0.5540::0.5540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7013::0.7013) (0.5840::0.5840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1008::1.1008) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1331::1.1331) (0.7155::0.7184)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7309::0.7309)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5805::0.5805) (0.5332::0.5332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.1147::1.1147) (0.7021::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1010::1.1010) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3617::0.3617) (0.3892::0.3892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7960::3.7961) (1.8283::1.8285)) (IOPATH TE_B Z () () (0.3782::0.3782) (3.8786::3.8786) (-0.0148::-0.0148) (1.9570::1.9570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1129::1.1129) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7295::0.7295)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1047::1.1047) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6627::0.6627) (0.5765::0.5765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0735::1.0735) (0.8643::0.8643)) (IOPATH D Q (1.1604::1.1604) (0.7347::0.7347)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.4389::5.4389) (2.5004::2.5004)) (IOPATH TE_B Z () () (0.3026::0.3026) (5.4928::5.4928) (0.0269::0.0269) (2.5807::2.5807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7966::4.7968) (2.2334::2.2336)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.8656::4.8656) (-0.0153::-0.0153) (2.3545::2.3545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0335::1.0335) (0.8372::0.8372)) (IOPATH D Q (1.1413::1.1413) (0.7279::0.7279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1137::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2243::0.2243) (0.2525::0.2525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0870::1.0870) (0.8726::0.8726)) (IOPATH D Q (1.1695::1.1695) (0.7391::0.7391)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6672::0.6672) (0.5791::0.5791)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2969::0.2972)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3968)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4619::5.4620) (2.5062::2.5064)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.5301::5.5301) (-0.0169::-0.0169) (2.6293::2.6293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0034::4.0035) (1.9123::1.9125)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.0808::4.0808) (-0.0156::-0.0156) (2.0390::2.0390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1030::1.1030) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3728::5.3729) (2.4750::2.4752)) (IOPATH TE_B Z () () (0.3715::0.3715) (5.4309::5.4309) (-0.0112::-0.0112) (2.5857::2.5857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9138::3.9139) (1.8755::1.8757)) (IOPATH TE_B Z () () (0.3959::0.3959) (4.0068::4.0068) (-0.0247::-0.0247) (2.0176::2.0176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.5687::3.5687) (1.7195::1.7195)) (IOPATH TE_B Z () () (0.3023::0.3023) (3.6315::3.6315) (0.0271::0.0271) (1.8112::1.8112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4291::5.4292) (2.4964::2.4966)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.4956::5.4956) (-0.0168::-0.0168) (2.6183::2.6183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8273::0.8273)) (IOPATH D Q (1.1136::1.1136) (0.7050::0.7050)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7243::0.7243)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1262::1.1262) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3240::5.3240) (2.4549::2.4551)) (IOPATH TE_B Z () () (0.3805::0.3805) (5.3911::5.3911) (-0.0161::-0.0161) (2.5796::2.5796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6370::3.6371) (1.7610::1.7612)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.7197::3.7197) (-0.0145::-0.0145) (1.8895::1.8895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3737::5.3739) (2.4882::2.4889)) (IOPATH TE_B Z () () (0.4571::0.4571) (5.3923::5.3923) (-0.0585::-0.0585) (2.6243::2.6243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0911::1.0911) (0.6849::0.6849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1777::0.1777) (0.1925::0.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0020::6.0022) (2.7363::2.7365)) (IOPATH TE_B Z () () (0.3935::0.3935) (6.0824::6.0824) (-0.0233::-0.0233) (2.8745::2.8745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1103::1.1103) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1050::1.1050) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2821::4.2823) (2.0270::2.0272)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.3681::4.3681) (-0.0178::-0.0178) (2.1606::2.1606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6633::0.6633) (0.5772::0.5772)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3050::0.3065)) (SETUP (negedge GATE) (posedge CLK) (0.4005::0.4013)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6327::4.6327) (2.1637::2.1637)) (IOPATH TE_B Z () () (0.3124::0.3124) (4.6950::4.6950) (0.0215::0.0215) (2.2528::2.2528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0383::1.0383) (0.8406::0.8406)) (IOPATH D Q (1.1226::1.1226) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2149::4.2151) (2.0009::2.0011)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.3009::4.3009) (-0.0165::-0.0165) (2.1354::2.1354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1154::5.1155) (2.3685::2.3687)) (IOPATH TE_B Z () () (0.3697::0.3697) (5.1695::5.1695) (-0.0102::-0.0102) (2.4790::2.4790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8458::4.8460) (2.2580::2.2582)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.9227::4.9227) (-0.0178::-0.0178) (2.3858::2.3858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4077::4.4079) (2.0829::2.0831)) (IOPATH TE_B Z () () (0.3700::0.3700) (4.4704::4.4704) (-0.0103::-0.0103) (2.1940::2.1940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7870::4.7871) (2.2323::2.2325)) (IOPATH TE_B Z () () (0.4038::0.4038) (4.8586::4.8586) (-0.0290::-0.0290) (2.3679::2.3679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6875::4.6876) (2.1894::2.1896)) (IOPATH TE_B Z () () (0.3922::0.3922) (4.7635::4.7635) (-0.0226::-0.0226) (2.3190::2.3190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0402::4.0403) (1.9253::1.9255)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.1105::4.1105) (-0.0126::-0.0126) (2.0445::2.0445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5546::4.5546) (2.1311::2.1311)) (IOPATH TE_B Z () () (0.3061::0.3061) (4.6127::4.6127) (0.0250::0.0250) (2.2157::2.2157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6634::0.6634) (0.5773::0.5773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2345::0.2345) (0.2660::0.2660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2390::0.2390) (0.2719::0.2719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8087::0.8087) (0.7450::0.7450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0354::1.0354) (0.8385::0.8385)) (IOPATH D Q (1.1521::1.1521) (0.7298::0.7345)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7395::0.7395)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1914::4.1915) (1.9932::1.9934)) (IOPATH TE_B Z () () (0.3865::0.3866) (4.2774::4.2774) (-0.0195::-0.0195) (2.1271::2.1271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6951::3.6952) (1.7870::1.7872)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.7703::3.7703) (-0.0153::-0.0153) (1.9102::1.9102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1471::1.1471) (0.7275::0.7335)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1074::1.1074) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6359::3.6360) (1.7611::1.7613)) (IOPATH TE_B Z () () (0.3924::0.3924) (3.7097::3.7097) (-0.0227::-0.0227) (1.8906::1.8906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3443::4.3445) (2.0557::2.0559)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.4062::4.4062) (-0.0123::-0.0123) (2.1671::2.1671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7388::0.7389) (0.6462::0.6463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1048::1.1048) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0426::1.0426) (0.8436::0.8436)) (IOPATH D Q (1.1246::1.1246) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6868::4.6868) (2.1919::2.1921)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.7722::4.7722) (-0.0266::-0.0266) (2.3360::2.3360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6717::0.6717) (0.7421::0.7422)) (IOPATH B X (0.4344::0.4344) (0.5580::0.5580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1157::1.1157) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1283::1.1305) (0.7188::0.7241)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7398)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1195)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8652::3.8653) (1.8534::1.8537)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.9431::3.9431) (-0.0130::-0.0130) (1.9777::1.9777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8865::3.8866) (1.8664::1.8666)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.9674::3.9674) (-0.0184::-0.0184) (1.9969::1.9969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1562::1.1598) (0.7414::0.7485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7540)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1304)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1308::1.1308) (0.7172::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.0933::1.0933) (0.6867::0.6867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0950::0.0950)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2575::4.2576) (2.0173::2.0175)) (IOPATH TE_B Z () () (0.3872::0.3872) (4.3322::4.3322) (-0.0198::-0.0198) (2.1451::2.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1046::1.1046) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1369::1.1420) (0.7249::0.7354)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1222)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6270::0.6270) (0.5717::0.5717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2736::6.2738) (2.8491::2.8493)) (IOPATH TE_B Z () () (0.3717::0.3717) (6.3278::6.3278) (-0.0113::-0.0113) (2.9607::2.9607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1140::1.1140) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8326::0.8326)) (IOPATH D Q (1.1417::1.1417) (0.7219::0.7281)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6396::4.6397) (2.1676::2.1678)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.7047::4.7047) (-0.0106::-0.0106) (2.2885::2.2885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1682::1.1726) (0.7506::0.7595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7589)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1349)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8915::3.8916) (1.8669::1.8671)) (IOPATH TE_B Z () () (0.3804::0.3804) (3.9702::3.9702) (-0.0161::-0.0161) (1.9948::1.9948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1754::1.1754) (0.9273::0.9273)) (IOPATH D Q (1.2621::1.2621) (0.7974::0.7974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1474::5.1476) (2.3756::2.3758)) (IOPATH TE_B Z () () (0.3725::0.3725) (5.2056::5.2056) (-0.0117::-0.0117) (2.4874::2.4874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8940::4.8940) (2.2756::2.2758)) (IOPATH TE_B Z () () (0.3727::0.3727) (4.9555::4.9555) (-0.0118::-0.0118) (2.3935::2.3935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1250::1.1250) (0.7158::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2967::6.2971) (2.9846::2.9851)) (IOPATH TE_B Z () () (0.8171::0.8171) (6.4469::6.4469) (-0.3253::-0.3253) (3.2542::3.2542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8571::3.8571) (1.8551::1.8553)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.9348::3.9348) (-0.0189::-0.0189) (1.9848::1.9848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2698::5.2700) (2.4639::2.4644)) (IOPATH TE_B Z () () (0.5699::0.5699) (5.3674::5.3674) (-0.1405::-0.1405) (2.7113::2.7113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1189::1.1189) (0.7108::0.7108)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.0974::1.0974) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7555::4.7557) (2.2156::2.2158)) (IOPATH TE_B Z () () (0.3771::0.3771) (4.8239::4.8239) (-0.0142::-0.0142) (2.3398::2.3398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1048::1.1048) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.7665::5.7665) (2.6371::2.6371)) (IOPATH TE_B Z () () (0.3022::0.3022) (5.8280::5.8284) (0.0272::0.0271) (2.7282::2.7286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1857::0.1857) (0.2090::0.2090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8344::0.8344)) (IOPATH D Q (1.1097::1.1097) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5312::4.5313) (2.1360::2.1363)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.5673::4.5673) (-0.0199::-0.0199) (2.2455::2.2455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1105::1.1105) (0.6978::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1433::1.1433) (0.7242::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1175)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4636::0.4635) (0.5371::0.5372)) (IOPATH B X (0.4537::0.4537) (0.5836::0.5836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6224::0.6224) (0.6995::0.6996)) (IOPATH B X (0.4348::0.4348) (0.5643::0.5643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6337::0.6337) (0.5596::0.5596)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1389::1.1389) (0.7257::0.7257)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0773::1.0773) (0.8667::0.8667)) (IOPATH D Q (1.1665::1.1665) (0.7373::0.7373)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8613::0.8613) (0.7971::0.7971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0649::1.0649) (0.8590::0.8590)) (IOPATH D Q (1.2186::1.2186) (0.7796::0.7830)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7646::0.7646)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1332)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4341::4.4343) (2.0927::2.0930)) (IOPATH TE_B Z () () (0.3679::0.3679) (4.4958::4.4958) (-0.0092::-0.0092) (2.2050::2.2050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4584::4.4585) (2.1020::2.1022)) (IOPATH TE_B Z () () (0.3691::0.3691) (4.5195::4.5195) (-0.0098::-0.0098) (2.2167::2.2167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1188::1.1188) (0.7079::0.7079)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1028::1.1028) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0338::4.0338) (1.9296::1.9298)) (IOPATH TE_B Z () () (0.3940::0.3940) (4.1133::4.1133) (-0.0236::-0.0236) (2.0635::2.0635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4126::4.4128) (2.0843::2.0845)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.4992::4.4992) (-0.0201::-0.0201) (2.2207::2.2207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0341::1.0341) (0.8377::0.8377)) (IOPATH D Q (1.1189::1.1189) (0.7064::0.7064)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1482::1.1512) (0.7342::0.7403)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7450)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1234)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8461::0.8462) (0.7835::0.7836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2428::0.2428) (0.2738::0.2738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6688::4.6689) (2.1816::2.1818)) (IOPATH TE_B Z () () (0.3950::0.3950) (4.7475::4.7475) (-0.0242::-0.0242) (2.3152::2.3152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0565::4.0567) (1.9344::1.9346)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.1451::4.1451) (-0.0186::-0.0186) (2.0700::2.0700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7475::3.7476) (1.8064::1.8066)) (IOPATH TE_B Z () () (0.3895::0.3895) (3.8360::3.8360) (-0.0211::-0.0211) (1.9419::1.9419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1708::4.1709) (1.9834::1.9836)) (IOPATH TE_B Z () () (0.3997::0.3997) (4.2641::4.2641) (-0.0268::-0.0268) (2.1297::2.1297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1274::1.1274) (0.7138::0.7138)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7325::0.7325)) (SETUP (negedge D) (negedge GATE) (0.1108::0.1108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0813::5.0815) (2.3514::2.3516)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.1540::5.1540) (-0.0168::-0.0168) (2.4758::2.4758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7631::3.7632) (1.8127::1.8130)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.8443::3.8443) (-0.0145::-0.0145) (1.9400::1.9400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1586::4.1587) (1.9744::1.9746)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.2206::4.2206) (-0.0125::-0.0125) (2.0865::2.0865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1727::4.1728) (1.9827::1.9829)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.2556::4.2556) (-0.0187::-0.0187) (2.1131::2.1131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4056::4.4057) (2.0755::2.0757)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.4822::4.4822) (-0.0196::-0.0196) (2.2041::2.2041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8172::0.8172) (0.7640::0.7640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7877::3.7879) (1.8253::1.8255)) (IOPATH TE_B Z () () (0.3967::0.3967) (3.8841::3.8841) (-0.0251::-0.0251) (1.9696::1.9696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1468::1.1468) (0.7324::0.7324)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7990::0.7990) (0.7183::0.7183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6486::0.6486) (0.5389::0.5389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5365::0.5365) (0.4837::0.4837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0878::1.0878) (0.6815::0.6815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6803::0.6803) (0.6042::0.6042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1368::4.1370) (1.9693::1.9696)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.2320::4.2320) (-0.0235::-0.0235) (2.1131::2.1131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5072::0.5072) (0.5819::0.5819)) (IOPATH B X (0.5170::0.5170) (0.6558::0.6558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8931::3.8931) (1.8686::1.8688)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.9653::3.9653) (-0.0153::-0.0153) (1.9917::1.9917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0950::1.0950) (0.6878::0.6878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4998::0.4998) (0.5749::0.5750)) (IOPATH B X (0.5444::0.5444) (0.6877::0.6877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1241::1.1241) (0.7155::0.7155)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1147::0.1147)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.1094::1.1094) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8601::4.8602) (2.2629::2.2631)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.9357::4.9357) (-0.0200::-0.0200) (2.3908::2.3908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8749::5.8750) (2.6753::2.6755)) (IOPATH TE_B Z () () (0.3761::0.3761) (5.9280::5.9280) (-0.0137::-0.0137) (2.7880::2.7880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2140::0.2140) (0.2409::0.2409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2547::0.2547) (0.2876::0.2876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0435::1.0435) (0.8442::0.8442)) (IOPATH D Q (1.1295::1.1295) (0.7153::0.7153)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0121::4.0122) (1.9170::1.9172)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.0849::4.0849) (-0.0156::-0.0156) (2.0392::2.0392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6777::4.6779) (2.1843::2.1845)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.7387::4.7387) (-0.0114::-0.0114) (2.3020::2.3020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1740::0.1740) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1929::0.1929) (0.2181::0.2181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5860::4.5862) (2.1482::2.1484)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.6676::4.6675) (-0.0152::-0.0152) (2.2853::2.2853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8299::0.8299)) (IOPATH D Q (1.1336::1.1376) (0.7217::0.7298)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7379)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1100::1.1100) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2462::6.2463) (2.8405::2.8407)) (IOPATH TE_B Z () () (0.4050::0.4050) (6.3049::6.3049) (-0.0297::-0.0297) (2.9775::2.9775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1136::1.1136) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0841::5.0842) (2.3605::2.3608)) (IOPATH TE_B Z () () (0.4010::0.4010) (5.1243::5.1243) (-0.0275::-0.0275) (2.4811::2.4811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8350::0.8350)) (IOPATH D Q (1.1135::1.1135) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7702::0.7702) (0.6804::0.6804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1182::1.1182) (0.7100::0.7100)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5631::0.5631) (0.5285::0.5285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.0943::1.0943) (0.6875::0.6875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1281::1.1281) (0.7162::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.5767::6.5768) (3.0443::3.0446)) (IOPATH TE_B Z () () (0.6178::0.6178) (6.5822::6.5822) (-0.1763::-0.1763) (3.2354::3.2354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3998::4.3999) (2.0802::2.0804)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.4707::4.4707) (-0.0266::-0.0266) (2.2135::2.2135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9992::3.9992) (1.8992::1.8992)) (IOPATH TE_B Z () () (0.3019::0.3020) (4.0606::4.0606) (0.0273::0.0273) (1.9894::1.9894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6034::0.6034) (0.6792::0.6792)) (IOPATH B X (0.4329::0.4329) (0.5619::0.5619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8928::3.8929) (1.8670::1.8673)) (IOPATH TE_B Z () () (0.3953::0.3953) (3.9912::3.9912) (-0.0243::-0.0243) (2.0131::2.0131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1154::1.1154) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1096::1.1096) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6778::0.6778) (0.5857::0.5857)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1005::1.1005) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4610::4.4612) (2.0976::2.0978)) (IOPATH TE_B Z () () (0.3793::0.3793) (4.5372::4.5372) (-0.0155::-0.0155) (2.2299::2.2299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0815::4.0816) (1.9465::1.9467)) (IOPATH TE_B Z () () (0.3778::0.3778) (4.1469::4.1469) (-0.0146::-0.0146) (2.0607::2.0607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.0931::1.0931) (0.6855::0.6855)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0485::1.0485) (0.8477::0.8477)) (IOPATH D Q (1.1256::1.1256) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8208::0.8208)) (IOPATH D Q (1.1647::1.1647) (0.7419::0.7465)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7651::0.7651)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1342)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5208::0.5207) (0.5957::0.5957)) (IOPATH B X (0.4187::0.4187) (0.5468::0.5468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9544::0.9544) (0.8788::0.8788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6843::0.6843) (0.6057::0.6057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6682::0.6682) (0.5798::0.5798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0926::1.0926) (0.8761::0.8761)) (IOPATH D Q (1.1774::1.1774) (0.7434::0.7434)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1276::1.1276) (0.7182::0.7182)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6556::0.6556) (0.5839::0.5839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9107::4.9107) (2.2835::2.2837)) (IOPATH TE_B Z () () (0.4017::0.4017) (4.9839::4.9839) (-0.0279::-0.0279) (2.4199::2.4199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6709::0.6709) (0.5968::0.5968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1012::1.1012) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8933::0.8933) (0.8298::0.8298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1056::1.1056) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6217::4.6217) (2.1651::2.1653)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.6992::4.6992) (-0.0234::-0.0234) (2.3005::2.3005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6545::3.6545) (1.7697::1.7699)) (IOPATH TE_B Z () () (0.3932::0.3932) (3.7406::3.7406) (-0.0231::-0.0231) (1.9056::1.9056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8334::4.8336) (2.2518::2.2520)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.9026::4.9026) (-0.0160::-0.0160) (2.3734::2.3734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2832::5.2833) (2.4337::2.4339)) (IOPATH TE_B Z () () (0.3803::0.3803) (5.3479::5.3479) (-0.0160::-0.0160) (2.5528::2.5528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7596::3.7598) (1.8119::1.8122)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.8372::3.8372) (-0.0128::-0.0128) (1.9350::1.9350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4403::4.4405) (2.0887::2.0890)) (IOPATH TE_B Z () () (0.3682::0.3682) (4.4973::4.4973) (-0.0094::-0.0094) (2.2024::2.2024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8496::3.8497) (1.8510::1.8512)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9263::3.9263) (-0.0183::-0.0183) (1.9793::1.9793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1691::4.1693) (1.9808::1.9810)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.2425::4.2425) (-0.0128::-0.0128) (2.1012::2.1012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8655::3.8656) (1.8533::1.8535)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9466::3.9466) (-0.0183::-0.0183) (1.9830::1.9830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5780::5.5782) (2.5537::2.5539)) (IOPATH TE_B Z () () (0.3734::0.3734) (5.6374::5.6374) (-0.0122::-0.0122) (2.6681::2.6681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8708::3.8708) (1.8578::1.8580)) (IOPATH TE_B Z () () (0.3736::0.3736) (3.9401::3.9401) (-0.0123::-0.0123) (1.9762::1.9762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.0985::1.0985) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6019::4.6019) (2.1543::2.1545)) (IOPATH TE_B Z () () (0.4077::0.4077) (4.7028::4.7028) (-0.0312::-0.0312) (2.3102::2.3102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4977::5.4977) (2.5185::2.5187)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.5581::5.5581) (-0.0169::-0.0169) (2.6387::2.6387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6480::0.6480) (0.5678::0.5678)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2962::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3961)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1292::1.1292) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4305::0.4305) (0.5020::0.5020)) (IOPATH B X (0.4761::0.4761) (0.6056::0.6056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0885::1.0885) (0.6832::0.6832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1008::1.1008) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8430::5.8431) (2.6683::2.6685)) (IOPATH TE_B Z () () (0.3785::0.3785) (5.9062::5.9062) (-0.0150::-0.0150) (2.7898::2.7898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0917::1.0917) (0.8756::0.8756)) (IOPATH D Q (1.1746::1.1746) (0.7426::0.7426)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.1154::1.1154) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5458::0.5458) (0.5006::0.5006)) (IOPATH A Y (0.6978::0.6978) (0.1839::0.1839)) (IOPATH B Y (0.6518::0.6518) (0.1843::0.1843)) (IOPATH C Y (0.5672::0.5672) (0.1832::0.1832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5778::0.5778) (0.6538::0.6538)) (IOPATH B X (0.4465::0.4465) (0.5776::0.5776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.0995::1.0995) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8572::0.8572) (0.8204::0.8204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7451::0.7451) (0.7348::0.7348)) (IOPATH D X (0.7427::0.7427) (0.7414::0.7414)) (IOPATH A_N X (0.9187::0.9187) (0.7822::0.7822)) (IOPATH B_N X (0.9359::0.9359) (0.8069::0.8069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1051::1.1051) (0.8839::0.8839)) (IOPATH D Q (1.1919::1.1919) (0.7547::0.7547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7386::0.7386) (0.7290::0.7290)) (IOPATH D X (0.7378::0.7378) (0.7380::0.7380)) (IOPATH A_N X (0.9138::0.9138) (0.7788::0.7788)) (IOPATH B_N X (0.9333::0.9333) (0.8056::0.8056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7188::0.7188) (0.7095::0.7095)) (IOPATH C X (0.7408::0.7408) (0.7463::0.7463)) (IOPATH D X (0.7509::0.7509) (0.7787::0.7787)) (IOPATH A_N X (0.8847::0.8847) (0.7743::0.7743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1099::1.1099) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4164::4.4166) (2.0906::2.0909)) (IOPATH TE_B Z () () (0.4356::0.4356) (4.5009::4.5009) (-0.0466::-0.0466) (2.2440::2.2440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7431::0.7431) (0.7334::0.7334)) (IOPATH D X (0.7386::0.7386) (0.7385::0.7385)) (IOPATH A_N X (0.9133::0.9133) (0.7768::0.7768)) (IOPATH B_N X (0.9317::0.9317) (0.8040::0.8040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7201::0.7201) (0.7117::0.7117)) (IOPATH C X (0.7425::0.7425) (0.7474::0.7474)) (IOPATH D X (0.7505::0.7505) (0.7785::0.7785)) (IOPATH A_N X (0.8808::0.8808) (0.7695::0.7695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7041::0.7041) (0.6989::0.6989)) (IOPATH C X (0.7281::0.7281) (0.7372::0.7372)) (IOPATH D X (0.7362::0.7362) (0.7678::0.7678)) (IOPATH A_N X (0.8688::0.8688) (0.7614::0.7614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1259::1.1259) (0.7137::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6589::0.6589) (0.5944::0.5944)) (IOPATH B X (0.6942::0.6942) (0.6821::0.6821)) (IOPATH C X (0.7166::0.7166) (0.7307::0.7307)) (IOPATH D X (0.7182::0.7182) (0.7479::0.7479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5397::4.5398) (2.1273::2.1275)) (IOPATH TE_B Z () () (0.3800::0.3800) (4.6088::4.6088) (-0.0158::-0.0158) (2.2531::2.2531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1162::1.1162) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6254::0.6254) (0.5546::0.5546)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2981)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2669::0.2669) (0.3084::0.3084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8220::0.8220) (0.7561::0.7561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9930::3.9931) (1.9091::1.9093)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.0605::4.0605) (-0.0123::-0.0123) (2.0252::2.0252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7620::4.7622) (2.2206::2.2209)) (IOPATH TE_B Z () () (0.3903::0.3903) (4.8471::4.8471) (-0.0216::-0.0216) (2.3560::2.3560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1269::1.1269) (0.7134::0.7134)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6365::0.6365) (0.5718::0.5718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8449::3.8450) (1.8488::1.8490)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.9149::3.9149) (-0.0167::-0.0167) (1.9687::1.9687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.1293::1.1328) (0.7202::0.7275)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1562::1.1595) (0.7416::0.7475)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7559)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1311)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9983::4.9985) (2.3184::2.3186)) (IOPATH TE_B Z () () (0.3714::0.3714) (5.0635::5.0635) (-0.0111::-0.0111) (2.4342::2.4342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3072::4.3074) (2.0505::2.0510)) (IOPATH TE_B Z () () (0.4552::0.4552) (4.3473::4.3473) (-0.0574::-0.0574) (2.1890::2.1890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6526::0.6526) (0.5708::0.5708)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0452::1.0452) (0.8454::0.8454)) (IOPATH D Q (1.1691::1.1691) (0.7423::0.7481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1008::1.1008) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7668::5.7670) (2.6379::2.6382)) (IOPATH TE_B Z () () (0.4309::0.4309) (5.8258::5.8258) (-0.0440::-0.0440) (2.7852::2.7852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.0861::1.0861) (0.6805::0.6805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2451::6.2452) (2.9299::2.9300)) (IOPATH TE_B Z () () (0.6509::0.6509) (6.2215::6.2215) (-0.2011::-0.2011) (3.0975::3.0975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0224::4.0225) (1.9208::1.9210)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.0889::4.0889) (-0.0149::-0.0149) (2.0405::2.0405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6507::0.6507) (0.5693::0.5693)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1237::1.1237) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4149::0.4149) (0.4884::0.4884)) (IOPATH B X (0.4691::0.4691) (0.6009::0.6009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.0871::1.0871) (0.6806::0.6806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1344::6.1345) (2.7918::2.7920)) (IOPATH TE_B Z () () (0.3863::0.3863) (6.1962::6.1962) (-0.0193::-0.0193) (2.9164::2.9164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1548::1.1589) (0.7393::0.7482)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7494)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0372::1.0372) (0.8398::0.8398)) (IOPATH D Q (1.1346::1.1346) (0.7158::0.7182)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1003::1.1003) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7184::0.7184) (0.6095::0.6095)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2912::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3937)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1491::1.1518) (0.7365::0.7414)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1290)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2271::0.2271) (0.2557::0.2557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0319::1.0319) (0.8361::0.8361)) (IOPATH D Q (1.1154::1.1154) (0.7039::0.7039)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1117::1.1117) (0.8879::0.8879)) (IOPATH D Q (1.1993::1.1993) (0.7598::0.7598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3139::4.3139) (2.0452::2.0454)) (IOPATH TE_B Z () () (0.4010::0.4010) (4.3970::4.3970) (-0.0275::-0.0275) (2.1847::2.1847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2510::5.2512) (2.4223::2.4225)) (IOPATH TE_B Z () () (0.3832::0.3832) (5.3240::5.3240) (-0.0176::-0.0176) (2.5472::2.5472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1161::1.1161) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8250::0.8250)) (IOPATH D Q (1.1577::1.1577) (0.7372::0.7408)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2697::4.2698) (2.0249::2.0251)) (IOPATH TE_B Z () () (0.3722::0.3722) (4.3237::4.3237) (-0.0115::-0.0115) (2.1302::2.1302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3774::4.3775) (2.0674::2.0676)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.4400::4.4400) (-0.0102::-0.0102) (2.1810::2.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0740::4.0740) (1.9458::1.9459)) (IOPATH TE_B Z () () (0.3929::0.3929) (4.1569::4.1569) (-0.0230::-0.0230) (2.0815::2.0815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8267::0.8267) (0.7718::0.7718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1995::5.1995) (2.4069::2.4071)) (IOPATH TE_B Z () () (0.3974::0.3974) (5.2766::5.2766) (-0.0255::-0.0255) (2.5462::2.5462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1194::1.1194) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7800::3.7800) (1.8209::1.8211)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.8534::3.8534) (-0.0167::-0.0167) (1.9463::1.9463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9913::4.9915) (2.3134::2.3136)) (IOPATH TE_B Z () () (0.3810::0.3810) (5.0696::5.0696) (-0.0164::-0.0164) (2.4433::2.4433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1661::0.1661) (0.1810::0.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8222::3.8223) (1.8354::1.8356)) (IOPATH TE_B Z () () (0.3871::0.3871) (3.9146::3.9146) (-0.0198::-0.0198) (1.9744::1.9744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0426::1.0426) (0.8436::0.8436)) (IOPATH D Q (1.1295::1.1295) (0.7140::0.7140)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5639::4.5641) (2.1390::2.1393)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.6364::4.6364) (-0.0115::-0.0115) (2.2665::2.2665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0622::1.0622) (0.8573::0.8573)) (IOPATH D Q (1.1465::1.1465) (0.7243::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4818::5.4820) (2.5216::2.5218)) (IOPATH TE_B Z () () (0.3943::0.3943) (5.5654::5.5654) (-0.0238::-0.0238) (2.6588::2.6588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3869::4.3870) (2.0739::2.0741)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.4447::4.4447) (-0.0100::-0.0100) (2.1829::2.1829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6541::0.6541) (0.5717::0.5717)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2964::0.2981)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3961)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1272::1.1272) (0.7115::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0514::1.0514) (0.8497::0.8497)) (IOPATH D Q (1.1426::1.1426) (0.7243::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8248::3.8249) (1.8408::1.8410)) (IOPATH TE_B Z () () (0.3934::0.3934) (3.9115::3.9115) (-0.0233::-0.0233) (1.9786::1.9786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8006::4.8006) (2.2398::2.2400)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.8759::4.8759) (-0.0235::-0.0235) (2.3741::2.3741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6832::0.6832) (0.6034::0.6034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7846::0.7846) (0.7081::0.7081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8401::0.8401) (0.7819::0.7819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.0970::1.0970) (0.6893::0.6893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1034::1.1034) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6460::0.6460) (0.5666::0.5666)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4139::5.4141) (2.4859::2.4861)) (IOPATH TE_B Z () () (0.3826::0.3826) (5.4889::5.4889) (-0.0173::-0.0173) (2.6138::2.6138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6754::0.6754) (0.6069::0.6069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1216::1.1216) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6651::0.6651) (0.5778::0.5778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2938::0.2973)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7948::0.7948) (0.6997::0.6997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2395::0.2395) (0.2710::0.2710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1546::4.1547) (1.9786::1.9788)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.2290::4.2290) (-0.0147::-0.0147) (2.1038::2.1038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5914::1.5914) (1.1729::1.1729)) (IOPATH D Q (1.6720::1.6720) (1.0374::1.0374)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7467::0.7468) (0.6670::0.6670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0410::1.0410) (0.8424::0.8424)) (IOPATH D Q (1.1240::1.1240) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1062::1.1062) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2334::0.2334) (0.2649::0.2649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8376::5.8376) (2.6656::2.6658)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.8798::5.8798) (-0.0130::-0.0130) (2.7733::2.7733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1387::1.1387) (0.7220::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5764::4.5764) (2.1471::2.1473)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.6360::4.6360) (-0.0194::-0.0194) (2.2705::2.2705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7061::0.7061) (0.6033::0.6032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1031::1.1031) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1079::1.1079) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7353::3.7354) (1.8015::1.8017)) (IOPATH TE_B Z () () (0.3813::0.3813) (3.8090::3.8090) (-0.0166::-0.0166) (1.9240::1.9240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1414::4.1415) (1.9709::1.9711)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.2057::4.2057) (-0.0128::-0.0128) (2.0865::2.0865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8561::4.8562) (2.2608::2.2610)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.9260::4.9260) (-0.0205::-0.0205) (2.3871::2.3871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0338::1.0338) (0.8374::0.8374)) (IOPATH D Q (1.1133::1.1133) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4272::4.4273) (2.0810::2.0780)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.4815::4.4815) (-0.0113::-0.0113) (2.1864::2.1864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2117::0.2117) (0.2365::0.2365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4151::4.4152) (2.0838::2.0840)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.4974::4.4974) (-0.0187::-0.0187) (2.2166::2.2166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7501::0.7501) (0.6383::0.6383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6489::5.6490) (2.5903::2.5905)) (IOPATH TE_B Z () () (0.3759::0.3759) (5.7147::5.7147) (-0.0136::-0.0136) (2.7139::2.7139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6807::0.6807) (0.5874::0.5874)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8323::0.8323)) (IOPATH D Q (1.1192::1.1192) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6447::0.6447) (0.5658::0.5658)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0353::1.0353) (0.8384::0.8384)) (IOPATH D Q (1.1194::1.1194) (0.7071::0.7071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1147::1.1147) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7154::0.7154) (0.6080::0.6080)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1518::1.1518) (0.9127::0.9127)) (IOPATH D Q (1.2362::1.2362) (0.7812::0.7812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0408::4.0409) (1.9336::1.9338)) (IOPATH TE_B Z () () (0.3774::0.3774) (4.0785::4.0785) (-0.0144::-0.0144) (2.0380::2.0380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4500::4.4501) (2.0984::2.0986)) (IOPATH TE_B Z () () (0.3984::0.3984) (4.5380::4.5380) (-0.0260::-0.0260) (2.2338::2.2338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1249::1.1249) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1029::1.1029) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1234::1.1234) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1151::1.1151) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1128::1.1128) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7246::0.7246)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1261::4.1262) (1.9624::1.9626)) (IOPATH TE_B Z () () (0.3964::0.3964) (4.2036::4.2036) (-0.0250::-0.0250) (2.0922::2.0922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2518::4.2519) (2.0163::2.0165)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.3416::4.3416) (-0.0240::-0.0240) (2.1555::2.1555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0978::1.0978) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1079::1.1079) (0.6995::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1177::1.1177) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8360::0.8360)) (IOPATH D Q (1.1380::1.1380) (0.7191::0.7228)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0795::5.0795) (2.3509::2.3511)) (IOPATH TE_B Z () () (0.3799::0.3799) (5.1327::5.1327) (-0.0158::-0.0158) (2.4648::2.4648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2183::0.2183) (0.2470::0.2470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8589::3.8590) (1.8512::1.8515)) (IOPATH TE_B Z () () (0.3734::0.3734) (3.9313::3.9313) (-0.0122::-0.0122) (1.9712::1.9712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6771::0.6771) (0.5853::0.5853)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1056::1.1056) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2476::5.2476) (2.4258::2.4260)) (IOPATH TE_B Z () () (0.3996::0.3996) (5.3201::5.3201) (-0.0267::-0.0267) (2.5633::2.5633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8532::3.8532) (1.8543::1.8545)) (IOPATH TE_B Z () () (0.3816::0.3816) (3.9245::3.9245) (-0.0167::-0.0167) (1.9793::1.9793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7821::4.7823) (2.2281::2.2283)) (IOPATH TE_B Z () () (0.3666::0.3666) (4.8343::4.8343) (-0.0084::-0.0084) (2.3378::2.3378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3878::4.3879) (2.0741::2.0743)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.4577::4.4577) (-0.0176::-0.0176) (2.1973::2.1973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1317::1.1317) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1144::0.1144)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2133::5.2133) (2.4098::2.4100)) (IOPATH TE_B Z () () (0.3917::0.3917) (5.2803::5.2803) (-0.0223::-0.0223) (2.5373::2.5373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1291::1.1291) (0.7134::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5637::4.5639) (2.1405::2.1407)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.6377::4.6377) (-0.0116::-0.0116) (2.2711::2.2711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1030::1.1030) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9912::3.9913) (1.9112::1.9114)) (IOPATH TE_B Z () () (0.3765::0.3765) (4.0598::4.0598) (-0.0139::-0.0139) (2.0305::2.0305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6989::3.6990) (1.7836::1.7838)) (IOPATH TE_B Z () () (0.3883::0.3883) (3.7902::3.7902) (-0.0205::-0.0205) (1.9205::1.9205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7870::4.7871) (2.2334::2.2336)) (IOPATH TE_B Z () () (0.3829::0.3829) (4.8674::4.8674) (-0.0175::-0.0175) (2.3661::2.3661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7408::4.7409) (2.2123::2.2125)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.8261::4.8261) (-0.0202::-0.0202) (2.3492::2.3492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3058::5.3058) (2.4406::2.4407)) (IOPATH TE_B Z () () (0.3769::0.3769) (5.3473::5.3473) (-0.0141::-0.0141) (2.5442::2.5442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6405::4.6405) (2.1670::2.1670)) (IOPATH TE_B Z () () (0.3044::0.3044) (4.6977::4.6977) (0.0259::0.0259) (2.2509::2.2509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0380::1.0380) (0.8404::0.8404)) (IOPATH D Q (1.1434::1.1434) (0.7281::0.7281)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7318::0.7318)) (SETUP (negedge D) (negedge GATE) (0.1121::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1317::1.1317) (0.7217::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.0993::1.0993) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7177::5.7179) (2.6154::2.6157)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.7926::5.7926) (-0.0195::-0.0195) (2.7447::2.7447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1167::1.1167) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4388::0.4388) (0.4352::0.4352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0349::1.0349) (0.8382::0.8382)) (IOPATH D Q (1.1293::1.1293) (0.7172::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0349::1.0349) (0.8382::0.8382)) (IOPATH D Q (1.1448::1.1448) (0.7275::0.7275)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1109::1.1109) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8329::0.8329)) (IOPATH D Q (1.1198::1.1198) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1998::0.1998) (0.2246::0.2246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8655::0.8655) (0.8044::0.8044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8364::0.8364)) (IOPATH D Q (1.1687::1.1687) (0.7518::0.7518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1030::4.1031) (1.9545::1.9547)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.1844::4.1844) (-0.0157::-0.0157) (2.0833::2.0833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6650::4.6651) (2.1819::2.1821)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.7258::4.7258) (-0.0128::-0.0128) (2.3015::2.3015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1110::4.1111) (1.9603::1.9605)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.1779::4.1779) (-0.0172::-0.0172) (2.0791::2.0791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5375::4.5376) (2.1269::2.1271)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.6148::4.6148) (-0.0174::-0.0174) (2.2619::2.2619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1085::1.1085) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.0938::1.0938) (0.6867::0.6867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9192::3.9193) (1.8796::1.8798)) (IOPATH TE_B Z () () (0.3822::0.3822) (3.9968::3.9968) (-0.0171::-0.0171) (2.0077::2.0077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8821::4.8822) (2.2702::2.2704)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.9447::4.9447) (-0.0123::-0.0123) (2.3882::2.3882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7106::0.7106) (0.6273::0.6273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3889::4.3890) (2.0705::2.0707)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.4612::4.4612) (-0.0153::-0.0153) (2.1928::2.1928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1102::1.1102) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.1398::1.1398) (0.7225::0.7284)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7470::0.7470)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6708::0.6708) (0.5812::0.5812)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2938::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.0908::1.0908) (0.6838::0.6838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1099::1.1099) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6925::4.6927) (2.1933::2.1935)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.7705::4.7705) (-0.0141::-0.0141) (2.3213::2.3213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0501::1.0501) (0.8488::0.8488)) (IOPATH D Q (1.1349::1.1349) (0.7172::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2322::0.2322) (0.2613::0.2613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.0939::1.0939) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.0381::1.0381) (0.8920::0.8920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0375::1.0375) (0.8400::0.8400)) (IOPATH D Q (1.1502::1.1524) (0.7339::0.7390)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1196::1.1196) (0.7076::0.7076)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7262::0.7262)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5564::0.5564) (0.5015::0.5015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6504::0.6504) (0.7236::0.7236)) (IOPATH B X (0.4457::0.4457) (0.5734::0.5734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1326::1.1326) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5564::4.5565) (2.1382::2.1384)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.6326::4.6326) (-0.0186::-0.0186) (2.2757::2.2757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8356::0.8356)) (IOPATH D Q (1.1091::1.1091) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9993::3.9995) (1.9110::1.9112)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.0817::4.0817) (-0.0183::-0.0183) (2.0402::2.0402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8514::0.8516) (0.7888::0.7888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0263::1.0263) (0.9111::0.9111)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7111::1.7163)) (SETUP (negedge D) (posedge CLK) (1.3214::1.3369)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0381::1.0381) (0.8404::0.8404)) (IOPATH D Q (1.1214::1.1214) (0.7065::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7114::4.7115) (2.1963::2.1965)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.7670::4.7670) (-0.0119::-0.0119) (2.3085::2.3085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1452::1.1452) (0.7299::0.7299)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1160::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1086::1.1086) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.0895::1.0895) (0.6834::0.6834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8337::0.8337)) (IOPATH D Q (1.1548::1.1548) (0.7410::0.7410)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.8335::4.8335) (2.2476::2.2476)) (IOPATH TE_B Z () () (0.3038::0.3038) (4.8842::4.8842) (0.0263::0.0263) (2.3227::2.3227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4273::5.4274) (2.4963::2.4966)) (IOPATH TE_B Z () () (0.3904::0.3904) (5.5060::5.5060) (-0.0216::-0.0216) (2.6290::2.6290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6475::0.6475) (0.5675::0.5675)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2961::0.2988)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3965)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1375::1.1375) (0.7191::0.7222)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1769::0.1769) (0.1917::0.1917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3215::5.3217) (2.4544::2.4546)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.3941::5.3941) (-0.0153::-0.0153) (2.5827::2.5827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1358::1.1358) (0.7256::0.7256)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1197::0.1197)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1585::1.1585) (0.9169::0.9169)) (IOPATH D Q (1.2388::1.2388) (0.7821::0.7821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0651::4.0653) (1.9394::1.9397)) (IOPATH TE_B Z () () (0.4028::0.4028) (4.1684::4.1684) (-0.0285::-0.0285) (2.0915::2.0915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3019::5.3020) (2.4501::2.4505)) (IOPATH TE_B Z () () (0.4110::0.4110) (5.3505::5.3505) (-0.0330::-0.0330) (2.5810::2.5810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7669::3.7670) (1.8161::1.8163)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.8352::3.8352) (-0.0131::-0.0131) (1.9345::1.9345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8217::4.8218) (2.2485::2.2487)) (IOPATH TE_B Z () () (0.3917::0.3917) (4.8997::4.8997) (-0.0223::-0.0223) (2.3846::2.3846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1199::1.1199) (0.7078::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0316::1.0316) (0.8359::0.8359)) (IOPATH D Q (1.1159::1.1159) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6917::5.6919) (2.6004::2.6006)) (IOPATH TE_B Z () () (0.3875::0.3875) (5.7660::5.7660) (-0.0200::-0.0200) (2.7300::2.7300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6844::4.6845) (2.1912::2.1914)) (IOPATH TE_B Z () () (0.3999::0.3999) (4.7678::4.7678) (-0.0269::-0.0269) (2.3315::2.3315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1132::1.1132) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8761::4.8761) (2.2683::2.2684)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.9407::4.9407) (-0.0166::-0.0166) (2.3919::2.3919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0439::1.0439) (0.8445::0.8445)) (IOPATH D Q (1.1214::1.1214) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5423::5.5425) (2.5426::2.5428)) (IOPATH TE_B Z () () (0.3793::0.3793) (5.6111::5.6111) (-0.0155::-0.0155) (2.6646::2.6646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1116::1.1116) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1050::0.1050)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.0998::1.0998) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4846::4.4846) (2.1161::2.1163)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.5464::4.5464) (-0.0137::-0.0137) (2.2331::2.2331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0077::1.0077) (0.8979::0.8979)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8152::1.8218)) (SETUP (negedge D) (posedge CLK) (1.4156::1.4435)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1515::1.1515) (0.7316::0.7385)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7553::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1285)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1538::0.1538) (0.1572::0.1572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6652::0.6652) (0.7328::0.7328)) (IOPATH B X (0.4469::0.4469) (0.5680::0.5680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1511::1.1511) (0.7327::0.7338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7499::0.7499)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1226)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.0998::1.0998) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0438::1.0438) (0.8444::0.8444)) (IOPATH D Q (1.1269::1.1269) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7160::0.7160) (0.6040::0.6040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0469::1.0469) (0.9254::0.9254)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.2588::2.2813)) (SETUP (negedge D) (posedge CLK) (1.8435::1.8966)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0405::4.0407) (1.9288::1.9290)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.1236::4.1236) (-0.0176::-0.0176) (2.0592::2.0592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5056::4.5057) (2.1215::2.1217)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.5672::4.5672) (-0.0197::-0.0197) (2.2419::2.2419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6882::3.6884) (1.7803::1.7805)) (IOPATH TE_B Z () () (0.3715::0.3715) (3.7646::3.7646) (-0.0112::-0.0112) (1.9034::1.9034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6146::3.6148) (1.7509::1.7511)) (IOPATH TE_B Z () () (0.3895::0.3895) (3.7120::3.7120) (-0.0211::-0.0211) (1.8935::1.8935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1547::5.1549) (2.3840::2.3842)) (IOPATH TE_B Z () () (0.3948::0.3948) (5.2410::5.2410) (-0.0240::-0.0240) (2.5238::2.5238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1084::1.1084) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3397::4.3399) (2.0531::2.0533)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.4005::4.4005) (-0.0082::-0.0082) (2.1613::2.1613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5762::4.5762) (2.1451::2.1453)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.6428::4.6428) (-0.0152::-0.0152) (2.2732::2.2732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1897::4.1899) (1.9901::1.9904)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.2608::4.2608) (-0.0143::-0.0143) (2.1082::2.1082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1338::1.1338) (0.7188::0.7196)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7414::0.7414)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7509::4.7511) (2.2166::2.2168)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.8327::4.8327) (-0.0187::-0.0187) (2.3497::2.3497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7057::0.7057) (0.6123::0.6123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4478::4.4480) (2.0923::2.0925)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.5173::4.5173) (-0.0129::-0.0129) (2.2190::2.2190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8514::3.8515) (1.8512::1.8515)) (IOPATH TE_B Z () () (0.3851::0.3851) (3.9302::3.9302) (-0.0187::-0.0187) (1.9797::1.9797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2285::4.2286) (2.0072::2.0074)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.3255::4.3255) (-0.0267::-0.0267) (2.1547::2.1547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7330::0.7330) (0.6406::0.6406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0483::1.0483) (0.8476::0.8476)) (IOPATH D Q (1.1296::1.1296) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0946::1.0946) (0.6893::0.6893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3876::4.3876) (2.0770::2.0772)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.4642::4.4642) (-0.0238::-0.0238) (2.2129::2.2129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1483::1.1483) (0.7284::0.7342)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7501::0.7501)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0204::1.0204) (0.9070::0.9070)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8376::1.8445)) (SETUP (negedge D) (posedge CLK) (1.4357::1.4658)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1167::1.1167) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7287::0.7287)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6983::0.6983) (0.5849::0.5849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0690::1.0690) (0.8615::0.8615)) (IOPATH D Q (1.1544::1.1544) (0.7311::0.7311)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8099::3.8099) (1.8202::1.8202)) (IOPATH TE_B Z () () (0.3102::0.3102) (3.8815::3.8815) (0.0227::0.0227) (1.9209::1.9210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.3935::0.3935) (0.4687::0.4687)) (IOPATH B X (0.4587::0.4587) (0.5909::0.5909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.0877::1.0877) (0.6818::0.6818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5988::0.5988) (0.6735::0.6735)) (IOPATH B X (0.4627::0.4627) (0.5942::0.5942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0945::1.0945) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0591::1.0591) (0.9331::0.9331)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0007::2.0096)) (SETUP (negedge D) (posedge CLK) (1.5926::1.6380)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6454::4.6455) (2.1733::2.1735)) (IOPATH TE_B Z () () (0.3732::0.3732) (4.7116::4.7116) (-0.0121::-0.0121) (2.2970::2.2970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1584::5.1585) (2.3840::2.3842)) (IOPATH TE_B Z () () (0.3908::0.3908) (5.2316::5.2316) (-0.0219::-0.0219) (2.5118::2.5118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4201::4.4202) (2.0876::2.0878)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.4892::4.4892) (-0.0165::-0.0165) (2.2101::2.2101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6281::0.6281) (0.5562::0.5562)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2947::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1913::0.1913) (0.2140::0.2140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1445::1.1474) (0.7301::0.7356)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7390)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1113::1.1113) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8264::0.8264)) (IOPATH D Q (1.1427::1.1427) (0.7240::0.7290)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7447::0.7447)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1187::5.1188) (2.3743::2.3747)) (IOPATH TE_B Z () () (0.4210::0.4210) (5.1763::5.1763) (-0.0385::-0.0385) (2.5147::2.5147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0821::4.0822) (1.9530::1.9535)) (IOPATH TE_B Z () () (0.4595::0.4595) (4.1571::4.1571) (-0.0598::-0.0598) (2.1123::2.1123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1353::1.1387) (0.7240::0.7310)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7430)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7637::4.7638) (2.2216::2.2218)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.8200::4.8200) (-0.0108::-0.0108) (2.3367::2.3367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7934::0.7938) (0.6955::0.6975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6571::0.6571) (0.5855::0.5855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0936::1.0936) (0.8767::0.8767)) (IOPATH D Q (1.1939::1.1939) (0.7552::0.7580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.0940::1.0940) (0.6878::0.6878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4996::4.4996) (2.1159::2.1161)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.5722::4.5722) (-0.0192::-0.0192) (2.2515::2.2515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.2039::5.2039) (2.4023::2.4023)) (IOPATH TE_B Z () () (0.2995::0.2995) (5.2606::5.2606) (0.0286::0.0286) (2.4872::2.4873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0116::1.0116) (0.8219::0.8219)) (IOPATH D Q (1.1375::1.1375) (0.7277::0.7277)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6831::4.6831) (2.1879::2.1881)) (IOPATH TE_B Z () () (0.3920::0.3920) (4.7643::4.7643) (-0.0225::-0.0225) (2.3254::2.3254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7898::3.7900) (1.8260::1.8262)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.8801::3.8801) (-0.0189::-0.0189) (1.9626::1.9626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1111::1.1111) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6000::0.6000) (0.6750::0.6750)) (IOPATH B X (0.4550::0.4550) (0.5858::0.5858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6159::4.6159) (2.1618::2.1620)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.6767::4.6767) (-0.0140::-0.0140) (2.2868::2.2868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4912::5.4912) (2.5256::2.5258)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.5547::5.5547) (-0.0168::-0.0168) (2.6480::2.6480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1400::1.1400) (0.7257::0.7257)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0299::1.0299) (0.8347::0.8347)) (IOPATH D Q (1.1169::1.1169) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5733::0.5733) (0.6469::0.6469)) (IOPATH B X (0.4287::0.4287) (0.5554::0.5554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0115::1.0115) (0.9006::0.9006)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8075::1.8131)) (SETUP (negedge D) (posedge CLK) (1.4079::1.4324)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8234::0.8234)) (IOPATH D Q (1.1183::1.1183) (0.7048::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4288::0.4288) (0.5039::0.5039)) (IOPATH B X (0.4127::0.4127) (0.5412::0.5412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1162::1.1162) (0.7031::0.7064)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1612::0.1612) (0.1723::0.1723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6420::0.6420) (0.5642::0.5642)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0428::1.0428) (0.8437::0.8437)) (IOPATH D Q (1.1244::1.1244) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0110::1.0110) (0.9003::0.9003)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1540::2.1659)) (SETUP (negedge D) (posedge CLK) (1.7406::1.7897)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1243::1.1243) (0.7148::0.7148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1113::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4271::0.4271) (0.5020::0.5020)) (IOPATH B X (0.4561::0.4561) (0.5888::0.5888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1194::1.1194) (0.7097::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7249::0.7249)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0620::1.0620) (0.8572::0.8572)) (IOPATH D Q (1.1437::1.1437) (0.7231::0.7231)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8403::0.8402) (0.7943::0.7943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1128::1.1128) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7623::3.7624) (1.8127::1.8129)) (IOPATH TE_B Z () () (0.3762::0.3762) (3.8420::3.8420) (-0.0138::-0.0138) (1.9378::1.9378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3143::5.3144) (2.4506::2.4508)) (IOPATH TE_B Z () () (0.3680::0.3680) (5.3638::5.3638) (-0.0093::-0.0093) (2.5575::2.5575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1561::4.1563) (1.9750::1.9752)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.2276::4.2276) (-0.0152::-0.0152) (2.0945::2.0945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1785::4.1786) (1.9877::1.9879)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.2529::4.2529) (-0.0132::-0.0132) (2.1108::2.1108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4033::4.4035) (2.0745::2.0747)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.4672::4.4672) (-0.0120::-0.0120) (2.1887::2.1887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7913::3.7913) (1.8270::1.8272)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.8716::3.8716) (-0.0183::-0.0183) (1.9567::1.9567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5298::4.5300) (2.1242::2.1245)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.6172::4.6172) (-0.0213::-0.0213) (2.2642::2.2642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8305::3.8306) (1.8403::1.8405)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.9081::3.9081) (-0.0156::-0.0156) (1.9654::1.9654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2739::5.2740) (2.4307::2.4309)) (IOPATH TE_B Z () () (0.3856::0.3856) (5.3472::5.3472) (-0.0189::-0.0189) (2.5580::2.5580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1940::4.1941) (1.9928::1.9931)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.2735::4.2735) (-0.0169::-0.0169) (2.1225::2.1225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7923::4.7925) (2.2321::2.2324)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.8653::4.8653) (-0.0160::-0.0160) (2.3568::2.3568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3457::4.3458) (2.0524::2.0526)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.4187::4.4187) (-0.0194::-0.0194) (2.1786::2.1786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.0576::1.0576) (0.9506::0.9506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1322::1.1322) (0.7233::0.7233)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7230::3.7231) (1.7976::1.7978)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.8047::3.8047) (-0.0152::-0.0152) (1.9255::1.9255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1114::1.1114) (0.7008::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1106::1.1106) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7229::0.7229)) (SETUP (negedge D) (negedge GATE) (0.1054::0.1054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2177::0.2177) (0.2443::0.2443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1145::1.1145) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6527::0.6527) (0.7249::0.7248)) (IOPATH B X (0.4439::0.4439) (0.5699::0.5699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0964::1.0964) (0.6893::0.6893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0233::1.0233) (0.9090::0.9090)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7620::1.7688)) (SETUP (negedge D) (posedge CLK) (1.3716::1.3913)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6850::0.6850) (0.7556::0.7556)) (IOPATH B X (0.4322::0.4322) (0.5553::0.5553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1654::0.1654) (0.1780::0.1780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0343::1.0343) (0.8378::0.8378)) (IOPATH D Q (1.1386::1.1386) (0.7223::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.0990::1.0990) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2167::0.2167) (0.2443::0.2443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0265::4.0266) (1.9241::1.9244)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.0958::4.0958) (-0.0172::-0.0172) (2.0419::2.0419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8765::3.8766) (1.8635::1.8637)) (IOPATH TE_B Z () () (0.4086::0.4086) (3.9775::3.9775) (-0.0316::-0.0316) (2.0156::2.0156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0361::1.0361) (0.9182::0.9182)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1151::2.1274)) (SETUP (negedge D) (posedge CLK) (1.7042::1.7271)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6392::0.6391) (0.7130::0.7130)) (IOPATH B X (0.4219::0.4219) (0.5491::0.5491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6520::0.6520) (0.5704::0.5704)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2964::0.2986)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3965)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4701::0.4701) (0.5454::0.5454)) (IOPATH B X (0.4513::0.4513) (0.5837::0.5837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8611::4.8611) (2.2624::2.2626)) (IOPATH TE_B Z () () (0.3892::0.3892) (4.9291::4.9291) (-0.0209::-0.0209) (2.3859::2.3859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6657::0.6657) (0.5785::0.5785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5965::4.5966) (2.1539::2.1541)) (IOPATH TE_B Z () () (0.3777::0.3777) (4.6626::4.6626) (-0.0146::-0.0146) (2.2802::2.2802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8273::0.8273)) (IOPATH D Q (1.1127::1.1127) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0755::5.0756) (2.3566::2.3568)) (IOPATH TE_B Z () () (0.4018::0.4018) (5.1265::5.1265) (-0.0279::-0.0279) (2.4834::2.4834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4075::0.4075) (0.4190::0.4190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8296::0.8296)) (IOPATH D Q (1.1069::1.1069) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.5591::6.5592) (3.0344::3.0348)) (IOPATH TE_B Z () () (0.6032::0.6032) (6.5631::6.5631) (-0.1654::-0.1654) (3.2227::3.2227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4336::4.4337) (2.0988::2.0991)) (IOPATH TE_B Z () () (0.3992::0.3992) (4.4748::4.4748) (-0.0265::-0.0265) (2.2182::2.2118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1256::1.1256) (0.7125::0.7140)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8873::4.8875) (2.2740::2.2742)) (IOPATH TE_B Z () () (0.3970::0.3970) (4.9837::4.9837) (-0.0252::-0.0252) (2.4225::2.4225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3996::4.3996) (2.0664::2.0664)) (IOPATH TE_B Z () () (0.3020::0.3020) (4.4626::4.4626) (0.0273::0.0273) (2.1585::2.1585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5199::4.5200) (2.1307::2.1309)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.5830::4.5830) (-0.0202::-0.0202) (2.2549::2.2549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.0991::1.0991) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6700::0.6700) (0.5808::0.5808)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2981)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1614::1.1665) (0.7452::0.7546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7524)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1302)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6009::4.6009) (2.1553::2.1554)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.6759::4.6759) (-0.0229::-0.0229) (2.2884::2.2884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8250::0.8250)) (IOPATH D Q (1.1011::1.1011) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0891::4.0892) (1.9510::1.9512)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.1609::4.1609) (-0.0218::-0.0218) (2.0751::2.0751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7323::5.7323) (2.6234::2.6236)) (IOPATH TE_B Z () () (0.3799::0.3799) (5.7882::5.7882) (-0.0158::-0.0158) (2.7392::2.7392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6866::0.6866) (0.5907::0.5907)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1071::1.1071) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9171::3.9172) (1.8785::1.8787)) (IOPATH TE_B Z () () (0.3904::0.3904) (3.9991::3.9991) (-0.0216::-0.0216) (2.0114::2.0114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0972::1.0972) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0249::1.0249) (0.9102::0.9102)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8132::1.8186)) (SETUP (negedge D) (posedge CLK) (1.4125::1.4378)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5518::0.5518) (0.6272::0.6272)) (IOPATH B X (0.4428::0.4428) (0.5727::0.5727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4361::0.4361) (0.4021::0.4021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5852::4.5852) (2.1489::2.1491)) (IOPATH TE_B Z () () (0.3888::0.3888) (4.6617::4.6617) (-0.0207::-0.0207) (2.2797::2.2797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1967::0.1967) (0.2228::0.2228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8640::4.8642) (2.2651::2.2653)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.9260::4.9260) (-0.0123::-0.0123) (2.3853::2.3853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1019::1.1019) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6394::0.6394) (0.5627::0.5627)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2940::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0647::1.0647) (0.9367::0.9367)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0329::2.0477)) (SETUP (negedge D) (posedge CLK) (1.6258::1.6769)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6179::0.6179) (0.6932::0.6932)) (IOPATH B X (0.4512::0.4512) (0.5811::0.5811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6962::0.6962) (0.6211::0.6211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1061::1.1061) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0098::1.0098) (0.8207::0.8207)) (IOPATH D Q (1.0797::1.0797) (0.6769::0.6769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7088::0.7088)) (SETUP (negedge D) (negedge GATE) (0.0947::0.0947)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1261::1.1261) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0925::1.0925) (0.6877::0.6877)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1429::1.1480) (0.7291::0.7396)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1222)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5628::0.5631) (0.5047::0.5086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1782::4.1783) (1.9852::1.9854)) (IOPATH TE_B Z () () (0.3670::0.3670) (4.2360::4.2360) (-0.0087::-0.0087) (2.0943::2.0943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8215::0.8215)) (IOPATH D Q (1.0966::1.0966) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8650::3.8651) (1.8539::1.8541)) (IOPATH TE_B Z () () (0.3828::0.3828) (3.9465::3.9465) (-0.0174::-0.0174) (1.9832::1.9832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1962::4.1964) (1.9941::1.9943)) (IOPATH TE_B Z () () (0.4024::0.4024) (4.3007::4.3007) (-0.0282::-0.0282) (2.1473::2.1473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5795::5.5797) (2.5565::2.5567)) (IOPATH TE_B Z () () (0.3688::0.3688) (5.6396::5.6396) (-0.0097::-0.0097) (2.6703::2.6703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8701::3.8702) (1.8597::1.8599)) (IOPATH TE_B Z () () (0.3963::0.3963) (3.9658::3.9658) (-0.0249::-0.0249) (2.0034::2.0034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6094::4.6094) (2.1597::2.1599)) (IOPATH TE_B Z () () (0.3746::0.3746) (4.6717::4.6717) (-0.0129::-0.0129) (2.2845::2.2845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0750::4.0750) (1.9452::1.9454)) (IOPATH TE_B Z () () (0.3905::0.3905) (4.1505::4.1505) (-0.0217::-0.0217) (2.0757::2.0757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6311::0.6311) (0.5630::0.5630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1247::1.1247) (0.7105::0.7148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7376::0.7376)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4888::5.4889) (2.5152::2.5154)) (IOPATH TE_B Z () () (0.3756::0.3756) (5.5508::5.5508) (-0.0134::-0.0134) (2.6311::2.6311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7239::0.7239) (0.6393::0.6393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1631::1.1659) (0.7471::0.7521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7577)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1324)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1754::4.1754) (1.9851::1.9853)) (IOPATH TE_B Z () () (0.3892::0.3892) (4.2492::4.2492) (-0.0209::-0.0209) (2.1141::2.1141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7568::3.7569) (1.8123::1.8125)) (IOPATH TE_B Z () () (0.4002::0.4002) (3.8576::3.8576) (-0.0270::-0.0270) (1.9607::1.9607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1509::4.1510) (1.9703::1.9705)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.2323::4.2323) (-0.0171::-0.0171) (2.0987::2.0987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1056::1.1056) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9138::3.9139) (1.8749::1.8752)) (IOPATH TE_B Z () () (0.3803::0.3803) (3.9916::3.9916) (-0.0160::-0.0160) (2.0012::2.0012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.0928::1.0928) (0.6857::0.6857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0215::4.0216) (1.9236::1.9238)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.0956::4.0956) (-0.0150::-0.0150) (2.0484::2.0484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8465::5.8466) (2.6669::2.6671)) (IOPATH TE_B Z () () (0.4099::0.4099) (5.9323::5.9323) (-0.0324::-0.0324) (2.8171::2.8170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6866::0.6866) (0.5789::0.5789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1386::1.1386) (0.7195::0.7236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1897::1.1897) (0.9362::0.9362)) (IOPATH D Q (1.2626::1.2626) (0.7944::0.7944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1041::1.1041) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1130::1.1130) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1195::1.1195) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0146::1.0146) (0.9028::0.9028)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8008::1.8066)) (SETUP (negedge D) (posedge CLK) (1.4107::1.4268)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1350::6.1351) (2.7881::2.7882)) (IOPATH TE_B Z () () (0.3841::0.3841) (6.1873::6.1873) (-0.0181::-0.0181) (2.9074::2.9074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2347::0.2347) (0.2676::0.2676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0973::1.0973) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6265::0.6265) (0.5550::0.5550)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2934)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4464::0.4464) (0.4100::0.4100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1278::1.1278) (0.7144::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7400::0.7400)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1156)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8681::0.8682) (0.8315::0.8314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0996::1.0996) (0.6903::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3133::4.3134) (2.0428::2.0431)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.3979::4.3979) (-0.0164::-0.0164) (2.1768::2.1768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0653::1.0653) (0.8592::0.8592)) (IOPATH D Q (1.1907::1.1907) (0.7615::0.7615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7455::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1202::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0336::1.0336) (0.9164::0.9164)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1342::2.1511)) (SETUP (negedge D) (posedge CLK) (1.7245::1.7645)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5994::0.5994) (0.5544::0.5544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4764::0.4764) (0.5498::0.5498)) (IOPATH B X (0.4632::0.4632) (0.5937::0.5937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4635::5.4636) (2.5085::2.5087)) (IOPATH TE_B Z () () (0.3829::0.3829) (5.5363::5.5363) (-0.0175::-0.0175) (2.6356::2.6356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1583::0.1583) (0.1657::0.1657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0610::5.0612) (2.3463::2.3465)) (IOPATH TE_B Z () () (0.3881::0.3881) (5.1343::5.1343) (-0.0203::-0.0203) (2.4722::2.4722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3009::4.3010) (2.0354::2.0356)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.3678::4.3678) (-0.0128::-0.0128) (2.1537::2.1537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1045::1.1045) (0.6987::0.6987)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6673::0.6674) (0.5680::0.5680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9968::4.9970) (2.3160::2.3162)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.0703::5.0703) (-0.0154::-0.0154) (2.4413::2.4413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1570::1.1570) (0.7390::0.7390)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1198::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2658::4.2659) (2.0225::2.0227)) (IOPATH TE_B Z () () (0.3681::0.3681) (4.3221::4.3221) (-0.0093::-0.0093) (2.1285::2.1285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0493::1.0493) (0.8483::0.8483)) (IOPATH D Q (1.1906::1.1906) (0.7606::0.7634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5659::4.5660) (2.1394::2.1396)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.6333::4.6333) (-0.0105::-0.0105) (2.2630::2.2630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.0981::1.0981) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7686::0.7686) (0.6932::0.6932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0316::1.0316) (0.8359::0.8359)) (IOPATH D Q (1.1536::1.1570) (0.7380::0.7458)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1243)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6770::0.6770) (0.5849::0.5849)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8221::5.8223) (2.6726::2.6732)) (IOPATH TE_B Z () () (0.4562::0.4562) (5.8603::5.8603) (-0.0580::-0.0580) (2.8205::2.8205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8569::5.8570) (2.6804::2.6807)) (IOPATH TE_B Z () () (0.3989::0.3989) (5.8956::5.8956) (-0.0263::-0.0263) (2.8016::2.8016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7983::0.7985) (0.6998::0.7036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1243::1.1243) (0.8957::0.8957)) (IOPATH D Q (1.2103::1.2103) (0.7640::0.7640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1410::1.1410) (0.7292::0.7292)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7260::4.7260) (2.2093::2.2095)) (IOPATH TE_B Z () () (0.3929::0.3929) (4.8049::4.8049) (-0.0230::-0.0230) (2.3456::2.3456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1389::1.1389) (0.7215::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1666::0.1666) (0.1804::0.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3794::4.3795) (2.0715::2.0717)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.4480::4.4480) (-0.0123::-0.0123) (2.1908::2.1908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0210::1.0210) (0.9073::0.9073)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8363::1.8443)) (SETUP (negedge D) (posedge CLK) (1.4339::1.4629)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6323::0.6323) (0.5585::0.5585)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3050::0.3050)) (SETUP (negedge GATE) (posedge CLK) (0.4000::0.4013)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8772::0.8775) (0.7653::0.7690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1380::1.1380) (0.7248::0.7248)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4481::0.4481) (0.4109::0.4109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1028::4.1029) (1.9560::1.9562)) (IOPATH TE_B Z () () (0.4016::0.4016) (4.1931::4.1931) (-0.0278::-0.0278) (2.0963::2.0963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6496::0.6499) (0.5780::0.5800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3611::4.3612) (2.0639::2.0641)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.4280::4.4280) (-0.0123::-0.0123) (2.1817::2.1817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7126::4.7128) (2.2008::2.2010)) (IOPATH TE_B Z () () (0.3874::0.3874) (4.7926::4.7926) (-0.0199::-0.0199) (2.3305::2.3305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4645::0.4645) (0.5392::0.5392)) (IOPATH B X (0.4556::0.4556) (0.5878::0.5878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2155::4.2156) (1.9999::2.0001)) (IOPATH TE_B Z () () (0.3847::0.3847) (4.2984::4.2984) (-0.0184::-0.0184) (2.1324::2.1324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0199::1.0199) (0.9066::0.9066)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.2020::2.2208)) (SETUP (negedge D) (posedge CLK) (1.7869::1.8310)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0490::1.0490) (0.8480::0.8480)) (IOPATH D Q (1.1353::1.1353) (0.7203::0.7203)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5767::0.5767) (0.5184::0.5184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2173::0.2173) (0.2450::0.2450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1259::1.1259) (0.7131::0.7131)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0965::1.0965) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4452::0.4452) (0.5198::0.5198)) (IOPATH B X (0.4167::0.4167) (0.5451::0.5451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1271::1.1271) (0.7135::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6689::0.6689) (0.5801::0.5801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.0873::1.0873) (0.6815::0.6815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8439::3.8439) (1.8506::1.8508)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.9161::3.9161) (-0.0208::-0.0208) (1.9770::1.9770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5629::4.5630) (2.1374::2.1376)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.6456::4.6456) (-0.0148::-0.0148) (2.2756::2.2756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4850::5.4851) (2.5232::2.5234)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.5372::5.5372) (-0.0085::-0.0085) (2.6296::2.6296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8220::3.8221) (1.8399::1.8401)) (IOPATH TE_B Z () () (0.3877::0.3877) (3.9057::3.9057) (-0.0201::-0.0201) (1.9728::1.9728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7909::4.7910) (2.2350::2.2352)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.8682::4.8682) (-0.0174::-0.0174) (2.3661::2.3661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8383::3.8384) (1.8454::1.8456)) (IOPATH TE_B Z () () (0.3859::0.3859) (3.9297::3.9297) (-0.0191::-0.0191) (1.9831::1.9831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4853::5.4855) (2.5164::2.5166)) (IOPATH TE_B Z () () (0.4037::0.4037) (5.5836::5.5836) (-0.0290::-0.0290) (2.6693::2.6693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1313::1.1313) (0.7146::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5969::5.5970) (2.5685::2.5687)) (IOPATH TE_B Z () () (0.3804::0.3804) (5.6551::5.6551) (-0.0161::-0.0161) (2.6861::2.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1213::1.1225) (0.7131::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7361)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1158)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.0969::1.0969) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8640::3.8641) (1.8505::1.8507)) (IOPATH TE_B Z () () (0.3868::0.3868) (3.9529::3.9529) (-0.0196::-0.0196) (1.9868::1.9868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6362::0.6362) (0.5610::0.5610)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8755::3.8757) (1.8573::1.8575)) (IOPATH TE_B Z () () (0.3757::0.3757) (3.9533::3.9533) (-0.0135::-0.0135) (1.9814::1.9814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4243::5.4244) (2.4920::2.4922)) (IOPATH TE_B Z () () (0.3840::0.3840) (5.4948::5.4948) (-0.0181::-0.0181) (2.6199::2.6199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1064::1.1064) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1310::1.1310) (0.7183::0.7183)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0098::1.0098) (0.8207::0.8207)) (IOPATH D Q (1.0932::1.0932) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1254::1.1254) (0.7144::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1091::1.1091) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0417::1.0417) (0.8430::0.8430)) (IOPATH D Q (1.1238::1.1238) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8364::0.8364) (0.7753::0.7753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2103::4.2104) (2.0013::2.0015)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.2789::4.2789) (-0.0116::-0.0116) (2.1203::2.1203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0474::1.0474) (0.9257::0.9257)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.2598::2.2804)) (SETUP (negedge D) (posedge CLK) (1.8439::1.9015)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1367::1.1367) (0.7234::0.7234)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1029::1.1029) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5185::0.5185) (0.5935::0.5935)) (IOPATH B X (0.4616::0.4616) (0.5947::0.5947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9611::3.9613) (1.9047::1.9051)) (IOPATH TE_B Z () () (0.4041::0.4041) (3.9968::3.9968) (-0.0292::-0.0292) (2.0227::2.0227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8445::4.8447) (2.2541::2.2543)) (IOPATH TE_B Z () () (0.3920::0.3920) (4.9289::4.9289) (-0.0225::-0.0225) (2.3901::2.3901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0098::1.0098) (0.8206::0.8206)) (IOPATH D Q (1.0870::1.0870) (0.6817::0.6817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1793::1.1793) (0.7527::0.7559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7645::0.7645)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1333)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7071::4.7073) (2.1980::2.1983)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.7816::4.7816) (-0.0132::-0.0132) (2.3295::2.3295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4243::4.4244) (2.0910::2.0912)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.4952::4.4952) (-0.0172::-0.0172) (2.2150::2.2150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8253::0.8253) (0.7724::0.7724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7239::4.7240) (2.2072::2.2074)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.7916::4.7916) (-0.0139::-0.0139) (2.3348::2.3348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3861::4.3862) (2.0747::2.0749)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.4485::4.4485) (-0.0160::-0.0160) (2.1882::2.1882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0362::1.0362) (0.8391::0.8391)) (IOPATH D Q (1.1212::1.1212) (0.7065::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1177::1.1177) (0.8916::0.8916)) (IOPATH D Q (1.1998::1.1998) (0.7583::0.7583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.0894::1.0894) (0.6839::0.6839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6750::0.6750) (0.5840::0.5840)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7486::4.7487) (2.2173::2.2175)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.8224::4.8224) (-0.0172::-0.0172) (2.3454::2.3454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1111::1.1111) (0.7011::0.7011)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8913::4.8914) (2.2768::2.2770)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.9749::4.9749) (-0.0227::-0.0227) (2.4151::2.4151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1040::1.1040) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1128::1.1128) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6328::0.6328) (0.5587::0.5587)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0424::1.0424) (0.8434::0.8434)) (IOPATH D Q (1.1326::1.1326) (0.7143::0.7150)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6551::0.6551) (0.5843::0.5843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4449::4.4450) (2.0863::2.0865)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.5317::4.5317) (-0.0209::-0.0209) (2.2279::2.2279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1413::1.1413) (0.7260::0.7260)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1169::0.1169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1093::1.1093) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1370::4.1370) (1.9703::1.9705)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.1970::4.1970) (-0.0182::-0.0182) (2.0862::2.0862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0501::1.0501) (0.8488::0.8488)) (IOPATH D Q (1.1477::1.1477) (0.7280::0.7280)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0204::4.0205) (1.9226::1.9228)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.1068::4.1068) (-0.0181::-0.0181) (2.0569::2.0569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0586::1.0586) (0.8547::0.8547)) (IOPATH D Q (1.1417::1.1417) (0.7220::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0460::1.0460) (0.8460::0.8460)) (IOPATH D Q (1.1239::1.1239) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8315::4.8316) (2.2449::2.2451)) (IOPATH TE_B Z () () (0.3629::0.3629) (4.8846::4.8846) (-0.0064::-0.0064) (2.3519::2.3519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6616::4.6617) (2.1789::2.1791)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.7328::4.7328) (-0.0166::-0.0166) (2.3062::2.3062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6331::0.6331) (0.5675::0.5675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0970::1.0970) (0.8788::0.8788)) (IOPATH D Q (1.1837::1.1837) (0.7496::0.7496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6617::4.6618) (2.1766::2.1768)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.7157::4.7157) (-0.0102::-0.0102) (2.2890::2.2890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.0975::1.0975) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1151::1.1151) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1887::5.1889) (2.3934::2.3936)) (IOPATH TE_B Z () () (0.3661::0.3661) (5.2442::5.2442) (-0.0082::-0.0082) (2.5002::2.5002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1065::1.1065) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1225::1.1225) (0.7105::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7033::3.7035) (1.7877::1.7879)) (IOPATH TE_B Z () () (0.3870::0.3870) (3.7909::3.7909) (-0.0197::-0.0197) (1.9217::1.9217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0389::1.0389) (0.8409::0.8409)) (IOPATH D Q (1.1565::1.1599) (0.7392::0.7468)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7994::4.7994) (2.2404::2.2406)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.8820::4.8820) (-0.0261::-0.0261) (2.3811::2.3811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0692::4.0692) (1.9410::1.9412)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.1498::4.1498) (-0.0188::-0.0188) (2.0735::2.0735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2960::5.2962) (2.4410::2.4413)) (IOPATH TE_B Z () () (0.3853::0.3853) (5.3702::5.3702) (-0.0188::-0.0188) (2.5674::2.5674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0366::5.0367) (2.3340::2.3343)) (IOPATH TE_B Z () () (0.4058::0.4058) (5.0827::5.0827) (-0.0301::-0.0301) (2.4570::2.4570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8210::0.8210)) (IOPATH D Q (1.0906::1.0906) (0.6862::0.6862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7085::4.7085) (2.2011::2.2012)) (IOPATH TE_B Z () () (0.4021::0.4021) (4.7934::4.7934) (-0.0281::-0.0281) (2.3449::2.3449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8837::3.8838) (1.8630::1.8632)) (IOPATH TE_B Z () () (0.3771::0.3771) (3.9618::3.9618) (-0.0143::-0.0143) (1.9880::1.9880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1423::1.1460) (0.7288::0.7363)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8234::0.8234)) (IOPATH D Q (1.1009::1.1009) (0.6946::0.6946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1363::4.1364) (1.9672::1.9674)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.2282::4.2282) (-0.0229::-0.0230) (2.1085::2.1085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2234::0.2234) (0.2526::0.2526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7234::5.7236) (2.6201::2.6203)) (IOPATH TE_B Z () () (0.3778::0.3778) (5.7881::5.7881) (-0.0146::-0.0146) (2.7400::2.7400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1078::1.1078) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5428::4.5430) (2.1275::2.1277)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.6096::4.6096) (-0.0135::-0.0135) (2.2501::2.2501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1628::1.1680) (0.7462::0.7563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7524)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8821::5.8823) (2.6869::2.6872)) (IOPATH TE_B Z () () (0.3861::0.3861) (5.9549::5.9549) (-0.0192::-0.0192) (2.8154::2.8154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0360::1.0360) (0.8390::0.8390)) (IOPATH D Q (1.1283::1.1283) (0.7149::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7229::0.7229)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0850::1.0850) (0.6791::0.6791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1093::1.1093) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7204::0.7204)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2006::0.2006) (0.2276::0.2276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0916::1.0916) (0.6856::0.6856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6320::0.6320) (0.7078::0.7078)) (IOPATH B X (0.4532::0.4532) (0.5842::0.5842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8451::3.8451) (1.8483::1.8485)) (IOPATH TE_B Z () () (0.4064::0.4064) (3.9393::3.9393) (-0.0305::-0.0305) (1.9964::1.9964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1546::1.1580) (0.7391::0.7469)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7489)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1267)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8338::0.8338)) (IOPATH D Q (1.1147::1.1147) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4052::1.4052) (1.0633::1.0633)) (IOPATH D Q (1.4916::1.4916) (0.9340::0.9340)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8827::4.8828) (2.2717::2.2719)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.9539::4.9539) (-0.0158::-0.0158) (2.3977::2.3977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4550::0.4550) (0.4179::0.4179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4293::5.4294) (2.4981::2.4983)) (IOPATH TE_B Z () () (0.3723::0.3723) (5.4921::5.4921) (-0.0116::-0.0116) (2.6146::2.6146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3993::4.3994) (2.0746::2.0748)) (IOPATH TE_B Z () () (0.4105::0.4105) (4.4932::4.4932) (-0.0327::-0.0327) (2.2206::2.2206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4843::4.4845) (2.1038::2.1040)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.5582::4.5582) (-0.0150::-0.0150) (2.2312::2.2312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7105::0.7105) (0.6255::0.6255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6676::0.6676) (0.5646::0.5646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0356::1.0356) (0.8387::0.8387)) (IOPATH D Q (1.1188::1.1188) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8236::0.8236)) (IOPATH D Q (1.1488::1.1528) (0.7363::0.7442)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7543)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7632::3.7633) (1.8156::1.8158)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.8509::3.8509) (-0.0200::-0.0200) (1.9511::1.9511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3380::4.3381) (2.0553::2.0555)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.4004::4.4004) (-0.0106::-0.0106) (2.1697::2.1697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1579::1.1579) (0.9165::0.9165)) (IOPATH D Q (1.2402::1.2402) (0.7814::0.7814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0493::1.0493) (0.8482::0.8482)) (IOPATH D Q (1.1895::1.1895) (0.7603::0.7624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7554::0.7554)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2110::0.2110) (0.2384::0.2384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0368::1.0368) (0.8395::0.8395)) (IOPATH D Q (1.1477::1.1477) (0.7261::0.7305)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1253::1.1253) (0.8964::0.8964)) (IOPATH D Q (1.2053::1.2053) (0.7596::0.7596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7429::0.7429) (0.6570::0.6570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0339::1.0339) (0.8375::0.8375)) (IOPATH D Q (1.1182::1.1182) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1355::1.1355) (0.7179::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5439::4.5441) (2.1317::2.1319)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.6300::4.6300) (-0.0177::-0.0177) (2.2734::2.2734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0315::4.0316) (1.9292::1.9293)) (IOPATH TE_B Z () () (0.3871::0.3871) (4.0835::4.0835) (-0.0198::-0.0198) (2.0423::2.0423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6820::0.6820) (0.6039::0.6039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5701::0.5709) (0.5072::0.5145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9752::3.9752) (1.9040::1.9042)) (IOPATH TE_B Z () () (0.3957::0.3957) (4.0603::4.0603) (-0.0245::-0.0245) (2.0420::2.0420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.0998::1.0998) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7320::4.7321) (2.2080::2.2082)) (IOPATH TE_B Z () () (0.3654::0.3654) (4.7834::4.7834) (-0.0078::-0.0078) (2.3173::2.3173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4523::4.4524) (2.0936::2.0938)) (IOPATH TE_B Z () () (0.3857::0.3857) (4.5381::4.5381) (-0.0190::-0.0190) (2.2361::2.2361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9364::4.9365) (2.2952::2.2955)) (IOPATH TE_B Z () () (0.4159::0.4159) (4.9928::4.9928) (-0.0357::-0.0357) (2.4291::2.4291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6538::0.6538) (0.7301::0.7301)) (IOPATH B X (0.4243::0.4243) (0.5532::0.5532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0504::1.0504) (0.8490::0.8490)) (IOPATH D Q (1.1715::1.1715) (0.7473::0.7473)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1085::1.1085) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5682::0.5682) (0.5120::0.5120)) (IOPATH A Y (0.7074::0.7074) (0.1834::0.1834)) (IOPATH B Y (0.6721::0.6721) (0.2005::0.2005)) (IOPATH C Y (0.5857::0.5857) (0.1961::0.1961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.0964::1.0964) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2359::4.2359) (1.9981::1.9981)) (IOPATH TE_B Z () () (0.3046::0.3046) (4.2967::4.2967) (0.0258::0.0258) (2.0866::2.0866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1697::1.1760) (0.7519::0.7632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7621)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1378)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7383::0.7383) (0.7293::0.7293)) (IOPATH D X (0.7465::0.7465) (0.7472::0.7472)) (IOPATH A_N X (0.9230::0.9230) (0.7901::0.7901)) (IOPATH B_N X (0.9421::0.9421) (0.8174::0.8174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8381::4.8382) (2.2500::2.2503)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.8873::4.8873) (-0.0072::-0.0072) (2.3560::2.3560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1069::1.1069) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7467::0.7467) (0.7388::0.7388)) (IOPATH D X (0.7438::0.7438) (0.7453::0.7453)) (IOPATH A_N X (0.9202::0.9202) (0.7882::0.7882)) (IOPATH B_N X (0.9284::0.9284) (0.8013::0.8013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6675::0.6675) (0.5793::0.5793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7089::0.7089) (0.7062::0.7062)) (IOPATH C X (0.7181::0.7181) (0.7294::0.7294)) (IOPATH D X (0.7389::0.7389) (0.7723::0.7723)) (IOPATH A_N X (0.8732::0.8732) (0.7712::0.7712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7421::0.7421) (0.7361::0.7361)) (IOPATH D X (0.7377::0.7377) (0.7409::0.7409)) (IOPATH A_N X (0.9014::0.9014) (0.7676::0.7676)) (IOPATH B_N X (0.9331::0.9331) (0.8112::0.8112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7670::0.7670) (0.6930::0.6930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1275::1.1275) (0.7147::0.7147)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1126::0.1126)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1487::1.1487) (0.7283::0.7337)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7446::0.7446)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6468::0.6468) (0.7156::0.7156)) (IOPATH B X (0.4588::0.4588) (0.5818::0.5818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7351::0.7351) (0.7218::0.7218)) (IOPATH C X (0.7684::0.7684) (0.7690::0.7690)) (IOPATH D X (0.7760::0.7760) (0.7999::0.7999)) (IOPATH A_N X (0.9087::0.9087) (0.7957::0.7957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4595::0.4595) (0.4205::0.4205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5642::0.5642) (0.5255::0.5255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7523::0.7523) (0.7372::0.7372)) (IOPATH C X (0.7743::0.7743) (0.7732::0.7732)) (IOPATH D X (0.7818::0.7818) (0.8042::0.8042)) (IOPATH A_N X (0.9036::0.9036) (0.7853::0.7853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5401::0.5401) (0.5072::0.5072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6678::0.6678) (0.5997::0.5997)) (IOPATH B X (0.7165::0.7165) (0.7013::0.7013)) (IOPATH C X (0.7365::0.7365) (0.7478::0.7478)) (IOPATH D X (0.7377::0.7377) (0.7649::0.7649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0727::4.0727) (1.9445::1.9447)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.1545::4.1545) (-0.0194::-0.0194) (2.0774::2.0774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1057::1.1057) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7565::3.7566) (1.8091::1.8093)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.8434::3.8434) (-0.0184::-0.0184) (1.9426::1.9426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8282::4.8283) (2.2492::2.2494)) (IOPATH TE_B Z () () (0.4046::0.4046) (4.9052::4.9052) (-0.0295::-0.0295) (2.3904::2.3904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.0968::1.0968) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7138::5.7138) (2.6138::2.6140)) (IOPATH TE_B Z () () (0.3811::0.3811) (5.7642::5.7642) (-0.0165::-0.0165) (2.7280::2.7280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1002::1.1002) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6759::4.6760) (2.1848::2.1850)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.7546::4.7546) (-0.0197::-0.0197) (2.3179::2.3179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5558::0.5558) (0.5184::0.5184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1448::1.1448) (0.7253::0.7304)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1747::0.1747) (0.1743::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8633::4.8635) (2.2628::2.2631)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.9489::4.9489) (-0.0195::-0.0195) (2.4003::2.4003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8125::3.8126) (1.8351::1.8353)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.8967::3.8967) (-0.0186::-0.0186) (1.9670::1.9670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1015::1.1015) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0782::1.0782) (0.8672::0.8672)) (IOPATH D Q (1.1643::1.1643) (0.7356::0.7356)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9832::3.9833) (1.9050::1.9052)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.0682::4.0682) (-0.0184::-0.0184) (2.0386::2.0386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5573::5.5574) (2.5524::2.5526)) (IOPATH TE_B Z () () (0.3940::0.3940) (5.6328::5.6328) (-0.0236::-0.0236) (2.6869::2.6869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2584::0.2584) (0.2923::0.2923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3854::4.3854) (2.0722::2.0724)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.4470::4.4470) (-0.0201::-0.0201) (2.1940::2.1940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8229::0.8229)) (IOPATH D Q (1.1345::1.1345) (0.7216::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0449::1.0449) (0.8451::0.8451)) (IOPATH D Q (1.1290::1.1290) (0.7139::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0518::4.0519) (1.9351::1.9353)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.1247::4.1247) (-0.0149::-0.0149) (2.0557::2.0557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8305::0.8305)) (IOPATH D Q (1.1167::1.1167) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3045::6.3047) (2.8589::2.8591)) (IOPATH TE_B Z () () (0.3960::0.3960) (6.3798::6.3798) (-0.0247::-0.0247) (2.9954::2.9954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0993::1.0993) (0.8803::0.8803)) (IOPATH D Q (1.2188::1.2188) (0.7778::0.7778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7652::0.7656) (0.6731::0.6750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9498::3.9498) (1.8786::1.8786)) (IOPATH TE_B Z () () (0.3045::0.3045) (4.0093::4.0093) (0.0259::0.0259) (1.9654::1.9654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5379::4.5380) (2.1275::2.1277)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.6216::4.6216) (-0.0197::-0.0197) (2.2669::2.2669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0923::1.0923) (0.8760::0.8760)) (IOPATH D Q (1.1769::1.1769) (0.7447::0.7447)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.0270::1.0270) (0.9286::0.9286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9928::3.9929) (1.9093::1.9095)) (IOPATH TE_B Z () () (0.4072::0.4072) (4.0945::4.0945) (-0.0309::-0.0309) (2.0603::2.0603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2371::0.2371) (0.2702::0.2702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1094::1.1094) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1229::1.1229) (0.7109::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1181::1.1181) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1284::1.1284) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7235::0.7235)) (SETUP (negedge D) (negedge GATE) (0.1063::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8857::0.8900) (0.6333::0.6437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1171::1.1171) (0.7042::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1080)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0307::1.0307) (0.8353::0.8353)) (IOPATH D Q (1.1161::1.1161) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8355::0.8355)) (IOPATH D Q (1.1279::1.1279) (0.7150::0.7150)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7261::0.7261)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5761::0.5761) (0.5347::0.5347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5986::0.5986) (0.6754::0.6754)) (IOPATH B X (0.4152::0.4152) (0.5439::0.5439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1161::1.1161) (0.7043::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7468::4.7470) (2.2139::2.2141)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.8258::4.8258) (-0.0158::-0.0158) (2.3427::2.3427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4356::0.4356) (0.4005::0.4005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5343::0.5343) (0.6096::0.6096)) (IOPATH B X (0.4428::0.4428) (0.5727::0.5727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1773::4.1775) (1.9837::1.9839)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.2514::4.2514) (-0.0137::-0.0137) (2.1047::2.1047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8450::3.8451) (1.8481::1.8483)) (IOPATH TE_B Z () () (0.3708::0.3708) (3.9228::3.9228) (-0.0108::-0.0108) (1.9723::1.9723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1053::1.1053) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1285::1.1285) (0.7189::0.7189)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1137::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2310::4.2311) (2.0087::2.0089)) (IOPATH TE_B Z () () (0.4008::0.4008) (4.3298::4.3298) (-0.0274::-0.0274) (2.1592::2.1592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7684::4.7684) (2.2240::2.2242)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.8312::4.8312) (-0.0149::-0.0149) (2.3420::2.3420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6566::0.6566) (0.5731::0.5731)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7377::0.7377) (0.6465::0.6465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7914::0.7914) (0.7323::0.7323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5317::4.5318) (2.1227::2.1230)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.6053::4.6053) (-0.0135::-0.0135) (2.2515::2.2515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.6106::0.6106) (0.5456::0.5456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7937::3.7938) (1.8275::1.8277)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.8770::3.8770) (-0.0197::-0.0197) (1.9592::1.9592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1224::1.1224) (0.7144::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6598::0.6598) (0.5747::0.5747)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1348::1.1348) (0.7174::0.7200)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8350::0.8350) (0.7309::0.7309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2272::0.2272) (0.2541::0.2541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8160::0.8160) (0.7584::0.7584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1256::1.1256) (0.7165::0.7165)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8252::0.8252)) (IOPATH D Q (1.1024::1.1024) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2448::0.2448) (0.2838::0.2838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1190::4.1191) (1.9638::1.9639)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.1803::4.1803) (-0.0219::-0.0219) (2.0847::2.0847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.1176::1.1176) (0.7104::0.7104)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1113::1.1113) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6413::4.6414) (2.1805::2.1808)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.6765::4.6765) (-0.0191::-0.0191) (2.2885::2.2885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6410::0.6410) (0.5639::0.5639)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6208::0.6208) (0.6978::0.6978)) (IOPATH B X (0.4112::0.4112) (0.5392::0.5392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1059::1.1059) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3069::4.3070) (2.0413::2.0415)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.3773::4.3773) (-0.0145::-0.0145) (2.1643::2.1643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2462::5.2464) (2.4172::2.4174)) (IOPATH TE_B Z () () (0.3668::0.3668) (5.3020::5.3020) (-0.0085::-0.0085) (2.5246::2.5246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7735::0.7736) (0.6857::0.6857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8033::4.8034) (2.2379::2.2381)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.8681::4.8681) (-0.0132::-0.0132) (2.3570::2.3570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1318::1.1318) (0.7188::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1752::4.1753) (1.9842::1.9845)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.2453::4.2453) (-0.0117::-0.0117) (2.1025::2.1025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6389::0.6389) (0.5624::0.5624)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2961)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.0999::1.0999) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5528::0.5528) (0.6263::0.6263)) (IOPATH B X (0.5132::0.5132) (0.6497::0.6497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5295::0.5295) (0.4930::0.4930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8343::0.8343) (0.7257::0.7257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8839::0.8839) (0.7661::0.7661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1482::1.1482) (0.7365::0.7365)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7518::0.7518)) (SETUP (negedge D) (negedge GATE) (0.1264::0.1264)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9625::0.9680) (0.7102::0.7229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5690::0.5690) (0.6397::0.6397)) (IOPATH B X (0.4393::0.4393) (0.5645::0.5645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6450::0.6450) (0.5663::0.5663)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1028::1.1028) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6837::4.6838) (2.1910::2.1912)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.7494::4.7494) (-0.0108::-0.0108) (2.3170::2.3170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.6034::0.6034) (0.5394::0.5394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6126::4.6126) (2.1595::2.1597)) (IOPATH TE_B Z () () (0.4138::0.4138) (4.7108::4.7108) (-0.0346::-0.0346) (2.3160::2.3160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3177::5.3179) (2.4591::2.4595)) (IOPATH TE_B Z () () (0.5522::0.5522) (5.5255::5.5255) (-0.1273::-0.1273) (2.7618::2.7618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1049::1.1049) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0038::5.0040) (2.3202::2.3204)) (IOPATH TE_B Z () () (0.3829::0.3829) (5.0754::5.0754) (-0.0174::-0.0174) (2.4438::2.4438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2749::4.2750) (2.0273::2.0275)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.3544::4.3544) (-0.0147::-0.0147) (2.1553::2.1553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0903::1.0903) (0.6834::0.6834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5011::4.5013) (2.1252::2.1256)) (IOPATH TE_B Z () () (0.4389::0.4389) (4.5647::4.5647) (-0.0484::-0.0484) (2.2697::2.2697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.6284::3.6284) (1.7444::1.7444)) (IOPATH TE_B Z () () (0.3019::0.3019) (3.6891::3.6892) (0.0273::0.0273) (1.8337::1.8337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9967::3.9967) (1.9136::1.9138)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.0877::4.0877) (-0.0269::-0.0269) (2.0576::2.0576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1456::4.1458) (1.9726::1.9728)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.2362::4.2362) (-0.0197::-0.0197) (2.1109::2.1109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1013::1.1013) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2269::0.2269) (0.2557::0.2557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4827::5.4829) (2.5195::2.5197)) (IOPATH TE_B Z () () (0.3733::0.3733) (5.5438::5.5438) (-0.0121::-0.0121) (2.6369::2.6369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1070::1.1070) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0018::6.0020) (2.7348::2.7350)) (IOPATH TE_B Z () () (0.3773::0.3773) (6.0625::6.0625) (-0.0144::-0.0144) (2.8540::2.8540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3217::0.3217) (0.3616::0.3616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6579::0.6579) (0.5736::0.5736)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2956::0.2961)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4597::4.4598) (2.1035::2.1037)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.5231::4.5231) (-0.0137::-0.0137) (2.2202::2.2202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8331::0.8331)) (IOPATH D Q (1.1089::1.1089) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8237::5.8239) (2.6615::2.6617)) (IOPATH TE_B Z () () (0.3880::0.3880) (5.9008::5.9008) (-0.0203::-0.0203) (2.7948::2.7948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0268::4.0269) (1.9244::1.9246)) (IOPATH TE_B Z () () (0.3824::0.3825) (4.0987::4.0987) (-0.0172::-0.0172) (2.0450::2.0450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1966::0.1966) (0.2225::0.2225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5673::4.5674) (2.1414::2.1416)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.6482::4.6482) (-0.0240::-0.0240) (2.2764::2.2764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1408::1.1437) (0.7273::0.7338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7387)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1874::0.1874) (0.2129::0.2129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1112::1.1112) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6778::0.6778) (0.5854::0.5854)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6491::0.6491) (0.5684::0.5684)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2924)) (SETUP (negedge GATE) (posedge CLK) (0.3927::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1105::1.1105) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1013::1.1013) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6128::0.6128) (0.6892::0.6892)) (IOPATH B X (0.4106::0.4106) (0.5389::0.5389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6288::0.6288) (0.7031::0.7031)) (IOPATH B X (0.4389::0.4389) (0.5669::0.5669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1014::1.1014) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.8316::4.8316) (2.2468::2.2468)) (IOPATH TE_B Z () () (0.3016::0.3016) (4.8897::4.8898) (0.0275::0.0275) (2.3329::2.3330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.0512::1.0512) (0.9094::0.9094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6472::0.6472) (0.5718::0.5718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0975::1.0975) (0.6891::0.6891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1343::1.1343) (0.7208::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7375::0.7375)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1917::4.1918) (1.9924::1.9926)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.2716::4.2716) (-0.0161::-0.0161) (2.1208::2.1208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6901::0.6901) (0.5796::0.5796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8767::4.8769) (2.2653::2.2655)) (IOPATH TE_B Z () () (0.3701::0.3701) (4.9405::4.9405) (-0.0104::-0.0104) (2.3846::2.3846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7974::4.7974) (2.2339::2.2341)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.8808::4.8808) (-0.0236::-0.0236) (2.3729::2.3729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1325::1.1379) (0.7219::0.7328)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4955::0.4955) (0.5705::0.5705)) (IOPATH B X (0.4553::0.4553) (0.5875::0.5875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5231::0.5231) (0.5986::0.5986)) (IOPATH B X (0.4365::0.4365) (0.5666::0.5666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4526::0.4526) (0.4437::0.4437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3493::4.3494) (2.0553::2.0554)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.4199::4.4199) (-0.0204::-0.0204) (2.1801::2.1801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7256::3.7257) (1.7977::1.7979)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.7985::3.7985) (-0.0130::-0.0130) (1.9187::1.9187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6769::3.6770) (1.7754::1.7756)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.7571::3.7571) (-0.0173::-0.0173) (1.9028::1.9028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5869::0.5869) (0.5250::0.5250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4416::4.4418) (2.0870::2.0872)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.5362::4.5362) (-0.0244::-0.0244) (2.2320::2.2320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2099::0.2099) (0.2383::0.2383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1409::1.1441) (0.7298::0.7361)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7465)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1246)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1508::1.1508) (0.7296::0.7383)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7553::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1287)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6707::0.6707) (0.5572::0.5572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1082::1.1082) (0.6987::0.6987)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1470::1.1470) (0.7341::0.7341)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1159::1.1159) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0946::1.0946) (0.6869::0.6869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1308::1.1308) (0.7145::0.7175)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1237::1.1237) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8356::0.8356) (0.7766::0.7766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.0961::1.0961) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1021::1.1021) (0.8820::0.8820)) (IOPATH D Q (1.1794::1.1794) (0.7440::0.7440)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0239::4.0240) (1.9195::1.9197)) (IOPATH TE_B Z () () (0.3756::0.3756) (4.0932::4.0932) (-0.0134::-0.0134) (2.0382::2.0382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1510::1.1510) (0.7298::0.7327)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1168)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0427::1.0427) (0.8436::0.8436)) (IOPATH D Q (1.1178::1.1178) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0531::4.0532) (1.9376::1.9379)) (IOPATH TE_B Z () () (0.4082::0.4082) (4.1159::4.1159) (-0.0314::-0.0314) (2.0720::2.0720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1506::1.1506) (0.7310::0.7368)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7553::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9887::4.9889) (2.3154::2.3156)) (IOPATH TE_B Z () () (0.3909::0.3909) (5.0700::5.0700) (-0.0219::-0.0219) (2.4478::2.4478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6094::0.6094) (0.6838::0.6838)) (IOPATH B X (0.4185::0.4185) (0.5448::0.5448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5220::4.5221) (2.1230::2.1232)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.5833::4.5833) (-0.0139::-0.0139) (2.2419::2.2419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2419::5.2419) (2.4235::2.4237)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.2969::5.2969) (-0.0121::-0.0121) (2.5392::2.5392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2562::4.2562) (2.0213::2.0215)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.3187::4.3187) (-0.0148::-0.0148) (2.1367::2.1367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6356::0.6356) (0.5607::0.5607)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2915::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7880::0.7878) (0.7172::0.7172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6406::4.6407) (2.1677::2.1679)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.7053::4.7053) (-0.0159::-0.0159) (2.2889::2.2889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6215::0.6215) (0.6966::0.6966)) (IOPATH B X (0.4281::0.4281) (0.5572::0.5572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0954::1.0954) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1557::1.1557) (0.7347::0.7391)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7510::0.7510)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1244)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6583::0.6583) (0.7326::0.7326)) (IOPATH B X (0.4302::0.4302) (0.5572::0.5572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7729::0.7729) (0.6420::0.6420)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2929)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1153::1.1153) (0.8901::0.8901)) (IOPATH D Q (1.1982::1.1982) (0.7557::0.7557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5019::4.5020) (2.1149::2.1151)) (IOPATH TE_B Z () () (0.3950::0.3950) (4.5906::4.5906) (-0.0241::-0.0241) (2.2563::2.2563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7952::0.7954) (0.7290::0.7291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1955::0.1955) (0.2217::0.2217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5883::4.5885) (2.1493::2.1495)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.6647::4.6647) (-0.0138::-0.0138) (2.2831::2.2831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0924::1.0924) (0.8760::0.8760)) (IOPATH D Q (1.1800::1.1800) (0.7479::0.7479)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1720::1.1720) (0.7470::0.7498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7630::0.7630)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1317)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4868::4.4869) (2.1080::2.1082)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.5639::4.5639) (-0.0149::-0.0149) (2.2426::2.2426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9467::3.9468) (1.8909::1.8911)) (IOPATH TE_B Z () () (0.3787::0.3787) (4.0196::4.0196) (-0.0151::-0.0151) (2.0140::2.0140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6026::0.6026) (0.5479::0.5479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7257::5.7259) (2.6196::2.6198)) (IOPATH TE_B Z () () (0.3839::0.3839) (5.7895::5.7895) (-0.0180::-0.0180) (2.7406::2.7406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9167::3.9167) (1.8774::1.8776)) (IOPATH TE_B Z () () (0.3849::0.3849) (3.9916::3.9916) (-0.0186::-0.0186) (2.0033::2.0033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6083::1.6083) (1.1821::1.1821)) (IOPATH D Q (1.6890::1.6890) (1.0462::1.0462)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8685::4.8686) (2.2654::2.2656)) (IOPATH TE_B Z () () (0.3706::0.3706) (4.9197::4.9197) (-0.0107::-0.0107) (2.3779::2.3779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4308::4.4310) (2.0852::2.0855)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.5095::4.5095) (-0.0162::-0.0162) (2.2194::2.2194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1009::1.1009) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1148::6.1149) (2.7806::2.7808)) (IOPATH TE_B Z () () (0.3869::0.3869) (6.1749::6.1749) (-0.0197::-0.0197) (2.9035::2.9035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1563::0.1563) (0.1625::0.1625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0158::4.0158) (1.9180::1.9182)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.0791::4.0791) (-0.0197::-0.0197) (2.0358::2.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8202::3.8204) (1.8360::1.8362)) (IOPATH TE_B Z () () (0.3744::0.3744) (3.8978::3.8978) (-0.0127::-0.0127) (1.9590::1.9590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1123::4.1124) (1.9613::1.9615)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.1843::4.1843) (-0.0156::-0.0156) (2.0835::2.0835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1113::1.1113) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6202::0.6202) (0.5611::0.5611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1111::4.1112) (1.9605::1.9607)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.1620::4.1620) (-0.0102::-0.0102) (2.0628::2.0628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0841::4.0841) (1.9347::1.9347)) (IOPATH TE_B Z () () (0.3024::0.3024) (4.1461::4.1462) (0.0270::0.0270) (2.0255::2.0255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4883::0.4883) (0.4305::0.4305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4473::0.4473) (0.5229::0.5229)) (IOPATH B X (0.4468::0.4468) (0.5787::0.5787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1234::1.1234) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7291::0.7291)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1095::1.1095) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6105::0.6105) (0.6873::0.6873)) (IOPATH B X (0.4128::0.4128) (0.5413::0.5413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1139::1.1139) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5846::0.5846) (0.6612::0.6612)) (IOPATH B X (0.4213::0.4213) (0.5506::0.5506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1615::4.1617) (1.9774::1.9776)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.2388::4.2388) (-0.0144::-0.0144) (2.1034::2.1034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0863::5.0865) (2.3546::2.3548)) (IOPATH TE_B Z () () (0.3811::0.3811) (5.1554::5.1554) (-0.0165::-0.0165) (2.4773::2.4773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1339::1.1339) (0.7200::0.7200)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2427::0.2427) (0.2755::0.2755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1606::4.1607) (1.9744::1.9746)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.2329::4.2329) (-0.0176::-0.0176) (2.0988::2.0988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0475::1.0475) (0.8470::0.8470)) (IOPATH D Q (1.1356::1.1356) (0.7170::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8200::5.8201) (2.6635::2.6637)) (IOPATH TE_B Z () () (0.3932::0.3932) (5.8979::5.8979) (-0.0232::-0.0232) (2.8038::2.8038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8336::0.8336)) (IOPATH D Q (1.1223::1.1223) (0.7098::0.7098)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1116::1.1116) (0.6997::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6055::0.6055) (0.6731::0.6731)) (IOPATH B X (0.4841::0.4841) (0.6078::0.6078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9213::3.9214) (1.8818::1.8820)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.0005::4.0005) (-0.0186::-0.0186) (2.0112::2.0112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0151::4.0152) (1.9191::1.9193)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.1025::4.1025) (-0.0188::-0.0188) (2.0552::2.0552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7844::3.7846) (1.8212::1.8214)) (IOPATH TE_B Z () () (0.3769::0.3769) (3.8608::3.8608) (-0.0141::-0.0141) (1.9450::1.9450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5271::4.5272) (2.1223::2.1225)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.6052::4.6052) (-0.0174::-0.0174) (2.2572::2.2572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1238::1.1255) (0.7156::0.7189)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0400::1.0400) (0.8418::0.8418)) (IOPATH D Q (1.1223::1.1223) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5271::0.5271) (0.5061::0.5061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1336::6.1336) (2.7897::2.7899)) (IOPATH TE_B Z () () (0.3908::0.3908) (6.2019::6.2019) (-0.0218::-0.0218) (2.9223::2.9223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0897::1.0897) (0.6853::0.6853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0312::1.0312) (0.8356::0.8356)) (IOPATH D Q (1.1319::1.1319) (0.7143::0.7173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8090::0.8090) (0.7603::0.7603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1541::0.1541) (0.1619::0.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1046::1.1046) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2364::0.2364) (0.2663::0.2663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8027::0.8030) (0.7035::0.7073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7143::4.7144) (2.2000::2.2002)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.7904::4.7904) (-0.0194::-0.0194) (2.3283::2.3283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6610::0.6610) (0.5755::0.5755)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1157::1.1157) (0.8904::0.8904)) (IOPATH D Q (1.2083::1.2083) (0.7670::0.7670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.0161::1.0163) (0.9414::0.9414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1402::1.1402) (0.7254::0.7254)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7412::0.7412)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8552::4.8553) (2.2590::2.2592)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.9313::4.9313) (-0.0189::-0.0189) (2.3864::2.3864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1264::1.1264) (0.7135::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1141::1.1141) (0.7024::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1045::1.1045) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8670::3.8672) (1.8578::1.8580)) (IOPATH TE_B Z () () (0.3863::0.3863) (3.9571::3.9571) (-0.0194::-0.0194) (1.9946::1.9946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4413::5.4414) (2.5047::2.5049)) (IOPATH TE_B Z () () (0.3842::0.3842) (5.5047::5.5047) (-0.0182::-0.0182) (2.6276::2.6276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1019::1.1019) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4815::0.4820) (0.4382::0.4402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7006::4.7006) (2.1992::2.1994)) (IOPATH TE_B Z () () (0.3905::0.3905) (4.7588::4.7588) (-0.0217::-0.0217) (2.3171::2.3241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0375::1.0375) (0.8400::0.8400)) (IOPATH D Q (1.1398::1.1398) (0.7199::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7298::0.7298)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4886::0.4886) (0.5640::0.5640)) (IOPATH B X (0.4484::0.4484) (0.5805::0.5805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5171::0.5171) (0.5921::0.5921)) (IOPATH B X (0.4535::0.4535) (0.5853::0.5853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0414::1.0414) (0.8427::0.8427)) (IOPATH D Q (1.1231::1.1231) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4525::0.4525) (0.5273::0.5273)) (IOPATH B X (0.5513::0.5513) (0.6960::0.6960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8247::3.8248) (1.8392::1.8394)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.9149::3.9149) (-0.0208::-0.0208) (1.9756::1.9756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7832::0.7835) (0.6876::0.6914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5692::4.5693) (2.1432::2.1434)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.6599::4.6599) (-0.0231::-0.0231) (2.2843::2.2843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5705::0.5705) (0.6436::0.6436)) (IOPATH B X (0.4667::0.4667) (0.5966::0.5966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1066::1.1066) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7133::4.7134) (2.2016::2.2018)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.7931::4.7931) (-0.0169::-0.0169) (2.3335::2.3335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8095::0.8095) (0.7450::0.7450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2329::6.2330) (2.8326::2.8328)) (IOPATH TE_B Z () () (0.3854::0.3854) (6.2909::6.2909) (-0.0189::-0.0189) (2.9582::2.9582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3748::4.3749) (2.0687::2.0689)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.4609::4.4609) (-0.0184::-0.0184) (2.2040::2.2040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2141::0.2141) (0.2420::0.2420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1358::1.1358) (0.7252::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7400::0.7400)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1174::1.1174) (0.7079::0.7079)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8303::0.8303)) (IOPATH D Q (1.1096::1.1096) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7162::0.7162) (0.6283::0.6283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4779::4.4780) (2.1039::2.1041)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.5406::4.5406) (-0.0110::-0.0110) (2.2263::2.2263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6379::0.6379) (0.5620::0.5620)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4695::4.4695) (2.1021::2.1023)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.5315::4.5315) (-0.0134::-0.0134) (2.2240::2.2240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0749::4.0751) (1.9409::1.9411)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.1607::4.1607) (-0.0205::-0.0205) (2.0741::2.0741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1135::1.1135) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6910::4.6911) (2.1932::2.1934)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.7560::4.7560) (-0.0156::-0.0156) (2.3180::2.3180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1283::1.1283) (0.7185::0.7185)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1046::1.1046) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0500::4.0501) (1.9335::1.9337)) (IOPATH TE_B Z () () (0.3753::0.3753) (4.1147::4.1147) (-0.0133::-0.0133) (2.0498::2.0498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9159::3.9159) (1.8784::1.8786)) (IOPATH TE_B Z () () (0.3866::0.3866) (3.9987::3.9987) (-0.0195::-0.0195) (2.0111::2.0111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1041::1.1041) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3428::4.3429) (2.0499::2.0501)) (IOPATH TE_B Z () () (0.4054::0.4054) (4.4362::4.4362) (-0.0299::-0.0299) (2.1951::2.1951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4933::4.4934) (2.1100::2.1102)) (IOPATH TE_B Z () () (0.3674::0.3674) (4.5462::4.5462) (-0.0089::-0.0089) (2.2206::2.2206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8303::0.8303)) (IOPATH D Q (1.1279::1.1279) (0.7149::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8481::3.8482) (1.8516::1.8518)) (IOPATH TE_B Z () () (0.3867::0.3867) (3.9394::3.9394) (-0.0196::-0.0196) (1.9932::1.9932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1066::1.1066) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5498::0.5498) (0.6257::0.6257)) (IOPATH B X (0.4288::0.4288) (0.5581::0.5581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4640::5.4641) (2.5133::2.5135)) (IOPATH TE_B Z () () (0.3858::0.3858) (5.5378::5.5378) (-0.0191::-0.0191) (2.6448::2.6448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5021::0.5021) (0.5765::0.5765)) (IOPATH B X (0.4834::0.4834) (0.6174::0.6174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4911::5.4912) (2.5188::2.5190)) (IOPATH TE_B Z () () (0.3808::0.3808) (5.5545::5.5545) (-0.0163::-0.0163) (2.6392::2.6392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1294::1.1294) (0.7167::0.7167)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1129::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6243::0.6243) (0.5657::0.5694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8636::3.8638) (1.8526::1.8528)) (IOPATH TE_B Z () () (0.3795::0.3795) (3.9449::3.9449) (-0.0156::-0.0156) (1.9807::1.9807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5895::5.5896) (2.5641::2.5643)) (IOPATH TE_B Z () () (0.3886::0.3886) (5.6607::5.6607) (-0.0206::-0.0206) (2.6919::2.6919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1881::0.1881) (0.2128::0.2128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8686::3.8688) (1.8578::1.8580)) (IOPATH TE_B Z () () (0.3867::0.3867) (3.9581::3.9581) (-0.0196::-0.0196) (1.9939::1.9939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8834::3.8835) (1.8619::1.8621)) (IOPATH TE_B Z () () (0.3937::0.3937) (3.9727::3.9727) (-0.0234::-0.0234) (2.0014::2.0014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7562::3.7563) (1.8099::1.8101)) (IOPATH TE_B Z () () (0.3888::0.3888) (3.8445::3.8445) (-0.0208::-0.0208) (1.9467::1.9467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6855::0.6855) (0.6061::0.6061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1099::1.1099) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2756::6.2756) (2.8439::2.8441)) (IOPATH TE_B Z () () (0.3816::0.3816) (6.3335::6.3335) (-0.0168::-0.0168) (2.9670::2.9670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1385::1.1385) (0.7201::0.7245)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7396::0.7396)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1165)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4127::5.4129) (2.4870::2.4872)) (IOPATH TE_B Z () () (0.3899::0.3899) (5.4895::5.4895) (-0.0213::-0.0213) (2.6168::2.6168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8322::0.8322) (0.7582::0.7582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6625::0.6625) (0.5763::0.5763)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0805::5.0805) (2.3548::2.3550)) (IOPATH TE_B Z () () (0.3824::0.3824) (5.1352::5.1352) (-0.0172::-0.0172) (2.4692::2.4692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0865::1.0865) (0.8723::0.8723)) (IOPATH D Q (1.1663::1.1663) (0.7349::0.7349)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1481::1.1532) (0.7359::0.7454)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7525)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1303)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1506::1.1540) (0.7356::0.7432)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7446)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1237)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1213::1.1213) (0.7129::0.7129)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8145::4.8147) (2.2409::2.2411)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.8762::4.8762) (-0.0099::-0.0099) (2.3581::2.3581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8673::0.8673) (0.7952::0.7952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0366::1.0366) (0.8394::0.8394)) (IOPATH D Q (1.1227::1.1227) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0173::6.0174) (2.7759::2.7765)) (IOPATH TE_B Z () () (0.5558::0.5558) (6.0669::6.0669) (-0.1300::-0.1300) (2.9853::2.9853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1579::5.1580) (2.3948::2.3952)) (IOPATH TE_B Z () () (0.4011::0.4011) (5.1586::5.1586) (-0.0275::-0.0275) (2.4963::2.4963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1161::1.1161) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1151::1.1151) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1223::1.1223) (0.7112::0.7112)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1120::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8341::3.8342) (1.8424::1.8426)) (IOPATH TE_B Z () () (0.3805::0.3805) (3.9189::3.9189) (-0.0161::-0.0161) (1.9728::1.9728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0327::1.0327) (0.8366::0.8366)) (IOPATH D Q (1.1028::1.1028) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7089::0.7089)) (SETUP (negedge D) (negedge GATE) (0.0950::0.0950)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7448::4.7450) (2.2157::2.2159)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.8107::4.8107) (-0.0116::-0.0116) (2.3404::2.3404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0987::1.0987) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8910::4.8911) (2.2760::2.2762)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.9826::4.9826) (-0.0262::-0.0262) (2.4230::2.4230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1492::1.1534) (0.7366::0.7440)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7544)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.0967::1.0967) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5919::0.5919) (0.5393::0.5393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8086::0.8086) (0.7245::0.7245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1349::1.1349) (0.7170::0.7226)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1161)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0372::1.0372) (0.8398::0.8398)) (IOPATH D Q (1.1782::1.1835) (0.7576::0.7675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7594)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1355)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0876::1.0876) (0.8731::0.8731)) (IOPATH D Q (1.1738::1.1738) (0.7421::0.7421)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5474::0.5474) (0.4940::0.4940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6419::0.6419) (0.5644::0.5644)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5321::4.5322) (2.1274::2.1276)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.6193::4.6193) (-0.0220::-0.0220) (2.2658::2.2658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1806::0.1806) (0.2015::0.2015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1247::1.1247) (0.7111::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0342::1.0342) (0.8377::0.8377)) (IOPATH D Q (1.1151::1.1151) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8525::4.8525) (2.2571::2.2573)) (IOPATH TE_B Z () () (0.3728::0.3728) (4.8977::4.8977) (-0.0119::-0.0119) (2.3662::2.3662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6627::4.6628) (2.1776::2.1778)) (IOPATH TE_B Z () () (0.3711::0.3711) (4.7212::4.7212) (-0.0109::-0.0109) (2.2931::2.2931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.0994::1.0994) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7219::0.7219) (0.6260::0.6260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4038::4.4039) (2.0777::2.0779)) (IOPATH TE_B Z () () (0.3722::0.3722) (4.4710::4.4710) (-0.0116::-0.0116) (2.1955::2.1955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0966::4.0967) (1.9499::1.9501)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.1734::4.1734) (-0.0173::-0.0173) (2.0752::2.0752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7593::3.7593) (1.8110::1.8112)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.8279::3.8279) (-0.0162::-0.0162) (1.9328::1.9328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0339::1.0339) (0.8375::0.8375)) (IOPATH D Q (1.1165::1.1165) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7773::3.7773) (1.8220::1.8222)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.8507::3.8507) (-0.0167::-0.0167) (1.9470::1.9470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3013::5.3015) (2.4422::2.4424)) (IOPATH TE_B Z () () (0.3636::0.3636) (5.3526::5.3526) (-0.0068::-0.0068) (2.5460::2.5460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8210::0.8210)) (IOPATH D Q (1.1362::1.1362) (0.7238::0.7238)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.1017::1.1017) (0.6918::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2190::0.2190) (0.2475::0.2475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1078::1.1078) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5545::0.5545) (0.6290::0.6290)) (IOPATH B X (0.4145::0.4145) (0.5419::0.5419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0312::1.0312) (0.8356::0.8356)) (IOPATH D Q (1.1211::1.1211) (0.7074::0.7074)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0148::5.0149) (2.3252::2.3254)) (IOPATH TE_B Z () () (0.3800::0.3800) (5.0587::5.0587) (-0.0159::-0.0159) (2.4321::2.4321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7694::3.7694) (1.8033::1.8033)) (IOPATH TE_B Z () () (0.3033::0.3033) (3.8280::3.8280) (0.0265::0.0265) (1.8894::1.8894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7026::4.7026) (2.1984::2.1986)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.7723::4.7723) (-0.0162::-0.0162) (2.3231::2.3231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6691::0.6691) (0.5802::0.5802)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1273::1.1273) (0.7140::0.7140)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8825::3.8826) (1.8631::1.8633)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9698::3.9698) (-0.0183::-0.0183) (1.9966::1.9966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1392::4.1393) (1.9710::1.9712)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.2179::4.2179) (-0.0156::-0.0156) (2.0987::2.0987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6642::0.6642) (0.5773::0.5773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1147::1.1147) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8154::3.8156) (1.8360::1.8362)) (IOPATH TE_B Z () () (0.3871::0.3871) (3.9083::3.9083) (-0.0198::-0.0198) (1.9754::1.9754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4930::5.4932) (2.5238::2.5240)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.5617::5.5617) (-0.0149::-0.0149) (2.6465::2.6465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1330::1.1350) (0.7236::0.7278)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7444)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5382::4.5384) (2.1247::2.1250)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.6223::4.6223) (-0.0177::-0.0177) (2.2634::2.2633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2341::0.2341) (0.2652::0.2652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1145::1.1145) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5379::4.5381) (2.1242::2.1244)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.6187::4.6187) (-0.0195::-0.0195) (2.2591::2.2591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8793::5.8795) (2.6838::2.6840)) (IOPATH TE_B Z () () (0.3722::0.3722) (5.9384::5.9384) (-0.0116::-0.0116) (2.7984::2.7984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3729::0.3731) (0.3534::0.3575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4213::5.4215) (2.4922::2.4924)) (IOPATH TE_B Z () () (0.3781::0.3781) (5.4939::5.4939) (-0.0148::-0.0148) (2.6188::2.6188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4524::4.4525) (2.0927::2.0929)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.5357::4.5357) (-0.0227::-0.0227) (2.2331::2.2331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1475::1.1475) (0.7275::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1184)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.7169::1.7169) (1.2460::1.2460)) (IOPATH D Q (1.8058::1.8058) (1.1191::1.1191)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8645::4.8646) (2.2650::2.2652)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.9166::4.9166) (-0.0120::-0.0120) (2.3799::2.3799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.5996::6.5997) (3.0615::3.0617)) (IOPATH TE_B Z () () (0.6537::0.6537) (6.6257::6.6257) (-0.2032::-0.2032) (3.2671::3.2671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6694::0.6699) (0.5901::0.5973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1450::1.1450) (0.7291::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1240::1.1240) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0848::5.0849) (2.3603::2.3606)) (IOPATH TE_B Z () () (0.4233::0.4233) (5.1457::5.1457) (-0.0398::-0.0398) (2.5033::2.5033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.2464::1.2467) (0.5994::0.6085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1340::4.1342) (1.9679::1.9681)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.2184::4.2184) (-0.0172::-0.0172) (2.1000::2.1000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1028::1.1028) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3323::4.3324) (2.0503::2.0505)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.4159::4.4159) (-0.0207::-0.0207) (2.1852::2.1852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7088::5.7090) (2.6148::2.6150)) (IOPATH TE_B Z () () (0.3738::0.3738) (5.7667::5.7668) (-0.0124::-0.0124) (2.7304::2.7304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5862::0.5862) (0.5431::0.5431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6582::0.6582) (0.5741::0.5741)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2976)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8200::3.8201) (1.8399::1.8401)) (IOPATH TE_B Z () () (0.3905::0.3905) (3.9043::3.9043) (-0.0217::-0.0217) (1.9751::1.9751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1144::1.1144) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7289::0.7289)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6179::0.6179) (0.6924::0.6924)) (IOPATH B X (0.4347::0.4347) (0.5635::0.5635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1552::0.1552) (0.1594::0.1594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6558::0.6558) (0.5726::0.5726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2914::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0348::1.0348) (0.8382::0.8382)) (IOPATH D Q (1.1211::1.1211) (0.7097::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1206::1.1233) (0.7126::0.7191)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7370)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1178)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1057::1.1057) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1184::1.1184) (0.7063::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7339::4.7340) (2.2064::2.2066)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.7961::4.7961) (-0.0137::-0.0137) (2.3246::2.3246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8871::4.8872) (2.2696::2.2698)) (IOPATH TE_B Z () () (0.3787::0.3787) (4.9552::4.9552) (-0.0152::-0.0152) (2.3903::2.3903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1304::4.1305) (1.9673::1.9675)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.2027::4.2027) (-0.0196::-0.0196) (2.0922::2.0922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8325::4.8326) (2.2500::2.2502)) (IOPATH TE_B Z () () (0.3695::0.3695) (4.8838::4.8838) (-0.0100::-0.0100) (2.3605::2.3605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6421::3.6423) (1.7619::1.7621)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.7400::3.7400) (-0.0223::-0.0223) (1.9048::1.9048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7652::3.7653) (1.8161::1.8163)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.8473::3.8473) (-0.0173::-0.0173) (1.9457::1.9457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3932::5.3934) (2.4476::2.4729)) (IOPATH TE_B Z () () (0.3680::0.3680) (5.4461::5.4461) (-0.0092::-0.0092) (2.5803::2.5803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0317::4.0317) (1.9287::1.9289)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.1058::4.1058) (-0.0174::-0.0174) (2.0558::2.0558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8273::0.8273)) (IOPATH D Q (1.1054::1.1054) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2473::4.2474) (2.0159::2.0161)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.3300::4.3300) (-0.0174::-0.0174) (2.1483::2.1483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1769::4.1770) (1.9849::1.9851)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.2503::4.2503) (-0.0178::-0.0178) (2.1092::2.1092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1043::1.1043) (0.6946::0.6946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1023::1.1023) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8805::3.8805) (1.8646::1.8648)) (IOPATH TE_B Z () () (0.3776::0.3776) (3.9460::3.9460) (-0.0145::-0.0145) (1.9835::1.9835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1274::1.1274) (0.7164::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8243::0.8243)) (IOPATH D Q (1.0998::1.0998) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1196::1.1196) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2496::0.2496) (0.2836::0.2836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8601::0.8608) (0.7453::0.7525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1023::1.1023) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7109::0.7109)) (SETUP (negedge D) (negedge GATE) (0.0959::0.0959)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0385::1.0385) (0.8407::0.8407)) (IOPATH D Q (1.1156::1.1156) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7126::0.7126)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5774::0.5774) (0.6500::0.6500)) (IOPATH B X (0.4202::0.4202) (0.5462::0.5462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2462::0.2462) (0.2374::0.2374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6427::0.6427) (0.5647::0.5647)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2968::0.2994)) (SETUP (negedge GATE) (posedge CLK) (0.3963::0.3968)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8058::3.8060) (1.8300::1.8303)) (IOPATH TE_B Z () () (0.3801::0.3801) (3.8910::3.8910) (-0.0159::-0.0159) (1.9608::1.9608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9828::3.9830) (1.9038::1.9040)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.0722::4.0722) (-0.0219::-0.0219) (2.0424::2.0424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3710::4.3711) (2.0654::2.0656)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.4567::4.4567) (-0.0235::-0.0235) (2.2044::2.2044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6858::4.6858) (2.1897::2.1899)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.7527::4.7527) (-0.0148::-0.0148) (2.3132::2.3132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.0970::1.0970) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0486::1.0486) (0.8478::0.8478)) (IOPATH D Q (1.1308::1.1308) (0.7144::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5322::0.5324) (0.4795::0.4833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3114::6.3114) (2.8630::2.8632)) (IOPATH TE_B Z () () (0.3712::0.3712) (6.3602::6.3602) (-0.0110::-0.0110) (2.9750::2.9750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7311::5.7312) (2.6234::2.6236)) (IOPATH TE_B Z () () (0.3863::0.3863) (5.7981::5.7981) (-0.0193::-0.0193) (2.7503::2.7503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3082::4.3083) (2.0346::2.0348)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.3908::4.3908) (-0.0203::-0.0203) (2.1676::2.1676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0135::1.0135) (0.8232::0.8232)) (IOPATH D Q (1.1217::1.1217) (0.7142::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5421::4.5421) (2.1280::2.1282)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.6034::4.6034) (-0.0113::-0.0113) (2.2472::2.2472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9932::3.9933) (1.9086::1.9088)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.0643::4.0643) (-0.0128::-0.0128) (2.0289::2.0289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3714::4.3716) (2.0641::2.0643)) (IOPATH TE_B Z () () (0.3847::0.3847) (4.4520::4.4520) (-0.0184::-0.0184) (2.1930::2.1930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0397::1.0397) (0.8415::0.8415)) (IOPATH D Q (1.1220::1.1220) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0599::5.0600) (2.3442::2.3444)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.1249::5.1249) (-0.0154::-0.0154) (2.4626::2.4626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1020::1.1020) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0349::1.0349) (0.8382::0.8382)) (IOPATH D Q (1.1261::1.1261) (0.7091::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0028::5.0029) (2.3214::2.3216)) (IOPATH TE_B Z () () (0.3846::0.3846) (5.0813::5.0813) (-0.0184::-0.0184) (2.4525::2.4525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8298::0.8298)) (IOPATH D Q (1.1207::1.1207) (0.7092::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6644::0.6644) (0.5774::0.5774)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3002::0.3013)) (SETUP (negedge GATE) (posedge CLK) (0.3977::0.3986)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0337::1.0337) (0.8374::0.8374)) (IOPATH D Q (1.1113::1.1113) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7130::0.7130)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0106::5.0108) (2.3290::2.3294)) (IOPATH TE_B Z () () (0.4072::0.4072) (5.0494::5.0494) (-0.0309::-0.0309) (2.4511::2.4511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0392::1.0392) (0.8412::0.8412)) (IOPATH D Q (1.1261::1.1261) (0.7121::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7622::5.7623) (2.6388::2.6391)) (IOPATH TE_B Z () () (0.4050::0.4050) (5.8097::5.8097) (-0.0297::-0.0297) (2.7684::2.7684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1189::1.1189) (0.7079::0.7079)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6919::0.6919) (0.6125::0.6125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0380::1.0380) (0.8404::0.8404)) (IOPATH D Q (1.1174::1.1174) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5505::4.5505) (2.1351::2.1353)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.6311::4.6311) (-0.0243::-0.0243) (2.2733::2.2733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1693::0.1693) (0.1841::0.1841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3220::5.3222) (2.4524::2.4526)) (IOPATH TE_B Z () () (0.3932::0.3932) (5.4005::5.4005) (-0.0231::-0.0231) (2.5867::2.5867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2205::0.2205) (0.2493::0.2493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7886::3.7887) (1.8215::1.8217)) (IOPATH TE_B Z () () (0.3928::0.3928) (3.8832::3.8832) (-0.0230::-0.0230) (1.9644::1.9644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4238::0.4238) (0.4966::0.4966)) (IOPATH B X (0.4596::0.4596) (0.5891::0.5891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6761::0.6761) (0.5848::0.5848)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2934)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0123::5.0124) (2.3262::2.3264)) (IOPATH TE_B Z () () (0.3813::0.3813) (5.0814::5.0814) (-0.0166::-0.0166) (2.4499::2.4499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9041::3.9042) (1.8681::1.8684)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.9967::3.9967) (-0.0208::-0.0208) (2.0077::2.0077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0361::1.0361) (0.8390::0.8390)) (IOPATH D Q (1.1433::1.1433) (0.7263::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8226::0.8226)) (IOPATH D Q (1.1303::1.1340) (0.7209::0.7284)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0349::1.0349) (0.8382::0.8382)) (IOPATH D Q (1.1312::1.1312) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8816::0.8866) (0.6393::0.6510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9940::3.9941) (1.9096::1.9098)) (IOPATH TE_B Z () () (0.3898::0.3898) (4.0712::4.0712) (-0.0213::-0.0213) (2.0399::2.0399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1015::1.1015) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5981::4.5982) (2.1523::2.1526)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.6738::4.6738) (-0.0181::-0.0181) (2.2856::2.2856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6617::0.6617) (0.5401::0.5401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1384::1.1423) (0.7261::0.7339)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7409)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1209)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1197::1.1197) (0.7071::0.7071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.0939::1.0939) (0.6870::0.6870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1392::1.1392) (0.7219::0.7268)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7438::0.7438)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2557::5.2557) (2.4209::2.4211)) (IOPATH TE_B Z () () (0.3804::0.3804) (5.3144::5.3144) (-0.0161::-0.0161) (2.5375::2.5375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7070::3.7071) (1.7928::1.7930)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.7849::3.7849) (-0.0153::-0.0153) (1.9179::1.9179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3752::4.3753) (2.0671::2.0673)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.4532::4.4532) (-0.0182::-0.0182) (2.1949::2.1949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1173::1.1173) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7779::3.7779) (1.8214::1.8216)) (IOPATH TE_B Z () () (0.3881::0.3881) (3.8598::3.8598) (-0.0204::-0.0204) (1.9533::1.9533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3121::4.3123) (2.0414::2.0417)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.3897::4.3897) (-0.0168::-0.0168) (2.1686::2.1686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8517::0.8517) (0.8002::0.8002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9806::3.9806) (1.9044::1.9046)) (IOPATH TE_B Z () () (0.3932::0.3932) (4.0691::4.0691) (-0.0232::-0.0232) (2.0446::2.0446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8415::3.8415) (1.8488::1.8490)) (IOPATH TE_B Z () () (0.3918::0.3918) (3.9207::3.9207) (-0.0224::-0.0224) (1.9815::1.9815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4848::5.4849) (2.5202::2.5204)) (IOPATH TE_B Z () () (0.3652::0.3652) (5.5297::5.5297) (-0.0077::-0.0077) (2.6220::2.6220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1169::1.1169) (0.9618::0.9618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8328::0.8328)) (IOPATH D Q (1.1163::1.1163) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.0994::1.0994) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6459::0.6459) (0.5666::0.5666)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7996::4.7997) (2.2359::2.2361)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.8611::4.8611) (-0.0127::-0.0127) (2.3525::2.3525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1089::1.1089) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6825::0.6825) (0.7577::0.7577)) (IOPATH B X (0.4295::0.4295) (0.5571::0.5571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.0967::1.0967) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6160::5.6162) (2.6415::2.6418)) (IOPATH TE_B Z () () (0.5792::0.5792) (5.5512::5.5512) (-0.1475::-0.1475) (2.7837::2.7837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1856::0.1856) (0.2112::0.2112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0832::1.0832) (0.8703::0.8703)) (IOPATH D Q (1.1698::1.1698) (0.7408::0.7408)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4921::4.4922) (2.1212::2.1215)) (IOPATH TE_B Z () () (0.4861::0.4861) (4.6160::4.6160) (-0.0779::-0.0779) (2.3225::2.3225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1453::4.1455) (1.9698::1.9700)) (IOPATH TE_B Z () () (0.3940::0.3940) (4.2394::4.2394) (-0.0236::-0.0236) (2.1134::2.1134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4661::0.4661) (0.5414::0.5414)) (IOPATH B X (0.4493::0.4493) (0.5812::0.5812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8712::4.8712) (2.2668::2.2670)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.9469::4.9469) (-0.0182::-0.0182) (2.3982::2.3983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1025::1.1025) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2099::0.2099) (0.2376::0.2376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0356::1.0356) (0.8387::0.8387)) (IOPATH D Q (1.1770::1.1770) (0.7508::0.7542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1277)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4370::0.4370) (0.5117::0.5117)) (IOPATH B X (0.5508::0.5508) (0.6956::0.6956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1194::1.1194) (0.7075::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7344::0.7344)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7620::0.7621) (0.6909::0.6910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0038::6.0039) (2.7353::2.7355)) (IOPATH TE_B Z () () (0.3773::0.3773) (6.0608::6.0608) (-0.0144::-0.0144) (2.8523::2.8523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2086::4.2086) (1.9986::1.9988)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.2837::4.2837) (-0.0148::-0.0148) (2.1247::2.1247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4525::4.4527) (2.0943::2.0945)) (IOPATH TE_B Z () () (0.3770::0.3770) (4.5271::4.5271) (-0.0142::-0.0142) (2.2248::2.2248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1132::1.1132) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8404::5.8404) (2.6672::2.6674)) (IOPATH TE_B Z () () (0.3771::0.3771) (5.8853::5.8853) (-0.0142::-0.0142) (2.7789::2.7789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0362::4.0362) (1.9295::1.9296)) (IOPATH TE_B Z () () (0.3885::0.3885) (4.1040::4.1040) (-0.0205::-0.0205) (2.0505::2.0505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8178::4.8179) (2.2455::2.2457)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.8840::4.8840) (-0.0169::-0.0169) (2.3659::2.3659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1038::1.1038) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0050::4.0052) (1.9144::1.9146)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.0816::4.0816) (-0.0128::-0.0128) (2.0373::2.0373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7105::4.7107) (2.2010::2.2012)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.8026::4.8026) (-0.0261::-0.0261) (2.3446::2.3446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5185::4.5186) (2.1197::2.1199)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.5757::4.5757) (-0.0098::-0.0098) (2.2334::2.2334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0584::1.0584) (0.8546::0.8546)) (IOPATH D Q (1.1453::1.1453) (0.7251::0.7251)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1093::1.1093) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8305::0.8305)) (IOPATH D Q (1.1098::1.1098) (0.6987::0.6987)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1023::1.1023) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7382::5.7384) (2.6375::2.6380)) (IOPATH TE_B Z () () (0.4739::0.4739) (5.8084::5.8084) (-0.0688::-0.0688) (2.8108::2.8108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5941::0.5941) (0.5199::0.5199)) (IOPATH A Y (0.7507::0.7507) (0.2172::0.2172)) (IOPATH B Y (0.7009::0.7009) (0.2147::0.2147)) (IOPATH C Y (0.6091::0.6091) (0.2016::0.2016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7531::0.7531) (0.7488::0.7488)) (IOPATH D X (0.7415::0.7415) (0.7446::0.7446)) (IOPATH A_N X (0.9165::0.9165) (0.7865::0.7865)) (IOPATH B_N X (0.9427::0.9427) (0.8222::0.8222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7495::0.7495) (0.7442::0.7442)) (IOPATH D X (0.7414::0.7414) (0.7446::0.7446)) (IOPATH A_N X (0.9165::0.9165) (0.7866::0.7866)) (IOPATH B_N X (0.9471::0.9471) (0.8267::0.8267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1465::1.1465) (0.7299::0.7299)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7480::0.7480) (0.7373::0.7373)) (IOPATH C X (0.7721::0.7721) (0.7765::0.7765)) (IOPATH D X (0.7723::0.7723) (0.7981::0.7981)) (IOPATH A_N X (0.9053::0.9053) (0.7950::0.7950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0936::1.0936) (0.6866::0.6866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6357::0.6357) (0.7091::0.7092)) (IOPATH B X (0.4575::0.4575) (0.5852::0.5852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7430::0.7430) (0.7375::0.7375)) (IOPATH D X (0.7400::0.7400) (0.7436::0.7436)) (IOPATH A_N X (0.9254::0.9254) (0.7968::0.7968)) (IOPATH B_N X (0.9414::0.9414) (0.8214::0.8214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6841::0.6841) (0.7597::0.7597)) (IOPATH B X (0.4283::0.4283) (0.5563::0.5563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7435::0.7435) (0.7362::0.7362)) (IOPATH C X (0.7552::0.7552) (0.7603::0.7603)) (IOPATH D X (0.7644::0.7644) (0.7921::0.7921)) (IOPATH A_N X (0.9029::0.9029) (0.7960::0.7960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6737::3.6739) (1.7747::1.7749)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.7696::3.7696) (-0.0199::-0.0199) (1.9160::1.9160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4975::4.4976) (2.1127::2.1129)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.5862::4.5862) (-0.0207::-0.0207) (2.2584::2.2584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7385::0.7385) (0.7306::0.7306)) (IOPATH C X (0.7538::0.7538) (0.7593::0.7593)) (IOPATH D X (0.7630::0.7630) (0.7911::0.7911)) (IOPATH A_N X (0.9060::0.9060) (0.7997::0.7997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4487::4.4489) (2.0934::2.0936)) (IOPATH TE_B Z () () (0.3738::0.3738) (4.5193::4.5193) (-0.0124::-0.0124) (2.2213::2.2213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6889::0.6889) (0.6216::0.6216)) (IOPATH B X (0.7218::0.7218) (0.7081::0.7081)) (IOPATH C X (0.7350::0.7350) (0.7473::0.7473)) (IOPATH D X (0.7374::0.7374) (0.7657::0.7657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6274::0.6274) (0.5626::0.5626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1464::1.1464) (0.7279::0.7293)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2514::5.2515) (2.4225::2.4227)) (IOPATH TE_B Z () () (0.3991::0.3991) (5.3412::5.3412) (-0.0264::-0.0264) (2.5657::2.5657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5729::0.5729) (0.6466::0.6466)) (IOPATH B X (0.4415::0.4415) (0.5703::0.5703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6216::0.6216) (0.6985::0.6986)) (IOPATH B X (0.4192::0.4192) (0.5483::0.5483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1586::0.1586) (0.1673::0.1673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9212::3.9212) (1.8797::1.8799)) (IOPATH TE_B Z () () (0.3827::0.3827) (3.9975::3.9975) (-0.0173::-0.0173) (2.0057::2.0057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7215::5.7216) (2.6137::2.6139)) (IOPATH TE_B Z () () (0.4007::0.4007) (5.8057::5.8057) (-0.0273::-0.0273) (2.7574::2.7574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8305::0.8305)) (IOPATH D Q (1.1074::1.1074) (0.6975::0.6975)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1506::1.1506) (0.7294::0.7345)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1250::1.1250) (0.8962::0.8962)) (IOPATH D Q (1.2122::1.2122) (0.7655::0.7655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6337::0.6337) (0.5705::0.5705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1039::1.1039) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1439::1.1439) (0.7280::0.7280)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7014::0.7014) (0.5997::0.5997)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6909::0.6909) (0.5904::0.5904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9923::4.9925) (2.3179::2.3181)) (IOPATH TE_B Z () () (0.3866::0.3866) (5.0650::5.0650) (-0.0195::-0.0195) (2.4425::2.4425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9347::0.9347) (0.9019::0.9019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5174::4.5176) (2.1199::2.1201)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.5885::4.5885) (-0.0126::-0.0126) (2.2469::2.2469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8308::3.8309) (1.8382::1.8384)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.9141::3.9141) (-0.0141::-0.0141) (1.9675::1.9675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3821::4.3822) (2.0729::2.0731)) (IOPATH TE_B Z () () (0.3732::0.3732) (4.4099::4.4099) (-0.0121::-0.0121) (2.1719::2.1719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1416::1.1416) (0.7265::0.7265)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7413::0.7413)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8120::3.8122) (1.8349::1.8351)) (IOPATH TE_B Z () () (0.3883::0.3883) (3.9037::3.9037) (-0.0204::-0.0204) (1.9743::1.9743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2013::5.2014) (2.4033::2.4035)) (IOPATH TE_B Z () () (0.3848::0.3848) (5.2704::5.2704) (-0.0185::-0.0185) (2.5270::2.5270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2286::0.2286) (0.2579::0.2579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7833::4.7835) (2.2317::2.2319)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.8694::4.8694) (-0.0187::-0.0187) (2.3682::2.3682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1109::1.1109) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0375::1.0375) (0.8400::0.8400)) (IOPATH D Q (1.1517::1.1517) (0.7336::0.7336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6045::4.6046) (2.1541::2.1544)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.6705::4.6705) (-0.0128::-0.0128) (2.2763::2.2763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7554::0.7554) (0.6651::0.6651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8050::0.8052) (0.7581::0.7581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4828::0.4828) (0.5584::0.5584)) (IOPATH B X (0.4335::0.4335) (0.5634::0.5634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1063::1.1063) (0.6987::0.6987)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1096::1.1096) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1164::1.1164) (0.7041::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1165::1.1165) (0.7071::0.7071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6257::0.6257) (0.7025::0.7025)) (IOPATH B X (0.4386::0.4386) (0.5693::0.5693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7655::0.7655) (0.6679::0.6679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5984::0.5984) (0.6739::0.6739)) (IOPATH B X (0.4053::0.4053) (0.5323::0.5323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5931::0.5931) (0.6671::0.6673)) (IOPATH B X (0.4551::0.4551) (0.5828::0.5828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1051::1.1051) (0.6975::0.6975)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4878::4.4879) (2.1085::2.1087)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.5662::4.5662) (-0.0176::-0.0176) (2.2449::2.2449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9375::3.9376) (1.8843::1.8845)) (IOPATH TE_B Z () () (0.4031::0.4031) (4.0413::4.0413) (-0.0286::-0.0286) (2.0359::2.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0388::1.0388) (0.8409::0.8409)) (IOPATH D Q (1.1465::1.1465) (0.7315::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1137::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4756::0.4756) (0.4194::0.4194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5553::0.5553) (0.5192::0.5192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2926::4.2927) (2.0349::2.0351)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.3576::4.3576) (-0.0175::-0.0175) (2.1579::2.1579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4322::4.4324) (2.0860::2.0862)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.5017::4.5017) (-0.0134::-0.0134) (2.2113::2.2113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1053::6.1055) (2.7773::2.7775)) (IOPATH TE_B Z () () (0.3695::0.3695) (6.1584::6.1584) (-0.0101::-0.0101) (2.8864::2.8864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8346::0.8346)) (IOPATH D Q (1.1393::1.1393) (0.7202::0.7234)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7345::0.7345)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6861::0.6861) (0.6082::0.6082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9993::3.9995) (1.9099::1.9101)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.0754::4.0754) (-0.0169::-0.0169) (2.0324::2.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6846::0.6846) (0.5762::0.5762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8791::0.8791) (0.7622::0.7622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8257::3.8258) (1.8393::1.8395)) (IOPATH TE_B Z () () (0.3793::0.3793) (3.9016::3.9016) (-0.0155::-0.0155) (1.9630::1.9630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0904::4.0905) (1.9513::1.9515)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.1692::4.1692) (-0.0197::-0.0197) (2.0825::2.0825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8471::4.8473) (2.2565::2.2567)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.9266::4.9266) (-0.0174::-0.0174) (2.3868::2.3868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0923::1.0923) (0.6856::0.6856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0991::4.0992) (1.9530::1.9532)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.1722::4.1722) (-0.0162::-0.0162) (2.0732::2.0732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1722::5.1724) (2.3915::2.3917)) (IOPATH TE_B Z () () (0.3923::0.3923) (5.2511::5.2511) (-0.0227::-0.0227) (2.5233::2.5233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6093::4.6094) (2.1573::2.1575)) (IOPATH TE_B Z () () (0.3718::0.3718) (4.6635::4.6635) (-0.0113::-0.0114) (2.2706::2.2706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1374::1.1374) (0.7255::0.7255)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1161::1.1161) (0.7093::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8896::4.8897) (2.2772::2.2774)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.9538::4.9538) (-0.0139::-0.0139) (2.3975::2.3975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.0994::1.0994) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1071::1.1071) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4496::0.4496) (0.5239::0.5239)) (IOPATH B X (0.4292::0.4292) (0.5580::0.5580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1944::5.1946) (2.4028::2.4030)) (IOPATH TE_B Z () () (0.3784::0.3784) (5.2715::5.2715) (-0.0150::-0.0150) (2.5344::2.5344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2392::0.2392) (0.2280::0.2280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0343::1.0343) (0.8378::0.8378)) (IOPATH D Q (1.1287::1.1287) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7243::0.7243)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0423::1.0423) (0.8433::0.8433)) (IOPATH D Q (1.1247::1.1247) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2117::4.2117) (1.9880::1.9880)) (IOPATH TE_B Z () () (0.3112::0.3112) (4.2726::4.2726) (0.0222::0.0222) (2.0754::2.0754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5360::4.5361) (2.1299::2.1301)) (IOPATH TE_B Z () () (0.3976::0.3976) (4.6264::4.6264) (-0.0256::-0.0256) (2.2736::2.2736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1517::1.1517) (0.7390::0.7390)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7518::0.7518)) (SETUP (negedge D) (negedge GATE) (0.1264::0.1264)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2616::5.2617) (2.4199::2.4201)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.3349::5.3349) (-0.0167::-0.0167) (2.5456::2.5456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4417::0.4417) (0.5166::0.5166)) (IOPATH B X (0.4117::0.4117) (0.5395::0.5395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7218::3.7219) (1.7960::1.7962)) (IOPATH TE_B Z () () (0.3931::0.3931) (3.8160::3.8159) (-0.0231::-0.0231) (1.9368::1.9368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4249::0.4249) (0.4991::0.4991)) (IOPATH B X (0.4338::0.4338) (0.5627::0.5627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0609::1.0609) (0.8564::0.8564)) (IOPATH D Q (1.1462::1.1462) (0.7249::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8107::0.8110) (0.7103::0.7141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5684::0.5684) (0.6450::0.6450)) (IOPATH B X (0.4299::0.4299) (0.5596::0.5596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8285::0.8285)) (IOPATH D Q (1.1090::1.1090) (0.7008::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5664::0.5668) (0.5084::0.5104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7080::4.7082) (2.1951::2.1953)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.7780::4.7780) (-0.0126::-0.0126) (2.3202::2.3202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6731::0.6731) (0.5826::0.5826)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2958::0.2969)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.0084::1.0084) (0.8762::0.8762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5726::0.5726) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1189::1.1189) (0.7074::0.7074)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7204::0.7204)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6536::0.6536) (0.5710::0.5710)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2990::0.3020)) (SETUP (negedge GATE) (posedge CLK) (0.3976::0.3979)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6336::0.6336) (0.5591::0.5591)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3107::0.3118)) (SETUP (negedge GATE) (posedge CLK) (0.4034::0.4043)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8280::0.8280)) (IOPATH D Q (1.0995::1.0995) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8602::4.8603) (2.2625::2.2627)) (IOPATH TE_B Z () () (0.3706::0.3706) (4.9171::4.9171) (-0.0107::-0.0107) (2.3786::2.3786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8339::4.8341) (2.2482::2.2484)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.9073::4.9073) (-0.0148::-0.0148) (2.3714::2.3714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8346::0.8346)) (IOPATH D Q (1.1078::1.1078) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7873::0.7873) (0.7220::0.7220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7807::3.7809) (1.8208::1.8211)) (IOPATH TE_B Z () () (0.3855::0.3855) (3.8670::3.8670) (-0.0189::-0.0189) (1.9550::1.9550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9028::3.9029) (1.8735::1.8738)) (IOPATH TE_B Z () () (0.4010::0.4010) (3.9667::3.9667) (-0.0275::-0.0275) (2.0035::2.0035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1068::1.1068) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2466::5.2467) (2.4149::2.4151)) (IOPATH TE_B Z () () (0.3815::0.3815) (5.3166::5.3166) (-0.0167::-0.0167) (2.5385::2.5385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8360::0.8360)) (IOPATH D Q (1.1129::1.1129) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1075::1.1075) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1232::1.1242) (0.7150::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7374)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1166)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0847::4.0847) (1.9499::1.9501)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.1560::4.1560) (-0.0220::-0.0220) (2.0786::2.0786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8178::4.8179) (2.2468::2.2470)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.8951::4.8951) (-0.0196::-0.0196) (2.3798::2.3798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.0999::1.0999) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1097::1.1097) (0.8867::0.8867)) (IOPATH D Q (1.1948::1.1948) (0.7554::0.7554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8892::0.8892) (0.8426::0.8426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0412::1.0412) (0.8426::0.8426)) (IOPATH D Q (1.1235::1.1235) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5464::5.5466) (2.5466::2.5468)) (IOPATH TE_B Z () () (0.3948::0.3948) (5.6331::5.6331) (-0.0240::-0.0240) (2.6872::2.6872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4036::0.4036) (0.4788::0.4788)) (IOPATH B X (0.4509::0.4509) (0.5831::0.5831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1367::1.1390) (0.7248::0.7295)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7397)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1033::1.1033) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.2614::5.2614) (2.4263::2.4263)) (IOPATH TE_B Z () () (0.3000::0.3000) (5.3028::5.3028) (0.0283::0.0283) (2.4900::2.4900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4976::4.4977) (2.1230::2.1231)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.5581::4.5581) (-0.0189::-0.0189) (2.2453::2.2453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4554::0.4554) (0.5286::0.5286)) (IOPATH B X (0.4885::0.4885) (0.6223::0.6223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8229::0.8229) (0.7638::0.7638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5943::4.5944) (2.1541::2.1543)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.6736::4.6736) (-0.0176::-0.0176) (2.2930::2.2858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1389::1.1422) (0.7284::0.7349)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7466)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1247)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7453::0.7453) (0.6257::0.6257)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1380::1.1380) (0.7216::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1111::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1478::1.1478) (0.7294::0.7328)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7535::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1253)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1051::1.1051) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8360::0.8360)) (IOPATH D Q (1.1104::1.1104) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9057::3.9058) (1.8715::1.8718)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.0039::4.0039) (-0.0236::-0.0236) (2.0162::2.0162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.1039::1.1039) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1214::1.1214) (0.7076::0.7116)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0356::1.0356) (0.8387::0.8387)) (IOPATH D Q (1.1252::1.1252) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3491::4.3491) (2.0538::2.0540)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.4140::4.4140) (-0.0179::-0.0179) (2.1723::2.1723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1052::1.1052) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7988::0.7988) (0.7332::0.7332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5798::4.5800) (2.1476::2.1478)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.6530::4.6530) (-0.0149::-0.0149) (2.2778::2.2778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4897::4.4899) (2.1095::2.1097)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.5660::4.5660) (-0.0176::-0.0176) (2.2417::2.2417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9088::3.9089) (1.8730::1.8732)) (IOPATH TE_B Z () () (0.3730::0.3730) (3.9838::3.9838) (-0.0120::-0.0120) (1.9946::1.9946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9144::4.9146) (2.2867::2.2870)) (IOPATH TE_B Z () () (0.4043::0.4043) (4.9521::4.9521) (-0.0293::-0.0293) (2.4050::2.4050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8223::4.8225) (2.2475::2.2477)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.8924::4.8924) (-0.0149::-0.0149) (2.3687::2.3687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5784::4.5784) (2.1479::2.1481)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.6480::4.6480) (-0.0157::-0.0157) (2.2793::2.2793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1107::1.1107) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1926::4.1928) (1.9916::1.9918)) (IOPATH TE_B Z () () (0.3660::0.3660) (4.2505::4.2505) (-0.0081::-0.0081) (2.0976::2.0976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8231::3.8232) (1.8373::1.8375)) (IOPATH TE_B Z () () (0.3898::0.3898) (3.9144::3.9144) (-0.0213::-0.0213) (1.9760::1.9760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7505::4.7507) (2.2146::2.2148)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.8139::4.8139) (-0.0105::-0.0105) (2.3360::2.3360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2021::0.2021) (0.2255::0.2255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1851::4.1852) (1.9847::1.9849)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.2412::4.2412) (-0.0124::-0.0124) (2.0931::2.0931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2301::0.2301) (0.2599::0.2599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1297::1.1297) (0.7147::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1175)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8220::0.8220) (0.7569::0.7568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7256::0.7260) (0.6399::0.6418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.0906::1.0906) (0.6837::0.6837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0116::1.0116) (0.8219::0.8219)) (IOPATH D Q (1.1455::1.1455) (0.7276::0.7310)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7510::0.7510)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1238)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0353::1.0353) (0.8385::0.8385)) (IOPATH D Q (1.1127::1.1127) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1022::1.1022) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6910::0.6910) (0.6182::0.6182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2158::0.2158) (0.2442::0.2442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7670::3.7670) (1.8180::1.8182)) (IOPATH TE_B Z () () (0.4044::0.4044) (3.8706::3.8706) (-0.0294::-0.0294) (1.9742::1.9742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1064::1.1064) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6924::4.6925) (2.1938::2.1940)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.7721::4.7721) (-0.0205::-0.0205) (2.3269::2.3269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1758::1.1758) (0.9276::0.9276)) (IOPATH D Q (1.2587::1.2587) (0.7931::0.7931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9134::3.9135) (1.8753::1.8756)) (IOPATH TE_B Z () () (0.3699::0.3699) (3.9834::3.9834) (-0.0103::-0.0103) (1.9930::1.9930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1566::1.1566) (0.7374::0.7393)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7556::0.7556)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6785::0.6785) (0.5858::0.5858)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2951::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4219::5.4220) (2.4954::2.4957)) (IOPATH TE_B Z () () (0.3909::0.3909) (5.5002::5.5002) (-0.0219::-0.0219) (2.6277::2.6277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0583::5.0584) (2.3409::2.3411)) (IOPATH TE_B Z () () (0.3622::0.3622) (5.1126::5.1126) (-0.0060::-0.0060) (2.4516::2.4516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1445::1.1445) (0.9082::0.9082)) (IOPATH D Q (1.2321::1.2321) (0.7801::0.7801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1603::5.1604) (2.3843::2.3845)) (IOPATH TE_B Z () () (0.3883::0.3883) (5.2355::5.2355) (-0.0204::-0.0204) (2.5159::2.5159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1740::1.1740) (0.7489::0.7508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7624::0.7624)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1310)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6690::0.6690) (0.5937::0.5937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8058::4.8059) (2.2397::2.2399)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.8614::4.8614) (-0.0132::-0.0132) (2.3564::2.3564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6986::4.6986) (2.1913::2.1913)) (IOPATH TE_B Z () () (0.2992::0.2992) (4.7479::4.7480) (0.0288::0.0288) (2.2663::2.2663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1303::1.1303) (0.7197::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7339::0.7339)) (SETUP (negedge D) (negedge GATE) (0.1137::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8244::4.8245) (2.2476::2.2478)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.8964::4.8964) (-0.0191::-0.0191) (2.3729::2.3729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1638::1.1638) (0.9202::0.9202)) (IOPATH D Q (1.2447::1.2447) (0.7838::0.7838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2142::0.2142) (0.2425::0.2425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1415::1.1415) (0.7266::0.7266)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8162::3.8164) (1.8351::1.8353)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.9040::3.9040) (-0.0175::-0.0175) (1.9686::1.9686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0075::4.0076) (1.9165::1.9167)) (IOPATH TE_B Z () () (0.3949::0.3949) (4.0983::4.0983) (-0.0241::-0.0241) (2.0577::2.0577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7202::3.7202) (1.7827::1.7827)) (IOPATH TE_B Z () () (0.3033::0.3033) (3.7843::3.7843) (0.0265::0.0265) (1.8758::1.8759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3666::5.3667) (2.4660::2.4662)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.4325::5.4325) (-0.0170::-0.0170) (2.5876::2.5876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.0976::1.0976) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3245::5.3247) (2.4555::2.4557)) (IOPATH TE_B Z () () (0.3835::0.3835) (5.3941::5.3941) (-0.0178::-0.0178) (2.5800::2.5800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8478::0.8478) (0.8022::0.8021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5505::0.5505) (0.5215::0.5215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6719::4.6720) (2.1829::2.1831)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.7605::4.7605) (-0.0188::-0.0188) (2.3214::2.3214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2214::4.2214) (2.0057::2.0059)) (IOPATH TE_B Z () () (0.3989::0.3989) (4.3014::4.3014) (-0.0263::-0.0263) (2.1435::2.1435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1931::0.1931) (0.2127::0.2127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1485::1.1485) (0.7288::0.7338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7499::0.7499)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1236)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.0946::1.0946) (0.6870::0.6870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6374::0.6374) (0.5223::0.5223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1033::1.1033) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6564::0.6564) (0.5727::0.5727)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2933)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1178::1.1178) (0.7098::0.7098)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7332::0.7332)) (SETUP (negedge D) (negedge GATE) (0.1127::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1108::1.1108) (0.6992::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1071::1.1071) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5427::4.5427) (2.1332::2.1334)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.6150::4.6150) (-0.0176::-0.0176) (2.2682::2.2682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1023::1.1023) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1390::1.1418) (0.7262::0.7317)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7390)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6813::0.6813) (0.5673::0.5673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1440::1.1440) (0.7250::0.7299)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7447::0.7447)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2925::4.2926) (2.0354::2.0356)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.3684::4.3684) (-0.0161::-0.0161) (2.1618::2.1618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.2017::5.2017) (2.4013::2.4013)) (IOPATH TE_B Z () () (0.3005::0.3005) (5.2623::5.2623) (0.0281::0.0281) (2.4909::2.4909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4041::4.4042) (2.0793::2.0795)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.4853::4.4853) (-0.0183::-0.0183) (2.2107::2.2107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0967::4.0968) (1.9511::1.9513)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.1758::4.1758) (-0.0177::-0.0177) (2.0781::2.0781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1130::1.1130) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7499::3.7500) (1.8084::1.8087)) (IOPATH TE_B Z () () (0.3851::0.3851) (3.8358::3.8358) (-0.0187::-0.0187) (1.9419::1.9419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0907::1.0907) (0.6859::0.6860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3080::5.3081) (2.4455::2.4457)) (IOPATH TE_B Z () () (0.3946::0.3946) (5.3840::5.3840) (-0.0239::-0.0239) (2.5785::2.5785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2349::4.2350) (2.0126::2.0128)) (IOPATH TE_B Z () () (0.4046::0.4046) (4.3223::4.3223) (-0.0294::-0.0294) (2.1577::2.1577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1148::5.1148) (2.3671::2.3673)) (IOPATH TE_B Z () () (0.3776::0.3776) (5.1721::5.1721) (-0.0145::-0.0145) (2.4818::2.4818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8444::4.8445) (2.2542::2.2544)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.9249::4.9249) (-0.0205::-0.0205) (2.3883::2.3883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4033::4.4034) (2.0759::2.0762)) (IOPATH TE_B Z () () (0.3631::0.3631) (4.4580::4.4580) (-0.0065::-0.0065) (2.1798::2.1798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7631::4.7633) (2.2217::2.2220)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.8424::4.8424) (-0.0158::-0.0158) (2.3510::2.3510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7000::4.7000) (2.1967::2.1969)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.7623::4.7623) (-0.0191::-0.0191) (2.3177::2.3177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8305::3.8306) (1.8412::1.8414)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.9195::3.9195) (-0.0197::-0.0197) (1.9775::1.9775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2011::4.2012) (1.9978::1.9980)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.2680::4.2680) (-0.0124::-0.0124) (2.1172::2.1172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8311::0.8311)) (IOPATH D Q (1.1109::1.1109) (0.6995::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8351::0.8351)) (IOPATH D Q (1.1232::1.1232) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8756::4.8757) (2.2635::2.2638)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.9405::4.9405) (-0.0136::-0.0136) (2.3793::2.3793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1009::1.1009) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1202::1.1202) (0.7089::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7246::0.7246)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1231::1.1231) (0.7086::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8412::0.8412) (0.7467::0.7467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2344::0.2344) (0.2651::0.2651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1125::1.1125) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0918::1.0918) (0.6858::0.6858)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1153::1.1153) (0.7028::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6538::0.6538) (0.5712::0.5712)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1100::1.1100) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1230::1.1230) (0.7080::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8142::3.8144) (1.8336::1.8338)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.8961::3.8961) (-0.0175::-0.0175) (1.9623::1.9623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1089::1.1089) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4925::5.4927) (2.5236::2.5239)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.5508::5.5508) (-0.0108::-0.0108) (2.6352::2.6352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1192::1.1192) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7246::0.7246)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5564::4.5564) (2.1360::2.1362)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.6226::4.6226) (-0.0170::-0.0170) (2.2645::2.2645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6514::0.6514) (0.5698::0.5698)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2932::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6562::0.6562) (0.5725::0.5725)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2942::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8749::3.8750) (1.8614::1.8616)) (IOPATH TE_B Z () () (0.3880::0.3880) (3.9624::3.9624) (-0.0203::-0.0203) (1.9983::1.9983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1247::1.1247) (0.7155::0.7155)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7306::0.7306)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1717::1.1773) (0.7533::0.7643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7616)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1377)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4202::5.4204) (2.4921::2.4923)) (IOPATH TE_B Z () () (0.3722::0.3722) (5.4832::5.4832) (-0.0116::-0.0116) (2.6077::2.6077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4464::4.4466) (2.0878::2.0880)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.5305::4.5305) (-0.0219::-0.0219) (2.2269::2.2269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1581::1.1616) (0.7429::0.7493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1314)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8519::4.8520) (2.2578::2.2580)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.9169::4.9169) (-0.0126::-0.0126) (2.3798::2.3798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1086::1.1086) (0.8860::0.8860)) (IOPATH D Q (1.1952::1.1952) (0.7560::0.7560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2705::6.2707) (2.8420::2.8422)) (IOPATH TE_B Z () () (0.3806::0.3806) (6.3353::6.3353) (-0.0162::-0.0162) (2.9688::2.9688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8327::0.8327)) (IOPATH D Q (1.1455::1.1455) (0.7326::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2381::4.2383) (2.0072::2.0075)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.3212::4.3212) (-0.0193::-0.0193) (2.1381::2.1381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.1036::1.1036) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1272::1.1272) (0.7148::0.7148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5693::0.5695) (0.5103::0.5141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0065::4.0067) (1.9251::1.9257)) (IOPATH TE_B Z () () (0.4640::0.4640) (4.0476::4.0476) (-0.0623::-0.0623) (2.0744::2.0744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6656::0.6658) (0.5384::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0397::1.0397) (0.8416::0.8416)) (IOPATH D Q (1.1502::1.1502) (0.7326::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7352)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1054::1.1054) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7150::0.7151) (0.5696::0.5742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1533::0.1533) (0.1578::0.1578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6608::0.6608) (0.5754::0.5754)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8973::4.8973) (2.2778::2.2780)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.9655::4.9655) (-0.0166::-0.0166) (2.4038::2.4038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5559::4.5560) (2.1469::2.1472)) (IOPATH TE_B Z () () (0.4007::0.4007) (4.5943::4.5943) (-0.0273::-0.0273) (2.2602::2.2602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8284::5.8285) (2.6658::2.6660)) (IOPATH TE_B Z () () (0.4058::0.4058) (5.8899::5.8899) (-0.0301::-0.0301) (2.8019::2.8019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8323::0.8323)) (IOPATH D Q (1.1193::1.1193) (0.7064::0.7064)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2393::0.2393) (0.2675::0.2675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8972::0.8972) (0.8333::0.8332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7153::4.7154) (2.2009::2.2011)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.7953::4.7953) (-0.0162::-0.0162) (2.3317::2.3317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8152::3.8153) (1.8366::1.8368)) (IOPATH TE_B Z () () (0.3861::0.3861) (3.8948::3.8948) (-0.0192::-0.0192) (1.9651::1.9651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1219::1.1219) (0.7102::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7309::0.7309)) (SETUP (negedge D) (negedge GATE) (0.1100::0.1100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1142::1.1142) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6372::0.6372) (0.5613::0.5613)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7451::0.7451) (0.6255::0.6255)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2935)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2338::0.2338) (0.2628::0.2628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0316::1.0316) (0.9149::0.9149)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7886::1.7944)) (SETUP (negedge D) (posedge CLK) (1.3975::1.4091)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.3334::1.3335) (1.1628::1.1628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1003::1.1003) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4213::0.4213) (0.4964::0.4964)) (IOPATH B X (0.4657::0.4657) (0.5998::0.5998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5950::0.5950) (0.6698::0.6698)) (IOPATH B X (0.4293::0.4293) (0.5571::0.5571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6469::0.6469) (0.5674::0.5674)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8366::0.8366) (0.7711::0.7711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1230::4.1232) (1.9628::1.9630)) (IOPATH TE_B Z () () (0.3822::0.3822) (4.1997::4.1997) (-0.0171::-0.0171) (2.0889::2.0889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1009::1.1009) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4026::5.4028) (2.4838::2.4840)) (IOPATH TE_B Z () () (0.3736::0.3736) (5.4719::5.4719) (-0.0123::-0.0123) (2.6066::2.6066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0270::4.0270) (1.9226::1.9228)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.1175::4.1175) (-0.0266::-0.0266) (2.0668::2.0668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8506::4.8507) (2.2598::2.2600)) (IOPATH TE_B Z () () (0.3913::0.3913) (4.9239::4.9239) (-0.0221::-0.0221) (2.3881::2.3881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1817::4.1817) (1.9854::1.9856)) (IOPATH TE_B Z () () (0.3734::0.3734) (4.2360::4.2360) (-0.0122::-0.0122) (2.0937::2.0937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1053::1.1053) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6662::4.6663) (2.1822::2.1824)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.7233::4.7233) (-0.0072::-0.0072) (2.2968::2.2968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1151::1.1151) (0.8901::0.8901)) (IOPATH D Q (1.1954::1.1954) (0.7535::0.7535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0531::4.0533) (1.9302::1.9304)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.1387::4.1387) (-0.0162::-0.0162) (2.0626::2.0626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1468::1.1513) (0.7350::0.7434)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7520)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1295)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9708::4.9708) (2.3108::2.3110)) (IOPATH TE_B Z () () (0.3768::0.3768) (5.0261::5.0261) (-0.0141::-0.0141) (2.4270::2.4270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1706::4.1707) (1.9827::1.9829)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.2469::4.2469) (-0.0189::-0.0189) (2.1118::2.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7467::3.7469) (1.8058::1.8061)) (IOPATH TE_B Z () () (0.3674::0.3674) (3.8177::3.8177) (-0.0089::-0.0089) (1.9229::1.9229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.1047::1.1047) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8289::0.8289) (0.7595::0.7594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2320::0.2320) (0.2620::0.2620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0917::5.0917) (2.3572::2.3574)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.1541::5.1541) (-0.0171::-0.0171) (2.4759::2.4759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1323::1.1364) (0.7229::0.7312)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7451)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6519::0.6519) (0.5704::0.5704)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0837::1.0837) (0.8706::0.8706)) (IOPATH D Q (1.1658::1.1658) (0.7357::0.7357)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1825::0.1825) (0.2036::0.2036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0132::1.0132) (0.9018::0.9018)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7942::1.8003)) (SETUP (negedge D) (posedge CLK) (1.4029::1.4224)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1027::1.1027) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1135::1.1135) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1294::1.1294) (0.7158::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.0813::1.0813) (0.6783::0.6783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6625::0.6625) (0.5763::0.5763)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7814::4.7815) (2.2274::2.2276)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.8621::4.8621) (-0.0206::-0.0206) (2.3636::2.3636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6781::4.6783) (2.1865::2.1867)) (IOPATH TE_B Z () () (0.3925::0.3925) (4.7669::4.7669) (-0.0228::-0.0228) (2.3278::2.3278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6901::0.6901) (0.5927::0.5927)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1509::1.1540) (0.7377::0.7434)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7537)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1295)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3225::4.3225) (2.0460::2.0462)) (IOPATH TE_B Z () () (0.3926::0.3926) (4.4030::4.4030) (-0.0228::-0.0228) (2.1815::2.1815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0447::1.0447) (0.9240::0.9240)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8411::1.8481)) (SETUP (negedge D) (posedge CLK) (1.4397::1.4747)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1289::1.1340) (0.7194::0.7298)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1222)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3718::4.3720) (2.0634::2.0636)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.4385::4.4385) (-0.0098::-0.0098) (2.1787::2.1787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1144::1.1144) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5964::4.5966) (2.1523::2.1525)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.6629::4.6629) (-0.0157::-0.0157) (2.2749::2.2749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0591::5.0593) (2.3449::2.3451)) (IOPATH TE_B Z () () (0.3795::0.3795) (5.1303::5.1303) (-0.0156::-0.0156) (2.4682::2.4682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8809::5.8810) (2.6853::2.6855)) (IOPATH TE_B Z () () (0.3788::0.3788) (5.9486::5.9486) (-0.0152::-0.0152) (2.8089::2.8089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0125::5.0126) (2.3270::2.3272)) (IOPATH TE_B Z () () (0.3890::0.3890) (5.0894::5.0894) (-0.0208::-0.0208) (2.4609::2.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0426::1.0426) (0.8436::0.8436)) (IOPATH D Q (1.1801::1.1801) (0.7511::0.7582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7535::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1271)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1062::1.1062) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6995::3.6997) (1.7858::1.7860)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.7839::3.7839) (-0.0173::-0.0173) (1.9161::1.9161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0199::4.0200) (1.9228::1.9230)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.0873::4.0873) (-0.0174::-0.0174) (2.0422::2.0422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6797::4.6799) (2.1876::2.1878)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.7606::4.7606) (-0.0218::-0.0218) (2.3190::2.3190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1264::1.1264) (0.7111::0.7143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7347::0.7347)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2366::0.2366) (0.2649::0.2649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8340::0.8340)) (IOPATH D Q (1.1098::1.1098) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2146::6.2146) (2.8231::2.8233)) (IOPATH TE_B Z () () (0.3834::0.3834) (6.2802::6.2802) (-0.0177::-0.0177) (2.9520::2.9520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8296::0.8296)) (IOPATH D Q (1.1042::1.1042) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0897::1.0897) (0.8743::0.8743)) (IOPATH D Q (1.1622::1.1622) (0.7321::0.7321)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7102::0.7102)) (SETUP (negedge D) (negedge GATE) (0.0957::0.0957)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6079::4.6080) (2.1578::2.1580)) (IOPATH TE_B Z () () (0.3935::0.3935) (4.6912::4.6912) (-0.0233::-0.0233) (2.2954::2.2954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7221::4.7221) (2.2052::2.2054)) (IOPATH TE_B Z () () (0.3885::0.3885) (4.7977::4.7977) (-0.0206::-0.0206) (2.3383::2.3383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1412::1.1412) (0.7227::0.7287)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1213)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1104::1.1104) (0.6978::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1411::1.1411) (0.9061::0.9061)) (IOPATH D Q (1.2221::1.2221) (0.7707::0.7707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8215::0.8215)) (IOPATH D Q (1.1367::1.1367) (0.7239::0.7239)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7455::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1202::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6652::0.6652) (0.5780::0.5780)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2998::0.3016)) (SETUP (negedge GATE) (posedge CLK) (0.3976::0.3984)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6145::0.6145) (0.6895::0.6897)) (IOPATH B X (0.4295::0.4295) (0.5569::0.5569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0220::1.0220) (0.9081::0.9081)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8453::1.8516)) (SETUP (negedge D) (posedge CLK) (1.4428::1.4674)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.1360::1.1360) (0.7190::0.7229)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7411::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1174)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9814::3.9816) (1.9041::1.9043)) (IOPATH TE_B Z () () (0.3771::0.3771) (4.0667::4.0667) (-0.0143::-0.0143) (2.0358::2.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1115::1.1115) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0662::1.0662) (0.8598::0.8598)) (IOPATH D Q (1.1559::1.1559) (0.7315::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1131::1.1131) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0109::1.0109) (0.9002::0.9002)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9238::1.9320)) (SETUP (negedge D) (posedge CLK) (1.5212::1.5606)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8322::0.8322)) (IOPATH D Q (1.1311::1.1311) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4777::0.4778) (0.5523::0.5524)) (IOPATH B X (0.4156::0.4156) (0.5428::0.5428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1438::1.1472) (0.7311::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1243)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6308::0.6308) (0.5643::0.5643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.2118::1.2118) (0.9498::0.9498)) (IOPATH D Q (1.2975::1.2975) (0.8173::0.8173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.3824::0.3824) (0.4470::0.4471)) (IOPATH A Y (0.4149::0.4149) (0.1359::0.1359)) (IOPATH B Y (0.3667::0.3667) (0.1285::0.1285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3077::4.3079) (2.0379::2.0381)) (IOPATH TE_B Z () () (0.3743::0.3743) (4.3797::4.3797) (-0.0127::-0.0127) (2.1580::2.1580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5352::0.5352) (0.4662::0.4662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7306::4.7307) (2.2070::2.2072)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.8020::4.8020) (-0.0169::-0.0169) (2.3305::2.3305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.5529::0.5529) (0.6273::0.6273)) (IOPATH C X (0.5566::0.5566) (0.6525::0.6526)) (IOPATH A_N X (0.6883::0.6883) (0.6520::0.6520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6462::0.6462) (0.5773::0.5773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0288::4.0289) (1.9296::1.9299)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.0587::4.0587) (-0.0186::-0.0186) (2.0340::2.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.5422::0.5422) (0.6172::0.6172)) (IOPATH C X (0.5511::0.5511) (0.6479::0.6480)) (IOPATH A_N X (0.6885::0.6885) (0.6540::0.6540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4869::5.4869) (2.5182::2.5184)) (IOPATH TE_B Z () () (0.3682::0.3682) (5.5272::5.5272) (-0.0093::-0.0093) (2.6197::2.6197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6210::4.6210) (2.1653::2.1655)) (IOPATH TE_B Z () () (0.4075::0.4075) (4.7130::4.7130) (-0.0311::-0.0311) (2.3147::2.3147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.5114::0.5114) (0.5505::0.5505)) (IOPATH B X (0.5368::0.5368) (0.6219::0.6219)) (IOPATH C X (0.5382::0.5382) (0.6470::0.6471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6444::3.6445) (1.7630::1.7632)) (IOPATH TE_B Z () () (0.3911::0.3911) (3.7379::3.7379) (-0.0220::-0.0220) (1.9026::1.9026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0719::1.0719) (0.8633::0.8633)) (IOPATH D Q (1.1614::1.1614) (0.7365::0.7365)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8252::4.8254) (2.2459::2.2461)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.9106::4.9106) (-0.0226::-0.0226) (2.3818::2.3818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2881::5.2883) (2.4400::2.4402)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.3537::5.3537) (-0.0168::-0.0168) (2.5586::2.5586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4301::4.4303) (2.0803::2.0805)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.5110::4.5110) (-0.0177::-0.0177) (2.2148::2.2148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8526::3.8527) (1.8527::1.8529)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.9232::3.9232) (-0.0172::-0.0172) (1.9761::1.9761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2177::0.2177) (0.2451::0.2451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7267::0.7267) (0.6398::0.6398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4808::5.4809) (2.5213::2.5214)) (IOPATH TE_B Z () () (0.3988::0.3988) (5.5528::5.5528) (-0.0262::-0.0262) (2.6604::2.6604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0381::1.0381) (0.8405::0.8405)) (IOPATH D Q (1.1427::1.1427) (0.7249::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1072::1.1072) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0271::1.0271) (0.9117::0.9117)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8128::1.8197)) (SETUP (negedge D) (posedge CLK) (1.4116::1.4384)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6217::0.6217) (0.5531::0.5531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7620::0.7620) (0.6547::0.6547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8726::4.8726) (2.2655::2.2657)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.9428::4.9428) (-0.0188::-0.0188) (2.3941::2.3941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5662::0.5662) (0.6399::0.6399)) (IOPATH B X (0.4281::0.4281) (0.5560::0.5560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6171::0.6171) (0.6923::0.6925)) (IOPATH B X (0.4411::0.4411) (0.5693::0.5693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0935::1.0935) (0.6888::0.6888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0459::1.0459) (0.9248::0.9248)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8670::1.8755)) (SETUP (negedge D) (posedge CLK) (1.4650::1.5048)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2067::4.2068) (1.9996::1.9998)) (IOPATH TE_B Z () () (0.3710::0.3710) (4.2791::4.2791) (-0.0109::-0.0109) (2.1205::2.1205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1305::1.1305) (0.7207::0.7207)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1130::1.1130) (0.7039::0.7039)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1169::1.1169) (0.7064::0.7064)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6054::0.6054) (0.6795::0.6795)) (IOPATH B X (0.5125::0.5125) (0.6489::0.6489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8243::4.8243) (2.2492::2.2494)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.8969::4.8969) (-0.0243::-0.0243) (2.3791::2.3791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2157::0.2157) (0.2439::0.2439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0114::4.0115) (1.9185::1.9187)) (IOPATH TE_B Z () () (0.3967::0.3967) (4.1099::4.1099) (-0.0251::-0.0251) (2.0666::2.0666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4069::0.4069) (0.4812::0.4812)) (IOPATH B X (0.4563::0.4563) (0.5876::0.5876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7324::4.7325) (2.2127::2.2129)) (IOPATH TE_B Z () () (0.3933::0.3933) (4.7983::4.7983) (-0.0232::-0.0232) (2.3403::2.3403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5674::0.5674) (0.5081::0.5081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5442::4.5443) (2.1313::2.1315)) (IOPATH TE_B Z () () (0.3793::0.3793) (4.6127::4.6127) (-0.0155::-0.0155) (2.2580::2.2580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5134::4.5135) (2.1140::2.1142)) (IOPATH TE_B Z () () (0.3779::0.3779) (4.5776::4.5776) (-0.0147::-0.0147) (2.2334::2.2334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9891::3.9892) (1.9080::1.9082)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.0718::4.0718) (-0.0181::-0.0181) (2.0372::2.0372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7663::4.7664) (2.2242::2.2244)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.8412::4.8412) (-0.0178::-0.0178) (2.3498::2.3498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8210::3.8211) (1.8389::1.8391)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.8963::3.8963) (-0.0200::-0.0200) (1.9662::1.9662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0640::1.0640) (0.8584::0.8584)) (IOPATH D Q (1.1469::1.1469) (0.7268::0.7268)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8391::3.8392) (1.8466::1.8468)) (IOPATH TE_B Z () () (0.3736::0.3736) (3.9103::3.9103) (-0.0123::-0.0123) (1.9643::1.9643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2671::4.2672) (2.0224::2.0226)) (IOPATH TE_B Z () () (0.3701::0.3701) (4.3231::4.3231) (-0.0104::-0.0104) (2.1292::2.1292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0795::1.0795) (0.8680::0.8680)) (IOPATH D Q (1.1538::1.1538) (0.7284::0.7284)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7111::0.7111)) (SETUP (negedge D) (negedge GATE) (0.0972::0.0972)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8243::0.8243)) (IOPATH D Q (1.0983::1.0983) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8818::4.8820) (2.2710::2.2712)) (IOPATH TE_B Z () () (0.3897::0.3897) (4.9710::4.9710) (-0.0212::-0.0212) (2.4111::2.4111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1289::1.1289) (0.7178::0.7178)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7317::0.7317)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6803::0.6803) (0.5872::0.5872)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2959::0.2986)) (SETUP (negedge GATE) (posedge CLK) (0.3958::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8273::0.8273)) (IOPATH D Q (1.1191::1.1191) (0.7099::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.0999::1.0999) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0205::1.0205) (0.9070::0.9070)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9140::1.9202)) (SETUP (negedge D) (posedge CLK) (1.5090::1.5348)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1198::1.1198) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0376::1.0376) (0.8401::0.8401)) (IOPATH D Q (1.1410::1.1410) (0.7259::0.7259)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7305::0.7305)) (SETUP (negedge D) (negedge GATE) (0.1111::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0461::1.0461) (0.8460::0.8460)) (IOPATH D Q (1.1201::1.1201) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7109::0.7109)) (SETUP (negedge D) (negedge GATE) (0.0959::0.0959)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9119::3.9120) (1.8738::1.8740)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.0044::4.0044) (-0.0180::-0.0180) (2.0127::2.0127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.0955::1.0955) (0.6875::0.6875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1762::0.1762) (0.1953::0.1953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1731::0.1731) (0.1905::0.1905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6091::0.6091) (0.6852::0.6852)) (IOPATH B X (0.4629::0.4629) (0.5960::0.5960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9427::3.9428) (1.8900::1.8902)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.0229::4.0229) (-0.0149::-0.0149) (2.0178::2.0178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0498::1.0498) (0.9273::0.9273)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8701::1.8789)) (SETUP (negedge D) (posedge CLK) (1.4678::1.5090)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1172::6.1173) (2.7758::2.7760)) (IOPATH TE_B Z () () (0.3817::0.3817) (6.1620::6.1620) (-0.0168::-0.0168) (2.8905::2.8905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6124::0.6124) (0.6887::0.6888)) (IOPATH B X (0.4386::0.4386) (0.5689::0.5689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8939::0.8939) (0.8347::0.8347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1995::1.1995) (1.0282::1.0282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.0942::1.0942) (0.6870::0.6870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6448::0.6448) (0.5659::0.5659)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2971::0.2984)) (SETUP (negedge GATE) (posedge CLK) (0.3960::0.3970)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8213::0.8213)) (IOPATH D Q (1.1176::1.1176) (0.7101::0.7101)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1127::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3391::4.3392) (2.0511::2.0513)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.4167::4.4167) (-0.0156::-0.0156) (2.1792::2.1792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2722::4.2723) (2.0279::2.0281)) (IOPATH TE_B Z () () (0.3750::0.3750) (4.3380::4.3380) (-0.0131::-0.0131) (2.1453::2.1453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2107::5.2107) (2.4088::2.4090)) (IOPATH TE_B Z () () (0.3715::0.3715) (5.2563::5.2563) (-0.0112::-0.0112) (2.5125::2.5125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8368::0.8368)) (IOPATH D Q (1.1148::1.1148) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7986::0.7986) (0.7283::0.7283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2657::5.2657) (2.4284::2.4286)) (IOPATH TE_B Z () () (0.3712::0.3712) (5.3122::5.3122) (-0.0110::-0.0110) (2.5350::2.5350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2045::5.2046) (2.4079::2.4081)) (IOPATH TE_B Z () () (0.3805::0.3805) (5.2666::5.2666) (-0.0161::-0.0161) (2.5294::2.5294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0355::1.0355) (0.8386::0.8386)) (IOPATH D Q (1.1236::1.1236) (0.7095::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0614::4.0616) (1.9368::1.9370)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.1422::4.1422) (-0.0145::-0.0145) (2.0658::2.0658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2292::0.2292) (0.2574::0.2574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2353::5.2354) (2.4236::2.4239)) (IOPATH TE_B Z () () (0.4570::0.4570) (5.3275::5.3275) (-0.0584::-0.0584) (2.5989::2.5989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2162::4.2162) (2.0013::2.0015)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.2935::4.2935) (-0.0214::-0.0214) (2.1349::2.1349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6602::0.6602) (0.5753::0.5753)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2938::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7702::3.7704) (1.8166::1.8168)) (IOPATH TE_B Z () () (0.3938::0.3938) (3.8644::3.8644) (-0.0235::-0.0235) (1.9579::1.9579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9948::4.9950) (2.3159::2.3162)) (IOPATH TE_B Z () () (0.3814::0.3814) (5.0636::5.0636) (-0.0167::-0.0167) (2.4371::2.4371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1254::1.1254) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7263::0.7263)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0355::1.0355) (0.8386::0.8386)) (IOPATH D Q (1.1133::1.1133) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7131::0.7131)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8932::0.8933) (0.8448::0.8448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0179::1.0179) (0.9052::0.9052)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8031::1.8111)) (SETUP (negedge D) (posedge CLK) (1.4126::1.4368)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1229::1.1229) (0.8948::0.8948)) (IOPATH D Q (1.2059::1.2059) (0.7620::0.7620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0461::1.0461) (0.8460::0.8460)) (IOPATH D Q (1.1330::1.1330) (0.7168::0.7168)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0925::1.0925) (0.8761::0.8761)) (IOPATH D Q (1.1956::1.1956) (0.7591::0.7591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7947::0.7947) (0.7361::0.7361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6211::0.6211) (0.5663::0.5663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.0982::1.0982) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0092::1.0092) (0.8990::0.8990)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9229::1.9289)) (SETUP (negedge D) (posedge CLK) (1.5190::1.5523)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2808::4.2809) (2.0302::2.0304)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.3583::4.3583) (-0.0178::-0.0178) (2.1592::2.1592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1135::1.1135) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5639::0.5639) (0.6360::0.6361)) (IOPATH B X (0.4424::0.4424) (0.5682::0.5682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1182::1.1182) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8504::4.8506) (2.2590::2.2592)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.9262::4.9262) (-0.0179::-0.0179) (2.3863::2.3863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5720::0.5720) (0.5291::0.5291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0462::1.0462) (0.8461::0.8461)) (IOPATH D Q (1.1638::1.1675) (0.7444::0.7518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6111::4.6112) (2.1602::2.1604)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.6873::4.6873) (-0.0226::-0.0226) (2.2963::2.2963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1727::5.1728) (2.3924::2.3927)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.2324::5.2324) (-0.0121::-0.0121) (2.5039::2.5039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1700::1.1700) (0.9239::0.9239)) (IOPATH D Q (1.2503::1.2503) (0.7893::0.7893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4494::4.4496) (2.0916::2.0918)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.5334::4.5334) (-0.0181::-0.0181) (2.2307::2.2307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6315::0.6316) (0.7079::0.7080)) (IOPATH B X (0.4446::0.4446) (0.5741::0.5741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1950::0.1950) (0.2209::0.2209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8849::4.8850) (2.2739::2.2741)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.9605::4.9605) (-0.0195::-0.0195) (2.4044::2.4044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7830::3.7831) (1.8231::1.8233)) (IOPATH TE_B Z () () (0.3789::0.3789) (3.8591::3.8591) (-0.0153::-0.0153) (1.9471::1.9471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7380::3.7380) (1.8020::1.8022)) (IOPATH TE_B Z () () (0.3924::0.3924) (3.8223::3.8223) (-0.0227::-0.0227) (1.9374::1.9374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1345::4.1347) (1.9690::1.9692)) (IOPATH TE_B Z () () (0.3643::0.3643) (4.1987::4.1987) (-0.0072::-0.0072) (2.0799::2.0799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4923::4.4924) (2.1105::2.1107)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.5555::4.5555) (-0.0123::-0.0123) (2.2298::2.2298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4266::4.4268) (2.0801::2.0803)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.4930::4.4930) (-0.0126::-0.0126) (2.2000::2.2000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3355::4.3356) (2.0520::2.0522)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.4061::4.4061) (-0.0156::-0.0156) (2.1751::2.1751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8360::0.8360)) (IOPATH D Q (1.1205::1.1205) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1380::1.1380) (0.7205::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1104::1.1104) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6475::0.6475) (0.5677::0.5677)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2968::0.2993)) (SETUP (negedge GATE) (posedge CLK) (0.3963::0.3969)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0328::1.0328) (0.9158::0.9158)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8787::1.8871)) (SETUP (negedge D) (posedge CLK) (1.4764::1.4975)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6931::4.6932) (2.1976::2.1977)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.7672::4.7672) (-0.0266::-0.0266) (2.3355::2.3355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0408::1.0408) (0.8423::0.8423)) (IOPATH D Q (1.1219::1.1219) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1091::1.1091) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0436::1.0436) (0.9233::0.9233)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8685::1.8773)) (SETUP (negedge D) (posedge CLK) (1.4666::1.5063)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7376::4.7376) (2.2099::2.2101)) (IOPATH TE_B Z () () (0.3692::0.3692) (4.7878::4.7878) (-0.0099::-0.0099) (2.3213::2.3213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6027::0.6027) (0.6796::0.6798)) (IOPATH B X (0.4240::0.4240) (0.5529::0.5529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8234::0.8234)) (IOPATH D Q (1.0998::1.0998) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4496::0.4497) (0.5247::0.5247)) (IOPATH B X (0.4571::0.4571) (0.5897::0.5897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7547::5.7547) (2.6321::2.6323)) (IOPATH TE_B Z () () (0.3718::0.3718) (5.8006::5.8006) (-0.0113::-0.0113) (2.7382::2.7382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1511::1.1553) (0.7367::0.7456)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7495)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1185::1.1185) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.0947::1.0947) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6633::0.6633) (0.5767::0.5767)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8512::4.8512) (2.2554::2.2556)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.8986::4.8986) (-0.0106::-0.0106) (2.3667::2.3667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1645::1.1645) (0.7421::0.7459)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1280)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5028::0.5028) (0.5729::0.5729)) (IOPATH B X (0.5139::0.5139) (0.6466::0.6466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1225::1.1225) (0.7090::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7351::0.7351)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0397::1.0397) (0.8415::0.8415)) (IOPATH D Q (1.1196::1.1196) (0.7045::0.7045)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0985::0.0985)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6696::0.6696) (0.5806::0.5806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2990::0.3021)) (SETUP (negedge GATE) (posedge CLK) (0.3977::0.3982)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2492::5.2493) (2.4184::2.4186)) (IOPATH TE_B Z () () (0.3725::0.3725) (5.3108::5.3108) (-0.0117::-0.0117) (2.5323::2.5323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0885::4.0886) (1.9490::1.9491)) (IOPATH TE_B Z () () (0.4351::0.4351) (4.1941::4.1941) (-0.0463::-0.0463) (2.1169::2.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8593::3.8594) (1.8549::1.8552)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.9507::3.9507) (-0.0189::-0.0189) (1.9924::1.9924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.1006::1.1006) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2667::5.2668) (2.4340::2.4342)) (IOPATH TE_B Z () () (0.5698::0.5698) (5.5271::5.5271) (-0.1405::-0.1405) (2.7765::2.7765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1960::0.1960) (0.2095::0.2095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0402::1.0402) (0.8419::0.8419)) (IOPATH D Q (1.1271::1.1271) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7786::4.7788) (2.2270::2.2272)) (IOPATH TE_B Z () () (0.3771::0.3771) (4.8490::4.8490) (-0.0143::-0.0143) (2.3534::2.3534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0006::6.0007) (2.7352::2.7354)) (IOPATH TE_B Z () () (0.3917::0.3917) (6.0639::6.0639) (-0.0223::-0.0223) (2.8663::2.8663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8304::0.8304)) (IOPATH D Q (1.1401::1.1401) (0.7217::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7391::0.7391)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1159)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5619::4.5620) (2.1393::2.1395)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.6581::4.6581) (-0.0223::-0.0223) (2.2853::2.2853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9860::3.9862) (1.9080::1.9082)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.0572::4.0572) (-0.0113::-0.0113) (2.0277::2.0277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0188::1.0188) (0.9058::0.9058)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9126::1.9211)) (SETUP (negedge D) (posedge CLK) (1.5078::1.5286)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1913::0.1913) (0.2172::0.2172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0474::4.0476) (1.9315::1.9317)) (IOPATH TE_B Z () () (0.3679::0.3679) (4.1158::4.1158) (-0.0092::-0.0092) (2.0462::2.0462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0988::1.0988) (0.6909::0.6909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8259::0.8259)) (IOPATH D Q (1.1386::1.1386) (0.7243::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0261::1.0261) (0.9110::0.9110)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8790::1.8870)) (SETUP (negedge D) (posedge CLK) (1.4759::1.5154)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3013::6.3013) (2.8527::2.8529)) (IOPATH TE_B Z () () (0.3905::0.3905) (6.3687::6.3687) (-0.0217::-0.0217) (2.9842::2.9842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1018::1.1018) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2271::0.2271) (0.2569::0.2569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2345::0.2345) (0.2634::0.2634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1349::1.1349) (0.7186::0.7236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0459::1.0459) (0.8458::0.8458)) (IOPATH D Q (1.1568::1.1568) (0.7359::0.7359)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6674::0.6674) (0.7411::0.7411)) (IOPATH B X (0.4180::0.4180) (0.5432::0.5432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5780::4.5781) (2.1456::2.1458)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.6643::4.6643) (-0.0202::-0.0202) (2.2824::2.2824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4510::0.4510) (0.5249::0.5249)) (IOPATH B X (0.4256::0.4256) (0.5536::0.5536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9083::3.9084) (1.8719::1.8721)) (IOPATH TE_B Z () () (0.3817::0.3817) (3.9919::3.9919) (-0.0168::-0.0168) (2.0027::2.0027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1371::1.1371) (0.7212::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7437::0.7437)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8225::4.8227) (2.2473::2.2475)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.8868::4.8868) (-0.0150::-0.0150) (2.3701::2.3701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0473::1.0473) (0.8469::0.8469)) (IOPATH D Q (1.1346::1.1346) (0.7164::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5775::4.5775) (2.1453::2.1455)) (IOPATH TE_B Z () () (0.3997::0.3997) (4.6653::4.6653) (-0.0268::-0.0268) (2.2902::2.2902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7597::0.7597) (0.6646::0.6646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8286::3.8287) (1.8410::1.8412)) (IOPATH TE_B Z () () (0.3774::0.3774) (3.9031::3.9031) (-0.0144::-0.0144) (1.9646::1.9646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0989::4.0990) (1.9500::1.9502)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.1825::4.1825) (-0.0187::-0.0187) (2.0805::2.0805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1931::0.1931) (0.2059::0.2059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1768::4.1769) (1.9804::1.9806)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.2431::4.2431) (-0.0126::-0.0126) (2.0951::2.0951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0943::4.0944) (1.9457::1.9460)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.1773::4.1773) (-0.0196::-0.0196) (2.0768::2.0768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8235::3.8236) (1.8398::1.8400)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.8935::3.8935) (-0.0131::-0.0131) (1.9579::1.9579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4095::0.4095) (0.4847::0.4847)) (IOPATH B X (0.4661::0.4661) (0.6002::0.6002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6333::0.6333) (0.5590::0.5590)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5359::4.5361) (2.1288::2.1290)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.6221::4.6221) (-0.0180::-0.0180) (2.2709::2.2709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3657::5.3658) (2.4640::2.4642)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.4287::5.4287) (-0.0153::-0.0153) (2.5838::2.5838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3180::5.3181) (2.4508::2.4511)) (IOPATH TE_B Z () () (0.3825::0.3825) (5.3866::5.3866) (-0.0172::-0.0172) (2.5723::2.5723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3779::0.3779) (0.3952::0.3952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8042::0.8043) (0.7275::0.7275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1062::1.1062) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1385::1.1385) (0.7247::0.7247)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1103::1.1103) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.0993::1.0993) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1249::1.1249) (0.7142::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1147::0.1147)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1582::0.1582) (0.1675::0.1675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0138::1.0138) (0.9023::0.9023)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8959::1.9046)) (SETUP (negedge D) (posedge CLK) (1.4934::1.5337)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5515::4.5516) (2.1396::2.1398)) (IOPATH TE_B Z () () (0.4094::0.4094) (4.6312::4.6312) (-0.0321::-0.0321) (2.2783::2.2783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1083::1.1083) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8357::0.8357)) (IOPATH D Q (1.1265::1.1265) (0.7146::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7249::0.7249)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8014::3.8015) (1.8299::1.8301)) (IOPATH TE_B Z () () (0.3928::0.3928) (3.8869::3.8869) (-0.0230::-0.0230) (1.9651::1.9651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6721::0.6721) (0.5823::0.5823)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1064::1.1064) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1130::1.1130) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1578::5.1580) (2.3842::2.3845)) (IOPATH TE_B Z () () (0.3694::0.3694) (5.2173::5.2173) (-0.0100::-0.0100) (2.4969::2.4969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4051::4.4052) (2.0777::2.0779)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.4788::4.4788) (-0.0150::-0.0150) (2.2033::2.2033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1256::1.1256) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7325::0.7325)) (SETUP (negedge D) (negedge GATE) (0.1127::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7935::4.7936) (2.2324::2.2326)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.8584::4.8584) (-0.0114::-0.0114) (2.3529::2.3529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1006::1.1006) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6785::0.6785) (0.5858::0.5858)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7711::4.7712) (2.2257::2.2259)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.8430::4.8430) (-0.0152::-0.0152) (2.3517::2.3517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1229::1.1229) (0.7087::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0219::4.0219) (1.9227::1.9228)) (IOPATH TE_B Z () () (0.3973::0.3973) (4.1000::4.1000) (-0.0254::-0.0254) (2.0589::2.0589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1595::0.1595) (0.1672::0.1672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0793::1.0793) (0.8679::0.8679)) (IOPATH D Q (1.1634::1.1634) (0.7349::0.7349)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.0935::1.0935) (0.6866::0.6866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3627::5.3629) (2.4637::2.4639)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.4370::5.4370) (-0.0194::-0.0194) (2.5923::2.5923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6388::5.6390) (2.6436::2.6442)) (IOPATH TE_B Z () () (0.6168::0.6168) (5.6876::5.6876) (-0.1756::-0.1756) (2.8616::2.8616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6405::3.6406) (1.7643::1.7646)) (IOPATH TE_B Z () () (0.3765::0.3765) (3.7184::3.7184) (-0.0139::-0.0139) (1.8886::1.8886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1131::1.1131) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.2294::1.2294) (1.0617::1.0617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2957::5.2958) (2.4471::2.4474)) (IOPATH TE_B Z () () (0.5198::0.5198) (5.4771::5.4771) (-0.1031::-0.1031) (2.7118::2.7118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7006::0.7006) (0.6174::0.6174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4374::4.4375) (2.0953::2.0956)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.5157::4.5157) (-0.0167::-0.0167) (2.2257::2.2257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1074::1.1074) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7245::0.7245)) (SETUP (negedge D) (negedge GATE) (0.1067::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3080::4.3082) (2.0383::2.0385)) (IOPATH TE_B Z () () (0.3901::0.3901) (4.4005::4.4005) (-0.0215::-0.0215) (2.1792::2.1792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1130::1.1130) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6234::0.6234) (0.5534::0.5534)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9909::5.9911) (2.7269::2.7271)) (IOPATH TE_B Z () () (0.3799::0.3799) (6.0619::6.0619) (-0.0158::-0.0158) (2.8536::2.8536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8721::0.8721) (0.8125::0.8125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0416::1.0416) (0.8429::0.8429)) (IOPATH D Q (1.1360::1.1360) (0.7219::0.7219)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1001::1.1001) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1566::1.1566) (0.7433::0.7433)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1275::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1078::1.1078) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7235::0.7235)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3018::4.3018) (2.0402::2.0404)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.3693::4.3693) (-0.0150::-0.0150) (2.1627::2.1627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6756::0.6756) (0.5843::0.5843)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2964)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8622::0.8624) (0.8037::0.8037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6584::0.6584) (0.5742::0.5742)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2965::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3965)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1009::1.1009) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2540::4.2541) (2.0216::2.0218)) (IOPATH TE_B Z () () (0.4124::0.4124) (4.3301::4.3301) (-0.0338::-0.0338) (2.1655::2.1655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8017::0.8018) (0.7461::0.7461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8423::4.8425) (2.2552::2.2555)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.9293::4.9293) (-0.0201::-0.0201) (2.3927::2.3927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1111::5.1112) (2.3638::2.3640)) (IOPATH TE_B Z () () (0.3803::0.3803) (5.1725::5.1725) (-0.0160::-0.0160) (2.4822::2.4822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0327::1.0327) (0.8367::0.8367)) (IOPATH D Q (1.1222::1.1222) (0.7101::0.7101)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6829::4.6831) (2.1878::2.1880)) (IOPATH TE_B Z () () (0.3862::0.3862) (4.7632::4.7632) (-0.0193::-0.0193) (2.3186::2.3186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4979::4.4979) (2.1124::2.1126)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.5576::4.5576) (-0.0128::-0.0128) (2.2323::2.2323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6860::3.6861) (1.7797::1.7799)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.7728::3.7728) (-0.0183::-0.0183) (1.9121::1.9121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8407::3.8407) (1.8472::1.8474)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9176::3.9176) (-0.0183::-0.0183) (1.9756::1.9756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8837::4.8838) (2.2701::2.2703)) (IOPATH TE_B Z () () (0.3734::0.3734) (4.9439::4.9439) (-0.0122::-0.0122) (2.3886::2.3886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7140::0.7140) (0.6144::0.6144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6158::3.6159) (1.7520::1.7522)) (IOPATH TE_B Z () () (0.3894::0.3894) (3.7106::3.7106) (-0.0211::-0.0211) (1.8922::1.8922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.0974::1.0974) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1548::5.1550) (2.3822::2.3824)) (IOPATH TE_B Z () () (0.3866::0.3866) (5.2270::5.2270) (-0.0195::-0.0195) (2.5094::2.5094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1096::1.1096) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3339::4.3341) (2.0443::2.0445)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.4038::4.4038) (-0.0140::-0.0140) (2.1627::2.1627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5639::4.5640) (2.1380::2.1382)) (IOPATH TE_B Z () () (0.3958::0.3958) (4.6565::4.6565) (-0.0246::-0.0246) (2.2812::2.2812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1906::4.1907) (1.9894::1.9896)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.2723::4.2723) (-0.0197::-0.0197) (2.1197::2.1197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1010::1.1010) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8372::0.8372)) (IOPATH D Q (1.1612::1.1612) (0.7376::0.7435)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7470::0.7470)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6752::3.6754) (1.7770::1.7772)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.7637::3.7637) (-0.0172::-0.0172) (1.9105::1.9105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1269::1.1307) (0.7170::0.7247)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1047::1.1047) (0.6958::0.6958)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6587::0.6587) (0.5741::0.5741)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2948::0.2976)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8272::0.8272) (0.7518::0.7518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8654::3.8655) (1.8545::1.8547)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.9495::3.9495) (-0.0172::-0.0172) (1.9846::1.9846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.3182::5.3182) (2.4500::2.4500)) (IOPATH TE_B Z () () (0.2995::0.2995) (5.3723::5.3724) (0.0286::0.0286) (2.5316::2.5317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8358::0.8358)) (IOPATH D Q (1.1164::1.1164) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8906::3.8906) (1.8677::1.8679)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.9674::3.9674) (-0.0187::-0.0187) (1.9966::1.9966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6934::0.6934) (0.5951::0.5951)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6750::0.6750) (0.5841::0.5841)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2932)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2695::6.2696) (2.8419::2.8421)) (IOPATH TE_B Z () () (0.3782::0.3782) (6.3280::6.3280) (-0.0149::-0.0149) (2.9612::2.9612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0861::1.0861) (0.8721::0.8721)) (IOPATH D Q (1.1729::1.1729) (0.7429::0.7429)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2233::0.2233) (0.2520::0.2520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2145::0.2145) (0.2432::0.2432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1117::1.1117) (0.8880::0.8880)) (IOPATH D Q (1.2263::1.2263) (0.7826::0.7826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7381::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1160::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.1392::1.1425) (0.7286::0.7352)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7466)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1247)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2408::4.2410) (2.0097::2.0099)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.3182::4.3182) (-0.0167::-0.0167) (2.1352::2.1352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6427::4.6428) (2.1699::2.1701)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.7046::4.7046) (-0.0130::-0.0130) (2.2888::2.2888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1263::1.1263) (0.7135::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1112::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1605::5.1606) (2.3844::2.3846)) (IOPATH TE_B Z () () (0.3881::0.3881) (5.2367::5.2367) (-0.0204::-0.0204) (2.5171::2.5171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.0986::1.0986) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1030::1.1030) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6051::4.6052) (2.1557::2.1559)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.6740::4.6740) (-0.0129::-0.0129) (2.2807::2.2807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1206::1.1206) (0.7069::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1807::0.1807) (0.1994::0.1994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5811::0.5811) (0.5205::0.5205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6891::0.6891) (0.6115::0.6115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8941::5.8943) (2.7020::2.7025)) (IOPATH TE_B Z () () (0.4309::0.4309) (5.9174::5.9174) (-0.0440::-0.0440) (2.8304::2.8304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4580::5.4582) (2.5855::2.5857)) (IOPATH TE_B Z () () (0.6503::0.6503) (5.4789::5.4789) (-0.2006::-0.2006) (2.7865::2.7865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1120::1.1120) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1223::1.1223) (0.7086::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0319::1.0319) (0.8361::0.8361)) (IOPATH D Q (1.1510::1.1510) (0.7295::0.7334)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7411::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1174)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.0947::1.0947) (0.6865::0.6865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7114::0.7114)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5804::4.5806) (2.1589::2.1594)) (IOPATH TE_B Z () () (0.4626::0.4626) (4.6372::4.6372) (-0.0615::-0.0615) (2.3118::2.3118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6442::0.6442) (0.5763::0.5763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0503::1.0503) (0.8489::0.8489)) (IOPATH D Q (1.1418::1.1418) (0.7198::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1067::1.1067) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1168::1.1168) (0.7065::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.0938::1.0938) (0.6871::0.6871)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.1012::1.1012) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4360::4.4362) (2.0951::2.0953)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.5056::4.5056) (-0.0143::-0.0143) (2.2154::2.2154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7341::0.7341) (0.6380::0.6380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0073::4.0074) (1.9159::1.9161)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.0756::4.0756) (-0.0178::-0.0178) (2.0332::2.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6967::0.6967) (0.6153::0.6153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0607::1.0607) (0.8563::0.8563)) (IOPATH D Q (1.1435::1.1435) (0.7216::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0846::1.0846) (0.8712::0.8712)) (IOPATH D Q (1.2258::1.2258) (0.7834::0.7862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1219::1.1219) (0.8943::0.8943)) (IOPATH D Q (1.2094::1.2094) (0.7659::0.7659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6138::0.6138) (0.4946::0.4946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6616::4.6618) (2.1794::2.1796)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.7299::4.7299) (-0.0102::-0.0102) (2.3035::2.3035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1905::0.1905) (0.2160::0.2160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.1631::1.1631) (0.7409::0.7434)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7628::0.7628)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1314)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0577::4.0578) (1.9362::1.9364)) (IOPATH TE_B Z () () (0.3929::0.3929) (4.1537::4.1537) (-0.0230::-0.0230) (2.0792::2.0792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9541::4.9543) (2.3023::2.3025)) (IOPATH TE_B Z () () (0.3974::0.3974) (5.0486::5.0486) (-0.0255::-0.0255) (2.4501::2.4501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7482::3.7483) (1.8055::1.8057)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.8303::3.8303) (-0.0167::-0.0167) (1.9355::1.9355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0319::1.0319) (0.8361::0.8361)) (IOPATH D Q (1.1103::1.1103) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0740::5.0742) (2.3448::2.3450)) (IOPATH TE_B Z () () (0.3809::0.3809) (5.1536::5.1536) (-0.0164::-0.0164) (2.4756::2.4756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0407::1.0407) (0.8422::0.8422)) (IOPATH D Q (1.1368::1.1368) (0.7205::0.7205)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7631::3.7633) (1.8130::1.8132)) (IOPATH TE_B Z () () (0.3872::0.3872) (3.8560::3.8560) (-0.0198::-0.0198) (1.9521::1.9521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1603::4.1604) (1.9783::1.9785)) (IOPATH TE_B Z () () (0.3692::0.3692) (4.2209::4.2209) (-0.0099::-0.0099) (2.0880::2.0880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3050::5.3051) (2.4455::2.4457)) (IOPATH TE_B Z () () (0.3943::0.3943) (5.3870::5.3870) (-0.0238::-0.0238) (2.5814::2.5814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4111::4.4112) (2.0809::2.0811)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.4826::4.4826) (-0.0184::-0.0184) (2.2054::2.2054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1400::1.1400) (0.7226::0.7250)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7420::0.7420)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1175)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7870::3.7871) (1.8218::1.8220)) (IOPATH TE_B Z () () (0.3934::0.3934) (3.8769::3.8769) (-0.0233::-0.0233) (1.9612::1.9612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6094::4.6095) (2.1603::2.1605)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.6957::4.6957) (-0.0235::-0.0235) (2.2999::2.2999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5308::4.5309) (2.1261::2.1263)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.6061::4.6061) (-0.0150::-0.0150) (2.2591::2.2591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8270::3.8272) (1.8387::1.8389)) (IOPATH TE_B Z () () (0.4004::0.4004) (3.9313::3.9313) (-0.0271::-0.0271) (1.9894::1.9894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2648::5.2650) (2.4230::2.4233)) (IOPATH TE_B Z () () (0.3776::0.3776) (5.3320::5.3320) (-0.0146::-0.0146) (2.5425::2.5425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4547::0.4547) (0.4459::0.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1460::1.1460) (0.7303::0.7303)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7417::0.7417)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0929::1.0929) (0.6872::0.6872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7391::0.7391) (0.6455::0.6455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7836::5.7837) (2.6393::2.6395)) (IOPATH TE_B Z () () (0.3827::0.3827) (5.8480::5.8480) (-0.0173::-0.0173) (2.7632::2.7632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6641::0.6641) (0.5907::0.5907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1493::1.1493) (0.7306::0.7320)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1216)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2227::0.2227) (0.2515::0.2515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0964::1.0964) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8360::0.8360)) (IOPATH D Q (1.1156::1.1156) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.0964::1.0964) (0.6879::0.6879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8168::3.8168) (1.8231::1.8231)) (IOPATH TE_B Z () () (0.3074::0.3074) (3.8787::3.8787) (0.0243::0.0243) (1.9122::1.9122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8039::0.8039) (0.7463::0.7463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8315::0.8315)) (IOPATH D Q (1.1501::1.1501) (0.7308::0.7314)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1076::1.1076) (0.6973::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7260::0.7260)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1116::1.1116) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1053)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1021::1.1021) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0222::4.0222) (1.9246::1.9248)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.0830::4.0830) (-0.0128::-0.0128) (2.0379::2.0379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3144::4.3144) (2.0399::2.0401)) (IOPATH TE_B Z () () (0.3716::0.3716) (4.3661::4.3661) (-0.0112::-0.0112) (2.1433::2.1433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6759::4.6761) (2.1829::2.1831)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.7552::4.7552) (-0.0205::-0.0205) (2.3135::2.3135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8649::4.8650) (2.2659::2.2661)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.9344::4.9344) (-0.0196::-0.0196) (2.3912::2.3912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6099::4.6100) (2.1555::2.1557)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.6829::4.6829) (-0.0187::-0.0187) (2.2839::2.2839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1425::1.1425) (0.7239::0.7290)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5898::4.5898) (2.1473::2.1475)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.6592::4.6592) (-0.0179::-0.0179) (2.2749::2.2749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1115::1.1115) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5491::0.5491) (0.6255::0.6256)) (IOPATH B X (0.4243::0.4243) (0.5533::0.5533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2200::6.2201) (2.8271::2.8273)) (IOPATH TE_B Z () () (0.3759::0.3759) (6.2761::6.2761) (-0.0136::-0.0136) (2.9476::2.9476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1037::1.1037) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5860::0.5860) (0.5151::0.5151)) (IOPATH A Y (0.7315::0.7315) (0.1929::0.1929)) (IOPATH B Y (0.6862::0.6862) (0.1950::0.1950)) (IOPATH C Y (0.5961::0.5961) (0.1851::0.1851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1299::1.1331) (0.7203::0.7274)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7428::0.7428) (0.7346::0.7346)) (IOPATH D X (0.7448::0.7448) (0.7456::0.7456)) (IOPATH A_N X (0.9108::0.9108) (0.7755::0.7755)) (IOPATH B_N X (0.9350::0.9350) (0.8088::0.8088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7527::0.7527) (0.7406::0.7406)) (IOPATH D X (0.7549::0.7549) (0.7528::0.7528)) (IOPATH A_N X (0.9208::0.9208) (0.7824::0.7824)) (IOPATH B_N X (0.9463::0.9463) (0.8163::0.8163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2715::6.2716) (2.8533::2.8536)) (IOPATH TE_B Z () () (0.4560::0.4560) (6.3586::6.3586) (-0.0579::-0.0579) (3.0284::3.0284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.0941::1.0941) (0.6879::0.6879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7148::0.7148) (0.7083::0.7083)) (IOPATH C X (0.7356::0.7356) (0.7438::0.7438)) (IOPATH D X (0.7500::0.7500) (0.7802::0.7802)) (IOPATH A_N X (0.8737::0.8737) (0.7653::0.7653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4230::4.4232) (2.0901::2.0904)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.4474::4.4474) (-0.0145::-0.0145) (2.1889::2.1889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7391::0.7391) (0.7297::0.7297)) (IOPATH D X (0.7447::0.7447) (0.7455::0.7455)) (IOPATH A_N X (0.9152::0.9152) (0.7800::0.7800)) (IOPATH B_N X (0.9349::0.9349) (0.8087::0.8087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.0969::1.0969) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9020::4.9020) (2.2800::2.2802)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.9661::4.9661) (-0.0193::-0.0193) (2.4045::2.4045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6774::0.6774) (0.5851::0.5851)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3063::0.3089)) (SETUP (negedge GATE) (posedge CLK) (0.4017::0.4023)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9003::3.9004) (1.8721::1.8723)) (IOPATH TE_B Z () () (0.3835::0.3835) (3.9769::3.9769) (-0.0178::-0.0178) (1.9986::1.9986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7100::0.7100) (0.7056::0.7056)) (IOPATH C X (0.7267::0.7267) (0.7353::0.7353)) (IOPATH D X (0.7449::0.7449) (0.7764::0.7764)) (IOPATH A_N X (0.8722::0.8722) (0.7660::0.7660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1023::1.1023) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7214::0.7214)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7053::0.7053) (0.7014::0.7014)) (IOPATH C X (0.7224::0.7224) (0.7322::0.7322)) (IOPATH D X (0.7405::0.7405) (0.7732::0.7732)) (IOPATH A_N X (0.8689::0.8689) (0.7633::0.7633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1370::1.1370) (0.7192::0.7211)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7325::0.7325)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6671::0.6671) (0.6010::0.6010)) (IOPATH B X (0.7037::0.7037) (0.6903::0.6903)) (IOPATH C X (0.7189::0.7189) (0.7315::0.7315)) (IOPATH D X (0.7305::0.7305) (0.7593::0.7593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1111::1.1111) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4809::4.4810) (2.1135::2.1136)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.5491::4.5491) (-0.0240::-0.0240) (2.2416::2.2416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0910::4.0910) (1.9481::1.9482)) (IOPATH TE_B Z () () (0.3965::0.3965) (4.1608::4.1608) (-0.0250::-0.0250) (2.0737::2.0737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0421::1.0421) (0.8432::0.8432)) (IOPATH D Q (1.1289::1.1289) (0.7156::0.7156)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8234::0.8234)) (IOPATH D Q (1.1335::1.1335) (0.7211::0.7211)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1049::1.1049) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1231::1.1231) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1152::1.1152) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8014::4.8016) (2.2333::2.2336)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.8759::4.8759) (-0.0158::-0.0158) (2.3576::2.3576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.0961::1.0961) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0307::1.0307) (0.8352::0.8352)) (IOPATH D Q (1.1746::1.1810) (0.7553::0.7668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7622)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1380)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1315::1.1315) (0.7203::0.7203)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7306::0.7306)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5497::0.5497) (0.5077::0.5077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1678::0.1678) (0.1793::0.1793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6525::3.6526) (1.7692::1.7694)) (IOPATH TE_B Z () () (0.3816::0.3816) (3.7338::3.7338) (-0.0167::-0.0167) (1.8988::1.8988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8324::0.8324)) (IOPATH D Q (1.1644::1.1671) (0.7473::0.7530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0874::1.0874) (0.8729::0.8729)) (IOPATH D Q (1.1696::1.1696) (0.7396::0.7396)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8363::4.8364) (2.2537::2.2539)) (IOPATH TE_B Z () () (0.3809::0.3809) (4.8977::4.8977) (-0.0164::-0.0164) (2.3756::2.3756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2845::5.2847) (2.4356::2.4358)) (IOPATH TE_B Z () () (0.3666::0.3666) (5.3367::5.3367) (-0.0085::-0.0085) (2.5411::2.5411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8145::0.8145) (0.7433::0.7433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0894::1.0894) (0.8742::0.8742)) (IOPATH D Q (1.1763::1.1763) (0.7445::0.7445)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4062::5.4063) (2.4853::2.4855)) (IOPATH TE_B Z () () (0.3916::0.3917) (5.4841::5.4841) (-0.0223::-0.0223) (2.6193::2.6193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4374::4.4375) (2.0900::2.0902)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.5114::4.5114) (-0.0176::-0.0176) (2.2157::2.2157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1455::1.1455) (0.7326::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4893::5.4894) (2.5273::2.5275)) (IOPATH TE_B Z () () (0.3962::0.3962) (5.5507::5.5507) (-0.0248::-0.0248) (2.6581::2.6581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8749::3.8749) (1.8594::1.8596)) (IOPATH TE_B Z () () (0.3784::0.3784) (3.9433::3.9433) (-0.0150::-0.0150) (1.9800::1.9800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5845::5.5845) (2.5556::2.5558)) (IOPATH TE_B Z () () (0.3619::0.3619) (5.6236::5.6236) (-0.0059::-0.0059) (2.6539::2.6539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1958::4.1960) (1.9930::1.9932)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.2842::4.2842) (-0.0199::-0.0199) (2.1300::2.1300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8707::3.8708) (1.8571::1.8573)) (IOPATH TE_B Z () () (0.3883::0.3883) (3.9531::3.9531) (-0.0205::-0.0205) (1.9893::1.9893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6086::4.6086) (2.1591::2.1593)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.6828::4.6828) (-0.0202::-0.0202) (2.2895::2.2895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0501::4.0503) (1.9258::1.9260)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.1405::4.1405) (-0.0201::-0.0201) (2.0634::2.0634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4927::5.4929) (2.5201::2.5203)) (IOPATH TE_B Z () () (0.3769::0.3769) (5.5548::5.5548) (-0.0141::-0.0141) (2.6350::2.6350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6564::0.6564) (0.5727::0.5727)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7558::3.7559) (1.8118::1.8120)) (IOPATH TE_B Z () () (0.3963::0.3963) (3.8527::3.8527) (-0.0249::-0.0249) (1.9557::1.9557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7005::4.7006) (2.1984::2.1986)) (IOPATH TE_B Z () () (0.3893::0.3893) (4.7788::4.7788) (-0.0210::-0.0210) (2.3338::2.3338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1409::1.1409) (0.7273::0.7273)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8173::0.8173) (0.7683::0.7683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8866::0.8867) (0.8371::0.8371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8376::5.8378) (2.6650::2.6652)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.9092::5.9092) (-0.0195::-0.0195) (2.7929::2.7929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8371::0.8371)) (IOPATH D Q (1.1194::1.1194) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.1341::1.1341) (0.7215::0.7215)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7427::0.7427)) (SETUP (negedge D) (negedge GATE) (0.1182::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.0951::1.0951) (0.6876::0.6876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1070::1.1070) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4179::5.4180) (2.4920::2.4922)) (IOPATH TE_B Z () () (0.4099::0.4099) (5.5217::5.5217) (-0.0324::-0.0324) (2.6499::2.6499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0597::5.0598) (2.3404::2.3407)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.1184::5.1184) (-0.0085::-0.0085) (2.4520::2.4520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8613::0.8613) (0.8038::0.8038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1316::1.1316) (0.7174::0.7174)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5425::4.5427) (2.1317::2.1319)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.6170::4.6170) (-0.0158::-0.0158) (2.2630::2.2630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1067::1.1067) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6536::0.6536) (0.5306::0.5306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7737::4.7738) (2.2279::2.2281)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.8311::4.8311) (-0.0128::-0.0128) (2.3466::2.3466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8080::3.8082) (1.8318::1.8320)) (IOPATH TE_B Z () () (0.3792::0.3792) (3.8953::3.8953) (-0.0154::-0.0154) (1.9654::1.9654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1036::1.1036) (0.6946::0.6946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6288::0.6288) (0.7050::0.7051)) (IOPATH B X (0.4095::0.4095) (0.5373::0.5373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8353::3.8355) (1.8436::1.8438)) (IOPATH TE_B Z () () (0.3851::0.3851) (3.9213::3.9213) (-0.0187::-0.0187) (1.9754::1.9754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6696::0.6696) (0.7441::0.7443)) (IOPATH B X (0.4144::0.4144) (0.5404::0.5404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2784::4.2784) (2.0306::2.0308)) (IOPATH TE_B Z () () (0.3719::0.3719) (4.3275::4.3275) (-0.0114::-0.0114) (2.1344::2.1344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0004::5.0005) (2.3150::2.3152)) (IOPATH TE_B Z () () (0.3788::0.3788) (5.0637::5.0637) (-0.0152::-0.0152) (2.4346::2.4346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9513::3.9513) (1.8792::1.8792)) (IOPATH TE_B Z () () (0.3126::0.3126) (4.0161::4.0162) (0.0214::0.0214) (1.9714::1.9714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1164::1.1164) (0.7037::0.7037)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1799::0.1799) (0.1965::0.1965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2118::4.2118) (2.0026::2.0028)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.2800::4.2800) (-0.0136::-0.0136) (2.1222::2.1222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1252::1.1287) (0.7169::0.7247)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1209)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6708::0.6709) (0.5712::0.5712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6810::0.6810) (0.5876::0.5876)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2973::0.2985)) (SETUP (negedge GATE) (posedge CLK) (0.3961::0.3971)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7374::5.7374) (2.6284::2.6286)) (IOPATH TE_B Z () () (0.4152::0.4152) (5.8238::5.8238) (-0.0353::-0.0353) (2.7827::2.7827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0527::1.0527) (0.8506::0.8506)) (IOPATH D Q (1.1834::1.1885) (0.7606::0.7706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7525)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5435::0.5435) (0.5124::0.5124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8358::0.8358)) (IOPATH D Q (1.1229::1.1229) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1051::0.1051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5473::4.5474) (2.1376::2.1327)) (IOPATH TE_B Z () () (0.4019::0.4019) (4.6234::4.6234) (-0.0280::-0.0280) (2.2702::2.2702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.1329::1.1348) (0.7233::0.7273)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8380::0.8380)) (IOPATH D Q (1.1108::1.1108) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1159::1.1159) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0903::4.0905) (1.9442::1.9444)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.1662::4.1662) (-0.0161::-0.0161) (2.0669::2.0669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2474::0.2474) (0.2755::0.2755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8317::0.8317)) (IOPATH D Q (1.1119::1.1119) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1252::1.1271) (0.7166::0.7206)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7396)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1096::1.1096) (0.6983::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8014::0.8017) (0.7016::0.7036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6237::0.6237) (0.5629::0.5629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1746::5.1747) (2.3920::2.3922)) (IOPATH TE_B Z () () (0.4015::0.4015) (5.2646::5.2646) (-0.0278::-0.0278) (2.5373::2.5373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.1516::1.1555) (0.7382::0.7461)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7543)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6253::0.6253) (0.7017::0.7017)) (IOPATH B X (0.4342::0.4342) (0.5637::0.5637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1263::1.1317) (0.7175::0.7285)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6347::0.6347) (0.5599::0.5599)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3040::0.3055)) (SETUP (negedge GATE) (posedge CLK) (0.4000::0.4008)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1516::1.1516) (0.7326::0.7353)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7521::0.7521)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1245)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2271::5.2273) (2.4195::2.4198)) (IOPATH TE_B Z () () (0.4108::0.4108) (5.2847::5.2847) (-0.0329::-0.0329) (2.5547::2.5547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7786::3.7787) (1.8212::1.8214)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.8562::3.8562) (-0.0184::-0.0184) (1.9495::1.9495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1136::1.1136) (0.7037::0.7037)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9841::3.9841) (1.9080::1.9082)) (IOPATH TE_B Z () () (0.4028::0.4028) (4.0785::4.0785) (-0.0285::-0.0285) (2.0548::2.0548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9927::4.9929) (2.3155::2.3158)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.0566::5.0566) (-0.0131::-0.0131) (2.4298::2.4298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1070::1.1070) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4810::5.4810) (2.5154::2.5156)) (IOPATH TE_B Z () () (0.3747::0.3747) (5.5368::5.5368) (-0.0129::-0.0129) (2.6296::2.6296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7430::0.7488) (0.5370::0.5449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.1600::1.1655) (0.7449::0.7548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7597)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1356)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3820::4.3821) (2.0698::2.0700)) (IOPATH TE_B Z () () (0.3733::0.3733) (4.4504::4.4504) (-0.0121::-0.0121) (2.1883::2.1883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6139::0.6140) (0.6916::0.6918)) (IOPATH B X (0.4449::0.4449) (0.5764::0.5764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0946::1.0946) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1030::1.1030) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6781::4.6782) (2.1891::2.1893)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.7608::4.7608) (-0.0269::-0.0269) (2.3289::2.3289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8220::3.8221) (1.8385::1.8388)) (IOPATH TE_B Z () () (0.3936::0.3936) (3.9118::3.9118) (-0.0234::-0.0234) (1.9787::1.9787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7858::4.7860) (2.2314::2.2316)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.8642::4.8642) (-0.0166::-0.0166) (2.3621::2.3621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4918::5.4919) (2.5216::2.5218)) (IOPATH TE_B Z () () (0.3861::0.3861) (5.5632::5.5632) (-0.0193::-0.0193) (2.6481::2.6481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1046::1.1046) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0940::1.0940) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8712::0.8712) (0.8088::0.8088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1219::1.1219) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4213::5.4215) (2.4932::2.4934)) (IOPATH TE_B Z () () (0.4014::0.4014) (5.5129::5.5129) (-0.0277::-0.0277) (2.6384::2.6384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0342::1.0342) (0.8377::0.8377)) (IOPATH D Q (1.1169::1.1169) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1027::1.1027) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2000::0.2000) (0.2255::0.2255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.7296::5.7296) (2.6218::2.6218)) (IOPATH TE_B Z () () (0.3040::0.3040) (5.7882::5.7886) (0.0262::0.0261) (2.7085::2.7089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0776::1.0776) (0.8669::0.8669)) (IOPATH D Q (1.1588::1.1588) (0.7317::0.7317)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1344::1.1344) (0.7190::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7400::0.7400)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1156)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0342::1.0342) (0.8377::0.8377)) (IOPATH D Q (1.1234::1.1234) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5238::1.5238) (1.1332::1.1332)) (IOPATH D Q (1.6125::1.6125) (1.0038::1.0038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8317::0.8317)) (IOPATH D Q (1.1124::1.1124) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1193::1.1193) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0967::1.0967) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2514::5.2516) (2.4214::2.4217)) (IOPATH TE_B Z () () (0.3947::0.3947) (5.3405::5.3405) (-0.0240::-0.0240) (2.5629::2.5629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7300::3.7301) (1.7985::1.7987)) (IOPATH TE_B Z () () (0.3894::0.3894) (3.8240::3.8240) (-0.0211::-0.0211) (1.9396::1.9396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7431::0.7431) (0.6726::0.6726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1453::4.1454) (1.9735::1.9737)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.2126::4.2126) (-0.0180::-0.0180) (2.0939::2.0939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4313::4.4315) (2.0840::2.0843)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.4990::4.4990) (-0.0143::-0.0143) (2.2069::2.2069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5044::0.5045) (0.5763::0.5764)) (IOPATH B X (0.4659::0.4659) (0.5946::0.5946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8465::4.8466) (2.2551::2.2553)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.9070::4.9070) (-0.0137::-0.0137) (2.3737::2.3737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7104::4.7106) (2.2000::2.2003)) (IOPATH TE_B Z () () (0.3974::0.3974) (4.8022::4.8023) (-0.0255::-0.0255) (2.3443::2.3443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3409::4.3410) (2.0515::2.0517)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.3959::4.3959) (-0.0129::-0.0129) (2.1634::2.1634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0385::1.0385) (0.8407::0.8407)) (IOPATH D Q (1.1246::1.1246) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8668::3.8669) (1.8586::1.8588)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.9462::3.9462) (-0.0187::-0.0187) (1.9876::1.9876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4280::4.4281) (2.0921::2.0923)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.5142::4.5142) (-0.0266::-0.0266) (2.2278::2.2278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6657::0.6657) (0.5783::0.5783)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2934)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7160::4.7162) (2.2014::2.2016)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.7972::4.7972) (-0.0192::-0.0192) (2.3336::2.3336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4937::0.4937) (0.5673::0.5673)) (IOPATH B X (0.5504::0.5504) (0.6916::0.6916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3823::4.3824) (2.0701::2.0703)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.4499::4.4499) (-0.0166::-0.0166) (2.1889::2.1889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6489::0.6489) (0.5686::0.5686)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2933)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0149::4.0149) (1.9211::1.9213)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.0997::4.0997) (-0.0238::-0.0238) (2.0601::2.0601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1227::1.1227) (0.8947::0.8947)) (IOPATH D Q (1.2122::1.2122) (0.7678::0.7678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0492::1.0492) (0.8482::0.8482)) (IOPATH D Q (1.1391::1.1391) (0.7213::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7214::0.7214)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1182::4.1184) (1.9590::1.9592)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.1898::4.1898) (-0.0153::-0.0153) (2.0784::2.0784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.1158::1.1158) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.0951::1.0951) (0.6866::0.6866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6592::0.6592) (0.5744::0.5744)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2964::0.2977)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3964)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.1122::1.1122) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7260::0.7260)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1029::1.1029) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4024::5.4026) (2.4844::2.4846)) (IOPATH TE_B Z () () (0.3960::0.3960) (5.4902::5.4902) (-0.0247::-0.0247) (2.6255::2.6255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6361::0.6361) (0.5659::0.5659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5950::0.5950) (0.6713::0.6713)) (IOPATH B X (0.4310::0.4310) (0.5605::0.5605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0748::5.0748) (2.3500::2.3502)) (IOPATH TE_B Z () () (0.3908::0.3908) (5.1420::5.1420) (-0.0218::-0.0218) (2.4744::2.4744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1918::0.1918) (0.2177::0.2177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6665::0.6665) (0.5789::0.5789)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1181::1.1181) (0.7072::0.7072)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1236::1.1236) (0.7158::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8184::0.8184) (0.7630::0.7630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.0977::1.0977) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6727::0.6727) (0.5823::0.5823)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2916::0.2919)) (SETUP (negedge GATE) (posedge CLK) (0.3926::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4250::4.4252) (2.0924::2.0928)) (IOPATH TE_B Z () () (0.4595::0.4595) (4.4886::4.4886) (-0.0598::-0.0598) (2.2477::2.2477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4985::0.4985) (0.5729::0.5729)) (IOPATH B X (0.4180::0.4180) (0.5462::0.5462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7701::4.7703) (2.2183::2.2185)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.8326::4.8326) (-0.0108::-0.0108) (2.3339::2.3339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1156::1.1156) (0.7026::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5684::4.5684) (2.1403::2.1405)) (IOPATH TE_B Z () () (0.3919::0.3919) (4.6509::4.6509) (-0.0224::-0.0224) (2.2779::2.2779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0146::6.0147) (2.7408::2.7410)) (IOPATH TE_B Z () () (0.3973::0.3973) (6.0649::6.0649) (-0.0254::-0.0254) (2.8674::2.8674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7046::3.7047) (1.7903::1.7905)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.7951::3.7951) (-0.0188::-0.0188) (1.9267::1.9267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6324::0.6324) (0.5728::0.5728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7997::4.7997) (2.2395::2.2397)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.8607::4.8607) (-0.0140::-0.0140) (2.3593::2.3593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3104::5.3104) (2.4474::2.4476)) (IOPATH TE_B Z () () (0.3893::0.3893) (5.3744::5.3744) (-0.0210::-0.0210) (2.5719::2.5719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8289::0.8289) (0.7796::0.7796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7898::4.7898) (2.2341::2.2343)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.8556::4.8556) (-0.0157::-0.0157) (2.3567::2.3567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6727::4.6729) (2.1823::2.1826)) (IOPATH TE_B Z () () (0.3765::0.3765) (4.7465::4.7465) (-0.0139::-0.0139) (2.3125::2.3125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8285::0.8285)) (IOPATH D Q (1.1267::1.1267) (0.7167::0.7167)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7384::5.7384) (2.6287::2.6289)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.7975::5.7975) (-0.0169::-0.0169) (2.7496::2.7496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1174::1.1174) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1244::1.1244) (0.7159::0.7159)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1146::1.1146) (0.7066::0.7066)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0370::1.0370) (0.8396::0.8396)) (IOPATH D Q (1.1357::1.1357) (0.7221::0.7221)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8257::0.8257)) (IOPATH D Q (1.1013::1.1013) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2519::0.2519) (0.2760::0.2760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3744::4.3746) (2.0657::2.0660)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.4517::4.4517) (-0.0167::-0.0167) (2.1927::2.1927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4911::0.4911) (0.5663::0.5664)) (IOPATH B X (0.4584::0.4584) (0.5913::0.5913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0453::1.0453) (0.8454::0.8454)) (IOPATH D Q (1.1491::1.1491) (0.7323::0.7323)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6391::0.6391) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7955::0.7956) (0.7223::0.7223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0909::1.0909) (0.6845::0.6845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6792::0.6792) (0.5865::0.5865)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0960::4.0961) (1.9473::1.9476)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.1631::4.1631) (-0.0120::-0.0120) (2.0624::2.0624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1793::1.1793) (0.7520::0.7563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7652::0.7652)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1340)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1034::4.1035) (1.9539::1.9541)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.1792::4.1792) (-0.0132::-0.0132) (2.0775::2.0775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8199::3.8200) (1.8384::1.8386)) (IOPATH TE_B Z () () (0.3778::0.3778) (3.9012::3.9012) (-0.0146::-0.0146) (1.9661::1.9661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3674::5.3676) (2.4686::2.4688)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.4286::5.4286) (-0.0140::-0.0140) (2.5835::2.5835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5405::4.5406) (2.1308::2.1310)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.6296::4.6296) (-0.0213::-0.0213) (2.2717::2.2717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1615::0.1615) (0.1703::0.1703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9105::3.9107) (1.8742::1.8744)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.9904::3.9904) (-0.0157::-0.0157) (2.0009::2.0009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3245::5.3246) (2.4535::2.4537)) (IOPATH TE_B Z () () (0.3856::0.3856) (5.3923::5.3923) (-0.0189::-0.0189) (2.5782::2.5782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8855::4.8855) (2.2732::2.2734)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.9575::4.9575) (-0.0169::-0.0169) (2.4013::2.4013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6488::0.6488) (0.5685::0.5685)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3867::4.3868) (2.0704::2.0706)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.4642::4.4642) (-0.0161::-0.0161) (2.1963::2.1963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6535::0.6535) (0.5827::0.5827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1268::1.1268) (0.7175::0.7175)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1137::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4972::4.4972) (2.1093::2.1095)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.5653::4.5653) (-0.0194::-0.0194) (2.2376::2.2376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.0901::1.0901) (0.6849::0.6849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7587::0.7587) (0.6697::0.6697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8408::0.8409) (0.7779::0.7779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9117::3.9118) (1.8762::1.8764)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.9918::3.9918) (-0.0152::-0.0152) (2.0039::2.0039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6403::3.6404) (1.7633::1.7636)) (IOPATH TE_B Z () () (0.3950::0.3950) (3.7312::3.7312) (-0.0241::-0.0241) (1.9015::1.9015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1137::1.1137) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.0965::1.0965) (0.6904::0.6904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1196::1.1196) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6688::0.6688) (0.5800::0.5800)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2922)) (SETUP (negedge GATE) (posedge CLK) (0.3926::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0657::1.0657) (0.8595::0.8595)) (IOPATH D Q (1.1452::1.1452) (0.7228::0.7228)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1198::1.1198) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7265::0.7265)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0057::4.0058) (1.9109::1.9111)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.0681::4.0681) (-0.0172::-0.0172) (2.0249::2.0249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0998::1.0998) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0378::1.0378) (0.8402::0.8402)) (IOPATH D Q (1.1210::1.1210) (0.7076::0.7076)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2921::4.2921) (2.0324::2.0326)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.3652::4.3652) (-0.0157::-0.0157) (2.1576::2.1576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.1201::1.1201) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1625::0.1625) (0.1698::0.1698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1099::1.1099) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8346::0.8346)) (IOPATH D Q (1.1233::1.1233) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8348::4.8350) (2.2476::2.2478)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.9221::4.9221) (-0.0192::-0.0192) (2.3854::2.3854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1039::1.1039) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1194::1.1194) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7331::0.7331)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7661::4.7663) (2.2231::2.2233)) (IOPATH TE_B Z () () (0.3777::0.3777) (4.8382::4.8382) (-0.0146::-0.0146) (2.3467::2.3467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4706::0.4706) (0.5430::0.5430)) (IOPATH B X (0.4754::0.4754) (0.6062::0.6062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6751::0.6751) (0.5841::0.5841)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2974::0.3007)) (SETUP (negedge GATE) (posedge CLK) (0.3969::0.3971)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7599::3.7599) (1.7993::1.7993)) (IOPATH TE_B Z () () (0.3196::0.3196) (3.8388::3.8388) (0.0175::0.0175) (1.9067::1.9067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5609::5.5611) (2.5906::2.5911)) (IOPATH TE_B Z () () (0.6028::0.6028) (5.6603::5.6603) (-0.1651::-0.1651) (2.8408::2.8408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5104::5.5106) (2.5750::2.5755)) (IOPATH TE_B Z () () (0.6802::0.6802) (5.7050::5.7050) (-0.2230::-0.2230) (2.8914::2.8914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1089::1.1089) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7545::0.7548) (0.6626::0.6664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1156::4.1157) (1.9651::1.9654)) (IOPATH TE_B Z () () (0.4702::0.4702) (4.2311::4.2311) (-0.0661::-0.0661) (2.1500::2.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8220::4.8220) (2.2478::2.2480)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.8923::4.8923) (-0.0203::-0.0203) (2.3770::2.3770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6777::4.6778) (2.1869::2.1871)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.7612::4.7612) (-0.0218::-0.0218) (2.3246::2.3246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1550::1.1550) (0.9147::0.9147)) (IOPATH D Q (1.2439::1.2439) (0.7867::0.7867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8777::4.8777) (2.2694::2.2696)) (IOPATH TE_B Z () () (0.4048::0.4048) (4.9639::4.9639) (-0.0296::-0.0296) (2.4159::2.4159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1333::1.1333) (0.7181::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1195)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5608::5.5609) (2.5546::2.5548)) (IOPATH TE_B Z () () (0.3800::0.3800) (5.6157::5.6157) (-0.0159::-0.0159) (2.6692::2.6692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1554::0.1554) (0.1622::0.1622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1105::1.1105) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.0970::1.0970) (0.6882::0.6882)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3235::0.3235) (0.3622::0.3622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0626::4.0626) (1.9394::1.9396)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.1392::4.1392) (-0.0213::-0.0213) (2.0702::2.0702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8050::4.8052) (2.2341::2.2343)) (IOPATH TE_B Z () () (0.3679::0.3679) (4.8629::4.8629) (-0.0092::-0.0092) (2.3480::2.3480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.0960::1.0960) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2382::0.2382) (0.2708::0.2708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.0881::1.0881) (0.6812::0.6812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1809::0.1809) (0.2024::0.2024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1044::1.1044) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1387::1.1400) (0.7280::0.7308)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7475)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1239)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5406::0.5406) (0.4969::0.4969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0983::1.0983) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0535::1.0535) (0.8512::0.8512)) (IOPATH D Q (1.1412::1.1412) (0.7233::0.7233)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6219::3.6219) (1.7548::1.7550)) (IOPATH TE_B Z () () (0.3753::0.3753) (3.6978::3.6978) (-0.0132::-0.0132) (1.8787::1.8787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1599::5.1599) (2.3847::2.3849)) (IOPATH TE_B Z () () (0.3744::0.3744) (5.2153::5.2153) (-0.0128::-0.0128) (2.4973::2.4973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9092::3.9093) (1.8738::1.8740)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.9845::3.9845) (-0.0128::-0.0128) (1.9955::1.9955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5622::4.5624) (2.1366::2.1368)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.6504::4.6504) (-0.0210::-0.0210) (2.2749::2.2749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1903::4.1905) (1.9909::1.9911)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.2657::4.2657) (-0.0145::-0.0145) (2.1134::2.1134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1767::4.1769) (1.9825::1.9827)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.2574::4.2574) (-0.0172::-0.0172) (2.1106::2.1106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6791::3.6792) (1.7793::1.7795)) (IOPATH TE_B Z () () (0.4000::0.4000) (3.7806::3.7806) (-0.0269::-0.0269) (1.9278::1.9278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8547::3.8548) (1.8528::1.8530)) (IOPATH TE_B Z () () (0.3888::0.3888) (3.9336::3.9336) (-0.0207::-0.0207) (1.9832::1.9832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.0900::1.0900) (0.6842::0.6842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0316::1.0316) (0.8359::0.8359)) (IOPATH D Q (1.1117::1.1117) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2555::5.2557) (2.4241::2.4243)) (IOPATH TE_B Z () () (0.3705::0.3705) (5.3101::5.3101) (-0.0106::-0.0106) (2.5335::2.5335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7513::4.7515) (2.2118::2.2120)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.8287::4.8287) (-0.0187::-0.0187) (2.3396::2.3396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8815::0.8815) (0.8134::0.8134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2290::4.2291) (2.0058::2.0060)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.3163::4.3163) (-0.0220::-0.0220) (2.1446::2.1446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9176::3.9177) (1.8766::1.8768)) (IOPATH TE_B Z () () (0.3739::0.3739) (3.9907::3.9907) (-0.0125::-0.0125) (1.9984::1.9984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8071::0.8074) (0.7076::0.7114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1061::1.1061) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.0982::1.0982) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0823::1.0823) (0.8698::0.8698)) (IOPATH D Q (1.1735::1.1735) (0.7443::0.7443)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.0977::1.0977) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1405::1.1405) (0.7256::0.7256)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1141::4.1142) (1.9606::1.9608)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.1672::4.1672) (-0.0144::-0.0144) (2.0710::2.0710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5088::0.5092) (0.4601::0.4622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3800::0.3805) (0.3607::0.3655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3540::4.3541) (2.0601::2.0603)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.4197::4.4197) (-0.0180::-0.0180) (2.1826::2.1826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2038::0.2038) (0.2305::0.2305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1160::1.1160) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4043::4.4045) (2.0747::2.0749)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.4813::4.4813) (-0.0173::-0.0173) (2.2003::2.2003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1605::5.1607) (2.3874::2.3876)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.2313::5.2313) (-0.0171::-0.0171) (2.5114::2.5114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2599::4.2599) (2.0081::2.0081)) (IOPATH TE_B Z () () (0.3049::0.3049) (4.3161::4.3161) (0.0256::0.0256) (2.0915::2.0916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1051::1.1051) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6053::4.6054) (2.1550::2.1553)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.6745::4.6745) (-0.0141::-0.0141) (2.2807::2.2807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8344::0.8344)) (IOPATH D Q (1.1404::1.1404) (0.7244::0.7244)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5873::0.5873) (0.5370::0.5370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1431::1.1431) (0.7242::0.7296)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1139::5.1140) (2.3724::2.3726)) (IOPATH TE_B Z () () (0.3990::0.3990) (5.1548::5.1548) (-0.0263::-0.0263) (2.4924::2.4924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0541::1.0541) (0.8516::0.8516)) (IOPATH D Q (1.1408::1.1408) (0.7200::0.7200)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6729::4.6731) (2.1842::2.1844)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.7676::4.7676) (-0.0229::-0.0230) (2.3287::2.3287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6459::4.6460) (2.1827::2.1829)) (IOPATH TE_B Z () () (0.4037::0.4037) (4.7015::4.7015) (-0.0290::-0.0290) (2.3064::2.3064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.0982::1.0982) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5261::0.5261) (0.4899::0.4899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1112::1.1112) (0.8877::0.8877)) (IOPATH D Q (1.2038::1.2038) (0.7642::0.7642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1060::0.1060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1461::1.1461) (0.7334::0.7334)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1214::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1342::1.1342) (0.7213::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7413::0.7413)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2876::4.2877) (2.0294::2.0295)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.3615::4.3615) (-0.0224::-0.0224) (2.1611::2.1611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0213::4.0213) (1.9234::1.9235)) (IOPATH TE_B Z () () (0.4014::0.4014) (4.0974::4.0974) (-0.0277::-0.0277) (2.0556::2.0556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4892::5.4893) (2.5249::2.5251)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.5499::5.5499) (-0.0153::-0.0153) (2.6430::2.6430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0871::4.0872) (1.9502::1.9504)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.1671::4.1671) (-0.0184::-0.0184) (2.0805::2.0805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8464::4.8466) (2.2551::2.2553)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.9259::4.9259) (-0.0188::-0.0188) (2.3861::2.3861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1382::1.1382) (0.7243::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6026::4.6027) (2.1543::2.1545)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.6660::4.6660) (-0.0140::-0.0140) (2.2736::2.2736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2341::0.2341) (0.2675::0.2675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1106::1.1106) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8285::0.8285)) (IOPATH D Q (1.1065::1.1065) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8259::0.8259)) (IOPATH D Q (1.1127::1.1127) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0471::1.0471) (0.8467::0.8467)) (IOPATH D Q (1.1398::1.1398) (0.7238::0.7238)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1024::1.1024) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0370::1.0370) (0.8397::0.8397)) (IOPATH D Q (1.1430::1.1430) (0.7227::0.7259)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7322::0.7322)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1218::1.1218) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1136::0.1136)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1130::1.1130) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1123::1.1123) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4078::4.4079) (2.0776::2.0778)) (IOPATH TE_B Z () () (0.3722::0.3722) (4.4707::4.4707) (-0.0116::-0.0116) (2.1926::2.1926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7888::3.7889) (1.8253::1.8255)) (IOPATH TE_B Z () () (0.3877::0.3877) (3.8738::3.8738) (-0.0201::-0.0201) (1.9589::1.9589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.1235::5.1235) (2.3687::2.3687)) (IOPATH TE_B Z () () (0.3037::0.3037) (5.1779::5.1779) (0.0263::0.0263) (2.4492::2.4492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6153::4.6153) (2.1637::2.1639)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.6877::4.6877) (-0.0174::-0.0174) (2.2916::2.2916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3003::5.3004) (2.4447::2.4448)) (IOPATH TE_B Z () () (0.4038::0.4038) (5.3703::5.3703) (-0.0290::-0.0290) (2.5820::2.5820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8328::3.8329) (1.8421::1.8423)) (IOPATH TE_B Z () () (0.3860::0.3860) (3.9189::3.9189) (-0.0192::-0.0192) (1.9767::1.9767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1968::4.1969) (1.9945::1.9947)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.2885::4.2885) (-0.0244::-0.0244) (2.1379::2.1379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8908::4.8909) (2.2760::2.2762)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.9553::4.9553) (-0.0160::-0.0160) (2.3944::2.3944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3578::4.3578) (2.0612::2.0614)) (IOPATH TE_B Z () () (0.3984::0.3984) (4.4328::4.4328) (-0.0261::-0.0261) (2.1939::2.1939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7208::3.7209) (1.7956::1.7958)) (IOPATH TE_B Z () () (0.3868::0.3868) (3.8118::3.8118) (-0.0196::-0.0196) (1.9327::1.9327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6879::0.6880) (0.5921::0.5921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7811::5.7813) (2.6417::2.6419)) (IOPATH TE_B Z () () (0.3841::0.3841) (5.8588::5.8588) (-0.0181::-0.0181) (2.7743::2.7743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8942::3.8943) (1.8687::1.8689)) (IOPATH TE_B Z () () (0.3757::0.3757) (3.9704::3.9704) (-0.0135::-0.0135) (1.9920::1.9920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8692::0.8692) (0.8113::0.8113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2253::0.2253) (0.2546::0.2546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1021::1.1021) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6671::0.6671) (0.5793::0.5793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0390::1.0390) (0.8411::0.8411)) (IOPATH D Q (1.1504::1.1504) (0.7340::0.7340)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1150::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5351::0.5351) (0.5059::0.5059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7471::5.7472) (2.6261::2.6263)) (IOPATH TE_B Z () () (0.3839::0.3839) (5.8134::5.8134) (-0.0180::-0.0180) (2.7515::2.7515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1078::1.1078) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6883::0.6883) (0.5794::0.5794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0363::1.0363) (0.8391::0.8391)) (IOPATH D Q (1.1322::1.1322) (0.7188::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1077::0.1077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1653::0.1653) (0.1784::0.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1253::1.1253) (0.7150::0.7150)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1006::1.1006) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1116::1.1116) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7287::0.7287)) (SETUP (negedge D) (negedge GATE) (0.1097::0.1097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9257::3.9259) (1.8889::1.8892)) (IOPATH TE_B Z () () (0.4041::0.4041) (3.9761::3.9761) (-0.0292::-0.0292) (2.0143::2.0143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6114::0.6114) (0.5467::0.5467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6637::0.6637) (0.5896::0.5896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1238::1.1238) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1060::0.1060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0933::1.0933) (0.6879::0.6879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8596::4.8597) (2.2634::2.2636)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.9245::4.9245) (-0.0145::-0.0145) (2.3810::2.3810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6436::0.6436) (0.5655::0.5655)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2972::0.3002)) (SETUP (negedge GATE) (posedge CLK) (0.3966::0.3970)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0371::1.0371) (0.8397::0.8397)) (IOPATH D Q (1.1470::1.1470) (0.7290::0.7290)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6164::4.6164) (2.1623::2.1625)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.6848::4.6848) (-0.0172::-0.0172) (2.2922::2.2922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1604::0.1604) (0.1676::0.1676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5988::4.5989) (2.1555::2.1557)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.6621::4.6621) (-0.0138::-0.0138) (2.2799::2.2799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1084::1.1084) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4346::4.4347) (2.0850::2.0852)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.5031::4.5031) (-0.0160::-0.0160) (2.2081::2.2081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6406::4.6408) (2.1704::2.1706)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.7125::4.7125) (-0.0141::-0.0141) (2.2979::2.2979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6103::0.6103) (0.6856::0.6856)) (IOPATH B X (0.4365::0.4365) (0.5659::0.5659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7382::0.7382) (0.6280::0.6280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6096::4.6096) (2.1588::2.1590)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.6757::4.6757) (-0.0172::-0.0172) (2.2882::2.2882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1137::1.1137) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7047::0.7047) (0.6017::0.6017)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8273::0.8273)) (IOPATH D Q (1.1057::1.1057) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2926::6.2928) (2.8655::2.8659)) (IOPATH TE_B Z () () (0.4098::0.4098) (6.3167::6.3167) (-0.0323::-0.0323) (2.9850::2.9850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8846::4.8848) (2.2715::2.2717)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.9744::4.9744) (-0.0227::-0.0227) (2.4130::2.4130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.0986::1.0986) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1395::1.1395) (0.7236::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7458::0.7458)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1206)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0814::1.0814) (0.8692::0.8692)) (IOPATH D Q (1.1689::1.1689) (0.7400::0.7400)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5959::4.5960) (2.1544::2.1546)) (IOPATH TE_B Z () () (0.3890::0.3890) (4.6763::4.6763) (-0.0208::-0.0208) (2.2886::2.2886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6760::0.6760) (0.5510::0.5511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6689::0.6689) (0.5804::0.5804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2304::0.2304) (0.2630::0.2630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.0928::1.0928) (0.6852::0.6852)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0849::4.0850) (1.9481::1.9483)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.1557::4.1557) (-0.0182::-0.0182) (2.0695::2.0695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0395::1.0395) (0.8414::0.8414)) (IOPATH D Q (1.1226::1.1226) (0.7100::0.7100)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1104::1.1104) (0.6999::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.1385::1.1424) (0.7272::0.7352)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1239)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9184::3.9185) (1.8810::1.8812)) (IOPATH TE_B Z () () (0.3840::0.3840) (3.9987::3.9987) (-0.0181::-0.0181) (2.0115::2.0115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2313::0.2313) (0.2583::0.2583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3406::4.3407) (2.0473::2.0475)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.4265::4.4265) (-0.0262::-0.0262) (2.1845::2.1845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5831::4.5832) (2.1490::2.1492)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.6593::4.6593) (-0.0183::-0.0183) (2.2841::2.2841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8618::4.8620) (2.2623::2.2625)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.9307::4.9307) (-0.0165::-0.0165) (2.3827::2.3827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9122::3.9123) (1.8765::1.8767)) (IOPATH TE_B Z () () (0.3849::0.3849) (3.9956::3.9956) (-0.0186::-0.0186) (2.0072::2.0072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0965::1.0965) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6484::0.6484) (0.5684::0.5684)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2961::0.2989)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3964)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7729::4.7730) (2.2248::2.2250)) (IOPATH TE_B Z () () (0.3696::0.3696) (4.8226::4.8226) (-0.0101::-0.0101) (2.3363::2.3363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1029::1.1029) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1024::1.1024) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1375::1.1375) (0.7242::0.7242)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7380::0.7380)) (SETUP (negedge D) (negedge GATE) (0.1157::0.1157)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8599::3.8601) (1.8506::1.8508)) (IOPATH TE_B Z () () (0.3820::0.3820) (3.9452::3.9452) (-0.0169::-0.0169) (1.9817::1.9817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6663::0.6663) (0.5789::0.5789)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2923)) (SETUP (negedge GATE) (posedge CLK) (0.3927::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1452::1.1484) (0.7328::0.7391)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7465)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1246)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5002::5.5004) (2.5272::2.5274)) (IOPATH TE_B Z () () (0.3853::0.3853) (5.5726::5.5726) (-0.0188::-0.0188) (2.6534::2.6534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0605::4.0607) (1.9380::1.9382)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.1501::4.1501) (-0.0188::-0.0188) (2.0756::2.0756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6814::0.6819) (0.5999::0.6071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0835::5.0836) (2.3503::2.3505)) (IOPATH TE_B Z () () (0.4058::0.4058) (5.1745::5.1745) (-0.0301::-0.0301) (2.4971::2.4971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1307::1.1307) (0.8997::0.8997)) (IOPATH D Q (1.2092::1.2092) (0.7616::0.7616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6924::4.6925) (2.1944::2.1946)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.7752::4.7752) (-0.0203::-0.0203) (2.3301::2.3301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6700::0.6700) (0.7427::0.7428)) (IOPATH B X (0.4253::0.4253) (0.5501::0.5501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8552::5.8553) (2.6819::2.6821)) (IOPATH TE_B Z () () (0.3999::0.3999) (5.9025::5.9025) (-0.0269::-0.0269) (2.8086::2.8086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0900::1.0900) (0.6840::0.6840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9105::3.9106) (1.8730::1.8732)) (IOPATH TE_B Z () () (0.3771::0.3771) (3.9886::3.9886) (-0.0143::-0.0143) (1.9981::1.9981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0193::4.0194) (1.9220::1.9222)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.1081::4.1081) (-0.0230::-0.0230) (2.0612::2.0611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1307::1.1307) (0.7147::0.7169)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7342::0.7342)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6684::0.6684) (0.5799::0.5799)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6292::0.6292) (0.7056::0.7057)) (IOPATH B X (0.4264::0.4264) (0.5546::0.5546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8404::5.8406) (2.6684::2.6686)) (IOPATH TE_B Z () () (0.3778::0.3778) (5.9052::5.9052) (-0.0146::-0.0146) (2.7887::2.7887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7839::3.7840) (1.8224::1.8226)) (IOPATH TE_B Z () () (0.3755::0.3755) (3.8621::3.8621) (-0.0134::-0.0134) (1.9468::1.9468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6349::0.6349) (0.5602::0.5602)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1000::1.1000) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7204::0.7204)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4207::5.4208) (2.4923::2.4925)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.4919::5.4919) (-0.0172::-0.0172) (2.6192::2.6192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1397::1.1397) (0.7291::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7429::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8304::0.8304)) (IOPATH D Q (1.1347::1.1347) (0.7172::0.7207)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1050::1.1050) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1322::6.1323) (2.7910::2.7912)) (IOPATH TE_B Z () () (0.3861::0.3861) (6.1959::6.1959) (-0.0192::-0.0192) (2.9159::2.9159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5104::0.5104) (0.4637::0.4637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0937::1.0937) (0.8768::0.8768)) (IOPATH D Q (1.1710::1.1710) (0.7389::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6677::0.6677) (0.5794::0.5794)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0572::1.0572) (0.8538::0.8538)) (IOPATH D Q (1.1487::1.1487) (0.7246::0.7272)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7589::0.7589) (0.6925::0.6925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1116::1.1116) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1131::1.1131) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7219::0.7219)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3171::4.3172) (2.0449::2.0451)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.3932::4.3932) (-0.0168::-0.0168) (2.1720::2.1720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2322::0.2322) (0.2624::0.2624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8266::0.8266)) (IOPATH D Q (1.1075::1.1075) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0051::5.0051) (2.3188::2.3190)) (IOPATH TE_B Z () () (0.4103::0.4103) (5.1004::5.1004) (-0.0326::-0.0326) (2.4724::2.4724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1045::1.1045) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2635::4.2636) (2.0196::2.0198)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.3320::4.3320) (-0.0150::-0.0150) (2.1381::2.1381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7602::0.7602) (0.6736::0.6736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2095::4.2096) (2.0011::2.0013)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.2967::4.2967) (-0.0197::-0.0197) (2.1392::2.1392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.1486::1.1486) (0.7296::0.7335)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7511::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5737::4.5738) (2.1456::2.1458)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.6385::4.6385) (-0.0106::-0.0106) (2.2693::2.2693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3828::4.3829) (2.0697::2.0699)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.4502::4.4502) (-0.0162::-0.0162) (2.1879::2.1879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4457::0.4457) (0.5193::0.5193)) (IOPATH B X (0.4656::0.4656) (0.5971::0.5971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6618::0.6618) (0.5759::0.5759)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2915::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0517::1.0517) (0.8499::0.8499)) (IOPATH D Q (1.2030::1.2030) (0.7687::0.7714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.0889::1.0889) (0.6831::0.6831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3159::4.3160) (2.0448::2.0450)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.4044::4.4044) (-0.0231::-0.0231) (2.1838::2.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7110::4.7112) (2.1997::2.1999)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.7898::4.7898) (-0.0161::-0.0161) (2.3301::2.3301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1421::1.1421) (0.7238::0.7277)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1184)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1255::1.1255) (0.8964::0.8964)) (IOPATH D Q (1.2150::1.2150) (0.7696::0.7696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1327::1.1327) (0.7161::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7366::0.7366)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6339::0.6339) (0.5594::0.5594)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3010::0.3036)) (SETUP (negedge GATE) (posedge CLK) (0.3987::0.3992)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1328::1.1328) (0.7207::0.7207)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2892::4.2893) (2.0324::2.0326)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.3651::4.3651) (-0.0150::-0.0150) (2.1581::2.1581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0990::4.0991) (1.9514::1.9516)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.1551::4.1551) (-0.0083::-0.0083) (2.0564::2.0564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3548::4.3549) (2.0586::2.0588)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.4410::4.4410) (-0.0191::-0.0191) (2.1946::2.1946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1794::0.1794) (0.1972::0.1972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2269::4.2270) (2.0082::2.0084)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.3054::4.3054) (-0.0189::-0.0189) (2.1402::2.1402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7753::0.7756) (0.6804::0.6842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1071::1.1071) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4418::0.4421) (0.4071::0.4108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1065::5.1066) (2.3624::2.3626)) (IOPATH TE_B Z () () (0.3728::0.3728) (5.1664::5.1664) (-0.0119::-0.0119) (2.4758::2.4758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1505::1.1505) (0.7310::0.7346)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7491::0.7491)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1228)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.0942::1.0942) (0.6867::0.6867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2007::0.2007) (0.2094::0.2094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6189::0.6189) (0.6954::0.6954)) (IOPATH B X (0.4492::0.4492) (0.5809::0.5809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8673::4.8675) (2.2623::2.2624)) (IOPATH TE_B Z () () (0.3895::0.3895) (4.9192::4.9192) (-0.0211::-0.0211) (2.3803::2.3803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1124::1.1124) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7289::0.7289)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.0940::1.0940) (0.6863::0.6863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1446::1.1446) (0.7255::0.7308)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7463::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4751::5.4753) (2.5136::2.5138)) (IOPATH TE_B Z () () (0.3750::0.3750) (5.5372::5.5372) (-0.0131::-0.0131) (2.6300::2.6300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1154::1.1154) (0.7050::0.7050)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6162::0.6162) (0.6885::0.6885)) (IOPATH B X (0.4357::0.4357) (0.5611::0.5611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8213::0.8213)) (IOPATH D Q (1.0956::1.0956) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8346::0.8346)) (IOPATH D Q (1.1533::1.1533) (0.7322::0.7357)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1194)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6682::4.6683) (2.1835::2.1837)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.7509::4.7509) (-0.0197::-0.0197) (2.3187::2.3187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4760::0.4760) (0.5512::0.5512)) (IOPATH B X (0.4141::0.4141) (0.5423::0.5423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7787::4.7789) (2.2266::2.2268)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.8673::4.8673) (-0.0195::-0.0195) (2.3653::2.3653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8428::3.8430) (1.8488::1.8490)) (IOPATH TE_B Z () () (0.3812::0.3812) (3.9248::3.9248) (-0.0165::-0.0165) (1.9782::1.9782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4575::5.4577) (2.5104::2.5106)) (IOPATH TE_B Z () () (0.3835::0.3835) (5.5393::5.5393) (-0.0178::-0.0178) (2.6463::2.6463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8380::0.8380) (0.7944::0.7944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5034::5.5035) (2.5287::2.5289)) (IOPATH TE_B Z () () (0.3700::0.3700) (5.5476::5.5476) (-0.0103::-0.0103) (2.6319::2.6319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2304::0.2304) (0.2594::0.2594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6195::5.6197) (2.5771::2.5773)) (IOPATH TE_B Z () () (0.3952::0.3952) (5.6644::5.6644) (-0.0243::-0.0243) (2.6959::2.6959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0467::1.0467) (0.8464::0.8464)) (IOPATH D Q (1.1362::1.1362) (0.7179::0.7179)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0089::4.0090) (1.9156::1.9158)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.0843::4.0843) (-0.0201::-0.0201) (2.0435::2.0435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0351::1.0351) (0.8383::0.8383)) (IOPATH D Q (1.1483::1.1502) (0.7327::0.7371)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8733::3.8734) (1.8587::1.8589)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.9567::3.9567) (-0.0189::-0.0189) (1.9918::1.9918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8811::3.8812) (1.8627::1.8629)) (IOPATH TE_B Z () () (0.4011::0.4011) (3.9821::3.9821) (-0.0275::-0.0275) (2.0118::2.0118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0316::1.0316) (0.8359::0.8359)) (IOPATH D Q (1.1427::1.1427) (0.7225::0.7265)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4291::5.4293) (2.4985::2.4987)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.4952::5.4952) (-0.0153::-0.0153) (2.6200::2.6200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8226::0.8226)) (IOPATH D Q (1.1312::1.1321) (0.7212::0.7231)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7413)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0307::1.0307) (0.8352::0.8352)) (IOPATH D Q (1.1099::1.1099) (0.6989::0.6989)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1912::0.1912) (0.2134::0.2134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8046::0.8046) (0.7273::0.7273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0307::1.0307) (0.8353::0.8353)) (IOPATH D Q (1.1167::1.1167) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2519::4.2520) (2.0111::2.0113)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.3277::4.3277) (-0.0197::-0.0197) (2.1393::2.1393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2772::6.2774) (2.8508::2.8510)) (IOPATH TE_B Z () () (0.3953::0.3953) (6.3547::6.3547) (-0.0243::-0.0243) (2.9886::2.9886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7381::0.7381) (0.6466::0.6466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1038::1.1038) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5976::0.5976) (0.5492::0.5509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1207::1.1207) (0.7095::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1423::1.1423) (0.7269::0.7269)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7413::0.7413)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7114::0.7114) (0.6023::0.6023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1009::1.1009) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5772::0.5772) (0.6519::0.6520)) (IOPATH B X (0.4291::0.4291) (0.5571::0.5571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1688::0.1688) (0.1759::0.1759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.0981::1.0981) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1184::1.1184) (0.7048::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0457::1.0457) (0.8457::0.8457)) (IOPATH D Q (1.1274::1.1274) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1595::1.1616) (0.7448::0.7486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7592)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1331)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4276::4.4276) (2.0914::2.0916)) (IOPATH TE_B Z () () (0.4008::0.4008) (4.5176::4.5176) (-0.0274::-0.0274) (2.2313::2.2313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1223::1.1223) (0.7128::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7297::0.7297)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1106)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7866::4.7867) (2.2313::2.2315)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.8532::4.8532) (-0.0149::-0.0149) (2.3514::2.3514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7213::4.7214) (2.2029::2.2031)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.7820::4.7820) (-0.0136::-0.0136) (2.3234::2.3234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8331::3.8333) (1.8395::1.8397)) (IOPATH TE_B Z () () (0.3773::0.3773) (3.9113::3.9113) (-0.0144::-0.0144) (1.9642::1.9642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3833::4.3834) (2.0726::2.0728)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.4550::4.4550) (-0.0181::-0.0181) (2.1948::2.1948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6097::0.6097) (0.6844::0.6845)) (IOPATH B X (0.4137::0.4137) (0.5399::0.5399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0716::1.0716) (0.8631::0.8631)) (IOPATH D Q (1.1537::1.1537) (0.7298::0.7298)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8277::0.8277) (0.7741::0.7741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.8236::5.8236) (2.6610::2.6610)) (IOPATH TE_B Z () () (0.3022::0.3022) (5.8852::5.8856) (0.0272::0.0271) (2.7521::2.7525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6497::0.6497) (0.5688::0.5688)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2979)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7099::3.7100) (1.7931::1.7933)) (IOPATH TE_B Z () () (0.3870::0.3870) (3.7929::3.7929) (-0.0197::-0.0197) (1.9243::1.9243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7418::4.7419) (2.2126::2.2128)) (IOPATH TE_B Z () () (0.3903::0.3903) (4.8291::4.8291) (-0.0215::-0.0215) (2.3523::2.3523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1262::1.1262) (0.7175::0.7175)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0316::1.0316) (0.8359::0.8359)) (IOPATH D Q (1.1185::1.1185) (0.7063::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7587::0.7590) (0.6673::0.6693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6087::0.6086) (0.6849::0.6850)) (IOPATH B X (0.4162::0.4162) (0.5443::0.5443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5355::0.5355) (0.4974::0.4974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1777::1.1777) (0.9287::0.9287)) (IOPATH D Q (1.2602::1.2602) (0.7950::0.7950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4673::0.4673) (0.5426::0.5426)) (IOPATH B X (0.4517::0.4517) (0.5839::0.5839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6479::0.6479) (0.5247::0.5247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6884::4.6884) (2.1870::2.1870)) (IOPATH TE_B Z () () (0.3069::0.3069) (4.7567::4.7567) (0.0245::0.0245) (2.2846::2.2846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2212::0.2212) (0.2501::0.2501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8625::0.8626) (0.8066::0.8066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4573::4.4574) (2.0956::2.0958)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.5392::4.5392) (-0.0197::-0.0197) (2.2372::2.2372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1340::1.1340) (0.7216::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1399::4.1399) (1.9715::1.9717)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.2059::4.2059) (-0.0219::-0.0219) (2.0951::2.0951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8238::0.8238)) (IOPATH D Q (1.1001::1.1001) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1111::1.1111) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8363::0.8363)) (IOPATH D Q (1.1268::1.1268) (0.7144::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7245::0.7245)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0340::1.0340) (0.8376::0.8376)) (IOPATH D Q (1.1553::1.1553) (0.7361::0.7361)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0360::4.0361) (1.9304::1.9305)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.0986::4.0986) (-0.0145::-0.0145) (2.0482::2.0482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7502::0.7502) (0.6540::0.6540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0894::1.0894) (0.6837::0.6837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8386::4.8388) (2.2525::2.2528)) (IOPATH TE_B Z () () (0.3668::0.3668) (4.8963::4.8963) (-0.0086::-0.0086) (2.3664::2.3664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6598::4.6600) (2.1777::2.1780)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.7526::4.7526) (-0.0269::-0.0269) (2.3204::2.3204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6603::4.6604) (2.1766::2.1768)) (IOPATH TE_B Z () () (0.3671::0.3671) (4.7094::4.7094) (-0.0087::-0.0087) (2.2829::2.2829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4292::0.4292) (0.3962::0.3962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5313::0.5313) (0.6061::0.6061)) (IOPATH B X (0.4435::0.4435) (0.5733::0.5733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1132::1.1132) (0.7037::0.7037)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8342::4.8343) (2.2563::2.2566)) (IOPATH TE_B Z () () (0.4139::0.4139) (4.8936::4.8936) (-0.0346::-0.0346) (2.3933::2.3933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2459::5.2460) (2.4268::2.4272)) (IOPATH TE_B Z () () (0.5522::0.5522) (5.4536::5.4536) (-0.1273::-0.1273) (2.7293::2.7293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1034::1.1034) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2986::5.2988) (2.4420::2.4422)) (IOPATH TE_B Z () () (0.3830::0.3830) (5.3684::5.3684) (-0.0175::-0.0175) (2.5656::2.5656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7862::4.7862) (2.2310::2.2312)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.8488::4.8488) (-0.0138::-0.0138) (2.3498::2.3498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0409::1.0409) (0.8423::0.8423)) (IOPATH D Q (1.1251::1.1251) (0.7100::0.7100)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6805::4.6806) (2.1885::2.1887)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.7540::4.7540) (-0.0147::-0.0147) (2.3145::2.3145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8065::4.8067) (2.2581::2.2586)) (IOPATH TE_B Z () () (0.4391::0.4391) (4.8282::4.8282) (-0.0485::-0.0485) (2.3808::2.3808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8860::3.8862) (1.8657::1.8659)) (IOPATH TE_B Z () () (0.4000::0.4000) (3.9880::3.9880) (-0.0269::-0.0269) (2.0155::2.0155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8330::0.8330)) (IOPATH D Q (1.1424::1.1458) (0.7289::0.7367)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1209)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1418::4.1419) (1.9735::1.9737)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.2280::4.2280) (-0.0197::-0.0197) (2.1094::2.1094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7257::5.7259) (2.6213::2.6215)) (IOPATH TE_B Z () () (0.3733::0.3733) (5.7884::5.7884) (-0.0121::-0.0121) (2.7403::2.7403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5495::4.5496) (2.1335::2.1337)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.6165::4.6165) (-0.0137::-0.0137) (2.2586::2.2586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0408::1.0408) (0.8423::0.8423)) (IOPATH D Q (1.1329::1.1329) (0.7180::0.7180)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7228::0.7228)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1472::1.1472) (0.7276::0.7337)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0064::4.0065) (1.9160::1.9162)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.0772::4.0772) (-0.0172::-0.0172) (2.0359::2.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8842::5.8843) (2.6839::2.6841)) (IOPATH TE_B Z () () (0.3880::0.3880) (5.9528::5.9528) (-0.0203::-0.0203) (2.8134::2.8134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7377::0.7377) (0.7313::0.7313)) (IOPATH D X (0.7363::0.7363) (0.7386::0.7385)) (IOPATH A_N X (0.9003::0.9003) (0.7658::0.7658)) (IOPATH B_N X (0.9210::0.9210) (0.7948::0.7948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5672::0.5672) (0.5090::0.5090)) (IOPATH A Y (0.7167::0.7167) (0.1915::0.1915)) (IOPATH B Y (0.6645::0.6645) (0.1824::0.1824)) (IOPATH C Y (0.5773::0.5773) (0.1774::0.1774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7249::0.7249) (0.7182::0.7182)) (IOPATH D X (0.7325::0.7325) (0.7359::0.7359)) (IOPATH A_N X (0.8964::0.8964) (0.7631::0.7631)) (IOPATH B_N X (0.9271::0.9271) (0.8035::0.8035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9455::0.9456) (0.8715::0.8715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7296::0.7296) (0.7162::0.7162)) (IOPATH C X (0.7590::0.7590) (0.7608::0.7608)) (IOPATH D X (0.7698::0.7698) (0.7942::0.7942)) (IOPATH A_N X (0.8919::0.8919) (0.7758::0.7758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0516::1.0516) (0.8498::0.8498)) (IOPATH D Q (1.1361::1.1361) (0.7180::0.7180)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1376::1.1414) (0.7266::0.7349)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0035::4.0037) (1.9098::1.9100)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.0834::4.0834) (-0.0166::-0.0166) (2.0368::2.0368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9622::3.9623) (1.8968::1.8970)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.0380::4.0380) (-0.0128::-0.0128) (2.0191::2.0191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7470::0.7470) (0.7336::0.7336)) (IOPATH D X (0.7541::0.7541) (0.7513::0.7513)) (IOPATH A_N X (0.9282::0.9282) (0.7893::0.7893)) (IOPATH B_N X (0.9390::0.9390) (0.8072::0.8072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7192::0.7192) (0.7125::0.7125)) (IOPATH C X (0.7309::0.7309) (0.7368::0.7368)) (IOPATH D X (0.7506::0.7506) (0.7799::0.7799)) (IOPATH A_N X (0.8724::0.8724) (0.7617::0.7617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1029::1.1029) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1564::0.1564) (0.1638::0.1638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7148::0.7148) (0.7056::0.7056)) (IOPATH C X (0.7355::0.7355) (0.7401::0.7401)) (IOPATH D X (0.7551::0.7551) (0.7833::0.7833)) (IOPATH A_N X (0.8870::0.8870) (0.7765::0.7765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6719::0.6719) (0.6045::0.6045)) (IOPATH B X (0.6997::0.6997) (0.6848::0.6848)) (IOPATH C X (0.7188::0.7188) (0.7300::0.7300)) (IOPATH D X (0.7320::0.7320) (0.7595::0.7595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.0964::1.0964) (0.6881::0.6881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0307::1.0307) (0.8353::0.8353)) (IOPATH D Q (1.1166::1.1166) (0.7051::0.7051)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6716::0.6716) (0.5820::0.5820)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3013::0.3016)) (SETUP (negedge GATE) (posedge CLK) (0.3979::0.3990)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1066::1.1066) (0.6958::0.6958)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8558::0.8558) (0.8011::0.8011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6899::0.6899) (0.6174::0.6174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8229::0.8229)) (IOPATH D Q (1.1281::1.1307) (0.7187::0.7246)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7401)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6528::0.6528) (0.5708::0.5708)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2946::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4045::4.4045) (2.0790::2.0791)) (IOPATH TE_B Z () () (0.3940::0.3940) (4.4800::4.4800) (-0.0236::-0.0236) (2.2122::2.2122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1506::1.1540) (0.7376::0.7444)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7538)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1302)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5097::4.5098) (2.1206::2.1207)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.5657::4.5657) (-0.0204::-0.0204) (2.2381::2.2381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.0980::1.0980) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0950::0.0950)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4218::0.4218) (0.3891::0.3891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6385::3.6387) (1.7630::1.7632)) (IOPATH TE_B Z () () (0.3791::0.3791) (3.7209::3.7209) (-0.0154::-0.0154) (1.8912::1.8912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9158::3.9159) (1.8765::1.8767)) (IOPATH TE_B Z () () (0.3749::0.3749) (3.9849::3.9849) (-0.0131::-0.0131) (1.9962::1.9962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8645::0.8645) (0.8013::0.8012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7526::3.7527) (1.8060::1.8062)) (IOPATH TE_B Z () () (0.3825::0.3825) (3.8380::3.8380) (-0.0173::-0.0173) (1.9368::1.9368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3292::4.3293) (2.0452::2.0454)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.4189::4.4189) (-0.0244::-0.0244) (2.1872::2.1872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.1301::1.1317) (0.7202::0.7235)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7392)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4541::0.4540) (0.5291::0.5291)) (IOPATH B X (0.4543::0.4543) (0.5865::0.5865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.1555::1.1555) (0.7336::0.7408)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7537::0.7537)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.0997::1.0997) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1353::1.1353) (0.9026::0.9026)) (IOPATH D Q (1.2208::1.2208) (0.7714::0.7714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2165::0.2165) (0.2421::0.2421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1606::1.1648) (0.7453::0.7529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7587)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1341)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8357::0.8357)) (IOPATH D Q (1.1463::1.1463) (0.7250::0.7312)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6238::0.6238) (0.5609::0.5609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8697::0.8697) (0.8153::0.8153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1520::1.1520) (0.9129::0.9129)) (IOPATH D Q (1.2389::1.2389) (0.7832::0.7832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0012::4.0013) (1.9087::1.9089)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.0704::4.0704) (-0.0134::-0.0134) (2.0273::2.0273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.0929::1.0929) (0.6866::0.6866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9750::3.9750) (1.9023::1.9025)) (IOPATH TE_B Z () () (0.4082::0.4082) (4.0730::4.0730) (-0.0314::-0.0314) (2.0546::2.0546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7301::4.7303) (2.2079::2.2081)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.8102::4.8102) (-0.0219::-0.0219) (2.3389::2.3389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1208::1.1208) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1215::1.1215) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9046::4.9047) (2.2828::2.2830)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.9561::4.9561) (-0.0139::-0.0139) (2.3910::2.3910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8337::4.8338) (2.2496::2.2498)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.8991::4.8991) (-0.0138::-0.0138) (2.3699::2.3699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.0978::1.0978) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.0993::1.0993) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6022::0.6022) (0.5534::0.5534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6575::3.6575) (1.7725::1.7727)) (IOPATH TE_B Z () () (0.3813::0.3813) (3.7415::3.7415) (-0.0166::-0.0166) (1.9069::1.9069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6264::0.6264) (0.5715::0.5715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1395::1.1395) (0.7215::0.7257)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1175)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2887::5.2888) (2.4404::2.4406)) (IOPATH TE_B Z () () (0.3746::0.3746) (5.3518::5.3518) (-0.0129::-0.0129) (2.5566::2.5566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8341::4.8342) (2.2471::2.2473)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.9021::4.9021) (-0.0159::-0.0159) (2.3661::2.3661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1433::1.1433) (0.7288::0.7288)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8305::0.8305)) (IOPATH D Q (1.1778::1.1778) (0.7511::0.7546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7646::0.7646)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1332)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1106::1.1106) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4295::0.4295) (0.3949::0.3949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5705::0.5708) (0.5109::0.5148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1158::1.1158) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5003::0.5003) (0.5734::0.5734)) (IOPATH B X (0.4637::0.4637) (0.5942::0.5942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8285::0.8285)) (IOPATH D Q (1.1258::1.1258) (0.7129::0.7129)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8241::0.8241)) (IOPATH D Q (1.0983::1.0983) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6880::4.6880) (2.1918::2.1920)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.7547::4.7547) (-0.0195::-0.0195) (2.3180::2.3180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2410::0.2410) (0.2735::0.2735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0285::6.0286) (2.7524::2.7526)) (IOPATH TE_B Z () () (0.4022::0.4022) (6.0799::6.0799) (-0.0281::-0.0281) (2.8826::2.8826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8802::4.8802) (2.2717::2.2719)) (IOPATH TE_B Z () () (0.4153::0.4153) (4.9774::4.9774) (-0.0354::-0.0354) (2.4297::2.4297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9872::3.9873) (1.9090::1.9092)) (IOPATH TE_B Z () () (0.3787::0.3787) (4.0633::4.0633) (-0.0151::-0.0151) (2.0341::2.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1020::1.1020) (0.6946::0.6946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4709::0.4709) (0.5449::0.5449)) (IOPATH B X (0.4208::0.4208) (0.5486::0.5486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1397::1.1432) (0.7283::0.7354)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7454)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1990::0.1990) (0.2255::0.2255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4667::4.4669) (2.1132::2.1137)) (IOPATH TE_B Z () () (0.4699::0.4699) (4.5270::4.5270) (-0.0658::-0.0658) (2.2711::2.2711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1825::0.1825) (0.2038::0.2038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1242::1.1242) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0536::4.0537) (1.9345::1.9347)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.1273::4.1273) (-0.0162::-0.0162) (2.0579::2.0579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0634::1.0634) (0.8581::0.8581)) (IOPATH D Q (1.1528::1.1528) (0.7310::0.7310)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3210::6.3210) (2.8669::2.8671)) (IOPATH TE_B Z () () (0.3868::0.3868) (6.3679::6.3679) (-0.0196::-0.0196) (2.9831::2.9831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6767::4.6769) (2.1869::2.1871)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.7491::4.7491) (-0.0116::-0.0116) (2.3164::2.3164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6519::0.6519) (0.5869::0.5869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1440::1.1440) (0.7299::0.7299)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1196::0.1196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5422::4.5424) (2.1315::2.1317)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.6170::4.6170) (-0.0150::-0.0150) (2.2630::2.2630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0043::4.0043) (1.9163::1.9165)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.0689::4.0689) (-0.0156::-0.0156) (2.0342::2.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1058::4.1058) (1.9569::1.9571)) (IOPATH TE_B Z () () (0.3963::0.3963) (4.1785::4.1785) (-0.0249::-0.0249) (2.0830::2.0830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0555::1.0555) (0.8526::0.8526)) (IOPATH D Q (1.1453::1.1453) (0.7256::0.7256)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7985::0.7988) (0.6999::0.7037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5970::0.5970) (0.5525::0.5525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7715::4.7716) (2.2240::2.2242)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.8452::4.8452) (-0.0226::-0.0226) (2.3542::2.3542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8304::0.8304)) (IOPATH D Q (1.0956::1.0956) (0.6869::0.6869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6576::0.6576) (0.5734::0.5734)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6276::0.6280) (0.5578::0.5599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8236::0.8236)) (IOPATH D Q (1.0993::1.0993) (0.6914::0.6914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0428::1.0428) (0.8437::0.8437)) (IOPATH D Q (1.1402::1.1402) (0.7236::0.7236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1777::4.1778) (1.9825::1.9827)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.2590::4.2590) (-0.0176::-0.0176) (2.1120::2.1120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8309::0.8309) (0.7687::0.7687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2358::4.2358) (2.0115::2.0117)) (IOPATH TE_B Z () () (0.3771::0.3771) (4.3075::4.3075) (-0.0143::-0.0143) (2.1363::2.1363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1273::1.1273) (0.7177::0.7177)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7353::0.7353)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7574::4.7576) (2.2175::2.2177)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.8315::4.8315) (-0.0171::-0.0171) (2.3424::2.3424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1303::1.1303) (0.7152::0.7152)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5446::4.5447) (2.1323::2.1325)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.6173::4.6173) (-0.0174::-0.0174) (2.2654::2.2654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9232::3.9233) (1.8824::1.8826)) (IOPATH TE_B Z () () (0.3897::0.3897) (4.0095::4.0095) (-0.0212::-0.0212) (2.0185::2.0185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7915::3.7916) (1.8263::1.8265)) (IOPATH TE_B Z () () (0.3892::0.3892) (3.8797::3.8797) (-0.0209::-0.0209) (1.9619::1.9619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9966::4.9967) (2.3132::2.3134)) (IOPATH TE_B Z () () (0.3932::0.3932) (5.0807::5.0807) (-0.0232::-0.0232) (2.4494::2.4495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7906::0.7906) (0.7152::0.7152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1069::1.1069) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8171::0.8171) (0.7584::0.7584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6442::0.6442) (0.5250::0.5250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4832::5.4833) (2.5186::2.5188)) (IOPATH TE_B Z () () (0.3873::0.3873) (5.5531::5.5531) (-0.0199::-0.0199) (2.6466::2.6466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1336::1.1336) (0.7215::0.7215)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1064::1.1064) (0.6975::0.6975)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1035::1.1035) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6805::0.6805) (0.5870::0.5870)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2932)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1223::1.1223) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1101::1.1101) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2735::5.2735) (2.4360::2.4362)) (IOPATH TE_B Z () () (0.3832::0.3832) (5.3277::5.3277) (-0.0176::-0.0176) (2.5509::2.5509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1111::1.1111) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0948::1.0948) (0.6886::0.6886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3763::4.3765) (2.0673::2.0675)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.4532::4.4532) (-0.0181::-0.0181) (2.1947::2.1947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1062::1.1062) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6293::0.6293) (0.5166::0.5166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6430::0.6430) (0.5651::0.5651)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2225::5.2226) (2.4181::2.4183)) (IOPATH TE_B Z () () (0.3822::0.3822) (5.2576::5.2576) (-0.0171::-0.0171) (2.5267::2.5267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.0992::1.0992) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1734::4.1735) (1.9825::1.9827)) (IOPATH TE_B Z () () (0.3732::0.3732) (4.2410::4.2410) (-0.0121::-0.0121) (2.0979::2.0979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7206::0.7206) (0.6282::0.6282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8478::0.8482) (0.7384::0.7406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.0930::1.0930) (0.6859::0.6859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3249::5.3249) (2.4535::2.4537)) (IOPATH TE_B Z () () (0.3854::0.3854) (5.3924::5.3924) (-0.0188::-0.0188) (2.5811::2.5811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8340::0.8340)) (IOPATH D Q (1.1833::1.1833) (0.7550::0.7586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7649::0.7649)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1336)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2327::0.2327) (0.2661::0.2661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6150::4.6150) (2.1622::2.1624)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.6908::4.6908) (-0.0223::-0.0223) (2.2953::2.2953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1349::1.1349) (0.7234::0.7234)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.0890::1.0890) (0.6838::0.6838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.2504::1.2504) (0.9727::0.9727)) (IOPATH D Q (1.3352::1.3352) (0.8398::0.8398)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4391::4.4392) (2.0969::2.0971)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.5054::4.5054) (-0.0110::-0.0110) (2.2153::2.2153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1502::4.1503) (1.9745::1.9748)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.2337::4.2337) (-0.0189::-0.0189) (2.1082::2.1082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1093::1.1093) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5608::0.5608) (0.5227::0.5227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4900::5.4901) (2.5252::2.5254)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.5472::5.5472) (-0.0140::-0.0140) (2.6402::2.6402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6427::0.6427) (0.5646::0.5646)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3069::0.3085)) (SETUP (negedge GATE) (posedge CLK) (0.4016::0.4024)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6886::0.6886) (0.5917::0.5917)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4658::4.4659) (2.1074::2.1076)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.5347::4.5347) (-0.0180::-0.0180) (2.2323::2.2323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0692::1.0692) (0.8617::0.8617)) (IOPATH D Q (1.1488::1.1488) (0.7252::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6149::4.6150) (2.1625::2.1627)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.6766::4.6766) (-0.0156::-0.0156) (2.2853::2.2853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8312::5.8312) (2.6613::2.6615)) (IOPATH TE_B Z () () (0.3774::0.3774) (5.8797::5.8797) (-0.0144::-0.0144) (2.7732::2.7732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0175::4.0176) (1.9154::1.9156)) (IOPATH TE_B Z () () (0.4054::0.4054) (4.1177::4.1177) (-0.0299::-0.0299) (2.0633::2.0633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5654::4.5655) (2.1397::2.1399)) (IOPATH TE_B Z () () (0.3710::0.3710) (4.6199::4.6199) (-0.0109::-0.0109) (2.2532::2.2532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7539::3.7540) (1.8131::1.8133)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.8202::3.8202) (-0.0199::-0.0199) (1.9360::1.9360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8339::0.8339)) (IOPATH D Q (1.1148::1.1148) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1396::1.1396) (0.7253::0.7253)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6431::0.6431) (0.5649::0.5649)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3249::0.3255)) (SETUP (negedge GATE) (posedge CLK) (0.4106::0.4118)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0988::1.0988) (0.8800::0.8800)) (IOPATH D Q (1.1812::1.1812) (0.7463::0.7463)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1267::1.1267) (0.7133::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2325::0.2325) (0.2616::0.2616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1153::1.1153) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1212::1.1212) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1056::1.1056) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.0985::1.0985) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1936::4.1937) (1.9905::1.9908)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.2698::4.2698) (-0.0181::-0.0181) (2.1180::2.1180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2905::4.2905) (2.0209::2.0209)) (IOPATH TE_B Z () () (0.3112::0.3112) (4.3533::4.3534) (0.0221::0.0221) (2.1110::2.1110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8838::0.8838) (0.8052::0.8052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8902::4.8903) (2.2753::2.2755)) (IOPATH TE_B Z () () (0.3886::0.3886) (4.9617::4.9617) (-0.0206::-0.0206) (2.4010::2.4010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1312::1.1312) (0.7174::0.7174)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7190::3.7192) (1.7942::1.7944)) (IOPATH TE_B Z () () (0.3867::0.3867) (3.8099::3.8099) (-0.0196::-0.0196) (1.9306::1.9306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3369::4.3371) (2.0449::2.0451)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.4057::4.4057) (-0.0131::-0.0131) (2.1641::2.1641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8899::3.8900) (1.8656::1.8658)) (IOPATH TE_B Z () () (0.3938::0.3938) (3.9889::3.9889) (-0.0235::-0.0235) (2.0109::2.0109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0365::1.0365) (0.9185::0.9185)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7933::1.7997)) (SETUP (negedge D) (posedge CLK) (1.3993::1.4192)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6700::3.6702) (1.7700::1.7702)) (IOPATH TE_B Z () () (0.3888::0.3888) (3.7650::3.7650) (-0.0207::-0.0207) (1.9103::1.9103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4477::4.4478) (2.0953::2.0955)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.5319::4.5319) (-0.0211::-0.0211) (2.2329::2.2329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2600::5.2600) (2.4249::2.4251)) (IOPATH TE_B Z () () (0.3882::0.3882) (5.3245::5.3245) (-0.0204::-0.0204) (2.5486::2.5486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6186::0.6186) (0.6947::0.6947)) (IOPATH B X (0.4509::0.4509) (0.5824::0.5824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2353::0.2353) (0.2627::0.2627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6829::0.6829) (0.5887::0.5887)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2982)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6814::0.6814) (0.5876::0.5876)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2956::0.2971)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7370::5.7372) (2.6208::2.6210)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.8130::5.8130) (-0.0167::-0.0167) (2.7512::2.7512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1385::1.1421) (0.7266::0.7341)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7228::5.7230) (2.6182::2.6184)) (IOPATH TE_B Z () () (0.3898::0.3898) (5.7958::5.7958) (-0.0213::-0.0213) (2.7471::2.7471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1629::1.1665) (0.7462::0.7527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1314)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0433::1.0433) (0.8441::0.8441)) (IOPATH D Q (1.1324::1.1324) (0.7163::0.7163)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4367::0.4367) (0.4025::0.4025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6628::0.6628) (0.5826::0.5826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1399::1.1399) (0.7218::0.7277)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1664::0.1664) (0.1798::0.1798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1646::0.1646) (0.1712::0.1712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8308::0.8308)) (IOPATH D Q (1.1116::1.1116) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0379::1.0379) (0.8403::0.8403)) (IOPATH D Q (1.1130::1.1130) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0720::5.0721) (2.3481::2.3483)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.1270::5.1270) (-0.0108::-0.0108) (2.4588::2.4588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.1147::1.1147) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7463::0.7463) (0.6263::0.6263)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5491::4.5491) (2.1289::2.1289)) (IOPATH TE_B Z () () (0.3039::0.3039) (4.6082::4.6082) (0.0262::0.0262) (2.2155::2.2155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8406::0.8408) (0.7823::0.7824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9836::4.9838) (2.3088::2.3090)) (IOPATH TE_B Z () () (0.3692::0.3692) (5.0416::5.0416) (-0.0099::-0.0099) (2.4186::2.4186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2814::5.2815) (2.4421::2.4424)) (IOPATH TE_B Z () () (0.4010::0.4010) (5.3214::5.3214) (-0.0275::-0.0275) (2.5648::2.5648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6623::4.6623) (2.1807::2.1809)) (IOPATH TE_B Z () () (0.3993::0.3993) (4.7302::4.7302) (-0.0265::-0.0265) (2.3098::2.3098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0528::1.0528) (0.8507::0.8507)) (IOPATH D Q (1.1266::1.1266) (0.7081::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5980::4.5981) (2.1532::2.1534)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.6645::4.6645) (-0.0117::-0.0117) (2.2770::2.2770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1407::1.1449) (0.7294::0.7383)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7494)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1147::1.1147) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1717::1.1717) (0.9251::0.9251)) (IOPATH D Q (1.2593::1.2593) (0.7969::0.7969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2151::0.2151) (0.2428::0.2428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0943::1.0943) (0.9554::0.9554)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8744::1.8818)) (SETUP (negedge D) (posedge CLK) (1.4722::1.5025)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6428::0.6428) (0.7149::0.7149)) (IOPATH B X (0.4437::0.4437) (0.5692::0.5692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4839::4.4841) (2.1075::2.1077)) (IOPATH TE_B Z () () (0.3912::0.3912) (4.5757::4.5757) (-0.0220::-0.0220) (2.2552::2.2552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1131::1.1131) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9911::3.9911) (1.8959::1.8959)) (IOPATH TE_B Z () () (0.3024::0.3024) (4.0517::4.0517) (0.0270::0.0270) (1.9847::1.9848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0999::1.0999) (0.8807::0.8807)) (IOPATH D Q (1.1822::1.1822) (0.7455::0.7455)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4130::0.4130) (0.4229::0.4229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8396::0.8396) (0.7298::0.7298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8250::0.8250)) (IOPATH D Q (1.1576::1.1576) (0.7372::0.7408)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4439::0.4439) (0.4073::0.4073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4345::4.4346) (2.0920::2.0923)) (IOPATH TE_B Z () () (0.3723::0.3722) (4.5000::4.5000) (-0.0116::-0.0116) (2.2089::2.2089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6353::0.6353) (0.5605::0.5605)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8633::4.8634) (2.2615::2.2617)) (IOPATH TE_B Z () () (0.3711::0.3711) (4.9198::4.9198) (-0.0109::-0.0109) (2.3774::2.3774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0459::1.0459) (0.8458::0.8458)) (IOPATH D Q (1.1328::1.1328) (0.7163::0.7163)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0059::4.0060) (1.9140::1.9142)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.0805::4.0805) (-0.0173::-0.0173) (2.0377::2.0377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8327::0.8327)) (IOPATH D Q (1.1115::1.1115) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8199::3.8200) (1.8354::1.8356)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.9069::3.9069) (-0.0167::-0.0167) (1.9683::1.9683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4543::5.4545) (2.5002::2.5004)) (IOPATH TE_B Z () () (0.3636::0.3636) (5.5065::5.5065) (-0.0068::-0.0068) (2.6050::2.6050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.3827::1.3827) (1.0501::1.0501)) (IOPATH D Q (1.4736::1.4736) (0.9244::0.9244)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1093::4.1094) (1.9577::1.9579)) (IOPATH TE_B Z () () (0.3886::0.3886) (4.1895::4.1895) (-0.0206::-0.0206) (2.0883::2.0883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0848::4.0849) (1.9491::1.9493)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.1673::4.1673) (-0.0187::-0.0187) (2.0808::2.0808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1044::4.1045) (1.9542::1.9544)) (IOPATH TE_B Z () () (0.3688::0.3688) (4.1578::4.1578) (-0.0097::-0.0097) (2.0576::2.0576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1083::1.1083) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0921::1.0921) (0.6862::0.6862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7093::0.7093) (0.6270::0.6270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0960::1.0960) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5761::0.5764) (0.5176::0.5214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7968::0.7968) (0.7015::0.7015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8231::0.8231)) (IOPATH D Q (1.1206::1.1206) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7331::0.7331)) (SETUP (negedge D) (negedge GATE) (0.1125::0.1125)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1089::1.1089) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8287::5.8288) (2.6665::2.6667)) (IOPATH TE_B Z () () (0.4159::0.4159) (5.9146::5.9146) (-0.0357::-0.0357) (2.8211::2.8211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1019::1.1019) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0644::1.0644) (0.9365::0.9365)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8214::1.8285)) (SETUP (negedge D) (posedge CLK) (1.4205::1.4458)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9196::3.9196) (1.8797::1.8799)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9976::3.9976) (-0.0183::-0.0183) (2.0078::2.0078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0188::4.0188) (1.9185::1.9187)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.0901::4.0901) (-0.0156::-0.0156) (2.0416::2.0416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1243::1.1243) (0.7120::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7914::3.7915) (1.8278::1.8280)) (IOPATH TE_B Z () () (0.3870::0.3870) (3.8778::3.8778) (-0.0197::-0.0197) (1.9633::1.9633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2770::5.2772) (2.4344::2.4347)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.3458::5.3458) (-0.0149::-0.0149) (2.5565::2.5565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8027::3.8028) (1.8313::1.8315)) (IOPATH TE_B Z () () (0.3822::0.3822) (3.8798::3.8798) (-0.0171::-0.0171) (1.9579::1.9579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1144::1.1144) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2514::0.2514) (0.2813::0.2813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.0988::1.0988) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0591::1.0591) (0.8551::0.8551)) (IOPATH D Q (1.1463::1.1463) (0.7245::0.7245)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7153::3.7154) (1.7898::1.7901)) (IOPATH TE_B Z () () (0.3987::0.3987) (3.8182::3.8182) (-0.0262::-0.0262) (1.9384::1.9384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1053::1.1053) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1268::6.1269) (2.7864::2.7866)) (IOPATH TE_B Z () () (0.3722::0.3722) (6.1789::6.1789) (-0.0116::-0.0116) (2.8985::2.8985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7917::5.7918) (2.6483::2.6485)) (IOPATH TE_B Z () () (0.3781::0.3781) (5.8573::5.8573) (-0.0148::-0.0148) (2.7726::2.7726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6241::0.6240) (0.6964::0.6964)) (IOPATH B X (0.4358::0.4358) (0.5610::0.5610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1521::4.1521) (1.9631::1.9631)) (IOPATH TE_B Z () () (0.3062::0.3062) (4.2162::4.2163) (0.0249::0.0249) (2.0556::2.0556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6717::0.6717) (0.5820::0.5820)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2933)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4274::0.4274) (0.3935::0.3935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7118::0.7118) (0.6072::0.6072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5519::0.5519) (0.6268::0.6268)) (IOPATH B X (0.4458::0.4458) (0.5751::0.5751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3640::4.3641) (2.0638::2.0640)) (IOPATH TE_B Z () () (0.3923::0.3923) (4.4407::4.4407) (-0.0227::-0.0227) (2.1944::2.1944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7125::4.7127) (2.2002::2.2004)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.7765::4.7765) (-0.0120::-0.0120) (2.3203::2.3203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8359::0.8366) (0.7257::0.7330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0414::1.0414) (0.8428::0.8428)) (IOPATH D Q (1.1342::1.1342) (0.7196::0.7196)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0400::1.0400) (0.8418::0.8418)) (IOPATH D Q (1.1242::1.1242) (0.7105::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1533::1.1533) (0.9136::0.9136)) (IOPATH D Q (1.2378::1.2378) (0.7822::0.7822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6942::0.6942) (0.5855::0.5855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1532::4.1532) (1.9635::1.9635)) (IOPATH TE_B Z () () (0.3045::0.3045) (4.2150::4.2150) (0.0258::0.0258) (2.0535::2.0535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9273::3.9275) (1.8861::1.8864)) (IOPATH TE_B Z () () (0.4489::0.4489) (4.0113::4.0113) (-0.0539::-0.0539) (2.0495::2.0495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1367::1.1367) (0.7223::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7356::0.7356) (0.6442::0.6442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3662::5.3664) (2.4779::2.4782)) (IOPATH TE_B Z () () (0.4355::0.4355) (5.4471::5.4471) (-0.0465::-0.0465) (2.6374::2.6374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1223::1.1223) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7082::0.7085) (0.6242::0.6280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8319::0.8319)) (IOPATH D Q (1.1210::1.1210) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0996::1.0996) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1028::1.1028) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2118::4.2118) (1.9880::1.9880)) (IOPATH TE_B Z () () (0.3049::0.3049) (4.2649::4.2649) (0.0256::0.0256) (2.0674::2.0675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3213::4.3213) (2.0471::2.0473)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.3946::4.3946) (-0.0141::-0.0141) (2.1735::2.1735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5694::0.5694) (0.5342::0.5342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0429::1.0429) (0.9229::0.9229)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6970::1.7053)) (SETUP (negedge D) (posedge CLK) (1.3063::1.3242)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1811::0.1811) (0.1987::0.1987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1183::1.1183) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6163::0.6163) (0.6917::0.6917)) (IOPATH B X (0.4175::0.4175) (0.5444::0.5444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0340::1.0340) (0.8376::0.8376)) (IOPATH D Q (1.1402::1.1402) (0.7206::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6833::0.6833) (0.5889::0.5889)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7148::4.7150) (2.2035::2.2037)) (IOPATH TE_B Z () () (0.3906::0.3906) (4.8027::4.8027) (-0.0217::-0.0217) (2.3434::2.3434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0930::1.0930) (0.6886::0.6886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6765::0.6765) (0.5735::0.5735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5380::0.5380) (0.6136::0.6136)) (IOPATH B X (0.5032::0.5032) (0.6417::0.6417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4755::4.4756) (2.1041::2.1043)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.5615::4.5615) (-0.0213::-0.0213) (2.2486::2.2486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2293::0.2293) (0.2576::0.2576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6894::0.6894) (1.7373::1.7373)) (IOPATH A1 X (0.7231::0.7231) (1.7803::1.7803)) (IOPATH A2 X (0.6939::0.6939) (1.7303::1.7303)) (IOPATH A3 X (0.6698::0.6698) (1.7312::1.7312)) (IOPATH (posedge S0) X (0.8040::0.8040) (2.0694::2.0694)) (IOPATH (negedge S0) X (1.1173::1.1173) (1.7405::1.7405)) (IOPATH (posedge S1) X (0.5380::0.5380) (1.1961::1.1961)) (IOPATH (negedge S1) X (0.7098::0.7098) (0.9795::0.9795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0832::4.0833) (1.9473::1.9475)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.1608::4.1608) (-0.0196::-0.0196) (2.0748::2.0748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1203::1.1203) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1143::5.1144) (2.3686::2.3688)) (IOPATH TE_B Z () () (0.3694::0.3694) (5.1632::5.1632) (-0.0100::-0.0100) (2.4725::2.4725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1367::1.1367) (0.7187::0.7214)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8252::0.8252)) (IOPATH D Q (1.1023::1.1023) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6145::0.6145) (0.5488::0.5488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6391::0.6391) (0.5245::0.5245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6812::4.6814) (2.1872::2.1874)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.7546::4.7546) (-0.0156::-0.0156) (2.3160::2.3160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0427::4.0428) (1.9308::1.9310)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.1279::4.1279) (-0.0173::-0.0173) (2.0638::2.0638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9132::3.9134) (1.8770::1.8773)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.9962::3.9962) (-0.0173::-0.0173) (2.0086::2.0086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3474::4.3475) (2.0530::2.0532)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.4141::4.4141) (-0.0168::-0.0168) (2.1726::2.1726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4844::4.4846) (2.1049::2.1051)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.5653::4.5653) (-0.0178::-0.0178) (2.2401::2.2401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6985::3.6986) (1.7881::1.7883)) (IOPATH TE_B Z () () (0.3776::0.3776) (3.7698::3.7698) (-0.0146::-0.0146) (1.9094::1.9094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6235::3.6236) (1.7562::1.7564)) (IOPATH TE_B Z () () (0.3911::0.3911) (3.7128::3.7128) (-0.0220::-0.0220) (1.8943::1.8943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1288::1.1288) (0.7196::0.7196)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1749::5.1749) (2.3957::2.3958)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.2278::5.2278) (-0.0170::-0.0170) (2.5100::2.5100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2193::0.2193) (0.2480::0.2480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1347::1.1347) (0.7220::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7318::0.7318)) (SETUP (negedge D) (negedge GATE) (0.1121::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5323::0.5323) (0.5033::0.5033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8248::0.8248)) (IOPATH D Q (1.1177::1.1177) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0963::1.0963) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1206::1.1206) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0496::1.0496) (0.9271::0.9271)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8081::1.8133)) (SETUP (negedge D) (posedge CLK) (1.4085::1.4352)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0354::1.0354) (0.8386::0.8386)) (IOPATH D Q (1.1299::1.1299) (0.7176::0.7176)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5214::0.5214) (0.4727::0.4727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5921::5.5921) (2.5637::2.5639)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.6516::5.6516) (-0.0168::-0.0168) (2.6826::2.6826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6277::0.6277) (0.5711::0.5711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0346::1.0346) (0.8380::0.8380)) (IOPATH D Q (1.1280::1.1280) (0.7153::0.7153)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2678::0.2678) (0.3197::0.3197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1524::1.1524) (0.7404::0.7404)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0073::4.0074) (1.9167::1.9169)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.0958::4.0958) (-0.0235::-0.0235) (2.0560::2.0560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8830::3.8831) (1.8645::1.8647)) (IOPATH TE_B Z () () (0.3763::0.3763) (3.9598::3.9598) (-0.0138::-0.0138) (1.9891::1.9891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7559::3.7560) (1.8118::1.8120)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.8423::3.8423) (-0.0185::-0.0185) (1.9450::1.9450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8220::0.8220)) (IOPATH D Q (1.1135::1.1135) (0.7052::0.7052)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7073::4.7073) (2.2017::2.2018)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.7728::4.7728) (-0.0192::-0.0192) (2.3277::2.3277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6180::0.6180) (0.6880::0.6880)) (IOPATH B X (0.4377::0.4377) (0.5614::0.5614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8572::5.8573) (2.6775::2.6777)) (IOPATH TE_B Z () () (0.3863::0.3863) (5.9171::5.9171) (-0.0194::-0.0194) (2.8010::2.8010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6694::0.6694) (0.5804::0.5804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4572::4.4573) (2.0956::2.0958)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.5344::4.5344) (-0.0203::-0.0203) (2.2321::2.2321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6582::0.6582) (1.6926::1.6926)) (IOPATH A1 X (0.6808::0.6808) (1.7292::1.7292)) (IOPATH A2 X (0.6667::0.6667) (1.6885::1.6885)) (IOPATH A3 X (0.6416::0.6416) (1.6885::1.6885)) (IOPATH (posedge S0) X (0.7734::0.7734) (2.0261::2.0261)) (IOPATH (negedge S0) X (1.0882::1.0882) (1.6971::1.6971)) (IOPATH (posedge S1) X (0.5083::0.5083) (1.1534::1.1534)) (IOPATH (negedge S1) X (0.6801::0.6801) (0.9361::0.9361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0389::1.0389) (0.8410::0.8410)) (IOPATH D Q (1.1268::1.1268) (0.7133::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2512::4.2514) (2.0172::2.0174)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.3220::4.3220) (-0.0113::-0.0113) (2.1357::2.1357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2722::6.2724) (2.8477::2.8479)) (IOPATH TE_B Z () () (0.3932::0.3932) (6.3527::6.3527) (-0.0231::-0.0231) (2.9865::2.9865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4226::5.4227) (2.4934::2.4936)) (IOPATH TE_B Z () () (0.3982::0.3982) (5.5014::5.5014) (-0.0259::-0.0259) (2.6290::2.6290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1589::0.1589) (0.1678::0.1678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.0992::1.0992) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7588::0.7592) (0.6681::0.6700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0752::5.0753) (2.3520::2.3522)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.1327::5.1327) (-0.0154::-0.0154) (2.4666::2.4666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1113::1.1113) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1473::1.1473) (0.7277::0.7332)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7471::0.7471)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4987::0.4987) (0.5741::0.5741)) (IOPATH B X (0.4366::0.4366) (0.5667::0.5667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1020::1.1020) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4167::4.4168) (2.0860::2.0862)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.4886::4.4886) (-0.0160::-0.0160) (2.2096::2.2096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0792::1.0792) (0.8679::0.8679)) (IOPATH D Q (1.1619::1.1619) (0.7357::0.7357)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.1043::5.1043) (2.3607::2.3607)) (IOPATH TE_B Z () () (0.3031::0.3032) (5.1655::5.1659) (0.0266::0.0266) (2.4509::2.4513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1470::1.1509) (0.7331::0.7412)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7450)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1239)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8489::5.8490) (2.6776::2.6779)) (IOPATH TE_B Z () () (0.4051::0.4050) (5.8940::5.8940) (-0.0297::-0.0297) (2.8061::2.8061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8475::0.8475) (0.7782::0.7782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1017::1.1017) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0402::1.0402) (0.8419::0.8419)) (IOPATH D Q (1.1529::1.1553) (0.7358::0.7413)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7384)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6380::0.6380) (0.5618::0.5618)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3048::0.3057)) (SETUP (negedge GATE) (posedge CLK) (0.4002::0.4011)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1138::1.1138) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7262::0.7262)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8894::0.8894) (0.7706::0.7706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1183::1.1183) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1120::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8337::3.8338) (1.8398::1.8400)) (IOPATH TE_B Z () () (0.3740::0.3740) (3.9077::3.9077) (-0.0126::-0.0126) (1.9604::1.9604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1244::1.1244) (0.7139::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7272::0.7272)) (SETUP (negedge D) (negedge GATE) (0.1090::0.1090)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7483::4.7484) (2.2163::2.2165)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.8300::4.8300) (-0.0201::-0.0201) (2.3532::2.3532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0472::1.0472) (0.9256::0.9256)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8328::1.8406)) (SETUP (negedge D) (posedge CLK) (1.4323::1.4592)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1788::0.1788) (0.1978::0.1978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2996::5.2998) (2.4439::2.4441)) (IOPATH TE_B Z () () (0.3814::0.3814) (5.3738::5.3738) (-0.0166::-0.0166) (2.5711::2.5711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1073::1.1073) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6130::0.6130) (0.6883::0.6884)) (IOPATH B X (0.4096::0.4096) (0.5374::0.5374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8948::3.8948) (1.8686::1.8688)) (IOPATH TE_B Z () () (0.3898::0.3898) (3.9725::3.9725) (-0.0213::-0.0213) (1.9989::1.9989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8273::0.8273)) (IOPATH D Q (1.1341::1.1341) (0.7222::0.7222)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1160::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1478::1.1478) (0.7284::0.7351)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7536)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8340::0.8340)) (IOPATH D Q (1.1127::1.1127) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6437::0.6437) (1.6751::1.6751)) (IOPATH A1 X (0.6664::0.6664) (1.7122::1.7122)) (IOPATH A2 X (0.6514::0.6514) (1.6707::1.6707)) (IOPATH A3 X (0.6274::0.6274) (1.6715::1.6715)) (IOPATH (posedge S0) X (0.7634::0.7634) (2.0121::2.0121)) (IOPATH (negedge S0) X (1.0787::1.0787) (1.6831::1.6831)) (IOPATH (posedge S1) X (0.4986::0.4986) (1.1396::1.1396)) (IOPATH (negedge S1) X (0.6705::0.6705) (0.9220::0.9220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1012::1.1012) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5993::0.5993) (0.6737::0.6737)) (IOPATH B X (0.4341::0.4341) (0.5620::0.5620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1000::1.1000) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6025::0.6025) (0.6788::0.6788)) (IOPATH B X (0.4202::0.4202) (0.5489::0.5489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.1286::1.1286) (0.7125::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0660::1.0660) (0.8597::0.8597)) (IOPATH D Q (1.1464::1.1464) (0.7251::0.7251)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8275::0.8275)) (IOPATH D Q (1.1408::1.1408) (0.7291::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1197::0.1197)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8404::4.8406) (2.2540::2.2542)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.9120::4.9120) (-0.0161::-0.0161) (2.3758::2.3758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6819::4.6819) (2.1896::2.1898)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.7406::4.7406) (-0.0182::-0.0182) (2.3080::2.3080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0985::4.0986) (1.9496::1.9498)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.1756::4.1756) (-0.0181::-0.0181) (2.0769::2.0769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0965::1.0965) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8315::0.8315)) (IOPATH D Q (1.1345::1.1345) (0.7183::0.7189)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7343::0.7343)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7443::3.7444) (1.8048::1.8051)) (IOPATH TE_B Z () () (0.3881::0.3881) (3.8369::3.8369) (-0.0203::-0.0203) (1.9428::1.9428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8319::3.8321) (1.8408::1.8410)) (IOPATH TE_B Z () () (0.3933::0.3933) (3.9281::3.9281) (-0.0232::-0.0232) (1.9848::1.9848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1124::1.1124) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3096::5.3097) (2.4486::2.4488)) (IOPATH TE_B Z () () (0.3652::0.3652) (5.3583::5.3583) (-0.0077::-0.0077) (2.5518::2.5518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7664::3.7665) (1.8159::1.8162)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.8596::3.8596) (-0.0223::-0.0223) (1.9562::1.9562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8378::0.8378)) (IOPATH D Q (1.1119::1.1119) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4043::4.4045) (2.0784::2.0786)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.4730::4.4730) (-0.0138::-0.0138) (2.1959::2.1959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4026::4.4026) (2.0817::2.0819)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.4637::4.4637) (-0.0127::-0.0127) (2.1966::2.1967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1090::1.1090) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1098::1.1098) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.1170::1.1170) (0.9698::0.9698)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7910::1.7977)) (SETUP (negedge D) (posedge CLK) (1.3965::1.4175)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1051::1.1051) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1441::1.1441) (0.7275::0.7292)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7501::0.7501)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1387::4.1388) (1.9687::1.9689)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.2302::4.2302) (-0.0235::-0.0235) (2.1106::2.1106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1070::1.1070) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4071::0.4071) (0.4822::0.4822)) (IOPATH B X (0.4477::0.4477) (0.5794::0.5794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1551::0.1551) (0.1628::0.1628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7915::4.7915) (2.2337::2.2339)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.8665::4.8665) (-0.0182::-0.0182) (2.3645::2.3645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6677::0.6677) (1.6929::1.6929)) (IOPATH A1 X (0.6716::0.6716) (1.7172::1.7172)) (IOPATH A2 X (0.6523::0.6523) (1.6729::1.6729)) (IOPATH A3 X (0.6330::0.6330) (1.6767::1.6767)) (IOPATH (posedge S0) X (0.7654::0.7654) (2.0150::2.0150)) (IOPATH (negedge S0) X (1.0806::1.0806) (1.6859::1.6859)) (IOPATH (posedge S1) X (0.5006::0.5006) (1.1424::1.1424)) (IOPATH (negedge S1) X (0.6725::0.6725) (0.9249::0.9249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.0974::1.0974) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6529::0.6529) (0.7291::0.7291)) (IOPATH B X (0.4166::0.4166) (0.5444::0.5444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5448::4.5449) (2.1286::2.1288)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.6186::4.6186) (-0.0148::-0.0148) (2.2597::2.2597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8851::5.8851) (2.6844::2.6846)) (IOPATH TE_B Z () () (0.3771::0.3771) (5.9435::5.9435) (-0.0143::-0.0143) (2.8038::2.8038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5132::0.5132) (0.5850::0.5850)) (IOPATH B X (0.4371::0.4371) (0.5636::0.5636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1362::1.1362) (0.7204::0.7225)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4334::5.4335) (2.5004::2.5006)) (IOPATH TE_B Z () () (0.3869::0.3869) (5.4971::5.4971) (-0.0197::-0.0197) (2.6221::2.6221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4656::4.4657) (2.1093::2.1095)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.5479::4.5479) (-0.0261::-0.0261) (2.2468::2.2468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9679::3.9680) (1.9006::1.9008)) (IOPATH TE_B Z () () (0.3744::0.3745) (4.0389::4.0389) (-0.0128::-0.0128) (2.0202::2.0202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8904::4.8906) (2.2745::2.2747)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.9500::4.9500) (-0.0098::-0.0098) (2.3917::2.3917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0393::1.0393) (0.8413::0.8413)) (IOPATH D Q (1.1290::1.1290) (0.7147::0.7147)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4303::0.4328) (0.3260::0.3433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8523::4.8525) (2.2573::2.2575)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.9261::4.9261) (-0.0169::-0.0169) (2.3828::2.3828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5993::0.5993) (0.6747::0.6747)) (IOPATH B X (0.4478::0.4478) (0.5780::0.5780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1228::1.1228) (0.7091::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7367::0.7367)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6317::0.6317) (0.5693::0.5693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6403::1.6403) (1.2014::1.2014)) (IOPATH D Q (1.7209::1.7209) (1.0655::1.0655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6523::0.6523) (0.5706::0.5706)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0952::1.0952) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3001::6.3002) (2.8703::2.8707)) (IOPATH TE_B Z () () (0.4739::0.4739) (6.3700::6.3700) (-0.0688::-0.0688) (3.0449::3.0449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6518::0.6518) (0.5704::0.5704)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2984::0.3000)) (SETUP (negedge GATE) (posedge CLK) (0.3968::0.3977)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3036::4.3036) (2.0263::2.0263)) (IOPATH TE_B Z () () (0.3018::0.3019) (4.3663::4.3664) (0.0273::0.0273) (2.1181::2.1182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2376::0.2376) (0.2702::0.2702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0548::1.0548) (0.9304::0.9304)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8182::1.8243)) (SETUP (negedge D) (posedge CLK) (1.4173::1.4445)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8234::0.8234)) (IOPATH D Q (1.1145::1.1145) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1564::1.1564) (0.7342::0.7403)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7500::0.7500)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1242)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3951::0.3951) (0.4106::0.4106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3402::4.3402) (2.0540::2.0542)) (IOPATH TE_B Z () () (0.3738::0.3738) (4.4005::4.4005) (-0.0124::-0.0125) (2.1691::2.1691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7577::5.7578) (2.6377::2.6380)) (IOPATH TE_B Z () () (0.3991::0.3991) (5.7848::5.7848) (-0.0264::-0.0264) (2.7493::2.7493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1590::0.1590) (0.1645::0.1645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1001::1.1001) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0959::1.0959) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8183::3.8184) (1.8374::1.8376)) (IOPATH TE_B Z () () (0.3828::0.3828) (3.8916::3.8916) (-0.0174::-0.0174) (1.9615::1.9615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6534::0.6534) (1.6893::1.6893)) (IOPATH A1 X (0.6763::0.6763) (1.7263::1.7263)) (IOPATH A2 X (0.6636::0.6636) (1.6865::1.6865)) (IOPATH A3 X (0.6375::0.6375) (1.6859::1.6859)) (IOPATH (posedge S0) X (0.7734::0.7734) (2.0261::2.0261)) (IOPATH (negedge S0) X (1.0881::1.0881) (1.6971::1.6971)) (IOPATH (posedge S1) X (0.5083::0.5083) (1.1534::1.1534)) (IOPATH (negedge S1) X (0.6802::0.6802) (0.9361::0.9361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6404::0.6404) (0.5330::0.5330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2468::0.2468) (0.2828::0.2828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1308::1.1308) (0.7195::0.7195)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6936::0.6939) (0.6135::0.6173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1495::1.1495) (0.7288::0.7338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7447::0.7447)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6135::0.6135) (0.6763::0.6763)) (IOPATH B X (0.5092::0.5092) (0.6301::0.6301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4993::0.4993) (0.5732::0.5732)) (IOPATH B X (0.5570::0.5570) (0.7004::0.7004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0138::4.0138) (1.9053::1.9053)) (IOPATH TE_B Z () () (0.3074::0.3074) (4.0789::4.0789) (0.0243::0.0243) (1.9986::1.9986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.0966::1.0966) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9945::0.9949) (0.7316::0.7353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8180::0.8193) (0.6257::0.6296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8342::0.8342)) (IOPATH D Q (1.1424::1.1452) (0.7286::0.7342)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7390)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8913::4.8915) (2.2749::2.2751)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.9609::4.9609) (-0.0126::-0.0126) (2.3961::2.3961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8271::0.8271) (0.7555::0.7555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1377::1.1402) (0.7257::0.7316)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1213)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5368::0.5368) (0.6128::0.6128)) (IOPATH B X (0.4543::0.4543) (0.5866::0.5866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1007::1.1007) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8346::4.8347) (2.2511::2.2513)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.9055::4.9055) (-0.0201::-0.0201) (2.3765::2.3765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0382::1.0382) (0.8405::0.8405)) (IOPATH D Q (1.1647::1.1647) (0.7478::0.7478)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7461::0.7461)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6409::3.6411) (1.7605::1.7607)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.7260::3.7260) (-0.0141::-0.0141) (1.8902::1.8902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7700::3.7700) (1.8173::1.8175)) (IOPATH TE_B Z () () (0.3882::0.3882) (3.8540::3.8540) (-0.0204::-0.0204) (1.9521::1.9521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6534::0.6534) (0.5712::0.5712)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2912::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3936)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.0993::1.0993) (0.6914::0.6914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4142::5.4143) (2.4932::2.4935)) (IOPATH TE_B Z () () (0.3849::0.3849) (5.4822::5.4822) (-0.0186::-0.0186) (2.6171::2.6171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1786::4.1787) (1.9884::1.9886)) (IOPATH TE_B Z () () (0.3665::0.3665) (4.2302::4.2302) (-0.0084::-0.0084) (2.0893::2.0893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7966::0.7966) (0.7171::0.7171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8791::3.8791) (1.8649::1.8651)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.9469::3.9469) (-0.0145::-0.0145) (1.9847::1.9847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1961::4.1963) (1.9950::1.9952)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.2800::4.2800) (-0.0154::-0.0154) (2.1263::2.1263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4878::5.4879) (2.5138::2.5141)) (IOPATH TE_B Z () () (0.3808::0.3808) (5.5561::5.5561) (-0.0163::-0.0163) (2.6366::2.6366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1477::1.1477) (0.7311::0.7311)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0991::1.0991) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8310::0.8310)) (IOPATH D Q (1.0989::1.0989) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2142::0.2142) (0.2395::0.2395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1091::1.1091) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1188::1.1188) (0.7052::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7271::0.7271) (0.6371::0.6371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2163::0.2163) (0.2442::0.2442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8375::5.8376) (2.6646::2.6648)) (IOPATH TE_B Z () () (0.3737::0.3737) (5.8996::5.8996) (-0.0124::-0.0124) (2.7830::2.7830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1149::1.1149) (0.7023::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.1159::1.1159) (0.7089::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7304::0.7304)) (SETUP (negedge D) (negedge GATE) (0.1113::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8208::0.8208)) (IOPATH D Q (1.0917::1.0917) (0.6852::0.6852)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6472::0.6472) (1.6726::1.6726)) (IOPATH A1 X (0.6692::0.6692) (1.7090::1.7090)) (IOPATH A2 X (0.6435::0.6435) (1.6604::1.6604)) (IOPATH A3 X (0.6199::0.6199) (1.6614::1.6614)) (IOPATH (posedge S0) X (0.7567::0.7567) (2.0028::2.0028)) (IOPATH (negedge S0) X (1.0723::1.0723) (1.6736::1.6736)) (IOPATH (posedge S1) X (0.4921::0.4921) (1.1303::1.1303)) (IOPATH (negedge S1) X (0.6640::0.6640) (0.9127::0.9127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9986::3.9986) (1.9144::1.9146)) (IOPATH TE_B Z () () (0.4031::0.4031) (4.0857::4.0857) (-0.0286::-0.0286) (2.0569::2.0569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6576::0.6576) (0.5734::0.5734)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3026::0.3049)) (SETUP (negedge GATE) (posedge CLK) (0.3995::0.4001)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1110::1.1110) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7249::0.7249)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8337::0.8337)) (IOPATH D Q (1.1101::1.1101) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3922::4.3923) (2.0749::2.0750)) (IOPATH TE_B Z () () (0.3996::0.3996) (4.4593::4.4593) (-0.0267::-0.0267) (2.2064::2.2064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7756::4.7758) (2.2266::2.2268)) (IOPATH TE_B Z () () (0.3874::0.3874) (4.8634::4.8635) (-0.0199::-0.0199) (2.3648::2.3648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6848::4.6849) (2.1913::2.1915)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.7612::4.7612) (-0.0175::-0.0175) (2.3219::2.3219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0480::1.0480) (0.8473::0.8473)) (IOPATH D Q (1.1406::1.1406) (0.7243::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3144::4.3145) (2.0389::2.0391)) (IOPATH TE_B Z () () (0.3925::0.3925) (4.3996::4.3996) (-0.0227::-0.0227) (2.1770::2.1770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2999::6.3001) (2.8558::2.8560)) (IOPATH TE_B Z () () (0.3696::0.3696) (6.3493::6.3493) (-0.0101::-0.0101) (2.9638::2.9638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1237::1.1237) (0.7146::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7329::0.7329)) (SETUP (negedge D) (negedge GATE) (0.1129::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5419::4.5420) (2.1304::2.1306)) (IOPATH TE_B Z () () (0.3793::0.3793) (4.6161::4.6161) (-0.0155::-0.0155) (2.2617::2.2617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0931::4.0932) (1.9490::1.9493)) (IOPATH TE_B Z () () (0.3779::0.3779) (4.1611::4.1611) (-0.0147::-0.0147) (2.0648::2.0648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0413::1.0413) (0.8427::0.8427)) (IOPATH D Q (1.1240::1.1240) (0.7092::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7963::0.7966) (0.6987::0.7025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5523::0.5523) (0.6277::0.6277)) (IOPATH B X (0.4301::0.4301) (0.5591::0.5591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3755::4.3756) (2.0684::2.0686)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.4560::4.4560) (-0.0174::-0.0174) (2.1978::2.1978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6600::0.6600) (0.5748::0.5748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2942::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0607::5.0609) (2.3464::2.3466)) (IOPATH TE_B Z () () (0.3923::0.3923) (5.1399::5.1399) (-0.0227::-0.0227) (2.4780::2.4780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6111::4.6111) (2.1608::2.1610)) (IOPATH TE_B Z () () (0.3718::0.3718) (4.6599::4.6599) (-0.0113::-0.0113) (2.2720::2.2720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1382::1.1382) (0.7275::0.7275)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1133::1.1133) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3044::4.3045) (2.0376::2.0378)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.3726::4.3726) (-0.0161::-0.0161) (2.1588::2.1588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0009::5.0011) (2.3209::2.3211)) (IOPATH TE_B Z () () (0.4174::0.4174) (5.1139::5.1139) (-0.0366::-0.0366) (2.4861::2.4861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7074::3.7075) (1.7909::1.7911)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.7784::3.7784) (-0.0130::-0.0130) (1.9106::1.9106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3812::4.3813) (2.0706::2.0709)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.4414::4.4414) (-0.0157::-0.0157) (2.1828::2.1828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2624::4.2625) (2.0215::2.0217)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.3248::4.3248) (-0.0110::-0.0110) (2.1316::2.1316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8243::0.8243)) (IOPATH D Q (1.1075::1.1075) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1183::1.1183) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6607::0.6607) (0.5753::0.5753)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2928)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6872::0.6872) (0.5909::0.5909)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2973)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4661::0.4664) (0.4241::0.4263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0385::1.0385) (0.8407::0.8407)) (IOPATH D Q (1.1246::1.1246) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1731::0.1731) (0.1907::0.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7858::3.7859) (1.8217::1.8220)) (IOPATH TE_B Z () () (0.3737::0.3737) (3.8632::3.8632) (-0.0124::-0.0124) (1.9446::1.9446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6108::4.6109) (2.1615::2.1617)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.6992::4.6992) (-0.0242::-0.0242) (2.3038::2.3038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1180::1.1180) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9968::4.9969) (2.3126::2.3128)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.0686::5.0686) (-0.0170::-0.0170) (2.4370::2.4370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1164::1.1164) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9142::3.9143) (1.8775::1.8777)) (IOPATH TE_B Z () () (0.3932::0.3932) (4.0044::4.0044) (-0.0232::-0.0232) (2.0168::2.0168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9843::3.9844) (1.9067::1.9069)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.0672::4.0672) (-0.0167::-0.0167) (2.0365::2.0365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6648::0.6648) (1.7019::1.7019)) (IOPATH A1 X (0.6824::0.6824) (1.7351::1.7351)) (IOPATH A2 X (0.6651::0.6651) (1.6923::1.6923)) (IOPATH A3 X (0.6453::0.6453) (1.6959::1.6959)) (IOPATH (posedge S0) X (0.7796::0.7796) (2.0349::2.0349)) (IOPATH (negedge S0) X (1.0940::1.0940) (1.7059::1.7059)) (IOPATH (posedge S1) X (0.5144::0.5144) (1.1620::1.1620)) (IOPATH (negedge S1) X (0.6862::0.6862) (0.9449::0.9449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4953::5.4954) (2.5274::2.5276)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.5499::5.5499) (-0.0149::-0.0149) (2.6431::2.6431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1262::1.1299) (0.7175::0.7251)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1092::1.1092) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8100::5.8102) (2.6484::2.6486)) (IOPATH TE_B Z () () (0.3760::0.3760) (5.8758::5.8758) (-0.0136::-0.0136) (2.7693::2.7693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5673::4.5674) (2.1402::2.1404)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.6283::4.6283) (-0.0148::-0.0148) (2.2614::2.2614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6580::0.6580) (0.5741::0.5741)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6527::0.6527) (0.5706::0.5706)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2932::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2644::5.2645) (2.4304::2.4306)) (IOPATH TE_B Z () () (0.3717::0.3717) (5.3190::5.3190) (-0.0113::-0.0113) (2.5419::2.5419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8088::0.8088) (0.7440::0.7439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5211::0.5211) (0.4937::0.4936)) (IOPATH A Y (0.6787::0.6787) (0.1852::0.1852)) (IOPATH B Y (0.6354::0.6354) (0.1900::0.1900)) (IOPATH C Y (0.5415::0.5415) (0.1750::0.1750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5497::4.5497) (2.1291::2.1291)) (IOPATH TE_B Z () () (0.3039::0.3039) (4.6092::4.6092) (0.0262::0.0262) (2.2162::2.2162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1442::1.1442) (0.7255::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7325::0.7325) (0.7274::0.7274)) (IOPATH D X (0.7247::0.7247) (0.7280::0.7279)) (IOPATH A_N X (0.8983::0.8983) (0.7658::0.7658)) (IOPATH B_N X (0.9269::0.9269) (0.8046::0.8046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.8319::0.8319) (0.7963::0.7963)) (IOPATH D X (0.8215::0.8215) (0.7962::0.7961)) (IOPATH A_N X (0.9960::0.9960) (0.8331::0.8331)) (IOPATH B_N X (1.0236::1.0236) (0.8691::0.8691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1040::1.1040) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7152::0.7152) (0.7095::0.7095)) (IOPATH C X (0.7337::0.7337) (0.7426::0.7426)) (IOPATH D X (0.7383::0.7383) (0.7690::0.7689)) (IOPATH A_N X (0.8700::0.8700) (0.7617::0.7617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0931::1.0931) (0.6857::0.6857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7670::3.7671) (1.8134::1.8136)) (IOPATH TE_B Z () () (0.3761::0.3761) (3.8450::3.8450) (-0.0137::-0.0137) (1.9375::1.9375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7419::0.7419) (0.7310::0.7310)) (IOPATH D X (0.7394::0.7394) (0.7385::0.7384)) (IOPATH A_N X (0.9199::0.9199) (0.7833::0.7833)) (IOPATH B_N X (0.9420::0.9420) (0.8149::0.8149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1604::1.1644) (0.7445::0.7530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7517)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1296)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9910::3.9911) (1.9097::1.9099)) (IOPATH TE_B Z () () (0.3910::0.3910) (4.0634::4.0634) (-0.0220::-0.0220) (2.0386::2.0386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4923::5.4924) (2.5273::2.5275)) (IOPATH TE_B Z () () (0.3706::0.3706) (5.5415::5.5415) (-0.0107::-0.0107) (2.6341::2.6341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7173::0.7173) (0.7109::0.7109)) (IOPATH C X (0.7322::0.7322) (0.7386::0.7386)) (IOPATH D X (0.7423::0.7423) (0.7719::0.7718)) (IOPATH A_N X (0.8818::0.8818) (0.7741::0.7741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1078::1.1078) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7064::0.7064) (0.7032::0.7032)) (IOPATH C X (0.7194::0.7194) (0.7295::0.7295)) (IOPATH D X (0.7296::0.7296) (0.7625::0.7624)) (IOPATH A_N X (0.8678::0.8678) (0.7627::0.7627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6734::0.6734) (0.6053::0.6053)) (IOPATH B X (0.7124::0.7124) (0.6973::0.6973)) (IOPATH C X (0.7235::0.7235) (0.7341::0.7341)) (IOPATH D X (0.7272::0.7272) (0.7537::0.7536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2220::0.2220) (0.2509::0.2509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6661::0.6661) (0.5788::0.5788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8577::0.8579) (0.7976::0.7976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1024::1.1024) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7893::4.7894) (2.2285::2.2288)) (IOPATH TE_B Z () () (0.3714::0.3714) (4.8504::4.8504) (-0.0111::-0.0111) (2.3460::2.3460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6851::0.6851) (0.6068::0.6068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5543::0.5543) (0.5232::0.5232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1138::1.1138) (0.7009::0.7009)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1062::1.1062) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2103::0.2103) (0.2369::0.2369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6831::0.6831) (1.7111::1.7111)) (IOPATH A1 X (0.6822::0.6822) (1.7321::1.7321)) (IOPATH A2 X (0.6618::0.6618) (1.6872::1.6872)) (IOPATH A3 X (0.6400::0.6400) (1.6895::1.6895)) (IOPATH (posedge S0) X (0.7758::0.7758) (2.0296::2.0296)) (IOPATH (negedge S0) X (1.0905::1.0905) (1.7006::1.7006)) (IOPATH (posedge S1) X (0.5107::0.5107) (1.1568::1.1568)) (IOPATH (negedge S1) X (0.6825::0.6825) (0.9396::0.9396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.0934::1.0934) (0.6865::0.6865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7089::0.7089)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1148::1.1148) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0486::1.0486) (0.8478::0.8478)) (IOPATH D Q (1.1332::1.1332) (0.7147::0.7147)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6852::4.6853) (2.1922::2.1924)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.7461::4.7461) (-0.0130::-0.0130) (2.3161::2.3161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4451::4.4451) (2.0997::2.0999)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.5186::4.5186) (-0.0188::-0.0188) (2.2288::2.2288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1474::4.1476) (1.9745::1.9747)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.2274::4.2274) (-0.0149::-0.0149) (2.1021::2.1021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2058::4.2059) (1.9978::1.9980)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.2834::4.2834) (-0.0145::-0.0145) (2.1246::2.1246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1260::1.1297) (0.7174::0.7248)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1206)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1060::1.1060) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5771::0.5771) (0.6522::0.6522)) (IOPATH B X (0.4357::0.4357) (0.5644::0.5644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4519::4.4520) (2.0932::2.0934)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.5251::4.5251) (-0.0137::-0.0137) (2.2223::2.2223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8074::5.8076) (2.6464::2.6467)) (IOPATH TE_B Z () () (0.3863::0.3863) (5.8827::5.8827) (-0.0193::-0.0193) (2.7765::2.7765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0314::4.0315) (1.9242::1.9244)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.0962::4.0962) (-0.0179::-0.0179) (2.0414::2.0414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1516::1.1575) (0.7390::0.7494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7599)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1359)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6649::0.6649) (0.7405::0.7405)) (IOPATH B X (0.4116::0.4116) (0.5395::0.5395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0056::4.0058) (1.9154::1.9156)) (IOPATH TE_B Z () () (0.3730::0.3730) (4.0823::4.0823) (-0.0120::-0.0120) (2.0383::2.0383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1369::1.1369) (0.7196::0.7228)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7371)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1148)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1067::1.1067) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9947::4.9948) (2.3180::2.3183)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.0597::5.0597) (-0.0149::-0.0149) (2.4372::2.4372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7070::4.7072) (2.1978::2.1980)) (IOPATH TE_B Z () () (0.3794::0.3794) (4.7849::4.7849) (-0.0156::-0.0156) (2.3264::2.3264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4245::4.4246) (2.0775::2.0777)) (IOPATH TE_B Z () () (0.3660::0.3660) (4.4829::4.4829) (-0.0081::-0.0081) (2.1887::2.1887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5314::4.5315) (2.1282::2.1284)) (IOPATH TE_B Z () () (0.3966::0.3966) (4.6079::4.6079) (-0.0250::-0.0250) (2.2674::2.2607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9866::3.9867) (1.9051::1.9053)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.0729::4.0729) (-0.0172::-0.0172) (2.0379::2.0379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4213::4.4214) (2.0864::2.0866)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.4956::4.4956) (-0.0181::-0.0181) (2.2145::2.2145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6308::0.6308) (0.5576::0.5576)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2983)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3961)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1093::1.1093) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8303::3.8305) (1.8381::1.8383)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.9153::3.9153) (-0.0152::-0.0152) (1.9688::1.9688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0638::1.0638) (0.8583::0.8583)) (IOPATH D Q (1.1367::1.1367) (0.7167::0.7167)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0389::1.0389) (0.8410::0.8410)) (IOPATH D Q (1.1387::1.1387) (0.7247::0.7247)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1070::1.1070) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.0976::1.0976) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7102::0.7102) (0.6243::0.6243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1076::1.1076) (0.6958::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1701::0.1701) (0.1831::0.1831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.1321::1.1321) (0.7163::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7411::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1174)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4436::4.4437) (2.0893::2.0895)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.5135::4.5135) (-0.0114::-0.0114) (2.2146::2.2146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2213::0.2213) (0.2503::0.2503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2480::5.2481) (2.4171::2.4173)) (IOPATH TE_B Z () () (0.3796::0.3796) (5.3118::5.3118) (-0.0156::-0.0156) (2.5355::2.5355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1458::1.1458) (0.7303::0.7303)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7455::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1202::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9233::3.9234) (1.8814::1.8817)) (IOPATH TE_B Z () () (0.3862::0.3862) (4.0057::4.0057) (-0.0193::-0.0193) (2.0143::2.0143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1026::1.1026) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8311::0.8311)) (IOPATH D Q (1.1087::1.1087) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0644::5.0645) (2.3438::2.3440)) (IOPATH TE_B Z () () (0.3883::0.3883) (5.1457::5.1457) (-0.0204::-0.0204) (2.4782::2.4782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1347::1.1347) (0.7234::0.7234)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1198::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1071::6.1072) (2.7753::2.7755)) (IOPATH TE_B Z () () (0.3743::0.3743) (6.1583::6.1583) (-0.0127::-0.0127) (2.8864::2.8864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1086::1.1086) (0.6989::0.6989)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1435::1.1468) (0.7309::0.7377)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1238)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1258::1.1258) (0.8966::0.8966)) (IOPATH D Q (1.2118::1.2118) (0.7650::0.7650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9882::4.9884) (2.3148::2.3150)) (IOPATH TE_B Z () () (0.3858::0.3858) (5.0658::5.0658) (-0.0191::-0.0191) (2.4435::2.4435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1317::1.1317) (0.7176::0.7176)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6529::0.6529) (0.5707::0.5707)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8349::0.8349)) (IOPATH D Q (1.1508::1.1508) (0.7300::0.7328)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7421::0.7421)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1177)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8350::3.8352) (1.8432::1.8434)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.9216::3.9216) (-0.0175::-0.0175) (1.9761::1.9761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3551::4.3551) (2.0625::2.0626)) (IOPATH TE_B Z () () (0.3949::0.3949) (4.4353::4.4353) (-0.0241::-0.0241) (2.1991::2.1991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1390::1.1390) (0.7278::0.7278)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1207::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1930::5.1931) (2.3961::2.3963)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.2624::5.2624) (-0.0169::-0.0169) (2.5190::2.5190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5620::4.5622) (2.1385::2.1387)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.6486::4.6486) (-0.0187::-0.0187) (2.2754::2.2754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7978::4.7978) (2.2387::2.2389)) (IOPATH TE_B Z () () (0.3996::0.3996) (4.8842::4.8842) (-0.0267::-0.0267) (2.3835::2.3835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2353::5.2354) (2.4212::2.4215)) (IOPATH TE_B Z () () (0.5322::0.5322) (5.4375::5.4375) (-0.1124::-0.1124) (2.7062::2.7062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6116::4.6117) (2.1576::2.1578)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.6942::4.6942) (-0.0235::-0.0235) (2.2955::2.2955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7068::0.7068) (0.5850::0.5850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1211::1.1211) (0.7097::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1122::1.1122) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1058::1.1058) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1111::1.1111) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1364::1.1364) (0.7248::0.7248)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1675::1.1675) (2.2372::2.2372)) (IOPATH A1 X (1.2187::1.2187) (2.2903::2.2903)) (IOPATH A2 X (1.1894::1.1894) (2.2380::2.2380)) (IOPATH A3 X (1.1679::1.1679) (2.2405::2.2405)) (IOPATH (posedge S0) X (1.3094::1.3094) (2.5847::2.5847)) (IOPATH (negedge S0) X (1.6105::1.6105) (2.2505::2.2505)) (IOPATH (posedge S1) X (1.0413::1.0413) (1.7141::1.7141)) (IOPATH (negedge S1) X (1.2134::1.2134) (1.4943::1.4943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.0966::1.0966) (0.6881::0.6881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2766::4.2767) (2.0280::2.0282)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.3549::4.3549) (-0.0161::-0.0161) (2.1557::2.1557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6619::0.6619) (0.5760::0.5760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4738::5.4738) (2.5142::2.5144)) (IOPATH TE_B Z () () (0.3946::0.3946) (5.5464::5.5464) (-0.0239::-0.0239) (2.6460::2.6460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0942::4.0942) (1.9531::1.9533)) (IOPATH TE_B Z () () (0.4045::0.4045) (4.1867::4.1867) (-0.0294::-0.0294) (2.1004::2.1004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8560::4.8562) (2.2597::2.2599)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.9244::4.9244) (-0.0145::-0.0145) (2.3793::2.3793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1057::4.1058) (1.9554::1.9556)) (IOPATH TE_B Z () () (0.3631::0.3631) (4.1554::4.1554) (-0.0065::-0.0065) (2.0553::2.0553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1349::1.1349) (0.7172::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8499::4.8500) (2.2587::2.2589)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.9346::4.9346) (-0.0205::-0.0205) (2.3950::2.3950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6025::4.6026) (2.1530::2.1532)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.6793::4.6793) (-0.0191::-0.0191) (2.2866::2.2866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1256::1.1279) (0.7161::0.7209)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5422::0.5422) (0.5029::0.5029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9129::3.9130) (1.8756::1.8758)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.0004::4.0004) (-0.0197::-0.0197) (2.0113::2.0113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8915::4.8915) (2.2779::2.2780)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.9534::4.9534) (-0.0124::-0.0124) (2.3970::2.3970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7834::3.7835) (1.8238::1.8240)) (IOPATH TE_B Z () () (0.3903::0.3903) (3.8730::3.8730) (-0.0216::-0.0216) (1.9617::1.9617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1066::1.1066) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4323::5.4324) (2.4960::2.4962)) (IOPATH TE_B Z () () (0.3760::0.3760) (5.4848::5.4848) (-0.0136::-0.0136) (2.6073::2.6073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4030::4.4030) (2.0761::2.0763)) (IOPATH TE_B Z () () (0.4039::0.4039) (4.4838::4.4838) (-0.0291::-0.0291) (2.2154::2.2154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.1039::1.1039) (0.6958::0.6958)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4912::4.4913) (2.1075::2.1077)) (IOPATH TE_B Z () () (0.3660::0.3660) (4.5425::4.5425) (-0.0081::-0.0081) (2.2149::2.2149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8233::0.8233) (0.7681::0.7681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0360::1.0360) (0.8390::0.8390)) (IOPATH D Q (1.1193::1.1193) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1294::1.1294) (0.7198::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1142::0.1142)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1144::1.1144) (0.7066::0.7066)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2201::0.2201) (0.2487::0.2487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1174::1.1174) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7243::0.7243)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2267::0.2267) (0.2559::0.2559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1189::1.1189) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8245::0.8245)) (IOPATH D Q (1.0975::1.0975) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1216::1.1216) (0.7129::0.7129)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1592::1.1592) (2.2304::2.2304)) (IOPATH A1 X (1.1926::1.1926) (2.2725::2.2725)) (IOPATH A2 X (1.1691::1.1691) (2.2236::2.2236)) (IOPATH A3 X (1.1707::1.1707) (2.2406::2.2406)) (IOPATH (posedge S0) X (1.3048::1.3048) (2.5804::2.5804)) (IOPATH (negedge S0) X (1.6059::1.6059) (2.2462::2.2462)) (IOPATH (posedge S1) X (1.0366::1.0366) (1.7097::1.7097)) (IOPATH (negedge S1) X (1.2086::1.2086) (1.4899::1.4899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0335::1.0335) (0.8372::0.8372)) (IOPATH D Q (1.1078::1.1078) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7209::3.7211) (1.7962::1.7964)) (IOPATH TE_B Z () () (0.3879::0.3879) (3.8157::3.8157) (-0.0203::-0.0203) (1.9368::1.9368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1035::1.1035) (0.8828::0.8828)) (IOPATH D Q (1.1805::1.1805) (0.7436::0.7436)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8327::0.8327) (0.7642::0.7642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1681::1.1681) (0.7445::0.7479)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7649::0.7649)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1334)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7083::4.7084) (2.1954::2.1956)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.7729::4.7729) (-0.0126::-0.0126) (2.3151::2.3151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7461::5.7462) (2.6271::2.6273)) (IOPATH TE_B Z () () (0.3806::0.3806) (5.8168::5.8168) (-0.0162::-0.0162) (2.7550::2.7550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6507::0.6507) (0.5694::0.5694)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0762::1.0762) (0.8660::0.8660)) (IOPATH D Q (1.1611::1.1611) (0.7333::0.7333)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1073::1.1073) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6725::0.6725) (0.5825::0.5825)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1016::1.1016) (0.8817::0.8817)) (IOPATH D Q (1.1837::1.1837) (0.7482::0.7482)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9566::0.9566) (0.8713::0.8713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4336::0.4336) (0.5078::0.5078)) (IOPATH B X (0.4511::0.4511) (0.5817::0.5817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8387::4.8388) (2.2506::2.2508)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.9099::4.9099) (-0.0182::-0.0182) (2.3742::2.3742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0373::4.0375) (1.9255::1.9257)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.1209::4.1209) (-0.0193::-0.0193) (2.0559::2.0559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1077::1.1077) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5822::0.5822) (0.5344::0.5344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9137::3.9138) (1.8783::1.8786)) (IOPATH TE_B Z () () (0.4640::0.4640) (4.0244::4.0244) (-0.0623::-0.0623) (2.0627::2.0627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0648::4.0649) (1.9364::1.9366)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.1438::4.1438) (-0.0161::-0.0161) (2.0651::2.0651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1308::1.1308) (0.7188::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1169::0.1169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8234::0.8234)) (IOPATH D Q (1.1017::1.1017) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6005::0.6005) (0.5471::0.5471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.0982::1.0982) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8518::4.8519) (2.2619::2.2621)) (IOPATH TE_B Z () () (0.4006::0.4006) (4.9034::4.9034) (-0.0272::-0.0272) (2.3885::2.3885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1112::1.1112) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5468::5.5470) (2.6043::2.6050)) (IOPATH TE_B Z () () (0.5788::0.5788) (5.5353::5.5353) (-0.1472::-0.1472) (2.7804::2.7804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6726::4.6728) (2.1850::2.1852)) (IOPATH TE_B Z () () (0.3726::0.3726) (4.7450::4.7450) (-0.0118::-0.0118) (2.3148::2.3148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1003::1.1003) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1863::0.1863) (0.2017::0.2017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1031::1.1031) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7089::0.7089) (0.6189::0.6189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8077::0.8077) (0.7451::0.7451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1047::1.1047) (0.8836::0.8836)) (IOPATH D Q (1.1915::1.1915) (0.7543::0.7543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0925::1.0925) (0.6881::0.6881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0486::1.0486) (0.8478::0.8478)) (IOPATH D Q (1.1327::1.1327) (0.7165::0.7165)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4734::4.4735) (2.1021::2.1023)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.5470::4.5470) (-0.0141::-0.0141) (2.2333::2.2333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0762::1.0762) (2.1526::2.1526)) (IOPATH A1 X (1.1136::1.1136) (2.1974::2.1974)) (IOPATH A2 X (1.1084::1.1084) (2.1606::2.1606)) (IOPATH A3 X (1.0591::1.0591) (2.1454::2.1454)) (IOPATH (posedge S0) X (1.2192::1.2192) (2.5015::2.5015)) (IOPATH (negedge S0) X (1.5214::1.5214) (2.1679::2.1679)) (IOPATH (posedge S1) X (0.9523::0.9523) (1.6320::1.6320)) (IOPATH (negedge S1) X (1.1241::1.1241) (1.4117::1.4117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7623::0.7623) (0.6609::0.6609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8489::0.8489) (0.7824::0.7824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6423::0.6423) (0.5647::0.5647)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1025::1.1025) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5744::0.5744) (0.6504::0.6506)) (IOPATH B X (0.4452::0.4452) (0.5758::0.5758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1380::1.1416) (0.7263::0.7336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5960::0.5960) (0.6704::0.6704)) (IOPATH B X (0.4306::0.4306) (0.5581::0.5581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1112::1.1112) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9186::3.9186) (1.8799::1.8801)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.0126::4.0126) (-0.0266::-0.0266) (2.0254::2.0254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3394::4.3396) (2.0478::2.0480)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.4175::4.4175) (-0.0183::-0.0183) (2.1757::2.1757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4960::4.4961) (2.1106::2.1108)) (IOPATH TE_B Z () () (0.3734::0.3734) (4.5525::4.5525) (-0.0122::-0.0122) (2.2266::2.2266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1012::1.1012) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1612::1.1625) (0.7450::0.7474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7545)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1288)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0358::1.0358) (0.8388::0.8388)) (IOPATH D Q (1.1248::1.1248) (0.7104::0.7104)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1528::5.1530) (2.3825::2.3827)) (IOPATH TE_B Z () () (0.3932::0.3932) (5.2317::5.2317) (-0.0231::-0.0231) (2.5142::2.5142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8767::4.8767) (2.2705::2.2707)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.9203::4.9203) (-0.0072::-0.0072) (2.3788::2.3788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9204::3.9205) (1.8810::1.8812)) (IOPATH TE_B Z () () (0.3940::0.3940) (4.0057::4.0057) (-0.0236::-0.0236) (2.0175::2.0175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8194::4.8195) (2.2436::2.2438)) (IOPATH TE_B Z () () (0.3684::0.3684) (4.8776::4.8776) (-0.0095::-0.0095) (2.3595::2.3595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2811::0.2811) (0.3327::0.3327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1980::4.1981) (1.9951::1.9953)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.2694::4.2694) (-0.0183::-0.0183) (2.1171::2.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1374::1.1374) (0.7191::0.7226)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5712::4.5712) (2.1418::2.1420)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.6485::4.6485) (-0.0189::-0.0189) (2.2729::2.2729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1132::1.1132) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0337::1.0337) (0.8373::0.8373)) (IOPATH D Q (1.1089::1.1089) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7493::4.7495) (2.2145::2.2147)) (IOPATH TE_B Z () () (0.3766::0.3766) (4.8251::4.8251) (-0.0140::-0.0140) (2.3419::2.3419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4619::0.4619) (0.5346::0.5346)) (IOPATH B X (0.4621::0.4621) (0.5918::0.5918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8260::3.8262) (1.8410::1.8412)) (IOPATH TE_B Z () () (0.3902::0.3902) (3.9186::3.9186) (-0.0215::-0.0215) (1.9809::1.9809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8215::0.8215)) (IOPATH D Q (1.1261::1.1295) (0.7175::0.7253)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1209)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1882::4.1883) (1.9899::1.9901)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.2595::4.2595) (-0.0178::-0.0178) (2.1131::2.1131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8414::3.8416) (1.8436::1.8438)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.9291::3.9291) (-0.0186::-0.0186) (1.9780::1.9780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7564::4.7565) (2.2164::2.2167)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.8291::4.8291) (-0.0168::-0.0168) (2.3399::2.3399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9347::0.9347) (0.8215::0.8215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1106::1.1106) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7228::0.7228)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0968::1.0968) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0867::1.0867) (0.6803::0.6803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1091::1.1091) (0.6975::0.6975)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6625::0.6625) (1.7007::1.7007)) (IOPATH A1 X (0.6866::0.6866) (1.7382::1.7382)) (IOPATH A2 X (0.6622::0.6622) (1.6907::1.6907)) (IOPATH A3 X (0.6524::0.6524) (1.7009::1.7009)) (IOPATH (posedge S0) X (0.7907::0.7907) (2.0448::2.0448)) (IOPATH (negedge S0) X (1.1037::1.1037) (1.7149::1.7149)) (IOPATH (posedge S1) X (0.5261::0.5261) (1.1731::1.1731)) (IOPATH (negedge S1) X (0.6972::0.6972) (0.9538::0.9538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1278::1.1278) (2.2006::2.2006)) (IOPATH A1 X (1.1766::1.1766) (2.2525::2.2525)) (IOPATH A2 X (1.1573::1.1573) (2.2066::2.2066)) (IOPATH A3 X (1.1236::1.1236) (2.2015::2.2015)) (IOPATH (posedge S0) X (1.2712::1.2712) (2.5494::2.5494)) (IOPATH (negedge S0) X (1.5727::1.5727) (2.2155::2.2155)) (IOPATH (posedge S1) X (1.0035::1.0035) (1.6792::1.6792)) (IOPATH (negedge S1) X (1.1755::1.1755) (1.4592::1.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7589::3.7590) (1.8136::1.8138)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.8323::3.8323) (-0.0131::-0.0131) (1.9348::1.9348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7061::4.7061) (2.2013::2.2015)) (IOPATH TE_B Z () () (0.3917::0.3917) (4.7792::4.7792) (-0.0223::-0.0223) (2.3342::2.3342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6636::0.6636) (0.5772::0.5772)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0096::1.0096) (0.8205::0.8205)) (IOPATH D Q (1.0966::1.0966) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1482::1.1519) (0.7346::0.7427)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7492)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4636::4.4636) (2.1038::2.1040)) (IOPATH TE_B Z () () (0.3926::0.3926) (4.5401::4.5401) (-0.0228::-0.0228) (2.2376::2.2376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7991::3.7992) (1.8300::1.8302)) (IOPATH TE_B Z () () (0.3937::0.3938) (3.8930::3.8930) (-0.0235::-0.0235) (1.9718::1.9718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1458::1.1458) (0.9090::0.9090)) (IOPATH D Q (1.2334::1.2334) (0.7808::0.7808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1652::1.1652) (0.7426::0.7445)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7626::0.7626)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1310)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4314::5.4314) (2.4993::2.4995)) (IOPATH TE_B Z () () (0.3793::0.3793) (5.4874::5.4874) (-0.0155::-0.0155) (2.6145::2.6145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0800::5.0800) (2.3543::2.3545)) (IOPATH TE_B Z () () (0.3797::0.3797) (5.1353::5.1353) (-0.0157::-0.0157) (2.4693::2.4693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1151::6.1153) (2.7767::2.7769)) (IOPATH TE_B Z () () (0.3789::0.3789) (6.1800::6.1800) (-0.0152::-0.0152) (2.8999::2.8999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6390::0.6390) (0.5624::0.5624)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6356::0.6356) (0.7094::0.7094)) (IOPATH B X (0.4528::0.4528) (0.5812::0.5812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.0974::1.0974) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4101::4.4103) (2.0823::2.0825)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.5020::4.5020) (-0.0238::-0.0238) (2.2234::2.2234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5832::0.5832) (0.6581::0.6581)) (IOPATH B X (0.4290::0.4290) (0.5568::0.5568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1539::5.1540) (2.3817::2.3819)) (IOPATH TE_B Z () () (0.4031::0.4031) (5.2485::5.2485) (-0.0286::-0.0286) (2.5292::2.5292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4013::4.4014) (2.0785::2.0787)) (IOPATH TE_B Z () () (0.3696::0.3696) (4.4673::4.4673) (-0.0101::-0.0101) (2.1924::2.1924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5376::0.5376) (0.4966::0.4966)) (IOPATH A Y (0.6920::0.6920) (0.1815::0.1815)) (IOPATH B Y (0.6494::0.6494) (0.1868::0.1868)) (IOPATH C Y (0.5574::0.5574) (0.1743::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1444::1.1444) (0.9081::0.9081)) (IOPATH D Q (1.2267::1.2267) (0.7730::0.7730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7541::0.7541) (0.7404::0.7404)) (IOPATH D X (0.7498::0.7498) (0.7455::0.7455)) (IOPATH A_N X (0.9219::0.9219) (0.7809::0.7809)) (IOPATH B_N X (0.9486::0.9486) (0.8170::0.8170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8017::4.8018) (2.2382::2.2384)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.8788::4.8788) (-0.0218::-0.0218) (2.3680::2.3680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1588::1.1588) (0.7390::0.7411)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7553::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7187::0.7187) (0.7102::0.7102)) (IOPATH C X (0.7369::0.7369) (0.7429::0.7429)) (IOPATH D X (0.7453::0.7453) (0.7738::0.7738)) (IOPATH A_N X (0.8751::0.8751) (0.7639::0.7639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7241::0.7241) (0.7175::0.7175)) (IOPATH D X (0.7234::0.7234) (0.7266::0.7266)) (IOPATH A_N X (0.8994::0.8994) (0.7665::0.7665)) (IOPATH B_N X (0.9218::0.9218) (0.7986::0.7986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7444::0.7444) (0.7339::0.7339)) (IOPATH D X (0.7382::0.7382) (0.7372::0.7372)) (IOPATH A_N X (0.9101::0.9101) (0.7727::0.7727)) (IOPATH B_N X (0.9352::0.9352) (0.8062::0.8062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6262::0.6262) (0.7012::0.7012)) (IOPATH B X (0.4425::0.4425) (0.5711::0.5711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1762::4.1764) (1.9849::1.9851)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.2520::4.2520) (-0.0156::-0.0156) (2.1094::2.1094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5992::0.5992) (0.6758::0.6758)) (IOPATH B X (0.4204::0.4204) (0.5494::0.5494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7285::0.7285) (0.7171::0.7171)) (IOPATH C X (0.7455::0.7455) (0.7470::0.7470)) (IOPATH D X (0.7572::0.7572) (0.7825::0.7825)) (IOPATH A_N X (0.8927::0.8927) (0.7794::0.7794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7267::0.7267) (0.7159::0.7159)) (IOPATH C X (0.7416::0.7416) (0.7442::0.7442)) (IOPATH D X (0.7533::0.7533) (0.7796::0.7796)) (IOPATH A_N X (0.8873::0.8873) (0.7738::0.7738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6697::0.6697) (0.6011::0.6011)) (IOPATH B X (0.7091::0.7091) (0.6932::0.6932)) (IOPATH C X (0.7221::0.7221) (0.7321::0.7321)) (IOPATH D X (0.7276::0.7276) (0.7536::0.7536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.0960::1.0960) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2180::0.2180) (0.2461::0.2461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.5844::2.5874) (2.6174::2.6215)) (IOPATH A1 X (2.9446::2.9476) (2.9072::2.9122)) (IOPATH (posedge S) X (2.7837::2.7837) (2.8530::2.8530)) (IOPATH (negedge S) X (2.9641::2.9641) (2.8179::2.8179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1233::1.1233) (0.7088::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1175::1.1175) (0.8915::0.8915)) (IOPATH D Q (1.2082::1.2082) (0.7651::0.7651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7220::0.7220)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0599::4.0601) (1.9410::1.9414)) (IOPATH TE_B Z () () (0.4237::0.4237) (4.1214::4.1214) (-0.0400::-0.0400) (2.0807::2.0807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1101::1.1101) (0.9596::0.9596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7674::0.7674) (0.6723::0.6723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6756::4.6758) (2.1866::2.1868)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.7670::4.7670) (-0.0205::-0.0205) (2.3280::2.3280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7242::0.7242) (0.6174::0.6174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1075::1.1075) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1470::1.1470) (0.7276::0.7338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7500::0.7500)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1242)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2337::0.2337) (0.2647::0.2647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0907::1.0907) (0.6843::0.6843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8841::3.8842) (1.8645::1.8647)) (IOPATH TE_B Z () () (0.3770::0.3770) (3.9684::3.9684) (-0.0142::-0.0142) (1.9952::1.9952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6502::0.6502) (1.6793::1.6793)) (IOPATH A1 X (0.6812::0.6812) (1.7214::1.7214)) (IOPATH A2 X (0.6585::0.6585) (1.6751::1.6751)) (IOPATH A3 X (0.6330::0.6330) (1.6747::1.6747)) (IOPATH (posedge S0) X (0.7733::0.7733) (2.0205::2.0205)) (IOPATH (negedge S0) X (1.0872::1.0872) (1.6905::1.6905)) (IOPATH (posedge S1) X (0.5093::0.5093) (1.1491::1.1491)) (IOPATH (negedge S1) X (0.6804::0.6804) (0.9294::0.9294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1426::1.1426) (2.2137::2.2137)) (IOPATH A1 X (1.1783::1.1783) (2.2572::2.2572)) (IOPATH A2 X (1.1525::1.1525) (2.2069::2.2069)) (IOPATH A3 X (1.1526::1.1526) (2.2227::2.2227)) (IOPATH (posedge S0) X (1.2829::1.2829) (2.5602::2.5602)) (IOPATH (negedge S0) X (1.5842::1.5842) (2.2262::2.2262)) (IOPATH (posedge S1) X (1.0150::1.0150) (1.6898::1.6898)) (IOPATH (negedge S1) X (1.1870::1.1870) (1.4698::1.4698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6563::0.6563) (0.5730::0.5730)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1040::1.1040) (0.6946::0.6946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5168::0.5168) (0.4690::0.4690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8273::0.8273)) (IOPATH D Q (1.1406::1.1406) (0.7256::0.7256)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1087::1.1087) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7829::0.7830) (0.6742::0.6743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0360::1.0360) (0.8390::0.8390)) (IOPATH D Q (1.1214::1.1214) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1246::1.1246) (0.7132::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1132::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4875::0.4875) (0.5616::0.5616)) (IOPATH B X (0.4395::0.4395) (0.5683::0.5683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1027::1.1027) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1157::4.1157) (1.9617::1.9619)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.1771::4.1771) (-0.0170::-0.0170) (2.0794::2.0794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0371::1.0371) (0.8397::0.8397)) (IOPATH D Q (1.1165::1.1165) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6235::0.6235) (0.7006::0.7006)) (IOPATH B X (0.4385::0.4385) (0.5693::0.5693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1062::1.1062) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3049::5.3051) (2.4468::2.4471)) (IOPATH TE_B Z () () (0.3682::0.3682) (5.3637::5.3637) (-0.0093::-0.0093) (2.5573::2.5573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0417::1.0417) (0.8429::0.8429)) (IOPATH D Q (1.1664::1.1664) (0.7405::0.7453)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2160::4.2161) (2.0030::2.0032)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.3057::4.3057) (-0.0201::-0.0201) (2.1407::2.1407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4101::4.4102) (2.0810::2.0812)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.4708::4.4708) (-0.0111::-0.0111) (2.1934::2.1934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1031::1.1031) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6087::0.6087) (0.6840::0.6840)) (IOPATH B X (0.4472::0.4472) (0.5764::0.5764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1081::5.1082) (2.3623::2.3625)) (IOPATH TE_B Z () () (0.3922::0.3922) (5.1841::5.1841) (-0.0226::-0.0226) (2.4942::2.4942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5756::0.5756) (0.6471::0.6472)) (IOPATH B X (0.4189::0.4189) (0.5436::0.5436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6928::4.6928) (2.1923::2.1925)) (IOPATH TE_B Z () () (0.4017::0.4017) (4.7791::4.7791) (-0.0279::-0.0279) (2.3351::2.3351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.5888::2.5920) (2.6231::2.6271)) (IOPATH A1 X (2.9401::2.9431) (2.9061::2.9104)) (IOPATH (posedge S) X (2.7833::2.7833) (2.8531::2.8531)) (IOPATH (negedge S) X (2.9637::2.9637) (2.8180::2.8180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8322::3.8323) (1.8422::1.8424)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.9140::3.9140) (-0.0172::-0.0172) (1.9718::1.9718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8057::0.8057) (0.7351::0.7351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0526::5.0526) (2.3454::2.3456)) (IOPATH TE_B Z () () (0.3988::0.3988) (5.1279::5.1279) (-0.0262::-0.0262) (2.4848::2.4848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2041::4.2041) (1.9988::1.9990)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.2852::4.2852) (-0.0234::-0.0234) (2.1347::2.1347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6944::3.6945) (1.7862::1.7865)) (IOPATH TE_B Z () () (0.3931::0.3931) (3.7843::3.7843) (-0.0231::-0.0231) (1.9245::1.9245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8827::4.8828) (2.2691::2.2693)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.9485::4.9485) (-0.0160::-0.0160) (2.3874::2.3874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1491::0.1491) (0.1519::0.1519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2067::0.2067) (0.2340::0.2340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0431::1.0431) (0.8439::0.8439)) (IOPATH D Q (1.1273::1.1273) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1129::1.1129) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2298::0.2298) (0.2596::0.2596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4139::0.4139) (0.4225::0.4225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0977::1.0977) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1061::1.1061) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6600::0.6600) (1.6928::1.6928)) (IOPATH A1 X (0.6782::0.6782) (1.7264::1.7264)) (IOPATH A2 X (0.6654::0.6654) (1.6866::1.6866)) (IOPATH A3 X (0.6385::0.6385) (1.6854::1.6854)) (IOPATH (posedge S0) X (0.7824::0.7824) (2.0332::2.0332)) (IOPATH (negedge S0) X (1.0958::1.0958) (1.7032::1.7032)) (IOPATH (posedge S1) X (0.5181::0.5181) (1.1616::1.1616)) (IOPATH (negedge S1) X (0.6892::0.6892) (0.9421::0.9421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1377::1.1377) (2.2093::2.2093)) (IOPATH A1 X (1.1610::1.1610) (2.2446::2.2446)) (IOPATH A2 X (1.1821::1.1821) (2.2246::2.2246)) (IOPATH A3 X (1.1297::1.1297) (2.2075::2.2075)) (IOPATH (posedge S0) X (1.2788::1.2788) (2.5564::2.5564)) (IOPATH (negedge S0) X (1.5802::1.5802) (2.2225::2.2225)) (IOPATH (posedge S1) X (1.0110::1.0110) (1.6861::1.6861)) (IOPATH (negedge S1) X (1.1830::1.1830) (1.4661::1.4661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1096::1.1096) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1297::1.1297) (0.7155::0.7155)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7314::0.7314)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1226::1.1226) (0.7121::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6882::0.6882) (0.5919::0.5919)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1057::1.1057) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5459::4.5460) (2.1321::2.1324)) (IOPATH TE_B Z () () (0.3710::0.3710) (4.6175::4.6175) (-0.0109::-0.0109) (2.2603::2.2603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1286::1.1286) (0.7123::0.7148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1082)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1110::1.1110) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7265::0.7265)) (SETUP (negedge D) (negedge GATE) (0.1080::0.1080)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1196::1.1196) (0.7067::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8841::3.8842) (1.8649::1.8651)) (IOPATH TE_B Z () () (0.3820::0.3820) (3.9657::3.9657) (-0.0170::-0.0170) (1.9951::1.9951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4373::0.4373) (0.5100::0.5100)) (IOPATH B X (0.4374::0.4374) (0.5648::0.5648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1183::1.1183) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4559::4.4560) (2.0948::2.0950)) (IOPATH TE_B Z () () (0.3933::0.3933) (4.5392::4.5392) (-0.0232::-0.0232) (2.2368::2.2368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1155::1.1155) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2514::4.2516) (2.0170::2.0172)) (IOPATH TE_B Z () () (0.3793::0.3793) (4.3261::4.3261) (-0.0155::-0.0155) (2.1398::2.1398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8569::4.8570) (2.2567::2.2569)) (IOPATH TE_B Z () () (0.3882::0.3882) (4.9270::4.9270) (-0.0204::-0.0204) (2.3839::2.3839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8952::4.8953) (2.2769::2.2771)) (IOPATH TE_B Z () () (0.3778::0.3778) (4.9580::4.9580) (-0.0146::-0.0146) (2.3931::2.3930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4358::0.4358) (0.5090::0.5090)) (IOPATH B X (0.4194::0.4194) (0.5459::0.5459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2740::6.2741) (2.8454::2.8456)) (IOPATH TE_B Z () () (0.3674::0.3674) (6.3161::6.3161) (-0.0089::-0.0089) (2.9488::2.9488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4949::0.4949) (0.5642::0.5642)) (IOPATH B X (0.4581::0.4581) (0.5827::0.5827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7676::3.7677) (1.8140::1.8142)) (IOPATH TE_B Z () () (0.3874::0.3874) (3.8452::3.8452) (-0.0199::-0.0199) (1.9424::1.9424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2505::4.2506) (2.0184::2.0187)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.3166::4.3166) (-0.0123::-0.0123) (2.1346::2.1346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6431::4.6433) (2.1705::2.1707)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.7238::4.7238) (-0.0216::-0.0216) (2.3032::2.3032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1727::4.1729) (1.9845::1.9847)) (IOPATH TE_B Z () () (0.3700::0.3700) (4.2359::4.2359) (-0.0104::-0.0104) (2.0950::2.0950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8208::0.8208)) (IOPATH D Q (1.1214::1.1214) (0.7137::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1150::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.6413::2.6448) (2.6633::2.6666)) (IOPATH A1 X (2.9860::2.9889) (2.9340::2.9391)) (IOPATH (posedge S) X (2.8146::2.8146) (2.8724::2.8724)) (IOPATH (negedge S) X (2.9950::2.9950) (2.8372::2.8372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0389::1.0389) (0.8410::0.8410)) (IOPATH D Q (1.1470::1.1470) (0.7259::0.7286)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1070::1.1070) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6788::0.6788) (0.5860::0.5860)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2946::0.2975)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2483::0.2483) (0.2843::0.2843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5320::0.5320) (0.6051::0.6051)) (IOPATH B X (0.4426::0.4426) (0.5701::0.5701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8815::4.8817) (2.2683::2.2685)) (IOPATH TE_B Z () () (0.3896::0.3896) (4.9689::4.9689) (-0.0212::-0.0212) (2.4074::2.4074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0461::1.0461) (0.8460::0.8460)) (IOPATH D Q (1.1568::1.1568) (0.7383::0.7383)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1208::1.1208) (0.7126::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8212::5.8214) (2.6633::2.6635)) (IOPATH TE_B Z () () (0.4364::0.4364) (5.9229::5.9229) (-0.0470::-0.0470) (2.8360::2.8360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0448::1.0448) (0.8451::0.8451)) (IOPATH D Q (1.1294::1.1294) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1885::0.1885) (0.2085::0.2085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6479::0.6479) (1.6841::1.6841)) (IOPATH A1 X (0.6809::0.6809) (1.7279::1.7279)) (IOPATH A2 X (0.6565::0.6565) (1.6804::1.6804)) (IOPATH A3 X (0.6347::0.6347) (1.6827::1.6827)) (IOPATH (posedge S0) X (0.7821::0.7821) (2.0328::2.0328)) (IOPATH (negedge S0) X (1.0955::1.0955) (1.7028::1.7028)) (IOPATH (posedge S1) X (0.5178::0.5178) (1.1612::1.1612)) (IOPATH (negedge S1) X (0.6889::0.6889) (0.9417::0.9417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0075::1.0075) (2.0874::2.0874)) (IOPATH A1 X (1.0293::1.0293) (2.1217::2.1217)) (IOPATH A2 X (1.0321::1.0321) (2.0907::2.0907)) (IOPATH A3 X (0.9901::0.9901) (2.0803::2.0803)) (IOPATH (posedge S0) X (1.1448::1.1448) (2.4329::2.4329)) (IOPATH (negedge S0) X (1.4479::1.4479) (2.0998::2.0998)) (IOPATH (posedge S1) X (0.8789::0.8789) (1.5642::1.5642)) (IOPATH (negedge S1) X (1.0504::1.0504) (1.3435::1.3435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1315::1.1315) (0.7185::0.7185)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1132::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5438::0.5438) (0.5111::0.5111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1187::1.1187) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6026::0.6026) (0.5486::0.5486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.0993::1.0993) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8389::0.8389) (0.7903::0.7903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7419::0.7419) (0.6281::0.6281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1494::1.1494) (0.7374::0.7374)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7518::0.7518)) (SETUP (negedge D) (negedge GATE) (0.1264::0.1264)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5948::0.5948) (0.6696::0.6696)) (IOPATH B X (0.5109::0.5109) (0.6470::0.6470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4353::0.4353) (0.5103::0.5103)) (IOPATH B X (0.4519::0.4519) (0.5840::0.5840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4104::5.4105) (2.4915::2.4917)) (IOPATH TE_B Z () () (0.3716::0.3716) (5.4673::5.4673) (-0.0112::-0.0112) (2.6017::2.6017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8327::0.8327)) (IOPATH D Q (1.1140::1.1140) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2402::0.2402) (0.2680::0.2680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9582::3.9582) (1.8821::1.8821)) (IOPATH TE_B Z () () (0.3024::0.3024) (4.0172::4.0172) (0.0270::0.0270) (1.9691::1.9691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1759::4.1760) (1.9865::1.9867)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.2472::4.2472) (-0.0132::-0.0132) (2.1067::2.1067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8374::4.8376) (2.2511::2.2513)) (IOPATH TE_B Z () () (0.3712::0.3712) (4.9024::4.9024) (-0.0110::-0.0110) (2.3722::2.3722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.7204::2.7241) (2.7227::2.7251)) (IOPATH A1 X (3.0220::3.0248) (2.9575::2.9613)) (IOPATH (posedge S) X (2.8656::2.8656) (2.9040::2.9040)) (IOPATH (negedge S) X (3.0459::3.0459) (2.8688::2.8688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2187::4.2188) (2.0069::2.0071)) (IOPATH TE_B Z () () (0.4085::0.4085) (4.3060::4.3060) (-0.0316::-0.0316) (2.1529::2.1529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0429::1.0429) (0.8438::0.8438)) (IOPATH D Q (1.1221::1.1221) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0566::4.0567) (1.9321::1.9323)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.1371::4.1371) (-0.0145::-0.0145) (2.0609::2.0609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0034::5.0035) (2.3263::2.3266)) (IOPATH TE_B Z () () (0.4570::0.4570) (5.1000::5.1000) (-0.0584::-0.0584) (2.5033::2.5033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1758::4.1758) (1.9845::1.9847)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.2532::4.2532) (-0.0214::-0.0214) (2.1180::2.1180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7517::3.7518) (1.8098::1.8100)) (IOPATH TE_B Z () () (0.3937::0.3937) (3.8430::3.8430) (-0.0235::-0.0235) (1.9493::1.9493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5228::0.5228) (0.5944::0.5944)) (IOPATH B X (0.4978::0.4978) (0.6299::0.6299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0944::5.0945) (2.3591::2.3593)) (IOPATH TE_B Z () () (0.3815::0.3815) (5.1541::5.1541) (-0.0167::-0.0167) (2.4758::2.4758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0965::1.0965) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1653::4.1654) (1.9824::1.9826)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.2204::4.2204) (-0.0115::-0.0115) (2.0879::2.0879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1028::1.1028) (0.8824::0.8824)) (IOPATH D Q (1.1858::1.1858) (0.7509::0.7509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1323::1.1354) (0.7229::0.7303)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7444)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1236)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0159::4.0160) (1.9191::1.9194)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.1045::4.1044) (-0.0220::-0.0220) (2.0571::2.0571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8127::5.8129) (2.6598::2.6601)) (IOPATH TE_B Z () () (0.3974::0.3974) (5.9016::5.9016) (-0.0255::-0.0255) (2.8076::2.8076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6578::0.6578) (0.5735::0.5735)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1045::1.1045) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6609::0.6609) (1.6953::1.6953)) (IOPATH A1 X (0.6802::0.6802) (1.7297::1.7297)) (IOPATH A2 X (0.6559::0.6559) (1.6821::1.6821)) (IOPATH A3 X (0.6429::0.6429) (1.6902::1.6902)) (IOPATH (posedge S0) X (0.7849::0.7849) (2.0368::2.0368)) (IOPATH (negedge S0) X (1.0982::1.0982) (1.7068::1.7068)) (IOPATH (posedge S1) X (0.5205::0.5205) (1.1652::1.1652)) (IOPATH (negedge S1) X (0.6916::0.6916) (0.9457::0.9457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1466::1.1466) (2.2184::2.2184)) (IOPATH A1 X (1.1826::1.1826) (2.2623::2.2623)) (IOPATH A2 X (1.1598::1.1598) (2.2139::2.2139)) (IOPATH A3 X (1.1503::1.1503) (2.2241::2.2241)) (IOPATH (posedge S0) X (1.2916::1.2916) (2.5682::2.5682)) (IOPATH (negedge S0) X (1.5928::1.5928) (2.2341::2.2341)) (IOPATH (posedge S1) X (1.0235::1.0235) (1.6977::1.6977)) (IOPATH (negedge S1) X (1.1955::1.1955) (1.4778::1.4778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6656::0.6656) (0.5782::0.5782)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2985::0.2992)) (SETUP (negedge GATE) (posedge CLK) (0.3966::0.3978)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1243::6.1244) (2.7842::2.7844)) (IOPATH TE_B Z () () (0.3678::0.3678) (6.1757::6.1757) (-0.0091::-0.0091) (2.8952::2.8952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1360::1.1389) (0.7240::0.7305)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7387)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1156::1.1156) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7265::0.7265)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0485::1.0485) (0.8477::0.8477)) (IOPATH D Q (1.1336::1.1336) (0.7164::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8380::0.8380)) (IOPATH D Q (1.1170::1.1170) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1150::1.1150) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3168::4.3169) (2.0433::2.0435)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.4028::4.4028) (-0.0229::-0.0229) (2.1814::2.1814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0299::1.0299) (0.8347::0.8347)) (IOPATH D Q (1.1445::1.1445) (0.7290::0.7290)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7380::0.7380)) (SETUP (negedge D) (negedge GATE) (0.1157::0.1157)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7768::0.7768) (0.6949::0.6949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0631::5.0632) (2.3476::2.3478)) (IOPATH TE_B Z () () (0.3730::0.3730) (5.1196::5.1196) (-0.0120::-0.0120) (2.4571::2.4571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8238::0.8238)) (IOPATH D Q (1.1080::1.1080) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5460::4.5461) (2.1316::2.1318)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.6269::4.6269) (-0.0181::-0.0181) (2.2694::2.2694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2998::4.3000) (2.0382::2.0384)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.3885::4.3885) (-0.0216::-0.0216) (2.1761::2.1761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7053::3.7054) (1.7883::1.7885)) (IOPATH TE_B Z () () (0.3923::0.3923) (3.7933::3.7933) (-0.0227::-0.0227) (1.9255::1.9255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6770::0.6770) (0.5852::0.5852)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3188::0.3204)) (SETUP (negedge GATE) (posedge CLK) (0.4079::0.4086)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1492::1.1524) (0.7356::0.7419)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7465)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1246)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3787::4.3788) (2.0692::2.0694)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.4373::4.4373) (-0.0123::-0.0123) (2.1786::2.1786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0071::4.0073) (1.9141::1.9143)) (IOPATH TE_B Z () () (0.3643::0.3643) (4.0702::4.0702) (-0.0072::-0.0072) (2.0241::2.0241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2650::4.2651) (2.0232::2.0234)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.3281::4.3281) (-0.0123::-0.0123) (2.1350::2.1350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.7473::2.7516) (2.7507::2.7524)) (IOPATH A1 X (2.9271::2.9306) (2.8940::2.8965)) (IOPATH (posedge S) X (2.8704::2.8704) (2.9100::2.9100)) (IOPATH (negedge S) X (3.0508::3.0508) (2.8749::2.8749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3226::4.3227) (2.0471::2.0473)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.3759::4.3759) (-0.0126::-0.0126) (2.1543::2.1543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6794::4.6796) (2.1878::2.1880)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.7555::4.7555) (-0.0194::-0.0194) (2.3207::2.3207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0331::1.0331) (0.8370::0.8370)) (IOPATH D Q (1.1732::1.1732) (0.7454::0.7541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7552::0.7552)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1287)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8255::3.8257) (1.8393::1.8395)) (IOPATH TE_B Z () () (0.3814::0.3814) (3.9057::3.9057) (-0.0166::-0.0166) (1.9660::1.9660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1067::1.1067) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5666::4.5668) (2.1393::2.1395)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.6418::4.6418) (-0.0157::-0.0157) (2.2716::2.2716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1505::1.1505) (0.7366::0.7366)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7429::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6171::0.6171) (0.5492::0.5492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1172::1.1172) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0364::1.0364) (0.8392::0.8392)) (IOPATH D Q (1.1328::1.1328) (0.7191::0.7191)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8315::0.8315)) (IOPATH D Q (1.1361::1.1361) (0.7182::0.7212)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1778::0.1778) (0.1947::0.1947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1646::0.1646) (0.1781::0.1781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0986::1.0986) (0.8799::0.8799)) (IOPATH D Q (1.1757::1.1757) (0.7414::0.7414)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5815::0.5815) (0.5359::0.5359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6480::0.6480) (1.6796::1.6796)) (IOPATH A1 X (0.6771::0.6771) (1.7207::1.7207)) (IOPATH A2 X (0.6609::0.6609) (1.6786::1.6786)) (IOPATH A3 X (0.6355::0.6355) (1.6782::1.6782)) (IOPATH (posedge S0) X (0.7759::0.7759) (2.0240::2.0240)) (IOPATH (negedge S0) X (1.0897::1.0897) (1.6941::1.6941)) (IOPATH (posedge S1) X (0.5117::0.5117) (1.1526::1.1526)) (IOPATH (negedge S1) X (0.6829::0.6829) (0.9329::0.9329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9839::3.9841) (1.9037::1.9039)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.0622::4.0622) (-0.0160::-0.0160) (2.0305::2.0305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1507::1.1507) (0.7309::0.7370)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7554::0.7554)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1280)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1067::1.1067) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1476::4.1477) (1.9742::1.9744)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.2289::4.2289) (-0.0150::-0.0150) (2.1036::2.1036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1235::1.1235) (0.8953::0.8953)) (IOPATH D Q (1.2065::1.2065) (0.7609::0.7609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1100::1.1100) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.1526::1.1526) (0.7326::0.7370)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7509::0.7509)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1244)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8573::0.8573) (0.7900::0.7900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8215::5.8216) (2.6551::2.6553)) (IOPATH TE_B Z () () (0.3840::0.3840) (5.8864::5.8864) (-0.0181::-0.0181) (2.7802::2.7802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2336::0.2336) (0.2622::0.2622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5514::4.5516) (2.1303::2.1305)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.6208::4.6208) (-0.0106::-0.0106) (2.2529::2.2529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.7906::2.7950) (2.7828::2.7843)) (IOPATH A1 X (3.0244::3.0275) (2.9619::2.9654)) (IOPATH (posedge S) X (2.8929::2.8929) (2.9243::2.9243)) (IOPATH (negedge S) X (3.0732::3.0732) (2.8892::2.8892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6244::0.6244) (0.7004::0.7004)) (IOPATH B X (0.4421::0.4421) (0.5721::0.5721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1445::1.1445) (0.7254::0.7293)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1184)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1771::1.1771) (0.7506::0.7533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0281::4.0282) (1.9293::1.9296)) (IOPATH TE_B Z () () (0.4352::0.4352) (4.1069::4.1069) (-0.0464::-0.0464) (2.0837::2.0837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6760::0.6760) (0.5846::0.5846)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8874::0.8874) (0.8247::0.8247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4950::5.4951) (2.5277::2.5279)) (IOPATH TE_B Z () () (0.3829::0.3829) (5.5553::5.5553) (-0.0175::-0.0175) (2.6484::2.6484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8301::4.8303) (2.2495::2.2497)) (IOPATH TE_B Z () () (0.3974::0.3974) (4.9148::4.9148) (-0.0255::-0.0255) (2.3861::2.3861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6446::0.6446) (0.5660::0.5660)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6635::5.6635) (2.5980::2.5982)) (IOPATH TE_B Z () () (0.3916::0.3916) (5.7298::5.7298) (-0.0223::-0.0223) (2.7295::2.7295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2743::5.2745) (2.4271::2.4274)) (IOPATH TE_B Z () () (0.3771::0.3771) (5.3429::5.3429) (-0.0142::-0.0142) (2.5478::2.5478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5293::0.5293) (0.4925::0.4925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8355::3.8356) (1.8421::1.8423)) (IOPATH TE_B Z () () (0.3734::0.3734) (3.9123::3.9123) (-0.0122::-0.0122) (1.9646::1.9646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5058::5.5059) (2.5356::2.5358)) (IOPATH TE_B Z () () (0.3995::0.3995) (5.5533::5.5533) (-0.0266::-0.0266) (2.6608::2.6608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8768::3.8769) (1.8635::1.8637)) (IOPATH TE_B Z () () (0.3816::0.3816) (3.9537::3.9537) (-0.0167::-0.0167) (1.9917::1.9917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5863::5.5865) (2.5624::2.5626)) (IOPATH TE_B Z () () (0.3666::0.3666) (5.6384::5.6384) (-0.0084::-0.0084) (2.6689::2.6689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1076::1.1076) (0.8854::0.8854)) (IOPATH D Q (1.1888::1.1888) (0.7495::0.7495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8638::3.8639) (1.8534::1.8537)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.9470::3.9470) (-0.0175::-0.0175) (1.9832::1.9832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7824::0.7824) (0.6943::0.6943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4403::4.4404) (2.0859::2.0862)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.5088::4.5088) (-0.0105::-0.0105) (2.2091::2.2091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8037::0.8037) (0.7118::0.7118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6651::0.6651) (1.6949::1.6949)) (IOPATH A1 X (0.6746::0.6746) (1.7228::1.7228)) (IOPATH A2 X (0.6593::0.6593) (1.6813::1.6813)) (IOPATH A3 X (0.6297::0.6297) (1.6784::1.6784)) (IOPATH (posedge S0) X (0.7809::0.7809) (2.0310::2.0310)) (IOPATH (negedge S0) X (1.0944::1.0944) (1.7011::1.7011)) (IOPATH (posedge S1) X (0.5165::0.5165) (1.1594::1.1594)) (IOPATH (negedge S1) X (0.6876::0.6876) (0.9399::0.9399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1229::1.1229) (0.7109::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0882::1.0882) (0.6822::0.6822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8263::0.8263)) (IOPATH D Q (1.0982::1.0982) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0399::1.0399) (0.8417::0.8417)) (IOPATH D Q (1.1236::1.1236) (0.7092::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2091::4.2092) (1.9985::1.9987)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.2876::4.2876) (-0.0178::-0.0178) (2.1286::2.1286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3702::4.3703) (2.0674::2.0676)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.4389::4.4389) (-0.0123::-0.0123) (2.1868::2.1868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1051::1.1051) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1283::1.1283) (0.7114::0.7138)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7181::4.7181) (2.2035::2.2037)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.7768::4.7768) (-0.0122::-0.0122) (2.3243::2.3243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6294::0.6294) (0.5568::0.5568)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2927)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5455::4.5456) (2.1318::2.1320)) (IOPATH TE_B Z () () (0.4060::0.4060) (4.6432::4.6432) (-0.0302::-0.0302) (2.2832::2.2832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5202::4.5203) (2.1204::2.1206)) (IOPATH TE_B Z () () (0.3926::0.3926) (4.5985::4.5985) (-0.0229::-0.0229) (2.2566::2.2566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.7185::2.7229) (2.7339::2.7352)) (IOPATH A1 X (2.9621::2.9651) (2.9184::2.9220)) (IOPATH (posedge S) X (2.8293::2.8293) (2.8815::2.8815)) (IOPATH (negedge S) X (3.0096::3.0096) (2.8464::2.8464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1075::1.1075) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9926::3.9927) (1.9099::1.9101)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.0726::4.0726) (-0.0187::-0.0187) (2.0380::2.0380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0135::1.0135) (0.8232::0.8232)) (IOPATH D Q (1.1268::1.1282) (0.7177::0.7203)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7380)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8426::3.8427) (1.8472::1.8474)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.9098::3.9098) (-0.0131::-0.0131) (1.9638::1.9638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4711::0.4711) (0.5459::0.5459)) (IOPATH B X (0.4306::0.4306) (0.5597::0.5597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8141::3.8142) (1.8362::1.8364)) (IOPATH TE_B Z () () (0.3777::0.3777) (3.8896::3.8896) (-0.0146::-0.0146) (1.9598::1.9598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2078::5.2079) (2.4074::2.4076)) (IOPATH TE_B Z () () (0.3789::0.3789) (5.2689::5.2689) (-0.0153::-0.0153) (2.5255::2.5255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3771::4.3773) (2.0674::2.0676)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.4385::4.4385) (-0.0098::-0.0098) (2.1773::2.1773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8495::3.8495) (1.8496::1.8498)) (IOPATH TE_B Z () () (0.3797::0.3797) (3.9156::3.9156) (-0.0157::-0.0157) (1.9690::1.9690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2220::0.2220) (0.2506::0.2506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.6402::3.6402) (1.7493::1.7493)) (IOPATH TE_B Z () () (0.3033::0.3033) (3.7027::3.7028) (0.0265::0.0265) (1.8405::1.8405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2622::4.2624) (2.0214::2.0216)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.3395::4.3395) (-0.0172::-0.0172) (2.1466::2.1466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0909::1.0909) (0.6861::0.6861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0806::1.0806) (0.8687::0.8687)) (IOPATH D Q (1.1810::1.1810) (0.7472::0.7500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.0971::1.0971) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5345::0.5345) (0.4970::0.4970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8273::0.8273)) (IOPATH D Q (1.1461::1.1461) (0.7348::0.7348)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7498::4.7499) (2.2186::2.2188)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.8245::4.8245) (-0.0174::-0.0174) (2.3474::2.3474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0731::1.0731) (0.8641::0.8641)) (IOPATH D Q (1.1614::1.1614) (0.7349::0.7349)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7203::0.7203)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.7168::0.7168) (1.7764::1.7764)) (IOPATH A1 X (0.7556::0.7556) (1.8232::1.8232)) (IOPATH A2 X (0.7225::0.7225) (1.7700::1.7700)) (IOPATH A3 X (0.7101::0.7101) (1.7787::1.7787)) (IOPATH (posedge S0) X (0.8524::0.8524) (2.1242::2.1242)) (IOPATH (negedge S0) X (1.1629::1.1629) (1.7940::1.7940)) (IOPATH (posedge S1) X (0.5859::0.5859) (1.2518::1.2518)) (IOPATH (negedge S1) X (0.7572::0.7572) (1.0329::1.0329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1355::1.1355) (0.7220::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7412::0.7412)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9197::3.9198) (1.8804::1.8806)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.0151::4.0151) (-0.0192::-0.0192) (2.0243::2.0243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8278::0.8278)) (IOPATH D Q (1.1147::1.1147) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7245::0.7245)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9485::3.9486) (1.8931::1.8933)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.0330::4.0330) (-0.0229::-0.0229) (2.0282::2.0282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1013::1.1013) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.1219::1.1219) (0.7082::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7304::0.7304)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1202::1.1202) (0.7066::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1089)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1095::1.1095) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8336::0.8336)) (IOPATH D Q (1.1237::1.1237) (0.7128::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7249::0.7249)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1073::6.1075) (2.7785::2.7787)) (IOPATH TE_B Z () () (0.3745::0.3745) (6.1662::6.1662) (-0.0128::-0.0128) (2.8944::2.8944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1037::1.1037) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0498::1.0498) (0.8486::0.8486)) (IOPATH D Q (1.1321::1.1321) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5738::0.5738) (0.5345::0.5345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8208::0.8208)) (IOPATH D Q (1.1365::1.1365) (0.7193::0.7257)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1215)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6545::4.6546) (2.1732::2.1734)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.7303::4.7303) (-0.0162::-0.0162) (2.3043::2.3043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.8096::2.8137) (2.7941::2.7957)) (IOPATH A1 X (2.9468::2.9504) (2.9049::2.9074)) (IOPATH (posedge S) X (2.8896::2.8896) (2.9192::2.9192)) (IOPATH (negedge S) X (3.0699::3.0699) (2.8840::2.8840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1726::5.1726) (2.3874::2.3876)) (IOPATH TE_B Z () () (0.3729::0.3729) (5.2227::5.2227) (-0.0119::-0.0119) (2.4942::2.4942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6675::0.6675) (0.5795::0.5795)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1954::0.1954) (0.2216::0.2216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1994::5.1995) (2.4013::2.4015)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.2713::5.2713) (-0.0194::-0.0194) (2.5281::2.5281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4944::5.4946) (2.5782::2.5786)) (IOPATH TE_B Z () () (0.6176::0.6176) (5.5599::5.5599) (-0.1762::-0.1762) (2.8076::2.8076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4767::0.4767) (0.5481::0.5481)) (IOPATH B X (0.4856::0.4856) (0.6161::0.6161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1288::1.1288) (0.7197::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7400::0.7400)) (SETUP (negedge D) (negedge GATE) (0.1178::0.1178)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0594::4.0596) (1.9356::1.9359)) (IOPATH TE_B Z () () (0.3765::0.3765) (4.1389::4.1389) (-0.0139::-0.0139) (2.0624::2.0624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1023::1.1023) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2254::5.2255) (2.4163::2.4166)) (IOPATH TE_B Z () () (0.5198::0.5198) (5.4065::5.4065) (-0.1031::-0.1031) (2.6806::2.6806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0039::5.0039) (2.3172::2.3174)) (IOPATH TE_B Z () () (0.3904::0.3904) (5.0659::5.0659) (-0.0216::-0.0216) (2.4397::2.4397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6974::4.6975) (2.1962::2.1964)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.7775::4.7775) (-0.0167::-0.0167) (2.3285::2.3285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1074::1.1074) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1244::1.1244) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1439::4.1440) (1.9728::1.9730)) (IOPATH TE_B Z () () (0.3788::0.3789) (4.2191::4.2191) (-0.0152::-0.0152) (2.0996::2.0996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6770::4.6770) (2.1862::2.1864)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.7500::4.7500) (-0.0207::-0.0207) (2.3179::2.3179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5536::4.5537) (2.1344::2.1345)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.6186::4.6186) (-0.0144::-0.0144) (2.2601::2.2601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0519::1.0519) (0.8500::0.8500)) (IOPATH D Q (1.1379::1.1379) (0.7184::0.7184)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6584::0.6584) (0.5354::0.5354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0428::1.0428) (0.8437::0.8437)) (IOPATH D Q (1.1471::1.1471) (0.7283::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8329::0.8329)) (IOPATH D Q (1.1154::1.1154) (0.7051::0.7051)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2291::0.2291) (0.2581::0.2581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6510::0.6510) (0.5695::0.5695)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2961::0.2978)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3965)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8556::4.8557) (2.2626::2.2629)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.9365::4.9365) (-0.0201::-0.0201) (2.3969::2.3969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6017::4.6019) (2.1527::2.1529)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.6801::4.6801) (-0.0192::-0.0192) (2.2875::2.2875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7817::3.7819) (1.8214::1.8216)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.8630::3.8630) (-0.0183::-0.0183) (1.9509::1.9509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2337::0.2337) (0.2631::0.2631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4370::5.4370) (2.5007::2.5009)) (IOPATH TE_B Z () () (0.3733::0.3733) (5.4879::5.4879) (-0.0122::-0.0122) (2.6103::2.6103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7430::3.7430) (1.8060::1.8062)) (IOPATH TE_B Z () () (0.3893::0.3893) (3.8222::3.8222) (-0.0210::-0.0210) (1.9377::1.9377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1090::1.1090) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2517::5.2519) (2.4187::2.4189)) (IOPATH TE_B Z () () (0.3867::0.3867) (5.3246::5.3246) (-0.0196::-0.0196) (2.5466::2.5466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1417::4.1417) (1.9711::1.9713)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.2152::4.2152) (-0.0176::-0.0176) (2.0964::2.0964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4896::4.4897) (2.1048::2.1050)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.5515::4.5515) (-0.0140::-0.0140) (2.2231::2.2231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4321::4.4322) (2.0851::2.0853)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.5137::4.5137) (-0.0197::-0.0197) (2.2225::2.2225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7854::0.7857) (0.6089::0.6127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7585::3.7586) (1.8121::1.8123)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.8448::3.8448) (-0.0172::-0.0172) (1.9447::1.9447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1364::1.1364) (0.7187::0.7234)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7395::0.7395)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3318::4.3319) (2.0513::2.0515)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.4126::4.4126) (-0.0165::-0.0165) (2.1822::2.1822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8617::3.8618) (1.8550::1.8552)) (IOPATH TE_B Z () () (0.3897::0.3897) (3.9520::3.9520) (-0.0212::-0.0212) (1.9933::1.9933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1782::0.1782) (0.1961::0.1961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7041::5.7043) (2.6122::2.6125)) (IOPATH TE_B Z () () (0.3957::0.3957) (5.7841::5.7841) (-0.0245::-0.0245) (2.7484::2.7484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5443::0.5443) (0.4751::0.4751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0360::1.0360) (0.8390::0.8390)) (IOPATH D Q (1.1159::1.1159) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1349::1.1378) (0.7247::0.7316)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1546::1.1601) (0.7404::0.7505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1061::1.1061) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4833::4.4834) (2.1140::2.1142)) (IOPATH TE_B Z () () (0.4021::0.4021) (4.5721::4.5721) (-0.0281::-0.0281) (2.2529::2.2529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1157::1.1157) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6816::0.6816) (0.5877::0.5877)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1047::1.1047) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1192::1.1192) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.0868::1.0868) (0.6821::0.6821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7089::0.7089)) (SETUP (negedge D) (negedge GATE) (0.0950::0.0950)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0509::4.0510) (1.9349::1.9351)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.1192::4.1192) (-0.0167::-0.0167) (2.0547::2.0547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8314::4.8316) (2.2455::2.2457)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.8985::4.8985) (-0.0130::-0.0130) (2.3669::2.3669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.1002::1.1002) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0412::1.0412) (0.8426::0.8426)) (IOPATH D Q (1.1758::1.1799) (0.7552::0.7631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7544)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0647::5.0648) (2.3456::2.3458)) (IOPATH TE_B Z () () (0.3881::0.3881) (5.1501::5.1501) (-0.0204::-0.0204) (2.4827::2.4827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.0934::1.0934) (0.6866::0.6866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6178::0.6178) (0.6940::0.6940)) (IOPATH B X (0.4210::0.4210) (0.5499::0.5499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7537::4.7538) (2.2180::2.2182)) (IOPATH TE_B Z () () (0.3748::0.3748) (4.8188::4.8188) (-0.0130::-0.0130) (2.3420::2.3420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1302::1.1302) (0.7141::0.7191)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7379::0.7379)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1157)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8340::0.8340)) (IOPATH D Q (1.1131::1.1131) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8321::0.8321)) (IOPATH D Q (1.1672::1.1726) (0.7500::0.7595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7595)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1353)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0802::4.0803) (1.9445::1.9447)) (IOPATH TE_B Z () () (0.4065::0.4065) (4.1680::4.1680) (-0.0305::-0.0305) (2.0900::2.0900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2749::0.2749) (0.3214::0.3214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1622::0.1622) (0.1670::0.1670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8266::0.8266)) (IOPATH D Q (1.1049::1.1049) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6185::0.6185) (0.6957::0.6958)) (IOPATH B X (0.4302::0.4302) (0.5594::0.5594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9686::0.9686) (0.8807::0.8807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4598::0.4598) (0.5340::0.5340)) (IOPATH B X (0.4309::0.4309) (0.5593::0.5593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5601::5.5602) (2.6123::2.6128)) (IOPATH TE_B Z () () (0.6504::0.6504) (5.6375::5.6375) (-0.2007::-0.2007) (2.8507::2.8507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0508::6.0509) (2.7593::2.7597)) (IOPATH TE_B Z () () (0.4109::0.4109) (6.0777::6.0777) (-0.0329::-0.0329) (2.8808::2.8808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5581::0.5581) (0.5261::0.5261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0478::1.0478) (0.8472::0.8472)) (IOPATH D Q (1.1286::1.1286) (0.7109::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5621::4.5623) (2.1390::2.1392)) (IOPATH TE_B Z () () (0.3929::0.3929) (4.6535::4.6535) (-0.0230::-0.0230) (2.2805::2.2805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9904::3.9905) (1.9103::1.9105)) (IOPATH TE_B Z () () (0.3917::0.3917) (4.0770::4.0770) (-0.0223::-0.0223) (2.0480::2.0480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1000::1.1000) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1021::1.1021) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1191::1.1191) (0.7099::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7271::0.7271)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8350::0.8350)) (IOPATH D Q (1.1575::1.1575) (0.7354::0.7397)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7465::0.7465)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1215)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3707::4.3708) (2.0653::2.0655)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.4494::4.4494) (-0.0192::-0.0192) (2.1968::2.1968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0536::4.0538) (1.9351::1.9353)) (IOPATH TE_B Z () () (0.3772::0.3773) (4.1238::4.1238) (-0.0143::-0.0143) (2.0545::2.0545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1105::1.1105) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6572::0.6572) (0.5732::0.5732)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1393::1.1393) (0.7261::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.0993::1.0993) (0.6904::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1014::1.1014) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7079::0.7079) (0.6167::0.6168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1189::1.1189) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9616::3.9618) (1.9007::1.9010)) (IOPATH TE_B Z () () (0.3957::0.3957) (4.0065::4.0065) (-0.0246::-0.0246) (2.0180::2.0180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1370::1.1370) (0.7242::0.7242)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0313::1.0313) (0.9146::0.9146)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8412::1.8465)) (SETUP (negedge D) (posedge CLK) (1.4414::1.4676)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6681::0.6681) (0.5972::0.5972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8228::4.8229) (2.2444::2.2446)) (IOPATH TE_B Z () () (0.3653::0.3653) (4.8698::4.8698) (-0.0077::-0.0077) (2.3509::2.3509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0532::1.0532) (0.8510::0.8510)) (IOPATH D Q (1.1577::1.1577) (0.7352::0.7352)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8234::3.8235) (1.8378::1.8380)) (IOPATH TE_B Z () () (0.3871::0.3871) (3.9141::3.9141) (-0.0198::-0.0198) (1.9758::1.9758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1162::1.1162) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1822::4.1824) (1.9881::1.9884)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.2459::4.2459) (-0.0099::-0.0099) (2.0997::2.0997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1380::1.1394) (0.7271::0.7301)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1414::0.1414) (0.1427::0.1427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4722::5.4723) (2.5139::2.5141)) (IOPATH TE_B Z () () (0.3942::0.3942) (5.5471::5.5471) (-0.0237::-0.0237) (2.6467::2.6467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5925::0.5925) (0.6673::0.6673)) (IOPATH B X (0.4279::0.4279) (0.5558::0.5558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0973::4.0975) (1.9515::1.9517)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.1803::4.1803) (-0.0184::-0.0184) (2.0813::2.0813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8761::0.8761) (0.8374::0.8374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8211::3.8212) (1.8375::1.8377)) (IOPATH TE_B Z () () (0.3780::0.3780) (3.9028::3.9028) (-0.0147::-0.0147) (1.9673::1.9673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0247::4.0248) (1.9263::1.9265)) (IOPATH TE_B Z () () (0.3990::0.3990) (4.1032::4.1032) (-0.0264::-0.0264) (2.0629::2.0629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6054::0.6054) (0.6758::0.6758)) (IOPATH B X (0.4581::0.4581) (0.5832::0.5832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7602::4.7603) (2.2176::2.2178)) (IOPATH TE_B Z () () (0.3673::0.3673) (4.8089::4.8089) (-0.0089::-0.0089) (2.3240::2.3240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3715::5.3717) (2.4724::2.4726)) (IOPATH TE_B Z () () (0.3680::0.3680) (5.4285::5.4285) (-0.0093::-0.0093) (2.5833::2.5833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.1049::1.1049) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5314::4.5316) (2.1242::2.1244)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.6121::4.6121) (-0.0149::-0.0149) (2.2594::2.2594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9097::3.9099) (1.8737::1.8739)) (IOPATH TE_B Z () () (0.4003::0.4003) (4.0129::4.0129) (-0.0271::-0.0271) (2.0240::2.0240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8843::4.8844) (2.2740::2.2742)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.9646::4.9646) (-0.0187::-0.0187) (2.4086::2.4086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3184::5.3186) (2.4519::2.4521)) (IOPATH TE_B Z () () (0.3776::0.3776) (5.3859::5.3859) (-0.0145::-0.0145) (2.5716::2.5716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6349::0.6349) (0.7118::0.7118)) (IOPATH B X (0.5034::0.5034) (0.6416::0.6416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7977::3.7977) (1.8278::1.8280)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.8737::3.8737) (-0.0183::-0.0183) (1.9551::1.9551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1485::1.1485) (0.7282::0.7322)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1184)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4599::0.4599) (0.5322::0.5322)) (IOPATH B X (0.4655::0.4655) (0.5952::0.5952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5134::0.5134) (0.4903::0.4902)) (IOPATH A Y (0.6722::0.6722) (0.1823::0.1823)) (IOPATH B Y (0.6293::0.6293) (0.1874::0.1874)) (IOPATH C Y (0.5396::0.5396) (0.1785::0.1785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0896::1.0896) (0.8743::0.8743)) (IOPATH D Q (1.1792::1.1792) (0.7476::0.7476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7352::0.7352) (0.7285::0.7285)) (IOPATH D X (0.7267::0.7267) (0.7286::0.7285)) (IOPATH A_N X (0.9065::0.9065) (0.7735::0.7735)) (IOPATH B_N X (0.9297::0.9297) (0.8057::0.8057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7551::0.7551) (0.7426::0.7426)) (IOPATH D X (0.7443::0.7443) (0.7413::0.7412)) (IOPATH A_N X (0.9244::0.9244) (0.7860::0.7860)) (IOPATH B_N X (0.9461::0.9461) (0.8154::0.8154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7287::0.7287) (0.7185::0.7185)) (IOPATH C X (0.7470::0.7470) (0.7512::0.7512)) (IOPATH D X (0.7508::0.7508) (0.7776::0.7775)) (IOPATH A_N X (0.8886::0.8886) (0.7769::0.7769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6735::0.6735) (0.5829::0.5829)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7460::0.7460) (0.7353::0.7353)) (IOPATH D X (0.7376::0.7376) (0.7364::0.7364)) (IOPATH A_N X (0.9185::0.9185) (0.7815::0.7815)) (IOPATH B_N X (0.9408::0.9408) (0.8133::0.8133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7173::0.7173) (0.7102::0.7102)) (IOPATH C X (0.7374::0.7374) (0.7437::0.7437)) (IOPATH D X (0.7415::0.7415) (0.7707::0.7706)) (IOPATH A_N X (0.8818::0.8818) (0.7733::0.7733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6838::0.6838) (0.6072::0.6072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7163::0.7163) (0.7096::0.7096)) (IOPATH C X (0.7345::0.7345) (0.7416::0.7416)) (IOPATH D X (0.7386::0.7386) (0.7685::0.7684)) (IOPATH A_N X (0.8773::0.8773) (0.7685::0.7685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6611::0.6611) (0.5964::0.5964)) (IOPATH B X (0.7002::0.7002) (0.6882::0.6882)) (IOPATH C X (0.7165::0.7165) (0.7304::0.7304)) (IOPATH D X (0.7143::0.7143) (0.7437::0.7436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6548::0.6548) (0.5718::0.5718)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2988::0.2991)) (SETUP (negedge GATE) (posedge CLK) (0.3966::0.3979)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7986::3.7988) (1.8300::1.8303)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.8853::3.8853) (-0.0184::-0.0184) (1.9640::1.9640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2158::0.2158) (0.2437::0.2437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1198::1.1198) (0.7081::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1196::1.1196) (0.7079::0.7079)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.0985::1.0985) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7899::4.7901) (2.2287::2.2289)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.8722::4.8722) (-0.0205::-0.0205) (2.3614::2.3614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7283::4.7283) (2.2091::2.2093)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.7939::4.7939) (-0.0196::-0.0196) (2.3318::2.3318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1160::1.1160) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7289::0.7289)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.0878::1.0878) (0.6820::0.6820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1683::0.1683) (0.1809::0.1809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0268::1.0268) (0.9114::0.9114)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9020::1.9081)) (SETUP (negedge D) (posedge CLK) (1.5004::1.5306)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1818::4.1819) (1.9880::1.9882)) (IOPATH TE_B Z () () (0.4070::0.4070) (4.2784::4.2784) (-0.0308::-0.0308) (2.1366::2.1366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8470::4.8471) (2.2562::2.2564)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.9210::4.9210) (-0.0196::-0.0196) (2.3842::2.3842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6703::0.6703) (0.5810::0.5810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0325::1.0325) (0.8365::0.8365)) (IOPATH D Q (1.1187::1.1187) (0.7079::0.7079)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7608::4.7609) (2.2177::2.2179)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.8357::4.8357) (-0.0179::-0.0179) (2.3443::2.3443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5079::0.5079) (0.5835::0.5835)) (IOPATH B X (0.4605::0.4605) (0.5941::0.5941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0409::4.0411) (1.9326::1.9328)) (IOPATH TE_B Z () () (0.4031::0.4031) (4.1022::4.1022) (-0.0286::-0.0286) (2.0613::2.0613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7964::4.7966) (2.2349::2.2351)) (IOPATH TE_B Z () () (0.3777::0.3777) (4.8656::4.8656) (-0.0146::-0.0146) (2.3571::2.3571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1339::1.1339) (0.7164::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1259::1.1288) (0.7163::0.7231)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7372)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3792::5.3793) (2.4840::2.4843)) (IOPATH TE_B Z () () (0.4561::0.4561) (5.4642::5.4642) (-0.0579::-0.0579) (2.6551::2.6551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1055::1.1055) (0.8841::0.8841)) (IOPATH D Q (1.1837::1.1837) (0.7459::0.7459)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2695::5.2697) (2.4325::2.4326)) (IOPATH TE_B Z () () (0.4018::0.4018) (5.3394::5.3394) (-0.0279::-0.0279) (2.5696::2.5696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5895::0.5895) (0.6659::0.6659)) (IOPATH B X (0.4386::0.4386) (0.5689::0.5689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0453::1.0453) (0.8455::0.8455)) (IOPATH D Q (1.1287::1.1287) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.1094::1.1094) (0.6999::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4877::0.4877) (0.4304::0.4304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4952::4.4953) (2.1230::2.1233)) (IOPATH TE_B Z () () (0.3992::0.3992) (4.5290::4.5290) (-0.0265::-0.0265) (2.2329::2.2329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3071::4.3073) (2.0375::2.0378)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.3852::4.3852) (-0.0135::-0.0135) (2.1633::2.1633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7201::0.7201) (0.6107::0.6107)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3027::0.3034)) (SETUP (negedge GATE) (posedge CLK) (0.3989::0.4001)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1214::1.1214) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7234::0.7234)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8305::0.8305)) (IOPATH D Q (1.1099::1.1099) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0349::1.0349) (0.8382::0.8382)) (IOPATH D Q (1.1175::1.1175) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7485::0.7486) (0.6631::0.6630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6292::0.6292) (0.5569::0.5569)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3019::0.3033)) (SETUP (negedge GATE) (posedge CLK) (0.3987::0.3995)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8904::0.8904) (0.8379::0.8379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0229::4.0230) (1.9220::1.9222)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.1055::4.1055) (-0.0218::-0.0218) (2.0519::2.0519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0948::1.0948) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1340::1.1340) (0.7217::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.0948::1.0948) (0.6869::0.6869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7126::0.7126)) (SETUP (negedge D) (negedge GATE) (0.0972::0.0972)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.0941::1.0941) (0.6861::0.6861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7109::0.7109)) (SETUP (negedge D) (negedge GATE) (0.0959::0.0959)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1454::0.1454) (0.1488::0.1488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5915::0.5915) (0.5291::0.5291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0378::1.0378) (0.8402::0.8402)) (IOPATH D Q (1.1924::1.1924) (0.7613::0.7659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7651::0.7651)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1342)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7388::0.7388) (0.6528::0.6528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0163::1.0163) (0.9039::0.9039)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8926::1.8995)) (SETUP (negedge D) (posedge CLK) (1.4906::1.5180)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.8363::2.8402) (2.8152::2.8170)) (IOPATH A1 X (2.9699::2.9731) (2.9204::2.9234)) (IOPATH (posedge S) X (2.8122::2.8122) (2.8565::2.8565)) (IOPATH (negedge S) X (2.9912::2.9912) (2.8181::2.8181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6785::4.6786) (2.1842::2.1844)) (IOPATH TE_B Z () () (0.3859::0.3859) (4.7627::4.7627) (-0.0191::-0.0191) (2.3181::2.3181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0606::1.0606) (0.9341::0.9341)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8842::1.8909)) (SETUP (negedge D) (posedge CLK) (1.4816::1.5078)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8643::0.8643) (0.8132::0.8131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0716::5.0717) (2.3522::2.3525)) (IOPATH TE_B Z () () (0.3962::0.3962) (5.1164::5.1164) (-0.0248::-0.0248) (2.4731::2.4731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6929::3.6930) (1.7832::1.7834)) (IOPATH TE_B Z () () (0.3784::0.3784) (3.7675::3.7675) (-0.0150::-0.0150) (1.9064::1.9064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8916::3.8917) (1.8672::1.8674)) (IOPATH TE_B Z () () (0.3873::0.3874) (3.9762::3.9762) (-0.0199::-0.0199) (2.0011::2.0011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.0980::1.0980) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8847::4.8848) (2.2702::2.2704)) (IOPATH TE_B Z () () (0.3620::0.3620) (4.9316::4.9316) (-0.0059::-0.0059) (2.3757::2.3757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6168::3.6169) (1.7539::1.7541)) (IOPATH TE_B Z () () (0.3961::0.3961) (3.7174::3.7174) (-0.0247::-0.0247) (1.8995::1.8995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1145::1.1145) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3502::4.3502) (2.0565::2.0567)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.4141::4.4141) (-0.0158::-0.0158) (2.1744::2.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1511::5.1513) (2.3820::2.3822)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.2113::5.2113) (-0.0085::-0.0085) (2.4930::2.4930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6905::0.6905) (0.6101::0.6101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0619::1.0619) (0.8572::0.8572)) (IOPATH D Q (1.1494::1.1494) (0.7279::0.7279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1932::4.1933) (1.9901::1.9903)) (IOPATH TE_B Z () () (0.3670::0.3670) (4.2549::4.2549) (-0.0087::-0.0087) (2.1014::2.1014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4517::0.4517) (0.5269::0.5269)) (IOPATH B X (0.5207::0.5207) (0.6613::0.6613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6861::3.6862) (1.7843::1.7845)) (IOPATH TE_B Z () () (0.3963::0.3963) (3.7770::3.7770) (-0.0249::-0.0249) (1.9244::1.9244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4983::4.4984) (2.1133::2.1136)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.5894::4.5894) (-0.0210::-0.0210) (2.2551::2.2551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8592::3.8592) (1.8554::1.8556)) (IOPATH TE_B Z () () (0.3905::0.3905) (3.9364::3.9364) (-0.0217::-0.0217) (1.9861::1.9861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5084::0.5084) (0.5838::0.5838)) (IOPATH B X (0.4230::0.4230) (0.5522::0.5522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4470::4.4472) (2.0917::2.0919)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.5202::4.5202) (-0.0129::-0.0129) (2.2218::2.2218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2447::5.2449) (2.4163::2.4165)) (IOPATH TE_B Z () () (0.3756::0.3756) (5.3091::5.3091) (-0.0134::-0.0134) (2.5326::2.5326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8371::0.8371)) (IOPATH D Q (1.1156::1.1156) (0.7037::0.7037)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1052::1.1052) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8252::0.8252)) (IOPATH D Q (1.1079::1.1079) (0.6962::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6180::0.6180) (0.5667::0.5667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1510::1.1510) (0.7330::0.7330)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1170::0.1170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8322::0.8322)) (IOPATH D Q (1.1450::1.1483) (0.7308::0.7376)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1218)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6742::0.6742) (0.5835::0.5835)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6232::0.6232) (0.6998::0.6998)) (IOPATH B X (0.4405::0.4405) (0.5703::0.5703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6874::0.6874) (0.5910::0.5910)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2940::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7438::0.7438) (0.6453::0.6453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7205::5.7206) (2.6131::2.6134)) (IOPATH TE_B Z () () (0.4099::0.4099) (5.8156::5.8156) (-0.0324::-0.0324) (2.7678::2.7678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1172::1.1172) (0.8914::0.8914)) (IOPATH D Q (1.2148::1.2148) (0.7705::0.7705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1021::1.1021) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6064::0.6064) (0.5588::0.5588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6720::0.6720) (0.5822::0.5822)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2970::0.2990)) (SETUP (negedge GATE) (posedge CLK) (0.3961::0.3969)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1141::1.1141) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6831::0.6831) (0.5614::0.5614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1359::1.1359) (0.7198::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2770::6.2771) (2.8489::2.8491)) (IOPATH TE_B Z () () (0.3772::0.3772) (6.3339::6.3339) (-0.0143::-0.0143) (2.9672::2.9672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8350::0.8350)) (IOPATH D Q (1.1098::1.1098) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0900::1.0900) (0.8745::0.8745)) (IOPATH D Q (1.1739::1.1739) (0.7430::0.7430)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0579::1.0579) (0.9323::0.9323)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9127::1.9210)) (SETUP (negedge D) (posedge CLK) (1.5112::1.5423)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.9093::2.9131) (2.8646::2.8665)) (IOPATH A1 X (3.0336::3.0369) (2.9633::2.9663)) (IOPATH (posedge S) X (2.8789::2.8789) (2.9014::2.9014)) (IOPATH (negedge S) X (3.0580::3.0580) (2.8631::2.8631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1880::0.1880) (0.2085::0.2085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2441::4.2442) (2.0122::2.0124)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.3250::4.3250) (-0.0188::-0.0188) (2.1425::2.1425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6470::4.6471) (2.1725::2.1727)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.7287::4.7287) (-0.0240::-0.0240) (2.3083::2.3083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4146::4.4147) (2.0846::2.0848)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.4876::4.4877) (-0.0173::-0.0173) (2.2085::2.2085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1850::4.1850) (1.9911::1.9913)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.2370::4.2370) (-0.0114::-0.0114) (2.0961::2.0961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0238::1.0238) (0.9094::0.9094)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9166::1.9215)) (SETUP (negedge D) (posedge CLK) (1.5127::1.5417)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7888::0.7890) (0.6933::0.6970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1365::1.1365) (0.7215::0.7215)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1755::5.1755) (2.3954::2.3956)) (IOPATH TE_B Z () () (0.3881::0.3881) (5.2336::5.2336) (-0.0204::-0.0204) (2.5137::2.5137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6847::0.6847) (0.5897::0.5897)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2920)) (SETUP (negedge GATE) (posedge CLK) (0.3925::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2274::0.2274) (0.2566::0.2566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1158::1.1158) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1334::1.1371) (0.7231::0.7305)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1628::4.1630) (1.9788::1.9790)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.2364::4.2364) (-0.0136::-0.0136) (2.1011::2.1011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6006::4.6007) (2.1508::2.1510)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.6744::4.6744) (-0.0154::-0.0154) (2.2796::2.2796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5973::0.5973) (0.6739::0.6739)) (IOPATH B X (0.4220::0.4220) (0.5512::0.5512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1576::4.1578) (1.9780::1.9782)) (IOPATH TE_B Z () () (0.3681::0.3681) (4.2192::4.2192) (-0.0093::-0.0093) (2.0867::2.0867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4841::0.4841) (0.5592::0.5592)) (IOPATH B X (0.4557::0.4557) (0.5884::0.5884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.0935::1.0935) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7972::0.7975) (0.6972::0.6993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8117::5.8117) (2.6579::2.6581)) (IOPATH TE_B Z () () (0.4152::0.4152) (5.9026::5.9026) (-0.0353::-0.0353) (2.8150::2.8150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1263::1.1299) (0.7176::0.7250)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1069::1.1069) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4849::4.4850) (2.1061::2.1063)) (IOPATH TE_B Z () () (0.4019::0.4019) (4.5822::4.5822) (-0.0279::-0.0279) (2.2550::2.2550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0972::1.0972) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4358::0.4358) (0.5104::0.5104)) (IOPATH B X (0.4925::0.4925) (0.6293::0.6293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6855::4.6856) (2.1919::2.1921)) (IOPATH TE_B Z () () (0.3770::0.3770) (4.7554::4.7554) (-0.0142::-0.0142) (2.3160::2.3160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5261::0.5261) (0.4898::0.4898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4930::0.4931) (0.5684::0.5684)) (IOPATH B X (0.4294::0.4294) (0.5587::0.5587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1156::1.1156) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7227::0.7227)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1053)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1040::1.1040) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8280::0.8280)) (IOPATH D Q (1.1159::1.1159) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0144::4.0144) (1.9180::1.9182)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.0751::4.0751) (-0.0161::-0.0161) (2.0320::2.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1005::1.1005) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0338::1.0338) (0.8374::0.8374)) (IOPATH D Q (1.1127::1.1127) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1068::1.1068) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0605::5.0606) (2.3449::2.3451)) (IOPATH TE_B Z () () (0.4017::0.4017) (5.1521::5.1521) (-0.0279::-0.0279) (2.4907::2.4907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9984::0.9984) (0.8677::0.8677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.9624::2.9662) (2.8984::2.9003)) (IOPATH A1 X (3.0308::3.0344) (2.9580::2.9603)) (IOPATH (posedge S) X (2.9269::2.9269) (2.9314::2.9314)) (IOPATH (negedge S) X (3.1059::3.1059) (2.8931::2.8931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0168::1.0168) (0.9043::0.9043)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8710::1.8767)) (SETUP (negedge D) (posedge CLK) (1.4699::1.4972)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.0981::1.0981) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0423::1.0423) (0.8434::0.8434)) (IOPATH D Q (1.1293::1.1293) (0.7140::0.7140)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5922::0.5922) (0.5228::0.5228)) (IOPATH A Y (0.7351::0.7351) (0.2043::0.2043)) (IOPATH B Y (0.6895::0.6895) (0.2074::0.2074)) (IOPATH C Y (0.6010::0.6010) (0.1996::0.1996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0346::1.0346) (0.9171::0.9171)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9128::1.9209)) (SETUP (negedge D) (posedge CLK) (1.5100::1.5470)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1712::0.1712) (0.1866::0.1866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7798::0.7798) (0.7639::0.7639)) (IOPATH D X (0.7812::0.7812) (0.7746::0.7746)) (IOPATH A_N X (0.9513::0.9513) (0.8104::0.8104)) (IOPATH B_N X (0.9734::0.9734) (0.8407::0.8407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8255::0.8255) (0.7659::0.7659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.0968::1.0968) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7554::3.7555) (1.8099::1.8101)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.8323::3.8323) (-0.0184::-0.0184) (1.9377::1.9377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7633::0.7633) (0.7517::0.7517)) (IOPATH D X (0.7642::0.7642) (0.7625::0.7625)) (IOPATH A_N X (0.9342::0.9342) (0.7985::0.7985)) (IOPATH B_N X (0.9564::0.9564) (0.8282::0.8282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8385::3.8385) (1.8456::1.8458)) (IOPATH TE_B Z () () (0.4028::0.4028) (3.9365::3.9365) (-0.0285::-0.0285) (1.9938::1.9938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6510::0.6510) (0.5697::0.5697)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0869::5.0870) (2.3547::2.3549)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.1447::5.1447) (-0.0131::-0.0131) (2.4661::2.4661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7412::0.7412) (0.7306::0.7306)) (IOPATH C X (0.7611::0.7611) (0.7653::0.7653)) (IOPATH D X (0.7748::0.7748) (0.8012::0.8012)) (IOPATH A_N X (0.9024::0.9024) (0.7926::0.7926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1115::1.1115) (0.8878::0.8878)) (IOPATH D Q (1.1937::1.1937) (0.7526::0.7526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7540::0.7540) (0.7447::0.7447)) (IOPATH D X (0.7562::0.7562) (0.7568::0.7568)) (IOPATH A_N X (0.9277::0.9277) (0.7937::0.7937)) (IOPATH B_N X (0.9481::0.9481) (0.8234::0.8234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1660::1.1660) (0.7431::0.7465)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1277)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1570::4.1571) (1.9747::1.9749)) (IOPATH TE_B Z () () (0.3733::0.3733) (4.2263::4.2263) (-0.0121::-0.0121) (2.0930::2.0930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2991::5.2992) (2.4393::2.4395)) (IOPATH TE_B Z () () (0.3746::0.3746) (5.3630::5.3630) (-0.0129::-0.0129) (2.5568::2.5568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7300::0.7300) (0.7232::0.7232)) (IOPATH C X (0.7499::0.7499) (0.7562::0.7562)) (IOPATH D X (0.7643::0.7643) (0.7934::0.7934)) (IOPATH A_N X (0.8933::0.8933) (0.7867::0.7867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8151::5.8151) (2.6576::2.6578)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.8706::5.8706) (-0.0121::-0.0121) (2.7758::2.7758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.1286::1.1286) (0.7136::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7347::0.7347)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7488::0.7488) (0.7361::0.7361)) (IOPATH C X (0.7681::0.7681) (0.7691::0.7691)) (IOPATH D X (0.7823::0.7823) (0.8069::0.8069)) (IOPATH A_N X (0.9115::0.9115) (0.7988::0.7988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6787::0.6787) (0.6118::0.6118)) (IOPATH B X (0.7161::0.7161) (0.7024::0.7024)) (IOPATH C X (0.7334::0.7334) (0.7459::0.7459)) (IOPATH D X (0.7410::0.7410) (0.7699::0.7699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7811::3.7812) (1.8204::1.8207)) (IOPATH TE_B Z () () (0.3934::0.3934) (3.8812::3.8812) (-0.0233::-0.0233) (1.9664::1.9664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1044::1.1044) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6307::4.6308) (2.1701::2.1703)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.6818::4.6818) (-0.0166::-0.0166) (2.2920::2.2920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1152::1.1152) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5424::4.5424) (2.1333::2.1335)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.6114::4.6114) (-0.0148::-0.0148) (2.2650::2.2650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8377::3.8378) (1.8463::1.8465)) (IOPATH TE_B Z () () (0.3805::0.3805) (3.9134::3.9134) (-0.0162::-0.0162) (1.9714::1.9714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2759::5.2760) (2.4307::2.4309)) (IOPATH TE_B Z () () (0.3861::0.3861) (5.3440::5.3440) (-0.0192::-0.0192) (2.5548::2.5548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6092::0.6092) (0.6855::0.6855)) (IOPATH B X (0.4062::0.4062) (0.5335::0.5335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8798::0.8798) (0.8200::0.8200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4567::0.4567) (0.5318::0.5318)) (IOPATH B X (0.4211::0.4211) (0.5498::0.5498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3926::4.3927) (2.0750::2.0751)) (IOPATH TE_B Z () () (0.4094::0.4094) (4.4788::4.4788) (-0.0321::-0.0321) (2.2160::2.2160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1571::0.1571) (0.1649::0.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1053::1.1053) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6328::0.6328) (0.5724::0.5724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7840::5.7842) (2.6433::2.6435)) (IOPATH TE_B Z () () (0.4014::0.4014) (5.8718::5.8718) (-0.0277::-0.0277) (2.7877::2.7877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7100::0.7100) (0.6048::0.6048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2977::0.2999)) (SETUP (negedge GATE) (posedge CLK) (0.3967::0.3974)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7358::0.7362) (0.6486::0.6506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3988::0.3988) (0.4138::0.4138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4692::0.4692) (0.5445::0.5445)) (IOPATH B X (0.4669::0.4669) (0.6008::0.6008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.0955::1.0955) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7061::4.7063) (2.1941::2.1943)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.7708::4.7708) (-0.0100::-0.0100) (2.3127::2.3127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8371::0.8371)) (IOPATH D Q (1.1183::1.1183) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1081::1.1081) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1319::1.1319) (0.7196::0.7196)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0364::1.0364) (0.9182::0.9182)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8667::1.8739)) (SETUP (negedge D) (posedge CLK) (1.4662::1.4986)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (2.9337::2.9375) (2.8794::2.8813)) (IOPATH A1 X (3.0337::3.0371) (2.9610::2.9637)) (IOPATH (posedge S) X (2.8988::2.8988) (2.9128::2.9128)) (IOPATH (negedge S) X (3.0778::3.0778) (2.8745::2.8745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1055::1.1055) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1960::0.1960) (0.2109::0.2109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7533::0.7533) (0.6800::0.6800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0540::1.0540) (0.9299::0.9299)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9499::1.9565)) (SETUP (negedge D) (posedge CLK) (1.5452::1.5678)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0183::4.0183) (1.9197::1.9199)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.0851::4.0851) (-0.0179::-0.0179) (2.0393::2.0393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6922::4.6922) (2.1946::2.1948)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.7441::4.7441) (-0.0137::-0.0137) (2.3089::2.3089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1509::1.1509) (0.7309::0.7336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7437::0.7437)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1190)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4655::4.4655) (2.1070::2.1071)) (IOPATH TE_B Z () () (0.3974::0.3974) (4.5462::4.5462) (-0.0255::-0.0255) (2.2380::2.2380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3205::4.3206) (2.0472::2.0474)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.3806::4.3806) (-0.0143::-0.0143) (2.1596::2.1596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8303::3.8304) (1.8433::1.8436)) (IOPATH TE_B Z () () (0.3744::0.3744) (3.9029::3.9029) (-0.0128::-0.0128) (1.9635::1.9635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5692::4.5693) (2.1415::2.1417)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.6378::4.6378) (-0.0129::-0.0129) (2.2679::2.2679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1153::1.1153) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6122::4.6123) (2.1576::2.1578)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.6999::4.6999) (-0.0266::-0.0266) (2.3013::2.3013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5769::4.5771) (2.1391::2.1393)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.6616::4.6616) (-0.0192::-0.0192) (2.2765::2.2765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.0986::1.0986) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1018::1.1018) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4477::4.4478) (2.0958::2.0960)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.5050::4.5050) (-0.0166::-0.0166) (2.2092::2.2092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1436::1.1436) (0.7245::0.7295)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5865::0.5865) (0.6621::0.6621)) (IOPATH B X (0.4486::0.4486) (0.5789::0.5789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2557::6.2558) (2.8463::2.8465)) (IOPATH TE_B Z () () (0.3987::0.3987) (6.3107::6.3107) (-0.0262::-0.0262) (2.9786::2.9786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1125::1.1125) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3817::4.3818) (2.0731::2.0733)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.4736::4.4736) (-0.0238::-0.0238) (2.2173::2.2173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0355::1.0355) (0.8386::0.8386)) (IOPATH D Q (1.1569::1.1569) (0.7375::0.7375)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7427::0.7427)) (SETUP (negedge D) (negedge GATE) (0.1183::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1481::1.1481) (0.7309::0.7309)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7413::0.7413)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1154::1.1154) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0976::4.0977) (1.9551::1.9553)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.1502::4.1502) (-0.0153::-0.0153) (2.0639::2.0639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8318::0.8318)) (IOPATH D Q (1.1122::1.1122) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3431::4.3433) (2.0532::2.0534)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.4190::4.4190) (-0.0182::-0.0182) (2.1784::2.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0416::1.0416) (0.8428::0.8428)) (IOPATH D Q (1.1348::1.1348) (0.7201::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1425::1.1425) (0.7272::0.7272)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1061::1.1061) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0280::1.0280) (0.9123::0.9123)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8621::1.8685)) (SETUP (negedge D) (posedge CLK) (1.4612::1.4910)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1010::1.1010) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.0288::3.0324) (2.9417::2.9437)) (IOPATH A1 X (3.1187::3.1221) (3.0159::3.0186)) (IOPATH (posedge S) X (2.9772::2.9772) (2.9629::2.9629)) (IOPATH (negedge S) X (3.1563::3.1563) (2.9246::2.9246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1165::1.1165) (0.7039::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7278::0.7278)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1088::1.1088) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1083::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0379::1.0379) (0.9194::0.9194)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9797::1.9862)) (SETUP (negedge D) (posedge CLK) (1.5747::1.6031)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1256::1.1256) (0.7104::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1042::1.1042) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1211::1.1211) (0.7139::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8289::4.8291) (2.2486::2.2488)) (IOPATH TE_B Z () () (0.3856::0.3856) (4.9050::4.9050) (-0.0189::-0.0189) (2.3760::2.3760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6194::4.6194) (2.1582::2.1582)) (IOPATH TE_B Z () () (0.3037::0.3037) (4.6702::4.6702) (0.0263::0.0263) (2.2336::2.2336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8602::3.8604) (1.8504::1.8506)) (IOPATH TE_B Z () () (0.3819::0.3819) (3.9431::3.9431) (-0.0169::-0.0169) (1.9795::1.9795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5273::5.5274) (2.5461::2.5465)) (IOPATH TE_B Z () () (0.4039::0.4039) (5.5564::5.5564) (-0.0291::-0.0291) (2.6641::2.6641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2016::4.2017) (1.9975::1.9977)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.2860::4.2860) (-0.0194::-0.0194) (2.1322::2.1322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5980::5.5980) (2.5687::2.5689)) (IOPATH TE_B Z () () (0.3842::0.3842) (5.6604::5.6604) (-0.0182::-0.0182) (2.6916::2.6916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8716::3.8717) (1.8601::1.8603)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.9570::3.9570) (-0.0189::-0.0189) (1.9942::1.9942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5095::5.5095) (2.5260::2.5262)) (IOPATH TE_B Z () () (0.3893::0.3893) (5.5667::5.5667) (-0.0210::-0.0210) (2.6475::2.6475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4826::0.4826) (0.5584::0.5584)) (IOPATH B X (0.4128::0.4128) (0.5412::0.5412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1358::1.1358) (0.7238::0.7238)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1150::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1303::1.1303) (0.7139::0.7171)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7345::0.7345)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1126)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8857::4.8858) (2.2714::2.2716)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.9583::4.9583) (-0.0158::-0.0158) (2.3981::2.3981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6474::0.6474) (0.5674::0.5674)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7552::3.7553) (1.8085::1.8087)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.8386::3.8386) (-0.0197::-0.0197) (1.9402::1.9402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6904::4.6905) (2.1921::2.1924)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.7825::4.7825) (-0.0261::-0.0261) (2.3377::2.3377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6893::0.6893) (0.5757::0.5757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8524::5.8525) (2.6743::2.6745)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.9124::5.9124) (-0.0169::-0.0169) (2.7961::2.7961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4201::5.4203) (2.4928::2.4930)) (IOPATH TE_B Z () () (0.3777::0.3777) (5.4847::5.4847) (-0.0146::-0.0146) (2.6117::2.6117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1293::1.1293) (0.7199::0.7199)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0590::5.0592) (2.3417::2.3419)) (IOPATH TE_B Z () () (0.3813::0.3813) (5.1339::5.1339) (-0.0166::-0.0166) (2.4680::2.4680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0413::1.0413) (0.8426::0.8426)) (IOPATH D Q (1.1468::1.1468) (0.7307::0.7307)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1007::1.1007) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8213::0.8213)) (IOPATH D Q (1.0913::1.0913) (0.6848::0.6848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1325::1.1325) (0.7190::0.7190)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7156::0.7156) (0.6026::0.6026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0675::1.0675) (0.9384::0.9384)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9140::1.9229)) (SETUP (negedge D) (posedge CLK) (1.5118::1.5423)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3076::4.3078) (2.0374::2.0376)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.3840::4.3840) (-0.0135::-0.0135) (2.1617::2.1617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.0427::3.0465) (2.9486::2.9504)) (IOPATH A1 X (3.1513::3.1546) (3.0367::3.0395)) (IOPATH (posedge S) X (3.0122::3.0122) (2.9854::2.9854)) (IOPATH (negedge S) X (3.1912::3.1912) (2.9471::2.9471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8360::0.8360)) (IOPATH D Q (1.1262::1.1262) (0.7150::0.7150)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0125::1.0125) (0.9013::0.9013)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0176::2.0267)) (SETUP (negedge D) (posedge CLK) (1.6102::1.6367)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6502::0.6502) (0.5693::0.5693)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2964::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8315::0.8315)) (IOPATH D Q (1.1080::1.1080) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7651::0.7651) (0.6779::0.6778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1933::5.1934) (2.3974::2.3976)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.2565::5.2565) (-0.0140::-0.0140) (2.5128::2.5128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8028::3.8029) (1.8258::1.8260)) (IOPATH TE_B Z () () (0.3856::0.3856) (3.8925::3.8925) (-0.0190::-0.0190) (1.9614::1.9614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1488::1.1488) (0.7369::0.7369)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7518::0.7518)) (SETUP (negedge D) (negedge GATE) (0.1264::0.1264)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8352::3.8353) (1.8419::1.8421)) (IOPATH TE_B Z () () (0.3753::0.3753) (3.9099::3.9099) (-0.0133::-0.0133) (1.9631::1.9631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3090::4.3090) (2.0416::2.0418)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.3851::4.3851) (-0.0195::-0.0195) (2.1721::2.1721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2698::4.2699) (2.0234::2.0236)) (IOPATH TE_B Z () () (0.3675::0.3675) (4.3201::4.3201) (-0.0089::-0.0089) (2.1260::2.1260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9952::4.9954) (2.3151::2.3153)) (IOPATH TE_B Z () () (0.3803::0.3803) (5.0708::5.0708) (-0.0160::-0.0160) (2.4418::2.4418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2590::4.2591) (2.0145::2.0147)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.3388::4.3388) (-0.0194::-0.0194) (2.1441::2.1441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0684::4.0685) (1.9422::1.9424)) (IOPATH TE_B Z () () (0.3949::0.3949) (4.1553::4.1553) (-0.0241::-0.0241) (2.0797::2.0797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2211::4.2212) (2.0070::2.0072)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.2840::4.2840) (-0.0158::-0.0158) (2.1261::2.1261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9852::4.9854) (2.3079::2.3081)) (IOPATH TE_B Z () () (0.3723::0.3723) (5.0515::5.0515) (-0.0116::-0.0116) (2.4248::2.4248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1135::1.1135) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5733::4.5734) (2.1437::2.1439)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.6428::4.6428) (-0.0139::-0.0139) (2.2729::2.2730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1006::1.1006) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7258::0.7258) (0.6350::0.6350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3710::4.3712) (2.0592::2.0595)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.4453::4.4453) (-0.0150::-0.0150) (2.1813::2.1813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4754::0.4758) (0.4355::0.4392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.0951::1.0951) (0.6868::0.6868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0980::1.0980) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.0967::1.0967) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1338::1.1354) (0.7224::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7379)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1174)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0343::1.0343) (0.8377::0.8377)) (IOPATH D Q (1.1175::1.1175) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7891::4.7891) (2.2290::2.2290)) (IOPATH TE_B Z () () (0.3005::0.3005) (4.8475::4.8475) (0.0281::0.0281) (2.3157::2.3158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0986::4.0987) (1.9530::1.9532)) (IOPATH TE_B Z () () (0.3871::0.3871) (4.1793::4.1793) (-0.0198::-0.0198) (2.0819::2.0819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7894::3.7894) (1.8116::1.8116)) (IOPATH TE_B Z () () (0.3101::0.3101) (3.8615::3.8616) (0.0228::0.0228) (1.9130::1.9130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6555::0.6555) (0.5723::0.5723)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2940)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0413::1.0413) (0.8427::0.8427)) (IOPATH D Q (1.1265::1.1265) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0372::1.0372) (0.8398::0.8398)) (IOPATH D Q (1.1195::1.1195) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.1818::3.1856) (3.0379::3.0398)) (IOPATH A1 X (3.2038::3.2077) (3.0650::3.0672)) (IOPATH (posedge S) X (3.1445::3.1445) (3.0697::3.0697)) (IOPATH (negedge S) X (3.3234::3.3234) (3.0315::3.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1732::5.1734) (2.3912::2.3914)) (IOPATH TE_B Z () () (0.3825::0.3825) (5.2410::5.2410) (-0.0173::-0.0173) (2.5129::2.5129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2431::0.2431) (0.2725::0.2725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1027::1.1027) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0142::1.0142) (0.9026::0.9026)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9067::1.9138)) (SETUP (negedge D) (posedge CLK) (1.5036::1.5311)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1843::0.1843) (0.2004::0.2004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8120::0.8120) (0.7517::0.7517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1270::1.1303) (0.7181::0.7248)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7404)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8439::4.8441) (2.2534::2.2536)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.8950::4.8950) (-0.0073::-0.0073) (2.3611::2.3611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6717::0.6717) (0.5820::0.5820)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4220::5.4222) (2.5373::2.5378)) (IOPATH TE_B Z () () (0.6808::0.6808) (5.6470::5.6470) (-0.2234::-0.2234) (2.8734::2.8734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0530::4.0532) (1.9422::1.9426)) (IOPATH TE_B Z () () (0.4703::0.4703) (4.1407::4.1407) (-0.0661::-0.0661) (2.1128::2.1128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9925::4.9926) (2.3132::2.3134)) (IOPATH TE_B Z () () (0.3835::0.3835) (5.0642::5.0642) (-0.0178::-0.0178) (2.4378::2.4378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1390::1.1423) (0.7285::0.7350)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7465)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1247)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4985::0.4987) (0.4342::0.4399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7069::4.7071) (2.2001::2.2004)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.7476::4.7476) (-0.0218::-0.0218) (2.3155::2.3155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.0981::1.0981) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1624::1.1624) (0.7405::0.7410)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7526::0.7526)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1237)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8112::3.8114) (1.8312::1.8314)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.8995::3.8995) (-0.0184::-0.0184) (1.9656::1.9656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6676::0.6676) (0.5793::0.5793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2938::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8134::4.8135) (2.2447::2.2449)) (IOPATH TE_B Z () () (0.4045::0.4045) (4.8839::4.8839) (-0.0294::-0.0294) (2.3825::2.3825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6599::0.6603) (0.5849::0.5869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8371::0.8371)) (IOPATH D Q (1.1182::1.1182) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5006::5.5006) (2.5245::2.5247)) (IOPATH TE_B Z () () (0.3810::0.3810) (5.5558::5.5558) (-0.0164::-0.0164) (2.6405::2.6405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8432::0.8432) (0.7850::0.7850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1091::1.1091) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7214::0.7214)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8368::0.8368)) (IOPATH D Q (1.1173::1.1173) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1078::1.1078) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5775::0.5775) (0.5174::0.5174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5526::4.5526) (2.1359::2.1361)) (IOPATH TE_B Z () () (0.3750::0.3750) (4.6230::4.6230) (-0.0131::-0.0131) (2.2660::2.2660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.0989::1.0989) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4348::5.4348) (2.5002::2.5004)) (IOPATH TE_B Z () () (0.3939::0.3939) (5.5073::5.5073) (-0.0236::-0.0236) (2.6327::2.6327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2151::0.2151) (0.2432::0.2432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1018::1.1018) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4497::4.4499) (2.0896::2.0898)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.5285::4.5285) (-0.0178::-0.0178) (2.2248::2.2248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (3.1923::3.1960) (3.0460::3.0480)) (IOPATH A1 X (3.2901::3.2934) (3.1261::3.1290)) (IOPATH (posedge S) X (3.1440::3.1440) (3.0696::3.0696)) (IOPATH (negedge S) X (3.3230::3.3230) (3.0315::3.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1406::1.1406) (0.7222::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7411::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1174)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7031::0.7031) (0.6226::0.6226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1016::1.1016) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1142::1.1142) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1051::0.1051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8660::0.8660) (0.7977::0.7977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1813::0.1813) (0.1988::0.1988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7077::0.7077) (0.6034::0.6034)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0301::1.0301) (0.9138::0.9138)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9097::1.9168)) (SETUP (negedge D) (posedge CLK) (1.5063::1.5409)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1532::1.1532) (0.7328::0.7366)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7511::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8304::0.8304)) (IOPATH D Q (1.1085::1.1085) (0.6989::0.6989)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1318::4.1320) (1.9646::1.9649)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.2018::4.2018) (-0.0102::-0.0102) (2.0822::2.0822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4674::1.4674) (1.1000::1.1000)) (IOPATH D Q (1.5498::1.5498) (0.9653::0.9653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0097::4.0099) (1.9165::1.9168)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.0803::4.0803) (-0.0128::-0.0128) (2.0358::2.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4408::4.4409) (2.0941::2.0943)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.5019::4.5019) (-0.0145::-0.0145) (2.2096::2.2096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6757::0.6759) (0.5468::0.5521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7576::3.7577) (1.8123::1.8125)) (IOPATH TE_B Z () () (0.4000::0.4000) (3.8626::3.8626) (-0.0269::-0.0269) (1.9632::1.9632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8601::3.8602) (1.8536::1.8538)) (IOPATH TE_B Z () () (0.3888::0.3888) (3.9482::3.9482) (-0.0207::-0.0207) (1.9893::1.9893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6945::5.6947) (2.6045::2.6047)) (IOPATH TE_B Z () () (0.3705::0.3705) (5.7545::5.7545) (-0.0106::-0.0106) (2.7180::2.7180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4217::4.4218) (2.0869::2.0871)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.5048::4.5048) (-0.0220::-0.0220) (2.2240::2.2240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7841::4.7843) (2.2302::2.2304)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.8576::4.8576) (-0.0187::-0.0187) (2.3560::2.3560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8287::0.8286) (0.7485::0.7485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6481::0.6481) (0.5678::0.5678)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7199::4.7200) (2.2028::2.2030)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.7911::4.7911) (-0.0158::-0.0158) (2.3274::2.3274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3812::4.3814) (2.0716::2.0718)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.4514::4.4514) (-0.0137::-0.0137) (2.1912::2.1912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8195::3.8195) (1.8383::1.8385)) (IOPATH TE_B Z () () (0.3739::0.3739) (3.8867::3.8867) (-0.0125::-0.0125) (1.9565::1.9565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1715::1.1715) (0.7473::0.7491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7623::0.7623)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1310)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7078::3.7079) (1.7907::1.7909)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.7837::3.7837) (-0.0140::-0.0140) (1.9144::1.9144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1302::4.1303) (1.9672::1.9674)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.1945::4.1945) (-0.0144::-0.0144) (2.0837::2.0837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2570::0.2570) (0.3033::0.3033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0974::1.0974) (0.8791::0.8791)) (IOPATH D Q (1.1785::1.1785) (0.7431::0.7431)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1002::1.1002) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6823::0.6823) (0.6056::0.6056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5357::0.5357) (0.4654::0.4654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6629::0.6629) (0.5766::0.5766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2957::0.2981)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1113::1.1113) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1477::1.1477) (0.7283::0.7331)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7498::0.7498)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1234)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2258::0.2258) (0.2532::0.2532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9834::0.9876) (0.7105::0.7210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0767::5.0768) (2.3533::2.3535)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.1420::5.1420) (-0.0171::-0.0171) (2.4743::2.4743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8248::0.8248)) (IOPATH D Q (1.0961::1.0961) (0.6881::0.6881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.0943::1.0943) (0.6881::0.6881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6273::0.6273) (0.5558::0.5558)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7653::4.7654) (2.2238::2.2240)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.8197::4.8197) (-0.0141::-0.0141) (2.3426::2.3426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6275::0.6275) (0.5556::0.5556)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6624::4.6625) (2.1792::2.1794)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.7303::4.7303) (-0.0132::-0.0132) (2.3054::2.3054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6752::0.6752) (0.5986::0.5986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1059::1.1059) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1234::1.1234) (0.7080::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7263::0.7263)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.4007::6.4009) (2.9855::2.9858)) (IOPATH TE_B Z () () (0.6536::0.6536) (6.4052::6.4052) (-0.2031::-0.2031) (3.1768::3.1768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1317::1.1343) (0.7211::0.7270)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7389)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1190)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1127::1.1127) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5658::4.5659) (2.1397::2.1399)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.6525::4.6525) (-0.0229::-0.0229) (2.2796::2.2796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8393::4.8394) (2.2579::2.2582)) (IOPATH TE_B Z () () (0.4039::0.4039) (4.8819::4.8819) (-0.0290::-0.0290) (2.3813::2.3813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1252::1.1252) (0.7092::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1036::1.1036) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1022::1.1022) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7871::4.7871) (2.2319::2.2321)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.8471::4.8471) (-0.0108::-0.0108) (2.3480::2.3480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6745::4.6747) (2.1827::2.1829)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.7623::4.7623) (-0.0224::-0.0224) (2.3232::2.3232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7023::4.7024) (2.1972::2.1974)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.7687::4.7687) (-0.0156::-0.0156) (2.3194::2.3194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7197::5.7199) (2.6166::2.6168)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.7866::5.7866) (-0.0154::-0.0154) (2.7385::2.7385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3696::4.3697) (2.0592::2.0594)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.4494::4.4494) (-0.0189::-0.0189) (2.1889::2.1889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0337::1.0337) (0.8373::0.8373)) (IOPATH D Q (1.1198::1.1198) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6025::4.6026) (2.1566::2.1568)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.6620::4.6620) (-0.0140::-0.0140) (2.2745::2.2745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6650::0.6650) (0.5778::0.5778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5440::4.5441) (2.1315::2.1317)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.6215::4.6215) (-0.0158::-0.0158) (2.2643::2.2643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1189::1.1189) (0.7056::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1116::1.1116) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2262::0.2262) (0.2550::0.2550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1257::1.1257) (0.7100::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1015::1.1015) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0477::1.0477) (0.8471::0.8471)) (IOPATH D Q (1.1504::1.1504) (0.7270::0.7303)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2436::0.2436) (0.2816::0.2816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8215::0.8215)) (IOPATH D Q (1.1043::1.1043) (0.6989::0.6989)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8301::0.8301)) (IOPATH D Q (1.1180::1.1180) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7246::0.7246)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1550::0.1550) (0.1624::0.1624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9088::3.9090) (1.8729::1.8731)) (IOPATH TE_B Z () () (0.3859::0.3859) (3.9998::3.9998) (-0.0191::-0.0191) (2.0105::2.0105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3669::5.3671) (2.4693::2.4695)) (IOPATH TE_B Z () () (0.3681::0.3681) (5.4242::5.4242) (-0.0093::-0.0093) (2.5790::2.5790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3228::5.3229) (2.4523::2.4525)) (IOPATH TE_B Z () () (0.4037::0.4037) (5.4147::5.4147) (-0.0289::-0.0289) (2.6014::2.6014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1219::1.1219) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7306::0.7306)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8345::0.8345)) (IOPATH D Q (1.1736::1.1791) (0.7546::0.7655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7615)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1376)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4315::5.4317) (2.5002::2.5004)) (IOPATH TE_B Z () () (0.3804::0.3804) (5.4995::5.4995) (-0.0161::-0.0161) (2.6222::2.6222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8798::4.8800) (2.2714::2.2717)) (IOPATH TE_B Z () () (0.3955::0.3955) (4.9747::4.9747) (-0.0244::-0.0244) (2.4191::2.4191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5051::4.5051) (2.1162::2.1222)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.5818::4.5818) (-0.0261::-0.0261) (2.2503::2.2503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6391::3.6392) (1.7632::1.7634)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.7338::3.7338) (-0.0209::-0.0209) (1.9044::1.9044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2446::5.2448) (2.4189::2.4191)) (IOPATH TE_B Z () () (0.3828::0.3828) (5.3224::5.3224) (-0.0174::-0.0174) (2.5520::2.5520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0040::5.0042) (2.3216::2.3218)) (IOPATH TE_B Z () () (0.3774::0.3774) (5.0694::5.0694) (-0.0144::-0.0144) (2.4376::2.4376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9133::3.9134) (1.8750::1.8752)) (IOPATH TE_B Z () () (0.3867::0.3867) (3.9968::3.9968) (-0.0196::-0.0196) (2.0083::2.0083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7569::3.7570) (1.8095::1.8097)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.8420::3.8420) (-0.0172::-0.0172) (1.9412::1.9412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6342::0.6342) (0.7075::0.7077)) (IOPATH B X (0.4217::0.4217) (0.5474::0.5474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9801::3.9803) (1.9002::1.9004)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.0566::4.0566) (-0.0131::-0.0131) (2.0243::2.0243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1385::1.1385) (0.7277::0.7277)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1234::1.1234) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8061::0.8061) (0.7471::0.7471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9970::5.9971) (2.7281::2.7283)) (IOPATH TE_B Z () () (0.3840::0.3840) (6.0620::6.0620) (-0.0181::-0.0181) (2.8538::2.8538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1055::1.1055) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6760::0.6760) (0.5846::0.5846)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6381::0.6381) (0.7153::0.7153)) (IOPATH B X (0.4065::0.4065) (0.5338::0.5338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8344::0.8344)) (IOPATH D Q (1.1221::1.1221) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8250::0.8250)) (IOPATH D Q (1.1262::1.1262) (0.7159::0.7159)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2291::0.2291) (0.2586::0.2586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6007::0.6007) (0.6780::0.6781)) (IOPATH B X (0.4040::0.4040) (0.5317::0.5317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0961::1.0961) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1130::1.1130) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7267::4.7269) (2.2056::2.2059)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.7968::4.7968) (-0.0145::-0.0145) (2.3314::2.3314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1181::1.1181) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6773::0.6773) (0.5853::0.5853)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1693::0.1693) (0.1857::0.1857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8394::4.8396) (2.2511::2.2513)) (IOPATH TE_B Z () () (0.3847::0.3847) (4.9165::4.9165) (-0.0184::-0.0184) (2.3795::2.3795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0396::1.0396) (0.8414::0.8414)) (IOPATH D Q (1.1437::1.1437) (0.7257::0.7257)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8364::0.8364)) (IOPATH D Q (1.1205::1.1205) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7660::4.7661) (2.2236::2.2238)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.8380::4.8380) (-0.0138::-0.0138) (2.3465::2.3465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5091::0.5091) (0.4478::0.4478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8414::4.8416) (2.2539::2.2542)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.9096::4.9096) (-0.0142::-0.0142) (2.3737::2.3737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7935::4.7937) (2.2340::2.2343)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.8737::4.8737) (-0.0184::-0.0184) (2.3654::2.3654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3044::5.3045) (2.4522::2.4525)) (IOPATH TE_B Z () () (0.4072::0.4072) (5.3466::5.3466) (-0.0309::-0.0309) (2.5770::2.5770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6703::4.6705) (2.1832::2.1834)) (IOPATH TE_B Z () () (0.3809::0.3809) (4.7507::4.7507) (-0.0163::-0.0163) (2.3138::2.3138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8294::0.8294)) (IOPATH D Q (1.1101::1.1101) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6368::0.6368) (0.5769::0.5769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8798::4.8798) (2.2722::2.2724)) (IOPATH TE_B Z () () (0.3950::0.3950) (4.9572::4.9572) (-0.0242::-0.0242) (2.4089::2.4089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9072::0.9073) (0.8609::0.8609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5873::0.5873) (0.6633::0.6633)) (IOPATH B X (0.4348::0.4348) (0.5644::0.5644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1587::1.1587) (0.9170::0.9170)) (IOPATH D Q (1.2390::1.2390) (0.7804::0.7804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2434::0.2434) (0.2723::0.2723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2110::4.2111) (2.0009::2.0011)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.2836::4.2836) (-0.0138::-0.0138) (2.1249::2.1249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0356::1.0356) (0.8387::0.8387)) (IOPATH D Q (1.1664::1.1707) (0.7487::0.7568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7519)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1293)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5037::0.5037) (0.5781::0.5782)) (IOPATH B X (0.4341::0.4341) (0.5626::0.5626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0229::4.0230) (1.9220::1.9222)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.1147::4.1147) (-0.0262::-0.0262) (2.0615::2.0615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8595::3.8595) (1.8409::1.8409)) (IOPATH TE_B Z () () (0.3221::0.3221) (3.9421::3.9421) (0.0162::0.0162) (1.9524::1.9524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6334::0.6338) (0.5634::0.5654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0525::4.0526) (1.9311::1.9313)) (IOPATH TE_B Z () () (0.3970::0.3970) (4.1408::4.1408) (-0.0253::-0.0253) (2.0708::2.0708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5907::0.5907) (0.6664::0.6664)) (IOPATH B X (0.4492::0.4492) (0.5798::0.5798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0082::4.0083) (1.9161::1.9163)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.0906::4.0906) (-0.0186::-0.0186) (2.0466::2.0466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5169::4.5171) (2.1198::2.1200)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.5781::4.5781) (-0.0106::-0.0106) (2.2363::2.2363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1409::1.1447) (0.7289::0.7373)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8341::0.8341) (0.7621::0.7621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8298::0.8298)) (IOPATH D Q (1.1051::1.1051) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0410::1.0410) (0.8424::0.8424)) (IOPATH D Q (1.1171::1.1171) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1267::1.1267) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0966::1.0966) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1229::1.1229) (0.7114::0.7114)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6247::3.6248) (1.7589::1.7592)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.7012::3.7012) (-0.0153::-0.0153) (1.8830::1.8830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.0870::1.0870) (0.6823::0.6823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2041::4.2041) (1.9965::1.9967)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.2692::4.2692) (-0.0168::-0.0168) (2.1164::2.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5005::4.5006) (2.1145::2.1147)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.5847::4.5847) (-0.0203::-0.0203) (2.2569::2.2569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1461::1.1475) (0.7344::0.7370)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7526)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8502::3.8503) (1.8498::1.8500)) (IOPATH TE_B Z () () (0.3843::0.3843) (3.9296::3.9296) (-0.0183::-0.0183) (1.9789::1.9789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1075::1.1075) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1098::5.1099) (2.3706::2.3708)) (IOPATH TE_B Z () () (0.3999::0.3999) (5.1572::5.1572) (-0.0269::-0.0269) (2.4949::2.4949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2475::5.2476) (2.4182::2.4184)) (IOPATH TE_B Z () () (0.3773::0.3773) (5.3131::5.3131) (-0.0144::-0.0144) (2.5367::2.5367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2351::4.2351) (2.0108::2.0110)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.3037::4.3037) (-0.0144::-0.0144) (2.1322::2.1322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7685::4.7686) (2.2258::2.2260)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.8354::4.8354) (-0.0165::-0.0165) (2.3462::2.3462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8360::0.8360) (0.7750::0.7750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.1274::1.1325) (0.7183::0.7292)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0854::1.0854) (0.8717::0.8717)) (IOPATH D Q (1.2227::1.2227) (0.7790::0.7862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7535::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1271)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0299::1.0299) (0.8347::0.8347)) (IOPATH D Q (1.1167::1.1167) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.0913::1.0913) (0.6845::0.6845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7113::0.7113)) (SETUP (negedge D) (negedge GATE) (0.0964::0.0964)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9197::3.9199) (1.8804::1.8806)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.0037::4.0037) (-0.0186::-0.0186) (2.0126::2.0126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9430::3.9432) (1.8900::1.8902)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.0313::4.0313) (-0.0188::-0.0188) (2.0264::2.0264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7163::5.7164) (2.6100::2.6102)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.7859::5.7859) (-0.0172::-0.0172) (2.7371::2.7371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7695::0.7695) (0.6400::0.6400)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5210::0.5210) (0.5958::0.5958)) (IOPATH B X (0.4514::0.4514) (0.5828::0.5828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8287::0.8287)) (IOPATH D Q (1.1023::1.1023) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1191::6.1191) (2.7810::2.7812)) (IOPATH TE_B Z () () (0.3908::0.3908) (6.1814::6.1814) (-0.0218::-0.0218) (2.9104::2.9104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7859::0.7860) (0.7245::0.7245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.0939::1.0939) (0.6866::0.6866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7102::0.7102)) (SETUP (negedge D) (negedge GATE) (0.0957::0.0957)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2240::0.2240) (0.2538::0.2538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.0996::1.0996) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5044::0.5044) (0.5786::0.5786)) (IOPATH B X (0.5489::0.5489) (0.6904::0.6904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1733::0.1733) (0.1868::0.1868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0892::1.0892) (0.8740::0.8740)) (IOPATH D Q (1.1742::1.1742) (0.7429::0.7429)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1009::1.1009) (0.6914::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8255::0.8258) (0.7213::0.7233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1610::5.1612) (2.3866::2.3868)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.2290::5.2290) (-0.0169::-0.0169) (2.5090::2.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3682::0.3685) (0.3512::0.3551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1371::1.1371) (0.7245::0.7245)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0450::1.0450) (0.8453::0.8453)) (IOPATH D Q (1.1339::1.1339) (0.7189::0.7189)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1704::4.1705) (1.9855::1.9857)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.2571::4.2571) (-0.0197::-0.0197) (2.1233::2.1233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6858::0.6858) (0.6076::0.6076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5961::4.5963) (2.1478::2.1480)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.6845::4.6845) (-0.0214::-0.0214) (2.2855::2.2855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1825::4.1826) (1.9901::1.9903)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.2641::4.2641) (-0.0227::-0.0227) (2.1224::2.1224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0427::1.0427) (0.8436::0.8436)) (IOPATH D Q (1.1325::1.1325) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1717::4.1718) (1.9847::1.9849)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.2296::4.2296) (-0.0162::-0.0162) (2.0970::2.0970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5437::4.5437) (2.1343::2.1345)) (IOPATH TE_B Z () () (0.3932::0.3932) (4.6211::4.6211) (-0.0232::-0.0232) (2.2681::2.2681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1157::1.1157) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1174::1.1174) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8387::0.8428) (0.5816::0.5945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2352::0.2352) (0.2661::0.2661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6915::4.6915) (2.1947::2.1949)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.7572::4.7572) (-0.0161::-0.0161) (2.3179::2.3179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1377::1.1410) (0.7269::0.7347)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1243)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5891::0.5891) (0.6628::0.6628)) (IOPATH B X (0.4418::0.4418) (0.5691::0.5691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0319::1.0319) (0.8361::0.8361)) (IOPATH D Q (1.1179::1.1179) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6005::0.6005) (0.6760::0.6761)) (IOPATH B X (0.4159::0.4159) (0.5439::0.5439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6491::0.6491) (0.5778::0.5778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2737::4.2738) (2.0252::2.0255)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.3517::4.3517) (-0.0150::-0.0150) (2.1521::2.1521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0029::4.0030) (1.9107::1.9109)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.0596::4.0596) (-0.0083::-0.0083) (2.0157::2.0157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0386::1.0386) (0.8408::0.8408)) (IOPATH D Q (1.1582::1.1582) (0.7359::0.7373)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7414::0.7414)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5034::0.5034) (0.5765::0.5765)) (IOPATH B X (0.4267::0.4267) (0.5534::0.5534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1273::1.1273) (0.8976::0.8976)) (IOPATH D Q (1.2168::1.2168) (0.7707::0.7707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8220::0.8220)) (IOPATH D Q (1.1329::1.1329) (0.7232::0.7232)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1195)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0800::4.0802) (1.9465::1.9467)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.1716::4.1716) (-0.0189::-0.0189) (2.0853::2.0853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6107::4.6108) (2.1591::2.1593)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.6663::4.6663) (-0.0108::-0.0108) (2.2742::2.2742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8585::4.8586) (2.2592::2.2594)) (IOPATH TE_B Z () () (0.3730::0.3730) (4.9160::4.9160) (-0.0120::-0.0120) (2.3763::2.3763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7496::0.7500) (0.6585::0.6606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.1175::1.1175) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7222::4.7223) (2.2080::2.2083)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.7597::4.7597) (-0.0210::-0.0210) (2.3182::2.3182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1569::0.1569) (0.1647::0.1647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1095::1.1095) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1563::0.1563) (0.1636::0.1636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1118::1.1118) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7287::0.7287)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6099::4.6099) (2.1597::2.1599)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.6885::4.6885) (-0.0195::-0.0195) (2.2925::2.2925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8447::3.8448) (1.8500::1.8502)) (IOPATH TE_B Z () () (0.3811::0.3811) (3.9145::3.9145) (-0.0165::-0.0165) (1.9726::1.9726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8245::0.8245)) (IOPATH D Q (1.1133::1.1133) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8340::0.8340)) (IOPATH D Q (1.1398::1.1398) (0.7269::0.7269)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1150::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0443::5.0443) (2.3403::2.3405)) (IOPATH TE_B Z () () (0.3835::0.3835) (5.1101::5.1101) (-0.0178::-0.0178) (2.4664::2.4664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5075::0.5075) (0.4604::0.4604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2731::5.2733) (2.4305::2.4308)) (IOPATH TE_B Z () () (0.3699::0.3699) (5.3285::5.3285) (-0.0103::-0.0103) (2.5387::2.5387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8875::4.8875) (2.2704::2.2705)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.9638::4.9638) (-0.0243::-0.0243) (2.4034::2.4034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7126::4.7126) (2.1971::2.1971)) (IOPATH TE_B Z () () (0.3051::0.3051) (4.7752::4.7756) (0.0255::0.0255) (2.2886::2.2890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.1031::1.1031) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2491::6.2493) (2.8381::2.8383)) (IOPATH TE_B Z () () (0.3924::0.3924) (6.2931::6.2931) (-0.0227::-0.0227) (2.9607::2.9607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6587::0.6587) (0.5742::0.5742)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2967::0.2979)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3965)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7249::3.7250) (1.7970::1.7972)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.8102::3.8102) (-0.0189::-0.0189) (1.9306::1.9306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3795::4.3796) (2.0698::2.0700)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.4582::4.4582) (-0.0202::-0.0202) (2.2008::2.2008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9011::3.9012) (1.8697::1.8699)) (IOPATH TE_B Z () () (0.4011::0.4011) (3.9918::3.9918) (-0.0275::-0.0275) (2.0131::2.0131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7869::5.7870) (2.6456::2.6458)) (IOPATH TE_B Z () () (0.3789::0.3789) (5.8532::5.8532) (-0.0153::-0.0153) (2.7684::2.7684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6600::0.6600) (0.5748::0.5748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2946::0.2975)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6819::3.6820) (1.7795::1.7797)) (IOPATH TE_B Z () () (0.3795::0.3795) (3.7574::3.7574) (-0.0156::-0.0156) (1.9035::1.9035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7516::5.7518) (2.6325::2.6327)) (IOPATH TE_B Z () () (0.3953::0.3953) (5.8309::5.8309) (-0.0243::-0.0243) (2.7695::2.7695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4673::4.4673) (2.1024::2.1025)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.5373::4.5373) (-0.0197::-0.0197) (2.2282::2.2282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5662::0.5662) (0.6429::0.6429)) (IOPATH B X (0.4730::0.4730) (0.6073::0.6073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2287::0.2287) (0.2575::0.2575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0940::1.0940) (0.6879::0.6879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1073::1.1073) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0975::0.0975)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5591::0.5591) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8207::0.8207)) (IOPATH D Q (1.1042::1.1042) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7242::0.7242)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0425::1.0425) (0.8435::0.8435)) (IOPATH D Q (1.1285::1.1285) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1100::1.1100) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7278::0.7278)) (SETUP (negedge D) (negedge GATE) (0.1090::0.1090)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.0983::1.0983) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0332::1.0332) (0.8370::0.8370)) (IOPATH D Q (1.1179::1.1179) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1182::1.1182) (0.7094::0.7094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0402::1.0402) (0.8419::0.8419)) (IOPATH D Q (1.1435::1.1435) (0.7276::0.7276)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7304::0.7304)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1110)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1479::1.1479) (0.7373::0.7373)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8250::0.8250)) (IOPATH D Q (1.0903::1.0903) (0.6835::0.6835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5799::4.5800) (2.1401::2.1403)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.6476::4.6476) (-0.0136::-0.0136) (2.2617::2.2617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7030::0.7030) (0.6012::0.6012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0875::1.0875) (0.6819::0.6819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4341::4.4343) (2.0851::2.0853)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.5112::4.5112) (-0.0181::-0.0181) (2.2165::2.2165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8666::3.8668) (1.8569::1.8571)) (IOPATH TE_B Z () () (0.3868::0.3868) (3.9545::3.9545) (-0.0196::-0.0196) (1.9915::1.9915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2490::4.2491) (2.0167::2.0169)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.3216::4.3216) (-0.0143::-0.0143) (2.1395::2.1395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5974::4.5976) (2.1540::2.1542)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.6884::4.6884) (-0.0216::-0.0216) (2.2952::2.2952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2116::6.2118) (2.8222::2.8225)) (IOPATH TE_B Z () () (0.3784::0.3784) (6.2906::6.2906) (-0.0150::-0.0150) (2.9579::2.9579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0793::1.0793) (0.8679::0.8679)) (IOPATH D Q (1.1613::1.1613) (0.7343::0.7343)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0372::1.0372) (0.8398::0.8398)) (IOPATH D Q (1.1253::1.1253) (0.7099::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1157::1.1157) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2014::0.2014) (0.2281::0.2281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5868::4.5870) (2.1496::2.1499)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.6788::4.6788) (-0.0197::-0.0197) (2.2912::2.2912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.0982::1.0982) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0749::4.0750) (1.9416::1.9418)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.1637::4.1637) (-0.0219::-0.0219) (2.0775::2.0775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1270::1.1270) (0.7172::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5950::0.5950) (0.6718::0.6718)) (IOPATH B X (0.4330::0.4330) (0.5628::0.5628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9249::3.9249) (1.8830::1.8832)) (IOPATH TE_B Z () () (0.3776::0.3776) (3.9896::3.9896) (-0.0145::-0.0145) (2.0017::2.0017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0654::1.0654) (0.8593::0.8593)) (IOPATH D Q (1.1534::1.1534) (0.7302::0.7302)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0913::1.0913) (0.6845::0.6845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1650::0.1650) (0.1750::0.1750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8734::4.8734) (2.2678::2.2680)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.9496::4.9496) (-0.0269::-0.0269) (2.4023::2.4023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0518::1.0518) (0.8500::0.8500)) (IOPATH D Q (1.1489::1.1489) (0.7282::0.7282)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7263::0.7263)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0273::4.0274) (1.9252::1.9254)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.0850::4.0850) (-0.0196::-0.0196) (2.0423::2.0423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8183::4.8185) (2.2432::2.2434)) (IOPATH TE_B Z () () (0.3728::0.3728) (4.8801::4.8801) (-0.0119::-0.0119) (2.3623::2.3623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1010::1.1010) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1041::1.1041) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.3668::1.3668) (1.0409::1.0409)) (IOPATH D Q (1.4496::1.4496) (0.9079::0.9079)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5743::0.5743) (0.5321::0.5321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1169::1.1169) (0.7065::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3729::0.3729) (0.3955::0.3955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1066::1.1066) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0370::1.0370) (0.8397::0.8397)) (IOPATH D Q (1.1157::1.1157) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6670::0.6670) (0.5790::0.5790)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2961::0.2984)) (SETUP (negedge GATE) (posedge CLK) (0.3958::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1813::5.1814) (2.4391::2.4397)) (IOPATH TE_B Z () () (0.5520::0.5520) (5.2317::5.2317) (-0.1271::-0.1271) (2.6393::2.6393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4914::5.4916) (2.5189::2.5191)) (IOPATH TE_B Z () () (0.3829::0.3829) (5.5638::5.5638) (-0.0175::-0.0175) (2.6444::2.6444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9000::4.9001) (2.2796::2.2798)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.9550::4.9550) (-0.0138::-0.0138) (2.3947::2.3947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7773::5.7774) (2.6449::2.6453)) (IOPATH TE_B Z () () (0.4763::0.4763) (5.8743::5.8743) (-0.0706::-0.0706) (2.8353::2.8353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0135::1.0135) (0.8233::0.8233)) (IOPATH D Q (1.1207::1.1207) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7329::0.7329)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6893::4.6894) (2.1900::2.1902)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.7689::4.7689) (-0.0197::-0.0197) (2.3238::2.3238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8243::5.8244) (2.6639::2.6641)) (IOPATH TE_B Z () () (0.4088::0.4088) (5.9080::5.9080) (-0.0318::-0.0318) (2.8144::2.8144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9134::3.9136) (1.8768::1.8770)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.0159::4.0159) (-0.0269::-0.0269) (2.0270::2.0270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0181::4.0182) (1.9188::1.9190)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.0996::4.0996) (-0.0197::-0.0197) (2.0516::2.0516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1291::1.1328) (0.7201::0.7275)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2310::0.2310) (0.2604::0.2604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6756::0.6756) (0.5841::0.5841)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1329::1.1329) (0.9010::0.9010)) (IOPATH D Q (1.2133::1.2133) (0.7664::0.7664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5334::4.5335) (2.1269::2.1271)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.6069::4.6069) (-0.0162::-0.0162) (2.2593::2.2593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8003::3.8003) (1.8295::1.8297)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.8766::3.8766) (-0.0156::-0.0156) (1.9545::1.9545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4303::5.4304) (2.4995::2.4997)) (IOPATH TE_B Z () () (0.3948::0.3948) (5.5072::5.5072) (-0.0240::-0.0240) (2.6349::2.6349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1220::6.1222) (2.7851::2.7853)) (IOPATH TE_B Z () () (0.3880::0.3880) (6.1990::6.1990) (-0.0203::-0.0203) (2.9193::2.9193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7984::0.7984) (0.7372::0.7372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0331::1.0331) (0.8370::0.8370)) (IOPATH D Q (1.1481::1.1492) (0.7329::0.7351)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7390)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1178)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.0997::1.0997) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.3376::0.3376) (0.3023::0.3023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.0974::1.0974) (0.6893::0.6893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5415::0.5418) (0.4891::0.4929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3984::4.3986) (2.0737::2.0739)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.4801::4.4801) (-0.0195::-0.0195) (2.2044::2.2044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1451::1.1451) (0.7254::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7444::0.7444)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3604::4.3605) (2.0628::2.0630)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.4313::4.4313) (-0.0173::-0.0173) (2.1849::2.1849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7986::4.7987) (2.2331::2.2333)) (IOPATH TE_B Z () () (0.3857::0.3857) (4.8695::4.8695) (-0.0190::-0.0190) (2.3586::2.3586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7034::0.7034) (0.6025::0.6025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1032::1.1032) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0964::0.0964)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1955::0.1955) (0.2213::0.2213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8400::0.8400) (0.7765::0.7765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1002::1.1002) (0.6914::0.6914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1157::1.1157) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6365::0.6365) (0.5706::0.5706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7032::0.7032) (0.5960::0.5960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0574::1.0574) (0.8539::0.8539)) (IOPATH D Q (1.1529::1.1529) (0.7333::0.7333)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2083::4.2084) (1.9990::1.9992)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.2833::4.2833) (-0.0158::-0.0158) (2.1251::2.1251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9877::4.9878) (2.3104::2.3106)) (IOPATH TE_B Z () () (0.3686::0.3686) (5.0450::5.0450) (-0.0095::-0.0095) (2.4228::2.4228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8280::0.8280)) (IOPATH D Q (1.1015::1.1015) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8466::3.8466) (1.8496::1.8498)) (IOPATH TE_B Z () () (0.3900::0.3900) (3.9165::3.9165) (-0.0214::-0.0214) (1.9767::1.9767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5682::4.5684) (2.1405::2.1407)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.6598::4.6598) (-0.0244::-0.0244) (2.2843::2.2843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3727::4.3729) (2.0597::2.0599)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.4381::4.4381) (-0.0124::-0.0124) (2.1738::2.1738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1014::1.1014) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1534::1.1577) (0.7383::0.7468)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7495)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2287::0.2287) (0.2564::0.2564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6634::0.6634) (0.5772::0.5772)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2922)) (SETUP (negedge GATE) (posedge CLK) (0.3926::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8192::3.8193) (1.8364::1.8366)) (IOPATH TE_B Z () () (0.3885::0.3885) (3.9005::3.9005) (-0.0206::-0.0206) (1.9669::1.9669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4944::5.4946) (2.5262::2.5264)) (IOPATH TE_B Z () () (0.3738::0.3738) (5.5607::5.5607) (-0.0124::-0.0124) (2.6454::2.6454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0331::1.0331) (0.8370::0.8370)) (IOPATH D Q (1.1166::1.1166) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3191::4.3192) (2.0448::2.0450)) (IOPATH TE_B Z () () (0.3886::0.3886) (4.3986::4.3986) (-0.0206::-0.0206) (2.1773::2.1773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6703::0.6703) (0.5949::0.5949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0341::1.0341) (0.8376::0.8376)) (IOPATH D Q (1.1756::1.1756) (0.7498::0.7533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0339::1.0339) (0.8375::0.8375)) (IOPATH D Q (1.1444::1.1444) (0.7241::0.7270)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7353::0.7353)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1015::1.1015) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7682::0.7683) (0.7045::0.7046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1782::0.1782) (0.1950::0.1950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2428::0.2428) (0.2804::0.2804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5376::0.5376) (0.6112::0.6114)) (IOPATH B X (0.4708::0.4708) (0.6029::0.6029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.0973::1.0973) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1378::1.1378) (0.7198::0.7236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7395::0.7395)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1162)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1029::5.1030) (2.3585::2.3587)) (IOPATH TE_B Z () () (0.3762::0.3762) (5.1717::5.1717) (-0.0137::-0.0137) (2.4815::2.4815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1032::1.1032) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6896::4.6897) (2.1919::2.1921)) (IOPATH TE_B Z () () (0.3787::0.3787) (4.7558::4.7558) (-0.0152::-0.0152) (2.3174::2.3174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6358::0.6358) (0.5605::0.5605)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2956::0.2978)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3961)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0387::1.0387) (0.8408::0.8408)) (IOPATH D Q (1.1237::1.1237) (0.7098::0.7098)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6473::0.6473) (0.5674::0.5674)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8184::0.8187) (0.7166::0.7204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.0991::1.0991) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1296::4.1298) (1.9624::1.9626)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.2300::4.2300) (-0.0262::-0.0262) (2.1109::2.1109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8487::4.8488) (2.2568::2.2570)) (IOPATH TE_B Z () () (0.3753::0.3753) (4.9097::4.9097) (-0.0133::-0.0133) (2.3767::2.3767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1481::1.1481) (0.7309::0.7309)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1119::1.1119) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6505::0.6505) (0.5696::0.5696)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1442::1.1442) (0.7252::0.7306)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7447::0.7447)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7103::5.7105) (2.6227::2.6231)) (IOPATH TE_B Z () () (0.4022::0.4022) (5.7403::5.7403) (-0.0281::-0.0281) (2.7404::2.7404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1019::1.1019) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8126::4.8127) (2.2441::2.2443)) (IOPATH TE_B Z () () (0.4151::0.4151) (4.8949::4.8949) (-0.0353::-0.0353) (2.3938::2.3938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5964::0.5968) (0.5340::0.5359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5295::5.5296) (2.5475::2.5478)) (IOPATH TE_B Z () () (0.3993::0.3993) (5.5529::5.5529) (-0.0265::-0.0265) (2.6604::2.6604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5020::5.5021) (2.5292::2.5294)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.5670::5.5670) (-0.0177::-0.0177) (2.6519::2.6519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8351::0.8351)) (IOPATH D Q (1.1144::1.1144) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.0965::1.0965) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0665::4.0667) (1.9442::1.9445)) (IOPATH TE_B Z () () (0.4698::0.4698) (4.1638::4.1638) (-0.0657::-0.0657) (2.1201::2.1201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8355::0.8355)) (IOPATH D Q (1.1541::1.1541) (0.7331::0.7345)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7437::0.7437)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8686::3.8688) (1.8571::1.8573)) (IOPATH TE_B Z () () (0.3801::0.3801) (3.9511::3.9511) (-0.0159::-0.0159) (1.9865::1.9865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8837::3.8838) (1.8628::1.8630)) (IOPATH TE_B Z () () (0.3909::0.3909) (3.9708::3.9708) (-0.0219::-0.0219) (1.9997::1.9997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4170::5.4172) (2.4888::2.4890)) (IOPATH TE_B Z () () (0.3854::0.3854) (5.4949::5.4949) (-0.0189::-0.0189) (2.6199::2.6199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1083::1.1083) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1656::0.1656) (0.1660::0.1660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8227::0.8227)) (IOPATH D Q (1.1022::1.1022) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1429::1.1429) (0.7321::0.7321)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1225::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5544::0.5544) (0.5120::0.5120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2793::6.2794) (2.8493::2.8495)) (IOPATH TE_B Z () () (0.3713::0.3713) (6.3281::6.3281) (-0.0110::-0.0110) (2.9612::2.9612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2510::4.2512) (2.0173::2.0175)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.3286::4.3286) (-0.0150::-0.0150) (2.1426::2.1426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1352::4.1353) (1.9701::1.9703)) (IOPATH TE_B Z () () (0.3963::0.3963) (4.2051::4.2051) (-0.0249::-0.0249) (2.0947::2.0947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6384::0.6384) (0.5315::0.5315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6823::0.6823) (0.5881::0.5881)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2502::4.2503) (2.0165::2.0167)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.3187::4.3187) (-0.0128::-0.0128) (2.1363::2.1363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1367::1.1367) (0.7234::0.7234)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1591::0.1591) (0.1685::0.1685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1105::1.1105) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1236::1.1236) (0.7124::0.7124)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1055::1.1055) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1371::1.1371) (0.7227::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7374::0.7374)) (SETUP (negedge D) (negedge GATE) (0.1147::0.1147)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6846::0.6846) (0.5936::0.5936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0476::1.0476) (0.8470::0.8470)) (IOPATH D Q (1.1307::1.1307) (0.7152::0.7152)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6560::0.6560) (0.5728::0.5728)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1039::1.1039) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7178::4.7179) (2.2028::2.2030)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.7940::4.7940) (-0.0157::-0.0157) (2.3303::2.3303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4311::4.4312) (2.0921::2.0923)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.4936::4.4936) (-0.0143::-0.0143) (2.2126::2.2126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3853::4.3854) (2.0741::2.0743)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.4481::4.4481) (-0.0115::-0.0115) (2.1878::2.1878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8233::3.8233) (1.8413::1.8415)) (IOPATH TE_B Z () () (0.3921::0.3920) (3.9019::3.9019) (-0.0225::-0.0225) (1.9724::1.9724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0348::1.0348) (0.8381::0.8381)) (IOPATH D Q (1.1274::1.1274) (0.7151::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8090::3.8091) (1.8336::1.8339)) (IOPATH TE_B Z () () (0.3897::0.3897) (3.9035::3.9035) (-0.0212::-0.0212) (1.9742::1.9742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8199::0.8200) (0.7270::0.7270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4670::0.4670) (0.4598::0.4598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1045::1.1045) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7484::4.7485) (2.2137::2.2139)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.8295::4.8295) (-0.0243::-0.0243) (2.3528::2.3528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7059::3.7060) (1.7883::1.7885)) (IOPATH TE_B Z () () (0.3892::0.3892) (3.7916::3.7916) (-0.0210::-0.0210) (1.9221::1.9221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5342::0.5342) (0.4640::0.4640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2901::5.2903) (2.4348::2.4351)) (IOPATH TE_B Z () () (0.3931::0.3931) (5.3743::5.3743) (-0.0231::-0.0231) (2.5719::2.5719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1308::1.1308) (0.7198::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7562::0.7562) (0.7449::0.7449)) (IOPATH D X (0.7561::0.7561) (0.7537::0.7537)) (IOPATH A_N X (0.9234::0.9234) (0.7850::0.7850)) (IOPATH B_N X (0.9520::0.9520) (0.8236::0.8236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5425::0.5425) (0.5054::0.5054)) (IOPATH A Y (0.6895::0.6895) (0.1893::0.1893)) (IOPATH B Y (0.6468::0.6468) (0.1955::0.1955)) (IOPATH C Y (0.5530::0.5530) (0.1801::0.1801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.8255::0.8255) (0.7933::0.7933)) (IOPATH D X (0.8221::0.8221) (0.8003::0.8003)) (IOPATH A_N X (0.9898::0.9898) (0.8310::0.8310)) (IOPATH B_N X (1.0164::1.0164) (0.8655::0.8655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7169::5.7171) (2.6115::2.6117)) (IOPATH TE_B Z () () (0.3873::0.3873) (5.7891::5.7891) (-0.0199::-0.0199) (2.7413::2.7413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7136::0.7136) (0.7094::0.7094)) (IOPATH C X (0.7311::0.7311) (0.7416::0.7416)) (IOPATH D X (0.7436::0.7436) (0.7755::0.7755)) (IOPATH A_N X (0.8686::0.8686) (0.7625::0.7625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7722::0.7722) (0.7534::0.7534)) (IOPATH D X (0.7764::0.7764) (0.7682::0.7682)) (IOPATH A_N X (0.9495::0.9495) (0.8050::0.8050)) (IOPATH B_N X (0.9725::0.9725) (0.8376::0.8376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1315::1.1315) (0.7147::0.7180)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7345::0.7345) (0.6662::0.6662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7743::0.7743) (0.7532::0.7532)) (IOPATH C X (0.7902::0.7902) (0.7818::0.7818)) (IOPATH D X (0.8066::0.8066) (0.8230::0.8230)) (IOPATH A_N X (0.9393::0.9393) (0.8174::0.8174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1310::1.1310) (0.8999::0.8999)) (IOPATH D Q (1.2151::1.2151) (0.7667::0.7667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6491::0.6491) (0.5833::0.5833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.0906::1.0906) (0.6845::0.6845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7755::0.7755) (0.7544::0.7544)) (IOPATH C X (0.7884::0.7884) (0.7805::0.7805)) (IOPATH D X (0.8049::0.8049) (0.8219::0.8219)) (IOPATH A_N X (0.9354::0.9354) (0.8125::0.8125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6627::0.6627) (0.5990::0.5990)) (IOPATH B X (0.7026::0.7026) (0.6915::0.6915)) (IOPATH C X (0.7136::0.7136) (0.7283::0.7283)) (IOPATH D X (0.7239::0.7239) (0.7547::0.7547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8547::4.8547) (2.2614::2.2616)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.9131::4.9131) (-0.0176::-0.0176) (2.3770::2.3770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1068::1.1068) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1359::1.1359) (0.7238::0.7238)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7352)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6662::4.6663) (2.1819::2.1821)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.7425::4.7425) (-0.0180::-0.0180) (2.3100::2.3100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1194::1.1194) (0.7092::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9999::5.0000) (2.3264::2.3267)) (IOPATH TE_B Z () () (0.3822::0.3822) (5.0314::5.0314) (-0.0171::-0.0171) (2.4323::2.4323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6639::0.6639) (0.5772::0.5772)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0917::1.0917) (0.6850::0.6850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7418::3.7419) (1.8016::1.8019)) (IOPATH TE_B Z () () (0.3820::0.3820) (3.8278::3.8278) (-0.0170::-0.0170) (1.9329::1.9329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8344::3.8345) (1.8434::1.8436)) (IOPATH TE_B Z () () (0.3764::0.3764) (3.9115::3.9115) (-0.0139::-0.0139) (1.9681::1.9681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6626::4.6627) (2.1799::2.1801)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.7311::4.7311) (-0.0162::-0.0162) (2.3066::2.3066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1102::1.1102) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6337::0.6337) (0.5593::0.5593)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0938::1.0938) (0.6882::0.6882)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1577::1.1577) (0.7445::0.7445)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7526::0.7526)) (SETUP (negedge D) (negedge GATE) (0.1278::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1942::5.1943) (2.4014::2.4016)) (IOPATH TE_B Z () () (0.3854::0.3854) (5.2699::5.2699) (-0.0189::-0.0189) (2.5329::2.5329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1097::1.1097) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2193::0.2193) (0.2476::0.2476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7745::4.7747) (2.2257::2.2259)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.8583::4.8583) (-0.0166::-0.0166) (2.3595::2.3595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7002::4.7002) (2.1949::2.1951)) (IOPATH TE_B Z () () (0.3712::0.3712) (4.7604::4.7604) (-0.0110::-0.0110) (2.3166::2.3166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8350::0.8350)) (IOPATH D Q (1.1183::1.1183) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1308::4.1310) (1.9628::1.9630)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.2199::4.2199) (-0.0189::-0.0189) (2.0995::2.0995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7297::5.7298) (2.6225::2.6227)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.7864::5.7864) (-0.0140::-0.0140) (2.7382::2.7382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6021::4.6022) (2.1539::2.1541)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.6641::4.6641) (-0.0157::-0.0157) (2.2754::2.2754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1731::0.1731) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1552::0.1552) (0.1623::0.1623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5447::4.5449) (2.1318::2.1321)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.6291::4.6291) (-0.0180::-0.0180) (2.2721::2.2721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1099::1.1099) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8789::5.8791) (2.6832::2.6834)) (IOPATH TE_B Z () () (0.3773::0.3773) (5.9431::5.9431) (-0.0144::-0.0144) (2.8033::2.8033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0039::4.0040) (1.9092::1.9094)) (IOPATH TE_B Z () () (0.4054::0.4054) (4.0942::4.0942) (-0.0299::-0.0299) (2.0515::2.0515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7026::3.7028) (1.7883::1.7885)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.7901::3.7901) (-0.0199::-0.0199) (1.9227::1.9227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2225::0.2225) (0.2511::0.2511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1382::1.1420) (0.7249::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7378)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1186)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8340::0.8340)) (IOPATH D Q (1.1164::1.1164) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0146::4.0146) (1.9189::1.9191)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.0955::4.0955) (-0.0218::-0.0218) (2.0503::2.0503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8206::0.8207) (0.7642::0.7642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9665::3.9666) (1.8986::1.8988)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.0369::4.0369) (-0.0123::-0.0123) (2.0177::2.0177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5846::0.5846) (0.6593::0.6593)) (IOPATH B X (0.4273::0.4273) (0.5554::0.5554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3112::4.3113) (2.0389::2.0391)) (IOPATH TE_B Z () () (0.3648::0.3648) (4.3605::4.3605) (-0.0074::-0.0074) (2.1379::2.1379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1124::1.1124) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1347::1.1377) (0.7230::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0472::1.0472) (0.8468::0.8468)) (IOPATH D Q (1.1308::1.1308) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0954::1.0954) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6858::0.6858) (0.5902::0.5902)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1006::1.1006) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2302::6.2303) (2.8315::2.8317)) (IOPATH TE_B Z () () (0.3889::0.3889) (6.2872::6.2872) (-0.0208::-0.0208) (2.9592::2.9592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0374::1.0374) (0.8399::0.8399)) (IOPATH D Q (1.1224::1.1224) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8109::0.8109) (0.7476::0.7476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4865::4.4867) (2.1042::2.1044)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.5569::4.5569) (-0.0131::-0.0131) (2.2294::2.2294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6395::3.6397) (1.7625::1.7628)) (IOPATH TE_B Z () () (0.3807::0.3807) (3.7214::3.7214) (-0.0162::-0.0162) (1.8913::1.8913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2555::5.2556) (2.4265::2.4267)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.3183::5.3183) (-0.0140::-0.0140) (2.5477::2.5477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1439::1.1481) (0.7298::0.7394)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1218)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9052::3.9054) (1.8700::1.8702)) (IOPATH TE_B Z () () (0.3866::0.3866) (3.9949::3.9949) (-0.0195::-0.0195) (2.0062::2.0062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7559::3.7560) (1.8082::1.8084)) (IOPATH TE_B Z () () (0.3888::0.3888) (3.8480::3.8480) (-0.0207::-0.0207) (1.9471::1.9471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3274::4.3275) (2.0478::2.0480)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.4203::4.4203) (-0.0211::-0.0211) (2.1898::2.1898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7083::5.7084) (2.6149::2.6151)) (IOPATH TE_B Z () () (0.3881::0.3881) (5.7792::5.7792) (-0.0204::-0.0204) (2.7433::2.7433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8625::4.8627) (2.2633::2.2635)) (IOPATH TE_B Z () () (0.3888::0.3888) (4.9531::4.9531) (-0.0207::-0.0207) (2.4046::2.4046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9990::5.9991) (2.7296::2.7298)) (IOPATH TE_B Z () () (0.3816::0.3816) (6.0635::6.0635) (-0.0168::-0.0168) (2.8553::2.8553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1394::1.1417) (0.7288::0.7333)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1237)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8065::3.8067) (1.8306::1.8309)) (IOPATH TE_B Z () () (0.3811::0.3812) (3.8928::3.8928) (-0.0165::-0.0165) (1.9627::1.9627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8585::0.8585) (0.8076::0.8076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5535::5.5536) (2.5475::2.5477)) (IOPATH TE_B Z () () (0.3899::0.3899) (5.6177::5.6177) (-0.0213::-0.0213) (2.6715::2.6715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1299::1.1299) (0.7162::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1113::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.0954::1.0954) (0.6872::0.6872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1552::1.1552) (0.7325::0.7412)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1287)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1714::0.1714) (0.1875::0.1875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.2509::1.2509) (0.9730::0.9730)) (IOPATH D Q (1.3356::1.3356) (0.8399::0.8399)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.0958::1.0958) (0.6878::0.6878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8242::0.8242) (0.7751::0.7751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1275::1.1275) (0.7117::0.7155)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8056::4.8058) (2.2360::2.2362)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.8684::4.8684) (-0.0108::-0.0108) (2.3548::2.3548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7290::4.7292) (2.2065::2.2067)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.7881::4.7881) (-0.0099::-0.0099) (2.3222::2.3222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1078::1.1078) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8328::0.8328)) (IOPATH D Q (1.1094::1.1094) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0355::1.0355) (0.8386::0.8386)) (IOPATH D Q (1.1463::1.1463) (0.7253::0.7289)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8301::4.8303) (2.2497::2.2499)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.9034::4.9034) (-0.0195::-0.0195) (2.3742::2.3742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0442::1.0442) (0.8447::0.8447)) (IOPATH D Q (1.1617::1.1617) (0.7381::0.7387)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7400::0.7400)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1156)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6875::0.6875) (0.5792::0.5792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6484::3.6485) (1.7672::1.7674)) (IOPATH TE_B Z () () (0.3919::0.3919) (3.7409::3.7409) (-0.0224::-0.0224) (1.9063::1.9063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1038::1.1038) (0.6975::0.6975)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1107::1.1107) (0.6981::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.0984::1.0984) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2361::0.2361) (0.2652::0.2652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8364::0.8364)) (IOPATH D Q (1.1154::1.1154) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1437::1.1437) (0.7297::0.7297)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1198::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1527::1.1527) (0.7340::0.7368)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5471::0.5476) (0.4901::0.4972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8797::4.8797) (2.2702::2.2704)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.9505::4.9505) (-0.0234::-0.0234) (2.4020::2.4020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9910::5.9911) (2.7305::2.7307)) (IOPATH TE_B Z () () (0.3834::0.3834) (6.0560::6.0560) (-0.0177::-0.0177) (2.8581::2.8581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6350::0.6349) (0.7111::0.7110)) (IOPATH B X (0.4499::0.4499) (0.5815::0.5815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1622::1.1622) (0.7402::0.7428)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1315)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4065::0.4065) (0.3713::0.3713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3619::0.3619) (0.3864::0.3864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5516::0.5516) (0.4967::0.4967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3702::4.3703) (2.0649::2.0651)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.4455::4.4455) (-0.0176::-0.0176) (2.1928::2.1928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6739::4.6741) (2.1850::2.1853)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.7498::4.7498) (-0.0136::-0.0136) (2.3170::2.3170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1190::1.1190) (0.7081::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0489::4.0490) (1.9319::1.9321)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.1206::4.1206) (-0.0116::-0.0116) (2.0510::2.0510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5225::4.5225) (2.1215::2.1217)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.5769::4.5769) (-0.0106::-0.0106) (2.2344::2.2344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6330::0.6330) (0.7094::0.7094)) (IOPATH B X (0.4187::0.4187) (0.5471::0.5471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8315::0.8315)) (IOPATH D Q (1.1464::1.1464) (0.7267::0.7303)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7424::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.6462::5.6462) (2.5869::2.5869)) (IOPATH TE_B Z () () (0.3027::0.3027) (5.7080::5.7080) (0.0269::0.0269) (2.6774::2.6775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5460::4.5462) (2.1329::2.1331)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.6099::4.6099) (-0.0134::-0.0134) (2.2554::2.2554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4794::0.4794) (0.5529::0.5529)) (IOPATH B X (0.4225::0.4225) (0.5494::0.5494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0030::4.0030) (1.9136::1.9138)) (IOPATH TE_B Z () () (0.3888::0.3888) (4.0744::4.0744) (-0.0208::-0.0208) (2.0392::2.0392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0456::1.0456) (0.8456::0.8456)) (IOPATH D Q (1.1268::1.1268) (0.7098::0.7098)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0912::4.0913) (1.9478::1.9481)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.1663::4.1663) (-0.0169::-0.0169) (2.0700::2.0700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3749::4.3751) (2.0673::2.0675)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.4607::4.4607) (-0.0200::-0.0200) (2.2024::2.2024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8163::3.8163) (1.8359::1.8361)) (IOPATH TE_B Z () () (0.3793::0.3793) (3.8870::3.8870) (-0.0155::-0.0155) (1.9566::1.9566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.1390::1.1390) (0.7255::0.7255)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1013::1.1013) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6504::0.6504) (0.5691::0.5691)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0440::1.0440) (0.8446::0.8446)) (IOPATH D Q (1.1763::1.1763) (0.7481::0.7543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7500::0.7500)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1242)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.0910::1.0910) (0.6845::0.6845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.7661::1.7661) (1.4960::1.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2293::4.2293) (2.0022::2.0024)) (IOPATH TE_B Z () () (0.4075::0.4075) (4.3249::4.3249) (-0.0310::-0.0311) (2.1521::2.1521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0976::1.0976) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8165::3.8166) (1.8325::1.8327)) (IOPATH TE_B Z () () (0.3912::0.3912) (3.9076::3.9076) (-0.0221::-0.0221) (1.9713::1.9713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9323::0.9326) (0.8092::0.8112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7669::4.7670) (2.2242::2.2245)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.8285::4.8285) (-0.0168::-0.0168) (2.3460::2.3460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3188::5.3190) (2.4525::2.4528)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.3903::5.3903) (-0.0149::-0.0149) (2.5761::2.5761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9392::3.9393) (1.8870::1.8872)) (IOPATH TE_B Z () () (0.3822::0.3822) (4.0240::4.0240) (-0.0171::-0.0171) (2.0187::2.0187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0891::1.0891) (0.6829::0.6829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7906::3.7907) (1.8236::1.8238)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.8735::3.8735) (-0.0187::-0.0187) (1.9548::1.9548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0382::1.0382) (0.8405::0.8405)) (IOPATH D Q (1.1319::1.1319) (0.7163::0.7163)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6088::4.6089) (2.1599::2.1601)) (IOPATH TE_B Z () () (0.3919::0.3919) (4.6942::4.6942) (-0.0224::-0.0224) (2.2987::2.2987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9120::3.9122) (1.8754::1.8757)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.0086::4.0086) (-0.0262::-0.0262) (2.0209::2.0209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1164::1.1164) (0.7035::0.7051)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7260::0.7260)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0063::5.0064) (2.3212::2.3214)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.0755::5.0755) (-0.0167::-0.0167) (2.4439::2.4439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1150::1.1150) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2158::0.2158) (0.2431::0.2431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1727::0.1727) (0.1862::0.1862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5519::0.5519) (0.4961::0.4961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8608::0.8609) (0.8063::0.8063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1037::6.1037) (2.7693::2.7695)) (IOPATH TE_B Z () () (0.3849::0.3849) (6.1674::6.1674) (-0.0185::-0.0185) (2.8960::2.8960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8287::0.8316) (0.5355::0.5473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4773::5.4774) (2.5137::2.5139)) (IOPATH TE_B Z () () (0.3639::0.3639) (5.5213::5.5213) (-0.0070::-0.0070) (2.6137::2.6137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0484::1.0484) (0.8476::0.8476)) (IOPATH D Q (1.1380::1.1380) (0.7194::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6129::0.6129) (0.6894::0.6894)) (IOPATH B X (0.4071::0.4071) (0.5343::0.5343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6201::0.6201) (0.6975::0.6976)) (IOPATH B X (0.4218::0.4218) (0.5508::0.5508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0366::1.0366) (0.8394::0.8394)) (IOPATH D Q (1.1159::1.1159) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1743::5.1744) (2.3901::2.3903)) (IOPATH TE_B Z () () (0.3740::0.3740) (5.2359::5.2359) (-0.0126::-0.0126) (2.5077::2.5077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5884::0.5884) (0.5406::0.5406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6382::0.6382) (0.5622::0.5622)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2533::5.2535) (2.4236::2.4239)) (IOPATH TE_B Z () () (0.3707::0.3707) (5.3127::5.3127) (-0.0107::-0.0107) (2.5354::2.5354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8285::0.8285)) (IOPATH D Q (1.1071::1.1071) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8326::0.8326)) (IOPATH D Q (1.1340::1.1340) (0.7167::0.7195)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7329::0.7329)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2517::5.2519) (2.4312::2.4316)) (IOPATH TE_B Z () () (0.4356::0.4356) (5.3183::5.3183) (-0.0466::-0.0466) (2.5829::2.5829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7560::0.7560) (0.6646::0.6646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1023::1.1023) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1101::1.1101) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5323::4.5324) (2.1271::2.1273)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.6099::4.6099) (-0.0141::-0.0141) (2.2632::2.2632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0424::1.0424) (0.8434::0.8434)) (IOPATH D Q (1.1220::1.1220) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8318::0.8318)) (IOPATH D Q (1.1126::1.1126) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8019::4.8020) (2.2388::2.2390)) (IOPATH TE_B Z () () (0.3684::0.3684) (4.8559::4.8559) (-0.0095::-0.0095) (2.3538::2.3538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8323::0.8323)) (IOPATH D Q (1.1197::1.1197) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1254::1.1254) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0264::1.0264) (0.8323::0.8323)) (IOPATH D Q (1.1300::1.1300) (0.7191::0.7191)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7305::0.7305)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5775::0.5775) (0.5166::0.5166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1569::1.1636) (0.7429::0.7549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7624)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1383)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6720::0.6720) (0.5820::0.5820)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2928)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1580::1.1609) (0.7428::0.7488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7556)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1311)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1427::1.1427) (0.9071::0.9071)) (IOPATH D Q (1.2248::1.2248) (0.7737::0.7737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4292::4.4294) (2.0834::2.0836)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.5204::4.5204) (-0.0213::-0.0213) (2.2302::2.2302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1433::1.1433) (0.9074::0.9074)) (IOPATH D Q (1.2301::1.2301) (0.7777::0.7777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1796::1.1796) (0.7523::0.7559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7646::0.7646)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1333)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1564::0.1564) (0.1637::0.1637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1498::1.1498) (0.7356::0.7356)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8483::4.8485) (2.2533::2.2535)) (IOPATH TE_B Z () () (0.3694::0.3694) (4.9070::4.9070) (-0.0100::-0.0100) (2.3667::2.3667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4689::4.4689) (2.1093::2.1095)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.5361::4.5361) (-0.0183::-0.0183) (2.2338::2.2338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4402::0.4402) (0.4056::0.4056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6081::4.6082) (2.1574::2.1576)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.6737::4.6737) (-0.0156::-0.0156) (2.2817::2.2817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5860::0.5860) (0.5435::0.5435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0213::4.0215) (1.9192::1.9194)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.0970::4.0970) (-0.0167::-0.0167) (2.0426::2.0426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9721::0.9773) (0.7145::0.7258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7795::3.7797) (1.8204::1.8206)) (IOPATH TE_B Z () () (0.3777::0.3777) (3.8586::3.8586) (-0.0146::-0.0146) (1.9465::1.9465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7498::3.7498) (1.8117::1.8119)) (IOPATH TE_B Z () () (0.3911::0.3911) (3.8280::3.8280) (-0.0220::-0.0220) (1.9444::1.9444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8349::0.8349)) (IOPATH D Q (1.1415::1.1415) (0.7277::0.7277)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2641::5.2642) (2.4303::2.4305)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.3302::5.3302) (-0.0170::-0.0170) (2.5521::2.5521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0158::4.0159) (1.9197::1.9199)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.1015::4.1015) (-0.0236::-0.0236) (2.0576::2.0576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0426::1.0426) (0.8435::0.8435)) (IOPATH D Q (1.1256::1.1256) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6565::0.6565) (0.5727::0.5727)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4321::4.4322) (2.0841::2.0843)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.5057::4.5057) (-0.0176::-0.0176) (2.2136::2.2136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.0977::1.0977) (0.6904::0.6904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8560::0.8560) (0.7970::0.7970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0332::1.0332) (0.8370::0.8370)) (IOPATH D Q (1.1546::1.1546) (0.7358::0.7358)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1182::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1180::1.1180) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1322::1.1322) (0.7177::0.7177)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2436::0.2436) (0.2721::0.2721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6836::0.6836) (0.5891::0.5891)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2956::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8889::3.8891) (1.8643::1.8645)) (IOPATH TE_B Z () () (0.3763::0.3763) (3.9705::3.9705) (-0.0138::-0.0138) (1.9917::1.9917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6749::3.6751) (1.7763::1.7765)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.7644::3.7644) (-0.0184::-0.0184) (1.9110::1.9110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1091::1.1091) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7844::0.7846) (0.7195::0.7196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5295::4.5296) (2.1359::2.1361)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.5831::4.5831) (-0.0192::-0.0192) (2.2551::2.2551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2531::5.2533) (2.4243::2.4245)) (IOPATH TE_B Z () () (0.3761::0.3761) (5.3206::5.3206) (-0.0137::-0.0137) (2.5443::2.5443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5855::4.5857) (2.1482::2.1485)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.6720::4.6720) (-0.0203::-0.0203) (2.2843::2.2843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6925::0.6925) (0.5940::0.5940)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6660::0.6660) (0.5784::0.5784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2922)) (SETUP (negedge GATE) (posedge CLK) (0.3925::0.3937)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7639::5.7640) (2.6388::2.6390)) (IOPATH TE_B Z () () (0.3933::0.3933) (5.8305::5.8305) (-0.0232::-0.0232) (2.7690::2.7690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6381::0.6381) (0.5716::0.5716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0327::1.0327) (0.8366::0.8366)) (IOPATH D Q (1.1203::1.1203) (0.7063::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7173::5.7174) (2.6119::2.6121)) (IOPATH TE_B Z () () (0.3983::0.3983) (5.7978::5.7978) (-0.0260::-0.0260) (2.7493::2.7493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2428::0.2428) (0.2724::0.2724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8987::0.8988) (0.8385::0.8385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4210::0.4210) (0.3884::0.3884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5720::4.5722) (2.1406::2.1408)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.6503::4.6503) (-0.0159::-0.0159) (2.2737::2.2737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1383::1.1420) (0.7260::0.7335)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5407::0.5407) (0.4871::0.4871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0657::5.0658) (2.3451::2.3453)) (IOPATH TE_B Z () () (0.3622::0.3622) (5.1172::5.1172) (-0.0060::-0.0060) (2.4549::2.4549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4567::0.4567) (0.5291::0.5291)) (IOPATH B X (0.4660::0.4660) (0.5959::0.5959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0446::1.0446) (0.8450::0.8450)) (IOPATH D Q (1.1250::1.1250) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1518::1.1569) (0.7385::0.7485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7524)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7653::0.7653) (0.6923::0.6923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8845::0.8845) (0.8392::0.8392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3637::4.3638) (2.0655::2.0657)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.4200::4.4200) (-0.0172::-0.0172) (2.1829::2.1829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0319::1.0319) (0.8361::0.8361)) (IOPATH D Q (1.1242::1.1242) (0.7120::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7229::0.7229)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1396::1.1410) (0.7280::0.7310)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7433)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1212)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1146::1.1146) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2038::0.2038) (0.2299::0.2299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0819::1.0819) (0.8695::0.8695)) (IOPATH D Q (1.1579::1.1579) (0.7295::0.7295)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6175::4.6176) (2.1621::2.1623)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.6861::4.6861) (-0.0178::-0.0178) (2.2930::2.2930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9108::3.9110) (1.8749::1.8752)) (IOPATH TE_B Z () () (0.3898::0.3898) (4.0027::4.0027) (-0.0213::-0.0213) (2.0132::2.0132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8294::0.8294)) (IOPATH D Q (1.1086::1.1086) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2612::0.2612) (0.3022::0.3022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1462::1.1502) (0.7345::0.7423)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7543)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1324::1.1373) (0.7218::0.7327)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1059::1.1059) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6527::0.6527) (0.5705::0.5705)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1572::1.1572) (0.7367::0.7399)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7519::0.7519)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1248)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1145::1.1145) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4281::0.4281) (0.3938::0.3938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6747::0.6747) (0.5836::0.5836)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3001::0.3028)) (SETUP (negedge GATE) (posedge CLK) (0.3981::0.3986)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1163::1.1163) (0.8908::0.8908)) (IOPATH D Q (1.2017::1.2017) (0.7595::0.7595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8615::4.8616) (2.2614::2.2616)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.9373::4.9373) (-0.0182::-0.0182) (2.3896::2.3896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0014::4.0016) (1.9100::1.9102)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.0824::4.0824) (-0.0181::-0.0181) (2.0392::2.0392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1614::1.1669) (0.7458::0.7558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7597)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1356)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8209::4.8211) (2.2456::2.2458)) (IOPATH TE_B Z () () (0.3692::0.3692) (4.8812::4.8812) (-0.0099::-0.0099) (2.3639::2.3639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0912::1.0912) (0.6850::0.6850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5176::0.5176) (0.5927::0.5928)) (IOPATH B X (0.4540::0.4540) (0.5864::0.5864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8221::3.8222) (1.8370::1.8372)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.9162::3.9162) (-0.0223::-0.0223) (1.9780::1.9780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0786::4.0787) (1.9419::1.9421)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.1703::4.1703) (-0.0235::-0.0235) (2.0827::2.0827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4775::5.4776) (2.5186::2.5188)) (IOPATH TE_B Z () () (0.3652::0.3652) (5.5212::5.5212) (-0.0077::-0.0077) (2.6198::2.6198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5588::0.5588) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0462::1.0462) (0.8461::0.8461)) (IOPATH D Q (1.1192::1.1192) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1184::4.1184) (1.9620::1.9622)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.1675::4.1675) (-0.0138::-0.0138) (2.0678::2.0678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8208::3.8209) (1.8356::1.8358)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.9038::3.9038) (-0.0187::-0.0187) (1.9676::1.9676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8289::0.8289)) (IOPATH D Q (1.1033::1.1033) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3673::5.3675) (2.4690::2.4692)) (IOPATH TE_B Z () () (0.3946::0.3946) (5.4497::5.4497) (-0.0239::-0.0239) (2.6053::2.6053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5588::1.5588) (1.1535::1.1535)) (IOPATH D Q (1.6433::1.6433) (1.0222::1.0222)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9187::3.9188) (1.8802::1.8804)) (IOPATH TE_B Z () () (0.3964::0.3964) (4.0094::4.0094) (-0.0249::-0.0249) (2.0209::2.0209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3259::5.3260) (2.4544::2.4546)) (IOPATH TE_B Z () () (0.3827::0.3827) (5.3912::5.3912) (-0.0174::-0.0174) (2.5771::2.5771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0341::1.0341) (0.8376::0.8376)) (IOPATH D Q (1.1166::1.1166) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0814::1.0814) (0.8692::0.8692)) (IOPATH D Q (1.1624::1.1624) (0.7339::0.7339)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5672::0.5672) (0.5269::0.5269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1087::1.1087) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1804::0.1804) (0.2031::0.2031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6288::0.6288) (0.5566::0.5566)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1015::1.1015) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6029::4.6030) (2.1553::2.1555)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.6857::4.6857) (-0.0182::-0.0182) (2.2897::2.2897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (2.1913::2.1913) (1.5229::1.5229)) (IOPATH D Q (2.2795::2.2795) (1.3938::1.3938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5761::4.5762) (2.1519::2.1522)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.6084::4.6084) (-0.0199::-0.0199) (2.2596::2.2596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0339::1.0339) (0.8375::0.8375)) (IOPATH D Q (1.1206::1.1206) (0.7071::0.7071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2009::0.2009) (0.2258::0.2258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7150::0.7150) (0.6294::0.6294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5651::0.5651) (0.5080::0.5080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7112::4.7113) (2.2007::2.2009)) (IOPATH TE_B Z () () (0.3917::0.3917) (4.8052::4.8052) (-0.0223::-0.0223) (2.3460::2.3460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7945::3.7947) (1.8255::1.8257)) (IOPATH TE_B Z () () (0.3717::0.3717) (3.8689::3.8689) (-0.0113::-0.0113) (1.9465::1.9465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7809::5.7811) (2.6417::2.6419)) (IOPATH TE_B Z () () (0.3869::0.3869) (5.8536::5.8536) (-0.0197::-0.0197) (2.7689::2.7689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8363::0.8363)) (IOPATH D Q (1.1369::1.1369) (0.7207::0.7207)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.0979::1.0979) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3024::4.3024) (2.0382::2.0383)) (IOPATH TE_B Z () () (0.3821::0.3821) (4.3668::4.3668) (-0.0170::-0.0170) (2.1594::2.1594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4082::4.4083) (2.0812::2.0814)) (IOPATH TE_B Z () () (0.3679::0.3679) (4.4671::4.4671) (-0.0092::-0.0092) (2.1918::2.1918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3646::4.3647) (2.0664::2.0666)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.4511::4.4511) (-0.0261::-0.0261) (2.2057::2.2057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1131::1.1131) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7167::4.7167) (2.1970::2.1972)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.7774::4.7774) (-0.0168::-0.0168) (2.3176::2.3176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8438::4.8439) (2.2537::2.2539)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.9235::4.9235) (-0.0218::-0.0218) (2.3868::2.3868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0833::1.0833) (0.8704::0.8704)) (IOPATH D Q (1.1694::1.1694) (0.7389::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5403::0.5403) (0.5013::0.5013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7683::4.7684) (2.2248::2.2250)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.8406::4.8406) (-0.0153::-0.0153) (2.3491::2.3491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6297::0.6297) (0.5719::0.5719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0943::1.0943) (0.8772::0.8772)) (IOPATH D Q (1.1833::1.1833) (0.7494::0.7494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5632::0.5632) (0.6385::0.6386)) (IOPATH B X (0.4659::0.4659) (0.5984::0.5984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8345::0.8345)) (IOPATH D Q (1.1196::1.1196) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7214::0.7214)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (1.7013::1.7013) (0.7426::0.7426)) (IOPATH A Y (1.7981::1.7981) (0.5179::0.5179)) (IOPATH B Y (1.7355::1.7355) (0.4908::0.4908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (1.1449::1.1449) (1.0724::1.0724)) (IOPATH C X (1.0386::1.0386) (0.9958::0.9958)) (IOPATH A_N X (1.2560::1.2560) (1.0813::1.0813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1151::1.1151) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6371::0.6371) (0.5702::0.5702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (1.0059::1.0059) (0.9781::0.9781)) (IOPATH C X (0.9197::0.9197) (0.9224::0.9224)) (IOPATH A_N X (1.1546::1.1546) (1.0276::1.0276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8183::3.8185) (1.8381::1.8383)) (IOPATH TE_B Z () () (0.3968::0.3968) (3.9157::3.9157) (-0.0252::-0.0252) (1.9832::1.9832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2441::0.2441) (0.2818::0.2818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.9147::0.9147) (0.8572::0.8572)) (IOPATH B X (0.9453::0.9453) (0.9529::0.9529)) (IOPATH C X (0.8343::0.8343) (0.8758::0.8758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3091::4.3093) (2.0400::2.0402)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.3958::4.3958) (-0.0180::-0.0180) (2.1747::2.1747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5063::5.5064) (2.5320::2.5322)) (IOPATH TE_B Z () () (0.3825::0.3825) (5.5637::5.5637) (-0.0173::-0.0173) (2.6485::2.6485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8692::3.8693) (1.8583::1.8585)) (IOPATH TE_B Z () () (0.3862::0.3862) (3.9549::3.9549) (-0.0193::-0.0193) (1.9906::1.9906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1001::1.1001) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6562::0.6562) (0.5726::0.5726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1117::1.1117) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.0984::1.0984) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1369::1.1369) (0.7252::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1191::1.1191) (0.7050::0.7074)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1105::5.1106) (2.3642::2.3644)) (IOPATH TE_B Z () () (0.3876::0.3876) (5.1798::5.1798) (-0.0201::-0.0201) (2.4897::2.4897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8710::0.8712) (0.7574::0.7614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3419::4.3420) (2.0507::2.0509)) (IOPATH TE_B Z () () (0.3822::0.3822) (4.4191::4.4191) (-0.0171::-0.0171) (2.1779::2.1779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4911::4.4912) (2.1090::2.1092)) (IOPATH TE_B Z () () (0.3664::0.3664) (4.5425::4.5425) (-0.0084::-0.0084) (2.2169::2.2169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.0959::1.0959) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6939::3.6940) (1.7855::1.7857)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.7689::3.7689) (-0.0145::-0.0145) (1.9085::1.9085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8891::3.8892) (1.8660::1.8662)) (IOPATH TE_B Z () () (0.3791::0.3791) (3.9694::3.9694) (-0.0154::-0.0154) (1.9942::1.9942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1203::1.1203) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1478::5.1480) (2.3782::2.3784)) (IOPATH TE_B Z () () (0.3736::0.3736) (5.2191::5.2191) (-0.0123::-0.0123) (2.5013::2.5013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7014::0.7014) (0.6125::0.6125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1162::1.1162) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1297::1.1297) (0.7197::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0484::1.0484) (0.8476::0.8476)) (IOPATH D Q (1.1479::1.1479) (0.7299::0.7299)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.5311::5.5311) (2.5388::2.5388)) (IOPATH TE_B Z () () (0.3016::0.3016) (5.5869::5.5869) (0.0275::0.0275) (2.6219::2.6220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.1019::1.1019) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7267::4.7268) (2.2081::2.2083)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.7965::4.7965) (-0.0153::-0.0153) (2.3329::2.3329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0442::1.0442) (0.8447::0.8447)) (IOPATH D Q (1.1429::1.1429) (0.7272::0.7272)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6479::0.6479) (0.5680::0.5680)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1509::0.1509) (0.1536::0.1536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1206::1.1206) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0899::1.0899) (0.6844::0.6844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1534::1.1534) (0.7400::0.7400)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7520::0.7520)) (SETUP (negedge D) (negedge GATE) (0.1264::0.1264)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8939::4.8940) (2.2769::2.2771)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.9685::4.9685) (-0.0199::-0.0199) (2.4085::2.4085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6963::4.6963) (2.1946::2.1948)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.7639::4.7639) (-0.0153::-0.0153) (2.3185::2.3185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8804::3.8805) (1.8613::1.8615)) (IOPATH TE_B Z () () (0.3953::0.3953) (3.9772::3.9772) (-0.0243::-0.0243) (2.0064::2.0064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4512::4.4513) (2.0931::2.0933)) (IOPATH TE_B Z () () (0.3925::0.3925) (4.5436::4.5436) (-0.0227::-0.0227) (2.2420::2.2420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2241::0.2241) (0.2514::0.2514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1224::1.1224) (0.7132::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1129::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1781::1.1781) (0.7511::0.7554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7652::0.7652)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1340)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2593::4.2594) (2.0217::2.0220)) (IOPATH TE_B Z () () (0.3793::0.3793) (4.3294::4.3294) (-0.0155::-0.0155) (2.1434::2.1434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2710::6.2712) (2.8433::2.8435)) (IOPATH TE_B Z () () (0.3800::0.3800) (6.3335::6.3335) (-0.0158::-0.0158) (2.9669::2.9669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1248::4.1249) (1.9651::1.9653)) (IOPATH TE_B Z () () (0.3778::0.3778) (4.1898::4.1898) (-0.0147::-0.0147) (2.0792::2.0792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4326::5.4326) (2.5008::2.5010)) (IOPATH TE_B Z () () (0.3821::0.3821) (5.4933::5.4933) (-0.0170::-0.0170) (2.6205::2.6205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0696::5.0697) (2.3489::2.3491)) (IOPATH TE_B Z () () (0.3924::0.3924) (5.1438::5.1438) (-0.0227::-0.0227) (2.4781::2.4781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0214::4.0215) (1.9215::1.9217)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.0958::4.0958) (-0.0161::-0.0161) (2.0451::2.0451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0887::1.0887) (0.6840::0.6840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4213::4.4213) (2.0871::2.0873)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.4759::4.4759) (-0.0098::-0.0098) (2.1960::2.1960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1186::1.1186) (0.7121::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6743::4.6744) (2.1868::2.1870)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.7312::4.7312) (-0.0158::-0.0158) (2.3051::2.3051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1562::5.1564) (2.3848::2.3850)) (IOPATH TE_B Z () () (0.3795::0.3795) (5.2294::5.2294) (-0.0156::-0.0156) (2.5094::2.5094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0534::1.0534) (0.8511::0.8511)) (IOPATH D Q (1.1356::1.1356) (0.7177::0.7177)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1102::1.1102) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8515::0.8515) (0.7852::0.7852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0941::1.0941) (0.6866::0.6866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0411::1.0411) (0.8425::0.8425)) (IOPATH D Q (1.1383::1.1383) (0.7208::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7263::0.7263)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4337::0.4337) (0.4000::0.4000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1022::1.1022) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2230::0.2230) (0.2507::0.2507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1053::1.1053) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7403::4.7404) (2.2091::2.2093)) (IOPATH TE_B Z () () (0.4076::0.4076) (4.8423::4.8423) (-0.0311::-0.0311) (2.3661::2.3661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2895::5.2897) (2.4326::2.4328)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.3600::5.3600) (-0.0169::-0.0169) (2.5572::2.5572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1207::1.1207) (0.7092::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2119::4.2120) (2.0010::2.0012)) (IOPATH TE_B Z () () (0.3958::0.3958) (4.2961::4.2961) (-0.0246::-0.0246) (2.1383::2.1383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6755::0.6755) (0.5607::0.5607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0382::1.0382) (0.8405::0.8405)) (IOPATH D Q (1.1176::1.1176) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8796::0.8796) (0.8458::0.8458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8893::3.8894) (1.8671::1.8673)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.9669::3.9669) (-0.0167::-0.0167) (1.9936::1.9936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0388::1.0388) (0.8409::0.8409)) (IOPATH D Q (1.1323::1.1323) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1235::1.1235) (0.7125::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7331::0.7331)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5880::0.5880) (0.5460::0.5460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8315::0.8315)) (IOPATH D Q (1.1091::1.1091) (0.6989::0.6989)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8770::5.8771) (2.6778::2.6780)) (IOPATH TE_B Z () () (0.3760::0.3760) (5.9350::5.9350) (-0.0137::-0.0137) (2.7951::2.7951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7030::0.7030) (0.5915::0.5916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0354::1.0354) (0.8385::0.8385)) (IOPATH D Q (1.1192::1.1192) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1131::1.1131) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0871::1.0871) (0.8727::0.8727)) (IOPATH D Q (1.1761::1.1761) (0.7449::0.7449)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7460::3.7462) (1.8035::1.8037)) (IOPATH TE_B Z () () (0.3761::0.3761) (3.8212::3.8212) (-0.0137::-0.0137) (1.9259::1.9259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1470::1.1470) (0.7276::0.7312)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6014::0.6014) (0.6777::0.6777)) (IOPATH B X (0.4245::0.4245) (0.5534::0.5534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7792::0.7792) (0.6728::0.6728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8561::3.8561) (1.8553::1.8555)) (IOPATH TE_B Z () () (0.3911::0.3911) (3.9247::3.9247) (-0.0220::-0.0220) (1.9817::1.9817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3050::5.3052) (2.4449::2.4451)) (IOPATH TE_B Z () () (0.3707::0.3707) (5.3610::5.3610) (-0.0107::-0.0107) (2.5546::2.5546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3990::4.3992) (2.0725::2.0727)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.4711::4.4711) (-0.0127::-0.0127) (2.1929::2.1929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1056::5.1058) (2.3641::2.3643)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.1809::5.1809) (-0.0169::-0.0169) (2.4907::2.4907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1017::1.1017) (0.6914::0.6914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2321::6.2322) (2.8318::2.8320)) (IOPATH TE_B Z () () (0.4241::0.4241) (6.3194::6.3194) (-0.0402::-0.0402) (2.9926::2.9926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0373::1.0373) (0.8398::0.8398)) (IOPATH D Q (1.1334::1.1334) (0.7190::0.7190)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6452::0.6452) (0.5660::0.5660)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2916::0.2929)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6228::4.6228) (2.1675::2.1677)) (IOPATH TE_B Z () () (0.3786::0.3786) (4.6803::4.6803) (-0.0151::-0.0151) (2.2911::2.2911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4387::0.4387) (0.4028::0.4028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6587::0.6587) (0.5741::0.5741)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1067::1.1067) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6645::0.6645) (0.5564::0.5564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2203::0.2203) (0.2490::0.2490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0469::1.0469) (0.8466::0.8466)) (IOPATH D Q (1.1207::1.1207) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6692::4.6693) (2.1841::2.1843)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.7373::4.7373) (-0.0130::-0.0130) (2.3115::2.3115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1423::4.1424) (1.9722::1.9724)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.2154::4.2154) (-0.0149::-0.0149) (2.0959::2.0959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5472::4.5473) (2.1331::2.1333)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.6242::4.6242) (-0.0145::-0.0145) (2.2672::2.2672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1380::1.1399) (0.7275::0.7316)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7479)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1245)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8252::0.8252)) (IOPATH D Q (1.1032::1.1032) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6855::0.6855) (0.6022::0.6022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8915::5.8916) (2.6917::2.6919)) (IOPATH TE_B Z () () (0.3864::0.3864) (5.9566::5.9566) (-0.0194::-0.0194) (2.8172::2.8172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8318::0.8318)) (IOPATH D Q (1.1136::1.1136) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9601::3.9602) (1.8935::1.8937)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.0349::4.0349) (-0.0120::-0.0120) (2.0152::2.0152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.0986::1.0986) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.0990::1.0990) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7453::4.7453) (2.2173::2.2175)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.8036::4.8036) (-0.0149::-0.0149) (2.3393::2.3393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4529::4.4530) (2.0931::2.0933)) (IOPATH TE_B Z () () (0.3794::0.3794) (4.5280::4.5280) (-0.0155::-0.0155) (2.2253::2.2253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9009::4.9010) (2.2785::2.2787)) (IOPATH TE_B Z () () (0.3967::0.3967) (4.9758::4.9758) (-0.0251::-0.0251) (2.4114::2.4114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3059::4.3061) (2.0343::2.0345)) (IOPATH TE_B Z () () (0.3661::0.3661) (4.3639::4.3639) (-0.0082::-0.0082) (2.1407::2.1407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8644::4.8645) (2.2658::2.2660)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.9410::4.9410) (-0.0243::-0.0243) (2.3981::2.3981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6267::4.6267) (2.1678::2.1679)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.6892::4.6892) (-0.0181::-0.0181) (2.2903::2.2903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6415::3.6416) (1.7602::1.7605)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.7260::3.7260) (-0.0152::-0.0152) (1.8900::1.8900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5914::4.5914) (2.1472::2.1473)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.6613::4.6613) (-0.0193::-0.0193) (2.2764::2.2764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7643::3.7644) (1.8153::1.8155)) (IOPATH TE_B Z () () (0.3989::0.3989) (3.8613::3.8613) (-0.0263::-0.0263) (1.9600::1.9600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1130::1.1130) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4401::4.4403) (2.0887::2.0889)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.5070::4.5070) (-0.0172::-0.0172) (2.2125::2.2125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6560::0.6560) (0.5725::0.5725)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2942::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1367::1.1367) (0.7190::0.7238)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7395::0.7395)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0403::1.0403) (0.8420::0.8420)) (IOPATH D Q (1.1247::1.1247) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5779::0.5779) (0.6517::0.6518)) (IOPATH B X (0.4222::0.4222) (0.5498::0.5498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4226::0.4226) (0.3894::0.3894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6449::1.6449) (1.2039::1.2039)) (IOPATH D Q (1.7354::1.7354) (1.0783::1.0783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1115::1.1115) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2408::0.2408) (0.2756::0.2756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1398::1.1398) (0.7252::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8734::4.8735) (2.2690::2.2692)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.9561::4.9561) (-0.0235::-0.0235) (2.4076::2.4076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.6223::0.6223) (0.5526::0.5526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8287::3.8287) (1.8427::1.8429)) (IOPATH TE_B Z () () (0.3863::0.3863) (3.8985::3.8985) (-0.0193::-0.0193) (1.9685::1.9685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (1.0756::1.0756) (0.9337::0.9337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4007::0.4007) (0.4114::0.4114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0970::1.0970) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8127::4.8127) (2.2394::2.2396)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.8874::4.8874) (-0.0204::-0.0204) (2.3695::2.3695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1060::1.1060) (0.8844::0.8844)) (IOPATH D Q (1.2169::1.2169) (0.7743::0.7743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9401::3.9401) (1.8745::1.8745)) (IOPATH TE_B Z () () (0.3024::0.3024) (4.0019::4.0020) (0.0270::0.0270) (1.9651::1.9651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2812::6.2814) (2.8074::2.8076)) (IOPATH TE_B Z () () (0.3743::0.3743) (6.3373::6.3374) (-0.0127::-0.0127) (2.9215::2.9215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1251::1.1251) (0.7132::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1120::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0401::1.0401) (0.8418::0.8418)) (IOPATH D Q (1.1268::1.1268) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1017::1.1017) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7646::4.7647) (2.2204::2.2206)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.8320::4.8320) (-0.0153::-0.0153) (2.3405::2.3405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8822::0.8822) (0.8010::0.8010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1388::1.1388) (0.7213::0.7267)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1461::1.1461) (0.7348::0.7348)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7461::0.7461)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6208::0.6208) (0.6969::0.6970)) (IOPATH B X (0.4121::0.4121) (0.5399::0.5399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2304::0.2304) (0.2601::0.2601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6581::3.6581) (1.7723::1.7725)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.7326::3.7326) (-0.0175::-0.0175) (1.8976::1.8976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4030::5.4031) (2.4797::2.4799)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.4647::5.4647) (-0.0169::-0.0169) (2.5994::2.5994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6701::0.6701) (0.5809::0.5809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3008::0.3023)) (SETUP (negedge GATE) (posedge CLK) (0.3981::0.3989)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2070::4.2071) (1.9990::1.9992)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.2766::4.2766) (-0.0156::-0.0156) (2.1221::2.1221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0401::1.0401) (0.8418::0.8418)) (IOPATH D Q (1.1658::1.1658) (0.7479::0.7479)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1222::0.1222)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0606::4.0607) (1.9378::1.9381)) (IOPATH TE_B Z () () (0.3960::0.3960) (4.1565::4.1565) (-0.0247::-0.0247) (2.0822::2.0822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5330::0.5330) (0.6064::0.6064)) (IOPATH B X (0.5136::0.5136) (0.6502::0.6502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0419::1.0419) (0.8431::0.8431)) (IOPATH D Q (1.1612::1.1612) (0.7400::0.7400)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7412::0.7412)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9646::4.9646) (2.3068::2.3070)) (IOPATH TE_B Z () () (0.3943::0.3943) (5.0438::5.0438) (-0.0237::-0.0237) (2.4453::2.4453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2358::0.2358) (0.2684::0.2684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7626::0.7626) (0.6641::0.6641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2299::4.2300) (2.0075::2.0077)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.3097::4.3097) (-0.0187::-0.0187) (2.1383::2.1383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1016::1.1016) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1257::1.1257) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0366::1.0366) (0.8394::0.8394)) (IOPATH D Q (1.1202::1.1202) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.0983::1.0983) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6791::0.6791) (0.6014::0.6014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1207::1.1207) (0.7109::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1388::1.1388) (0.7210::0.7276)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.6195::0.6195) (0.5503::0.5503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (1.0920::1.0920) (0.9472::0.9472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4102::4.4103) (2.0881::2.0884)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.4436::4.4436) (-0.0145::-0.0145) (2.1915::2.1915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.8093::4.8093) (2.2375::2.2375)) (IOPATH TE_B Z () () (0.3124::0.3124) (4.8751::4.8752) (0.0215::0.0215) (2.3313::2.3313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1139::1.1139) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7935::4.7936) (2.2371::2.2373)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.8626::4.8626) (-0.0193::-0.0193) (2.3639::2.3639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1121::1.1121) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1260::1.1260) (0.7170::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1136::0.1136)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6949::4.6949) (2.1968::2.1970)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.7561::4.7561) (-0.0161::-0.0161) (2.3167::2.3167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1670::0.1670) (0.1818::0.1818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3167::4.3168) (2.0445::2.0447)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.3957::4.3957) (-0.0179::-0.0179) (2.1745::2.1745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8250::0.8250)) (IOPATH D Q (1.1223::1.1223) (0.7081::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5475::4.5476) (2.1349::2.1351)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.6332::4.6332) (-0.0240::-0.0240) (2.2728::2.2728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0108::1.0108) (0.9001::0.9001)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0724::2.0826)) (SETUP (negedge D) (posedge CLK) (1.6630::1.6942)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0917::4.0918) (1.9462::1.9464)) (IOPATH TE_B Z () () (0.3965::0.3965) (4.1769::4.1769) (-0.0250::-0.0250) (2.0802::2.0802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3772::4.3774) (2.0697::2.0699)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.4627::4.4627) (-0.0205::-0.0204) (2.2048::2.2048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5905::4.5907) (2.1470::2.1472)) (IOPATH TE_B Z () () (0.3859::0.3859) (4.6716::4.6716) (-0.0191::-0.0191) (2.2826::2.2826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6388::0.6388) (0.5626::0.5626)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1295::1.1295) (0.7141::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7338::0.7338)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6989::0.6989) (0.6164::0.6164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3007::4.3008) (2.0384::2.0386)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.3846::4.3846) (-0.0165::-0.0165) (2.1720::2.1720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0385::1.0385) (0.8407::0.8407)) (IOPATH D Q (1.1226::1.1226) (0.7076::0.7076)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2697::4.2698) (2.0261::2.0264)) (IOPATH TE_B Z () () (0.3700::0.3700) (4.3268::4.3268) (-0.0104::-0.0104) (2.1338::2.1338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2558::5.2559) (2.4248::2.4250)) (IOPATH TE_B Z () () (0.3697::0.3697) (5.3159::5.3159) (-0.0102::-0.0102) (2.5389::2.5389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3797::4.3798) (2.0679::2.0681)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.4546::4.4546) (-0.0226::-0.0226) (2.1957::2.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9947::4.9948) (2.3146::2.3148)) (IOPATH TE_B Z () () (0.4036::0.4036) (5.0937::5.0937) (-0.0289::-0.0289) (2.4655::2.4655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.0948::1.0948) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7050::3.7051) (1.7893::1.7895)) (IOPATH TE_B Z () () (0.3907::0.3907) (3.7920::3.7920) (-0.0218::-0.0218) (1.9245::1.9245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2731::4.2731) (2.0226::2.0228)) (IOPATH TE_B Z () () (0.3660::0.3660) (4.3136::4.3136) (-0.0081::-0.0081) (2.1184::2.1184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6283::0.6283) (0.7030::0.7030)) (IOPATH B X (0.4184::0.4184) (0.5454::0.5454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6828::0.6828) (0.5887::0.5887)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2991::0.3017)) (SETUP (negedge GATE) (posedge CLK) (0.3976::0.3981)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1337::1.1337) (0.7222::0.7222)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2117::4.2117) (2.0020::2.0022)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.2885::4.2885) (-0.0195::-0.0195) (2.1308::2.1308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7711::3.7712) (1.8177::1.8179)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.8502::3.8502) (-0.0153::-0.0153) (1.9435::1.9434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2635::0.2635) (0.2992::0.2992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2136::0.2136) (0.2411::0.2411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2591::0.2591) (0.2906::0.2906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8344::0.8344)) (IOPATH D Q (1.1155::1.1155) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0374::1.0374) (0.8400::0.8400)) (IOPATH D Q (1.1331::1.1331) (0.7192::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6463::3.6464) (1.7667::1.7669)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.7270::3.7270) (-0.0200::-0.0200) (1.8972::1.8972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8349::0.8349)) (IOPATH D Q (1.1149::1.1149) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8577::0.8577) (0.7954::0.7954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0299::1.0299) (0.8347::0.8347)) (IOPATH D Q (1.1229::1.1229) (0.7117::0.7117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7235::0.7235)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9156::3.9157) (1.8789::1.8791)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.0036::4.0036) (-0.0202::-0.0202) (2.0162::2.0162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0052::5.0054) (2.3212::2.3214)) (IOPATH TE_B Z () () (0.3769::0.3769) (5.0659::5.0659) (-0.0142::-0.0142) (2.4340::2.4340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.6209::0.6209) (0.5514::0.5514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1079::1.1079) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (1.0680::1.0680) (0.9261::0.9261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9882::3.9883) (1.9067::1.9069)) (IOPATH TE_B Z () () (0.3748::0.3748) (4.0586::4.0586) (-0.0130::-0.0130) (2.0270::2.0270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1211::1.1211) (0.7109::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1224::1.1224) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1567::4.1567) (1.9778::1.9780)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.2318::4.2318) (-0.0184::-0.0184) (2.1061::2.1061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0095::6.0095) (2.7364::2.7366)) (IOPATH TE_B Z () () (0.3806::0.3806) (6.0661::6.0661) (-0.0162::-0.0162) (2.8579::2.8579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4779::5.4780) (2.5171::2.5173)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.5518::5.5518) (-0.0195::-0.0195) (2.6451::2.6451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8974::0.8976) (0.8223::0.8224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1728::5.1729) (2.3881::2.3883)) (IOPATH TE_B Z () () (0.3666::0.3666) (5.2253::5.2253) (-0.0085::-0.0085) (2.4968::2.4968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6552::0.6552) (0.5724::0.5724)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2960::0.2971)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3962)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0109::1.0109) (0.9002::0.9002)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0569::2.0679)) (SETUP (negedge D) (posedge CLK) (1.6470::1.6818)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8250::5.8251) (2.6588::2.6590)) (IOPATH TE_B Z () () (0.3717::0.3717) (5.8728::5.8728) (-0.0113::-0.0113) (2.7660::2.7660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4483::4.4485) (2.0903::2.0906)) (IOPATH TE_B Z () () (0.3871::0.3871) (4.5332::4.5332) (-0.0198::-0.0198) (2.2302::2.2302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0369::1.0369) (0.8396::0.8396)) (IOPATH D Q (1.1233::1.1233) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5615::4.5616) (2.1366::2.1368)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.6301::4.6301) (-0.0182::-0.0182) (2.2631::2.2631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7835::0.7835) (0.7162::0.7162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0392::1.0392) (0.8412::0.8412)) (IOPATH D Q (1.1287::1.1287) (0.7148::0.7148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6115::0.6115) (0.6882::0.6882)) (IOPATH B X (0.4088::0.4088) (0.5367::0.5367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1014::1.1014) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6908::0.6908) (0.5934::0.5934)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0555::1.0555) (0.8526::0.8526)) (IOPATH D Q (1.1429::1.1429) (0.7233::0.7233)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1403::1.1403) (0.7241::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7458::0.7458)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1200)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9809::3.9809) (1.9056::1.9058)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.0569::4.0569) (-0.0161::-0.0161) (2.0324::2.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1122::1.1122) (0.6987::0.6987)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8215::0.8215)) (IOPATH D Q (1.1216::1.1253) (0.7133::0.7214)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4755::5.4757) (2.5148::2.5150)) (IOPATH TE_B Z () () (0.3725::0.3725) (5.5363::5.5363) (-0.0117::-0.0117) (2.6290::2.6290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8220::0.8220)) (IOPATH D Q (1.0938::1.0938) (0.6891::0.6891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1100::1.1100) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6685::4.6686) (2.1832::2.1834)) (IOPATH TE_B Z () () (0.3726::0.3726) (4.7363::4.7363) (-0.0118::-0.0118) (2.3102::2.3102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1349::1.1377) (0.7247::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5881::0.5881) (0.6643::0.6643)) (IOPATH B X (0.4273::0.4273) (0.5565::0.5565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5676::0.5676) (0.6433::0.6433)) (IOPATH B X (0.4227::0.4227) (0.5509::0.5509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0783::6.0784) (2.8566::2.8568)) (IOPATH TE_B Z () () (0.8152::0.8152) (6.2941::6.2941) (-0.3239::-0.3239) (3.1894::3.1894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (6.2441::6.2441) (2.8366::2.8366)) (IOPATH TE_B Z () () (0.3022::0.3022) (6.2960::6.2964) (0.0271::0.0271) (2.9152::2.9156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5267::0.5267) (0.4827::0.4827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7913::0.7913) (0.7131::0.7131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7934::4.7935) (2.2345::2.2347)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.8677::4.8677) (-0.0153::-0.0153) (2.3592::2.3592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.0949::1.0949) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2535::0.2535) (0.2906::0.2906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.6598::0.6598) (0.5836::0.5836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (1.0785::1.0785) (0.9349::0.9349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0332::1.0332) (0.8370::0.8370)) (IOPATH D Q (1.1184::1.1184) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6650::0.6650) (0.5920::0.5920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0442::1.0442) (0.8447::0.8447)) (IOPATH D Q (1.1310::1.1310) (0.7155::0.7155)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1106::1.1106) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1290::1.1290) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7379::0.7379)) (SETUP (negedge D) (negedge GATE) (0.1157::0.1157)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2030::4.2031) (1.9966::1.9968)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.2758::4.2758) (-0.0098::-0.0098) (2.1169::2.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0205::1.0205) (0.9070::0.9070)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0185::2.0274)) (SETUP (negedge D) (posedge CLK) (1.6108::1.6381)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1018::1.1018) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6775::0.6775) (0.5855::0.5855)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1412::1.1439) (0.7300::0.7360)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1244)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0904::1.0904) (0.8748::0.8748)) (IOPATH D Q (1.1689::1.1689) (0.7367::0.7367)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0181::4.0181) (1.9223::1.9225)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.1019::4.1019) (-0.0236::-0.0236) (2.0584::2.0584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2576::5.2577) (2.4247::2.4249)) (IOPATH TE_B Z () () (0.3933::0.3933) (5.3328::5.3328) (-0.0232::-0.0232) (2.5549::2.5549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0910::1.0910) (0.6846::0.6846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9871::4.9872) (2.3122::2.3124)) (IOPATH TE_B Z () () (0.3684::0.3684) (5.0459::5.0459) (-0.0095::-0.0095) (2.4230::2.4230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7066::4.7067) (2.1966::2.1968)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.7910::4.7910) (-0.0202::-0.0202) (2.3328::2.3328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4337::4.4339) (2.0851::2.0853)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.5068::4.5068) (-0.0183::-0.0183) (2.2149::2.2149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1296::1.1296) (0.7144::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5240::4.5241) (2.1226::2.1228)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.6037::4.6037) (-0.0243::-0.0243) (2.2621::2.2621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4905::0.4905) (0.5656::0.5656)) (IOPATH B X (0.4493::0.4493) (0.5808::0.5808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8672::3.8673) (1.8562::1.8564)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.9440::3.9440) (-0.0186::-0.0186) (1.9845::1.9845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2419::0.2419) (0.2792::0.2792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4262::4.4262) (2.0906::2.0908)) (IOPATH TE_B Z () () (0.3996::0.3996) (4.5159::4.5159) (-0.0267::-0.0267) (2.2295::2.2295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8480::3.8480) (1.8500::1.8502)) (IOPATH TE_B Z () () (0.3895::0.3895) (3.9248::3.9248) (-0.0211::-0.0211) (1.9793::1.9793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7812::4.7813) (2.2269::2.2271)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.8503::4.8503) (-0.0168::-0.0168) (2.3485::2.3485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5917::0.5917) (0.5344::0.5344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1043::1.1043) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3794::4.3795) (2.0679::2.0681)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.4433::4.4433) (-0.0126::-0.0126) (2.1820::2.1820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6978::0.6978) (0.6204::0.6204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8371::0.8371)) (IOPATH D Q (1.1160::1.1160) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5589::0.5589) (0.6344::0.6344)) (IOPATH B X (0.4242::0.4242) (0.5529::0.5529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5388::0.5388) (0.4924::0.4924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1286::1.1286) (0.7129::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0507::1.0507) (0.8492::0.8492)) (IOPATH D Q (1.1281::1.1281) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1773::0.1773) (0.1898::0.1898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0373::1.0373) (0.8399::0.8399)) (IOPATH D Q (1.1289::1.1289) (0.7108::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1022::1.1022) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0427::1.0427) (0.8437::0.8437)) (IOPATH D Q (1.1341::1.1341) (0.7183::0.7183)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.0908::1.0908) (0.6850::0.6850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6602::0.6602) (0.7361::0.7362)) (IOPATH B X (0.4475::0.4475) (0.5779::0.5779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6563::0.6563) (0.5726::0.5726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2958::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2660::5.2661) (2.4305::2.4307)) (IOPATH TE_B Z () () (0.3875::0.3875) (5.3287::5.3287) (-0.0200::-0.0200) (2.5527::2.5527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8951::0.8951) (0.8337::0.8337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5451::4.5451) (2.1271::2.1271)) (IOPATH TE_B Z () () (0.3070::0.3070) (4.6138::4.6138) (0.0245::0.0245) (2.2252::2.2252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1820::0.1820) (0.2059::0.2059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5936::0.5936) (0.5399::0.5399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1114::1.1114) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9161::3.9163) (1.8785::1.8787)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.9989::3.9989) (-0.0153::-0.0153) (2.0077::2.0076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1499::1.1499) (0.7339::0.7339)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7439::0.7439)) (SETUP (negedge D) (negedge GATE) (0.1197::0.1197)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9508::3.9509) (1.8934::1.8936)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.0359::4.0359) (-0.0235::-0.0235) (2.0309::2.0309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5748::4.5750) (2.1425::2.1427)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.6649::4.6649) (-0.0238::-0.0238) (2.2830::2.2830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1043::1.1043) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0139::1.0139) (0.9023::0.9023)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0305::2.0376)) (SETUP (negedge D) (posedge CLK) (1.6227::1.6505)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0719::5.0719) (2.3471::2.3473)) (IOPATH TE_B Z () () (0.4030::0.4030) (5.1562::5.1562) (-0.0286::-0.0286) (2.4891::2.4891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4351::4.4352) (2.0939::2.0942)) (IOPATH TE_B Z () () (0.3695::0.3695) (4.4955::4.4955) (-0.0101::-0.0101) (2.2048::2.2048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1005::6.1007) (2.7692::2.7694)) (IOPATH TE_B Z () () (0.3762::0.3762) (6.1555::6.1555) (-0.0137::-0.0137) (2.8836::2.8836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.3899::1.3899) (1.2029::1.2029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8365::0.8365)) (IOPATH D Q (1.1838::1.1838) (0.7553::0.7584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1318)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0907::1.0907) (0.8749::0.8749)) (IOPATH D Q (1.1781::1.1781) (0.7466::0.7466)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8346::0.8346)) (IOPATH D Q (1.1080::1.1080) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1007::4.1008) (1.9504::1.9507)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.1777::4.1777) (-0.0156::-0.0156) (2.0754::2.0754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6556::4.6558) (2.1750::2.1752)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.7199::4.7199) (-0.0114::-0.0114) (2.2943::2.2943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1100::1.1100) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1067::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1398::1.1398) (0.7220::0.7257)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7424::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1322::1.1322) (0.9006::0.9006)) (IOPATH D Q (1.2217::1.2217) (0.7738::0.7738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4023::4.4024) (2.0839::2.0842)) (IOPATH TE_B Z () () (0.4237::0.4237) (4.4579::4.4579) (-0.0400::-0.0400) (2.2160::2.2160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5847::0.5847) (0.6533::0.6533)) (IOPATH B X (0.4873::0.4873) (0.6130::0.6130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1317::1.1317) (0.7156::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7364::0.7364)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1968::0.1968) (0.2222::0.2222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4972::0.4972) (0.5725::0.5725)) (IOPATH B X (0.5506::0.5506) (0.6954::0.6954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5655::4.5656) (2.1403::2.1405)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.6514::4.6514) (-0.0205::-0.0205) (2.2784::2.2784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5383::0.5383) (0.4915::0.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1379::1.1379) (0.7242::0.7242)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6075::0.6075) (0.5544::0.5579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2489::5.2490) (2.4309::2.4312)) (IOPATH TE_B Z () () (0.4052::0.4052) (5.2935::5.2935) (-0.0298::-0.0298) (2.5572::2.5572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8634::0.8634) (0.8245::0.8245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1028::1.1028) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7348::0.7348) (0.6195::0.6195)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2957::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1422::1.1422) (0.7247::0.7293)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7496::0.7496)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.1163::1.1163) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0889::1.0889) (0.6825::0.6825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1525::1.1525) (0.7310::0.7359)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7464::0.7464)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1212)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6308::0.6308) (0.5576::0.5576)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0082::1.0082) (0.8982::0.8982)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0032::2.0107)) (SETUP (negedge D) (posedge CLK) (1.5948::1.6194)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8349::0.8349) (0.7659::0.7659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1193::1.1193) (0.7051::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1137::1.1137) (0.7037::0.7037)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1002::1.1002) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0794::4.0795) (1.9445::1.9447)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.1683::4.1683) (-0.0201::-0.0201) (2.0814::2.0814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1014::4.1015) (1.9534::1.9536)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.1670::4.1670) (-0.0111::-0.0111) (2.0675::2.0675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6577::0.6577) (0.5735::0.5735)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2979::0.3006)) (SETUP (negedge GATE) (posedge CLK) (0.3969::0.3974)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8570::4.8571) (2.2602::2.2604)) (IOPATH TE_B Z () () (0.3922::0.3922) (4.9392::4.9392) (-0.0226::-0.0226) (2.3945::2.3945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6132::4.6133) (2.1601::2.1603)) (IOPATH TE_B Z () () (0.4018::0.4018) (4.7003::4.7003) (-0.0279::-0.0279) (2.3030::2.3030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1166::1.1166) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0480::1.0480) (0.8473::0.8473)) (IOPATH D Q (1.1612::1.1638) (0.7417::0.7476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1190)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3645::5.3646) (2.4670::2.4672)) (IOPATH TE_B Z () () (0.3960::0.3960) (5.4522::5.4522) (-0.0247::-0.0247) (2.6080::2.6080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.0998::1.0998) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9144::3.9145) (1.8771::1.8773)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.9959::3.9959) (-0.0172::-0.0172) (2.0068::2.0068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8797::4.8799) (2.2716::2.2718)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.9711::4.9711) (-0.0234::-0.0234) (2.4154::2.4154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6063::0.6063) (0.6825::0.6825)) (IOPATH B X (0.4358::0.4358) (0.5656::0.5656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7729::3.7730) (1.8135::1.8137)) (IOPATH TE_B Z () () (0.3932::0.3932) (3.8683::3.8683) (-0.0231::-0.0231) (1.9553::1.9553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0358::1.0358) (0.8388::0.8388)) (IOPATH D Q (1.1468::1.1468) (0.7254::0.7294)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4154::5.4156) (2.4832::2.4834)) (IOPATH TE_B Z () () (0.3802::0.3802) (5.4802::5.4802) (-0.0160::-0.0160) (2.6027::2.6027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2481::0.2481) (0.2834::0.2834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7290::3.7292) (1.7987::1.7989)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.8062::3.8062) (-0.0128::-0.0128) (1.9215::1.9215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4919::4.4920) (2.1097::2.1099)) (IOPATH TE_B Z () () (0.3682::0.3682) (4.5508::4.5508) (-0.0093::-0.0093) (2.2246::2.2246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1346::1.1366) (0.7235::0.7277)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7421)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6415::3.6416) (1.7640::1.7642)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.7252::3.7252) (-0.0183::-0.0183) (1.8953::1.8953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.5195::0.5195) (0.4768::0.4768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1074::1.1074) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6502::0.6502) (0.5691::0.5691)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1062::1.1062) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3883::0.3883) (0.4054::0.4054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0386::1.0386) (0.8408::0.8408)) (IOPATH D Q (1.1289::1.1289) (0.7143::0.7143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4293::0.4293) (0.5014::0.5014)) (IOPATH B X (0.4435::0.4435) (0.5698::0.5698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1397::1.1397) (0.7202::0.7237)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1099::1.1099) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1081::1.1081) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.1109::1.1109) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8959::3.8960) (1.8698::1.8700)) (IOPATH TE_B Z () () (0.3819::0.3819) (3.9789::3.9789) (-0.0169::-0.0169) (2.0008::2.0008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2845::4.2847) (2.0281::2.0283)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.3600::4.3600) (-0.0139::-0.0139) (2.1523::2.1523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0218::1.0218) (0.9079::0.9079)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9920::2.0007)) (SETUP (negedge D) (posedge CLK) (1.5852::1.6115)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0431::1.0431) (0.8439::0.8439)) (IOPATH D Q (1.1457::1.1457) (0.7238::0.7269)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5261::4.5263) (2.1372::2.1375)) (IOPATH TE_B Z () () (0.4356::0.4356) (4.6067::4.6067) (-0.0466::-0.0466) (2.2886::2.2886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1086::1.1086) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1697::1.1764) (0.7519::0.7639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7624)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1383)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1162::1.1162) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7295::0.7295)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4671::4.4672) (2.1050::2.1052)) (IOPATH TE_B Z () () (0.3792::0.3793) (4.5307::4.5307) (-0.0154::-0.0154) (2.2224::2.2224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7514::5.7516) (2.6307::2.6309)) (IOPATH TE_B Z () () (0.3674::0.3674) (5.7963::5.7963) (-0.0089::-0.0089) (2.7338::2.7338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7123::4.7123) (2.1951::2.1953)) (IOPATH TE_B Z () () (0.3881::0.3881) (4.7855::4.7855) (-0.0203::-0.0203) (2.3234::2.3234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1145::1.1220) (0.5662::0.6384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8541::4.8542) (2.2619::2.2621)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.9227::4.9227) (-0.0167::-0.0167) (2.3858::2.3858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1066::1.1066) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0461::4.0462) (1.9307::1.9309)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.1104::4.1104) (-0.0123::-0.0123) (2.0452::2.0452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4905::4.4906) (2.1075::2.1077)) (IOPATH TE_B Z () () (0.3700::0.3700) (4.5466::4.5466) (-0.0103::-0.0103) (2.2205::2.2205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8464::4.8465) (2.2562::2.2564)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.9227::4.9227) (-0.0216::-0.0216) (2.3873::2.3873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0624::1.0624) (0.8575::0.8575)) (IOPATH D Q (1.1492::1.1492) (0.7278::0.7278)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5726::4.5726) (2.1430::2.1432)) (IOPATH TE_B Z () () (0.3893::0.3893) (4.6511::4.6511) (-0.0210::-0.0210) (2.2756::2.2756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6018::0.6018) (0.6761::0.6761)) (IOPATH B X (0.4509::0.4509) (0.5795::0.5795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0801::1.0801) (0.8684::0.8684)) (IOPATH D Q (1.1626::1.1626) (0.7348::0.7348)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1330::4.1332) (1.9747::1.9751)) (IOPATH TE_B Z () () (0.4551::0.4551) (4.2166::4.2166) (-0.0574::-0.0574) (2.1351::2.1351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8259::0.8259) (0.7699::0.7699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1307::1.1307) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0414::1.0414) (0.8427::0.8427)) (IOPATH D Q (1.1339::1.1339) (0.7189::0.7189)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6610::0.6610) (0.5757::0.5757)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.0986::1.0986) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1438::1.1438) (0.7280::0.7280)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1479::0.1479) (0.1489::0.1489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8751::3.8752) (1.8618::1.8620)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.9516::3.9516) (-0.0152::-0.0152) (1.9873::1.9873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7649::0.7650) (0.6805::0.6806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1120::1.1120) (0.7009::0.7009)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0312::1.0312) (0.8356::0.8356)) (IOPATH D Q (1.1105::1.1105) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7160::0.7160) (0.6108::0.6108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0210::1.0210) (0.9074::0.9074)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0740::2.0835)) (SETUP (negedge D) (posedge CLK) (1.6638::1.6869)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9780::0.9783) (0.4069::0.4159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0399::1.0399) (0.8417::0.8417)) (IOPATH D Q (1.1278::1.1278) (0.7137::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1109::1.1109) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3495::4.3496) (2.0589::2.0591)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.4164::4.4164) (-0.0172::-0.0172) (2.1765::2.1765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5885::0.5885) (0.5471::0.5471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4954::4.4955) (2.1130::2.1132)) (IOPATH TE_B Z () () (0.3751::0.3751) (4.5637::4.5637) (-0.0131::-0.0131) (2.2396::2.2396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8977::3.8978) (1.8724::1.8726)) (IOPATH TE_B Z () () (0.4085::0.4085) (3.9982::3.9982) (-0.0316::-0.0316) (2.0243::2.0243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1086::1.1086) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1505::5.1506) (2.3785::2.3787)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.2114::5.2114) (-0.0130::-0.0130) (2.4933::2.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1252::1.1287) (0.7168::0.7246)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1209)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2324::0.2324) (0.2623::0.2623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9130::3.9131) (1.8761::1.8763)) (IOPATH TE_B Z () () (0.4010::0.4010) (4.0102::4.0102) (-0.0275::-0.0275) (2.0219::2.0219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5774::4.5774) (2.1452::2.1454)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.6562::4.6562) (-0.0214::-0.0214) (2.2809::2.2809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8220::4.8221) (2.2461::2.2463)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.8914::4.8914) (-0.0176::-0.0176) (2.3678::2.3678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1880::4.1881) (1.9917::1.9919)) (IOPATH TE_B Z () () (0.3722::0.3722) (4.2440::4.2440) (-0.0115::-0.0115) (2.0979::2.0979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1041::1.1041) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8452::3.8453) (1.8486::1.8489)) (IOPATH TE_B Z () () (0.3929::0.3929) (3.9403::3.9403) (-0.0230::-0.0230) (1.9905::1.9905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0794::5.0794) (2.3565::2.3566)) (IOPATH TE_B Z () () (0.3973::0.3973) (5.1592::5.1592) (-0.0254::-0.0254) (2.4968::2.4968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6401::0.6401) (0.5634::0.5634)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8166::3.8167) (1.8348::1.8350)) (IOPATH TE_B Z () () (0.3814::0.3814) (3.9034::3.9034) (-0.0167::-0.0167) (1.9678::1.9678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7601::4.7602) (2.2173::2.2175)) (IOPATH TE_B Z () () (0.3810::0.3810) (4.8323::4.8323) (-0.0164::-0.0164) (2.3433::2.3433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4883::0.4883) (0.4454::0.4454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1464::1.1464) (0.7270::0.7331)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6277::0.6277) (0.7032::0.7033)) (IOPATH B X (0.4356::0.4356) (0.5644::0.5644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1501::0.1501) (0.1571::0.1571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1257::1.1257) (0.7130::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7228::0.7228)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7063::0.7063) (0.6222::0.6222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6414::0.6414) (0.5642::0.5642)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2954::0.2980)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1444::1.1483) (0.7313::0.7393)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1239)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1025::1.1025) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.0979::1.0979) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1088::1.1088) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4535::4.4537) (2.0943::2.0945)) (IOPATH TE_B Z () () (0.3929::0.3929) (4.5424::4.5424) (-0.0230::-0.0230) (2.2407::2.2407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5296::4.5297) (2.1226::2.1228)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.6084::4.6084) (-0.0194::-0.0194) (2.2595::2.2595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1439::1.1472) (0.7297::0.7363)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0162::1.0162) (0.9039::0.9039)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0473::2.0569)) (SETUP (negedge D) (posedge CLK) (1.6398::1.6693)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6062::0.6062) (0.5590::0.5590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8047::3.8047) (1.8310::1.8312)) (IOPATH TE_B Z () () (0.3780::0.3780) (3.8753::3.8753) (-0.0148::-0.0148) (1.9529::1.9529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1509::1.1543) (0.7377::0.7446)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7539)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1302)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0374::1.0374) (0.8400::0.8400)) (IOPATH D Q (1.1209::1.1209) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0849::1.0849) (0.6808::0.6808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1532::5.1534) (2.3798::2.3801)) (IOPATH TE_B Z () () (0.3679::0.3679) (5.2122::5.2122) (-0.0092::-0.0092) (2.4918::2.4918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4180::4.4180) (2.0791::2.0793)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.4874::4.4874) (-0.0208::-0.0208) (2.2056::2.2056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4073::4.4074) (2.0798::2.0801)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.4901::4.4901) (-0.0213::-0.0213) (2.2152::2.2152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2176::0.2176) (0.2456::0.2456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6749::4.6750) (2.1873::2.1875)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.7275::4.7275) (-0.0123::-0.0123) (2.3014::2.3014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0379::1.0379) (0.8403::0.8403)) (IOPATH D Q (1.1527::1.1551) (0.7360::0.7410)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7398)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8087::4.8088) (2.2423::2.2425)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.8737::4.8737) (-0.0194::-0.0194) (2.3628::2.3628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7660::3.7661) (1.8128::1.8130)) (IOPATH TE_B Z () () (0.3814::0.3814) (3.8415::3.8415) (-0.0167::-0.0167) (1.9366::1.9366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1579::1.1579) (0.7356::0.7428)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7534::0.7534)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.0971::1.0971) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1762::4.1763) (1.9864::1.9866)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.2493::4.2493) (-0.0128::-0.0128) (2.1071::2.1071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4221::4.4221) (2.0884::2.0886)) (IOPATH TE_B Z () () (0.3716::0.3716) (4.4642::4.4642) (-0.0112::-0.0112) (2.1870::2.1870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1863::0.1863) (0.2052::0.2052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0363::1.0363) (0.8391::0.8391)) (IOPATH D Q (1.1773::1.1822) (0.7570::0.7665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7592)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1353)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6926::0.6926) (0.5941::0.5941)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2934)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3937)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1093::1.1093) (0.8865::0.8865)) (IOPATH D Q (1.1948::1.1948) (0.7553::0.7553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1092::1.1092) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9980::0.9980) (0.8908::0.8908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1252::1.1252) (0.7159::0.7159)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3157::5.3159) (2.4490::2.4492)) (IOPATH TE_B Z () () (0.3760::0.3760) (5.3846::5.3846) (-0.0136::-0.0136) (2.5731::2.5731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4024::4.4025) (2.0791::2.0793)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.4555::4.4555) (-0.0172::-0.0172) (2.1929::2.1929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1138::1.1138) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1002::1.1002) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0916::1.0916) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1304::1.1304) (0.7151::0.7190)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7411::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1174)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.4639::0.4639) (0.4999::0.4999)) (IOPATH A Y (0.4416::0.4416) (0.1427::0.1427)) (IOPATH B Y (0.3909::0.3909) (0.1314::0.1314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3184::4.3185) (2.0450::2.0452)) (IOPATH TE_B Z () () (0.3983::0.3983) (4.4071::4.4071) (-0.0260::-0.0260) (2.1863::2.1863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.5337::0.5337) (0.6125::0.6125)) (IOPATH C X (0.5793::0.5793) (0.6822::0.6822)) (IOPATH A_N X (0.6666::0.6666) (0.6339::0.6339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.4961::0.4961) (0.5388::0.5388)) (IOPATH B X (0.5250::0.5250) (0.6129::0.6129)) (IOPATH C X (0.5688::0.5688) (0.6833::0.6833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.5354::0.5354) (0.6118::0.6118)) (IOPATH C X (0.5894::0.5894) (0.6907::0.6907)) (IOPATH A_N X (0.6853::0.6853) (0.6520::0.6520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8819::5.8820) (2.6813::2.6815)) (IOPATH TE_B Z () () (0.3840::0.3840) (5.9455::5.9455) (-0.0181::-0.0181) (2.8060::2.8060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1395::1.1395) (0.7261::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0498::1.0498) (0.8486::0.8486)) (IOPATH D Q (1.1395::1.1395) (0.7201::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6592::0.6592) (0.5796::0.5796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1160::1.1160) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8269::0.8269) (0.7647::0.7647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1277::1.1277) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8497::4.8499) (2.2560::2.2562)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.9234::4.9234) (-0.0158::-0.0158) (2.3800::2.3800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3147::5.3148) (2.4523::2.4525)) (IOPATH TE_B Z () () (0.3829::0.3829) (5.3819::5.3819) (-0.0174::-0.0174) (2.5761::2.5761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1078::5.1079) (2.3646::2.3648)) (IOPATH TE_B Z () () (0.3974::0.3974) (5.1912::5.1912) (-0.0255::-0.0255) (2.5014::2.5014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1134::1.1134) (0.7022::0.7022)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8349::0.8349)) (IOPATH D Q (1.1149::1.1149) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1511::1.1545) (0.7362::0.7433)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7454)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1239)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6545::0.6545) (0.5716::0.5716)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2994::0.2999)) (SETUP (negedge GATE) (posedge CLK) (0.3969::0.3980)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2351::6.2352) (2.8310::2.8312)) (IOPATH TE_B Z () () (0.3916::0.3916) (6.2825::6.2825) (-0.0223::-0.0223) (2.9545::2.9545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8266::3.8268) (1.8386::1.8388)) (IOPATH TE_B Z () () (0.3734::0.3734) (3.9039::3.9039) (-0.0122::-0.0122) (1.9613::1.9613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6916::3.6917) (1.7854::1.7856)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.7780::3.7780) (-0.0167::-0.0167) (1.9182::1.9182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0545::5.0546) (2.3464::2.3466)) (IOPATH TE_B Z () () (0.3994::0.3994) (5.1255::5.1255) (-0.0266::-0.0266) (2.4824::2.4824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8833::4.8835) (2.2712::2.2715)) (IOPATH TE_B Z () () (0.3666::0.3666) (4.9385::4.9385) (-0.0085::-0.0085) (2.3838::2.3838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1269::1.1269) (0.7142::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3477::4.3478) (2.0566::2.0568)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.4200::4.4200) (-0.0176::-0.0176) (2.1810::2.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1675::5.1676) (2.3879::2.3881)) (IOPATH TE_B Z () () (0.3916::0.3916) (5.2304::5.2304) (-0.0223::-0.0223) (2.5129::2.5129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0428::1.0428) (0.8437::0.8437)) (IOPATH D Q (1.1323::1.1323) (0.7168::0.7168)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8887::4.8888) (2.2730::2.2732)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.9564::4.9564) (-0.0116::-0.0116) (2.3944::2.3944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9028::3.9028) (1.8745::1.8747)) (IOPATH TE_B Z () () (0.3763::0.3763) (3.9715::3.9715) (-0.0138::-0.0138) (1.9934::1.9934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.0916::1.0916) (0.6841::0.6841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7097::0.7097)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0689::1.0689) (0.8615::0.8615)) (IOPATH D Q (1.1587::1.1587) (0.7345::0.7345)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1218::1.1218) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9326::0.9326) (0.8197::0.8197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0004::4.0006) (1.9127::1.9129)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.0741::4.0741) (-0.0123::-0.0123) (2.0336::2.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0973::1.0973) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8243::0.8243)) (IOPATH D Q (1.1126::1.1126) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7265::0.7265)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1245::1.1245) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7351::0.7351)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1143)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8588::4.8589) (2.2626::2.2629)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.9328::4.9328) (-0.0199::-0.0199) (2.3897::2.3897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6516::3.6517) (1.7684::1.7686)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.7207::3.7207) (-0.0131::-0.0131) (1.8853::1.8853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2518::4.2519) (2.0120::2.0122)) (IOPATH TE_B Z () () (0.4060::0.4060) (4.3501::4.3501) (-0.0302::-0.0302) (2.1627::2.1627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8264::0.8264)) (IOPATH D Q (1.1042::1.1042) (0.6975::0.6975)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2395::0.2395) (0.2742::0.2742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7589::3.7591) (1.8098::1.8100)) (IOPATH TE_B Z () () (0.3777::0.3777) (3.8380::3.8380) (-0.0146::-0.0146) (1.9353::1.9353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6554::0.6554) (0.5721::0.5721)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2933)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8340::0.8340)) (IOPATH D Q (1.1384::1.1384) (0.7196::0.7232)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7345::0.7345)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4056::5.4058) (2.4863::2.4865)) (IOPATH TE_B Z () () (0.3789::0.3789) (5.4741::5.4741) (-0.0153::-0.0153) (2.6089::2.6089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2443::4.2444) (2.0101::2.0103)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.3190::4.3190) (-0.0157::-0.0157) (2.1355::2.1355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1828::4.1829) (1.9871::1.9873)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.2456::4.2456) (-0.0172::-0.0172) (2.1041::2.1041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4430::4.4431) (2.0943::2.0945)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.4949::4.4949) (-0.0098::-0.0098) (2.1992::2.1992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6405::4.6407) (2.1699::2.1701)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.7071::4.7071) (-0.0128::-0.0128) (2.2921::2.2921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6030::4.6031) (2.1542::2.1544)) (IOPATH TE_B Z () () (0.3827::0.3827) (4.6739::4.6739) (-0.0174::-0.0174) (2.2857::2.2857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0611::4.0613) (1.9381::1.9383)) (IOPATH TE_B Z () () (0.3821::0.3822) (4.1450::4.1450) (-0.0170::-0.0171) (2.0703::2.0703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0382::1.0382) (0.8405::0.8405)) (IOPATH D Q (1.1355::1.1355) (0.7165::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6794::0.6794) (0.5864::0.5864)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1384::1.1384) (0.7249::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8273::0.8273)) (IOPATH D Q (1.1107::1.1107) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2363::0.2363) (0.2692::0.2692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4661::0.4661) (0.5413::0.5413)) (IOPATH B X (0.4483::0.4483) (0.5799::0.5799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0461::1.0461) (0.8460::0.8460)) (IOPATH D Q (1.1528::1.1528) (0.7343::0.7343)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1037::1.1037) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1153::1.1153) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.0433::1.0433) (0.9026::0.9026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6941::0.6941) (0.5876::0.5876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1505::1.1505) (0.7391::0.7391)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1294::1.1294) (0.7130::0.7167)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6920::0.6920) (0.6104::0.6104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7099::0.7099) (0.6047::0.6047)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2928)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.0990::1.0990) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7647::4.7648) (2.2212::2.2215)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.8381::4.8381) (-0.0162::-0.0162) (2.3468::2.3468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6128::0.6128) (0.5457::0.5457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0562::5.0563) (2.3396::2.3398)) (IOPATH TE_B Z () () (0.3729::0.3729) (5.1107::5.1107) (-0.0119::-0.0119) (2.4481::2.4481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1762::1.1762) (0.7501::0.7540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7649::0.7649)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1338)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6578::0.6578) (0.5736::0.5736)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2932::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2507::4.2509) (2.0232::2.0234)) (IOPATH TE_B Z () () (0.4040::0.4040) (4.3044::4.3044) (-0.0291::-0.0291) (2.1513::2.1513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6398::0.6398) (0.5629::0.5629)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7527::0.7527) (0.6476::0.6476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0370::1.0370) (0.8397::0.8397)) (IOPATH D Q (1.1451::1.1451) (0.7305::0.7305)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0893::1.0893) (0.6841::0.6841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0698::4.0698) (1.9428::1.9430)) (IOPATH TE_B Z () () (0.3765::0.3765) (4.1385::4.1385) (-0.0139::-0.0139) (2.0635::2.0635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9843::4.9844) (2.3157::2.3159)) (IOPATH TE_B Z () () (0.5197::0.5197) (5.1817::5.1817) (-0.1031::-0.1031) (2.5876::2.5876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0805::5.0807) (2.3502::2.3505)) (IOPATH TE_B Z () () (0.3905::0.3905) (5.1604::5.1604) (-0.0216::-0.0216) (2.4824::2.4824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8535::5.8536) (2.6803::2.6805)) (IOPATH TE_B Z () () (0.4108::0.4108) (5.9113::5.9113) (-0.0329::-0.0329) (2.8177::2.8177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7227::5.7227) (2.6190::2.6192)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.7864::5.7864) (-0.0153::-0.0153) (2.7441::2.7441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1654::0.1654) (0.1804::0.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1631::0.1631) (0.1739::0.1739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7446::0.7447) (0.6486::0.6486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0933::1.0933) (0.6859::0.6859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0143::4.0144) (1.9167::1.9169)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.0935::4.0935) (-0.0153::-0.0153) (2.0453::2.0453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6469::0.6469) (0.5672::0.5672)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5811::0.5810) (0.6530::0.6530)) (IOPATH B X (0.4569::0.4569) (0.5854::0.5854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6133::4.6134) (2.1621::2.1623)) (IOPATH TE_B Z () () (0.3919::0.3919) (4.6956::4.6956) (-0.0224::-0.0224) (2.2998::2.2998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.0978::1.0978) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6384::0.6384) (0.7116::0.7116)) (IOPATH B X (0.4368::0.4368) (0.5632::0.5632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.1312::1.1312) (0.7194::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6680::0.6680) (0.5630::0.5630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1062::1.1062) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0550::1.0550) (0.8522::0.8522)) (IOPATH D Q (1.1375::1.1375) (0.7183::0.7183)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8344::0.8344)) (IOPATH D Q (1.1325::1.1325) (0.7173::0.7173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7302::0.7302)) (SETUP (negedge D) (negedge GATE) (0.1094::0.1094)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0477::1.0477) (0.8471::0.8471)) (IOPATH D Q (1.1346::1.1346) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8266::0.8266)) (IOPATH D Q (1.1121::1.1121) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3257::4.3258) (2.0497::2.0499)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.4014::4.4014) (-0.0209::-0.0209) (2.1804::2.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1108::1.1108) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6531::0.6531) (0.5839::0.5839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4937::4.4937) (2.1057::2.1057)) (IOPATH TE_B Z () () (0.3046::0.3046) (4.5589::4.5589) (0.0258::0.0258) (2.2000::2.2000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2389::0.2389) (0.2698::0.2698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5547::4.5547) (2.1312::2.1312)) (IOPATH TE_B Z () () (0.2992::0.2992) (4.6002::4.6003) (0.0288::0.0288) (2.2010::2.2010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3054::4.3055) (2.0413::2.0415)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.3855::4.3855) (-0.0181::-0.0181) (2.1730::2.1730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0495::1.0495) (0.8484::0.8484)) (IOPATH D Q (1.1565::1.1565) (0.7353::0.7353)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7329::0.7329)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6563::0.6563) (0.5727::0.5727)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6471::0.6471) (0.5672::0.5672)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2916::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7583::3.7585) (1.8165::1.8168)) (IOPATH TE_B Z () () (0.3894::0.3894) (3.7932::3.7932) (-0.0211::-0.0211) (1.9257::1.9257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3742::4.3743) (2.0659::2.0661)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.4441::4.4441) (-0.0165::-0.0165) (2.1853::2.1853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1317::1.1317) (0.7170::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0133::4.0134) (1.9181::1.9183)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.0902::4.0902) (-0.0176::-0.0176) (2.0449::2.0449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2547::4.2549) (2.0126::2.0129)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.3267::4.3267) (-0.0140::-0.0140) (2.1319::2.1319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3095::4.3096) (2.0357::2.0359)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.3864::4.3864) (-0.0197::-0.0197) (2.1638::2.1638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7675::3.7677) (1.8155::1.8157)) (IOPATH TE_B Z () () (0.3715::0.3715) (3.8482::3.8482) (-0.0111::-0.0111) (1.9414::1.9414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8385::3.8385) (1.8478::1.8480)) (IOPATH TE_B Z () () (0.3896::0.3896) (3.9225::3.9225) (-0.0212::-0.0212) (1.9836::1.9836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.1300::1.1335) (0.7207::0.7279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4872::5.4873) (2.5232::2.5234)) (IOPATH TE_B Z () () (0.3947::0.3947) (5.5673::5.5673) (-0.0240::-0.0240) (2.6608::2.6608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5815::4.5815) (2.1493::2.1495)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.6504::4.6504) (-0.0165::-0.0165) (2.2814::2.2814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9470::0.9517) (0.6888::0.7004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3810::4.3811) (2.0696::2.0698)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.4381::4.4381) (-0.0082::-0.0082) (2.1758::2.1758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6166::4.6166) (2.1619::2.1621)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.6828::4.6828) (-0.0152::-0.0152) (2.2898::2.2898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6422::0.6422) (0.5720::0.5743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5548::0.5548) (0.5241::0.5241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6772::0.6772) (0.5853::0.5853)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0321::1.0321) (0.8363::0.8363)) (IOPATH D Q (1.1698::1.1734) (0.7511::0.7575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7560)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1313)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1059::1.1059) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1219::4.1219) (1.9505::1.9505)) (IOPATH TE_B Z () () (0.3049::0.3049) (4.1769::4.1770) (0.0256::0.0256) (2.0324::2.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1342::1.1342) (0.7178::0.7238)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6472::0.6472) (0.5676::0.5676)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6308::0.6308) (0.7066::0.7066)) (IOPATH B X (0.4447::0.4447) (0.5748::0.5748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5973::0.5973) (0.6731::0.6731)) (IOPATH B X (0.4242::0.4242) (0.5528::0.5528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1007::1.1007) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8264::0.8264)) (IOPATH D Q (1.1143::1.1143) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6042::0.6042) (0.6786::0.6786)) (IOPATH B X (0.4248::0.4248) (0.5530::0.5530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5804::0.5804) (0.6565::0.6565)) (IOPATH B X (0.4353::0.4353) (0.5653::0.5653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9837::3.9839) (1.9033::1.9035)) (IOPATH TE_B Z () () (0.3771::0.3771) (4.0587::4.0587) (-0.0143::-0.0143) (2.0268::2.0268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1439::4.1441) (1.9699::1.9702)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.2387::4.2387) (-0.0230::-0.0230) (2.1130::2.1130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.0844::1.0844) (0.6787::0.6787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4308::0.4308) (0.4148::0.4148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8318::5.8318) (2.6624::2.6626)) (IOPATH TE_B Z () () (0.3861::0.3861) (5.8891::5.8891) (-0.0192::-0.0192) (2.7829::2.7829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5532::4.5534) (2.1313::2.1315)) (IOPATH TE_B Z () () (0.3750::0.3750) (4.6195::4.6195) (-0.0131::-0.0131) (2.2516::2.2516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1489::1.1489) (0.7299::0.7336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7511::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8146::4.8147) (2.2393::2.2395)) (IOPATH TE_B Z () () (0.3882::0.3882) (4.8861::4.8861) (-0.0204::-0.0204) (2.3682::2.3682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1438::1.1483) (0.7316::0.7405)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7497)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1110::1.1110) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8449::4.8450) (2.2533::2.2535)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.9097::4.9097) (-0.0120::-0.0120) (2.3703::2.3703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7137::4.7138) (2.2010::2.2012)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.7833::4.7833) (-0.0165::-0.0165) (2.3248::2.3248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2445::0.2445) (0.2816::0.2816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0966::1.0966) (0.8786::0.8786)) (IOPATH D Q (1.1842::1.1842) (0.7506::0.7506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6606::0.6606) (0.5752::0.5752)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5485::0.5485) (0.5199::0.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.0994::1.0994) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0404::1.0404) (0.8420::0.8420)) (IOPATH D Q (1.1183::1.1183) (0.7039::0.7039)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0797::1.0797) (0.8681::0.8681)) (IOPATH D Q (1.1620::1.1620) (0.7331::0.7331)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.1584::1.1584) (0.7377::0.7412)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7439::5.7440) (2.6395::2.6400)) (IOPATH TE_B Z () () (0.4108::0.4108) (5.7467::5.7467) (-0.0329::-0.0329) (2.7471::2.7471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4803::5.4804) (2.5157::2.5159)) (IOPATH TE_B Z () () (0.4210::0.4210) (5.5615::5.5615) (-0.0385::-0.0385) (2.6697::2.6697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9381::0.9381) (0.8095::0.8095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2601::4.2602) (2.0253::2.0256)) (IOPATH TE_B Z () () (0.4594::0.4594) (4.3511::4.3511) (-0.0597::-0.0597) (2.1930::2.1930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5841::5.5843) (2.5611::2.5613)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.6432::5.6432) (-0.0108::-0.0108) (2.6738::2.6738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4416::0.4416) (0.5167::0.5167)) (IOPATH B X (0.4340::0.4340) (0.5639::0.5639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0539::1.0539) (0.8515::0.8515)) (IOPATH D Q (1.1408::1.1408) (0.7218::0.7218)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1107::1.1107) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0109::4.0110) (1.9189::1.9191)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.0885::4.0885) (-0.0192::-0.0192) (2.0485::2.0485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6192::0.6192) (0.6940::0.6941)) (IOPATH B X (0.4424::0.4424) (0.5726::0.5726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0458::1.0458) (0.8458::0.8458)) (IOPATH D Q (1.1370::1.1370) (0.7203::0.7203)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8398::5.8400) (2.6687::2.6689)) (IOPATH TE_B Z () () (0.3911::0.3911) (5.9204::5.9204) (-0.0220::-0.0220) (2.8044::2.8044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5711::0.5711) (0.6465::0.6465)) (IOPATH B X (0.4411::0.4411) (0.5715::0.5715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4369::0.4369) (0.4197::0.4197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2082::4.2083) (2.0002::2.0004)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.2899::4.2899) (-0.0177::-0.0177) (2.1316::2.1316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0929::1.0929) (0.6867::0.6867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1096::1.1096) (0.8866::0.8866)) (IOPATH D Q (1.1946::1.1946) (0.7555::0.7555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8243::0.8243)) (IOPATH D Q (1.0981::1.0981) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0966::1.0966) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7080::4.7081) (2.1971::2.1973)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.7905::4.7905) (-0.0191::-0.0191) (2.3323::2.3323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1611::0.1611) (0.1709::0.1709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8365::0.8365)) (IOPATH D Q (1.1425::1.1425) (0.7252::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1126::0.1126)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5322::4.5322) (2.1269::2.1271)) (IOPATH TE_B Z () () (0.4159::0.4159) (4.6250::4.6250) (-0.0357::-0.0357) (2.2784::2.2784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8210::0.8210)) (IOPATH D Q (1.1000::1.1000) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6413::0.6413) (0.5641::0.5641)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8369::3.8370) (1.8436::1.8438)) (IOPATH TE_B Z () () (0.3780::0.3780) (3.9199::3.9199) (-0.0147::-0.0147) (1.9741::1.9741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3503::4.3503) (2.0577::2.0579)) (IOPATH TE_B Z () () (0.3990::0.3990) (4.4365::4.4365) (-0.0264::-0.0264) (2.1997::2.1997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.0149::5.0149) (2.3233::2.3233)) (IOPATH TE_B Z () () (0.3031::0.3032) (5.0753::5.0757) (0.0266::0.0266) (2.4126::2.4130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7752::4.7754) (2.2234::2.2236)) (IOPATH TE_B Z () () (0.3673::0.3673) (4.8312::4.8312) (-0.0089::-0.0089) (2.3340::2.3340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8047::3.8049) (1.8279::1.8281)) (IOPATH TE_B Z () () (0.3761::0.3761) (3.8837::3.8837) (-0.0137::-0.0137) (1.9527::1.9527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2024::5.2025) (2.4024::2.4026)) (IOPATH TE_B Z () () (0.3680::0.3680) (5.2538::5.2538) (-0.0093::-0.0093) (2.5100::2.5100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8448::3.8449) (1.8493::1.8495)) (IOPATH TE_B Z () () (0.3752::0.3752) (3.9146::3.9146) (-0.0132::-0.0132) (1.9686::1.9686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1125::1.1125) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3826::4.3827) (2.0712::2.0714)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.4497::4.4497) (-0.0152::-0.0152) (2.1890::2.1890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.0999::1.0999) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2594::4.2595) (2.0174::2.0176)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.3275::4.3275) (-0.0120::-0.0120) (2.1335::2.1335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7049::3.7051) (1.7892::1.7894)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.7907::3.7907) (-0.0183::-0.0183) (1.9217::1.9217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1455::1.1455) (0.7327::0.7327)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7453::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1215::0.1215)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7412::4.7413) (2.2129::2.2131)) (IOPATH TE_B Z () () (0.3898::0.3898) (4.8323::4.8323) (-0.0213::-0.0213) (2.3555::2.3555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0564::4.0566) (1.9328::1.9330)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.1380::4.1380) (-0.0157::-0.0157) (2.0611::2.0611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3046::5.3047) (2.4464::2.4466)) (IOPATH TE_B Z () () (0.3856::0.3856) (5.3748::5.3748) (-0.0189::-0.0189) (2.5722::2.5722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4106::0.4106) (0.4845::0.4845)) (IOPATH B X (0.4322::0.4322) (0.5600::0.5600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0514::1.0514) (0.8497::0.8497)) (IOPATH D Q (1.1440::1.1440) (0.7264::0.7264)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1387::1.1387) (0.7298::0.7298)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1151::1.1151) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5700::0.5700) (0.6453::0.6453)) (IOPATH B X (0.4137::0.4137) (0.5412::0.5412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4980::0.4980) (0.4534::0.4534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0990::1.0990) (0.8801::0.8801)) (IOPATH D Q (1.1797::1.1797) (0.7437::0.7437)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4455::0.4455) (0.5206::0.5206)) (IOPATH B X (0.4284::0.4284) (0.5581::0.5581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4287::0.4287) (0.4130::0.4130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1350::1.1350) (0.7211::0.7211)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1085::1.1085) (0.8860::0.8860)) (IOPATH D Q (1.1931::1.1931) (0.7546::0.7546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5692::0.5692) (0.6443::0.6442)) (IOPATH B X (0.4366::0.4366) (0.5651::0.5651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1153::1.1153) (0.7065::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1063::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1144::1.1144) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7245::0.7245)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1381::1.1381) (0.7217::0.7255)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1201)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1161::1.1161) (0.7066::0.7066)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1066::1.1066) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1175::4.1175) (1.9641::1.9643)) (IOPATH TE_B Z () () (0.4070::0.4070) (4.2106::4.2106) (-0.0308::-0.0308) (2.1106::2.1106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2235::0.2235) (0.2516::0.2516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6559::4.6561) (2.1758::2.1760)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.7239::4.7239) (-0.0120::-0.0120) (2.2987::2.2987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8434::4.8436) (2.2522::2.2524)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.9228::4.9228) (-0.0197::-0.0197) (2.3830::2.3830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1340::1.1340) (0.7165::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7322::0.7322)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1690::5.1692) (2.3882::2.3884)) (IOPATH TE_B Z () () (0.3892::0.3892) (5.2445::5.2445) (-0.0210::-0.0210) (2.5166::2.5166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4898::0.4903) (0.4462::0.4481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3922::4.3924) (2.0756::2.0758)) (IOPATH TE_B Z () () (0.3777::0.3777) (4.4662::4.4662) (-0.0146::-0.0146) (2.1991::2.1991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2438::5.2440) (2.4274::2.4277)) (IOPATH TE_B Z () () (0.4560::0.4560) (5.3375::5.3375) (-0.0579::-0.0579) (2.6027::2.6027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1650::1.1650) (0.7409::0.7473)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1282)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6600::0.6600) (0.5578::0.5578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2214::5.2216) (2.4170::2.4172)) (IOPATH TE_B Z () () (0.4018::0.4018) (5.2768::5.2768) (-0.0279::-0.0279) (2.5465::2.5465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7496::4.7497) (2.2219::2.2222)) (IOPATH TE_B Z () () (0.3993::0.3993) (4.7908::4.7908) (-0.0265::-0.0265) (2.3423::2.3423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0456::1.0456) (0.8457::0.8457)) (IOPATH D Q (1.1557::1.1557) (0.7366::0.7366)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1005::1.1005) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6718::4.6719) (2.1862::2.1864)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.7630::4.7630) (-0.0251::-0.0251) (2.3312::2.3312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6499::0.6499) (0.7247::0.7247)) (IOPATH B X (0.5101::0.5101) (0.6471::0.6471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7174::0.7174) (0.6204::0.6204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4707::0.4707) (0.5442::0.5442)) (IOPATH B X (0.4601::0.4601) (0.5906::0.5906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9952::3.9953) (1.9049::1.9052)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.0778::4.0778) (-0.0218::-0.0218) (2.0349::2.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.4438::0.4438) (0.4252::0.4252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1038::1.1038) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1244::1.1244) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4991::0.4991) (0.5725::0.5726)) (IOPATH B X (0.4880::0.4880) (0.6219::0.6219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1071::1.1071) (0.7012::0.7012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6572::0.6572) (0.5734::0.5734)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2934)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0593::1.0593) (0.8552::0.8552)) (IOPATH D Q (1.1691::1.1691) (0.7445::0.7445)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1628::0.1628) (0.1711::0.1711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6629::0.6629) (0.5765::0.5765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1133::1.1133) (0.7050::0.7050)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1063::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0472::1.0472) (0.8468::0.8468)) (IOPATH D Q (1.1835::1.1835) (0.7622::0.7622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1242::1.1242) (0.7126::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7754::3.7756) (1.8178::1.8180)) (IOPATH TE_B Z () () (0.3783::0.3783) (3.8584::3.8584) (-0.0149::-0.0149) (1.9462::1.9462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8707::3.8708) (1.8577::1.8579)) (IOPATH TE_B Z () () (0.3872::0.3873) (3.9538::3.9538) (-0.0199::-0.0199) (1.9904::1.9904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7478::0.7478) (0.6770::0.6770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4170::5.4171) (2.4858::2.4860)) (IOPATH TE_B Z () () (0.3620::0.3620) (5.4671::5.4671) (-0.0059::-0.0059) (2.5891::2.5891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7395::3.7396) (1.8059::1.8061)) (IOPATH TE_B Z () () (0.3961::0.3961) (3.8294::3.8294) (-0.0248::-0.0248) (1.9456::1.9456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2498::5.2500) (2.4199::2.4201)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.3096::5.3096) (-0.0085::-0.0085) (2.5311::2.5311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4343::4.4345) (2.0864::2.0866)) (IOPATH TE_B Z () () (0.3670::0.3670) (4.4975::4.4975) (-0.0087::-0.0087) (2.2058::2.2058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4892::4.4893) (2.1039::2.1041)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.5561::4.5561) (-0.0158::-0.0158) (2.2274::2.2274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0403::1.0403) (0.8419::0.8419)) (IOPATH D Q (1.1267::1.1267) (0.7130::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8307::0.8311) (0.7269::0.7288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7595::3.7596) (1.8125::1.8128)) (IOPATH TE_B Z () () (0.3963::0.3963) (3.8565::3.8565) (-0.0249::-0.0249) (1.9566::1.9566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0666::4.0668) (1.9403::1.9405)) (IOPATH TE_B Z () () (0.4024::0.4024) (4.1686::4.1686) (-0.0282::-0.0282) (2.0917::2.0917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8151::4.8152) (2.2452::2.2454)) (IOPATH TE_B Z () () (0.3893::0.3893) (4.8994::4.8994) (-0.0210::-0.0210) (2.3842::2.3842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3362::4.3363) (2.0539::2.0541)) (IOPATH TE_B Z () () (0.3746::0.3746) (4.4058::4.4058) (-0.0129::-0.0129) (2.1752::2.1752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8599::3.8600) (1.8546::1.8548)) (IOPATH TE_B Z () () (0.3905::0.3905) (3.9522::3.9522) (-0.0217::-0.0217) (1.9937::1.9937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7080::5.7081) (2.6121::2.6123)) (IOPATH TE_B Z () () (0.3755::0.3755) (5.7604::5.7604) (-0.0134::-0.0134) (2.7239::2.7239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1113::1.1113) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4112::4.4114) (2.0752::2.0754)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.4999::4.4999) (-0.0209::-0.0209) (2.2190::2.2190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6026::0.6026) (0.6774::0.6774)) (IOPATH B X (0.4315::0.4315) (0.5595::0.5595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0989::1.0989) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1476::1.1476) (0.7279::0.7334)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7471::0.7471)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7069::0.7070) (0.6216::0.6216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0906::1.0906) (0.6837::0.6837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5627::5.5627) (2.5536::2.5538)) (IOPATH TE_B Z () () (0.4099::0.4099) (5.6473::5.6473) (-0.0324::-0.0324) (2.7020::2.7020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8045::0.8048) (0.6950::0.6974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0638::1.0638) (0.8583::0.8583)) (IOPATH D Q (1.1464::1.1464) (0.7260::0.7260)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8099::0.8153) (0.5826::0.5946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1339::1.1375) (0.7240::0.7323)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7447)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1043::1.1043) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1333::1.1333) (0.7154::0.7182)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9192::0.9204) (0.6784::0.6817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8213::0.8213)) (IOPATH D Q (1.1236::1.1257) (0.7153::0.7203)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9619::0.9623) (0.7037::0.7073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1023::1.1023) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1096::1.1096) (0.7040::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8390::4.8392) (2.2517::2.2519)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.9265::4.9265) (-0.0240::-0.0240) (2.3912::2.3912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5818::4.5819) (2.1486::2.1488)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.6557::4.6557) (-0.0172::-0.0173) (2.2806::2.2806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5846::0.5846) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0796::5.0797) (2.3551::2.3553)) (IOPATH TE_B Z () () (0.3881::0.3881) (5.1444::5.1444) (-0.0203::-0.0203) (2.4767::2.4767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9130::3.9131) (1.8755::1.8757)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.9840::3.9840) (-0.0128::-0.0128) (1.9948::1.9948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5691::4.5693) (2.1430::2.1432)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.6425::4.6425) (-0.0136::-0.0136) (2.2736::2.2736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1275::1.1275) (0.7176::0.7176)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1160::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7433::4.7435) (2.2101::2.2103)) (IOPATH TE_B Z () () (0.3791::0.3791) (4.8191::4.8191) (-0.0154::-0.0154) (2.3358::2.3358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1840::4.1841) (1.9886::1.9888)) (IOPATH TE_B Z () () (0.3681::0.3681) (4.2415::4.2415) (-0.0093::-0.0093) (2.0950::2.0950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8248::0.8248)) (IOPATH D Q (1.0997::1.0997) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0412::1.0412) (0.8426::0.8426)) (IOPATH D Q (1.1787::1.1787) (0.7500::0.7572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7535::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1271)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6613::0.6613) (0.5884::0.5884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0385::1.0385) (0.8407::0.8407)) (IOPATH D Q (1.1170::1.1170) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.0997::1.0997) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1196::1.1196) (0.7067::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7344::0.7344)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1125)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0599::6.0600) (2.7668::2.7672)) (IOPATH TE_B Z () () (0.4562::0.4562) (6.1258::6.1258) (-0.0580::-0.0580) (2.9303::2.9303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5755::4.5756) (2.1469::2.1471)) (IOPATH TE_B Z () () (0.3771::0.3771) (4.6426::4.6426) (-0.0143::-0.0143) (2.2763::2.2763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1132::1.1132) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.1340::1.1340) (0.7242::0.7242)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7424::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1196::0.1196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0414::1.0414) (0.8427::0.8427)) (IOPATH D Q (1.1507::1.1507) (0.7294::0.7305)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7345::0.7345)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8310::0.8310)) (IOPATH D Q (1.1089::1.1089) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1065::1.1065) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8296::0.8296)) (IOPATH D Q (1.1043::1.1043) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6053::0.6053) (0.6796::0.6796)) (IOPATH B X (0.4444::0.4444) (0.5740::0.5740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6757::0.6757) (0.5844::0.5844)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2913::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3937)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.0972::1.0972) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6352::0.6352) (0.5601::0.5601)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3015::0.3048)) (SETUP (negedge GATE) (posedge CLK) (0.3992::0.3996)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1106::1.1106) (0.6986::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7219::0.7219)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8185::0.8186) (0.7606::0.7606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1066::4.1066) (1.9583::1.9585)) (IOPATH TE_B Z () () (0.4013::0.4013) (4.1891::4.1891) (-0.0277::-0.0277) (2.0942::2.0942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1079::1.1079) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1050::0.1050)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1020::1.1020) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7204::0.7204)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8360::0.8360) (0.7805::0.7805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1084::1.1084) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2420::0.2420) (0.2709::0.2709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0332::1.0332) (0.8370::0.8370)) (IOPATH D Q (1.1666::1.1666) (0.7426::0.7457)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7507::0.7507)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1236)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1793::4.1794) (1.9830::1.9833)) (IOPATH TE_B Z () () (0.3733::0.3733) (4.2488::4.2488) (-0.0121::-0.0121) (2.1014::2.1014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0370::1.0370) (0.8397::0.8397)) (IOPATH D Q (1.1201::1.1201) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4637::5.4639) (2.5095::2.5097)) (IOPATH TE_B Z () () (0.3746::0.3746) (5.5294::5.5294) (-0.0129::-0.0129) (2.6284::2.6284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0859::5.0860) (2.3598::2.3600)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.1348::5.1348) (-0.0121::-0.0121) (2.4717::2.4717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9996::3.9997) (1.9108::1.9110)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.0759::4.0759) (-0.0138::-0.0138) (2.0343::2.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6869::0.6869) (0.5841::0.5841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7637::4.7638) (2.2198::2.2200)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.8204::4.8204) (-0.0128::-0.0128) (2.3361::2.3361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8284::3.8285) (1.8435::1.8437)) (IOPATH TE_B Z () () (0.3814::0.3814) (3.9142::3.9142) (-0.0166::-0.0166) (1.9795::1.9795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3724::5.3726) (2.4744::2.4746)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.4271::5.4271) (-0.0085::-0.0085) (2.5818::2.5818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5441::4.5442) (2.1334::2.1336)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.6202::4.6202) (-0.0147::-0.0147) (2.2690::2.2690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0346::1.0346) (0.8380::0.8380)) (IOPATH D Q (1.1128::1.1128) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9096::3.9097) (1.8731::1.8733)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.9922::3.9922) (-0.0162::-0.0162) (2.0026::2.0026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3110::5.3112) (2.4437::2.4439)) (IOPATH TE_B Z () () (0.3861::0.3861) (5.3851::5.3851) (-0.0192::-0.0192) (2.5709::2.5709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7980::3.7981) (1.8291::1.8293)) (IOPATH TE_B Z () () (0.3877::0.3877) (3.8779::3.8779) (-0.0201::-0.0201) (1.9598::1.9598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1355::1.1355) (0.7199::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6068::4.6069) (2.1590::2.1592)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.6867::4.6867) (-0.0174::-0.0174) (2.2910::2.2910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0052::5.0053) (2.3193::2.3195)) (IOPATH TE_B Z () () (0.4037::0.4037) (5.0994::5.0994) (-0.0290::-0.0290) (2.4686::2.4686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9092::3.9093) (1.8755::1.8757)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.0092::4.0092) (-0.0192::-0.0192) (2.0221::2.0221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4113::0.4113) (0.4866::0.4866)) (IOPATH B X (0.4891::0.4891) (0.6266::0.6266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8356::0.8356)) (IOPATH D Q (1.1209::1.1209) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1416::1.1416) (0.7222::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7366::0.7366)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4909::5.4909) (2.5236::2.5238)) (IOPATH TE_B Z () () (0.3841::0.3841) (5.5549::5.5549) (-0.0181::-0.0181) (2.6484::2.6484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4231::0.4231) (0.4979::0.4979)) (IOPATH B X (0.4294::0.4294) (0.5586::0.5586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0870::1.0870) (0.8726::0.8726)) (IOPATH D Q (1.1680::1.1680) (0.7366::0.7366)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0994::1.0994) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7953::3.7954) (1.8245::1.8247)) (IOPATH TE_B Z () () (0.3786::0.3786) (3.8725::3.8725) (-0.0151::-0.0151) (1.9496::1.9496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3821::0.3826) (0.3634::0.3679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1814::0.1814) (0.2008::0.2008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2913::4.2915) (2.0339::2.0341)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.3606::4.3606) (-0.0116::-0.0116) (2.1535::2.1535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3596::4.3597) (2.0605::2.0607)) (IOPATH TE_B Z () () (0.3974::0.3974) (4.4484::4.4484) (-0.0255::-0.0255) (2.2020::2.2020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1630::1.1630) (0.7387::0.7444)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7501::0.7501)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8215::0.8215)) (IOPATH D Q (1.1118::1.1118) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7287::0.7287)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2147::0.2147) (0.2431::0.2431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8131::4.8131) (2.2445::2.2446)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.8618::4.8618) (-0.0137::-0.0137) (2.3574::2.3574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.0958::1.0958) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1898::4.1898) (1.9939::1.9941)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.2545::4.2545) (-0.0157::-0.0157) (2.1125::2.1125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2183::4.2184) (2.0018::2.0020)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.3003::4.3003) (-0.0189::-0.0189) (2.1345::2.1345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.0993::1.0993) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4067::4.4069) (2.0826::2.0828)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.4682::4.4682) (-0.0102::-0.0102) (2.1918::2.1918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8442::4.8444) (2.2554::2.2556)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.9169::4.9169) (-0.0132::-0.0132) (2.3799::2.3799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7733::4.7734) (2.2271::2.2274)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.8466::4.8466) (-0.0192::-0.0192) (2.3554::2.3554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1211::1.1211) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1126::1.1126) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1351::1.1351) (0.7188::0.7242)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7447::0.7447)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2043::4.2044) (1.9998::2.0000)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.2718::4.2718) (-0.0172::-0.0172) (2.1212::2.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7984::4.7985) (2.2379::2.2381)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.8684::4.8684) (-0.0138::-0.0138) (2.3599::2.3599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3533::4.3533) (2.0598::2.0600)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.4087::4.4087) (-0.0160::-0.0160) (2.1695::2.1695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0340::1.0340) (0.8376::0.8376)) (IOPATH D Q (1.1163::1.1163) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1005::1.1005) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1400::1.1429) (0.7269::0.7324)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7390)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6581::0.6581) (0.5740::0.5740)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3663::5.3665) (2.4774::2.4777)) (IOPATH TE_B Z () () (0.3985::0.3985) (5.4129::5.4129) (-0.0261::-0.0261) (2.6022::2.6022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0928::1.0928) (0.8762::0.8762)) (IOPATH D Q (1.1669::1.1669) (0.7364::0.7364)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1386::1.1386) (0.7196::0.7237)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1437::1.1465) (0.7299::0.7362)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1215)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1387::1.1387) (0.7290::0.7290)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1224::0.1224)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1000::1.1000) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6731::4.6733) (2.1850::2.1852)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.7616::4.7616) (-0.0227::-0.0227) (2.3251::2.3251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5353::0.5353) (0.4973::0.4973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0187::4.0189) (1.9180::1.9182)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.0988::4.0988) (-0.0182::-0.0182) (2.0445::2.0445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.0995::1.0995) (0.6915::0.6915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6438::0.6438) (0.5652::0.5652)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2922)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4119::0.4119) (0.4860::0.4860)) (IOPATH B X (0.4721::0.4721) (0.6051::0.6051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0332::1.0332) (0.8370::0.8370)) (IOPATH D Q (1.1529::1.1529) (0.7347::0.7347)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9225::0.9226) (0.8661::0.8661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1095::1.1095) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8644::4.8644) (2.2650::2.2652)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.9331::4.9331) (-0.0194::-0.0194) (2.3900::2.3900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1838::0.1838) (0.2068::0.2068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1198::1.1198) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6151::0.6151) (0.5578::0.5578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1122::1.1122) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.1217::1.1217) (0.7070::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8335::0.8335)) (IOPATH D Q (1.1098::1.1098) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1700::1.1764) (0.7521::0.7636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7622)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1380)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6509::4.6509) (2.1735::2.1737)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.7001::4.7001) (-0.0102::-0.0102) (2.2837::2.2837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1269::1.1269) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7304::0.7304)) (SETUP (negedge D) (negedge GATE) (0.1113::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6369::0.6369) (0.5722::0.5722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6883::3.6885) (1.7813::1.7816)) (IOPATH TE_B Z () () (0.3819::0.3819) (3.7695::3.7695) (-0.0169::-0.0169) (1.9088::1.9088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0492::1.0492) (0.8482::0.8482)) (IOPATH D Q (1.1312::1.1312) (0.7145::0.7145)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6472::0.6472) (0.5676::0.5676)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2979)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1221::1.1221) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8992::3.8992) (1.8728::1.8729)) (IOPATH TE_B Z () () (0.3863::0.3863) (3.9780::3.9780) (-0.0194::-0.0194) (2.0033::2.0033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8844::4.8846) (2.2731::2.2734)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.9626::4.9626) (-0.0182::-0.0182) (2.4019::2.4019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1684::0.1684) (0.1817::0.1817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1477::5.1479) (2.3755::2.3757)) (IOPATH TE_B Z () () (0.3662::0.3662) (5.1979::5.1979) (-0.0082::-0.0082) (2.4795::2.4795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8924::4.8925) (2.2755::2.2757)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.9626::4.9626) (-0.0157::-0.0157) (2.4008::2.4008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6749::3.6750) (1.7751::1.7753)) (IOPATH TE_B Z () () (0.3870::0.3870) (3.7636::3.7636) (-0.0197::-0.0197) (1.9098::1.9098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5006::4.5007) (2.1143::2.1145)) (IOPATH TE_B Z () () (0.3986::0.3986) (4.5943::4.5943) (-0.0261::-0.0261) (2.2601::2.2601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0566::1.0566) (0.8533::0.8533)) (IOPATH D Q (1.1392::1.1392) (0.7198::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8549::3.8550) (1.8541::1.8543)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.9364::3.9364) (-0.0188::-0.0188) (1.9864::1.9864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8301::3.8301) (1.8286::1.8286)) (IOPATH TE_B Z () () (0.3071::0.3071) (3.8953::3.8953) (0.0244::0.0244) (1.9220::1.9220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7488::0.7488) (0.6622::0.6622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2496::5.2498) (2.4195::2.4197)) (IOPATH TE_B Z () () (0.3853::0.3853) (5.3200::5.3200) (-0.0188::-0.0188) (2.5439::2.5439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1001::1.1001) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6539::0.6539) (0.5713::0.5713)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6518::0.6518) (0.5701::0.5701)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7313::5.7314) (2.6235::2.6237)) (IOPATH TE_B Z () () (0.3777::0.3777) (5.7890::5.7890) (-0.0146::-0.0146) (2.7400::2.7400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5305::0.5309) (0.4797::0.4837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1054::1.1054) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1324::1.1324) (0.7200::0.7200)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0513::1.0513) (0.8496::0.8496)) (IOPATH D Q (1.1467::1.1467) (0.7288::0.7288)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7251::0.7251)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2340::0.2340) (0.2629::0.2629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.4245::5.4245) (2.4944::2.4944)) (IOPATH TE_B Z () () (0.3040::0.3040) (5.4855::5.4859) (0.0262::0.0261) (2.5842::2.5846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0419::1.0419) (0.8431::0.8431)) (IOPATH D Q (1.1451::1.1451) (0.7263::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4521::4.4522) (2.0925::2.0927)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.5226::4.5226) (-0.0135::-0.0135) (2.2199::2.2199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2353::0.2353) (0.2667::0.2667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8275::0.8275)) (IOPATH D Q (1.1239::1.1239) (0.7121::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2459::4.2461) (2.0137::2.0140)) (IOPATH TE_B Z () () (0.3753::0.3753) (4.3169::4.3169) (-0.0133::-0.0133) (2.1342::2.1342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1019::1.1019) (0.6946::0.6946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0227::4.0228) (1.9228::1.9230)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.1069::4.1069) (-0.0195::-0.0195) (2.0567::2.0567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0353::1.0353) (0.8385::0.8385)) (IOPATH D Q (1.1232::1.1232) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4131::4.4132) (2.0846::2.0849)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.5102::4.5102) (-0.0261::-0.0261) (2.2320::2.2320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1819::4.1819) (1.9855::1.9857)) (IOPATH TE_B Z () () (0.3674::0.3674) (4.2278::4.2278) (-0.0089::-0.0089) (2.0853::2.0853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6431::4.6432) (2.1727::2.1729)) (IOPATH TE_B Z () () (0.3710::0.3710) (4.7065::4.7065) (-0.0109::-0.0109) (2.2922::2.2922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1739::4.1740) (1.9864::1.9866)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.2435::4.2435) (-0.0158::-0.0158) (2.1089::2.1089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0777::5.0779) (2.3483::2.3486)) (IOPATH TE_B Z () () (0.3724::0.3724) (5.1440::5.1440) (-0.0116::-0.0116) (2.4656::2.4656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0600::4.0602) (1.9374::1.9376)) (IOPATH TE_B Z () () (0.3950::0.3950) (4.1527::4.1527) (-0.0241::-0.0241) (2.0782::2.0782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6939::0.6939) (0.5952::0.5952)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2940)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6350::4.6351) (2.1699::2.1701)) (IOPATH TE_B Z () () (0.4105::0.4105) (4.7094::4.7094) (-0.0327::-0.0327) (2.3112::2.3112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1624::4.1624) (1.9774::1.9776)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.2267::4.2267) (-0.0150::-0.0150) (2.0932::2.0932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1014::1.1014) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7837::3.7838) (1.8231::1.8234)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.8762::3.8762) (-0.0200::-0.0200) (1.9616::1.9616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6500::0.6500) (0.5689::0.5689)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2976::0.3000)) (SETUP (negedge GATE) (posedge CLK) (0.3966::0.3971)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7245::0.7245) (0.6133::0.6133)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2925)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1451::1.1489) (0.7308::0.7384)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.1064::1.1064) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5749::0.5749) (0.6468::0.6468)) (IOPATH B X (0.4346::0.4346) (0.5611::0.5611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8474::0.8477) (0.7409::0.7447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1508::1.1508) (0.7302::0.7366)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0377::1.0377) (0.8401::0.8401)) (IOPATH D Q (1.1143::1.1143) (0.7011::0.7011)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0961::1.0961) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8403::0.8403) (0.7885::0.7885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0110::4.0111) (1.9186::1.9188)) (IOPATH TE_B Z () () (0.3871::0.3871) (4.0859::4.0859) (-0.0198::-0.0198) (2.0438::2.0438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5963::0.5963) (0.6715::0.6716)) (IOPATH B X (0.4285::0.4285) (0.5580::0.5580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8172::3.8172) (1.8232::1.8232)) (IOPATH TE_B Z () () (0.3019::0.3019) (3.8783::3.8784) (0.0273::0.0273) (1.9130::1.9130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6798::0.6798) (0.6100::0.6100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0482::1.0482) (0.8475::0.8475)) (IOPATH D Q (1.1327::1.1327) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4078::0.4078) (0.4820::0.4820)) (IOPATH B X (0.4313::0.4313) (0.5593::0.5593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.0994::1.0994) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.0943::1.0943) (0.6865::0.6865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7119::0.7119)) (SETUP (negedge D) (negedge GATE) (0.0968::0.0968)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1030::1.1030) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1675::0.1675) (0.1777::0.1777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0506::1.0506) (0.8492::0.8492)) (IOPATH D Q (1.1317::1.1317) (0.7134::0.7134)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8625::0.8625) (0.7821::0.7820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2250::0.2250) (0.2536::0.2536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6483::0.6483) (0.5680::0.5680)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.0995::1.0995) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6742::4.6743) (2.1823::2.1825)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.7269::4.7269) (-0.0072::-0.0072) (2.2897::2.2897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.0840::1.0840) (0.6800::0.6800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7089::0.7089)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.0990::1.0990) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1097::1.1097) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8942::3.8944) (1.8752::1.8755)) (IOPATH TE_B Z () () (0.4702::0.4702) (4.0015::4.0015) (-0.0661::-0.0661) (2.0610::2.0610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8249::0.8249) (0.7577::0.7577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3615::0.3615) (0.3888::0.3888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0852::5.0854) (2.3538::2.3540)) (IOPATH TE_B Z () () (0.3835::0.3835) (5.1567::5.1567) (-0.0178::-0.0178) (2.4786::2.4786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8615::5.8616) (2.6832::2.6835)) (IOPATH TE_B Z () () (0.4010::0.4010) (5.9015::5.9015) (-0.0275::-0.0275) (2.8077::2.8077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1250::1.1300) (0.7166::0.7270)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1222)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1628::1.1628) (0.7400::0.7447)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7525::0.7525)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1256)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1057::1.1057) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7908::3.7909) (1.8262::1.8264)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.8710::3.8710) (-0.0184::-0.0184) (1.9558::1.9558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6549::4.6551) (2.1852::2.1855)) (IOPATH TE_B Z () () (0.4047::0.4047) (4.6999::4.6999) (-0.0295::-0.0295) (2.3044::2.3044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1014::1.1014) (0.8816::0.8816)) (IOPATH D Q (1.1868::1.1868) (0.7503::0.7503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0394::1.0394) (0.8413::0.8413)) (IOPATH D Q (1.1528::1.1528) (0.7306::0.7333)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2981::5.2981) (2.4447::2.4449)) (IOPATH TE_B Z () () (0.3811::0.3811) (5.3445::5.3445) (-0.0165::-0.0165) (2.5552::2.5552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8252::0.8252)) (IOPATH D Q (1.1574::1.1628) (0.7431::0.7535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7596)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1359)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6363::0.6363) (0.5751::0.5751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7191::4.7191) (2.2042::2.2044)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.7961::4.7961) (-0.0197::-0.0197) (2.3366::2.3366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3991::4.3992) (2.0804::2.0805)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.4542::4.4542) (-0.0150::-0.0150) (2.1967::2.1967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7598::0.7598) (0.6743::0.6743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8312::0.8312) (0.7700::0.7699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7861::5.7862) (2.6462::2.6464)) (IOPATH TE_B Z () () (0.3939::0.3939) (5.8697::5.8697) (-0.0236::-0.0236) (2.7854::2.7854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0576::1.0576) (0.8540::0.8540)) (IOPATH D Q (1.1444::1.1444) (0.7243::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3749::4.3749) (2.0717::2.0718)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.4403::4.4403) (-0.0179::-0.0179) (2.1945::2.1945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8245::0.8245)) (IOPATH D Q (1.0969::1.0969) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6253::0.6253) (0.6978::0.6978)) (IOPATH B X (0.4389::0.4389) (0.5648::0.5648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4596::4.4597) (2.0971::2.0973)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.5337::4.5337) (-0.0149::-0.0149) (2.2264::2.2264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6106::0.6106) (0.6873::0.6873)) (IOPATH B X (0.4306::0.4306) (0.5607::0.5607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1491::1.1491) (0.9111::0.9111)) (IOPATH D Q (1.2220::1.2220) (0.7693::0.7693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.0985::1.0985) (0.6914::0.6914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0579::1.0579) (0.8543::0.8543)) (IOPATH D Q (1.1577::1.1577) (0.7380::0.7380)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8114::0.8115) (0.7143::0.7143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0407::1.0407) (0.8422::0.8422)) (IOPATH D Q (1.1209::1.1209) (0.7069::0.7069)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5995::0.5995) (0.6763::0.6763)) (IOPATH B X (0.5024::0.5024) (0.6401::0.6401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1512::1.1512) (0.7340::0.7340)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7454::0.7454)) (SETUP (negedge D) (negedge GATE) (0.1201::0.1201)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1043::1.1043) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1441::1.1441) (0.7247::0.7286)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7411::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1174)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8298::3.8299) (1.8428::1.8430)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.9124::3.9124) (-0.0167::-0.0167) (1.9731::1.9731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4816::5.4818) (2.5203::2.5206)) (IOPATH TE_B Z () () (0.3636::0.3636) (5.5317::5.5317) (-0.0068::-0.0068) (2.6241::2.6241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0307::1.0307) (0.8352::0.8352)) (IOPATH D Q (1.1199::1.1199) (0.7093::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1716::0.1716) (0.1813::0.1813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1165::1.1165) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6117::4.6118) (2.1585::2.1587)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.6954::4.6954) (-0.0220::-0.0220) (2.2966::2.2966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2875::5.2876) (2.4349::2.4351)) (IOPATH TE_B Z () () (0.3851::0.3851) (5.3533::5.3533) (-0.0187::-0.0187) (2.5584::2.5584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7445::0.7445) (0.6252::0.6252)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5897::4.5898) (2.1502::2.1504)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.6657::4.6657) (-0.0158::-0.0158) (2.2834::2.2834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4393::4.4394) (2.0906::2.0908)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.5028::4.5028) (-0.0137::-0.0137) (2.2067::2.2067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8401::3.8403) (1.8467::1.8470)) (IOPATH TE_B Z () () (0.3708::0.3708) (3.9178::3.9178) (-0.0108::-0.0108) (1.9709::1.9709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1390::1.1390) (0.7261::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1194::0.1194)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5922::5.5924) (2.5652::2.5654)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.6550::5.6550) (-0.0149::-0.0149) (2.6861::2.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8689::3.8690) (1.8571::1.8573)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.9456::3.9457) (-0.0140::-0.0140) (1.9820::1.9820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.0045::1.0045) (0.8810::0.8810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5981::4.5983) (2.1537::2.1539)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.6714::4.6714) (-0.0135::-0.0135) (2.2843::2.2843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8344::0.8344)) (IOPATH D Q (1.1140::1.1140) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1471::1.1505) (0.7334::0.7404)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1238)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8306::0.8306)) (IOPATH D Q (1.1480::1.1480) (0.7341::0.7341)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8360::0.8360)) (IOPATH D Q (1.1387::1.1387) (0.7225::0.7225)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0972::4.0972) (1.9541::1.9543)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.1517::4.1517) (-0.0144::-0.0144) (2.0652::2.0652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8259::0.8259)) (IOPATH D Q (1.1073::1.1073) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5653::0.5653) (0.6372::0.6372)) (IOPATH B X (0.4816::0.4816) (0.6113::0.6113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2046::0.2046) (0.2320::0.2320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2153::0.2153) (0.2421::0.2421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2467::0.2467) (0.2817::0.2817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3460::4.3461) (2.0553::2.0555)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.4288::4.4288) (-0.0218::-0.0218) (2.1887::2.1887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9120::3.9121) (1.8761::1.8763)) (IOPATH TE_B Z () () (0.3932::0.3932) (4.0038::4.0038) (-0.0231::-0.0231) (2.0163::2.0163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6266::0.6266) (0.7028::0.7030)) (IOPATH B X (0.4248::0.4248) (0.5540::0.5540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6638::0.6638) (0.7400::0.7400)) (IOPATH B X (0.4403::0.4403) (0.5704::0.5704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7668::4.7669) (2.2226::2.2229)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.8348::4.8348) (-0.0132::-0.0132) (2.3433::2.3495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1093::1.1093) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0541::1.0541) (0.8516::0.8516)) (IOPATH D Q (1.1585::1.1585) (0.7359::0.7359)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.1042::1.1042) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8371::3.8372) (1.8434::1.8437)) (IOPATH TE_B Z () () (0.3724::0.3724) (3.9073::3.9073) (-0.0116::-0.0116) (1.9606::1.9606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8310::0.8310)) (IOPATH D Q (1.1224::1.1224) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4877::5.4879) (2.5195::2.5197)) (IOPATH TE_B Z () () (0.4234::0.4234) (5.5636::5.5636) (-0.0398::-0.0398) (2.6718::2.6718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6513::0.6513) (0.5422::0.5422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1338::1.1338) (0.7229::0.7229)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1151::0.1151)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3095::4.3097) (2.0496::2.0501)) (IOPATH TE_B Z () () (0.4488::0.4488) (4.3395::4.3395) (-0.0539::-0.0539) (2.1811::2.1811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8849::4.8851) (2.2725::2.2727)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.9545::4.9545) (-0.0108::-0.0108) (2.3940::2.3940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8715::5.8717) (2.6868::2.6871)) (IOPATH TE_B Z () () (0.5522::0.5522) (6.0781::6.0781) (-0.1273::-0.1273) (2.9906::2.9906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7036::4.7037) (2.1990::2.1992)) (IOPATH TE_B Z () () (0.4139::0.4139) (4.7982::4.7982) (-0.0346::-0.0346) (2.3539::2.3539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0069::4.0071) (1.9103::1.9105)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.0882::4.0882) (-0.0153::-0.0153) (2.0391::2.0391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1384::1.1384) (0.7195::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7369::0.7369)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1148)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8521::0.8521) (0.7881::0.7881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8511::5.8512) (2.6744::2.6746)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.9085::5.9085) (-0.0153::-0.0153) (2.7921::2.7921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4482::4.4484) (2.0902::2.0904)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.5264::4.5264) (-0.0147::-0.0147) (2.2236::2.2236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4153::5.4155) (2.4891::2.4893)) (IOPATH TE_B Z () () (0.3733::0.3733) (5.4822::5.4822) (-0.0122::-0.0122) (2.6092::2.6092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.1047::1.1047) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1083::1.1083) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1279::6.1280) (2.7855::2.7857)) (IOPATH TE_B Z () () (0.3772::0.3772) (6.1822::6.1822) (-0.0143::-0.0143) (2.9020::2.9020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1237::1.1237) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4864::0.4864) (0.5604::0.5604)) (IOPATH B X (0.5277::0.5277) (0.6669::0.6669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1238::1.1238) (0.7132::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5468::0.5468) (0.6230::0.6230)) (IOPATH B X (0.4237::0.4237) (0.5528::0.5528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1032::1.1032) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6559::0.6559) (0.5727::0.5727)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2929)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1006::1.1006) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6264::0.6264) (0.5553::0.5553)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2974)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1972::0.1972) (0.2239::0.2239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6308::0.6308) (0.7032::0.7032)) (IOPATH B X (0.4585::0.4585) (0.5855::0.5855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1560::1.1560) (0.7433::0.7433)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7526::0.7526)) (SETUP (negedge D) (negedge GATE) (0.1278::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5533::0.5533) (0.5044::0.5044)) (IOPATH A Y (0.7016::0.7016) (0.1845::0.1845)) (IOPATH B Y (0.6575::0.6575) (0.1878::0.1878)) (IOPATH C Y (0.5706::0.5706) (0.1831::0.1831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1290::1.1290) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7456::0.7456) (0.7347::0.7347)) (IOPATH D X (0.7455::0.7455) (0.7445::0.7444)) (IOPATH A_N X (0.9180::0.9180) (0.7814::0.7814)) (IOPATH B_N X (0.9380::0.9380) (0.8088::0.8088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8580::3.8581) (1.8562::1.8563)) (IOPATH TE_B Z () () (0.3825::0.3826) (3.9233::3.9233) (-0.0173::-0.0173) (1.9775::1.9775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7490::0.7490) (0.7375::0.7375)) (IOPATH D X (0.7495::0.7495) (0.7473::0.7473)) (IOPATH A_N X (0.9221::0.9221) (0.7843::0.7843)) (IOPATH B_N X (0.9420::0.9420) (0.8123::0.8123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3010::4.3012) (2.0382::2.0384)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.3835::4.3835) (-0.0173::-0.0173) (2.1708::2.1708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.0950::1.0950) (0.6872::0.6872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7029::0.7029) (0.6989::0.6989)) (IOPATH C X (0.7226::0.7226) (0.7333::0.7333)) (IOPATH D X (0.7357::0.7357) (0.7683::0.7683)) (IOPATH A_N X (0.8661::0.8661) (0.7609::0.7609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8360::0.8360)) (IOPATH D Q (1.1858::1.1858) (0.7571::0.7605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7646::0.7646)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1334)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2611::4.2612) (2.0177::2.0179)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.3385::4.3385) (-0.0178::-0.0178) (2.1446::2.1446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7373::0.7373) (0.7291::0.7291)) (IOPATH D X (0.7364::0.7364) (0.7380::0.7380)) (IOPATH A_N X (0.9080::0.9080) (0.7731::0.7731)) (IOPATH B_N X (0.9288::0.9288) (0.8032::0.8032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2565::4.2566) (2.0148::2.0150)) (IOPATH TE_B Z () () (0.3984::0.3984) (4.3520::4.3520) (-0.0261::-0.0261) (2.1584::2.1584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7022::0.7022) (0.6989::0.6989)) (IOPATH C X (0.7241::0.7241) (0.7340::0.7340)) (IOPATH D X (0.7357::0.7357) (0.7683::0.7683)) (IOPATH A_N X (0.8653::0.8653) (0.7597::0.7597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8086::0.8087) (0.7397::0.7398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0639::4.0640) (1.9371::1.9373)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.1532::4.1532) (-0.0209::-0.0209) (2.0767::2.0767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1806::5.1807) (2.3967::2.3969)) (IOPATH TE_B Z () () (0.3828::0.3828) (5.2624::5.2624) (-0.0174::-0.0174) (2.5316::2.5316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7197::0.7197) (0.7109::0.7109)) (IOPATH C X (0.7409::0.7409) (0.7460::0.7460)) (IOPATH D X (0.7525::0.7525) (0.7807::0.7807)) (IOPATH A_N X (0.8820::0.8820) (0.7707::0.7707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2999::5.3001) (2.4440::2.4442)) (IOPATH TE_B Z () () (0.3774::0.3774) (5.3625::5.3625) (-0.0144::-0.0144) (2.5595::2.5595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6360::0.6360) (0.5658::0.5658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6738::0.6738) (0.6043::0.6043)) (IOPATH B X (0.7117::0.7117) (0.6950::0.6950)) (IOPATH C X (0.7312::0.7312) (0.7408::0.7408)) (IOPATH D X (0.7363::0.7363) (0.7618::0.7618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0019::5.0019) (2.3193::2.3195)) (IOPATH TE_B Z () () (0.3701::0.3701) (5.0549::5.0549) (-0.0104::-0.0104) (2.4281::2.4281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2059::4.2060) (1.9991::1.9993)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.2848::4.2848) (-0.0162::-0.0162) (2.1270::2.1270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5707::4.5708) (2.1425::2.1427)) (IOPATH TE_B Z () () (0.3848::0.3848) (4.6523::4.6523) (-0.0185::-0.0185) (2.2766::2.2766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3837::4.3838) (2.0686::2.0688)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.4586::4.4586) (-0.0204::-0.0204) (2.1959::2.1959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0438::1.0438) (0.8444::0.8444)) (IOPATH D Q (1.1287::1.1287) (0.7117::0.7117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8866::3.8867) (1.8644::1.8646)) (IOPATH TE_B Z () () (0.3749::0.3749) (3.9607::3.9607) (-0.0131::-0.0131) (1.9868::1.9868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7258::0.7258) (0.6359::0.6359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1128::1.1128) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0957::1.0957) (0.6876::0.6876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2253::0.2253) (0.2533::0.2533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6038::0.6042) (0.5368::0.5439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.0992::1.0992) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6577::0.6577) (0.7333::0.7333)) (IOPATH B X (0.4273::0.4273) (0.5556::0.5556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1389::1.1389) (0.7244::0.7244)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1169::0.1169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1173::1.1173) (0.7050::0.7050)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4459::0.4459) (0.5208::0.5208)) (IOPATH B X (0.4558::0.4558) (0.5886::0.5886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0979::4.0980) (1.9522::1.9524)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.1713::4.1713) (-0.0134::-0.0134) (2.0735::2.0735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0303::1.0303) (0.8350::0.8350)) (IOPATH D Q (1.1163::1.1163) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1732::5.1734) (2.3912::2.3915)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.2383::5.2383) (-0.0153::-0.0153) (2.5101::2.5101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0598::1.0598) (0.8556::0.8556)) (IOPATH D Q (1.1429::1.1429) (0.7229::0.7229)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6442::0.6442) (0.5655::0.5655)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4012::0.4012) (0.4750::0.4750)) (IOPATH B X (0.4990::0.4990) (0.6347::0.6347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8301::0.8301)) (IOPATH D Q (1.1104::1.1104) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5629::4.5630) (2.1395::2.1397)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.6304::4.6304) (-0.0142::-0.0142) (2.2645::2.2645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4130::0.4130) (0.4875::0.4875)) (IOPATH B X (0.4313::0.4313) (0.5603::0.5603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3880::4.3882) (2.0722::2.0724)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.4713::4.4713) (-0.0184::-0.0184) (2.2040::2.2040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1041::1.1041) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0939::1.0939) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1320::4.1321) (1.9651::1.9653)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.2056::4.2056) (-0.0148::-0.0148) (2.0863::2.0863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1007::1.1007) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8435::4.8437) (2.2529::2.2531)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.9109::4.9109) (-0.0160::-0.0160) (2.3716::2.3716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1551::0.1551) (0.1630::0.1630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6638::4.6640) (2.1810::2.1812)) (IOPATH TE_B Z () () (0.3809::0.3809) (4.7438::4.7438) (-0.0164::-0.0164) (2.3114::2.3114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8264::0.8264)) (IOPATH D Q (1.1357::1.1392) (0.7247::0.7319)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8009::4.8009) (2.2395::2.2397)) (IOPATH TE_B Z () () (0.3951::0.3951) (4.8768::4.8768) (-0.0242::-0.0242) (2.3751::2.3751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0391::1.0391) (0.8411::0.8411)) (IOPATH D Q (1.1231::1.1231) (0.7098::0.7098)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4195::0.4197) (0.3909::0.3951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1498::1.1505) (0.7371::0.7382)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7540)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1280)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1056::1.1056) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9027::0.9031) (0.7853::0.7873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5466::4.5467) (2.1311::2.1313)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.6208::4.6208) (-0.0138::-0.0138) (2.2629::2.2629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0051::4.0052) (1.9151::1.9153)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.0934::4.0934) (-0.0262::-0.0262) (2.0525::2.0525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0112::4.0113) (1.9187::1.9189)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.0819::4.0819) (-0.0149::-0.0149) (2.0416::2.0416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2079::0.2079) (0.2357::0.2357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4289::5.4290) (2.4982::2.4984)) (IOPATH TE_B Z () () (0.3838::0.3838) (5.4939::5.4939) (-0.0180::-0.0180) (2.6187::2.6187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.1316::1.1352) (0.7213::0.7288)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.0968::1.0968) (0.6879::0.6879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7114::0.7114)) (SETUP (negedge D) (negedge GATE) (0.0962::0.0962)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1117::1.1117) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6138::0.6138) (0.5547::0.5547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9665::3.9666) (1.8999::1.9001)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.0484::4.0484) (-0.0186::-0.0186) (2.0299::2.0299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6430::0.6430) (0.5651::0.5651)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2977::0.2988)) (SETUP (negedge GATE) (posedge CLK) (0.3962::0.3972)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6343::0.6343) (0.7099::0.7099)) (IOPATH B X (0.4602::0.4602) (0.5918::0.5918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8761::0.8763) (0.8360::0.8360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1264::1.1264) (0.7142::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8934::4.8936) (2.2765::2.2767)) (IOPATH TE_B Z () () (0.3706::0.3706) (4.9513::4.9513) (-0.0107::-0.0107) (2.3933::2.3933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1866::0.1866) (0.1982::0.1982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2315::0.2315) (0.2596::0.2596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6235::0.6281) (0.4254::0.4325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7007::0.7007) (0.5831::0.5831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.0920::1.0920) (0.6839::0.6839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4568::0.4568) (0.5264::0.5264)) (IOPATH B X (0.4469::0.4469) (0.5711::0.5711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5696::0.5696) (0.6441::0.6441)) (IOPATH B X (0.4122::0.4122) (0.5385::0.5385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.0953::1.0953) (0.6882::0.6882)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0342::1.0342) (0.8377::0.8377)) (IOPATH D Q (1.1131::1.1131) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4430::4.4430) (2.0980::2.0982)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.5118::4.5118) (-0.0168::-0.0168) (2.2207::2.2207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8274::0.8277) (0.7246::0.7283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.7469::5.7469) (2.6290::2.6290)) (IOPATH TE_B Z () () (0.3036::0.3036) (5.8107::5.8107) (0.0264::0.0264) (2.7220::2.7220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0098::1.0098) (0.8207::0.8207)) (IOPATH D Q (1.1373::1.1415) (0.7270::0.7355)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7495)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8337::0.8337)) (IOPATH D Q (1.1154::1.1154) (0.7050::0.7050)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4760::0.4760) (0.5499::0.5499)) (IOPATH B X (0.4739::0.4739) (0.6066::0.6066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8541::3.8543) (1.8481::1.8483)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9420::3.9420) (-0.0183::-0.0183) (1.9821::1.9821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.3739::5.3739) (2.4732::2.4732)) (IOPATH TE_B Z () () (0.3016::0.3016) (5.4310::5.4310) (0.0275::0.0275) (2.5581::2.5581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2535::5.2536) (2.4281::2.4283)) (IOPATH TE_B Z () () (0.3999::0.3999) (5.3190::5.3190) (-0.0269::-0.0269) (2.5623::2.5623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6915::5.6916) (2.5978::2.5980)) (IOPATH TE_B Z () () (0.3774::0.3774) (5.7513::5.7513) (-0.0144::-0.0144) (2.7149::2.7149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5178::0.5178) (0.4699::0.4699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5206::1.5206) (1.1312::1.1312)) (IOPATH D Q (1.6077::1.6077) (1.0028::1.0028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7841::4.7842) (2.2316::2.2318)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.8571::4.8571) (-0.0165::-0.0165) (2.3554::2.3554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4144::4.4145) (2.0822::2.0824)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.4890::4.4890) (-0.0144::-0.0144) (2.2075::2.2075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3883::4.3884) (2.0751::2.0753)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.4603::4.4603) (-0.0176::-0.0176) (2.2002::2.2002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8157::3.8158) (1.8376::1.8378)) (IOPATH TE_B Z () () (0.3849::0.3849) (3.8977::3.8977) (-0.0186::-0.0186) (1.9683::1.9683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7072::3.7073) (1.7906::1.7908)) (IOPATH TE_B Z () () (0.3769::0.3769) (3.7828::3.7828) (-0.0141::-0.0141) (1.9135::1.9135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0535::1.0535) (0.8512::0.8512)) (IOPATH D Q (1.1367::1.1367) (0.7184::0.7184)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1338::1.1338) (0.9016::0.9016)) (IOPATH D Q (1.2161::1.2161) (0.7665::0.7665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0348::1.0348) (0.8381::0.8381)) (IOPATH D Q (1.1755::1.1755) (0.7503::0.7523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7556::0.7556)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7033::0.7033) (0.6188::0.6188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9899::3.9899) (1.9099::1.9101)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.0724::4.0724) (-0.0189::-0.0189) (2.0433::2.0433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3253::6.3253) (2.8710::2.8712)) (IOPATH TE_B Z () () (0.3908::0.3908) (6.3828::6.3828) (-0.0218::-0.0218) (2.9984::2.9984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5108::0.5108) (0.5819::0.5820)) (IOPATH B X (0.4443::0.4443) (0.5698::0.5698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1767::0.1767) (0.1938::0.1938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1093::1.1093) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1412::1.1412) (0.9062::0.9062)) (IOPATH D Q (1.2323::1.2323) (0.7805::0.7805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1048::0.1048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7334::0.7334) (0.6391::0.6391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6678::0.6678) (0.7428::0.7428)) (IOPATH B X (0.4551::0.4551) (0.5848::0.5848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8439::4.8440) (2.2543::2.2545)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.9149::4.9149) (-0.0189::-0.0189) (2.3790::2.3790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6260::0.6260) (0.5624::0.5624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1024::1.1024) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7532::4.7534) (2.2177::2.2179)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.8358::4.8358) (-0.0214::-0.0214) (2.3529::2.3529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1033::1.1033) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1414::1.1414) (0.7262::0.7262)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1124::4.1124) (1.9593::1.9595)) (IOPATH TE_B Z () () (0.3926::0.3926) (4.1910::4.1910) (-0.0228::-0.0228) (2.0899::2.0899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6615::4.6617) (2.1803::2.1805)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.7389::4.7389) (-0.0216::-0.0216) (2.3151::2.3151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1794::4.1796) (1.9864::1.9866)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.2540::4.2540) (-0.0162::-0.0162) (2.1080::2.1080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5384::4.5385) (2.1278::2.1280)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.6240::4.6240) (-0.0231::-0.0231) (2.2660::2.2660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1152::1.1152) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1046::1.1046) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5658::4.5659) (2.1412::2.1414)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.6441::4.6441) (-0.0161::-0.0161) (2.2776::2.2776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1058::1.1058) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6872::0.6872) (0.5912::0.5912)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3007::0.3027)) (SETUP (negedge GATE) (posedge CLK) (0.3982::0.3988)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1243::1.1243) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7352)) (SETUP (negedge D) (negedge GATE) (0.1127::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0369::1.0369) (0.8396::0.8396)) (IOPATH D Q (1.1203::1.1203) (0.7064::0.7064)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1023::1.1023) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7791::4.7793) (2.2284::2.2286)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.8596::4.8596) (-0.0169::-0.0169) (2.3608::2.3608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8343::0.8343)) (IOPATH D Q (1.1537::1.1537) (0.7319::0.7363)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7446::0.7446)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1200)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6762::4.6763) (2.1854::2.1856)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.7517::4.7517) (-0.0150::-0.0150) (2.3185::2.3184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8097::0.8098) (0.7406::0.7406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6674::0.6674) (0.5796::0.5796)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2970::0.2971)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3968)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6936::4.6938) (2.1940::2.1942)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.7788::4.7788) (-0.0184::-0.0184) (2.3298::2.3298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3859::0.3859) (0.4049::0.4049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2277::0.2277) (0.2570::0.2570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1066::1.1066) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6695::0.6695) (0.5807::0.5807)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2952::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7139::0.7139) (0.6070::0.6070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2938::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0433::1.0433) (0.8440::0.8440)) (IOPATH D Q (1.1274::1.1274) (0.7128::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5481::4.5482) (2.1323::2.1325)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.6141::4.6141) (-0.0134::-0.0134) (2.2559::2.2559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6056::4.6057) (2.1573::2.1575)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.6595::4.6595) (-0.0108::-0.0108) (2.2714::2.2714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4304::0.4304) (0.5050::0.5050)) (IOPATH B X (0.4143::0.4143) (0.5423::0.5423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0069::4.0070) (1.9152::1.9154)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.0856::4.0856) (-0.0205::-0.0205) (2.0442::2.0442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8360::0.8361) (0.7715::0.7715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1047::1.1047) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9726::3.9726) (1.8881::1.8881)) (IOPATH TE_B Z () () (0.3126::0.3126) (4.0375::4.0376) (0.0214::0.0214) (1.9804::1.9805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5535::0.5535) (0.6285::0.6285)) (IOPATH B X (0.5475::0.5475) (0.6899::0.6899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2133::0.2133) (0.2406::0.2406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8358::0.8358)) (IOPATH D Q (1.1247::1.1247) (0.7132::0.7132)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1153::1.1153) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1056::1.1056) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0386::1.0386) (0.8407::0.8407)) (IOPATH D Q (1.1237::1.1237) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3807::5.3809) (2.4794::2.4796)) (IOPATH TE_B Z () () (0.3848::0.3848) (5.4468::5.4468) (-0.0185::-0.0185) (2.6021::2.6021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9099::3.9100) (1.8740::1.8742)) (IOPATH TE_B Z () () (0.3811::0.3811) (3.9944::3.9944) (-0.0165::-0.0165) (2.0051::2.0051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3117::5.3118) (2.4446::2.4449)) (IOPATH TE_B Z () () (0.3699::0.3699) (5.3684::5.3684) (-0.0103::-0.0103) (2.5536::2.5536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1105::1.1105) (0.6994::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.1232::1.1232) (0.7092::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4472::5.4472) (2.5050::2.5052)) (IOPATH TE_B Z () () (0.3952::0.3952) (5.5087::5.5087) (-0.0243::-0.0243) (2.6319::2.6319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (6.1475::6.1475) (2.7962::2.7962)) (IOPATH TE_B Z () () (0.3001::0.3001) (6.1918::6.1918) (0.0283::0.0283) (2.8644::2.8644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3359::5.3359) (2.4608::2.4610)) (IOPATH TE_B Z () () (0.3925::0.3925) (5.4041::5.4041) (-0.0228::-0.0228) (2.5931::2.5931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8346::0.8346)) (IOPATH D Q (1.1272::1.1272) (0.7146::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8319::0.8319)) (IOPATH D Q (1.1094::1.1094) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6075::4.6076) (2.1596::2.1599)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.6887::4.6887) (-0.0187::-0.0187) (2.2930::2.2930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2418::5.2420) (2.4188::2.4191)) (IOPATH TE_B Z () () (0.3858::0.3858) (5.3244::5.3244) (-0.0191::-0.0191) (2.5540::2.5540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6417::3.6418) (1.7654::1.7656)) (IOPATH TE_B Z () () (0.3868::0.3868) (3.7385::3.7385) (-0.0196::-0.0196) (1.9094::1.9094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9929::4.9931) (2.3091::2.3093)) (IOPATH TE_B Z () () (0.3807::0.3807) (5.0629::5.0629) (-0.0163::-0.0163) (2.4311::2.4311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9087::3.9089) (1.8737::1.8739)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.9986::3.9986) (-0.0189::-0.0189) (2.0107::2.0107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0446::1.0446) (0.8450::0.8450)) (IOPATH D Q (1.1523::1.1523) (0.7356::0.7356)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7867::0.7867) (0.7085::0.7085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0517::1.0517) (0.8499::0.8499)) (IOPATH D Q (1.2056::1.2056) (0.7705::0.7742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7647::0.7647)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1334)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6199::0.6199) (0.5585::0.5622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7553::3.7554) (1.8066::1.8068)) (IOPATH TE_B Z () () (0.3795::0.3795) (3.8354::3.8354) (-0.0156::-0.0156) (1.9336::1.9336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9854::3.9855) (1.9059::1.9061)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.0712::4.0712) (-0.0196::-0.0196) (2.0402::2.0402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2314::0.2314) (0.2591::0.2591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4811::5.4813) (2.5181::2.5183)) (IOPATH TE_B Z () () (0.3736::0.3736) (5.5415::5.5415) (-0.0123::-0.0123) (2.6345::2.6345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1558::4.1559) (1.9784::1.9786)) (IOPATH TE_B Z () () (0.3937::0.3937) (4.2426::4.2426) (-0.0234::-0.0234) (2.1175::2.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9997::5.9999) (2.7360::2.7362)) (IOPATH TE_B Z () () (0.3953::0.3953) (6.0839::6.0839) (-0.0243::-0.0243) (2.8760::2.8760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6473::0.6473) (0.5674::0.5674)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2925)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1294::1.1294) (0.7137::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7269::0.7269) (0.6305::0.6305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1316::1.1316) (0.7208::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0968::1.0968) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8228::5.8229) (2.6564::2.6566)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.8881::5.8881) (-0.0168::-0.0168) (2.7820::2.7820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5612::4.5613) (2.1369::2.1371)) (IOPATH TE_B Z () () (0.3748::0.3748) (4.6252::4.6252) (-0.0130::-0.0130) (2.2582::2.2582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1286::1.1286) (0.7187::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7352)) (SETUP (negedge D) (negedge GATE) (0.1145::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6290::0.6290) (0.5568::0.5568)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2968::0.2998)) (SETUP (negedge GATE) (posedge CLK) (0.3965::0.3970)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1178::1.1178) (0.7105::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.0896::1.0896) (0.6827::0.6827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1033::1.1033) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1953::4.1954) (1.9950::1.9952)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.2682::4.2682) (-0.0139::-0.0139) (2.1175::2.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0445::4.0446) (1.9297::1.9299)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.1167::4.1167) (-0.0143::-0.0143) (2.0516::2.0516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1211::1.1211) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7984::4.7985) (2.2376::2.2378)) (IOPATH TE_B Z () () (0.4175::0.4175) (4.9074::4.9074) (-0.0366::-0.0366) (2.4002::2.4002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6160::3.6161) (1.7521::1.7523)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.6953::3.6953) (-0.0130::-0.0130) (1.8765::1.8765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0430::1.0430) (0.8439::0.8439)) (IOPATH D Q (1.1364::1.1364) (0.7213::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6951::0.6951) (0.5959::0.5959)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3466::4.3467) (2.0575::2.0577)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.4041::4.4041) (-0.0110::-0.0110) (2.1651::2.1651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4514::4.4515) (2.1010::2.1012)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.5143::4.5143) (-0.0116::-0.0116) (2.2159::2.2159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0353::1.0353) (0.8385::0.8385)) (IOPATH D Q (1.1702::1.1702) (0.7520::0.7520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7518::0.7518)) (SETUP (negedge D) (negedge GATE) (0.1264::0.1264)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6764::4.6765) (2.1872::2.1874)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.7716::4.7716) (-0.0262::-0.0262) (2.3353::2.3353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8298::0.8298)) (IOPATH D Q (1.1102::1.1102) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1302::1.1302) (0.7168::0.7168)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7292::0.7292)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0905::1.0905) (0.6835::0.6835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6499::0.6499) (0.5689::0.5689)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2996::0.3024)) (SETUP (negedge GATE) (posedge CLK) (0.3979::0.3984)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8338::0.8338)) (IOPATH D Q (1.1495::1.1523) (0.7349::0.7415)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7442)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1231)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9904::4.9905) (2.3129::2.3131)) (IOPATH TE_B Z () () (0.3729::0.3729) (5.0460::5.0460) (-0.0119::-0.0119) (2.4232::2.4232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6236::0.6236) (0.5563::0.5563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1918::0.1918) (0.2174::0.2174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1158::1.1158) (0.8905::0.8905)) (IOPATH D Q (1.1987::1.1987) (0.7587::0.7587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1722::0.1722) (0.1851::0.1851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5170::4.5172) (2.1186::2.1188)) (IOPATH TE_B Z () () (0.3711::0.3711) (4.5782::4.5782) (-0.0109::-0.0109) (2.2357::2.2357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7031::0.7034) (0.6226::0.6264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1278::1.1307) (0.7182::0.7247)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7387)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1132::1.1132) (0.6999::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6584::4.6584) (2.1792::2.1793)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.7123::4.7123) (-0.0148::-0.0148) (2.2972::2.2972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1018::1.1018) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6676::0.6676) (0.5794::0.5794)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2965::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3953::0.3966)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8310::0.8310)) (IOPATH D Q (1.1070::1.1070) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7291::3.7291) (1.7865::1.7865)) (IOPATH TE_B Z () () (0.3033::0.3033) (3.7930::3.7930) (0.0265::0.0265) (1.8793::1.8793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1147::1.1147) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7274::0.7274)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8213::0.8213)) (IOPATH D Q (1.0936::1.0936) (0.6867::0.6867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1351::1.1351) (0.7219::0.7219)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7374::0.7374)) (SETUP (negedge D) (negedge GATE) (0.1151::0.1151)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8753::5.8754) (2.6901::2.6906)) (IOPATH TE_B Z () () (0.4763::0.4763) (5.9591::5.9591) (-0.0706::-0.0706) (2.8736::2.8736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4989::4.4990) (2.1131::2.1133)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.5831::4.5831) (-0.0196::-0.0196) (2.2551::2.2551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8411::3.8413) (1.8443::1.8445)) (IOPATH TE_B Z () () (0.3809::0.3809) (3.9237::3.9237) (-0.0164::-0.0164) (1.9727::1.9727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2447::5.2449) (2.4158::2.4160)) (IOPATH TE_B Z () () (0.3795::0.3795) (5.3158::5.3158) (-0.0156::-0.0156) (2.5396::2.5396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0783::5.0783) (2.3553::2.3555)) (IOPATH TE_B Z () () (0.4088::0.4088) (5.1689::5.1689) (-0.0318::-0.0318) (2.5069::2.5069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1042::1.1042) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7668::4.7668) (2.2227::2.2229)) (IOPATH TE_B Z () () (0.3800::0.3800) (4.8269::4.8269) (-0.0159::-0.0159) (2.3435::2.3435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0338::1.0338) (0.8374::0.8374)) (IOPATH D Q (1.1694::1.1694) (0.7449::0.7479)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7522::0.7522)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1246)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4996::4.4996) (2.1157::2.1228)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.5655::4.5655) (-0.0162::-0.0162) (2.2446::2.2446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0951::1.0951) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9186::3.9187) (1.8783::1.8785)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.0002::4.0002) (-0.0183::-0.0183) (2.0085::2.0085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7942::3.7943) (1.8279::1.8281)) (IOPATH TE_B Z () () (0.3871::0.3871) (3.8818::3.8818) (-0.0198::-0.0198) (1.9642::1.9642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9510::3.9510) (1.8941::1.8943)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.0220::4.0220) (-0.0156::-0.0156) (2.0167::2.0167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7268::5.7270) (2.6224::2.6226)) (IOPATH TE_B Z () () (0.3949::0.3949) (5.8106::5.8106) (-0.0241::-0.0241) (2.7622::2.7622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0476::1.0476) (0.8471::0.8471)) (IOPATH D Q (1.1876::1.1876) (0.7554::0.7642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7552::0.7552)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1287)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0360::1.0360) (0.8390::0.8390)) (IOPATH D Q (1.1599::1.1629) (0.7431::0.7498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1248)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4338::4.4339) (2.0933::2.0935)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.5128::4.5128) (-0.0195::-0.0195) (2.2227::2.2227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1087::6.1088) (2.7795::2.7797)) (IOPATH TE_B Z () () (0.3722::0.3722) (6.1657::6.1657) (-0.0116::-0.0116) (2.8938::2.8938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4900::5.4901) (2.5243::2.5245)) (IOPATH TE_B Z () () (0.3781::0.3781) (5.5530::5.5530) (-0.0148::-0.0148) (2.6463::2.6463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0863::1.0863) (0.8722::0.8722)) (IOPATH D Q (1.2079::1.2079) (0.7748::0.7748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7429::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1324::1.1324) (0.7217::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.8044::4.8044) (2.2354::2.2354)) (IOPATH TE_B Z () () (0.3005::0.3005) (4.8626::4.8627) (0.0281::0.0281) (2.3220::2.3221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1275::1.1275) (0.7122::0.7152)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0379::1.0379) (0.8403::0.8403)) (IOPATH D Q (1.1222::1.1222) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1132::1.1132) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6638::0.6638) (0.5482::0.5482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.0925::1.0925) (0.6863::0.6863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1212::1.1212) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8428::0.8430) (0.7334::0.7374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6046::4.6047) (2.1555::2.1557)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.6730::4.6730) (-0.0105::-0.0105) (2.2797::2.2797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1027::1.1027) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7204::0.7204)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7601::3.7603) (1.8103::1.8105)) (IOPATH TE_B Z () () (0.3898::0.3898) (3.8551::3.8551) (-0.0213::-0.0213) (1.9509::1.9509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1752::4.1753) (1.9847::1.9849)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.2586::4.2586) (-0.0172::-0.0172) (2.1163::2.1163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1545::4.1547) (1.9704::1.9706)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.2169::4.2169) (-0.0124::-0.0124) (2.0820::2.0820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1467::1.1467) (0.7284::0.7328)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7511::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1244)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3908::0.3910) (0.3689::0.3730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1039::1.1039) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7813::3.7815) (1.8207::1.8209)) (IOPATH TE_B Z () () (0.3885::0.3885) (3.8712::3.8712) (-0.0206::-0.0206) (1.9561::1.9561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5304::4.5305) (2.1242::2.1244)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.6115::4.6115) (-0.0207::-0.0207) (2.2584::2.2584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2753::5.2755) (2.4339::2.4341)) (IOPATH TE_B Z () () (0.3738::0.3738) (5.3419::5.3419) (-0.0124::-0.0124) (2.5525::2.5525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0368::1.0368) (0.8395::0.8395)) (IOPATH D Q (1.1199::1.1199) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5941::0.5945) (0.5314::0.5334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6308::0.6308) (0.5576::0.5576)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1405::1.1405) (0.7225::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0787::1.0787) (0.8675::0.8675)) (IOPATH D Q (1.1679::1.1679) (0.7400::0.7400)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2249::0.2249) (0.2536::0.2536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8571::4.8573) (2.2609::2.2611)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.9304::4.9304) (-0.0137::-0.0137) (2.3854::2.3854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8221::0.8221)) (IOPATH D Q (1.1228::1.1228) (0.7103::0.7111)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6044::4.6045) (2.1544::2.1546)) (IOPATH TE_B Z () () (0.3787::0.3787) (4.6719::4.6719) (-0.0151::-0.0151) (2.2792::2.2792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1410::1.1410) (0.7233::0.7280)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7437::0.7437)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1197)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1012::1.1012) (0.8815::0.8815)) (IOPATH D Q (1.1824::1.1824) (0.7456::0.7456)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7819::3.7820) (1.8214::1.8216)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.8722::3.8722) (-0.0223::-0.0223) (1.9603::1.9603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0283::4.0284) (1.9228::1.9230)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.1029::4.1029) (-0.0196::-0.0196) (2.0485::2.0485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6618::0.6618) (0.7382::0.7384)) (IOPATH B X (0.4071::0.4071) (0.5351::0.5351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8792::3.8793) (1.8650::1.8652)) (IOPATH TE_B Z () () (0.3768::0.3768) (3.9463::3.9463) (-0.0141::-0.0141) (1.9835::1.9835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6790::4.6791) (2.1866::2.1868)) (IOPATH TE_B Z () () (0.3753::0.3753) (4.7435::4.7435) (-0.0133::-0.0133) (2.3078::2.3078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.0933::1.0933) (0.6858::0.6858)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.0993::1.0993) (0.6904::0.6904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1194::1.1194) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7289::0.7289)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2328::0.2328) (0.2661::0.2661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0959::1.0959) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5594::0.5594) (0.5265::0.5265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0844::5.0845) (2.3596::2.3599)) (IOPATH TE_B Z () () (0.3993::0.3993) (5.1220::5.1220) (-0.0265::-0.0265) (2.4788::2.4788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2751::5.2753) (2.4335::2.4337)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.3494::5.3494) (-0.0178::-0.0178) (2.5602::2.5602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8477::0.8477) (0.7826::0.7826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1236::1.1236) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7347::0.7347)) (SETUP (negedge D) (negedge GATE) (0.1137::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7178::4.7179) (2.2036::2.2038)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.7964::4.7964) (-0.0188::-0.0188) (2.3369::2.3369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2872::6.2873) (2.8600::2.8604)) (IOPATH TE_B Z () () (0.5321::0.5321) (6.4577::6.4577) (-0.1123::-0.1123) (3.1312::3.1312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4657::4.4659) (2.1135::2.1140)) (IOPATH TE_B Z () () (0.4699::0.4699) (4.5379::4.5379) (-0.0658::-0.0658) (2.2769::2.2769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4941::4.4941) (2.1059::2.1059)) (IOPATH TE_B Z () () (0.3019::0.3019) (4.5573::4.5573) (0.0273::0.0273) (2.1983::2.1983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1049::1.1049) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7218::3.7220) (1.7966::1.7968)) (IOPATH TE_B Z () () (0.3801::0.3801) (3.8052::3.8052) (-0.0159::-0.0159) (1.9260::1.9260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1222::1.1222) (0.7073::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7262::0.7262)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8916::3.8917) (1.8648::1.8650)) (IOPATH TE_B Z () () (0.3909::0.3909) (3.9830::3.9830) (-0.0219::-0.0219) (2.0042::2.0042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1977::0.1977) (0.2225::0.2225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4747::4.4748) (2.1010::2.1012)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.5590::4.5590) (-0.0235::-0.0235) (2.2396::2.2396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.0991::1.0991) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8287::0.8287)) (IOPATH D Q (1.1347::1.1364) (0.7232::0.7266)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1177)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7109::0.7109) (0.6251::0.6251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4586::4.4588) (2.0954::2.0956)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.5342::4.5342) (-0.0150::-0.0150) (2.2264::2.2264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5851::4.5852) (2.1471::2.1473)) (IOPATH TE_B Z () () (0.3780::0.3781) (4.6656::4.6656) (-0.0148::-0.0148) (2.2838::2.2838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0865::4.0866) (1.9500::1.9502)) (IOPATH TE_B Z () () (0.3962::0.3962) (4.1642::4.1642) (-0.0248::-0.0248) (2.0786::2.0786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7510::5.7511) (2.6302::2.6304)) (IOPATH TE_B Z () () (0.3713::0.3713) (5.8053::5.8053) (-0.0110::-0.0110) (2.7430::2.7430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7376::5.7377) (2.6277::2.6279)) (IOPATH TE_B Z () () (0.3862::0.3862) (5.8018::5.8018) (-0.0193::-0.0193) (2.7531::2.7531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8321::0.8321)) (IOPATH D Q (1.1528::1.1528) (0.7395::0.7395)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7461::0.7461)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1044::1.1044) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0446::4.0447) (1.9307::1.9309)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.1164::4.1164) (-0.0128::-0.0128) (2.0516::2.0516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9071::3.9073) (1.8726::1.8728)) (IOPATH TE_B Z () () (0.3813::0.3813) (3.9908::3.9908) (-0.0166::-0.0166) (2.0027::2.0027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8450::0.8450) (0.7937::0.7937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6257::0.6257) (0.7020::0.7020)) (IOPATH B X (0.4106::0.4106) (0.5382::0.5382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0388::1.0388) (0.8409::0.8409)) (IOPATH D Q (1.1277::1.1277) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1015::1.1015) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1307::1.1307) (0.7187::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7412::0.7412)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1047::1.1047) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7245::0.7245)) (SETUP (negedge D) (negedge GATE) (0.1063::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6309::0.6309) (0.7070::0.7070)) (IOPATH B X (0.4094::0.4094) (0.5362::0.5362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.0965::1.0965) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5946::4.5947) (2.1521::2.1523)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.6645::4.6645) (-0.0157::-0.0157) (2.2817::2.2817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0981::1.0981) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7811::3.7811) (1.8250::1.8252)) (IOPATH TE_B Z () () (0.3920::0.3920) (3.8544::3.8544) (-0.0225::-0.0225) (1.9531::1.9531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1191::1.1191) (0.7063::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7304::0.7304)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6265::0.6265) (0.7014::0.7016)) (IOPATH B X (0.4671::0.4671) (0.5975::0.5975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8478::0.8478) (0.7894::0.7894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8803::3.8803) (1.8654::1.8656)) (IOPATH TE_B Z () () (0.3903::0.3903) (3.9600::3.9600) (-0.0216::-0.0216) (1.9981::1.9981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1236::1.1236) (0.7091::0.7100)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7292::0.7292)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5877::5.5878) (2.5638::2.5640)) (IOPATH TE_B Z () () (0.3759::0.3759) (5.6492::5.6492) (-0.0136::-0.0136) (2.6801::2.6801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8722::3.8723) (1.8609::1.8611)) (IOPATH TE_B Z () () (0.3892::0.3892) (3.9581::3.9581) (-0.0209::-0.0209) (1.9954::1.9954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6001::4.6002) (2.1536::2.1538)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.6899::4.6899) (-0.0243::-0.0243) (2.2969::2.2969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4871::5.4873) (2.5134::2.5136)) (IOPATH TE_B Z () () (0.3932::0.3932) (5.5690::5.5690) (-0.0232::-0.0232) (2.6500::2.6500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1126::1.1126) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2101::0.2101) (0.2376::0.2376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1406::1.1406) (0.7222::0.7285)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1215)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0459::1.0459) (0.8459::0.8459)) (IOPATH D Q (1.1280::1.1280) (0.7125::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7530::3.7532) (1.8088::1.8090)) (IOPATH TE_B Z () () (0.3928::0.3928) (3.8510::3.8510) (-0.0229::-0.0229) (1.9535::1.9535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9079::3.9081) (1.8706::1.8708)) (IOPATH TE_B Z () () (0.3890::0.3890) (4.0007::4.0007) (-0.0208::-0.0208) (2.0103::2.0103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2187::0.2187) (0.2478::0.2478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1222::1.1222) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8331::5.8333) (2.6612::2.6614)) (IOPATH TE_B Z () () (0.3872::0.3872) (5.9093::5.9093) (-0.0198::-0.0198) (2.7931::2.7931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3913::0.3913) (0.4055::0.4055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0960::1.0960) (0.8783::0.8783)) (IOPATH D Q (1.1784::1.1784) (0.7443::0.7443)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1249::1.1249) (0.8961::0.8961)) (IOPATH D Q (1.2120::1.2120) (0.7655::0.7655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1329::1.1329) (0.7238::0.7238)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0962::1.0962) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8792::4.8792) (2.2703::2.2705)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.9368::4.9368) (-0.0181::-0.0181) (2.3891::2.3891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8124::4.8125) (2.2384::2.2386)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.8838::4.8838) (-0.0161::-0.0161) (2.3601::2.3601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6703::0.6703) (0.5809::0.5809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8310::3.8311) (1.8438::1.8440)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.9056::3.9056) (-0.0153::-0.0153) (1.9675::1.9675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0438::1.0438) (0.8444::0.8444)) (IOPATH D Q (1.1363::1.1363) (0.7206::0.7206)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4695::5.4697) (2.5157::2.5159)) (IOPATH TE_B Z () () (0.3696::0.3696) (5.5244::5.5244) (-0.0101::-0.0101) (2.6230::2.6230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6537::0.6537) (0.7300::0.7300)) (IOPATH B X (0.4344::0.4344) (0.5640::0.5640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1017::1.1017) (0.6945::0.6945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8320::3.8322) (1.8394::1.8396)) (IOPATH TE_B Z () () (0.3861::0.3861) (3.9164::3.9164) (-0.0192::-0.0192) (1.9696::1.9696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4882::0.4882) (0.5630::0.5630)) (IOPATH B X (0.4307::0.4307) (0.5598::0.5598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.1047::1.1047) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7069::0.7069) (0.6226::0.6226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6747::0.6747) (0.5836::0.5836)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0494::1.0494) (0.8483::0.8483)) (IOPATH D Q (1.1537::1.1537) (0.7329::0.7329)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6181::0.6181) (0.6942::0.6942)) (IOPATH B X (0.4501::0.4501) (0.5806::0.5806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7285::5.7285) (2.6236::2.6238)) (IOPATH TE_B Z () () (0.4059::0.4059) (5.8134::5.8134) (-0.0302::-0.0302) (2.7720::2.7720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2026::6.2028) (2.8986::2.8989)) (IOPATH TE_B Z () () (0.5792::0.5792) (6.1224::6.1224) (-0.1475::-0.1475) (3.0312::3.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7091::4.7092) (2.2017::2.2018)) (IOPATH TE_B Z () () (0.4007::0.4007) (4.7851::4.7851) (-0.0273::-0.0273) (2.3404::2.3404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0062::4.0064) (1.9112::1.9114)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.0968::4.0968) (-0.0189::-0.0189) (2.0484::2.0484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6913::0.6913) (0.5937::0.5937)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3000::0.3029)) (SETUP (negedge GATE) (posedge CLK) (0.3982::0.3986)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5948::4.5949) (2.1652::2.1655)) (IOPATH TE_B Z () () (0.4861::0.4861) (4.7149::4.7149) (-0.0779::-0.0779) (2.3644::2.3644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8323::3.8324) (1.8467::1.8469)) (IOPATH TE_B Z () () (0.3939::0.3939) (3.8927::3.8927) (-0.0235::-0.0235) (1.9712::1.9712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2228::0.2228) (0.2510::0.2510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.1264::1.1300) (0.7177::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2014::0.2014) (0.2272::0.2272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1293::6.1294) (2.7870::2.7872)) (IOPATH TE_B Z () () (0.3774::0.3774) (6.1832::6.1832) (-0.0144::-0.0144) (2.9030::2.9030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6724::0.6724) (0.5765::0.5765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4032::4.4034) (2.0802::2.0805)) (IOPATH TE_B Z () () (0.3770::0.3770) (4.4785::4.4785) (-0.0142::-0.0142) (2.2041::2.2041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9823::0.9824) (0.9393::0.9393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1004::4.1005) (1.9540::1.9542)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.1780::4.1780) (-0.0205::-0.0205) (2.0806::2.0806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6553::0.6553) (0.5721::0.5721)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1394::1.1394) (0.7237::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7471::0.7471)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3761::4.3761) (2.0710::2.0712)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.4391::4.4391) (-0.0208::-0.0208) (2.1929::2.1929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0924::1.0924) (0.6853::0.6853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8275::0.8275)) (IOPATH D Q (1.0962::1.0962) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7914::0.7921) (0.6883::0.6956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1517::1.1569) (0.7385::0.7484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7524)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6933::0.6933) (0.5948::0.5948)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7589::0.7589) (0.6678::0.6678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.0991::1.0991) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8869::0.8870) (0.8207::0.8208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5024::0.5023) (0.5767::0.5767)) (IOPATH B X (0.4543::0.4543) (0.5852::0.5852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0843::1.0843) (0.8710::0.8710)) (IOPATH D Q (1.2051::1.2090) (0.7720::0.7801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1239)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8243::0.8243)) (IOPATH D Q (1.1013::1.1013) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2087::4.2088) (1.9979::1.9981)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.2868::4.2868) (-0.0189::-0.0189) (2.1282::2.1282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8319::0.8319)) (IOPATH D Q (1.1069::1.1069) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7666::3.7668) (1.8129::1.8131)) (IOPATH TE_B Z () () (0.3674::0.3674) (3.8382::3.8382) (-0.0089::-0.0089) (1.9304::1.9304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6675::0.6675) (0.5793::0.5793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9916::4.9918) (2.3142::2.3144)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.0644::5.0644) (-0.0171::-0.0171) (2.4379::2.4379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1193::1.1193) (0.7108::0.7108)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6104::0.6104) (0.5521::0.5521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5620::4.5621) (2.1364::2.1366)) (IOPATH TE_B Z () () (0.3895::0.3895) (4.6546::4.6546) (-0.0211::-0.0211) (2.2790::2.2790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8241::3.8243) (1.8378::1.8380)) (IOPATH TE_B Z () () (0.3902::0.3902) (3.9185::3.9185) (-0.0215::-0.0215) (1.9789::1.9789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1039::1.1039) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3928::4.3928) (2.0733::2.0735)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.4553::4.4553) (-0.0178::-0.0178) (2.1925::2.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.0855::1.0855) (0.6811::0.6811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7089::0.7089)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1024::1.1024) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8127::3.8128) (1.8325::1.8327)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.9068::3.9068) (-0.0199::-0.0199) (1.9733::1.9733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5318::0.5318) (0.6073::0.6073)) (IOPATH B X (0.5436::0.5436) (0.6868::0.6868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7937::4.7937) (2.2359::2.2361)) (IOPATH TE_B Z () () (0.3888::0.3888) (4.8727::4.8727) (-0.0207::-0.0207) (2.3708::2.3708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6436::0.6436) (0.5655::0.5655)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3163::4.3165) (2.0457::2.0459)) (IOPATH TE_B Z () () (0.3739::0.3739) (4.3877::4.3877) (-0.0125::-0.0125) (2.1668::2.1668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5045::5.5046) (2.5273::2.5275)) (IOPATH TE_B Z () () (0.3990::0.3990) (5.5764::5.5764) (-0.0263::-0.0263) (2.6618::2.6618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8275::0.8275)) (IOPATH D Q (1.0976::1.0976) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.0993::1.0993) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4288::5.4288) (2.4930::2.4932)) (IOPATH TE_B Z () () (0.4007::0.4007) (5.5069::5.5069) (-0.0273::-0.0273) (2.6324::2.6324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7101::0.7101) (0.5959::0.5959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8238::0.8238)) (IOPATH D Q (1.1490::1.1532) (0.7364::0.7438)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7544)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1767::0.1767) (0.1903::0.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1734::1.1789) (0.7543::0.7641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7596)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1355)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8350::0.8350)) (IOPATH D Q (1.1171::1.1171) (0.7050::0.7050)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.1271::1.1271) (0.7119::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7380::0.7380)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1156)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.0956::1.0956) (0.6879::0.6879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6492::0.6492) (0.5688::0.5688)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1079::5.1080) (2.3650::2.3652)) (IOPATH TE_B Z () () (0.3866::0.3866) (5.1799::5.1799) (-0.0195::-0.0195) (2.4897::2.4897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6783::4.6785) (2.1833::2.1835)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.7495::4.7495) (-0.0126::-0.0126) (2.3096::2.3096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0476::1.0476) (0.8471::0.8471)) (IOPATH D Q (1.1206::1.1206) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5769::0.5769) (0.6530::0.6531)) (IOPATH B X (0.4138::0.4138) (0.5422::0.5422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2371::0.2371) (0.2670::0.2670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1524::1.1524) (0.7314::0.7366)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7470::0.7470)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1151::1.1151) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7275::0.7275)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1096::1.1096) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1093::1.1093) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8558::4.8559) (2.2618::2.2620)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.9282::4.9282) (-0.0219::-0.0219) (2.3893::2.3893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8036::0.8041) (0.7000::0.7073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0970::1.0970) (0.6889::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2350::0.2350) (0.2665::0.2665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6487::0.6487) (0.5682::0.5682)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5469::0.5469) (0.5040::0.5040)) (IOPATH A Y (0.6891::0.6891) (0.1802::0.1802)) (IOPATH B Y (0.6442::0.6442) (0.1821::0.1821)) (IOPATH C Y (0.5581::0.5581) (0.1788::0.1788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1445::1.1445) (0.7296::0.7296)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7133::4.7134) (2.1994::2.1996)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.7822::4.7822) (-0.0128::-0.0128) (2.3240::2.3240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5339::0.5339) (0.6075::0.6076)) (IOPATH B X (0.4526::0.4526) (0.5819::0.5819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5492::0.5492) (0.6236::0.6236)) (IOPATH B X (0.4233::0.4233) (0.5506::0.5506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7318::0.7318) (0.7238::0.7238)) (IOPATH D X (0.7383::0.7383) (0.7392::0.7392)) (IOPATH A_N X (0.9050::0.9050) (0.7713::0.7713)) (IOPATH B_N X (0.9252::0.9252) (0.7990::0.7990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7265::0.7265) (0.7209::0.7209)) (IOPATH D X (0.7324::0.7325) (0.7350::0.7350)) (IOPATH A_N X (0.8991::0.8991) (0.7672::0.7672)) (IOPATH B_N X (0.9181::0.9181) (0.7942::0.7942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7879::0.7879) (0.7583::0.7583)) (IOPATH C X (0.8088::0.8088) (0.7939::0.7939)) (IOPATH D X (0.8266::0.8266) (0.8349::0.8349)) (IOPATH A_N X (0.9514::0.9514) (0.8201::0.8201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7280::0.7280) (0.7217::0.7217)) (IOPATH D X (0.7327::0.7327) (0.7351::0.7352)) (IOPATH A_N X (0.8988::0.8988) (0.7656::0.7656)) (IOPATH B_N X (0.9182::0.9182) (0.7943::0.7943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6486::5.6487) (2.5891::2.5893)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.7188::5.7188) (-0.0177::-0.0177) (2.7182::2.7182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1075::1.1075) (0.7008::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1165::1.1165) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1425::1.1425) (0.7287::0.7287)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7439::0.7439)) (SETUP (negedge D) (negedge GATE) (0.1196::0.1196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.6958::0.6958) (0.6934::0.6934)) (IOPATH C X (0.7176::0.7176) (0.7285::0.7285)) (IOPATH D X (0.7346::0.7346) (0.7672::0.7672)) (IOPATH A_N X (0.8575::0.8575) (0.7524::0.7524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8231::0.8233) (0.7215::0.7253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7248::0.7248) (0.7134::0.7134)) (IOPATH C X (0.7471::0.7471) (0.7495::0.7495)) (IOPATH D X (0.7640::0.7640) (0.7891::0.7891)) (IOPATH A_N X (0.8881::0.8881) (0.7741::0.7741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6862::0.6862) (0.6117::0.6117)) (IOPATH B X (0.7231::0.7231) (0.7017::0.7017)) (IOPATH C X (0.7437::0.7437) (0.7488::0.7488)) (IOPATH D X (0.7542::0.7542) (0.7746::0.7746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1942::0.1942) (0.2208::0.2208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5091::0.5094) (0.4619::0.4657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1675::0.1675) (0.1812::0.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5795::0.5795) (0.5339::0.5339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8815::3.8816) (1.8608::1.8610)) (IOPATH TE_B Z () () (0.4029::0.4029) (3.9802::3.9802) (-0.0285::-0.0285) (2.0091::2.0091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9967::3.9968) (1.9093::1.9095)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.0825::4.0825) (-0.0176::-0.0176) (2.0418::2.0418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2250::0.2250) (0.2536::0.2536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0371::1.0371) (0.8397::0.8397)) (IOPATH D Q (1.1219::1.1219) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2574::4.2575) (2.0205::2.0207)) (IOPATH TE_B Z () () (0.3756::0.3756) (4.3225::4.3225) (-0.0134::-0.0134) (2.1362::2.1362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0550::1.0550) (0.8522::0.8522)) (IOPATH D Q (1.1412::1.1412) (0.7208::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1556::1.1579) (0.7394::0.7451)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7446)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1232)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8963::4.8964) (2.2779::2.2781)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.9526::4.9526) (-0.0106::-0.0106) (2.3945::2.3945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8310::0.8310)) (IOPATH D Q (1.1314::1.1314) (0.7170::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7326::0.7326)) (SETUP (negedge D) (negedge GATE) (0.1111::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1169::4.1171) (1.9591::1.9593)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.1931::4.1931) (-0.0169::-0.0169) (2.0820::2.0820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2717::6.2718) (2.8455::2.8457)) (IOPATH TE_B Z () () (0.3695::0.3695) (6.3200::6.3200) (-0.0101::-0.0101) (2.9528::2.9528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.4060::1.4060) (1.1987::1.1987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6166::0.6171) (0.4209::0.4361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6632::0.6632) (0.5771::0.5771)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2964)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7591::3.7592) (1.8098::1.8100)) (IOPATH TE_B Z () () (0.3794::0.3794) (3.8376::3.8376) (-0.0155::-0.0155) (1.9348::1.9348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1767::4.1768) (1.9862::1.9864)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.2442::4.2442) (-0.0162::-0.0162) (2.1033::2.1033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0236::4.0236) (1.9227::1.9230)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.1063::4.1063) (-0.0197::-0.0197) (2.0559::2.0559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5014::0.5014) (0.5770::0.5771)) (IOPATH B X (0.4402::0.4402) (0.5704::0.5704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.7408::1.7408) (1.2597::1.2597)) (IOPATH D Q (1.8297::1.8297) (1.1329::1.1329)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8804::0.8804) (0.8352::0.8352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8045::5.8046) (2.6552::2.6554)) (IOPATH TE_B Z () () (0.3784::0.3784) (5.8735::5.8735) (-0.0150::-0.0150) (2.7848::2.7848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6357::0.6357) (0.7104::0.7104)) (IOPATH B X (0.4750::0.4750) (0.6090::0.6090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5297::0.5297) (0.4860::0.4860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3828::4.3829) (2.0703::2.0705)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.4575::4.4575) (-0.0176::-0.0176) (2.1967::2.1967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1032::1.1032) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1191::1.1191) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7309::0.7309)) (SETUP (negedge D) (negedge GATE) (0.1097::0.1097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9870::3.9872) (1.9090::1.9093)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.0676::4.0676) (-0.0172::-0.0172) (2.0385::2.0385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1120::1.1120) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1746::0.1746) (0.1919::0.1919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7835::4.7837) (2.2312::2.2314)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.8745::4.8745) (-0.0224::-0.0224) (2.3736::2.3736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7032::3.7034) (1.7879::1.7881)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.7905::3.7905) (-0.0187::-0.0187) (1.9214::1.9214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7451::4.7452) (2.2146::2.2148)) (IOPATH TE_B Z () () (0.3977::0.3977) (4.8359::4.8359) (-0.0256::-0.0256) (2.3593::2.3593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2944::5.2945) (2.4394::2.4396)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.3680::5.3680) (-0.0167::-0.0167) (2.5653::2.5653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3218::6.3218) (2.8676::2.8677)) (IOPATH TE_B Z () () (0.3849::0.3849) (6.3725::6.3725) (-0.0186::-0.0186) (2.9879::2.9879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8838::3.8839) (1.8641::1.8643)) (IOPATH TE_B Z () () (0.3930::0.3930) (3.9792::3.9792) (-0.0231::-0.0231) (2.0062::2.0062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7152::5.7154) (2.6132::2.6134)) (IOPATH TE_B Z () () (0.3639::0.3639) (5.7660::5.7660) (-0.0069::-0.0069) (2.7172::2.7172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0609::5.0610) (2.3438::2.3440)) (IOPATH TE_B Z () () (0.3740::0.3740) (5.1241::5.1241) (-0.0125::-0.0125) (2.4619::2.4619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1331::1.1331) (0.7158::0.7206)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7369::0.7369)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1148)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8340::0.8340)) (IOPATH D Q (1.1393::1.1431) (0.7257::0.7333)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5684::0.5684) (0.5261::0.5261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1047::1.1047) (0.6954::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1439::1.1439) (0.9078::0.9078)) (IOPATH D Q (1.2221::1.2221) (0.7696::0.7696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1051::1.1051) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8376::4.8378) (2.2500::2.2503)) (IOPATH TE_B Z () () (0.3707::0.3707) (4.8971::4.8971) (-0.0107::-0.0107) (2.3661::2.3661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7617::3.7617) (1.8158::1.8160)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.8378::3.8378) (-0.0188::-0.0188) (1.9441::1.9441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8257::0.8261) (0.7221::0.7241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1252::1.1252) (0.7146::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7331::0.7331)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6506::0.6506) (0.5693::0.5693)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8522::3.8522) (1.8537::1.8538)) (IOPATH TE_B Z () () (0.4010::0.4010) (3.9362::3.9362) (-0.0275::-0.0275) (1.9937::1.9937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5255::0.5255) (0.6001::0.6001)) (IOPATH B X (0.4377::0.4377) (0.5666::0.5666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0410::1.0410) (0.8424::0.8424)) (IOPATH D Q (1.1340::1.1340) (0.7194::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7234::0.7234)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5415::0.5415) (0.4956::0.4956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3937::4.3938) (2.0733::2.0735)) (IOPATH TE_B Z () () (0.3685::0.3685) (4.4501::4.4501) (-0.0095::-0.0095) (2.1814::2.1814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0937::1.0937) (0.6881::0.6881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1098::1.1098) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1256::1.1256) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0876::1.0876) (0.6819::0.6819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7126::0.7126)) (SETUP (negedge D) (negedge GATE) (0.0972::0.0972)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0387::1.0387) (0.8409::0.8409)) (IOPATH D Q (1.1934::1.1934) (0.7619::0.7665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7651::0.7651)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1342)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0845::1.0845) (0.6795::0.6795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7109::0.7109)) (SETUP (negedge D) (negedge GATE) (0.0959::0.0959)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7843::4.7845) (2.2317::2.2319)) (IOPATH TE_B Z () () (0.3897::0.3897) (4.8660::4.8660) (-0.0212::-0.0212) (2.3674::2.3674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2242::0.2242) (0.2515::0.2515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6900::4.6902) (2.1908::2.1910)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.7808::4.7808) (-0.0213::-0.0213) (2.3320::2.3320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0439::1.0439) (0.8445::0.8445)) (IOPATH D Q (1.1303::1.1303) (0.7155::0.7155)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2373::0.2373) (0.2693::0.2693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.0937::1.0937) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5514::4.5516) (2.1364::2.1366)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.6320::4.6320) (-0.0176::-0.0176) (2.2757::2.2757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7178::0.7178) (0.6094::0.6094)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2940)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5979::4.5980) (2.1528::2.1531)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.6668::4.6668) (-0.0156::-0.0156) (2.2788::2.2788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5430::4.5432) (2.1294::2.1296)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.6269::4.6269) (-0.0183::-0.0183) (2.2690::2.2690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0045::4.0047) (1.9142::1.9144)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.0775::4.0775) (-0.0167::-0.0167) (2.0359::2.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0422::1.0422) (0.8433::0.8433)) (IOPATH D Q (1.1297::1.1297) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9700::3.9701) (1.9010::1.9012)) (IOPATH TE_B Z () () (0.3940::0.3940) (4.0588::4.0588) (-0.0236::-0.0236) (2.0404::2.0404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7063::3.7064) (1.7918::1.7920)) (IOPATH TE_B Z () () (0.3910::0.3910) (3.7989::3.7989) (-0.0220::-0.0220) (1.9322::1.9322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3134::4.3135) (2.0423::2.0425)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.3869::4.3869) (-0.0176::-0.0176) (2.1658::2.1658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4546::4.4547) (2.0950::2.0952)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.5249::4.5249) (-0.0149::-0.0149) (2.2226::2.2226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9310::4.9312) (2.2928::2.2930)) (IOPATH TE_B Z () () (0.4044::0.4044) (4.9824::4.9824) (-0.0293::-0.0293) (2.4183::2.4183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1093::1.1093) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.1365::1.1365) (0.7230::0.7230)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7409::0.7409)) (SETUP (negedge D) (negedge GATE) (0.1171::0.1171)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8378::0.8378)) (IOPATH D Q (1.1119::1.1119) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7130::0.7130)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0991::1.0991) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5270::0.5270) (0.4834::0.4834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1295::1.1329) (0.7200::0.7269)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7430)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6450::0.6450) (0.5279::0.5279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0443::1.0443) (0.8447::0.8447)) (IOPATH D Q (1.1311::1.1311) (0.7156::0.7156)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8350::0.8350)) (IOPATH D Q (1.1241::1.1241) (0.7111::0.7111)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7627::3.7628) (1.8140::1.8143)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.8454::3.8454) (-0.0184::-0.0184) (1.9451::1.9451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8125::4.8126) (2.2434::2.2436)) (IOPATH TE_B Z () () (0.3859::0.3860) (4.8934::4.8934) (-0.0191::-0.0192) (2.3780::2.3780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7117::5.7117) (2.6120::2.6122)) (IOPATH TE_B Z () () (0.3760::0.3760) (5.7597::5.7597) (-0.0136::-0.0136) (2.7234::2.7234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1144::1.1144) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1130::1.1130) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6819::4.6819) (2.1882::2.1884)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.7562::4.7562) (-0.0205::-0.0205) (2.3195::2.3195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1498::4.1500) (1.9755::1.9757)) (IOPATH TE_B Z () () (0.3912::0.3912) (4.2397::4.2397) (-0.0220::-0.0220) (2.1147::2.1147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2242::0.2242) (0.2520::0.2520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8717::4.8718) (2.2671::2.2673)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.9474::4.9474) (-0.0205::-0.0205) (2.3987::2.3987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8096::3.8098) (1.8317::1.8319)) (IOPATH TE_B Z () () (0.3700::0.3700) (3.8798::3.8798) (-0.0103::-0.0103) (1.9491::1.9491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0533::1.0533) (0.8511::0.8511)) (IOPATH D Q (1.1373::1.1373) (0.7196::0.7196)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5518::5.5519) (2.5492::2.5494)) (IOPATH TE_B Z () () (0.3983::0.3983) (5.6318::5.6318) (-0.0260::-0.0260) (2.6858::2.6858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6455::0.6455) (0.5399::0.5399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8204::5.8205) (2.6561::2.6563)) (IOPATH TE_B Z () () (0.3678::0.3679) (5.8738::5.8738) (-0.0091::-0.0091) (2.7672::2.7672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1354::1.1369) (0.7245::0.7276)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1197)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0364::1.0364) (0.8392::0.8392)) (IOPATH D Q (1.1326::1.1326) (0.7175::0.7175)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6709::0.6709) (0.5816::0.5816)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8088::4.8089) (2.2372::2.2374)) (IOPATH TE_B Z () () (0.3622::0.3622) (4.8573::4.8573) (-0.0060::-0.0060) (2.3432::2.3432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0370::1.0370) (0.8397::0.8397)) (IOPATH D Q (1.1169::1.1169) (0.7039::0.7039)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1490::1.1524) (0.7365::0.7433)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7559)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1153::1.1153) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7204::0.7204)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1295::1.1295) (0.7137::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1324::1.1359) (0.7218::0.7296)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1209)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1117::1.1117) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7959::0.7959) (0.7126::0.7126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8329::4.8330) (2.2496::2.2498)) (IOPATH TE_B Z () () (0.3859::0.3859) (4.9031::4.9031) (-0.0191::-0.0191) (2.3741::2.3741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.5171::0.5171) (0.4754::0.4754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1119::1.1119) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1886::4.1888) (1.9884::1.9886)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.2561::4.2561) (-0.0125::-0.0125) (2.1030::2.1030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.0980::1.0980) (0.6882::0.6882)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3852::0.3852) (0.4055::0.4055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7475::4.7476) (2.2135::2.2138)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.8289::4.8289) (-0.0178::-0.0178) (2.3458::2.3458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1201::1.1201) (0.7105::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8282::0.8282)) (IOPATH D Q (1.1018::1.1018) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4543::4.4543) (2.1014::2.1016)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.5216::4.5216) (-0.0156::-0.0156) (2.2232::2.2232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.0982::1.0982) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5254::0.5254) (0.5987::0.5987)) (IOPATH B X (0.4717::0.4717) (0.6034::0.6034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7385::0.7385) (0.6396::0.6396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2464::4.2465) (2.0162::2.0163)) (IOPATH TE_B Z () () (0.3990::0.3990) (4.3238::4.3238) (-0.0263::-0.0264) (2.1527::2.1527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1999::0.1999) (0.2247::0.2247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0959::1.0959) (0.6884::0.6884)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1727::1.1727) (0.7475::0.7507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1318)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1083::1.1083) (0.6999::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6790::0.6790) (0.5861::0.5861)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4166::4.4168) (2.0916::2.0919)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.4517::4.4517) (-0.0176::-0.0176) (2.2000::2.2000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1055::1.1055) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6984::1.6984) (1.2348::1.2348)) (IOPATH D Q (1.7799::1.7799) (1.0995::1.0995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6835::0.6835) (0.6058::0.6058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1657::1.1657) (0.7429::0.7464)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1277)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9845::4.9847) (2.3090::2.3093)) (IOPATH TE_B Z () () (0.3692::0.3692) (5.0434::5.0434) (-0.0099::-0.0099) (2.4206::2.4206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5415::4.5416) (2.1277::2.1279)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.6171::4.6171) (-0.0183::-0.0183) (2.2613::2.2613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5237::0.5240) (0.4723::0.4761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0977::4.0978) (1.9530::1.9532)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.1737::4.1737) (-0.0177::-0.0177) (2.0781::2.0781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.0988::1.0988) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8383::3.8384) (1.8462::1.8464)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.9262::3.9261) (-0.0188::-0.0188) (1.9811::1.9811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.0989::1.0989) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6156::4.6157) (2.1608::2.1610)) (IOPATH TE_B Z () () (0.3914::0.3914) (4.6785::4.6785) (-0.0221::-0.0221) (2.2849::2.2849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2043::5.2044) (2.4046::2.4048)) (IOPATH TE_B Z () () (0.3946::0.3946) (5.2800::5.2800) (-0.0239::-0.0239) (2.5370::2.5370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3382::4.3384) (2.0533::2.0536)) (IOPATH TE_B Z () () (0.4047::0.4047) (4.3986::4.3986) (-0.0295::-0.0295) (2.1850::2.1850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2621::5.2623) (2.4302::2.4304)) (IOPATH TE_B Z () () (0.3776::0.3776) (5.3255::5.3255) (-0.0145::-0.0145) (2.5486::2.5486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2621::4.2623) (2.0188::2.0190)) (IOPATH TE_B Z () () (0.3631::0.3631) (4.3162::4.3162) (-0.0065::-0.0065) (2.1218::2.1218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8526::0.8527) (0.7981::0.7981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0820::1.0820) (0.8696::0.8696)) (IOPATH D Q (1.1731::1.1731) (0.7440::0.7440)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1533::1.1533) (0.7334::0.7348)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1216)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8335::0.8335)) (IOPATH D Q (1.1096::1.1096) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1012::1.1012) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1143::1.1143) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1321::1.1321) (0.7199::0.7199)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8245::0.8245)) (IOPATH D Q (1.0984::1.0984) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6691::4.6693) (2.1801::2.1803)) (IOPATH TE_B Z () () (0.3916::0.3917) (4.7651::4.7651) (-0.0223::-0.0223) (2.3263::2.3263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0962::1.0962) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8543::0.8544) (0.8009::0.8010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9400::3.9402) (1.8871::1.8873)) (IOPATH TE_B Z () () (0.3718::0.3718) (4.0141::4.0141) (-0.0113::-0.0113) (2.0084::2.0084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2340::0.2340) (0.2682::0.2682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7927::3.7928) (1.8269::1.8271)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.8721::3.8721) (-0.0175::-0.0175) (1.9541::1.9541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6071::4.6072) (2.1567::2.1569)) (IOPATH TE_B Z () () (0.4047::0.4047) (4.7022::4.7022) (-0.0295::-0.0295) (2.3070::2.3070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0075::5.0076) (2.3217::2.3219)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.0616::5.0616) (-0.0108::-0.0108) (2.4296::2.4296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2734::4.2736) (2.0234::2.0236)) (IOPATH TE_B Z () () (0.3821::0.3821) (4.3528::4.3528) (-0.0170::-0.0170) (2.1526::2.1526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1073::6.1074) (2.7780::2.7782)) (IOPATH TE_B Z () () (0.3905::0.3905) (6.1846::6.1846) (-0.0216::-0.0216) (2.9135::2.9135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1064::1.1064) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.0938::1.0938) (0.6881::0.6881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4796::5.4798) (2.5192::2.5194)) (IOPATH TE_B Z () () (0.3723::0.3723) (5.5417::5.5417) (-0.0116::-0.0116) (2.6346::2.6346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8491::4.8492) (2.2543::2.2545)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.9254::4.9254) (-0.0218::-0.0218) (2.3857::2.3857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1005::1.1005) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1528::1.1528) (0.7311::0.7365)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8146::0.8146) (0.7480::0.7480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1679::5.1680) (2.3848::2.3850)) (IOPATH TE_B Z () () (0.3742::0.3742) (5.2263::5.2263) (-0.0126::-0.0126) (2.4979::2.4979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1084::1.1084) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0336::4.0337) (1.9280::1.9284)) (IOPATH TE_B Z () () (0.4640::0.4640) (4.1288::4.1288) (-0.0623::-0.0623) (2.1007::2.1007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8335::0.8335)) (IOPATH D Q (1.1121::1.1121) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5309::4.5310) (2.1276::2.1278)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.6145::4.6145) (-0.0180::-0.0180) (2.2684::2.2684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.0988::1.0988) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1038::1.1038) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6372::0.6373) (0.7111::0.7112)) (IOPATH B X (0.4285::0.4285) (0.5551::0.5551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2764::5.2766) (2.4343::2.4345)) (IOPATH TE_B Z () () (0.3825::0.3825) (5.3450::5.3450) (-0.0172::-0.0172) (2.5557::2.5557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1945::4.1946) (1.9919::1.9921)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.2861::4.2861) (-0.0252::-0.0252) (2.1351::2.1351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7949::4.7949) (2.2316::2.2318)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.8666::4.8666) (-0.0162::-0.0162) (2.3583::2.3583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8352::0.8352)) (IOPATH D Q (1.1448::1.1448) (0.7288::0.7288)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6529::0.6529) (0.5710::0.5710)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1073::1.1073) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7202::3.7204) (1.7956::1.7958)) (IOPATH TE_B Z () () (0.3861::0.3861) (3.8074::3.8074) (-0.0193::-0.0193) (1.9282::1.9282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1062::1.1062) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1140::1.1140) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7266::0.7266)) (SETUP (negedge D) (negedge GATE) (0.1082::0.1082)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1250::1.1250) (0.7096::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1082)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7182::0.7182) (0.6299::0.6299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1276::1.1276) (0.7120::0.7159)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7322::0.7322)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6593::0.6593) (0.5744::0.5744)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2220::0.2220) (0.2511::0.2511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1777::1.1777) (0.7512::0.7543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7645::0.7645)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1330)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0338::1.0338) (0.8374::0.8374)) (IOPATH D Q (1.1415::1.1415) (0.7280::0.7280)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1137::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0221::4.0222) (1.9189::1.9191)) (IOPATH TE_B Z () () (0.3822::0.3822) (4.1000::4.1000) (-0.0171::-0.0171) (2.0454::2.0454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1336::1.1336) (0.7163::0.7199)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7345::0.7345)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8280::0.8280)) (IOPATH D Q (1.1618::1.1618) (0.7404::0.7432)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7771::3.7773) (1.8191::1.8193)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.8581::3.8581) (-0.0145::-0.0145) (1.9460::1.9460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8715::3.8716) (1.8607::1.8609)) (IOPATH TE_B Z () () (0.3791::0.3791) (3.9508::3.9508) (-0.0154::-0.0154) (1.9882::1.9882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2553::5.2554) (2.4230::2.4232)) (IOPATH TE_B Z () () (0.3736::0.3736) (5.3226::5.3226) (-0.0123::-0.0123) (2.5445::2.5445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1236::1.1236) (0.7152::0.7152)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0484::4.0485) (1.9366::1.9369)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.1090::4.1090) (-0.0266::-0.0266) (2.0653::2.0653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4389::4.4390) (2.0944::2.0946)) (IOPATH TE_B Z () () (0.3734::0.3734) (4.4984::4.4984) (-0.0122::-0.0122) (2.2065::2.2065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0022::5.0023) (2.3234::2.3236)) (IOPATH TE_B Z () () (0.3913::0.3913) (5.0732::5.0732) (-0.0221::-0.0221) (2.4510::2.4510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2279::5.2281) (2.4159::2.4161)) (IOPATH TE_B Z () () (0.3768::0.3768) (5.2986::5.2986) (-0.0141::-0.0141) (2.5411::2.5411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1311::1.1311) (0.7211::0.7211)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8244::0.8244)) (IOPATH D Q (1.1208::1.1208) (0.7125::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1179::1.1179) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.1368::1.1368) (0.7261::0.7261)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7442::0.7442)) (SETUP (negedge D) (negedge GATE) (0.1206::0.1206)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6425::0.6425) (0.5648::0.5648)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.0881::1.0881) (0.6817::0.6817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5958::0.5958) (0.5435::0.5464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7174::0.7174) (0.6091::0.6091)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8973::4.8973) (2.2793::2.2795)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.9731::4.9731) (-0.0199::-0.0199) (2.4116::2.4116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5009::4.5010) (2.1141::2.1143)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.5762::4.5762) (-0.0153::-0.0153) (2.2479::2.2479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1325::1.1325) (0.7192::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1132::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2285::0.2285) (0.2552::0.2552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5529::0.5529) (0.6285::0.6285)) (IOPATH B X (0.4245::0.4245) (0.5529::0.5529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6058::0.6058) (0.5495::0.5495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4713::4.4714) (2.0996::2.0998)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.5502::4.5502) (-0.0166::-0.0166) (2.2359::2.2359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1618::1.1618) (0.7468::0.7468)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7526::0.7526)) (SETUP (negedge D) (negedge GATE) (0.1274::0.1274)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5931::4.5932) (2.1513::2.1515)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.6775::4.6775) (-0.0227::-0.0227) (2.2899::2.2899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7368::5.7370) (2.6206::2.6208)) (IOPATH TE_B Z () () (0.3799::0.3799) (5.8092::5.8092) (-0.0158::-0.0158) (2.7472::2.7472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6983::0.6983) (0.6104::0.6104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7216::5.7218) (2.6168::2.6170)) (IOPATH TE_B Z () () (0.3821::0.3821) (5.7904::5.7904) (-0.0170::-0.0170) (2.7415::2.7415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9092::3.9093) (1.8731::1.8733)) (IOPATH TE_B Z () () (0.3804::0.3804) (3.9861::3.9861) (-0.0161::-0.0161) (1.9977::1.9977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5780::4.5782) (2.1462::2.1464)) (IOPATH TE_B Z () () (0.3691::0.3691) (4.6449::4.6449) (-0.0099::-0.0099) (2.2693::2.2693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0717::5.0718) (2.3495::2.3497)) (IOPATH TE_B Z () () (0.3795::0.3795) (5.1383::5.1383) (-0.0156::-0.0156) (2.4705::2.4705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8371::0.8371)) (IOPATH D Q (1.1210::1.1210) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8706::4.8707) (2.2683::2.2685)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.9296::4.9296) (-0.0158::-0.0158) (2.3815::2.3815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7230::0.7230) (0.6077::0.6077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1168::6.1169) (2.7840::2.7842)) (IOPATH TE_B Z () () (0.3788::0.3788) (6.1758::6.1758) (-0.0152::-0.0152) (2.9043::2.9043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7600::4.7601) (2.2224::2.2226)) (IOPATH TE_B Z () () (0.3890::0.3890) (4.8397::4.8397) (-0.0208::-0.0208) (2.3569::2.3569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8207::3.8209) (1.8365::1.8367)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.9066::3.9066) (-0.0173::-0.0173) (1.9682::1.9682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.0946::1.0946) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1152::1.1152) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6837::0.6837) (0.5890::0.5890)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8266::0.8266)) (IOPATH D Q (1.1393::1.1430) (0.7277::0.7361)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2268::0.2268) (0.2552::0.2552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5727::0.5727) (0.5071::0.5071)) (IOPATH A Y (0.7258::0.7258) (0.1901::0.1901)) (IOPATH B Y (0.6799::0.6799) (0.1909::0.1909)) (IOPATH C Y (0.5899::0.5899) (0.1812::0.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1009::1.1009) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7332::0.7332) (0.7272::0.7272)) (IOPATH D X (0.7297::0.7297) (0.7323::0.7323)) (IOPATH A_N X (0.8999::0.8999) (0.7665::0.7665)) (IOPATH B_N X (0.9242::0.9242) (0.8000::0.8000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7959::4.7959) (2.2319::2.2319)) (IOPATH TE_B Z () () (0.3019::0.3019) (4.8551::4.8552) (0.0273::0.0273) (2.3194::2.3195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7659::0.7659) (0.6714::0.6714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7463::0.7463) (0.7352::0.7352)) (IOPATH D X (0.7440::0.7440) (0.7425::0.7425)) (IOPATH A_N X (0.9144::0.9144) (0.7765::0.7765)) (IOPATH B_N X (0.9408::0.9408) (0.8117::0.8117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5530::0.5530) (0.4981::0.4981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6465::0.6465) (0.5669::0.5669)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5582::4.5583) (2.1336::2.1338)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.6379::4.6379) (-0.0176::-0.0176) (2.2694::2.2694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7321::0.7321) (0.7198::0.7198)) (IOPATH C X (0.7538::0.7538) (0.7562::0.7562)) (IOPATH D X (0.7625::0.7625) (0.7875::0.7875)) (IOPATH A_N X (0.8907::0.8907) (0.7759::0.7759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1262::1.1276) (0.7171::0.7199)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1596::4.1597) (1.9746::1.9749)) (IOPATH TE_B Z () () (0.3958::0.3958) (4.2519::4.2519) (-0.0246::-0.0246) (2.1163::2.1163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7411::0.7411) (0.7301::0.7301)) (IOPATH D X (0.7421::0.7421) (0.7412::0.7412)) (IOPATH A_N X (0.9181::0.9181) (0.7811::0.7811)) (IOPATH B_N X (0.9369::0.9369) (0.8087::0.8087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7021::0.7021) (0.6994::0.6994)) (IOPATH C X (0.7179::0.7179) (0.7282::0.7282)) (IOPATH D X (0.7315::0.7315) (0.7645::0.7645)) (IOPATH A_N X (0.8634::0.8634) (0.7582::0.7582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1053::1.1053) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6691::0.6691) (0.5454::0.5454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7128::0.7128) (0.7059::0.7059)) (IOPATH C X (0.7299::0.7299) (0.7366::0.7366)) (IOPATH D X (0.7434::0.7434) (0.7733::0.7733)) (IOPATH A_N X (0.8772::0.8772) (0.7683::0.7683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1138::1.1138) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7538::3.7539) (1.8078::1.8081)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.8366::3.8366) (-0.0172::-0.0172) (1.9384::1.9384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6896::0.6896) (0.6153::0.6153)) (IOPATH B X (0.7256::0.7256) (0.7045::0.7045)) (IOPATH C X (0.7408::0.7408) (0.7461::0.7461)) (IOPATH D X (0.7480::0.7480) (0.7694::0.7694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9155::3.9156) (1.8781::1.8783)) (IOPATH TE_B Z () () (0.3814::0.3814) (3.9957::3.9957) (-0.0167::-0.0167) (2.0062::2.0062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.0993::1.0993) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.0976::1.0976) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6715::0.6715) (0.5816::0.5816)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7545::0.7545) (0.6848::0.6848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1235::6.1236) (2.7834::2.7836)) (IOPATH TE_B Z () () (0.3760::0.3760) (6.1820::6.1820) (-0.0136::-0.0136) (2.9018::2.9018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1123::1.1123) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1522::1.1522) (0.7317::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7534::0.7534)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1501::1.1501) (0.7308::0.7360)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7538::0.7538)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1265)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1548::1.1578) (0.7396::0.7463)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1248)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6432::0.6432) (0.5720::0.5720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.0955::1.0955) (0.6878::0.6878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6662::0.6662) (0.5881::0.5881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4773::5.4774) (2.5180::2.5182)) (IOPATH TE_B Z () () (0.3707::0.3707) (5.5255::5.5255) (-0.0107::-0.0107) (2.6243::2.6243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0997::4.0999) (1.9537::1.9539)) (IOPATH TE_B Z () () (0.3743::0.3743) (4.1724::4.1724) (-0.0127::-0.0127) (2.0735::2.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1011::1.1011) (0.8814::0.8814)) (IOPATH D Q (1.1858::1.1858) (0.7484::0.7484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8528::4.8530) (2.2577::2.2579)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.9290::4.9290) (-0.0169::-0.0169) (2.3840::2.3840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0305::4.0306) (1.9295::1.9296)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.0889::4.0889) (-0.0186::-0.0186) (2.0482::2.0482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.0956::1.0956) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3713::5.3714) (2.4717::2.4719)) (IOPATH TE_B Z () () (0.3682::0.3682) (5.4251::5.4251) (-0.0093::-0.0093) (2.5799::2.5799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8349::0.8349)) (IOPATH D Q (1.1267::1.1267) (0.7149::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5508::0.5508) (0.4960::0.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9116::3.9117) (1.8737::1.8739)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.9899::3.9899) (-0.0157::-0.0157) (2.0000::2.0000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2396::0.2396) (0.2676::0.2676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6122::0.6122) (0.6878::0.6878)) (IOPATH B X (0.4220::0.4220) (0.5498::0.5498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6589::0.6589) (0.5742::0.5742)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1068::1.1068) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4727::0.4727) (0.5470::0.5470)) (IOPATH B X (0.4191::0.4191) (0.5464::0.5464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1170::1.1170) (0.7066::0.7066)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1051::0.1051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2277::0.2277) (0.2575::0.2575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4904::0.4904) (0.5653::0.5653)) (IOPATH B X (0.4488::0.4488) (0.5791::0.5791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1047::1.1047) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6160::4.6161) (2.1709::2.1713)) (IOPATH TE_B Z () () (0.4625::0.4625) (4.6793::4.6793) (-0.0614::-0.0614) (2.3279::2.3279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7165::4.7166) (2.2045::2.2047)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.8033::4.8033) (-0.0229::-0.0229) (2.3440::2.3440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1088::1.1088) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1478::1.1478) (0.7295::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7507::0.7507)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1236)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8567::0.8567) (0.8060::0.8060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8044::3.8044) (1.8325::1.8327)) (IOPATH TE_B Z () () (0.3916::0.3916) (3.8909::3.8909) (-0.0223::-0.0223) (1.9695::1.9695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4069::4.4071) (2.0820::2.0822)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.4772::4.4772) (-0.0143::-0.0143) (2.2027::2.2027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2827::4.2829) (2.0275::2.0277)) (IOPATH TE_B Z () () (0.3710::0.3710) (4.3579::4.3579) (-0.0109::-0.0109) (2.1502::2.1502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.7874::1.7874) (1.2872::1.2872)) (IOPATH D Q (1.8694::1.8694) (1.1525::1.1525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1002::4.1004) (1.9543::1.9545)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.1706::4.1706) (-0.0179::-0.0179) (2.0731::2.0731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3637::4.3638) (2.0628::2.0630)) (IOPATH TE_B Z () () (0.3794::0.3794) (4.4318::4.4318) (-0.0155::-0.0155) (2.1849::2.1849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7188::4.7189) (2.2044::2.2046)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.8011::4.8011) (-0.0243::-0.0243) (2.3392::2.3392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2115::4.2116) (1.9969::1.9971)) (IOPATH TE_B Z () () (0.3967::0.3967) (4.3135::4.3135) (-0.0251::-0.0251) (2.1477::2.1477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1637::1.1637) (0.7412::0.7440)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8495::4.8496) (2.2589::2.2591)) (IOPATH TE_B Z () () (0.3933::0.3933) (4.9329::4.9329) (-0.0232::-0.0232) (2.3964::2.3964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1085::1.1085) (0.7011::0.7011)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0567::1.0567) (0.8534::0.8534)) (IOPATH D Q (1.1463::1.1463) (0.7267::0.7267)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7673::4.7673) (2.2205::2.2207)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.8386::4.8386) (-0.0193::-0.0193) (2.3473::2.3473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8059::0.8059) (0.7328::0.7328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6883::4.6884) (2.1916::2.1918)) (IOPATH TE_B Z () () (0.3777::0.3777) (4.7530::4.7530) (-0.0146::-0.0146) (2.3148::2.3148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5515::0.5515) (0.4958::0.4958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0503::4.0504) (1.9356::1.9358)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.1238::4.1238) (-0.0182::-0.0182) (2.0598::2.0598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9146::0.9146) (0.8609::0.8609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6544::0.6544) (0.5715::0.5715)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2961::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5740::0.5740) (0.6494::0.6494)) (IOPATH B X (0.4253::0.4253) (0.5536::0.5536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0901::1.0901) (0.8746::0.8746)) (IOPATH D Q (1.1710::1.1710) (0.7383::0.7383)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6369::0.6369) (0.5612::0.5612)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2960::0.2969)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3962)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3121::4.3123) (2.0424::2.0426)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.3915::4.3915) (-0.0150::-0.0150) (2.1705::2.1705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8482::3.8483) (1.8507::1.8509)) (IOPATH TE_B Z () () (0.4004::0.4004) (3.9417::3.9417) (-0.0271::-0.0271) (1.9954::1.9954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4901::5.4903) (2.5204::2.5206)) (IOPATH TE_B Z () () (0.3777::0.3777) (5.5544::5.5544) (-0.0146::-0.0146) (2.6390::2.6390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8347::0.8347)) (IOPATH D Q (1.1306::1.1306) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8045::0.8045) (0.7452::0.7452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0372::1.0372) (0.8398::0.8398)) (IOPATH D Q (1.1697::1.1697) (0.7434::0.7491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7501::0.7501)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8608::3.8610) (1.8478::1.8480)) (IOPATH TE_B Z () () (0.3838::0.3838) (3.9522::3.9522) (-0.0180::-0.0180) (1.9858::1.9858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0435::1.0435) (0.8442::0.8442)) (IOPATH D Q (1.1237::1.1237) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8847::3.8848) (1.8638::1.8640)) (IOPATH TE_B Z () () (0.3782::0.3782) (3.9596::3.9596) (-0.0148::-0.0148) (1.9883::1.9883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4228::0.4228) (0.4956::0.4956)) (IOPATH B X (0.4898::0.4898) (0.6231::0.6231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2314::0.2314) (0.2614::0.2614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1722::0.1722) (0.1715::0.1715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0982::1.0982) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2716::6.2716) (2.8069::2.8071)) (IOPATH TE_B Z () () (0.3817::0.3817) (6.3212::6.3212) (-0.0168::-0.0168) (2.9545::2.9545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1238::1.1238) (0.7108::0.7108)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1171::1.1171) (0.7036::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1239::1.1267) (0.7157::0.7211)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7390)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1024::1.1024) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8227::0.8227)) (IOPATH D Q (1.1091::1.1091) (0.6980::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5736::0.5736) (0.5133::0.5133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8923::3.8924) (1.8679::1.8681)) (IOPATH TE_B Z () () (0.3795::0.3795) (3.9692::3.9692) (-0.0156::-0.0156) (1.9940::1.9940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1537::5.1539) (2.3844::2.3846)) (IOPATH TE_B Z () () (0.3715::0.3715) (5.2135::5.2135) (-0.0112::-0.0112) (2.4952::2.4952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1892::4.1894) (1.9880::1.9882)) (IOPATH TE_B Z () () (0.3751::0.3751) (4.2625::4.2625) (-0.0131::-0.0131) (2.1093::2.1093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1513::1.1513) (0.7368::0.7368)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7453::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1215::0.1215)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8205::4.8207) (2.2460::2.2462)) (IOPATH TE_B Z () () (0.3712::0.3712) (4.8840::4.8840) (-0.0110::-0.0110) (2.3671::2.3671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6683::0.6683) (0.5797::0.5797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2934)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8139::5.8139) (2.6608::2.6610)) (IOPATH TE_B Z () () (0.3805::0.3805) (5.8703::5.8703) (-0.0161::-0.0161) (2.7815::2.7815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8342::0.8342)) (IOPATH D Q (1.1180::1.1180) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7271::4.7272) (2.2060::2.2062)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.7895::4.7895) (-0.0179::-0.0179) (2.3257::2.3257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2392::0.2392) (0.2674::0.2674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4515::0.4515) (0.4151::0.4151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1028::1.1028) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1302::1.1302) (0.7135::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.0987::1.0987) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8331::0.8331)) (IOPATH D Q (1.1224::1.1224) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1656::0.1656) (0.1800::0.1800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0362::1.0362) (0.8391::0.8391)) (IOPATH D Q (1.1407::1.1407) (0.7205::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1166::1.1166) (0.7035::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8856::4.8858) (2.2729::2.2731)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.9661::4.9661) (-0.0193::-0.0193) (2.4061::2.4061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8769::3.8770) (1.8571::1.8573)) (IOPATH TE_B Z () () (0.3834::0.3834) (3.9589::3.9589) (-0.0178::-0.0178) (1.9868::1.9868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4513::4.4514) (2.0932::2.0934)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.5338::4.5338) (-0.0179::-0.0179) (2.2319::2.2319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1354::1.1354) (0.7197::0.7226)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6570::0.6570) (0.5733::0.5733)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.1035::1.1035) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1054::0.1054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0918::1.0918) (0.6862::0.6862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0567::1.0567) (0.8534::0.8534)) (IOPATH D Q (1.1601::1.1601) (0.7402::0.7402)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7305::0.7305)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1663::1.1717) (0.7495::0.7602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7615)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1375)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0170::4.0171) (1.9202::1.9204)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.1056::4.1055) (-0.0165::-0.0165) (2.0555::2.0555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1392::1.1392) (0.7236::0.7236)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8416::4.8417) (2.2501::2.2503)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.8964::4.8964) (-0.0101::-0.0101) (2.3642::2.3642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1783::4.1784) (1.9877::1.9879)) (IOPATH TE_B Z () () (0.3700::0.3700) (4.2363::4.2363) (-0.0103::-0.0103) (2.0955::2.0955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5596::0.5596) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4079::4.4081) (2.0804::2.0807)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.4879::4.4879) (-0.0178::-0.0178) (2.2085::2.2085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4022::4.4024) (2.0772::2.0774)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.4837::4.4837) (-0.0181::-0.0181) (2.2086::2.2086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1693::5.1694) (2.3919::2.3921)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.2181::5.2181) (-0.0121::-0.0121) (2.4977::2.4977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6696::4.6696) (2.1820::2.1822)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.7419::4.7419) (-0.0226::-0.0226) (2.3095::2.3095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1711::4.1712) (1.9857::1.9859)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.2491::4.2491) (-0.0194::-0.0195) (2.1150::2.1150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1365::1.1365) (0.7262::0.7262)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1187::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7667::3.7668) (1.8148::1.8150)) (IOPATH TE_B Z () () (0.3923::0.3923) (3.8583::3.8583) (-0.0227::-0.0227) (1.9545::1.9545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7496::3.7497) (1.8085::1.8087)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.8279::3.8279) (-0.0153::-0.0153) (1.9338::1.9338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1967::0.1967) (0.2234::0.2234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1685::4.1685) (1.9840::1.9842)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.2233::4.2233) (-0.0123::-0.0123) (2.0908::2.0908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1108::1.1108) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4186::0.4186) (0.3863::0.3863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1074::1.1074) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0582::4.0583) (1.9335::1.9337)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.1470::4.1470) (-0.0200::-0.0200) (2.0702::2.0702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6549::0.6549) (0.5718::0.5718)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2953::0.2979)) (SETUP (negedge GATE) (posedge CLK) (0.3953::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4732::0.4732) (0.5468::0.5468)) (IOPATH B X (0.4609::0.4609) (0.5918::0.5918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6175::0.6176) (0.6950::0.6952)) (IOPATH B X (0.4346::0.4346) (0.5648::0.5648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1136::1.1136) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8834::3.8836) (1.8626::1.8628)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.9599::3.9599) (-0.0130::-0.0130) (1.9860::1.9860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0440::1.0440) (0.8445::0.8445)) (IOPATH D Q (1.1481::1.1481) (0.7287::0.7287)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1363::4.1364) (1.9680::1.9682)) (IOPATH TE_B Z () () (0.3846::0.3847) (4.2212::4.2212) (-0.0184::-0.0184) (2.1016::2.1016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8067::0.8067) (0.7365::0.7365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0580::5.0581) (2.3408::2.3410)) (IOPATH TE_B Z () () (0.3668::0.3668) (5.1129::5.1129) (-0.0085::-0.0085) (2.4504::2.4504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5543::4.5544) (2.1356::2.1358)) (IOPATH TE_B Z () () (0.3872::0.3872) (4.6272::4.6272) (-0.0198::-0.0198) (2.2695::2.2695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1098::1.1098) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8764::5.8766) (2.6808::2.6811)) (IOPATH TE_B Z () () (0.3718::0.3718) (5.9322::5.9322) (-0.0113::-0.0113) (2.7921::2.7921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6394::0.6394) (0.5629::0.5629)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2956::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6900::4.6900) (2.1909::2.1911)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.7422::4.7422) (-0.0106::-0.0106) (2.3056::2.3056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1014::1.1014) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1051::1.1051) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6131::0.6131) (0.5539::0.5539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8367::3.8368) (1.8436::1.8438)) (IOPATH TE_B Z () () (0.3805::0.3805) (3.9145::3.9145) (-0.0161::-0.0161) (1.9708::1.9708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2999::5.3001) (2.4419::2.4421)) (IOPATH TE_B Z () () (0.3725::0.3725) (5.3629::5.3629) (-0.0117::-0.0117) (2.5566::2.5566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6496::0.6496) (0.5687::0.5687)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6597::0.6597) (0.5746::0.5746)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0577::1.0577) (0.8541::0.8541)) (IOPATH D Q (1.1380::1.1380) (0.7177::0.7177)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.8757::6.8776) (3.2652::3.2662)) (IOPATH TE_B Z () () (0.8153::0.8153) (6.8330::6.8330) (-0.3239::-0.3239) (3.3586::3.3586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8343::3.8345) (1.8452::1.8454)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.9214::3.9214) (-0.0188::-0.0188) (1.9800::1.9800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1457::1.1499) (0.7342::0.7421)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7518)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1292)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7725::0.7726) (0.7036::0.7036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2145::0.2145) (0.2402::0.2402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0689::5.0691) (2.3500::2.3502)) (IOPATH TE_B Z () () (0.5700::0.5700) (5.3287::5.3287) (-0.1406::-0.1406) (2.6916::2.6916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4463::0.4463) (0.4093::0.4093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2422::0.2422) (0.2745::0.2745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7789::0.7789) (0.6869::0.6869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.0936::1.0936) (0.6851::0.6851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4892::0.4892) (0.5635::0.5635)) (IOPATH B X (0.4457::0.4457) (0.5756::0.5756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1402::1.1441) (0.7284::0.7364)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1239)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0396::1.0396) (0.8415::0.8415)) (IOPATH D Q (1.1208::1.1208) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1807::0.1807) (0.1948::0.1948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1068::1.1068) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1003::1.1003) (0.6909::0.6909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1143::1.1143) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5821::0.5822) (0.6583::0.6584)) (IOPATH B X (0.4258::0.4258) (0.5539::0.5539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1064::1.1064) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.0835::1.0835) (0.6799::0.6799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5467::4.5469) (2.1338::2.1340)) (IOPATH TE_B Z () () (0.3691::0.3691) (4.6183::4.6183) (-0.0099::-0.0099) (2.2617::2.2617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.0920::1.0920) (0.6856::0.6856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1459::1.1479) (0.7343::0.7379)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7529)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1282)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5429::0.5429) (0.4900::0.4900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1075::1.1075) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9626::3.9628) (1.8978::1.8981)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.0587::4.0587) (-0.0235::-0.0235) (2.0406::2.0406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7263::4.7264) (2.2051::2.2053)) (IOPATH TE_B Z () () (0.3684::0.3684) (4.7893::4.7893) (-0.0095::-0.0095) (2.3234::2.3234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2107::0.2107) (0.2381::0.2381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4504::4.4506) (2.0921::2.0923)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.5370::4.5370) (-0.0201::-0.0201) (2.2347::2.2347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3087::4.3089) (2.0389::2.0391)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.3864::4.3864) (-0.0183::-0.0183) (2.1649::2.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9059::4.9060) (2.2796::2.2798)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.9713::4.9713) (-0.0243::-0.0243) (2.4070::2.4070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1514::1.1514) (0.7309::0.7376)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7536)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1268)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1038::1.1038) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0981::1.0981) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8442::4.8442) (2.2575::2.2576)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.8959::4.8959) (-0.0150::-0.0150) (2.3735::2.3735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6480::3.6481) (1.7655::1.7657)) (IOPATH TE_B Z () () (0.3896::0.3896) (3.7349::3.7349) (-0.0212::-0.0212) (1.8996::1.8996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6175::4.6175) (2.1611::2.1613)) (IOPATH TE_B Z () () (0.3996::0.3996) (4.7035::4.7035) (-0.0267::-0.0267) (2.3051::2.3051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2893::5.2894) (2.4378::2.4380)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.3536::5.3536) (-0.0168::-0.0168) (2.5586::2.5586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.6551::1.6551) (1.3972::1.3971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7653::3.7655) (1.8159::1.8161)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.8428::3.8428) (-0.0145::-0.0145) (1.9410::1.9410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4373::4.4374) (2.0904::2.0906)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.4997::4.4997) (-0.0126::-0.0126) (2.2038::2.2038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8669::3.8671) (1.8558::1.8560)) (IOPATH TE_B Z () () (0.3969::0.3969) (3.9642::3.9642) (-0.0252::-0.0252) (2.0011::2.0011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5951::0.5951) (0.5503::0.5503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8294::0.8294)) (IOPATH D Q (1.1034::1.1034) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0908::1.0908) (0.6846::0.6846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0551::1.0551) (0.8523::0.8523)) (IOPATH D Q (1.1277::1.1277) (0.7102::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7102::0.7102)) (SETUP (negedge D) (negedge GATE) (0.0957::0.0957)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1219::1.1219) (0.7130::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0425::1.0425) (0.8435::0.8435)) (IOPATH D Q (1.1240::1.1240) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1470::1.1470) (0.7277::0.7336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7469::0.7469)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5987::0.5987) (0.5498::0.5498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5149::1.5149) (1.1280::1.1280)) (IOPATH D Q (1.5995::1.5995) (0.9967::0.9967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.0997::1.0997) (0.6904::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1553::1.1553) (0.7369::0.7369)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7455::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1202::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8094::3.8096) (1.8339::1.8341)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.8925::3.8925) (-0.0153::-0.0153) (1.9629::1.9629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9871::3.9872) (1.9069::1.9071)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.0760::4.0760) (-0.0235::-0.0235) (2.0465::2.0465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1560::0.1560) (0.1662::0.1662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3847::4.3847) (2.0703::2.0705)) (IOPATH TE_B Z () () (0.4094::0.4094) (4.4682::4.4682) (-0.0321::-0.0321) (2.2105::2.2105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4195::0.4195) (0.4948::0.4948)) (IOPATH B X (0.4607::0.4607) (0.5942::0.5942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1221::1.1221) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1047::0.1047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8093::4.8094) (2.2393::2.2395)) (IOPATH TE_B Z () () (0.4030::0.4030) (4.9024::4.9024) (-0.0286::-0.0286) (2.3849::2.3849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0512::4.0513) (1.9344::1.9347)) (IOPATH TE_B Z () () (0.3695::0.3695) (4.1157::4.1157) (-0.0101::-0.0101) (2.0463::2.0463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0846::1.0846) (0.8712::0.8712)) (IOPATH D Q (1.1743::1.1743) (0.7428::0.7428)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1466::1.1466) (0.7310::0.7310)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1192::0.1192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8345::0.8346) (0.7833::0.7833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3083::6.3084) (2.8626::2.8629)) (IOPATH TE_B Z () () (0.3761::0.3761) (6.3624::6.3624) (-0.0137::-0.0137) (2.9772::2.9772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4770::4.4770) (2.0987::2.0987)) (IOPATH TE_B Z () () (0.3045::0.3045) (4.5358::4.5358) (0.0259::0.0259) (2.1847::2.1847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8248::0.8248)) (IOPATH D Q (1.1027::1.1027) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5397::4.5398) (2.1271::2.1273)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.6145::4.6145) (-0.0150::-0.0150) (2.2588::2.2588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0865::1.0865) (0.8723::0.8723)) (IOPATH D Q (1.1910::1.1910) (0.7566::0.7566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7690::4.7691) (2.2233::2.2235)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.8248::4.8248) (-0.0114::-0.0114) (2.3389::2.3389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9858::3.9859) (1.9027::1.9029)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.0639::4.0639) (-0.0156::-0.0156) (2.0279::2.0279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1292::1.1292) (0.7186::0.7186)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7381::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1159::0.1159)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6909::0.6909) (0.5976::0.5976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8160::0.8160) (0.7518::0.7518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1400::1.1433) (0.7285::0.7362)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1243)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5642::0.5642) (0.5305::0.5305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6534::0.6534) (0.5710::0.5710)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0116::1.0116) (0.8219::0.8219)) (IOPATH D Q (1.0975::1.0975) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5283::0.5283) (0.5019::0.5019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2187::4.2188) (2.0040::2.0041)) (IOPATH TE_B Z () () (0.3973::0.3973) (4.2935::4.2935) (-0.0254::-0.0254) (2.1391::2.1391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7341::0.7341) (0.6440::0.6440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9973::4.9975) (2.3226::2.3229)) (IOPATH TE_B Z () () (0.4009::0.4009) (5.0456::5.0456) (-0.0274::-0.0274) (2.4472::2.4472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2324::0.2324) (0.2656::0.2656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7772::0.7772) (0.6671::0.6671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5329::1.5329) (1.1381::1.1381)) (IOPATH D Q (1.6220::1.6220) (1.0111::1.0111)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5532::0.5532) (0.5121::0.5121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1544::1.1544) (0.7391::0.7391)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7427::0.7427)) (SETUP (negedge D) (negedge GATE) (0.1202::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9948::5.9950) (2.7800::2.7804)) (IOPATH TE_B Z () () (0.6178::0.6178) (6.0767::6.0767) (-0.1764::-0.1764) (3.0200::3.0200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.1232::1.1232) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1065::1.1065) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0393::1.0393) (0.8413::0.8413)) (IOPATH D Q (1.1246::1.1246) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5748::0.5748) (0.5269::0.5269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3069::4.3071) (2.0346::2.0348)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.3871::4.3871) (-0.0150::-0.0150) (2.1641::2.1641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6398::0.6398) (0.5629::0.5629)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0971::4.0973) (1.9528::1.9530)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.1666::4.1666) (-0.0153::-0.0153) (2.0708::2.0708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1240::1.1240) (0.7162::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2004::5.2006) (2.4020::2.4022)) (IOPATH TE_B Z () () (0.3959::0.3959) (5.2822::5.2822) (-0.0246::-0.0246) (2.5394::2.5394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6121::4.6122) (2.1593::2.1595)) (IOPATH TE_B Z () () (0.4017::0.4017) (4.6910::4.6910) (-0.0279::-0.0279) (2.2977::2.2977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1058::1.1058) (0.6987::0.6987)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3542::4.3544) (2.0631::2.0634)) (IOPATH TE_B Z () () (0.4125::0.4125) (4.4095::4.4095) (-0.0338::-0.0338) (2.1912::2.1912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2582::5.2583) (2.4263::2.4265)) (IOPATH TE_B Z () () (0.3803::0.3803) (5.3248::5.3248) (-0.0161::-0.0161) (2.5480::2.5480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7005::3.7007) (1.7866::1.7868)) (IOPATH TE_B Z () () (0.3745::0.3745) (3.7763::3.7763) (-0.0128::-0.0128) (1.9084::1.9084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1266::1.1266) (0.7122::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3799::4.3799) (2.0676::2.0678)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.4519::4.4519) (-0.0193::-0.0193) (2.1929::2.1929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2677::4.2678) (2.0227::2.0229)) (IOPATH TE_B Z () () (0.3682::0.3682) (4.3217::4.3217) (-0.0093::-0.0093) (2.1278::2.1278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3064::4.3065) (2.0351::2.0353)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.3770::4.3770) (-0.0128::-0.0128) (2.1544::2.1544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2164::0.2164) (0.2438::0.2438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0658::4.0659) (1.9408::1.9410)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.1494::4.1494) (-0.0183::-0.0183) (2.0737::2.0737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7700::3.7702) (1.8157::1.8159)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.8535::3.8535) (-0.0183::-0.0183) (1.9464::1.9464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9896::4.9897) (2.3105::2.3107)) (IOPATH TE_B Z () () (0.3733::0.3733) (5.0508::5.0508) (-0.0122::-0.0122) (2.4240::2.4240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6580::0.6580) (0.5865::0.5865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0779::1.0779) (0.8670::0.8670)) (IOPATH D Q (1.1561::1.1561) (0.7289::0.7289)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6833::0.6833) (0.5993::0.5993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1053::1.1053) (0.6958::0.6958)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.0945::1.0945) (0.6884::0.6884)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7114::0.7114)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6711::0.6711) (0.5709::0.5709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1708::0.1708) (0.1794::0.1794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6393::0.6393) (0.5626::0.5626)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2915::0.2932)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3936)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0395::1.0395) (0.8414::0.8414)) (IOPATH D Q (1.1331::1.1331) (0.7194::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1147::1.1147) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0944::1.0944) (0.6881::0.6881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7246::0.7246) (0.6302::0.6302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9981::4.9982) (2.3150::2.3152)) (IOPATH TE_B Z () () (0.3894::0.3894) (5.0786::5.0786) (-0.0211::-0.0211) (2.4472::2.4472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2681::4.2683) (2.0183::2.0185)) (IOPATH TE_B Z () () (0.3765::0.3765) (4.3437::4.3437) (-0.0139::-0.0139) (2.1426::2.1426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7396::3.7396) (1.7908::1.7908)) (IOPATH TE_B Z () () (0.3019::0.3019) (3.8017::3.8017) (0.0273::0.0273) (1.8817::1.8817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1001::1.1001) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1297::1.1297) (0.7180::0.7180)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7302::0.7302)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1109)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5030::4.5032) (2.1274::2.1278)) (IOPATH TE_B Z () () (0.4356::0.4356) (4.5646::4.5646) (-0.0466::-0.0466) (2.2696::2.2696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9873::3.9875) (1.9074::1.9076)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.0652::4.0652) (-0.0172::-0.0172) (2.0342::2.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1532::4.1533) (1.9756::1.9758)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.2326::4.2326) (-0.0187::-0.0187) (2.1068::2.1068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3247::0.3247) (0.3633::0.3633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8371::0.8371)) (IOPATH D Q (1.1075::1.1075) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0098::1.0098) (0.8207::0.8207)) (IOPATH D Q (1.0871::1.0871) (0.6817::0.6817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6413::0.6413) (0.5638::0.5638)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2942::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1183::1.1183) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9987::5.9988) (2.7314::2.7316)) (IOPATH TE_B Z () () (0.3674::0.3674) (6.0448::6.0448) (-0.0089::-0.0089) (2.8358::2.8358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8637::4.8637) (2.2667::2.2669)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.9284::4.9284) (-0.0167::-0.0167) (2.3885::2.3885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1716::5.1718) (2.3899::2.3901)) (IOPATH TE_B Z () () (0.3812::0.3812) (5.2424::5.2424) (-0.0165::-0.0165) (2.5144::2.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1021::1.1021) (0.6958::0.6958)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4638::4.4639) (2.1073::2.1075)) (IOPATH TE_B Z () () (0.3800::0.3800) (4.5263::4.5263) (-0.0159::-0.0159) (2.2239::2.2239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6424::0.6424) (0.5151::0.5151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8187::5.8189) (2.6578::2.6580)) (IOPATH TE_B Z () () (0.3782::0.3782) (5.8866::5.8866) (-0.0149::-0.0149) (2.7802::2.7802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5583::4.5585) (2.1360::2.1362)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.6419::4.6419) (-0.0216::-0.0216) (2.2759::2.2759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1436::4.1436) (1.9718::1.9720)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.2101::4.2101) (-0.0167::-0.0167) (2.0910::2.0910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8414::4.8416) (2.2513::2.2515)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.9066::4.9066) (-0.0131::-0.0131) (2.3725::2.3725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0420::1.0420) (0.8431::0.8431)) (IOPATH D Q (1.1301::1.1301) (0.7133::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2251::0.2251) (0.2539::0.2539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6504::0.6504) (0.5768::0.5768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0586::4.0588) (1.9438::1.9443)) (IOPATH TE_B Z () () (0.4553::0.4553) (4.1236::4.1236) (-0.0575::-0.0575) (2.0952::2.0952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0361::1.0361) (0.8391::0.8391)) (IOPATH D Q (1.1237::1.1237) (0.7100::0.7100)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2674::0.2674) (0.2808::0.2808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8350::0.8350)) (IOPATH D Q (1.1126::1.1126) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0987::1.0987) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7375::5.7377) (2.6367::2.6372)) (IOPATH TE_B Z () () (0.4309::0.4309) (5.7670::5.7670) (-0.0440::-0.0440) (2.7680::2.7680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8215::0.8215)) (IOPATH D Q (1.1297::1.1297) (0.7178::0.7178)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1168::0.1168)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.0943::1.0943) (0.6867::0.6867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0587::1.0587) (0.8548::0.8548)) (IOPATH D Q (1.1772::1.1803) (0.7533::0.7605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7235::0.7235) (0.6334::0.6334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1223::1.1223) (0.7082::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1082)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8324::0.8324)) (IOPATH D Q (1.1239::1.1239) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7262::0.7262)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5996::0.5996) (0.5496::0.5496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6035::0.6035) (0.6791::0.6791)) (IOPATH B X (0.4224::0.4224) (0.5516::0.5516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4611::4.4611) (2.1043::2.1045)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.5200::4.5200) (-0.0139::-0.0139) (2.2213::2.2213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.0996::1.0996) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6788::0.6788) (0.5860::0.5860)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1092::1.1092) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6562::0.6562) (0.5725::0.5725)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2933)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8171::0.8171) (0.7563::0.7563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0500::1.0500) (0.8487::0.8487)) (IOPATH D Q (1.1531::1.1531) (0.7318::0.7318)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.0987::1.0987) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0477::1.0477) (0.8471::0.8471)) (IOPATH D Q (1.1317::1.1317) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.0955::1.0955) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6424::0.6424) (0.5647::0.5647)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1275::1.1275) (0.7151::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7329::0.7329)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0368::1.0368) (0.8395::0.8395)) (IOPATH D Q (1.1186::1.1186) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2547::5.2549) (2.4241::2.4243)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.3197::5.3197) (-0.0130::-0.0130) (2.5413::2.5413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0116::4.0117) (1.9183::1.9185)) (IOPATH TE_B Z () () (0.4010::0.4010) (4.1068::4.1068) (-0.0275::-0.0275) (2.0634::2.0634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9874::4.9876) (2.3127::2.3130)) (IOPATH TE_B Z () () (0.3831::0.3831) (5.0580::5.0580) (-0.0176::-0.0176) (2.4355::2.4355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1318::1.1346) (0.7220::0.7278)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7420)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1211)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5145::4.5147) (2.1173::2.1175)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.5819::4.5819) (-0.0102::-0.0102) (2.2395::2.2395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8656::3.8657) (1.8570::1.8572)) (IOPATH TE_B Z () () (0.3929::0.3929) (3.9533::3.9533) (-0.0230::-0.0230) (1.9946::1.9946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0490::1.0490) (0.8481::0.8481)) (IOPATH D Q (1.1295::1.1295) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8301::0.8301)) (IOPATH D Q (1.1123::1.1123) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2279::5.2281) (2.4160::2.4162)) (IOPATH TE_B Z () () (0.3974::0.3974) (5.3205::5.3205) (-0.0255::-0.0255) (2.5636::2.5636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2135::0.2135) (0.2410::0.2410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7839::4.7840) (2.2293::2.2296)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.8581::4.8581) (-0.0165::-0.0165) (2.3566::2.3566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8371::3.8372) (1.8436::1.8438)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.9206::3.9206) (-0.0167::-0.0167) (1.9748::1.9748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8117::3.8119) (1.8353::1.8355)) (IOPATH TE_B Z () () (0.3872::0.3872) (3.9030::3.9030) (-0.0198::-0.0198) (1.9737::1.9737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1301::1.1301) (0.7149::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3838::4.3839) (2.0724::2.0726)) (IOPATH TE_B Z () () (0.3692::0.3692) (4.4426::4.4426) (-0.0099::-0.0099) (2.1819::2.1819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2038::5.2040) (2.4052::2.4054)) (IOPATH TE_B Z () () (0.3943::0.3943) (5.2816::5.2816) (-0.0237::-0.0237) (2.5386::2.5386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0490::1.0490) (0.8480::0.8480)) (IOPATH D Q (1.1639::1.1673) (0.7439::0.7509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2219::0.2219) (0.2496::0.2496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4670::0.4670) (0.4545::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0319::1.0319) (0.8361::0.8361)) (IOPATH D Q (1.1210::1.1210) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7451::0.7451) (0.6259::0.6259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.0929::1.0929) (0.6862::0.6862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1114::1.1114) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1213::1.1213) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0968::1.0968) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0450::1.0450) (0.8452::0.8452)) (IOPATH D Q (1.1238::1.1238) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4812::4.4814) (2.1041::2.1044)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.5682::4.5682) (-0.0193::-0.0193) (2.2466::2.2466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9493::3.9494) (1.8925::1.8927)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.0210::4.0210) (-0.0148::-0.0148) (2.0155::2.0155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6559::0.6559) (0.5724::0.5724)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0768::5.0768) (2.3517::2.3519)) (IOPATH TE_B Z () () (0.3679::0.3679) (5.1269::5.1269) (-0.0092::-0.0092) (2.4587::2.4587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1063::1.1063) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4359::4.4360) (2.0929::2.0931)) (IOPATH TE_B Z () () (0.3898::0.3898) (4.5187::4.5187) (-0.0213::-0.0213) (2.2283::2.2283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1286::6.1287) (2.7886::2.7887)) (IOPATH TE_B Z () () (0.3749::0.3749) (6.1666::6.1666) (-0.0130::-0.0130) (2.8948::2.8948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8246::3.8247) (1.8381::1.8383)) (IOPATH TE_B Z () () (0.3813::0.3813) (3.9017::3.9017) (-0.0166::-0.0166) (1.9630::1.9630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0204::1.0204) (0.9070::0.9070)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6593::1.6689)) (SETUP (negedge D) (posedge CLK) (1.2880::1.3030)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1008::1.1008) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7887::0.7887) (0.7239::0.7239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1095::4.1096) (1.9598::1.9600)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.1793::4.1793) (-0.0128::-0.0128) (2.0784::2.0784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6645::4.6646) (2.1793::2.1795)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.7366::4.7366) (-0.0205::-0.0205) (2.3061::2.3061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1040::4.1041) (1.9559::1.9561)) (IOPATH TE_B Z () () (0.3716::0.3716) (4.1608::4.1608) (-0.0112::-0.0112) (2.0615::2.0615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1037::1.1037) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0890::1.0890) (0.8739::0.8739)) (IOPATH D Q (1.1713::1.1713) (0.7387::0.7387)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8264::0.8264)) (IOPATH D Q (1.1596::1.1596) (0.7386::0.7425)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1280)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1388::1.1388) (0.7199::0.7235)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8794::4.8795) (2.2705::2.2707)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.9601::4.9601) (-0.0187::-0.0187) (2.4040::2.4040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1564::0.1564) (0.1626::0.1626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1035::1.1035) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0985::0.0985)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8904::0.8904) (0.8242::0.8242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1901::5.1902) (2.3992::2.3994)) (IOPATH TE_B Z () () (0.3759::0.3759) (5.2612::5.2612) (-0.0136::-0.0136) (2.5239::2.5239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0950::1.0950) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1052::1.1052) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6424::0.6424) (0.5647::0.5647)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0350::1.0350) (0.8382::0.8382)) (IOPATH D Q (1.1515::1.1515) (0.7295::0.7329)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7393::0.7393)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1159)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1451::1.1451) (0.7263::0.7325)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7500::0.7500)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1242)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5388::4.5388) (2.1278::2.1280)) (IOPATH TE_B Z () () (0.3984::0.3984) (4.6173::4.6173) (-0.0260::-0.0260) (2.2644::2.2644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1027::1.1027) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1655::0.1655) (0.1732::0.1732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5368::0.5368) (0.5078::0.5078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1096::1.1096) (0.6999::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6594::0.6594) (0.5746::0.5746)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1364::1.1364) (0.7227::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5068::0.5068) (0.5804::0.5804)) (IOPATH B X (0.5119::0.5119) (0.6487::0.6487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0120::1.0120) (0.9009::0.9009)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6587::1.6681)) (SETUP (negedge D) (posedge CLK) (1.2868::1.2988)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1008::1.1008) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7068::4.7070) (2.1947::2.1949)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.7809::4.7809) (-0.0158::-0.0158) (2.3233::2.3233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1494::1.1494) (0.7287::0.7338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1001::1.1001) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0230::1.0230) (0.9088::0.9088)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6607::1.6718)) (SETUP (negedge D) (posedge CLK) (1.2888::1.3040)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8539::4.8541) (2.2586::2.2588)) (IOPATH TE_B Z () () (0.3976::0.3976) (4.9414::4.9414) (-0.0256::-0.0256) (2.3968::2.3968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0098::4.0098) (1.9178::1.9180)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.0852::4.0852) (-0.0180::-0.0180) (2.0442::2.0442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.0945::1.0945) (0.6891::0.6891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1030::1.1030) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9078::3.9080) (1.8716::1.8718)) (IOPATH TE_B Z () () (0.3734::0.3734) (3.9839::3.9839) (-0.0122::-0.0122) (1.9939::1.9939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1635::0.1635) (0.1742::0.1742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1370::1.1370) (0.7208::0.7239)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7827::3.7828) (1.8238::1.8240)) (IOPATH TE_B Z () () (0.3816::0.3816) (3.8675::3.8675) (-0.0167::-0.0167) (1.9561::1.9561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5454::0.5454) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4392::5.4392) (2.5033::2.5035)) (IOPATH TE_B Z () () (0.3666::0.3666) (5.4831::5.4831) (-0.0085::-0.0085) (2.6052::2.6052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1000::1.1000) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5016::4.5017) (2.1141::2.1143)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.5674::4.5674) (-0.0176::-0.0176) (2.2413::2.2413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0518::1.0518) (0.8500::0.8500)) (IOPATH D Q (1.1784::1.1784) (0.7575::0.7575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2654::5.2655) (2.4257::2.4258)) (IOPATH TE_B Z () () (0.3916::0.3916) (5.3295::5.3295) (-0.0223::-0.0223) (2.5517::2.5517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2882::5.2883) (2.4441::2.4443)) (IOPATH TE_B Z () () (0.3962::0.3962) (5.3384::5.3384) (-0.0248::-0.0248) (2.5685::2.5685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0806::4.0806) (1.9475::1.9477)) (IOPATH TE_B Z () () (0.3872::0.3872) (4.1527::4.1527) (-0.0198::-0.0198) (2.0751::2.0751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8170::4.8171) (2.2466::2.2468)) (IOPATH TE_B Z () () (0.3829::0.3829) (4.8921::4.8921) (-0.0175::-0.0175) (2.3767::2.3767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7591::3.7592) (1.8094::1.8096)) (IOPATH TE_B Z () () (0.3883::0.3883) (3.8438::3.8438) (-0.0205::-0.0205) (1.9426::1.9426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1377::1.1377) (0.7189::0.7251)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0763::1.0763) (0.8661::0.8661)) (IOPATH D Q (1.1602::1.1602) (0.7344::0.7344)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6295::0.6295) (0.5568::0.5568)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1432::1.1432) (0.7279::0.7279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5636::5.5636) (2.5560::2.5562)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.6233::5.6233) (-0.0195::-0.0195) (2.6770::2.6770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1089::1.1089) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6456::0.6456) (0.5666::0.5666)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5933::0.5933) (0.6694::0.6694)) (IOPATH B X (0.4114::0.4114) (0.5396::0.5396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1133::1.1133) (0.7052::0.7052)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1065::1.1065) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2939::4.2940) (2.0333::2.0335)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.3773::4.3773) (-0.0224::-0.0224) (2.1701::2.1701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0476::1.0476) (0.8471::0.8471)) (IOPATH D Q (1.1612::1.1612) (0.7395::0.7395)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1147::0.1147)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0053::1.0053) (0.8961::0.8961)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6816::1.6902)) (SETUP (negedge D) (posedge CLK) (1.3000::1.3124)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4750::4.4751) (2.1039::2.1041)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.5499::4.5499) (-0.0157::-0.0157) (2.2366::2.2366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1064::1.1064) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4615::4.4616) (2.0953::2.0955)) (IOPATH TE_B Z () () (0.4060::0.4060) (4.5601::4.5601) (-0.0302::-0.0302) (2.2470::2.2470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0360::1.0360) (0.8389::0.8389)) (IOPATH D Q (1.1359::1.1359) (0.7171::0.7199)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1144::1.1144) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0141::1.0141) (0.9025::0.9025)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6179::1.6262)) (SETUP (negedge D) (posedge CLK) (1.2630::1.2754)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8499::4.8500) (2.2594::2.2596)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.9248::4.9248) (-0.0189::-0.0189) (2.3880::2.3880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8236::0.8236)) (IOPATH D Q (1.1017::1.1017) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6993::4.6993) (2.1978::2.1980)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.7492::4.7492) (-0.0140::-0.0140) (2.3111::2.3111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.6524::3.6524) (1.7544::1.7544)) (IOPATH TE_B Z () () (0.3023::0.3023) (3.7111::3.7111) (0.0271::0.0271) (1.8410::1.8410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1648::1.1648) (0.7423::0.7451)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7644::0.7644)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1328)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8219::0.8219)) (IOPATH D Q (1.1185::1.1185) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0508::4.0508) (1.9334::1.9336)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.1200::4.1200) (-0.0157::-0.0157) (2.0551::2.0551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8399::4.8400) (2.2524::2.2527)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.9037::4.9037) (-0.0128::-0.0128) (2.3739::2.3739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4849::4.4850) (2.1049::2.1052)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.5615::4.5615) (-0.0172::-0.0172) (2.2362::2.2362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6192::3.6193) (1.7552::1.7554)) (IOPATH TE_B Z () () (0.3793::0.3793) (3.7061::3.7061) (-0.0155::-0.0155) (1.8879::1.8879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5735::4.5736) (2.1454::2.1456)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.6408::4.6408) (-0.0123::-0.0123) (2.2719::2.2719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1934::4.1935) (1.9915::1.9917)) (IOPATH TE_B Z () () (0.3719::0.3719) (4.2545::4.2545) (-0.0114::-0.0114) (2.1016::2.1016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1508::0.1508) (0.1540::0.1540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1304::1.1304) (0.7139::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.2208::1.2208) (1.0724::1.0724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6494::0.6494) (0.5686::0.5686)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1079::1.1079) (0.8856::0.8856)) (IOPATH D Q (1.1919::1.1919) (0.7524::0.7524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2166::0.2166) (0.2435::0.2435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5453::0.5453) (0.5119::0.5119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0134::6.0135) (2.7447::2.7448)) (IOPATH TE_B Z () () (0.4152::0.4152) (6.0929::6.0929) (-0.0353::-0.0353) (2.8962::2.8962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7513::3.7514) (1.8051::1.8053)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.8345::3.8345) (-0.0171::-0.0171) (1.9356::1.9356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1354::1.1354) (0.7242::0.7242)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1344::1.1344) (0.7243::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7442::0.7442)) (SETUP (negedge D) (negedge GATE) (0.1205::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6556::0.6556) (0.7298::0.7298)) (IOPATH B X (0.4143::0.4143) (0.5413::0.5413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.0985::1.0985) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6090::0.6090) (0.6844::0.6845)) (IOPATH B X (0.4363::0.4363) (0.5656::0.5656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0469::4.0470) (1.9273::1.9275)) (IOPATH TE_B Z () () (0.3849::0.3850) (4.1315::4.1315) (-0.0186::-0.0186) (2.0610::2.0610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.0937::1.0937) (0.6856::0.6856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7097::0.7097)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8940::0.8942) (0.8273::0.8273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5972::0.5972) (0.6730::0.6730)) (IOPATH B X (0.4215::0.4215) (0.5500::0.5500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2613::6.2614) (2.8342::2.8344)) (IOPATH TE_B Z () () (0.3840::0.3840) (6.3282::6.3282) (-0.0181::-0.0181) (2.9616::2.9616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0324::1.0324) (0.9155::0.9155)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7189::1.7251)) (SETUP (negedge D) (posedge CLK) (1.3288::1.3434)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0604::5.0606) (2.3422::2.3424)) (IOPATH TE_B Z () () (0.3729::0.3729) (5.1195::5.1195) (-0.0119::-0.0119) (2.4531::2.4531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7759::0.7759) (0.6984::0.6984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1623::1.1623) (0.7473::0.7473)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1275::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0209::1.0209) (0.9074::0.9074)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.5828::1.5918)) (SETUP (negedge D) (posedge CLK) (1.2430::1.2554)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1586::5.1587) (2.3848::2.3850)) (IOPATH TE_B Z () () (0.4017::0.4017) (5.2502::5.2502) (-0.0279::-0.0279) (2.5310::2.5310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1163::1.1163) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1723::0.1723) (0.1858::0.1858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8233::4.8234) (2.2463::2.2466)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.8857::4.8857) (-0.0145::-0.0145) (2.3620::2.3620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1007::1.1007) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8015::5.8016) (2.6545::2.6547)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.8723::5.8723) (-0.0154::-0.0154) (2.7836::2.7836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0373::1.0373) (0.8399::0.8399)) (IOPATH D Q (1.1634::1.1634) (0.7392::0.7428)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7458::0.7458)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7319::0.7319) (0.6458::0.6458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8215::0.8215)) (IOPATH D Q (1.1007::1.1007) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1105::5.1106) (2.3720::2.3722)) (IOPATH TE_B Z () () (0.4109::0.4109) (5.1698::5.1698) (-0.0329::-0.0329) (2.5078::2.5078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8169::3.8171) (1.8361::1.8363)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.9065::3.9065) (-0.0184::-0.0184) (1.9714::1.9714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0039::4.0040) (1.9144::1.9146)) (IOPATH TE_B Z () () (0.4028::0.4028) (4.1059::4.1059) (-0.0285::-0.0285) (2.0655::2.0655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7693::4.7694) (2.2240::2.2242)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.8200::4.8200) (-0.0130::-0.0130) (2.3364::2.3364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6818::0.6818) (0.5878::0.5878)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2951::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6931::4.6931) (2.1962::2.1964)) (IOPATH TE_B Z () () (0.3999::0.3999) (4.7739::4.7739) (-0.0269::-0.0269) (2.3351::2.3351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6565::0.6565) (0.5728::0.5728)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2940::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0312::1.0312) (0.8356::0.8356)) (IOPATH D Q (1.1417::1.1453) (0.7273::0.7354)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0338::1.0338) (0.8375::0.8375)) (IOPATH D Q (1.1150::1.1150) (0.7012::0.7012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8337::0.8337)) (IOPATH D Q (1.1412::1.1442) (0.7276::0.7338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.0990::1.0990) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0156::1.0156) (0.9035::0.9035)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7028::1.7078)) (SETUP (negedge D) (posedge CLK) (1.3127::1.3261)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0477::1.0477) (0.8472::0.8472)) (IOPATH D Q (1.1326::1.1326) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1094::1.1094) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2006::0.2006) (0.2271::0.2271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5405::0.5405) (0.6157::0.6157)) (IOPATH B X (0.4268::0.4268) (0.5551::0.5551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5266::4.5268) (2.1240::2.1242)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.6030::4.6030) (-0.0136::-0.0136) (2.2556::2.2556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6077::0.6077) (0.6845::0.6847)) (IOPATH B X (0.4162::0.4162) (0.5445::0.5445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0150::1.0150) (0.9031::0.9031)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6497::1.6596)) (SETUP (negedge D) (posedge CLK) (1.2831::1.2982)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4159::4.4160) (2.0859::2.0861)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.4925::4.4925) (-0.0183::-0.0183) (2.2136::2.2136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1258::1.1309) (0.7172::0.7276)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1222)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8344::0.8344) (0.7749::0.7749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4035::4.4036) (2.0752::2.0754)) (IOPATH TE_B Z () () (0.3970::0.3970) (4.4921::4.4921) (-0.0253::-0.0253) (2.2163::2.2163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7524::3.7525) (1.8105::1.8107)) (IOPATH TE_B Z () () (0.3715::0.3715) (3.8266::3.8266) (-0.0111::-0.0111) (1.9325::1.9325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1562::1.1562) (0.7351::0.7404)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1259)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7682::3.7683) (1.8164::1.8166)) (IOPATH TE_B Z () () (0.3895::0.3895) (3.8596::3.8596) (-0.0211::-0.0211) (1.9560::1.9560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3029::5.3031) (2.4441::2.4443)) (IOPATH TE_B Z () () (0.3947::0.3947) (5.3901::5.3901) (-0.0240::-0.0240) (2.5847::2.5847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1555::4.1556) (1.9758::1.9761)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.2164::4.2164) (-0.0082::-0.0082) (2.0834::2.0834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1755::4.1757) (1.9843::1.9845)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.2527::4.2527) (-0.0179::-0.0179) (2.1101::2.1101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8409::4.8411) (2.2518::2.2520)) (IOPATH TE_B Z () () (0.3975::0.3975) (4.9333::4.9333) (-0.0255::-0.0255) (2.3969::2.3969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4082::4.4084) (2.0834::2.0836)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.4769::4.4769) (-0.0143::-0.0143) (2.2008::2.2008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1417::1.1437) (0.7304::0.7342)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1232)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2324::0.2324) (0.2621::0.2621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7595::4.7597) (2.2155::2.2157)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.8384::4.8384) (-0.0187::-0.0187) (2.3472::2.3472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5239::4.5240) (2.1205::2.1207)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.5960::4.5960) (-0.0129::-0.0129) (2.2478::2.2478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0363::1.0363) (0.8391::0.8391)) (IOPATH D Q (1.1148::1.1148) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1517::1.1517) (0.7300::0.7388)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1287)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8357::3.8358) (1.8459::1.8461)) (IOPATH TE_B Z () () (0.3851::0.3851) (3.9178::3.9178) (-0.0187::-0.0187) (1.9762::1.9762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8491::0.8491) (0.7929::0.7929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1215::1.1215) (0.8940::0.8940)) (IOPATH D Q (1.2062::1.2062) (0.7610::0.7610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6430::0.6430) (0.5648::0.5648)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2982::0.3016)) (SETUP (negedge GATE) (posedge CLK) (0.3974::0.3977)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0071::1.0071) (0.8974::0.8974)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7653::1.7712)) (SETUP (negedge D) (posedge CLK) (1.3757::1.3947)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1136::1.1136) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1053::1.1053) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6327::0.6327) (0.7092::0.7092)) (IOPATH B X (0.4434::0.4434) (0.5737::0.5737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8250::0.8250)) (IOPATH D Q (1.0984::1.0984) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1215::1.1215) (0.7080::0.7116)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1535::1.1535) (0.7313::0.7350)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8132::3.8133) (1.8337::1.8340)) (IOPATH TE_B Z () () (0.3755::0.3755) (3.8926::3.8926) (-0.0134::-0.0134) (1.9590::1.9590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1126::1.1126) (0.6995::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0103::1.0103) (0.8997::0.8997)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6997::1.7054)) (SETUP (negedge D) (posedge CLK) (1.3101::1.3243)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1076::1.1076) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5504::0.5504) (0.6261::0.6261)) (IOPATH B X (0.4528::0.4528) (0.5848::0.5848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.5539::0.5539) (0.5048::0.5048)) (IOPATH A Y (0.5973::0.5973) (0.2042::0.2042)) (IOPATH B Y (0.5505::0.5505) (0.2006::0.2006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0879::1.0879) (0.6830::0.6830)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6065::0.6065) (0.6832::0.6832)) (IOPATH B X (0.5249::0.5249) (0.6665::0.6665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0121::1.0121) (0.9010::0.9010)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6623::1.6731)) (SETUP (negedge D) (posedge CLK) (1.2904::1.3036)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.6296::0.6296) (0.6963::0.6963)) (IOPATH C X (0.6129::0.6129) (0.7037::0.7038)) (IOPATH A_N X (0.7682::0.7682) (0.7310::0.7310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7926::0.7926) (0.7207::0.7207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.6877::0.6877) (0.7381::0.7381)) (IOPATH C X (0.6718::0.6718) (0.7473::0.7474)) (IOPATH A_N X (0.8291::0.8291) (0.7746::0.7746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.6192::0.6192) (0.6383::0.6383)) (IOPATH B X (0.6380::0.6380) (0.7089::0.7089)) (IOPATH C X (0.6183::0.6183) (0.7156::0.7156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5406::0.5406) (0.5111::0.5111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1423::1.1423) (0.7284::0.7284)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1194::0.1194)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4525::4.4527) (2.0931::2.0933)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.5279::4.5279) (-0.0165::-0.0165) (2.2253::2.2253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6752::4.6753) (2.1832::2.1834)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.7438::4.7438) (-0.0120::-0.0120) (2.3073::2.3073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8482::4.8484) (2.2539::2.2542)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.9267::4.9267) (-0.0219::-0.0219) (2.3835::2.3835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5326::0.5326) (0.4951::0.4951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1093::1.1093) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1915::0.1915) (0.2150::0.2150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8378::0.8378)) (IOPATH D Q (1.1133::1.1133) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7916::0.7916) (0.6945::0.6945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1777::0.1777) (0.1925::0.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8120::0.8122) (0.7554::0.7554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2692::6.2694) (2.8464::2.8468)) (IOPATH TE_B Z () () (0.4109::0.4109) (6.2953::6.2953) (-0.0329::-0.0329) (2.9680::2.9680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.1632::1.1632) (0.7409::0.7435)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1315)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6511::0.6511) (0.5696::0.5696)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0574::5.0575) (2.3451::2.3453)) (IOPATH TE_B Z () () (0.4211::0.4211) (5.1417::5.1417) (-0.0386::-0.0386) (2.4992::2.4992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9592::3.9593) (1.9007::1.9010)) (IOPATH TE_B Z () () (0.4595::0.4595) (4.0431::4.0431) (-0.0598::-0.0598) (2.0695::2.0695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8835::4.8836) (2.2710::2.2712)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.9433::4.9433) (-0.0108::-0.0108) (2.3886::2.3886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1169::1.1169) (0.7066::0.7066)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0353::1.0353) (0.9174::0.9174)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7448::1.7500)) (SETUP (negedge D) (posedge CLK) (1.3556::1.3724)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1364::1.1364) (0.7197::0.7233)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2229::6.2229) (2.8236::2.8238)) (IOPATH TE_B Z () () (0.3972::0.3972) (6.2946::6.2946) (-0.0254::-0.0254) (2.9623::2.9623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3748::4.3750) (2.0684::2.0686)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.4610::4.4610) (-0.0192::-0.0192) (2.2040::2.2040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6293::0.6293) (0.5724::0.5724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9105::4.9106) (2.2827::2.2828)) (IOPATH TE_B Z () () (0.3920::0.3920) (4.9713::4.9713) (-0.0225::-0.0225) (2.4100::2.4100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7346::0.7346) (0.6437::0.6437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6357::0.6357) (0.5646::0.5646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0522::1.0522) (0.8503::0.8503)) (IOPATH D Q (1.1334::1.1334) (0.7144::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0116::1.0116) (0.8219::0.8219)) (IOPATH D Q (1.0942::1.0942) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0204::1.0204) (0.9069::0.9069)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7536::1.7585)) (SETUP (negedge D) (posedge CLK) (1.3618::1.3788)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6598::0.6598) (0.7364::0.7365)) (IOPATH B X (0.4353::0.4353) (0.5653::0.5653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5600::0.5600) (0.5118::0.5118)) (IOPATH A Y (0.7069::0.7069) (0.1974::0.1974)) (IOPATH B Y (0.6480::0.6480) (0.1785::0.1785)) (IOPATH C Y (0.5695::0.5695) (0.1870::0.1870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7409::0.7409) (0.7358::0.7358)) (IOPATH D X (0.7397::0.7397) (0.7432::0.7432)) (IOPATH A_N X (0.9075::0.9075) (0.7760::0.7760)) (IOPATH B_N X (0.9166::0.9166) (0.7911::0.7911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7427::0.7427) (0.7302::0.7302)) (IOPATH D X (0.7578::0.7578) (0.7562::0.7561)) (IOPATH A_N X (0.9258::0.9258) (0.7888::0.7888)) (IOPATH B_N X (0.9526::0.9526) (0.8244::0.8244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.6967::0.6967) (0.6921::0.6921)) (IOPATH C X (0.7336::0.7336) (0.7449::0.7449)) (IOPATH D X (0.7448::0.7448) (0.7774::0.7773)) (IOPATH A_N X (0.8705::0.8705) (0.7660::0.7660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7427::0.7427) (0.7343::0.7343)) (IOPATH D X (0.7467::0.7467) (0.7482::0.7482)) (IOPATH A_N X (0.9207::0.9207) (0.7876::0.7876)) (IOPATH B_N X (0.9237::0.9237) (0.7960::0.7960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4848::4.4848) (2.1020::2.1020)) (IOPATH TE_B Z () () (0.3070::0.3070) (4.5518::4.5518) (0.0245::0.0245) (2.1980::2.1980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.1419::1.1419) (0.7255::0.7268)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1216)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0184::1.0184) (0.9055::0.9055)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6433::1.6562)) (SETUP (negedge D) (posedge CLK) (1.2782::1.2947)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7223::0.7223) (0.7169::0.7169)) (IOPATH C X (0.7375::0.7375) (0.7450::0.7450)) (IOPATH D X (0.7538::0.7538) (0.7841::0.7841)) (IOPATH A_N X (0.8680::0.8680) (0.7578::0.7578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7112::0.7112) (0.7025::0.7025)) (IOPATH C X (0.7429::0.7429) (0.7488::0.7488)) (IOPATH D X (0.7591::0.7591) (0.7880::0.7880)) (IOPATH A_N X (0.8909::0.8909) (0.7829::0.7829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6825::0.6825) (0.6134::0.6134)) (IOPATH B X (0.7024::0.7024) (0.6863::0.6863)) (IOPATH C X (0.7326::0.7326) (0.7431::0.7431)) (IOPATH D X (0.7423::0.7423) (0.7690::0.7690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0407::1.0407) (0.8422::0.8422)) (IOPATH D Q (1.1210::1.1210) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5348::0.5348) (0.6096::0.6096)) (IOPATH B X (0.4335::0.4335) (0.5620::0.5620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1084::1.1084) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8348::4.8349) (2.2530::2.2532)) (IOPATH TE_B Z () () (0.3728::0.3728) (4.8953::4.8953) (-0.0119::-0.0119) (2.3731::2.3731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1067::1.1067) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6411::3.6412) (1.7588::1.7590)) (IOPATH TE_B Z () () (0.3779::0.3779) (3.7266::3.7266) (-0.0147::-0.0147) (1.8901::1.8901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2811::5.2812) (2.4318::2.4320)) (IOPATH TE_B Z () () (0.3673::0.3673) (5.3315::5.3315) (-0.0088::-0.0088) (2.5359::2.5359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7709::3.7710) (1.8184::1.8186)) (IOPATH TE_B Z () () (0.3762::0.3762) (3.8388::3.8388) (-0.0138::-0.0138) (1.9367::1.9367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1068::1.1068) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3917::5.3919) (2.4729::2.4731)) (IOPATH TE_B Z () () (0.3680::0.3680) (5.4505::5.4505) (-0.0092::-0.0092) (2.5848::2.5848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2382::4.2384) (2.0065::2.0068)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.3148::4.3148) (-0.0132::-0.0132) (2.1311::2.1311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8259::0.8259)) (IOPATH D Q (1.1137::1.1137) (0.7020::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4386::4.4387) (2.0869::2.0929)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.5060::4.5060) (-0.0152::-0.0152) (2.2108::2.2108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7776::0.7778) (0.6826::0.6864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1665::4.1666) (1.9770::1.9772)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.2357::4.2357) (-0.0120::-0.0120) (2.0934::2.0934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1085::1.1085) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8691::3.8692) (1.8583::1.8585)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9539::3.9539) (-0.0183::-0.0183) (1.9908::1.9908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8779::3.8780) (1.8643::1.8645)) (IOPATH TE_B Z () () (0.3778::0.3778) (3.9480::3.9480) (-0.0146::-0.0146) (1.9858::1.9858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5989::4.5990) (2.1543::2.1546)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.6893::4.6893) (-0.0213::-0.0213) (2.2962::2.2962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0621::4.0622) (1.9360::1.9362)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.1356::4.1356) (-0.0157::-0.0157) (2.0596::2.0596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4999::5.5001) (2.5263::2.5265)) (IOPATH TE_B Z () () (0.3855::0.3855) (5.5738::5.5738) (-0.0189::-0.0189) (2.6546::2.6546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1597::0.1597) (0.1694::0.1694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1826::4.1826) (1.9908::1.9910)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.2466::4.2466) (-0.0169::-0.0169) (2.1121::2.1121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1276::1.1309) (0.7183::0.7250)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1107::1.1107) (0.6991::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0314::1.0314) (0.9147::0.9147)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8100::1.8158)) (SETUP (negedge D) (posedge CLK) (1.4108::1.4380)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1115::1.1115) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0055::1.0055) (0.8962::0.8962)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7744::1.7811)) (SETUP (negedge D) (posedge CLK) (1.3830::1.3997)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5719::0.5719) (0.6481::0.6481)) (IOPATH B X (0.4397::0.4397) (0.5702::0.5702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0354::1.0354) (0.8385::0.8385)) (IOPATH D Q (1.1422::1.1422) (0.7226::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6398::0.6398) (0.5799::0.5799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1144::1.1144) (0.7051::0.7051)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.0989::1.0989) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1148::1.1148) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0152::1.0152) (0.9033::0.9033)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6897::1.7009)) (SETUP (negedge D) (posedge CLK) (1.3059::1.3208)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3099::4.3101) (2.0379::2.0381)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.3888::4.3888) (-0.0157::-0.0157) (2.1664::2.1664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6709::0.6709) (0.5816::0.5816)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2986)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7612::4.7614) (2.2185::2.2187)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.8259::4.8259) (-0.0120::-0.0120) (2.3397::2.3397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3707::4.3709) (2.0613::2.0615)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.4509::4.4509) (-0.0197::-0.0197) (2.1910::2.1910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1197::1.1197) (0.7121::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0644::5.0645) (2.3464::2.3466)) (IOPATH TE_B Z () () (0.3892::0.3892) (5.1329::5.1329) (-0.0210::-0.0210) (2.4709::2.4709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6489::0.6489) (0.5683::0.5683)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1272::1.1272) (0.7177::0.7177)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7305::0.7305)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1722::1.1784) (0.7536::0.7656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7620)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1383)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9997::4.9999) (2.3199::2.3201)) (IOPATH TE_B Z () () (0.3777::0.3777) (5.0747::5.0747) (-0.0146::-0.0146) (2.4457::2.4457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7413::0.7413) (0.6594::0.6594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9812::4.9813) (2.3146::2.3148)) (IOPATH TE_B Z () () (0.4018::0.4018) (5.0473::5.0473) (-0.0279::-0.0279) (2.4489::2.4489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2244::0.2244) (0.2530::0.2530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0949::1.0949) (0.8775::0.8775)) (IOPATH D Q (1.1770::1.1770) (0.7442::0.7442)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0281::1.0281) (0.9123::0.9123)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8236::1.8309)) (SETUP (negedge D) (posedge CLK) (1.4242::1.4557)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9296::5.9298) (2.7354::2.7359)) (IOPATH TE_B Z () () (0.6031::0.6031) (6.0511::6.0511) (-0.1653::-0.1653) (3.0009::3.0009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1794::1.1794) (0.7521::0.7558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7647::0.7647)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1334)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8252::0.8252)) (IOPATH D Q (1.1348::1.1348) (0.7252::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1927::6.1929) (2.8893::2.8894)) (IOPATH TE_B Z () () (0.6807::0.6807) (6.2591::6.2591) (-0.2234::-0.2234) (3.1221::3.1221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8538::0.8541) (0.7457::0.7494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7976::0.7976) (0.7220::0.7220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5646::0.5649) (0.4503::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6112::4.6113) (2.1609::2.1611)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.6896::4.6896) (-0.0202::-0.0202) (2.2937::2.2937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6210::0.6210) (0.5540::0.5540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7866::5.7867) (2.6443::2.6445)) (IOPATH TE_B Z () () (0.3800::0.3800) (5.8479::5.8479) (-0.0158::-0.0158) (2.7629::2.7629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0135::1.0135) (0.9019::0.9019)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6597::1.6683)) (SETUP (negedge D) (posedge CLK) (1.2868::1.2983)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0384::1.0384) (0.8406::0.8406)) (IOPATH D Q (1.1216::1.1216) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5938::0.5942) (0.5314::0.5334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1690::0.1690) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1339::1.1339) (0.7213::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1182::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1211::1.1211) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3059::4.3061) (2.0349::2.0351)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.3978::4.3978) (-0.0197::-0.0197) (2.1754::2.1754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1175::1.1175) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0831::1.0831) (0.8702::0.8702)) (IOPATH D Q (1.1670::1.1670) (0.7387::0.7387)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6655::0.6655) (0.5663::0.5663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5930::0.5930) (0.5484::0.5484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6661::0.6661) (0.5784::0.5784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7115::3.7116) (1.7950::1.7952)) (IOPATH TE_B Z () () (0.3961::0.3961) (3.8010::3.8010) (-0.0247::-0.0247) (1.9345::1.9345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3713::4.3715) (2.0645::2.0647)) (IOPATH TE_B Z () () (0.3999::0.3999) (4.4648::4.4648) (-0.0269::-0.0269) (2.2066::2.2066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8355::0.8355)) (IOPATH D Q (1.1029::1.1029) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5688::0.5688) (0.5246::0.5246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2698::4.2699) (2.0216::2.0217)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.3335::4.3335) (-0.0158::-0.0158) (2.1390::2.1390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6631::0.6631) (0.5767::0.5767)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2938::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3052::4.3054) (2.0350::2.0353)) (IOPATH TE_B Z () () (0.3670::0.3670) (4.3724::4.3724) (-0.0087::-0.0087) (2.1498::2.1498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1763::0.1763) (0.1924::0.1924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7669::3.7671) (1.8141::1.8143)) (IOPATH TE_B Z () () (0.3829::0.3829) (3.8526::3.8526) (-0.0174::-0.0174) (1.9456::1.9456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9841::3.9841) (1.9069::1.9071)) (IOPATH TE_B Z () () (0.4024::0.4024) (4.0769::4.0769) (-0.0282::-0.0282) (2.0529::2.0529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9897::4.9899) (2.3121::2.3123)) (IOPATH TE_B Z () () (0.3688::0.3688) (5.0519::5.0519) (-0.0097::-0.0097) (2.4250::2.4250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8578::3.8579) (1.8554::1.8556)) (IOPATH TE_B Z () () (0.3753::0.3753) (3.9055::3.9055) (-0.0133::-0.0133) (1.9654::1.9654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4818::5.4820) (2.5200::2.5202)) (IOPATH TE_B Z () () (0.3744::0.3744) (5.5446::5.5446) (-0.0128::-0.0128) (2.6375::2.6375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1080::1.1080) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1083::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5744::4.5745) (2.1455::2.1457)) (IOPATH TE_B Z () () (0.3746::0.3746) (4.6434::4.6434) (-0.0129::-0.0129) (2.2742::2.2742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6143::4.6144) (2.1606::2.1608)) (IOPATH TE_B Z () () (0.3892::0.3892) (4.6923::4.6923) (-0.0209::-0.0209) (2.2935::2.2935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4344::4.4345) (2.0832::2.0834)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.5099::4.5099) (-0.0171::-0.0171) (2.2140::2.2140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8241::0.8241)) (IOPATH D Q (1.1024::1.1024) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0283::1.0283) (0.9124::0.9124)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7389::1.7451)) (SETUP (negedge D) (posedge CLK) (1.3500::1.3685)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8148::3.8149) (1.8355::1.8357)) (IOPATH TE_B Z () () (0.4000::0.4000) (3.9181::3.9181) (-0.0269::-0.0269) (1.9855::1.9855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8533::3.8534) (1.8535::1.8537)) (IOPATH TE_B Z () () (0.3888::0.3888) (3.9289::3.9289) (-0.0207::-0.0207) (1.9821::1.9821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4903::5.4905) (2.5204::2.5206)) (IOPATH TE_B Z () () (0.3705::0.3705) (5.5474::5.5474) (-0.0106::-0.0106) (2.6319::2.6319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8301::0.8301)) (IOPATH D Q (1.1384::1.1421) (0.7261::0.7336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0325::1.0325) (0.8365::0.8365)) (IOPATH D Q (1.1633::1.1684) (0.7465::0.7566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7524)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1040::1.1040) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8358::0.8358)) (IOPATH D Q (1.1052::1.1052) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6598::0.6598) (0.5746::0.5746)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2992::0.3006)) (SETUP (negedge GATE) (posedge CLK) (0.3971::0.3980)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1319::1.1347) (0.7226::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7442)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1226)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2129::4.2130) (2.0023::2.0025)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.2904::4.2904) (-0.0164::-0.0165) (2.1319::2.1319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0869::1.0869) (0.6815::0.6815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0421::1.0421) (0.8432::0.8432)) (IOPATH D Q (1.1243::1.1243) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8131::4.8132) (2.2430::2.2432)) (IOPATH TE_B Z () () (0.3882::0.3882) (4.8861::4.8861) (-0.0204::-0.0204) (2.3680::2.3680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1114::1.1114) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1282::1.1282) (0.7168::0.7168)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1399::4.1400) (1.9707::1.9709)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.2132::4.2132) (-0.0166::-0.0166) (2.0945::2.0945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0183::4.0183) (1.9213::1.9215)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.0806::4.0806) (-0.0128::-0.0128) (2.0362::2.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8391::4.8393) (2.2496::2.2498)) (IOPATH TE_B Z () () (0.3856::0.3856) (4.9188::4.9188) (-0.0190::-0.0190) (2.3798::2.3798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7052::4.7054) (2.1964::2.1966)) (IOPATH TE_B Z () () (0.3826::0.3826) (4.7808::4.7808) (-0.0173::-0.0173) (2.3222::2.3222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1487::1.1531) (0.7362::0.7441)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7546)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.0965::1.0965) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0967::1.0967) (0.8786::0.8786)) (IOPATH D Q (1.1790::1.1790) (0.7436::0.7436)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7134::4.7135) (2.1998::2.2000)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.7858::4.7858) (-0.0141::-0.0141) (2.3280::2.3280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6686::0.6686) (0.5782::0.5782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5472::0.5472) (0.4939::0.4939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8431::0.8431) (0.7910::0.7910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7212::5.7213) (2.6282::2.6286)) (IOPATH TE_B Z () () (0.4561::0.4561) (5.7912::5.7912) (-0.0579::-0.0579) (2.7930::2.7930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0397::1.0397) (0.9207::0.9207)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7945::1.8007)) (SETUP (negedge D) (posedge CLK) (1.4025::1.4217)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0357::1.0357) (0.8387::0.8387)) (IOPATH D Q (1.1705::1.1705) (0.7462::0.7477)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7517::0.7517)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1238)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8266::0.8266)) (IOPATH D Q (1.1036::1.1036) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5511::5.5513) (2.5565::2.5570)) (IOPATH TE_B Z () () (0.3989::0.3989) (5.5457::5.5457) (-0.0263::-0.0263) (2.6532::2.6532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0873::1.0873) (0.6818::0.6818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7113::0.7113)) (SETUP (negedge D) (negedge GATE) (0.0965::0.0965)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0442::1.0442) (0.8447::0.8447)) (IOPATH D Q (1.1298::1.1298) (0.7137::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1548::1.1603) (0.7413::0.7516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7596)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1359)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1051::1.1051) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8836::4.8837) (2.2724::2.2726)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.9762::4.9762) (-0.0229::-0.0229) (2.4165::2.4165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7151::0.7151) (0.6078::0.6078)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7123::0.7123) (0.5975::0.5975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8178::0.8178) (0.7442::0.7442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0834::1.0834) (0.8704::0.8704)) (IOPATH D Q (1.1563::1.1563) (0.7288::0.7288)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0917::1.0917) (0.6858::0.6858)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1279::4.1279) (1.9627::1.9629)) (IOPATH TE_B Z () () (0.4013::0.4013) (4.2097::4.2097) (-0.0276::-0.0276) (2.0982::2.0982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0698::1.0698) (0.8620::0.8620)) (IOPATH D Q (1.1548::1.1548) (0.7309::0.7309)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6451::0.6451) (0.5663::0.5663)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6677::0.6677) (0.5795::0.5795)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3020::0.3020)) (SETUP (negedge GATE) (posedge CLK) (0.3983::0.3996)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.0961::1.0961) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1100::1.1100) (0.8869::0.8869)) (IOPATH D Q (1.1896::1.1896) (0.7504::0.7504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2127::0.2127) (0.2408::0.2408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0975::1.0975) (0.8791::0.8791)) (IOPATH D Q (1.1870::1.1870) (0.7504::0.7504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1148::1.1148) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7204::0.7204)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.0999::1.0999) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6625::0.6625) (0.5712::0.5712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8432::3.8433) (1.8488::1.8490)) (IOPATH TE_B Z () () (0.3813::0.3813) (3.9309::3.9309) (-0.0166::-0.0166) (1.9859::1.9859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3489::4.3490) (2.0589::2.0591)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.4144::4.4144) (-0.0138::-0.0138) (2.1775::2.1775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7956::4.7956) (2.2363::2.2365)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.8463::4.8463) (-0.0128::-0.0128) (2.3509::2.3509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8137::3.8138) (1.8354::1.8356)) (IOPATH TE_B Z () () (0.3889::0.3889) (3.8981::3.8981) (-0.0208::-0.0208) (1.9682::1.9682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1273::1.1273) (0.7140::0.7140)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1996::5.1998) (2.4043::2.4045)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.2559::5.2559) (-0.0085::-0.0085) (2.5120::2.5120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0371::1.0371) (0.8398::0.8398)) (IOPATH D Q (1.1206::1.1206) (0.7068::0.7068)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2691::4.2692) (2.0241::2.0243)) (IOPATH TE_B Z () () (0.3722::0.3722) (4.3320::4.3320) (-0.0116::-0.0116) (2.1385::2.1385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0119::1.0119) (0.9008::0.9008)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7860::1.7930)) (SETUP (negedge D) (posedge CLK) (1.3962::1.4180)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7079::3.7080) (1.7913::1.7916)) (IOPATH TE_B Z () () (0.3878::0.3878) (3.7941::3.7941) (-0.0202::-0.0202) (1.9253::1.9253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8044::4.8044) (2.2431::2.2432)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.8682::4.8682) (-0.0174::-0.0174) (2.3670::2.3670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0691::4.0692) (1.9429::1.9431)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.1522::4.1522) (-0.0192::-0.0192) (2.0766::2.0766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2999::5.3000) (2.4402::2.4404)) (IOPATH TE_B Z () () (0.4038::0.4038) (5.3906::5.3906) (-0.0290::-0.0290) (2.5887::2.5887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0312::1.0312) (0.8356::0.8356)) (IOPATH D Q (1.1169::1.1169) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6413::0.6413) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1079::1.1079) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1496::1.1496) (0.7290::0.7325)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7221::5.7222) (2.6161::2.6163)) (IOPATH TE_B Z () () (0.3840::0.3840) (5.7931::5.7931) (-0.0181::-0.0181) (2.7453::2.7453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6676::0.6676) (0.5796::0.5796)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2916::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0892::1.0892) (0.8740::0.8740)) (IOPATH D Q (1.1787::1.1787) (0.7470::0.7470)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0517::1.0517) (0.8499::0.8499)) (IOPATH D Q (1.1363::1.1363) (0.7187::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1538::1.1538) (0.7388::0.7388)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1225::1.1225) (0.7097::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6443::0.6443) (0.5655::0.5655)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2938::0.2939)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5893::0.5893) (0.5436::0.5455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2750::4.2752) (2.0277::2.0279)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.3491::4.3491) (-0.0116::-0.0116) (2.1500::2.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0901::1.0901) (0.8746::0.8746)) (IOPATH D Q (1.1743::1.1743) (0.7404::0.7404)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6675::0.6675) (0.5868::0.5868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1202::1.1202) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0820::4.0821) (1.9454::1.9457)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.1658::4.1658) (-0.0189::-0.0189) (2.0786::2.0786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6562::4.6564) (2.1757::2.1759)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.7426::4.7426) (-0.0225::-0.0225) (2.3122::2.3122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6194::0.6194) (0.5508::0.5508)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8487::4.8488) (2.2562::2.2564)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.9201::4.9201) (-0.0132::-0.0132) (2.3801::2.3801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1747::5.1749) (2.3932::2.3934)) (IOPATH TE_B Z () () (0.3774::0.3774) (5.2405::5.2405) (-0.0144::-0.0144) (2.5123::2.5123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8795::4.8797) (2.2712::2.2714)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.9561::4.9561) (-0.0172::-0.0172) (2.3998::2.3998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1234::1.1234) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7246::0.7249) (0.6397::0.6435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1285::1.1285) (0.7191::0.7191)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1151::0.1151)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1172::1.1172) (0.7066::0.7066)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0246::1.0246) (0.9098::0.9098)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7957::1.8026)) (SETUP (negedge D) (posedge CLK) (1.4055::1.4272)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3927::4.3928) (2.0762::2.0764)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.4653::4.4653) (-0.0138::-0.0138) (2.1983::2.1983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1616::1.1616) (0.7387::0.7425)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7511::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5032::4.5033) (2.1163::2.1165)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.5588::4.5588) (-0.0160::-0.0160) (2.2331::2.2331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2179::0.2179) (0.2462::0.2462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3858::4.3858) (2.0607::2.0607)) (IOPATH TE_B Z () () (0.3113::0.3113) (4.4509::4.4510) (0.0221::0.0221) (2.1537::2.1537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1522::0.1522) (0.1561::0.1561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8371::0.8371)) (IOPATH D Q (1.1196::1.1196) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2456::5.2458) (2.4287::2.4290)) (IOPATH TE_B Z () () (0.3985::0.3985) (5.2867::5.2867) (-0.0261::-0.0261) (2.5502::2.5502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6665::0.6665) (0.5787::0.5787)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2932::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6686::4.6687) (2.1842::2.1844)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.7556::4.7556) (-0.0227::-0.0227) (2.3236::2.3236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8829::0.8829) (0.7852::0.7852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0136::4.0136) (1.9185::1.9187)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.0779::4.0779) (-0.0182::-0.0182) (2.0362::2.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7114::0.7114) (0.6211::0.6211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0949::1.0949) (0.8776::0.8776)) (IOPATH D Q (1.1689::1.1689) (0.7375::0.7375)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7109::0.7109)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9679::3.9680) (1.9002::1.9004)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.0510::4.0510) (-0.0181::-0.0181) (2.0325::2.0325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1402::1.1402) (0.7270::0.7270)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7360::4.7361) (2.2107::2.2109)) (IOPATH TE_B Z () () (0.3630::0.3630) (4.7817::4.7817) (-0.0065::-0.0065) (2.3159::2.3159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1168::1.1168) (0.7076::0.7076)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7276::0.7276)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0400::1.0400) (0.8418::0.8418)) (IOPATH D Q (1.1242::1.1242) (0.7089::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2390::0.2390) (0.2734::0.2734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1235::1.1235) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6381::0.6381) (0.7104::0.7104)) (IOPATH B X (0.4617::0.4617) (0.5894::0.5894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1065::1.1065) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1258::1.1258) (0.7159::0.7159)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6110::0.6110) (0.6850::0.6850)) (IOPATH B X (0.4330::0.4330) (0.5600::0.5600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7480::0.7480) (0.6644::0.6644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8301::0.8301)) (IOPATH D Q (1.1598::1.1598) (0.7456::0.7456)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8489::4.8489) (2.2547::2.2549)) (IOPATH TE_B Z () () (0.3696::0.3696) (4.8955::4.8955) (-0.0101::-0.0101) (2.3638::2.3638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7758::3.7760) (1.8176::1.8178)) (IOPATH TE_B Z () () (0.3819::0.3819) (3.8587::3.8587) (-0.0169::-0.0169) (1.9463::1.9463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0785::1.0785) (0.8674::0.8674)) (IOPATH D Q (1.1800::1.1800) (0.7503::0.7503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2487::5.2489) (2.4158::2.4160)) (IOPATH TE_B Z () () (0.3661::0.3661) (5.2988::5.2988) (-0.0082::-0.0082) (2.5201::2.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1110::1.1110) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1757::1.1757) (0.7494::0.7537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7652::0.7652)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1340)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2856::5.2857) (2.4426::2.4429)) (IOPATH TE_B Z () () (0.3822::0.3822) (5.3232::5.3232) (-0.0171::-0.0171) (2.5527::2.5527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0661::4.0663) (1.9400::1.9402)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.1433::4.1433) (-0.0138::-0.0138) (2.0656::2.0656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8180::4.8181) (2.2468::2.2470)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.9051::4.9051) (-0.0261::-0.0261) (2.3901::2.3901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7614::3.7615) (1.8125::1.8127)) (IOPATH TE_B Z () () (0.3870::0.3870) (3.8450::3.8450) (-0.0197::-0.0197) (1.9444::1.9444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1214::1.1214) (0.7125::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8768::3.8768) (1.8645::1.8647)) (IOPATH TE_B Z () () (0.3853::0.3853) (3.9515::3.9515) (-0.0188::-0.0188) (1.9931::1.9931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7025::5.7026) (2.6083::2.6085)) (IOPATH TE_B Z () () (0.3853::0.3853) (5.7677::5.7677) (-0.0188::-0.0188) (2.7316::2.7316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0335::1.0335) (0.8372::0.8372)) (IOPATH D Q (1.1158::1.1158) (0.7039::0.7039)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7791::4.7792) (2.2263::2.2265)) (IOPATH TE_B Z () () (0.4059::0.4059) (4.8765::4.8765) (-0.0301::-0.0302) (2.3755::2.3755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8786::4.8786) (2.2722::2.2724)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.9520::4.9520) (-0.0203::-0.0203) (2.4034::2.4034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0380::1.0380) (0.8403::0.8403)) (IOPATH D Q (1.1262::1.1262) (0.7105::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1206::1.1206) (0.7134::0.7134)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5469::5.5471) (2.5449::2.5451)) (IOPATH TE_B Z () () (0.3778::0.3778) (5.6101::5.6101) (-0.0147::-0.0147) (2.6635::2.6635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.0980::1.0980) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1095::1.1095) (0.6995::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0968::1.0968) (0.6885::0.6885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1133::1.1133) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0506::4.0508) (1.9322::1.9325)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.1196::4.1196) (-0.0135::-0.0135) (2.0497::2.0497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3582::0.3582) (0.3841::0.3841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9878::0.9882) (0.8556::0.8575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5443::0.5446) (0.4817::0.4843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1236::1.1236) (0.7105::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7263::0.7263)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0440::1.0440) (0.8446::0.8446)) (IOPATH D Q (1.1442::1.1442) (0.7232::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7283::0.7283)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5932::4.5933) (2.1535::2.1538)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.6637::4.6637) (-0.0135::-0.0135) (2.2827::2.2827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6251::0.6251) (0.7013::0.7013)) (IOPATH B X (0.4421::0.4421) (0.5725::0.5725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1128::1.1128) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0312::1.0312) (0.8356::0.8356)) (IOPATH D Q (1.1237::1.1237) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5615::0.5615) (0.6370::0.6371)) (IOPATH B X (0.4253::0.4253) (0.5538::0.5538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1269::1.1269) (0.7135::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8433::4.8435) (2.2553::2.2555)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.9022::4.9022) (-0.0108::-0.0108) (2.3728::2.3728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2063::0.2063) (0.2338::0.2338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5866::4.5866) (2.1500::2.1502)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.6749::4.6749) (-0.0262::-0.0262) (2.2933::2.2933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8380::0.8380)) (IOPATH D Q (1.1139::1.1139) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6200::3.6201) (1.7540::1.7543)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.7060::3.7060) (-0.0199::-0.0199) (1.8873::1.8873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6159::0.6159) (0.6920::0.6920)) (IOPATH B X (0.4376::0.4376) (0.5671::0.5671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9109::3.9110) (1.8738::1.8740)) (IOPATH TE_B Z () () (0.3737::0.3737) (3.9832::3.9832) (-0.0124::-0.0124) (1.9938::1.9938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0325::1.0325) (0.8365::0.8365)) (IOPATH D Q (1.1261::1.1261) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5650::4.5651) (2.1378::2.1380)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.6411::4.6411) (-0.0158::-0.0158) (2.2706::2.2706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1919::4.1921) (1.9910::1.9912)) (IOPATH TE_B Z () () (0.3648::0.3648) (4.2445::4.2445) (-0.0074::-0.0074) (2.0913::2.0913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0385::1.0385) (0.8407::0.8407)) (IOPATH D Q (1.1223::1.1223) (0.7081::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7552::4.7553) (2.2168::2.2170)) (IOPATH TE_B Z () () (0.4103::0.4103) (4.8531::4.8531) (-0.0326::-0.0326) (2.3708::2.3708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5510::0.5510) (0.5099::0.5099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1822::4.1823) (1.9854::1.9856)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.2507::4.2507) (-0.0150::-0.0150) (2.1036::2.1036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1283::1.1283) (0.7159::0.7159)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2380::4.2380) (2.0111::2.0113)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.3159::4.3159) (-0.0197::-0.0197) (2.1444::2.1444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5367::4.5369) (2.1292::2.1295)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.6079::4.6079) (-0.0106::-0.0106) (2.2562::2.2562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0397::1.0397) (0.8415::0.8415)) (IOPATH D Q (1.1235::1.1235) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1014::1.1014) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0540::1.0540) (0.8515::0.8515)) (IOPATH D Q (1.1344::1.1344) (0.7170::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9982::5.9982) (2.7347::2.7349)) (IOPATH TE_B Z () () (0.3889::0.3889) (6.0642::6.0642) (-0.0208::-0.0208) (2.8666::2.8666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6657::0.6657) (0.5785::0.5785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1379::1.1379) (0.7198::0.7222)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7351::0.7351)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1470::1.1506) (0.7321::0.7394)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1206)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8041::0.8041) (0.7277::0.7276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1159::1.1159) (0.8905::0.8905)) (IOPATH D Q (1.2048::1.2048) (0.7626::0.7626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1098::1.1098) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6838::4.6839) (2.1896::2.1898)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.7579::4.7579) (-0.0178::-0.0178) (2.3186::2.3186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1400::1.1400) (0.7231::0.7267)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7432::0.7432)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.0979::1.0979) (0.6888::0.6888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1088::1.1088) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.8240::4.8240) (2.2436::2.2436)) (IOPATH TE_B Z () () (0.3061::0.3062) (4.8849::4.8850) (0.0250::0.0249) (2.3321::2.3321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6839::0.6840) (0.5813::0.5813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0927::4.0928) (1.9466::1.9468)) (IOPATH TE_B Z () () (0.3663::0.3663) (4.1495::4.1495) (-0.0083::-0.0083) (2.0519::2.0519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4347::0.4347) (0.5081::0.5081)) (IOPATH B X (0.4408::0.4408) (0.5694::0.5694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2149::0.2149) (0.2438::0.2438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1158::1.1158) (0.7069::0.7069)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.0988::1.0988) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1586::5.1588) (2.3845::2.3847)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.2180::5.2180) (-0.0108::-0.0108) (2.4977::2.4977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7933::4.7935) (2.2319::2.2321)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.8462::4.8462) (-0.0072::-0.0072) (2.3401::2.3401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8264::0.8264)) (IOPATH D Q (1.0920::1.0920) (0.6840::0.6840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6354::0.6354) (0.7107::0.7107)) (IOPATH B X (0.4464::0.4464) (0.5758::0.5758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6484::0.6484) (0.5470::0.5470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1018::1.1018) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5261::0.5261) (0.6007::0.6007)) (IOPATH B X (0.4460::0.4460) (0.5749::0.5749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0983::1.0983) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1516::1.1547) (0.7371::0.7435)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7487)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1259)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8156::3.8158) (1.8344::1.8347)) (IOPATH TE_B Z () () (0.3920::0.3920) (3.9114::3.9114) (-0.0225::-0.0225) (1.9761::1.9761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6332::0.6332) (0.5593::0.5593)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3015::0.3032)) (SETUP (negedge GATE) (posedge CLK) (0.3986::0.3994)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0089::4.0090) (1.9178::1.9180)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.0916::4.0916) (-0.0194::-0.0194) (2.0509::2.0509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9513::0.9555) (0.6845::0.6972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0501::4.0501) (1.9205::1.9205)) (IOPATH TE_B Z () () (0.3049::0.3049) (4.1043::4.1044) (0.0257::0.0257) (2.0014::2.0014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3630::5.3631) (2.4642::2.4644)) (IOPATH TE_B Z () () (0.3750::0.3750) (5.4255::5.4255) (-0.0131::-0.0131) (2.5804::2.5804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3286::5.3286) (2.4554::2.4556)) (IOPATH TE_B Z () () (0.3811::0.3811) (5.3866::5.3866) (-0.0165::-0.0165) (2.5724::2.5724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6781::4.6781) (2.1847::2.1849)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.7572::4.7572) (-0.0197::-0.0197) (2.3181::2.3181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1230::1.1230) (0.7105::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6106::4.6106) (2.1602::2.1604)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.6882::4.6882) (-0.0195::-0.0195) (2.2925::2.2925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6401::3.6402) (1.7641::1.7643)) (IOPATH TE_B Z () () (0.3812::0.3812) (3.7228::3.7228) (-0.0165::-0.0165) (1.8932::1.8932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.0939::1.0939) (0.6869::0.6869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2663::5.2664) (2.4309::2.4311)) (IOPATH TE_B Z () () (0.3835::0.3835) (5.3235::5.3235) (-0.0178::-0.0178) (2.5532::2.5532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8378::0.8378)) (IOPATH D Q (1.1144::1.1144) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8690::0.8692) (0.8114::0.8114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9936::4.9938) (2.3111::2.3114)) (IOPATH TE_B Z () () (0.3699::0.3699) (5.0524::5.0524) (-0.0103::-0.0103) (2.4241::2.4241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9120::3.9121) (1.8768::1.8770)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.9973::3.9973) (-0.0186::-0.0186) (2.0097::2.0097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2184::0.2184) (0.2465::0.2465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4831::5.4833) (2.5217::2.5219)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.5512::5.5512) (-0.0153::-0.0153) (2.6444::2.6444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9991::5.9992) (2.7321::2.7323)) (IOPATH TE_B Z () () (0.3959::0.3959) (6.0766::6.0766) (-0.0247::-0.0247) (2.8687::2.8687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.0985::1.0985) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2398::0.2398) (0.2685::0.2685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1276::1.1276) (0.7126::0.7174)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7394::0.7394)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0992::1.0992) (0.8802::0.8802)) (IOPATH D Q (1.1903::1.1903) (0.7547::0.7547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5966::0.5966) (0.6710::0.6710)) (IOPATH B X (0.4384::0.4384) (0.5663::0.5663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6626::0.6626) (0.5764::0.5764)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4358::0.4358) (0.5106::0.5106)) (IOPATH B X (0.4263::0.4263) (0.5556::0.5556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0369::1.0369) (0.8396::0.8396)) (IOPATH D Q (1.1215::1.1215) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1127::1.1127) (0.7008::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2843::4.2844) (2.0294::2.0296)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.3611::4.3611) (-0.0136::-0.0136) (2.1539::2.1539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3747::0.3749) (0.3560::0.3601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4552::0.4552) (0.5286::0.5286)) (IOPATH B X (0.4200::0.4200) (0.5464::0.5464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1434::1.1434) (0.7277::0.7277)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0951::1.0951) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1725::4.1727) (1.9826::1.9828)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.2599::4.2599) (-0.0206::-0.0206) (2.1175::2.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2241::4.2242) (2.0041::2.0043)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.2975::4.2975) (-0.0187::-0.0187) (2.1313::2.1313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5054::0.5054) (0.5805::0.5805)) (IOPATH B X (0.4304::0.4304) (0.5599::0.5599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8501::4.8503) (2.2601::2.2603)) (IOPATH TE_B Z () () (0.3875::0.3875) (4.9304::4.9304) (-0.0200::-0.0200) (2.3937::2.3937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4043::4.4045) (2.0786::2.0788)) (IOPATH TE_B Z () () (0.3688::0.3688) (4.4639::4.4639) (-0.0097::-0.0097) (2.1866::2.1866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7561::4.7562) (2.2141::2.2143)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.8337::4.8337) (-0.0158::-0.0158) (2.3422::2.3422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8293::3.8295) (1.8418::1.8420)) (IOPATH TE_B Z () () (0.3708::0.3708) (3.9091::3.9091) (-0.0108::-0.0108) (1.9671::1.9671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6688::0.6688) (0.5803::0.5803)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2077::4.2077) (1.9991::1.9993)) (IOPATH TE_B Z () () (0.4008::0.4008) (4.2927::4.2927) (-0.0274::-0.0274) (2.1420::2.1420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8888::4.8888) (2.2694::2.2696)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.9456::4.9456) (-0.0149::-0.0149) (2.3847::2.3847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1202::1.1202) (0.7061::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7963::4.7964) (2.2346::2.2348)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.8604::4.8604) (-0.0136::-0.0136) (2.3579::2.3579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5949::0.5948) (0.6706::0.6706)) (IOPATH B X (0.4347::0.4347) (0.5635::0.5635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3452::4.3454) (2.0553::2.0555)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.4160::4.4160) (-0.0181::-0.0181) (2.1769::2.1769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.1267::1.1267) (0.7143::0.7143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1120::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.0998::1.0998) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1051::1.1051) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1377::1.1377) (0.7205::0.7259)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6811::3.6812) (1.7793::1.7796)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.7640::3.7640) (-0.0197::-0.0197) (1.9103::1.9103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0890::1.0890) (0.8739::0.8739)) (IOPATH D Q (1.1758::1.1758) (0.7426::0.7426)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0331::1.0331) (0.8370::0.8370)) (IOPATH D Q (1.1224::1.1224) (0.7081::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.0969::1.0969) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9296::0.9296) (0.8597::0.8597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8312::0.8312)) (IOPATH D Q (1.1516::1.1516) (0.7387::0.7387)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6844::0.6844) (0.5893::0.5893)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1470::1.1470) (0.7345::0.7345)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7452::0.7452)) (SETUP (negedge D) (negedge GATE) (0.1219::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1438::1.1438) (0.7280::0.7280)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7413::0.7413)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8671::3.8672) (1.8542::1.8544)) (IOPATH TE_B Z () () (0.3987::0.3987) (3.9656::3.9656) (-0.0262::-0.0262) (2.0006::2.0006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1962::0.1962) (0.2193::0.2193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0274::4.0275) (1.9241::1.9243)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.1101::4.1101) (-0.0220::-0.0220) (2.0565::2.0565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2354::0.2354) (0.2671::0.2671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7677::4.7677) (2.2201::2.2201)) (IOPATH TE_B Z () () (0.3005::0.3005) (4.8283::4.8283) (0.0280::0.0280) (2.3096::2.3097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0991::1.0991) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8260::0.8260)) (IOPATH D Q (1.1317::1.1317) (0.7196::0.7196)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1098::1.1098) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9117::0.9117) (0.8435::0.8434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5853::0.5853) (0.6617::0.6617)) (IOPATH B X (0.5022::0.5022) (0.6406::0.6406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0961::1.0961) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6911::0.6911) (0.5933::0.5933)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4598::0.4598) (0.5353::0.5353)) (IOPATH B X (0.4505::0.4505) (0.5828::0.5828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2387::4.2388) (2.0081::2.0083)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.3113::4.3113) (-0.0116::-0.0116) (2.1279::2.1279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.0052::5.0052) (2.3193::2.3193)) (IOPATH TE_B Z () () (0.3031::0.3032) (5.0668::5.0672) (0.0266::0.0266) (2.4100::2.4104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1738::0.1738) (0.1797::0.1797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1451::1.1451) (0.7253::0.7316)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6463::4.6464) (2.1735::2.1737)) (IOPATH TE_B Z () () (0.3671::0.3671) (4.6977::4.6977) (-0.0088::-0.0088) (2.2826::2.2826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8179::0.8179) (0.7654::0.7654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0379::1.0379) (0.8403::0.8403)) (IOPATH D Q (1.1306::1.1306) (0.7174::0.7174)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9706::3.9708) (1.9053::1.9057)) (IOPATH TE_B Z () () (0.4489::0.4489) (4.0313::4.0313) (-0.0539::-0.0539) (2.0570::2.0570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8266::0.8266)) (IOPATH D Q (1.1056::1.1056) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5282::0.5282) (0.6018::0.6018)) (IOPATH B X (0.4849::0.4849) (0.6194::0.6194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8347::0.8347)) (IOPATH D Q (1.1375::1.1375) (0.7251::0.7251)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1136::0.1136)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7806::0.7809) (0.6048::0.6087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1184::1.1184) (0.7055::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2563::6.2565) (2.8424::2.8426)) (IOPATH TE_B Z () () (0.4356::0.4356) (6.3342::6.3342) (-0.0466::-0.0466) (3.0033::3.0033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6454::0.6454) (0.5661::0.5661)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2960::0.2982)) (SETUP (negedge GATE) (posedge CLK) (0.3957::0.3964)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6569::0.6569) (0.5889::0.5889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8843::4.8845) (2.2721::2.2723)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.9575::4.9575) (-0.0108::-0.0108) (2.3955::2.3955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5461::4.5462) (2.1404::2.1407)) (IOPATH TE_B Z () () (0.4139::0.4139) (4.6048::4.6048) (-0.0346::-0.0346) (2.2711::2.2711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1234::5.1236) (2.3761::2.3764)) (IOPATH TE_B Z () () (0.5521::0.5521) (5.3382::5.3382) (-0.1273::-0.1273) (2.6819::2.6819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2622::5.2622) (2.4285::2.4287)) (IOPATH TE_B Z () () (0.3830::0.3830) (5.3243::5.3243) (-0.0175::-0.0175) (2.5481::2.5481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5909::4.5910) (2.1518::2.1520)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.6668::4.6668) (-0.0147::-0.0147) (2.2858::2.2858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8752::0.8752) (0.8187::0.8187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1191::1.1191) (0.7070::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5580::4.5581) (2.1500::2.1504)) (IOPATH TE_B Z () () (0.4389::0.4389) (4.6189::4.6189) (-0.0484::-0.0484) (2.2929::2.2929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7192::5.7193) (2.6149::2.6151)) (IOPATH TE_B Z () () (0.3734::0.3734) (5.7841::5.7841) (-0.0122::-0.0122) (2.7350::2.7350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1007::1.1007) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7122::0.7122)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0523::1.0523) (0.8504::0.8504)) (IOPATH D Q (1.1364::1.1364) (0.7173::0.7173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4343::4.4345) (2.0931::2.0933)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.5031::4.5031) (-0.0137::-0.0137) (2.2126::2.2126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.0977::1.0977) (0.6904::0.6904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0068::4.0070) (1.9162::1.9164)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.0792::4.0792) (-0.0172::-0.0172) (2.0370::2.0370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4963::0.4963) (0.4613::0.4613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6353::0.6353) (0.7088::0.7089)) (IOPATH B X (0.4378::0.4378) (0.5648::0.5648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1161::1.1161) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1520::0.1520) (0.1593::0.1593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0413::1.0413) (0.8426::0.8426)) (IOPATH D Q (1.1260::1.1260) (0.7099::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2269::0.2269) (0.2565::0.2565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6700::0.6703) (0.5922::0.5944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1039::1.1039) (0.6987::0.6987)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6640::0.6640) (0.5775::0.5775)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6569::0.6569) (0.5733::0.5733)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0679::4.0680) (1.9416::1.9418)) (IOPATH TE_B Z () () (0.3890::0.3890) (4.1539::4.1539) (-0.0209::-0.0209) (2.0794::2.0794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9678::4.9678) (2.3099::2.3101)) (IOPATH TE_B Z () () (0.3829::0.3829) (5.0356::5.0356) (-0.0174::-0.0174) (2.4367::2.4367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0357::1.0357) (0.8387::0.8387)) (IOPATH D Q (1.1456::1.1456) (0.7280::0.7280)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5005::5.5007) (2.5271::2.5274)) (IOPATH TE_B Z () () (0.3774::0.3774) (5.5627::5.5627) (-0.0144::-0.0144) (2.6431::2.6431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1699::4.1699) (1.9833::1.9835)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.2424::4.2424) (-0.0161::-0.0161) (2.1076::2.1076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0765::5.0767) (2.3469::2.3471)) (IOPATH TE_B Z () () (0.3701::0.3701) (5.1398::5.1398) (-0.0104::-0.0104) (2.4612::2.4612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6025::4.6026) (2.1528::2.1531)) (IOPATH TE_B Z () () (0.3940::0.3940) (4.6944::4.6944) (-0.0236::-0.0236) (2.2956::2.2956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1527::4.1529) (1.9723::1.9726)) (IOPATH TE_B Z () () (0.3882::0.3882) (4.2372::4.2372) (-0.0204::-0.0204) (2.1042::2.1042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9121::3.9122) (1.8753::1.8755)) (IOPATH TE_B Z () () (0.3749::0.3749) (3.9899::3.9899) (-0.0131::-0.0131) (1.9999::1.9999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1079::1.1079) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7836::3.7838) (1.8217::1.8220)) (IOPATH TE_B Z () () (0.3825::0.3825) (3.8663::3.8663) (-0.0172::-0.0172) (1.9509::1.9509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5406::0.5406) (0.5106::0.5106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6497::0.6497) (0.5687::0.5687)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2981)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0118::1.0118) (0.8220::0.8220)) (IOPATH D Q (1.0983::1.0983) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1060::1.1060) (0.6989::0.6989)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2441::0.2441) (0.2738::0.2738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0920::1.0920) (0.8758::0.8758)) (IOPATH D Q (1.1794::1.1794) (0.7465::0.7465)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7350::0.7350) (0.6196::0.6196)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3045::0.3047)) (SETUP (negedge GATE) (posedge CLK) (0.3997::0.4010)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8324::0.8327) (0.7293::0.7330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1370::1.1410) (0.7240::0.7322)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7379)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4889::4.4889) (2.1037::2.1037)) (IOPATH TE_B Z () () (0.3019::0.3019) (4.5530::4.5530) (0.0273::0.0273) (2.1972::2.1972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0078::4.0078) (1.9150::1.9152)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.0758::4.0758) (-0.0134::-0.0134) (2.0329::2.0329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4966::0.4966) (0.4615::0.4615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1788::0.1788) (0.2006::0.2006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0341::1.0341) (0.8376::0.8376)) (IOPATH D Q (1.1172::1.1172) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1016::4.1016) (1.9560::1.9562)) (IOPATH TE_B Z () () (0.4080::0.4080) (4.1900::4.1900) (-0.0314::-0.0314) (2.1035::2.1035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1039::1.1039) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2261::0.2261) (0.2539::0.2539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8617::4.8618) (2.2633::2.2635)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.9369::4.9369) (-0.0219::-0.0219) (2.3921::2.3921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0450::1.0450) (0.8453::0.8453)) (IOPATH D Q (1.1289::1.1289) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4270::0.4270) (0.5019::0.5019)) (IOPATH B X (0.5208::0.5208) (0.6614::0.6614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.1021::1.1021) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6745::0.6745) (0.5835::0.5835)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2986::0.3012)) (SETUP (negedge GATE) (posedge CLK) (0.3973::0.3979)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1129::1.1129) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5896::0.5896) (0.5459::0.5459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0460::1.0460) (0.8459::0.8459)) (IOPATH D Q (1.1308::1.1308) (0.7140::0.7140)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0101::4.0102) (1.9176::1.9178)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.0833::4.0833) (-0.0148::-0.0148) (2.0381::2.0381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6033::0.6036) (0.5388::0.5408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6955::0.6955) (0.5962::0.5962)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.0858::1.0858) (0.6815::0.6815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6800::4.6801) (2.1847::2.1849)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.7419::4.7419) (-0.0159::-0.0159) (2.3047::2.3047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5979::0.5979) (0.6735::0.6735)) (IOPATH B X (0.4436::0.4436) (0.5732::0.5732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1872::0.1872) (0.2053::0.2053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6098::4.6098) (2.1589::2.1591)) (IOPATH TE_B Z () () (0.3950::0.3950) (4.6942::4.6942) (-0.0241::-0.0241) (2.2984::2.2984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.0923::1.0923) (0.6849::0.6849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.0973::1.0973) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7946::0.7946) (0.7409::0.7409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1424::1.1456) (0.7308::0.7373)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7465)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1247)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7170::4.7171) (2.2029::2.2031)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.7947::4.7947) (-0.0196::-0.0196) (2.3351::2.3351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0986::1.0986) (0.8798::0.8798)) (IOPATH D Q (1.1771::1.1771) (0.7418::0.7418)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1627::1.1627) (0.7392::0.7451)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7541::0.7541)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2685::6.2687) (2.8526::2.8529)) (IOPATH TE_B Z () () (0.4023::0.4023) (6.3105::6.3105) (-0.0282::-0.0282) (2.9785::2.9785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.0994::1.0994) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3762::4.3763) (2.0653::2.0655)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.4496::4.4496) (-0.0149::-0.0149) (2.1911::2.1911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8955::3.8956) (1.8697::1.8699)) (IOPATH TE_B Z () () (0.3787::0.3787) (3.9742::3.9742) (-0.0151::-0.0151) (1.9960::1.9960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7899::5.7900) (2.6483::2.6485)) (IOPATH TE_B Z () () (0.3839::0.3839) (5.8548::5.8548) (-0.0180::-0.0180) (2.7700::2.7700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1065::1.1065) (0.8847::0.8847)) (IOPATH D Q (1.1914::1.1914) (0.7520::0.7520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1000::1.1000) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1212::1.1212) (0.7082::0.7094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.1001::1.1001) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7204::0.7204)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4658::4.4659) (2.1001::2.1003)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.5380::4.5379) (-0.0162::-0.0162) (2.2306::2.2306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1778::0.1778) (0.1934::0.1934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0809::4.0810) (1.9446::1.9448)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.1552::4.1552) (-0.0197::-0.0197) (2.0686::2.0686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.0950::1.0950) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5241::0.5241) (0.4836::0.4836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1310::1.1310) (0.7147::0.7182)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6424::0.6424) (0.5645::0.5645)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1110::1.1110) (0.8875::0.8875)) (IOPATH D Q (1.1883::1.1883) (0.7496::0.7496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1103::1.1103) (0.6978::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5041::0.5041) (0.5766::0.5766)) (IOPATH B X (0.5037::0.5037) (0.6383::0.6383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0400::1.0400) (0.8417::0.8417)) (IOPATH D Q (1.1307::1.1307) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7219::0.7219)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0353::1.0353) (0.8384::0.8384)) (IOPATH D Q (1.1126::1.1126) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4577::0.4577) (0.5328::0.5328)) (IOPATH B X (0.4283::0.4283) (0.5577::0.5577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1111::1.1111) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8213::0.8213)) (IOPATH D Q (1.1339::1.1339) (0.7223::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7437::0.7437)) (SETUP (negedge D) (negedge GATE) (0.1194::0.1194)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6574::0.6574) (0.5736::0.5736)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2962::0.2991)) (SETUP (negedge GATE) (posedge CLK) (0.3961::0.3966)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6083::4.6084) (2.1589::2.1591)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.6854::4.6854) (-0.0144::-0.0144) (2.2933::2.2933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2866::5.2868) (2.4385::2.4387)) (IOPATH TE_B Z () () (0.3811::0.3811) (5.3579::5.3579) (-0.0165::-0.0165) (2.5630::2.5630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8574::0.8578) (0.7470::0.7491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4346::4.4347) (2.0834::2.0836)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.5126::4.5126) (-0.0176::-0.0176) (2.2169::2.2169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8453::3.8454) (1.8494::1.8496)) (IOPATH TE_B Z () () (0.3964::0.3964) (3.9366::3.9366) (-0.0249::-0.0249) (1.9901::1.9901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4782::5.4782) (2.5219::2.5221)) (IOPATH TE_B Z () () (0.3932::0.3932) (5.5504::5.5504) (-0.0232::-0.0232) (2.6578::2.6578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1020::1.1020) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5005::5.5005) (2.5261::2.5263)) (IOPATH TE_B Z () () (0.3827::0.3827) (5.5631::5.5631) (-0.0174::-0.0174) (2.6480::2.6480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5771::5.5772) (2.5518::2.5520)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.6453::5.6453) (-0.0171::-0.0171) (2.6763::2.6763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8723::3.8724) (1.8598::1.8600)) (IOPATH TE_B Z () () (0.3768::0.3768) (3.9453::3.9453) (-0.0141::-0.0141) (1.9819::1.9819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5974::4.5975) (2.1513::2.1515)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.6736::4.6736) (-0.0174::-0.0174) (2.2855::2.2855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5859::0.5859) (0.5082::0.5082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8733::3.8735) (1.8611::1.8613)) (IOPATH TE_B Z () () (0.3897::0.3897) (3.9629::3.9629) (-0.0212::-0.0212) (1.9990::1.9990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0455::1.0455) (0.8456::0.8456)) (IOPATH D Q (1.1968::1.1968) (0.7644::0.7675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1318)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.4900::0.4900) (0.4562::0.4562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1155::1.1155) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1456::1.1456) (0.7261::0.7298)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7424::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5659::0.5659) (0.5064::0.5064)) (IOPATH A Y (0.7125::0.7125) (0.1819::0.1819)) (IOPATH B Y (0.6710::0.6710) (0.1890::0.1890)) (IOPATH C Y (0.5787::0.5787) (0.1758::0.1758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1479::1.1479) (0.7317::0.7317)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1306::1.1306) (0.7147::0.7176)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7365::0.7365)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7362::0.7362) (0.7272::0.7272)) (IOPATH D X (0.7392::0.7392) (0.7396::0.7396)) (IOPATH A_N X (0.9047::0.9047) (0.7680::0.7680)) (IOPATH B_N X (0.9321::0.9321) (0.8051::0.8051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7402::0.7402) (0.7307::0.7307)) (IOPATH D X (0.7397::0.7397) (0.7399::0.7399)) (IOPATH A_N X (0.9052::0.9052) (0.7684::0.7684)) (IOPATH B_N X (0.9296::0.9296) (0.8011::0.8011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7100::0.7100) (0.7037::0.7037)) (IOPATH C X (0.7269::0.7269) (0.7350::0.7350)) (IOPATH D X (0.7424::0.7424) (0.7729::0.7729)) (IOPATH A_N X (0.8659::0.8659) (0.7565::0.7565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7255::0.7255) (0.7180::0.7180)) (IOPATH D X (0.7312::0.7312) (0.7338::0.7338)) (IOPATH A_N X (0.9001::0.9001) (0.7656::0.7656)) (IOPATH B_N X (0.9239::0.9239) (0.7995::0.7995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7071::0.7071) (0.7011::0.7011)) (IOPATH C X (0.7248::0.7248) (0.7318::0.7318)) (IOPATH D X (0.7430::0.7430) (0.7734::0.7734)) (IOPATH A_N X (0.8729::0.8729) (0.7647::0.7647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.6994::0.6994) (0.6961::0.6961)) (IOPATH C X (0.7137::0.7137) (0.7239::0.7239)) (IOPATH D X (0.7319::0.7319) (0.7651::0.7651)) (IOPATH A_N X (0.8589::0.8589) (0.7523::0.7523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6561::0.6561) (0.5725::0.5725)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6821::0.6821) (0.6086::0.6086)) (IOPATH B X (0.7232::0.7232) (0.7027::0.7027)) (IOPATH C X (0.7355::0.7355) (0.7412::0.7412)) (IOPATH D X (0.7473::0.7473) (0.7694::0.7694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1487::1.1487) (0.7302::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1216)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9871::3.9873) (1.9055::1.9058)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.0765::4.0766) (-0.0227::-0.0227) (2.0417::2.0417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1676::0.1676) (0.1805::0.1805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7754::4.7754) (2.2285::2.2287)) (IOPATH TE_B Z () () (0.3905::0.3905) (4.8429::4.8429) (-0.0217::-0.0217) (2.3517::2.3517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7205::4.7206) (2.2046::2.2048)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.7924::4.7924) (-0.0153::-0.0153) (2.3353::2.3353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8043::3.8044) (1.8282::1.8284)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.8956::3.8956) (-0.0208::-0.0208) (1.9652::1.9652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8221::0.8221) (0.7582::0.7582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.0993::1.0993) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8349::3.8351) (1.8432::1.8434)) (IOPATH TE_B Z () () (0.3731::0.3731) (3.9056::3.9056) (-0.0121::-0.0121) (1.9592::1.9592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4580::0.4580) (0.5331::0.5331)) (IOPATH B X (0.4680::0.4680) (0.6018::0.6018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1284::1.1284) (0.7146::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7289::0.7289)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.0979::1.0979) (0.6891::0.6891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1063::1.1063) (0.6987::0.6987)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8834::4.8836) (2.2719::2.2721)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.9658::4.9658) (-0.0169::-0.0169) (2.4058::2.4058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1153::1.1153) (0.7023::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9049::0.9049) (0.8399::0.8399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7287::5.7287) (2.6238::2.6240)) (IOPATH TE_B Z () () (0.3854::0.3854) (5.7935::5.7935) (-0.0188::-0.0188) (2.7514::2.7514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1007::1.1007) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7017::4.7018) (2.1960::2.1962)) (IOPATH TE_B Z () () (0.3917::0.3917) (4.7708::4.7708) (-0.0223::-0.0223) (2.3258::2.3258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1030::1.1030) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1339::1.1366) (0.7227::0.7278)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7389)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1186)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8337::0.8337)) (IOPATH D Q (1.1080::1.1080) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4234::5.4236) (2.4966::2.4968)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.4883::5.4883) (-0.0140::-0.0140) (2.6153::2.6153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1294::1.1294) (0.7132::0.7173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0963::1.0963) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6622::4.6624) (2.1768::2.1771)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.7280::4.7280) (-0.0157::-0.0157) (2.2999::2.2999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1121::1.1121) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.1194::1.1194) (0.7060::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1774::0.1774) (0.1963::0.1963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1137::1.1137) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9307::0.9308) (0.8878::0.8878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1021::1.1021) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0378::1.0378) (0.8402::0.8402)) (IOPATH D Q (1.1233::1.1233) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2661::4.2662) (2.0238::2.0240)) (IOPATH TE_B Z () () (0.3665::0.3665) (4.3194::4.3194) (-0.0084::-0.0084) (2.1260::2.1260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.0118::5.0118) (2.3220::2.3220)) (IOPATH TE_B Z () () (0.3031::0.3032) (5.0693::5.0697) (0.0266::0.0266) (2.4076::2.4080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1196::1.1196) (0.7096::0.7096)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2026::5.2026) (2.4039::2.4041)) (IOPATH TE_B Z () () (0.3924::0.3924) (5.2743::5.2743) (-0.0227::-0.0227) (2.5376::2.5376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1204::1.1204) (0.7061::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0695::4.0696) (1.9413::1.9415)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.1583::4.1583) (-0.0196::-0.0196) (2.0823::2.0823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1829::5.1830) (2.3948::2.3950)) (IOPATH TE_B Z () () (0.3859::0.3859) (5.2559::5.2559) (-0.0191::-0.0191) (2.5250::2.5250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2996::5.2996) (2.4378::2.4380)) (IOPATH TE_B Z () () (0.3808::0.3808) (5.3576::5.3576) (-0.0163::-0.0163) (2.5547::2.5547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2037::4.2038) (1.9960::1.9962)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.2843::4.2843) (-0.0182::-0.0182) (2.1260::2.1260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9921::4.9923) (2.3140::2.3142)) (IOPATH TE_B Z () () (0.3886::0.3886) (5.0693::5.0693) (-0.0206::-0.0206) (2.4430::2.4430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1593::1.1613) (0.7446::0.7484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7592)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1330)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1313::1.1313) (0.7192::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7301::0.7301)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1109)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3771::4.3772) (2.0646::2.0648)) (IOPATH TE_B Z () () (0.3750::0.3750) (4.4485::4.4485) (-0.0131::-0.0131) (2.1854::2.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5480::0.5480) (0.5140::0.5140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8804::3.8806) (1.8604::1.8606)) (IOPATH TE_B Z () () (0.3868::0.3868) (3.9708::3.9708) (-0.0196::-0.0196) (1.9970::1.9970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1419::4.1420) (1.9725::1.9728)) (IOPATH TE_B Z () () (0.3937::0.3937) (4.2327::4.2327) (-0.0234::-0.0234) (2.1139::2.1139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7170::5.7172) (2.6150::2.6152)) (IOPATH TE_B Z () () (0.3737::0.3737) (5.7831::5.7831) (-0.0124::-0.0124) (2.7349::2.7349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8327::0.8327)) (IOPATH D Q (1.1094::1.1094) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8128::3.8129) (1.8336::1.8338)) (IOPATH TE_B Z () () (0.3889::0.3889) (3.9074::3.9074) (-0.0208::-0.0208) (1.9743::1.9743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0955::1.0955) (0.8779::0.8779)) (IOPATH D Q (1.1824::1.1824) (0.7483::0.7483)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.2010::1.2010) (0.9431::0.9431)) (IOPATH D Q (1.2835::1.2835) (0.8094::0.8094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1680::1.1680) (0.7446::0.7480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7643::0.7643)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1332)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8763::5.8765) (2.6800::2.6802)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.9485::5.9485) (-0.0168::-0.0168) (2.8090::2.8090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6196::0.6196) (0.5586::0.5586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4189::5.4191) (2.4893::2.4895)) (IOPATH TE_B Z () () (0.3900::0.3900) (5.4927::5.4927) (-0.0214::-0.0214) (2.6177::2.6177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9462::0.9462) (0.8313::0.8313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6612::0.6612) (0.5755::0.5755)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2932)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1541::0.1541) (0.1577::0.1577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1241::1.1241) (0.7146::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6167::0.6167) (0.5625::0.5625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5034::0.5034) (0.4581::0.4581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1254::1.1254) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1472::1.1472) (0.7304::0.7304)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5877::0.5877) (0.6635::0.6635)) (IOPATH B X (0.4214::0.4214) (0.5502::0.5502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5896::0.5899) (0.5275::0.5313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.4667::6.4669) (2.9732::2.9737)) (IOPATH TE_B Z () () (0.5556::0.5556) (6.4812::6.4812) (-0.1298::-0.1298) (3.1603::3.1603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8332::0.8332)) (IOPATH D Q (1.1205::1.1205) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4036::4.4037) (2.0820::2.0822)) (IOPATH TE_B Z () () (0.4176::0.4176) (4.5050::4.5050) (-0.0366::-0.0366) (2.2326::2.2326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7298::3.7299) (1.7985::1.7987)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.8070::3.8070) (-0.0130::-0.0130) (1.9221::1.9221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1367::4.1368) (1.9693::1.9695)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.2162::4.2162) (-0.0162::-0.0162) (2.0977::2.0977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4969::4.4970) (2.1129::2.1131)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.5523::4.5523) (-0.0110::-0.0110) (2.2264::2.2264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1436::1.1436) (0.7310::0.7310)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1207::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8610::4.8611) (2.2611::2.2613)) (IOPATH TE_B Z () () (0.3993::0.3993) (4.9304::4.9304) (-0.0265::-0.0265) (2.3918::2.3918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1116::1.1116) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6343::0.6343) (0.7114::0.7114)) (IOPATH B X (0.4289::0.4289) (0.5584::0.5584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3344::4.3344) (2.0486::2.0488)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.3934::4.3934) (-0.0116::-0.0116) (2.1611::2.1611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6766::4.6766) (2.1871::2.1873)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.7617::4.7617) (-0.0262::-0.0262) (2.3299::2.3299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2352::0.2352) (0.2696::0.2696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0412::1.0412) (0.8426::0.8426)) (IOPATH D Q (1.1293::1.1293) (0.7149::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8266::0.8266)) (IOPATH D Q (1.1060::1.1060) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0124::4.0124) (1.9198::1.9200)) (IOPATH TE_B Z () () (0.3912::0.3912) (4.0921::4.0921) (-0.0221::-0.0221) (2.0523::2.0523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4628::0.4630) (0.4138::0.4184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1373::1.1408) (0.7253::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1206)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1716::0.1716) (0.1895::0.1895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1659::1.1659) (1.0066::1.0066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6784::0.6784) (0.5857::0.5857)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2952::0.2969)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7250::4.7252) (2.2039::2.2041)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.7904::4.7904) (-0.0119::-0.0119) (2.3244::2.3244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2534::4.2535) (2.0154::2.0156)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.3193::4.3193) (-0.0116::-0.0116) (2.1320::2.1320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8875::4.8877) (2.2713::2.2715)) (IOPATH TE_B Z () () (0.3711::0.3711) (4.9495::4.9495) (-0.0109::-0.0109) (2.3903::2.3903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1408::1.1408) (0.7231::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1232)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1263::4.1264) (1.9625::1.9627)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.1950::4.1950) (-0.0173::-0.0173) (2.0833::2.0833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7074::0.7074) (0.5952::0.5952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8361::0.8361)) (IOPATH D Q (1.1058::1.1058) (0.6935::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0299::1.0299) (0.8347::0.8347)) (IOPATH D Q (1.1223::1.1223) (0.7109::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6479::3.6480) (1.7652::1.7654)) (IOPATH TE_B Z () () (0.3805::0.3805) (3.7290::3.7290) (-0.0162::-0.0162) (1.8935::1.8935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8226::0.8226)) (IOPATH D Q (1.1336::1.1374) (0.7238::0.7321)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8213::0.8213)) (IOPATH D Q (1.0927::1.0927) (0.6860::0.6860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6434::0.6437) (0.5712::0.5732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.0947::1.0947) (0.6869::0.6869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5889::0.5889) (0.6619::0.6619)) (IOPATH B X (0.4367::0.4367) (0.5632::0.5632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5895::0.5895) (0.6657::0.6657)) (IOPATH B X (0.4323::0.4323) (0.5619::0.5619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8599::3.8600) (1.8538::1.8540)) (IOPATH TE_B Z () () (0.3809::0.3809) (3.9399::3.9399) (-0.0164::-0.0164) (1.9808::1.9808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.0919::1.0919) (0.6856::0.6856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2539::5.2540) (2.4270::2.4272)) (IOPATH TE_B Z () () (0.4088::0.4088) (5.3257::5.3257) (-0.0318::-0.0318) (2.5692::2.5692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6984::5.6986) (2.6080::2.6082)) (IOPATH TE_B Z () () (0.3794::0.3794) (5.7689::5.7689) (-0.0155::-0.0155) (2.7328::2.7328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8062::4.8063) (2.2428::2.2430)) (IOPATH TE_B Z () () (0.3800::0.3800) (4.8517::4.8517) (-0.0159::-0.0159) (2.3566::2.3566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0378::1.0378) (0.8402::0.8402)) (IOPATH D Q (1.1725::1.1766) (0.7528::0.7602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7544)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0091::6.0092) (2.7401::2.7403)) (IOPATH TE_B Z () () (0.4241::0.4241) (6.0967::6.0967) (-0.0402::-0.0402) (2.9002::2.9002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.0944::1.0944) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6799::0.6799) (0.5754::0.5754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9030::4.9031) (2.2842::2.2844)) (IOPATH TE_B Z () () (0.3786::0.3786) (4.9399::4.9399) (-0.0151::-0.0151) (2.3910::2.3910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8068::3.8070) (1.8311::1.8314)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.8945::3.8945) (-0.0183::-0.0183) (1.9645::1.9645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.0937::1.0937) (0.6870::0.6870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9836::3.9837) (1.9053::1.9055)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.0620::4.0620) (-0.0156::-0.0156) (2.0323::2.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.7126::0.7126) (0.7988::0.7988)) (IOPATH B X (0.5129::0.5129) (0.6490::0.6490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7104::3.7105) (1.7939::1.7941)) (IOPATH TE_B Z () () (0.3870::0.3870) (3.7981::3.7981) (-0.0197::-0.0197) (1.9298::1.9298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4882::1.4882) (1.1120::1.1120)) (IOPATH D Q (1.5701::1.5701) (0.9767::0.9767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3070::5.3071) (2.4471::2.4473)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.3682::5.3682) (-0.0149::-0.0149) (2.5654::2.5654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6778::0.6778) (0.5853::0.5853)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2957::0.2973)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0485::1.0485) (0.8477::0.8477)) (IOPATH D Q (1.1859::1.1859) (0.7551::0.7623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7535::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1015::1.1015) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6812::4.6813) (2.1887::2.1889)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.7594::4.7594) (-0.0177::-0.0177) (2.3201::2.3201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0491::4.0492) (1.9327::1.9329)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.1321::4.1321) (-0.0195::-0.0195) (2.0631::2.0631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3075::6.3075) (2.8579::2.8581)) (IOPATH TE_B Z () () (0.3722::0.3722) (6.3521::6.3521) (-0.0116::-0.0116) (2.9667::2.9667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7194::5.7196) (2.6165::2.6168)) (IOPATH TE_B Z () () (0.3781::0.3781) (5.7919::5.7919) (-0.0148::-0.0148) (2.7439::2.7439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1324::1.1324) (0.9007::0.9007)) (IOPATH D Q (1.2179::1.2179) (0.7695::0.7695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6803::0.6803) (0.5557::0.5557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1517::1.1567) (0.7391::0.7487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7592)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1353)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3781::4.3782) (2.0677::2.0679)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.4601::4.4601) (-0.0227::-0.0227) (2.2013::2.2013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0514::1.0514) (0.8497::0.8497)) (IOPATH D Q (1.1328::1.1328) (0.7143::0.7143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6375::0.6375) (0.5618::0.5618)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1388::1.1388) (0.9047::0.9047)) (IOPATH D Q (1.2237::1.2237) (0.7734::0.7734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0999::4.1001) (1.9513::1.9515)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.1857::4.1857) (-0.0172::-0.0172) (2.0841::2.0841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1179::1.1179) (0.7101::0.7101)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1098::0.1098)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2318::4.2318) (2.0063::2.0065)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.3061::4.3061) (-0.0181::-0.0181) (2.1338::2.1338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8222::0.8222)) (IOPATH D Q (1.0923::1.0923) (0.6869::0.6869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8244::3.8245) (1.8399::1.8401)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.9012::3.9012) (-0.0152::-0.0152) (1.9657::1.9658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5156::0.5156) (0.5895::0.5895)) (IOPATH B X (0.4682::0.4682) (0.6004::0.6004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5455::4.5455) (2.1327::2.1329)) (IOPATH TE_B Z () () (0.3888::0.3888) (4.6234::4.6234) (-0.0207::-0.0207) (2.2653::2.2653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3252::5.3253) (2.4556::2.4558)) (IOPATH TE_B Z () () (0.3737::0.3737) (5.3856::5.3856) (-0.0124::-0.0124) (2.5712::2.5712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1526::1.1526) (0.7353::0.7353)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1119::1.1119) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6296::0.6296) (0.7050::0.7050)) (IOPATH B X (0.4313::0.4313) (0.5594::0.5594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1049::1.1049) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6047::0.6047) (0.6808::0.6808)) (IOPATH B X (0.4401::0.4401) (0.5701::0.5701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9104::3.9105) (1.8736::1.8738)) (IOPATH TE_B Z () () (0.3906::0.3906) (4.0009::4.0009) (-0.0217::-0.0217) (2.0127::2.0127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1286::1.1286) (0.7151::0.7151)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6316::0.6316) (0.5583::0.5583)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1164::1.1164) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1767::0.1767) (0.1918::0.1918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9626::0.9687) (0.7194::0.7297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7811::4.7813) (2.2306::2.2308)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.8694::4.8694) (-0.0218::-0.0218) (2.3709::2.3709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1218::1.1218) (0.7107::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1014::1.1014) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1389::1.1415) (0.7277::0.7338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1234)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6376::0.6376) (0.5616::0.5616)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5939::4.5941) (2.1503::2.1506)) (IOPATH TE_B Z () () (0.3787::0.3787) (4.6666::4.6666) (-0.0152::-0.0152) (2.2783::2.2783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9991::3.9993) (1.9085::1.9087)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.0802::4.0802) (-0.0196::-0.0196) (2.0377::2.0377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1342::1.1342) (0.7193::0.7193)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2307::0.2307) (0.2594::0.2594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0646::1.0646) (0.8588::0.8588)) (IOPATH D Q (1.1541::1.1541) (0.7319::0.7319)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2593::5.2594) (2.4277::2.4279)) (IOPATH TE_B Z () () (0.3694::0.3694) (5.3105::5.3105) (-0.0100::-0.0100) (2.5332::2.5332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3821::4.3821) (2.0686::2.0688)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.4426::4.4426) (-0.0156::-0.0156) (2.1832::2.1832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7068::3.7069) (1.7919::1.7921)) (IOPATH TE_B Z () () (0.3825::0.3825) (3.7874::3.7874) (-0.0173::-0.0173) (1.9203::1.9203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8400::0.8400) (0.7588::0.7588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0451::1.0451) (0.8453::0.8453)) (IOPATH D Q (1.1350::1.1350) (0.7184::0.7184)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6031::0.6031) (0.5562::0.5562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0463::1.0463) (0.8461::0.8461)) (IOPATH D Q (1.1334::1.1334) (0.7173::0.7173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6399::0.6399) (0.5633::0.5633)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1077::1.1077) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5716::5.5718) (2.5972::2.5976)) (IOPATH TE_B Z () () (0.5324::0.5324) (5.5565::5.5565) (-0.1125::-0.1125) (2.7509::2.7509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6047::4.6048) (2.1574::2.1576)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.7034::4.7034) (-0.0267::-0.0267) (2.3082::2.3082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6430::3.6431) (1.7660::1.7662)) (IOPATH TE_B Z () () (0.3959::0.3959) (3.7366::3.7366) (-0.0247::-0.0247) (1.9074::1.9074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4351::0.4351) (0.5097::0.5097)) (IOPATH B X (0.5220::0.5220) (0.6623::0.6623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5431::0.5431) (0.6191::0.6191)) (IOPATH B X (0.4233::0.4233) (0.5524::0.5524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2534::5.2535) (2.4252::2.4254)) (IOPATH TE_B Z () () (0.3942::0.3942) (5.3370::5.3370) (-0.0237::-0.0237) (2.5670::2.5670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9103::3.9104) (1.8756::1.8758)) (IOPATH TE_B Z () () (0.3801::0.3801) (3.9931::3.9931) (-0.0159::-0.0159) (2.0053::2.0053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8346::0.8346)) (IOPATH D Q (1.1273::1.1273) (0.7133::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7265::0.7265)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1254::1.1254) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7351::0.7351)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7484::0.7484) (0.6336::0.6336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6435::0.6435) (0.5651::0.5651)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4401::4.4402) (2.0961::2.0963)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.5246::4.5246) (-0.0235::-0.0235) (2.2347::2.2347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6162::0.6162) (0.6880::0.6880)) (IOPATH B X (0.4595::0.4595) (0.5863::0.5863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1504::4.1505) (1.9745::1.9747)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.2243::4.2243) (-0.0138::-0.0138) (2.0985::2.0985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8329::0.8329)) (IOPATH D Q (1.1137::1.1137) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7016::0.7016) (0.6206::0.6206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8802::4.8803) (2.2727::2.2729)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.9505::4.9505) (-0.0192::-0.0192) (2.4019::2.4019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0058::6.0058) (2.7357::2.7359)) (IOPATH TE_B Z () () (0.3713::0.3713) (6.0560::6.0560) (-0.0110::-0.0110) (2.8474::2.8474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5547::5.5549) (2.5516::2.5518)) (IOPATH TE_B Z () () (0.3862::0.3862) (5.6263::5.6263) (-0.0193::-0.0193) (2.6801::2.6801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0333::1.0333) (0.8370::0.8370)) (IOPATH D Q (1.1428::1.1428) (0.7226::0.7259)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6407::0.6407) (0.5637::0.5637)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4569::4.4570) (2.0949::2.1009)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.5182::4.5182) (-0.0113::-0.0113) (2.2147::2.2147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1738::0.1738) (0.1891::0.1891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8258::5.8260) (2.6628::2.6630)) (IOPATH TE_B Z () () (0.3933::0.3933) (5.9061::5.9061) (-0.0232::-0.0232) (2.8003::2.8003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8229::0.8229)) (IOPATH D Q (1.0885::1.0885) (0.6845::0.6845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1138::1.1138) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0377::1.0377) (0.8401::0.8401)) (IOPATH D Q (1.1432::1.1432) (0.7282::0.7282)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1181::1.1181) (0.7102::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1127::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1294::1.1294) (0.7172::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7000::3.7001) (1.7900::1.7902)) (IOPATH TE_B Z () () (0.3903::0.3903) (3.7840::3.7840) (-0.0216::-0.0216) (1.9243::1.9243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6723::0.6723) (0.5821::0.5821)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2957::0.2982)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3962)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0952::1.0952) (0.6888::0.6888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8318::0.8318)) (IOPATH D Q (1.1619::1.1619) (0.7469::0.7469)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7526::0.7526)) (SETUP (negedge D) (negedge GATE) (0.1275::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7859::4.7861) (2.2274::2.2277)) (IOPATH TE_B Z () () (0.4037::0.4037) (4.8860::4.8860) (-0.0289::-0.0289) (2.3783::2.3783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6150::3.6151) (1.7519::1.7521)) (IOPATH TE_B Z () () (0.3907::0.3907) (3.7098::3.7098) (-0.0218::-0.0218) (1.8915::1.8915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6107::0.6107) (0.6867::0.6867)) (IOPATH B X (0.4258::0.4258) (0.5544::0.5544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3434::4.3435) (2.0521::2.0523)) (IOPATH TE_B Z () () (0.3660::0.3660) (4.3941::4.3941) (-0.0081::-0.0081) (2.1536::2.1536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4610::0.4610) (0.5353::0.5353)) (IOPATH B X (0.4604::0.4604) (0.5922::0.5922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6790::3.6792) (1.7797::1.7799)) (IOPATH TE_B Z () () (0.3928::0.3928) (3.7767::3.7767) (-0.0229::-0.0229) (1.9239::1.9239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4446::4.4448) (2.0889::2.0891)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.5322::4.5322) (-0.0201::-0.0201) (2.2335::2.2335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2561::5.2562) (2.4253::2.4256)) (IOPATH TE_B Z () () (0.3814::0.3814) (5.3269::5.3269) (-0.0166::-0.0166) (2.5508::2.5508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2369::0.2369) (0.2685::0.2685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0377::1.0377) (0.8402::0.8402)) (IOPATH D Q (1.1149::1.1149) (0.7012::0.7012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1776::1.1776) (0.7511::0.7547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7649::0.7649)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1336)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4467::0.4467) (0.5201::0.5201)) (IOPATH B X (0.4990::0.4990) (0.6346::0.6346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4688::0.4688) (0.5441::0.5441)) (IOPATH B X (0.4286::0.4286) (0.5580::0.5580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8311::0.8311)) (IOPATH D Q (1.1324::1.1324) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6795::0.6795) (0.5864::0.5864)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2946::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7415::0.7415) (0.6477::0.6477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2001::0.2001) (0.2268::0.2268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8243::0.8243)) (IOPATH D Q (1.1216::1.1216) (0.7130::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7326::0.7326)) (SETUP (negedge D) (negedge GATE) (0.1127::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.0931::1.0931) (0.6868::0.6868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9857::4.9859) (2.3111::2.3114)) (IOPATH TE_B Z () () (0.3804::0.3804) (5.0547::5.0547) (-0.0161::-0.0161) (2.4321::2.4321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1085::4.1086) (1.9551::1.9553)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.1720::4.1720) (-0.0181::-0.0181) (2.0751::2.0751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5245::4.5246) (2.1233::2.1235)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.5952::4.5952) (-0.0182::-0.0182) (2.2536::2.2536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.0991::1.0991) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8420::3.8421) (1.8472::1.8474)) (IOPATH TE_B Z () () (0.3881::0.3881) (3.9257::3.9257) (-0.0203::-0.0203) (1.9803::1.9803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3465::4.3466) (2.0561::2.0563)) (IOPATH TE_B Z () () (0.3933::0.3933) (4.4336::4.4336) (-0.0232::-0.0232) (2.1968::2.1968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6487::4.6488) (2.1754::2.1756)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.7184::4.7184) (-0.0182::-0.0182) (2.3043::2.3043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1340::1.1340) (0.7214::0.7214)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0436::1.0436) (0.8443::0.8443)) (IOPATH D Q (1.1295::1.1295) (0.7121::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6456::0.6456) (0.5666::0.5666)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2959::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0321::1.0321) (0.8362::0.8362)) (IOPATH D Q (1.1146::1.1146) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6405::0.6405) (0.7122::0.7122)) (IOPATH B X (0.4273::0.4273) (0.5512::0.5512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6133::4.6134) (2.1606::2.1608)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.6771::4.6771) (-0.0127::-0.0127) (2.2843::2.2843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4483::0.4483) (0.4283::0.4283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0365::1.0365) (0.8393::0.8393)) (IOPATH D Q (1.1396::1.1396) (0.7222::0.7222)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7302::0.7302)) (SETUP (negedge D) (negedge GATE) (0.1094::0.1094)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5854::0.5854) (0.6603::0.6603)) (IOPATH B X (0.4572::0.4572) (0.5894::0.5894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6369::0.6369) (0.5305::0.5305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0375::1.0375) (0.8400::0.8400)) (IOPATH D Q (1.1244::1.1244) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4522::5.4524) (2.5813::2.5816)) (IOPATH TE_B Z () () (0.5792::0.5792) (5.3757::5.3757) (-0.1475::-0.1475) (2.7157::2.7157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0670::1.0670) (0.8603::0.8603)) (IOPATH D Q (1.1604::1.1604) (0.7359::0.7359)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6998::0.7003) (0.6182::0.6202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6035::0.6035) (0.6786::0.6787)) (IOPATH B X (0.4104::0.4104) (0.5369::0.5369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0958::1.0958) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1297::1.1297) (0.7163::0.7163)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5675::4.5676) (2.1563::2.1567)) (IOPATH TE_B Z () () (0.4861::0.4861) (4.6713::4.6713) (-0.0779::-0.0779) (2.3468::2.3468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4769::0.4769) (0.5520::0.5520)) (IOPATH B X (0.4211::0.4211) (0.5498::0.5498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9492::3.9492) (1.8917::1.8919)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.0354::4.0354) (-0.0235::-0.0235) (2.0301::2.0301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5974::4.5976) (2.1498::2.1500)) (IOPATH TE_B Z () () (0.3843::0.3843) (4.6795::4.6795) (-0.0182::-0.0182) (2.2838::2.2838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7050::0.7051) (0.6059::0.6059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1255::1.1255) (0.7127::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1002::1.1002) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2829::4.2830) (2.0308::2.0310)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.3546::4.3546) (-0.0148::-0.0148) (2.1552::2.1552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4329::4.4331) (2.0863::2.0865)) (IOPATH TE_B Z () () (0.3770::0.3770) (4.5061::4.5061) (-0.0142::-0.0142) (2.2159::2.2159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1389::1.1424) (0.7269::0.7346)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1075::6.1075) (2.7730::2.7732)) (IOPATH TE_B Z () () (0.3771::0.3771) (6.1635::6.1635) (-0.0142::-0.0142) (2.8919::2.8919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0069::4.0070) (1.9158::1.9160)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.0840::4.0840) (-0.0205::-0.0205) (2.0418::2.0418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4796::5.4798) (2.5192::2.5194)) (IOPATH TE_B Z () () (0.3868::0.3868) (5.5520::5.5520) (-0.0196::-0.0196) (2.6453::2.6453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0856::4.0857) (1.9493::1.9495)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.1558::4.1558) (-0.0128::-0.0128) (2.0689::2.0689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0522::1.0522) (0.8503::0.8503)) (IOPATH D Q (1.1898::1.1933) (0.7651::0.7713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7560)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1313)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0961::1.0961) (0.8783::0.8783)) (IOPATH D Q (1.1850::1.1850) (0.7504::0.7504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7745::0.7745) (0.6993::0.6993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1584::1.1584) (0.7348::0.7406)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.0988::1.0988) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3421::5.3423) (2.4811::2.4817)) (IOPATH TE_B Z () () (0.4741::0.4741) (5.3533::5.3533) (-0.0689::-0.0689) (2.6191::2.6191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0389::1.0389) (0.8410::0.8410)) (IOPATH D Q (1.1350::1.1350) (0.7201::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7421::0.7421) (0.6484::0.6484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0381::1.0381) (0.8404::0.8404)) (IOPATH D Q (1.1119::1.1119) (0.6979::0.6979)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1401::1.1401) (0.7213::0.7234)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6074::4.6075) (2.1570::2.1572)) (IOPATH TE_B Z () () (0.3766::0.3766) (4.6830::4.6830) (-0.0140::-0.0140) (2.2900::2.2900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7708::3.7709) (1.8191::1.8193)) (IOPATH TE_B Z () () (0.3902::0.3902) (3.8603::3.8603) (-0.0215::-0.0215) (1.9571::1.9571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4432::0.4432) (0.4242::0.4242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1561::4.1563) (1.9743::1.9745)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.2344::4.2344) (-0.0178::-0.0178) (2.1013::2.1013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4865::0.4865) (0.5608::0.5608)) (IOPATH B X (0.4268::0.4268) (0.5554::0.5554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6799::0.6799) (0.5869::0.5869)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2954::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5497::0.5497) (0.6255::0.6255)) (IOPATH B X (0.4300::0.4300) (0.5592::0.5592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7801::3.7803) (1.8185::1.8187)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.8753::3.8753) (-0.0199::-0.0199) (1.9598::1.9598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6019::4.6021) (2.1565::2.1567)) (IOPATH TE_B Z () () (0.3888::0.3888) (4.6932::4.6932) (-0.0207::-0.0207) (2.2973::2.2973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4717::0.4717) (0.4628::0.4628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5364::4.5365) (2.1299::2.1301)) (IOPATH TE_B Z () () (0.3738::0.3738) (4.6023::4.6023) (-0.0125::-0.0125) (2.2555::2.2555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3260::5.3261) (2.4596::2.4598)) (IOPATH TE_B Z () () (0.3990::0.3990) (5.3646::5.3646) (-0.0264::-0.0264) (2.5759::2.5759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8280::0.8280)) (IOPATH D Q (1.1477::1.1518) (0.7343::0.7432)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7493)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.0994::1.0994) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1921::0.1921) (0.2175::0.2175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6163::0.6163) (0.6896::0.6896)) (IOPATH B X (0.4605::0.4605) (0.5892::0.5892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7243::3.7244) (1.7959::1.7961)) (IOPATH TE_B Z () () (0.3827::0.3827) (3.8021::3.8021) (-0.0174::-0.0174) (1.9221::1.9221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7922::5.7922) (2.6457::2.6459)) (IOPATH TE_B Z () () (0.4007::0.4007) (5.8708::5.8708) (-0.0273::-0.0273) (2.7867::2.7867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0960::1.0960) (0.8782::0.8782)) (IOPATH D Q (1.1837::1.1837) (0.7502::0.7502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8313::0.8317) (0.7269::0.7289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.2874::4.2874) (2.0196::2.0196)) (IOPATH TE_B Z () () (0.3074::0.3074) (4.3529::4.3529) (0.0242::0.0242) (2.1135::2.1135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1047::1.1047) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.0943::1.0943) (0.6872::0.6872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8669::4.8670) (2.2666::2.2668)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.9317::4.9317) (-0.0196::-0.0196) (2.3867::2.3867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1536::0.1536) (0.1623::0.1623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7294::0.7294) (0.6402::0.6402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6026::4.6028) (2.1552::2.1554)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.6751::4.6751) (-0.0126::-0.0126) (2.2834::2.2834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0370::1.0370) (0.8396::0.8396)) (IOPATH D Q (1.1196::1.1196) (0.7066::0.7066)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0529::1.0529) (0.8508::0.8508)) (IOPATH D Q (1.1373::1.1373) (0.7178::0.7178)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8350::0.8350)) (IOPATH D Q (1.1456::1.1456) (0.7263::0.7271)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7384::0.7384)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7775::3.7776) (1.8188::1.8190)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.8592::3.8592) (-0.0140::-0.0140) (1.9469::1.9469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6882::0.6934) (0.4807::0.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9005::3.9006) (1.8736::1.8738)) (IOPATH TE_B Z () () (0.3733::0.3733) (3.9411::3.9411) (-0.0122::-0.0122) (1.9776::1.9776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4591::0.4591) (0.4370::0.4370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5872::4.5873) (2.1469::2.1471)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.6522::4.6522) (-0.0128::-0.0128) (2.2682::2.2682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0961::1.0961) (0.8783::0.8783)) (IOPATH D Q (1.1872::1.1872) (0.7527::0.7527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0943::1.0943) (0.6884::0.6884)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1269::1.1269) (0.8973::0.8973)) (IOPATH D Q (1.2118::1.2118) (0.7662::0.7662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4573::0.4573) (0.5309::0.5309)) (IOPATH B X (0.4205::0.4205) (0.5475::0.5475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5551::0.5551) (0.6250::0.6250)) (IOPATH B X (0.5702::0.5702) (0.7080::0.7080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7683::0.7683) (0.6964::0.6964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.0968::1.0968) (0.6888::0.6888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2632::6.2634) (2.8503::2.8506)) (IOPATH TE_B Z () () (0.4052::0.4052) (6.3162::6.3162) (-0.0298::-0.0298) (2.9844::2.9844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3703::4.3705) (2.0643::2.0645)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.4550::4.4550) (-0.0176::-0.0176) (2.1973::2.1973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.2329::5.2329) (2.4143::2.4143)) (IOPATH TE_B Z () () (0.3016::0.3016) (5.2917::5.2918) (0.0275::0.0275) (2.5014::2.5015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0967::1.0967) (0.6895::0.6895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2265::0.2265) (0.2558::0.2558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8926::3.8927) (1.8663::1.8665)) (IOPATH TE_B Z () () (0.4029::0.4029) (3.9950::3.9950) (-0.0285::-0.0285) (2.0169::2.0169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4910::4.4911) (2.1160::2.1162)) (IOPATH TE_B Z () () (0.3996::0.3996) (4.5654::4.5654) (-0.0267::-0.0267) (2.2460::2.2460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0529::1.0529) (0.8507::0.8507)) (IOPATH D Q (1.1629::1.1629) (0.7389::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1190::1.1190) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5909::4.5910) (2.1521::2.1523)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.6735::4.6735) (-0.0175::-0.0175) (2.2857::2.2857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4587::4.4588) (2.0956::2.0958)) (IOPATH TE_B Z () () (0.3756::0.3756) (4.5289::4.5289) (-0.0134::-0.0134) (2.2209::2.2209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1168::1.1168) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0781::4.0782) (1.9443::1.9445)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.1522::4.1522) (-0.0170::-0.0170) (2.0660::2.0660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7459::5.7460) (2.6293::2.6296)) (IOPATH TE_B Z () () (0.3696::0.3696) (5.8007::5.8007) (-0.0101::-0.0101) (2.7382::2.7382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0322::1.0322) (0.8363::0.8363)) (IOPATH D Q (1.1195::1.1195) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7923::0.7923) (0.7316::0.7316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9127::3.9128) (1.8767::1.8769)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.9990::3.9990) (-0.0197::-0.0197) (2.0114::2.0114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8222::0.8222)) (IOPATH D Q (1.1381::1.1381) (0.7289::0.7289)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7457::0.7457)) (SETUP (negedge D) (negedge GATE) (0.1225::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0945::1.0945) (0.6886::0.6886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3433::4.3435) (2.0547::2.0549)) (IOPATH TE_B Z () () (0.3777::0.3777) (4.4116::4.4116) (-0.0146::-0.0146) (2.1713::2.1713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5778::4.5780) (2.1464::2.1466)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.6588::4.6588) (-0.0174::-0.0174) (2.2837::2.2837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4843::4.4844) (2.1035::2.1037)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.5544::4.5544) (-0.0162::-0.0162) (2.2282::2.2282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6480::0.6480) (0.5794::0.5794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8855::4.8855) (2.2755::2.2757)) (IOPATH TE_B Z () () (0.3718::0.3718) (4.9237::4.9237) (-0.0113::-0.0113) (2.3825::2.3825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6693::0.6693) (0.5804::0.5804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0350::1.0350) (0.8382::0.8382)) (IOPATH D Q (1.1192::1.1192) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8237::0.8237)) (IOPATH D Q (1.1405::1.1405) (0.7316::0.7316)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1232::0.1232)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8777::0.8779) (0.8142::0.8142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1068::1.1068) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.4477::0.4477) (0.4279::0.4279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0581::1.0581) (0.8544::0.8544)) (IOPATH D Q (1.1426::1.1426) (0.7231::0.7231)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1276::1.1276) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6935::0.6935) (0.5899::0.5899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8837::3.8838) (1.8625::1.8627)) (IOPATH TE_B Z () () (0.3932::0.3932) (3.9550::3.9550) (-0.0231::-0.0231) (1.9914::1.9914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1044::1.1044) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5843::5.5843) (2.5559::2.5561)) (IOPATH TE_B Z () () (0.3803::0.3803) (5.6414::5.6414) (-0.0160::-0.0160) (2.6722::2.6722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1127::1.1127) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1059::0.1059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8707::3.8708) (1.8575::1.8577)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.9515::3.9514) (-0.0187::-0.0187) (1.9878::1.9878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1098::1.1098) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7246::0.7246)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9673::3.9673) (1.8859::1.8859)) (IOPATH TE_B Z () () (0.3219::0.3219) (4.0480::4.0481) (0.0162::0.0162) (1.9951::1.9951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6183::4.6183) (2.1658::2.1660)) (IOPATH TE_B Z () () (0.3977::0.3977) (4.6958::4.6958) (-0.0257::-0.0257) (2.3028::2.3028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2277::0.2277) (0.2570::0.2570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5226::0.5226) (0.5978::0.5978)) (IOPATH B X (0.4439::0.4439) (0.5748::0.5748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4983::5.4984) (2.5230::2.5233)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.5659::5.5659) (-0.0167::-0.0167) (2.6466::2.6466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1461::1.1461) (0.7280::0.7284)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1608::0.1608) (0.1735::0.1735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7498::3.7500) (1.8063::1.8065)) (IOPATH TE_B Z () () (0.3737::0.3737) (3.8274::3.8274) (-0.0124::-0.0124) (1.9291::1.9291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0437::1.0437) (0.8443::0.8443)) (IOPATH D Q (1.1353::1.1353) (0.7201::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7014::4.7015) (2.1994::2.1996)) (IOPATH TE_B Z () () (0.3951::0.3951) (4.7836::4.7836) (-0.0242::-0.0242) (2.3388::2.3388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6545::0.6545) (0.5830::0.5830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.1126::1.1126) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9187::3.9188) (1.8793::1.8795)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.0067::4.0067) (-0.0231::-0.0231) (2.0173::2.0173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8345::5.8347) (2.6634::2.6637)) (IOPATH TE_B Z () () (0.3639::0.3639) (5.8846::5.8846) (-0.0070::-0.0070) (2.7675::2.7675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1281::1.1281) (0.7121::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4222::5.4224) (2.4953::2.4955)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.4908::5.4908) (-0.0149::-0.0149) (2.6180::2.6180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1595::1.1595) (0.7370::0.7434)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1282)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0566::5.0567) (2.3369::2.3372)) (IOPATH TE_B Z () () (0.3740::0.3740) (5.1228::5.1228) (-0.0126::-0.0126) (2.4566::2.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1335::1.1335) (0.7163::0.7190)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7344::0.7344)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2199::0.2199) (0.2479::0.2479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1549::1.1549) (0.9147::0.9147)) (IOPATH D Q (1.2387::1.2387) (0.7810::0.7810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7028::0.7028) (0.6003::0.6003)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2957::0.2971)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1387::1.1387) (0.7254::0.7254)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8205::4.8207) (2.2457::2.2460)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.8845::4.8845) (-0.0113::-0.0113) (2.3676::2.3676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4617::5.4619) (2.5078::2.5080)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.5340::5.5340) (-0.0167::-0.0167) (2.6332::2.6332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1047::1.1047) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0701::4.0701) (1.9289::1.9289)) (IOPATH TE_B Z () () (0.3126::0.3126) (4.1350::4.1350) (0.0214::0.0214) (2.0211::2.0211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8250::0.8250)) (IOPATH D Q (1.1275::1.1275) (0.7187::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0116::1.0116) (0.8219::0.8219)) (IOPATH D Q (1.0967::1.0967) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9969::4.9970) (2.3132::2.3134)) (IOPATH TE_B Z () () (0.3684::0.3684) (5.0523::5.0523) (-0.0095::-0.0095) (2.4229::2.4229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2217::4.2217) (2.0071::2.0073)) (IOPATH TE_B Z () () (0.3893::0.3893) (4.2913::4.2913) (-0.0210::-0.0210) (2.1336::2.1336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6042::0.6042) (0.5484::0.5515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1148::1.1148) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7306::5.7307) (2.6240::2.6241)) (IOPATH TE_B Z () () (0.4365::0.4365) (5.8424::5.8424) (-0.0471::-0.0471) (2.8020::2.8020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0361::1.0361) (0.8390::0.8390)) (IOPATH D Q (1.1460::1.1460) (0.7283::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5382::4.5383) (2.1297::2.1299)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.6141::4.6141) (-0.0189::-0.0189) (2.2668::2.2668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8371::0.8371)) (IOPATH D Q (1.1262::1.1262) (0.7138::0.7138)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1060::0.1060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8243::0.8243)) (IOPATH D Q (1.1515::1.1515) (0.7398::0.7398)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8027::3.8027) (1.8300::1.8302)) (IOPATH TE_B Z () () (0.3783::0.3783) (3.8739::3.8739) (-0.0149::-0.0149) (1.9514::1.9514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7124::4.7125) (2.2014::2.2017)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.7841::4.7841) (-0.0130::-0.0130) (2.3311::2.3311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8346::0.8346)) (IOPATH D Q (1.1314::1.1314) (0.7176::0.7176)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7292::0.7292)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4063::4.4064) (2.0796::2.0798)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.4750::4.4750) (-0.0137::-0.0137) (2.1997::2.1997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8292::0.8292) (0.7750::0.7750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1251::4.1252) (1.9652::1.9654)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.1711::4.1711) (-0.0179::-0.0179) (2.0728::2.0728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8364::0.8364)) (IOPATH D Q (1.1188::1.1188) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3509::4.3510) (2.0553::2.0555)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.4259::4.4259) (-0.0149::-0.0149) (2.1787::2.1787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6762::0.6762) (0.5847::0.5847)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1082::1.1082) (0.6992::0.6992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2157::4.2158) (2.0002::2.0004)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.2871::4.2871) (-0.0120::-0.0120) (2.1208::2.1208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1153::5.1154) (2.3694::2.3696)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.1781::5.1781) (-0.0149::-0.0149) (2.4878::2.4878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8330::0.8330)) (IOPATH D Q (1.1555::1.1555) (0.7334::0.7388)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7471::0.7471)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4065::4.4067) (2.0791::2.0793)) (IOPATH TE_B Z () () (0.3661::0.3661) (4.4622::4.4622) (-0.0082::-0.0082) (2.1846::2.1846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8271::0.8271)) (IOPATH D Q (1.0982::1.0982) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0937::1.0937) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1217::1.1225) (0.7134::0.7150)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1025::1.1025) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1041::1.1041) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1469::1.1508) (0.7331::0.7410)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1239)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8299::0.8299)) (IOPATH D Q (1.1237::1.1237) (0.7086::0.7116)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3805::4.3806) (2.0706::2.0708)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.4425::4.4425) (-0.0115::-0.0115) (2.1807::2.1807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0457::1.0457) (0.8457::0.8457)) (IOPATH D Q (1.1584::1.1614) (0.7396::0.7458)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6759::4.6759) (2.1871::2.1873)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.7509::4.7509) (-0.0205::-0.0205) (2.3188::2.3188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1370::4.1371) (1.9706::1.9708)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.2304::4.2304) (-0.0220::-0.0220) (2.1118::2.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.0969::1.0969) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8318::3.8318) (1.8442::1.8444)) (IOPATH TE_B Z () () (0.4044::0.4044) (3.9303::3.9303) (-0.0294::-0.0294) (1.9979::1.9979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1229::1.1229) (0.7133::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7945::4.7945) (2.2363::2.2365)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.8690::4.8690) (-0.0204::-0.0204) (2.3670::2.3670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3121::4.3123) (2.0430::2.0432)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.3842::4.3842) (-0.0114::-0.0114) (2.1631::2.1631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4872::5.4874) (2.5189::2.5191)) (IOPATH TE_B Z () () (0.3796::0.3796) (5.5556::5.5556) (-0.0156::-0.0156) (2.6403::2.6403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.0989::1.0989) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.0943::1.0943) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1309::1.1309) (0.7199::0.7199)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1160::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2325::0.2325) (0.2613::0.2613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8651::5.8653) (2.6702::2.6704)) (IOPATH TE_B Z () () (0.3678::0.3678) (5.9242::5.9242) (-0.0091::-0.0091) (2.7841::2.7841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.6681::5.6681) (2.5961::2.5961)) (IOPATH TE_B Z () () (0.3039::0.3040) (5.7316::5.7320) (0.0262::0.0262) (2.6890::2.6894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8750::3.8751) (1.8612::1.8614)) (IOPATH TE_B Z () () (0.3864::0.3864) (3.9593::3.9593) (-0.0194::-0.0194) (1.9950::1.9950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4237::5.4239) (2.4960::2.4962)) (IOPATH TE_B Z () () (0.3908::0.3908) (5.5039::5.5039) (-0.0219::-0.0219) (2.6291::2.6291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1612::1.1612) (0.7378::0.7446)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7536)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1269)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0366::1.0366) (0.8394::0.8394)) (IOPATH D Q (1.1152::1.1152) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8529::4.8531) (2.2571::2.2573)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.9334::4.9334) (-0.0204::-0.0204) (2.3903::2.3903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0417::1.0417) (0.8429::0.8429)) (IOPATH D Q (1.1204::1.1204) (0.7052::0.7052)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6485::0.6485) (0.5681::0.5681)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1254::1.1254) (0.7105::0.7134)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1126)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1096::5.1098) (2.3658::2.3660)) (IOPATH TE_B Z () () (0.3860::0.3860) (5.1830::5.1830) (-0.0192::-0.0192) (2.4929::2.4929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1060::1.1060) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6298::0.6298) (0.5725::0.5725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6685::0.6685) (0.5799::0.5799)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6998::3.6998) (1.7898::1.7900)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.7761::3.7761) (-0.0175::-0.0175) (1.9162::1.9162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1293::1.1293) (0.7167::0.7167)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1333::1.1333) (0.7171::0.7177)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9008::3.9008) (1.8732::1.8734)) (IOPATH TE_B Z () () (0.3949::0.3949) (3.9850::3.9850) (-0.0241::-0.0241) (2.0105::2.0105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1168::1.1168) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0773::1.0773) (0.8667::0.8667)) (IOPATH D Q (1.1547::1.1547) (0.7289::0.7289)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8610::4.8610) (2.2640::2.2642)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.9211::4.9211) (-0.0194::-0.0194) (2.3820::2.3820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8381::0.8381)) (IOPATH D Q (1.1260::1.1260) (0.7090::0.7108)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8344::0.8344)) (IOPATH D Q (1.1211::1.1211) (0.7095::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8431::3.8431) (1.8341::1.8341)) (IOPATH TE_B Z () () (0.3071::0.3071) (3.9101::3.9101) (0.0244::0.0244) (1.9298::1.9298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1036::1.1036) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6085::4.6085) (2.1537::2.1537)) (IOPATH TE_B Z () () (0.3051::0.3052) (4.6689::4.6693) (0.0255::0.0255) (2.2422::2.2426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1767::0.1767) (0.1940::0.1940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4287::4.4287) (2.0918::2.0920)) (IOPATH TE_B Z () () (0.3992::0.3992) (4.5129::4.5129) (-0.0265::-0.0265) (2.2265::2.2265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7137::4.7139) (2.1984::2.1986)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.8041::4.8041) (-0.0236::-0.0236) (2.3408::2.3408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8625::0.8625) (0.7878::0.7878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2408::0.2408) (0.2762::0.2762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1024::1.1024) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7203::0.7203)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6496::0.6496) (0.7242::0.7242)) (IOPATH B X (0.4176::0.4176) (0.5438::0.5438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1492::1.1492) (0.7328::0.7328)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1192::0.1192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0150::4.0150) (1.9207::1.9209)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.0869::4.0869) (-0.0176::-0.0176) (2.0467::2.0467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1055::1.1055) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1804::0.1804) (0.1977::0.1977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6525::0.6525) (0.5707::0.5707)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2966::0.2988)) (SETUP (negedge GATE) (posedge CLK) (0.3960::0.3967)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8632::0.8632) (0.8009::0.8009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6651::0.6651) (0.5779::0.5779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4647::4.4648) (2.1005::2.1007)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.5218::4.5218) (-0.0161::-0.0161) (2.2174::2.2174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2549::4.2550) (2.0178::2.0180)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.3336::4.3336) (-0.0183::-0.0183) (2.1472::2.1472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1342::4.1342) (1.9677::1.9679)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.1972::4.1972) (-0.0177::-0.0177) (2.0859::2.0859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1093::1.1093) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8360::0.8360)) (IOPATH D Q (1.1280::1.1280) (0.7144::0.7144)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5331::0.5331) (0.5061::0.5061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6477::3.6478) (1.7666::1.7668)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.7357::3.7357) (-0.0187::-0.0187) (1.9008::1.9008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1420::1.1420) (0.7243::0.7264)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7417::0.7417)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4094::5.4095) (2.4854::2.4856)) (IOPATH TE_B Z () () (0.3946::0.3946) (5.4815::5.4815) (-0.0239::-0.0239) (2.6167::2.6167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1030::1.1030) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0328::4.0328) (1.9276::1.9278)) (IOPATH TE_B Z () () (0.4045::0.4045) (4.1238::4.1238) (-0.0294::-0.0294) (2.0739::2.0739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4228::4.4229) (2.0895::2.0897)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.4979::4.4979) (-0.0205::-0.0205) (2.2192::2.2192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1670::4.1672) (1.9771::1.9773)) (IOPATH TE_B Z () () (0.3631::0.3631) (4.2242::4.2242) (-0.0065::-0.0065) (2.0816::2.0816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6650::4.6651) (2.1797::2.1799)) (IOPATH TE_B Z () () (0.3857::0.3857) (4.7398::4.7398) (-0.0190::-0.0190) (2.3072::2.3072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8359::4.8360) (2.2471::2.2473)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.9014::4.9014) (-0.0145::-0.0145) (2.3651::2.3651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0625::4.0626) (1.9369::1.9371)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.1464::4.1464) (-0.0197::-0.0197) (2.0711::2.0711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1304::1.1304) (0.7143::0.7179)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1143)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6987::0.6987) (0.6113::0.6113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6330::1.6330) (1.1973::1.1973)) (IOPATH D Q (1.7136::1.7136) (1.0614::1.0614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8294::0.8294) (0.7615::0.7615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2231::0.2231) (0.2516::0.2516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6146::0.6146) (0.5562::0.5562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7035::3.7037) (1.7885::1.7887)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.7866::3.7866) (-0.0175::-0.0175) (1.9175::1.9175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1460::1.1460) (0.7268::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7501::0.7501)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8031::4.8031) (2.2417::2.2419)) (IOPATH TE_B Z () () (0.4048::0.4048) (4.8879::4.8878) (-0.0296::-0.0296) (2.3873::2.3873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6991::0.6991) (0.5983::0.5983)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2964)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2999::5.3001) (2.4430::2.4433)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.3562::5.3562) (-0.0108::-0.0108) (2.5530::2.5530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1283::1.1283) (0.7142::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7287::0.7287)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5872::0.5872) (0.6630::0.6630)) (IOPATH B X (0.4107::0.4107) (0.5383::0.5383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7776::4.7777) (2.2284::2.2286)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.8521::4.8521) (-0.0116::-0.0116) (2.3531::2.3531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6637::0.6637) (0.5770::0.5770)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0928::1.0928) (0.6853::0.6853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7124::0.7124) (0.6229::0.6229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6825::4.6826) (2.1873::2.1875)) (IOPATH TE_B Z () () (0.3821::0.3821) (4.7522::4.7522) (-0.0170::-0.0170) (2.3128::2.3128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8421::0.8421) (0.7760::0.7760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7298::5.7299) (2.6238::2.6240)) (IOPATH TE_B Z () () (0.3722::0.3722) (5.7848::5.7848) (-0.0116::-0.0116) (2.7365::2.7365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1090::1.1090) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6159::0.6159) (0.6927::0.6927)) (IOPATH B X (0.4054::0.4054) (0.5329::0.5329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8888::3.8889) (1.8673::1.8676)) (IOPATH TE_B Z () () (0.3879::0.3879) (3.9781::3.9781) (-0.0202::-0.0202) (2.0053::2.0053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1241::1.1241) (0.7147::0.7147)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5984::0.5984) (0.6725::0.6725)) (IOPATH B X (0.4667::0.4667) (0.5971::0.5971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3863::4.3863) (2.0721::2.0723)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.4586::4.4586) (-0.0219::-0.0219) (2.1997::2.1997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1062::1.1062) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0557::5.0558) (2.3407::2.3409)) (IOPATH TE_B Z () () (0.3742::0.3742) (5.1178::5.1178) (-0.0127::-0.0127) (2.4554::2.4554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6677::0.6677) (0.5794::0.5794)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6491::0.6491) (0.5687::0.5687)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2928)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8816::5.8817) (2.6838::2.6840)) (IOPATH TE_B Z () () (0.3806::0.3806) (5.9509::5.9509) (-0.0162::-0.0162) (2.8114::2.8114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1142::1.1142) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1236::1.1262) (0.7155::0.7214)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7389)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1190)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1346::1.1346) (0.7169::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0704::1.0704) (0.8624::0.8624)) (IOPATH D Q (1.1449::1.1449) (0.7230::0.7230)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7112::0.7112)) (SETUP (negedge D) (negedge GATE) (0.0972::0.0972)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1398::1.1432) (0.7272::0.7341)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7430)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6680::0.6680) (0.5796::0.5796)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2948::0.2973)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0478::1.0478) (0.8472::0.8472)) (IOPATH D Q (1.1739::1.1739) (0.7536::0.7536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7458::0.7458)) (SETUP (negedge D) (negedge GATE) (0.1224::0.1224)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1013::1.1013) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9505::3.9507) (1.9010::1.9015)) (IOPATH TE_B Z () () (0.4640::0.4640) (3.9918::3.9918) (-0.0623::-0.0623) (2.0502::2.0502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2097::0.2097) (0.2372::0.2372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1113::1.1113) (0.6998::0.6998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1185::1.1185) (0.7063::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7325::0.7325)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8791::4.8792) (2.2690::2.2692)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.9698::4.9698) (-0.0251::-0.0251) (2.4141::2.4141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3881::4.3883) (2.0720::2.0722)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.4704::4.4704) (-0.0162::-0.0162) (2.2029::2.2029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6447::3.6448) (1.7649::1.7651)) (IOPATH TE_B Z () () (0.3822::0.3822) (3.7220::3.7220) (-0.0171::-0.0171) (1.8918::1.8918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9105::3.9106) (1.8746::1.8748)) (IOPATH TE_B Z () () (0.3861::0.3861) (3.9936::3.9936) (-0.0192::-0.0192) (2.0055::2.0055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1002::1.1002) (0.6954::0.6954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1029::1.1029) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8262::0.8262)) (IOPATH D Q (1.1112::1.1112) (0.7037::0.7037)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2300::0.2300) (0.2587::0.2587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1236::1.1236) (0.7084::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.0974::1.0974) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1741::1.1804) (0.7550::0.7662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7621)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1379)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1213::1.1213) (0.7130::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7305::0.7305)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6282::0.6281) (0.7030::0.7030)) (IOPATH B X (0.4403::0.4403) (0.5689::0.5689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6371::0.6371) (0.5613::0.5613)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2913::0.2919)) (SETUP (negedge GATE) (posedge CLK) (0.3924::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5006::0.5006) (0.5755::0.5755)) (IOPATH B X (0.4309::0.4309) (0.5600::0.5600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9993::3.9994) (1.9095::1.9097)) (IOPATH TE_B Z () () (0.3822::0.3822) (4.0792::4.0792) (-0.0171::-0.0171) (2.0371::2.0371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0491::1.0491) (0.8481::0.8481)) (IOPATH D Q (1.1308::1.1308) (0.7139::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6384::0.6384) (0.7130::0.7130)) (IOPATH B X (0.4546::0.4546) (0.5844::0.5844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6623::0.6623) (0.5762::0.5762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9666::3.9667) (1.8977::1.8979)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.0642::4.0642) (-0.0266::-0.0266) (2.0455::2.0455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8227::0.8227)) (IOPATH D Q (1.0956::1.0956) (0.6893::0.6893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3123::4.3124) (2.0391::2.0393)) (IOPATH TE_B Z () () (0.3734::0.3734) (4.3746::4.3746) (-0.0122::-0.0122) (2.1522::2.1522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7436::4.7436) (2.2163::2.2165)) (IOPATH TE_B Z () () (0.3913::0.3913) (4.8139::4.8139) (-0.0221::-0.0221) (2.3426::2.3426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8876::4.8877) (2.2695::2.2697)) (IOPATH TE_B Z () () (0.3644::0.3644) (4.9423::4.9423) (-0.0072::-0.0072) (2.3818::2.3818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4794::5.4796) (2.5193::2.5195)) (IOPATH TE_B Z () () (0.3932::0.3932) (5.5592::5.5592) (-0.0232::-0.0232) (2.6524::2.6524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2839::5.2841) (2.4363::2.4365)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.3551::5.3551) (-0.0171::-0.0171) (2.5601::2.5601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0389::1.0389) (0.8410::0.8410)) (IOPATH D Q (1.1601::1.1601) (0.7393::0.7393)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8347::3.8347) (1.8305::1.8305)) (IOPATH TE_B Z () () (0.3196::0.3196) (3.9133::3.9133) (0.0175::0.0175) (1.9376::1.9376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1166::1.1166) (0.7067::0.7067)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5696::0.5696) (0.5044::0.5044)) (IOPATH A Y (0.7259::0.7259) (0.1899::0.1899)) (IOPATH B Y (0.6832::0.6832) (0.1957::0.1957)) (IOPATH C Y (0.5919::0.5919) (0.1839::0.1839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7376::0.7376) (0.7301::0.7301)) (IOPATH D X (0.7313::0.7313) (0.7325::0.7325)) (IOPATH A_N X (0.9067::0.9067) (0.7724::0.7724)) (IOPATH B_N X (0.9325::0.9325) (0.8077::0.8077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1101::1.1101) (0.6999::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7393::0.7393) (0.7316::0.7316)) (IOPATH D X (0.7306::0.7306) (0.7320::0.7320)) (IOPATH A_N X (0.9059::0.9059) (0.7719::0.7719)) (IOPATH B_N X (0.9298::0.9298) (0.8040::0.8040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7128::0.7128) (0.7071::0.7071)) (IOPATH C X (0.7306::0.7306) (0.7395::0.7395)) (IOPATH D X (0.7369::0.7369) (0.7677::0.7677)) (IOPATH A_N X (0.8702::0.8702) (0.7625::0.7625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6004::0.6004) (0.6771::0.6772)) (IOPATH B X (0.4155::0.4155) (0.5436::0.5436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0394::1.0394) (0.8413::0.8413)) (IOPATH D Q (1.1182::1.1182) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7278::0.7278) (0.7216::0.7216)) (IOPATH D X (0.7240::0.7240) (0.7272::0.7272)) (IOPATH A_N X (0.9023::0.9023) (0.7700::0.7700)) (IOPATH B_N X (0.9250::0.9250) (0.8025::0.8025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7104::0.7104) (0.7052::0.7052)) (IOPATH C X (0.7285::0.7285) (0.7364::0.7364)) (IOPATH D X (0.7371::0.7371) (0.7678::0.7678)) (IOPATH A_N X (0.8755::0.8755) (0.7689::0.7689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8076::4.8078) (2.2409::2.2412)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.8871::4.8871) (-0.0153::-0.0153) (2.3716::2.3716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1678::0.1678) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7215::0.7215) (0.6275::0.6275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7188::0.7188) (0.7115::0.7115)) (IOPATH C X (0.7344::0.7344) (0.7406::0.7406)) (IOPATH D X (0.7429::0.7429) (0.7722::0.7722)) (IOPATH A_N X (0.8793::0.8793) (0.7697::0.7697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.7087::0.7087) (0.6279::0.6279)) (IOPATH B X (0.7490::0.7490) (0.7221::0.7221)) (IOPATH C X (0.7625::0.7625) (0.7622::0.7622)) (IOPATH D X (0.7647::0.7647) (0.7803::0.7804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6759::4.6760) (2.1850::2.1852)) (IOPATH TE_B Z () () (0.3886::0.3886) (4.7584::4.7584) (-0.0206::-0.0206) (2.3218::2.3218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1548::4.1549) (1.9792::1.9794)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.2325::4.2325) (-0.0152::-0.0152) (2.1075::2.1075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8804::4.8804) (2.2732::2.2733)) (IOPATH TE_B Z () () (0.3917::0.3917) (4.9572::4.9572) (-0.0223::-0.0223) (2.4088::2.4088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2277::0.2277) (0.2569::0.2569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8328::0.8328)) (IOPATH D Q (1.1315::1.1315) (0.7173::0.7173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5611::5.5612) (2.5548::2.5549)) (IOPATH TE_B Z () () (0.3821::0.3821) (5.6206::5.6206) (-0.0170::-0.0170) (2.6743::2.6743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2107::4.2108) (2.0006::2.0008)) (IOPATH TE_B Z () () (0.3926::0.3926) (4.2973::4.2973) (-0.0228::-0.0228) (2.1390::2.1390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0476::1.0476) (0.8471::0.8471)) (IOPATH D Q (1.1356::1.1356) (0.7192::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4943::0.4943) (0.5695::0.5695)) (IOPATH B X (0.4496::0.4496) (0.5811::0.5811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3760::0.3760) (0.3949::0.3949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4487::4.4489) (2.0901::2.0904)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.5256::4.5256) (-0.0143::-0.0143) (2.2222::2.2222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8107::4.8109) (2.2413::2.2415)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.8822::4.8822) (-0.0156::-0.0156) (2.3640::2.3640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3031::6.3032) (2.8556::2.8558)) (IOPATH TE_B Z () () (0.3787::0.3787) (6.3610::6.3610) (-0.0152::-0.0152) (2.9760::2.9760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6703::0.6703) (0.5809::0.5809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2971::0.3002)) (SETUP (negedge GATE) (posedge CLK) (0.3966::0.3971)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1599::0.1599) (0.1671::0.1671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4990::0.4990) (0.5726::0.5727)) (IOPATH B X (0.4222::0.4222) (0.5489::0.5489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7114::4.7115) (2.1994::2.1996)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.7951::4.7951) (-0.0238::-0.0238) (2.3370::2.3370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1138::1.1138) (0.7021::0.7021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5528::0.5528) (0.6272::0.6272)) (IOPATH B X (0.5502::0.5502) (0.6920::0.6920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5346::4.5348) (2.1251::2.1253)) (IOPATH TE_B Z () () (0.3695::0.3695) (4.6006::4.6006) (-0.0101::-0.0101) (2.2449::2.2449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9962::3.9963) (1.9125::1.9127)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.0698::4.0698) (-0.0174::-0.0174) (2.0353::2.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1370::1.1390) (0.7251::0.7293)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7396)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1150::1.1150) (0.7037::0.7037)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1462::1.1462) (0.7271::0.7335)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7484::0.7484)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0349::1.0349) (0.8382::0.8382)) (IOPATH D Q (1.1152::1.1152) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2345::4.2346) (2.0113::2.0115)) (IOPATH TE_B Z () () (0.4237::0.4237) (4.3153::4.3153) (-0.0400::-0.0400) (2.1562::2.1562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.0993::1.0993) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.4351::1.4351) (1.2219::1.2219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4575::4.4575) (2.1054::2.1056)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.5295::4.5295) (-0.0165::-0.0165) (2.2320::2.2320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.0981::1.0981) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8275::0.8275)) (IOPATH D Q (1.0958::1.0958) (0.6876::0.6876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7119::0.7119)) (SETUP (negedge D) (negedge GATE) (0.0968::0.0968)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8518::3.8519) (1.8503::1.8505)) (IOPATH TE_B Z () () (0.3897::0.3897) (3.9353::3.9353) (-0.0212::-0.0212) (1.9847::1.9847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2573::5.2575) (2.4265::2.4267)) (IOPATH TE_B Z () () (0.3956::0.3956) (5.3365::5.3365) (-0.0245::-0.0245) (2.5607::2.5607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2374::0.2374) (0.2700::0.2700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2406::4.2406) (2.0144::2.0146)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.3052::4.3052) (-0.0153::-0.0153) (2.1340::2.1340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6282::0.6282) (0.7044::0.7044)) (IOPATH B X (0.4164::0.4164) (0.5442::0.5442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9182::3.9183) (1.8784::1.8786)) (IOPATH TE_B Z () () (0.3770::0.3770) (3.9986::3.9986) (-0.0142::-0.0142) (2.0069::2.0069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8264::0.8264)) (IOPATH D Q (1.0994::1.0994) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6112::0.6112) (0.6876::0.6877)) (IOPATH B X (0.4234::0.4234) (0.5521::0.5521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6417::0.6417) (0.5643::0.5643)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5648::0.5648) (0.6418::0.6418)) (IOPATH B X (0.4403::0.4403) (0.5707::0.5707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1082::1.1082) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0381::1.0381) (0.8404::0.8404)) (IOPATH D Q (1.1078::1.1078) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7088::0.7088)) (SETUP (negedge D) (negedge GATE) (0.0947::0.0947)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5629::0.5629) (0.5181::0.5181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8271::0.8271)) (IOPATH D Q (1.1053::1.1053) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1559::0.1559) (0.1619::0.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0362::1.0362) (0.8391::0.8391)) (IOPATH D Q (1.1208::1.1208) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5121::0.5121) (0.5871::0.5871)) (IOPATH B X (0.4439::0.4439) (0.5747::0.5747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8299::0.8299)) (IOPATH D Q (1.1379::1.1423) (0.7257::0.7346)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1552::1.1552) (0.7344::0.7397)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7528::0.7528)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1259)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5380::0.5379) (0.6128::0.6128)) (IOPATH B X (0.4166::0.4166) (0.5450::0.5450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0324::1.0324) (0.8365::0.8365)) (IOPATH D Q (1.1177::1.1177) (0.7065::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0946::4.0947) (1.9486::1.9488)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.1710::4.1710) (-0.0170::-0.0170) (2.0744::2.0744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5844::1.5844) (1.1681::1.1681)) (IOPATH D Q (1.6693::1.6693) (1.0368::1.0368)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1030::1.1030) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1628::1.1687) (0.7469::0.7573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7599)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1359)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3628::4.3629) (2.0663::2.0665)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.4245::4.4245) (-0.0186::-0.0186) (2.1879::2.1879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1922::5.1924) (2.3971::2.3973)) (IOPATH TE_B Z () () (0.3682::0.3682) (5.2512::5.2512) (-0.0093::-0.0093) (2.5073::2.5073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3062::4.3062) (2.0407::2.0409)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.3862::4.3862) (-0.0202::-0.0202) (2.1735::2.1735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2605::4.2606) (2.0191::2.0193)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.3288::4.3288) (-0.0111::-0.0111) (2.1352::2.1352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2750::5.2750) (2.4360::2.4362)) (IOPATH TE_B Z () () (0.3922::0.3922) (5.3378::5.3378) (-0.0226::-0.0226) (2.5614::2.5614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6776::0.6776) (0.6021::0.6021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0555::1.0555) (0.8526::0.8526)) (IOPATH D Q (1.1368::1.1368) (0.7171::0.7171)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0806::1.0806) (0.8687::0.8687)) (IOPATH D Q (1.1653::1.1653) (0.7371::0.7371)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1073::1.1073) (0.8852::0.8852)) (IOPATH D Q (1.1802::1.1802) (0.7436::0.7436)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2056::0.2056) (0.2321::0.2321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1174::1.1174) (0.7097::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1098::0.1098)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0930::1.0930) (0.6875::0.6875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0909::1.0909) (0.6855::0.6855)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2169::0.2169) (0.2428::0.2428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6835::4.6835) (2.1890::2.1892)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.7640::4.7640) (-0.0229::-0.0229) (2.3250::2.3250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9419::3.9420) (1.8876::1.8878)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.0332::4.0332) (-0.0223::-0.0223) (2.0279::2.0279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6090::0.6090) (0.6859::0.6859)) (IOPATH B X (0.4137::0.4137) (0.5421::0.5421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8264::0.8264)) (IOPATH D Q (1.1021::1.1021) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6688::0.6688) (0.5800::0.5800)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2973)) (SETUP (negedge GATE) (posedge CLK) (0.3950::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5956::0.5956) (0.6724::0.6724)) (IOPATH B X (0.4391::0.4391) (0.5695::0.5695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6240::4.6241) (2.1657::2.1659)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.6829::4.6829) (-0.0188::-0.0188) (2.2872::2.2872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1363::1.1363) (0.7237::0.7237)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7455::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1202::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2730::4.2732) (2.0259::2.0262)) (IOPATH TE_B Z () () (0.3709::0.3709) (4.3478::4.3478) (-0.0109::-0.0109) (2.1484::2.1484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1114::1.1114) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6478::0.6478) (0.5677::0.5677)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1499::4.1501) (1.9756::1.9758)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.2326::4.2326) (-0.0170::-0.0170) (2.1074::2.1074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6768::0.6768) (0.5793::0.5793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1103::1.1103) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5879::0.5879) (0.6637::0.6637)) (IOPATH B X (0.4755::0.4755) (0.6094::0.6094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4924::5.4925) (2.5264::2.5266)) (IOPATH TE_B Z () () (0.3912::0.3912) (5.5619::5.5619) (-0.0220::-0.0220) (2.6555::2.6555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8242::0.8242) (0.7694::0.7694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0931::4.0932) (1.9537::1.9539)) (IOPATH TE_B Z () () (0.3967::0.3967) (4.1836::4.1836) (-0.0251::-0.0251) (2.0976::2.0976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8514::4.8515) (2.2577::2.2579)) (IOPATH TE_B Z () () (0.3933::0.3933) (4.9346::4.9346) (-0.0232::-0.0232) (2.3951::2.3951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1337::1.1337) (0.7223::0.7223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1194::0.1194)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6102::4.6103) (2.1599::2.1601)) (IOPATH TE_B Z () () (0.3778::0.3778) (4.6737::4.6737) (-0.0146::-0.0146) (2.2823::2.2823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1718::5.1719) (2.3884::2.3886)) (IOPATH TE_B Z () () (0.3882::0.3882) (5.2475::5.2475) (-0.0204::-0.0204) (2.5197::2.5197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4509::4.4510) (2.0928::2.0930)) (IOPATH TE_B Z () () (0.3792::0.3792) (4.5250::4.5250) (-0.0154::-0.0154) (2.2223::2.2223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8197::5.8198) (2.6572::2.6574)) (IOPATH TE_B Z () () (0.3674::0.3674) (5.8700::5.8700) (-0.0089::-0.0089) (2.7631::2.7631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5567::4.5569) (2.1356::2.1358)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.6340::4.6340) (-0.0178::-0.0178) (2.2680::2.2680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8266::0.8266)) (IOPATH D Q (1.1031::1.1031) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0377::1.0377) (0.8401::0.8401)) (IOPATH D Q (1.1597::1.1631) (0.7422::0.7500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1243)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7250::3.7252) (1.7939::1.7942)) (IOPATH TE_B Z () () (0.3874::0.3874) (3.8142::3.8142) (-0.0199::-0.0199) (1.9288::1.9288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6627::0.6627) (0.5495::0.5495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1915::4.1916) (1.9927::1.9929)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.2798::4.2798) (-0.0188::-0.0188) (2.1294::2.1294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1172::1.1172) (0.7074::0.7074)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1151::1.1151) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1564::0.1564) (0.1646::0.1646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7210::3.7212) (1.7960::1.7963)) (IOPATH TE_B Z () () (0.3839::0.3839) (3.8129::3.8129) (-0.0180::-0.0180) (1.9338::1.9338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9004::3.9005) (1.8732::1.8734)) (IOPATH TE_B Z () () (0.3782::0.3782) (3.9763::3.9763) (-0.0149::-0.0149) (1.9983::1.9983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1159::1.1159) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6572::0.6572) (0.5735::0.5735)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7694::0.7694) (0.6899::0.6899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0420::1.0420) (0.8432::0.8432)) (IOPATH D Q (1.1465::1.1465) (0.7275::0.7275)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1094::1.1094) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1132::1.1132) (0.7011::0.7011)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8227::0.8227)) (IOPATH D Q (1.1105::1.1105) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7265::0.7265)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7790::5.7792) (2.6403::2.6405)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.8069::5.8069) (-0.0168::-0.0168) (2.7450::2.7450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1224::1.1224) (0.7150::0.7150)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5474::0.5474) (0.6225::0.6225)) (IOPATH B X (0.4365::0.4365) (0.5657::0.5657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7980::0.7980) (0.7014::0.7014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7042::0.7042) (0.6206::0.6206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5872::0.5872) (0.5256::0.5256)) (IOPATH A Y (0.7435::0.7435) (0.2284::0.2284)) (IOPATH B Y (0.6986::0.6986) (0.2337::0.2337)) (IOPATH C Y (0.6025::0.6025) (0.2172::0.2172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5457::0.5457) (0.4920::0.4920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8339::0.8339)) (IOPATH D Q (1.1381::1.1381) (0.7194::0.7230)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7344::0.7344)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8645::3.8647) (1.8540::1.8542)) (IOPATH TE_B Z () () (0.3794::0.3794) (3.9464::3.9464) (-0.0155::-0.0155) (1.9828::1.9828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7771::0.7771) (0.7715::0.7715)) (IOPATH D X (0.7627::0.7627) (0.7632::0.7632)) (IOPATH A_N X (0.9448::0.9448) (0.8137::0.8137)) (IOPATH B_N X (0.9759::0.9759) (0.8516::0.8516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7863::0.7863) (0.7788::0.7788)) (IOPATH D X (0.7684::0.7684) (0.7673::0.7673)) (IOPATH A_N X (0.9506::0.9506) (0.8177::0.8177)) (IOPATH B_N X (0.9783::0.9783) (0.8519::0.8519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2637::5.2638) (2.4301::2.4303)) (IOPATH TE_B Z () () (0.3716::0.3716) (5.3162::5.3162) (-0.0112::-0.0112) (2.5377::2.5377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7664::0.7664) (0.7579::0.7579)) (IOPATH C X (0.7820::0.7820) (0.7892::0.7892)) (IOPATH D X (0.7795::0.7795) (0.8062::0.8062)) (IOPATH A_N X (0.9192::0.9192) (0.8126::0.8126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9890::4.9892) (2.3155::2.3157)) (IOPATH TE_B Z () () (0.3712::0.3712) (5.0532::5.0532) (-0.0110::-0.0110) (2.4305::2.4305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1255::1.1255) (0.7106::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7722::0.7722) (0.7643::0.7643)) (IOPATH D X (0.7635::0.7635) (0.7638::0.7638)) (IOPATH A_N X (0.9531::0.9531) (0.8200::0.8200)) (IOPATH B_N X (0.9767::0.9767) (0.8521::0.8521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8273::0.8273)) (IOPATH D Q (1.1707::1.1707) (0.7461::0.7488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4384::4.4385) (2.0891::2.0959)) (IOPATH TE_B Z () () (0.3750::0.3750) (4.5058::4.5058) (-0.0131::-0.0131) (2.2146::2.2146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0859::4.0860) (1.9512::1.9514)) (IOPATH TE_B Z () () (0.4085::0.4085) (4.1735::4.1735) (-0.0316::-0.0316) (2.0968::2.0968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7428::0.7428) (0.7405::0.7405)) (IOPATH C X (0.7566::0.7566) (0.7675::0.7675)) (IOPATH D X (0.7601::0.7601) (0.7917::0.7917)) (IOPATH A_N X (0.9106::0.9106) (0.8084::0.8084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2309::0.2309) (0.2601::0.2601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8569::3.8570) (1.8506::1.8508)) (IOPATH TE_B Z () () (0.3776::0.3776) (3.9396::3.9396) (-0.0145::-0.0145) (1.9800::1.9800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7587::0.7587) (0.7524::0.7524)) (IOPATH C X (0.7686::0.7686) (0.7760::0.7760)) (IOPATH D X (0.7719::0.7719) (0.8005::0.8005)) (IOPATH A_N X (0.9191::0.9191) (0.8130::0.8130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.0070::5.0070) (2.3200::2.3200)) (IOPATH TE_B Z () () (0.3036::0.3036) (5.0591::5.0591) (0.0264::0.0264) (2.3975::2.3975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.7098::0.7098) (0.6399::0.6399)) (IOPATH B X (0.7497::0.7497) (0.7352::0.7352)) (IOPATH C X (0.7574::0.7574) (0.7693::0.7693)) (IOPATH D X (0.7536::0.7536) (0.7809::0.7809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2793::5.2795) (2.4414::2.4417)) (IOPATH TE_B Z () () (0.4570::0.4570) (5.3723::5.3723) (-0.0584::-0.0584) (2.6173::2.6173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8280::0.8280)) (IOPATH D Q (1.1122::1.1122) (0.7019::0.7019)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8231::0.8231)) (IOPATH D Q (1.1220::1.1220) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.1185::1.1185) (0.7095::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4830::4.4830) (2.1135::2.1137)) (IOPATH TE_B Z () () (0.3993::0.3993) (4.5698::4.5698) (-0.0265::-0.0265) (2.2506::2.2506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0955::1.0955) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1625::1.1625) (0.7474::0.7474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8767::0.8767) (0.8056::0.8055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5881::4.5882) (2.1493::2.1495)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.6692::4.6692) (-0.0179::-0.0179) (2.2877::2.2877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5357::0.5357) (0.6105::0.6106)) (IOPATH B X (0.4729::0.4729) (0.6055::0.6055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0583::1.0583) (0.8545::0.8545)) (IOPATH D Q (1.1620::1.1620) (0.7411::0.7411)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4676::0.4676) (0.5425::0.5425)) (IOPATH B X (0.4792::0.4792) (0.6144::0.6144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8305::0.8305)) (IOPATH D Q (1.1010::1.1010) (0.6914::0.6914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5492::0.5492) (0.5088::0.5088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1684::0.1684) (0.1826::0.1826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9159::3.9160) (1.8794::1.8796)) (IOPATH TE_B Z () () (0.3812::0.3812) (3.9980::3.9980) (-0.0165::-0.0165) (2.0107::2.0107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1734::1.1734) (0.7480::0.7520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7651::0.7651)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1338)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3508::4.3509) (2.0598::2.0600)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.4266::4.4266) (-0.0218::-0.0218) (2.1870::2.1870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5785::4.5787) (2.1471::2.1473)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.6571::4.6571) (-0.0178::-0.0178) (2.2822::2.2822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8616::4.8618) (2.2625::2.2627)) (IOPATH TE_B Z () () (0.3922::0.3922) (4.9432::4.9432) (-0.0226::-0.0226) (2.3956::2.3956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4909::4.4911) (2.1104::2.1106)) (IOPATH TE_B Z () () (0.3700::0.3700) (4.5528::4.5528) (-0.0103::-0.0103) (2.2282::2.2282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0756::5.0757) (2.3532::2.3534)) (IOPATH TE_B Z () () (0.3732::0.3732) (5.1297::5.1297) (-0.0121::-0.0121) (2.4615::2.4615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8384::0.8384) (0.7869::0.7869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4269::4.4271) (2.0808::2.0810)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.5098::4.5098) (-0.0181::-0.0181) (2.2186::2.2186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9238::3.9238) (1.8833::1.8835)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.0025::4.0025) (-0.0216::-0.0216) (2.0144::2.0144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5758::4.5759) (2.1462::2.1464)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.6511::4.6511) (-0.0195::-0.0195) (2.2823::2.2823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8395::3.8395) (1.8476::1.8478)) (IOPATH TE_B Z () () (0.3924::0.3924) (3.9184::3.9184) (-0.0227::-0.0227) (1.9805::1.9805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1008::1.1008) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6508::0.6508) (0.5697::0.5697)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2975::0.2978)) (SETUP (negedge GATE) (posedge CLK) (0.3958::0.3970)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1047::4.1049) (1.9552::1.9554)) (IOPATH TE_B Z () () (0.3643::0.3643) (4.1665::4.1665) (-0.0072::-0.0072) (2.0647::2.0647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1832::4.1834) (1.9891::1.9893)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.2472::4.2472) (-0.0123::-0.0123) (2.1011::2.1011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1088::4.1089) (1.9571::1.9573)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.1646::4.1647) (-0.0125::-0.0125) (2.0649::2.0649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7731::0.7732) (0.6868::0.6868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9040::0.9040) (0.7607::0.7607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1022::1.1022) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7019::0.7019) (0.5997::0.5997)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2970::0.2997)) (SETUP (negedge GATE) (posedge CLK) (0.3964::0.3969)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5678::4.5679) (2.1425::2.1427)) (IOPATH TE_B Z () () (0.3996::0.3996) (4.6656::4.6656) (-0.0267::-0.0267) (2.2929::2.2929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0448::1.0448) (0.8451::0.8451)) (IOPATH D Q (1.1325::1.1325) (0.7153::0.7153)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8358::0.8358)) (IOPATH D Q (1.1174::1.1174) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1420::1.1420) (0.7266::0.7266)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1170::0.1170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0460::1.0460) (0.8459::0.8459)) (IOPATH D Q (1.1289::1.1289) (0.7128::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2284::0.2284) (0.2565::0.2565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1549::0.1549) (0.1554::0.1554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7454::0.7454) (0.6680::0.6680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9087::3.9088) (1.8721::1.8723)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.9874::3.9874) (-0.0130::-0.0130) (1.9969::1.9969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0143::4.0144) (1.9186::1.9188)) (IOPATH TE_B Z () () (0.3847::0.3847) (4.0992::4.0993) (-0.0184::-0.0184) (2.0519::2.0519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1185::1.1185) (0.7069::0.7069)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1134::1.1134) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7948::3.7950) (1.8270::1.8272)) (IOPATH TE_B Z () () (0.3784::0.3784) (3.8781::3.8781) (-0.0150::-0.0150) (1.9563::1.9563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3538::0.3538) (0.3807::0.3807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1093::1.1093) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.0963::1.0963) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1220::6.1222) (2.7857::2.7859)) (IOPATH TE_B Z () () (0.3718::0.3718) (6.1786::6.1786) (-0.0113::-0.0113) (2.8981::2.8981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0503::1.0503) (0.8490::0.8490)) (IOPATH D Q (1.1343::1.1343) (0.7175::0.7175)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.2006::5.2006) (2.4009::2.4009)) (IOPATH TE_B Z () () (0.3027::0.3027) (5.2494::5.2494) (0.0269::0.0269) (2.4737::2.4737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8056::4.8057) (2.2367::2.2369)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.8573::4.8573) (-0.0106::-0.0106) (2.3505::2.3505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1177::1.1177) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5547::0.5547) (0.6310::0.6310)) (IOPATH B X (0.4615::0.4615) (0.5946::0.5946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4558::5.4560) (2.5017::2.5020)) (IOPATH TE_B Z () () (0.3725::0.3725) (5.5175::5.5175) (-0.0117::-0.0117) (2.6163::2.6163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0359::1.0359) (0.8389::0.8389)) (IOPATH D Q (1.1536::1.1570) (0.7372::0.7448)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7424)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1221)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1545::1.1562) (0.7404::0.7436)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7548)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1293)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1141::1.1141) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0349::4.0350) (1.9308::1.9310)) (IOPATH TE_B Z () () (0.4351::0.4351) (4.1358::4.1358) (-0.0463::-0.0463) (2.0963::2.0963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7600::3.7600) (1.7994::1.7994)) (IOPATH TE_B Z () () (0.3023::0.3023) (3.8201::3.8201) (0.0271::0.0271) (1.8877::1.8878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9188::3.9189) (1.8805::1.8807)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.0020::4.0020) (-0.0189::-0.0189) (2.0133::2.0133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3791::5.3792) (2.4779::2.4781)) (IOPATH TE_B Z () () (0.3829::0.3829) (5.4468::5.4468) (-0.0175::-0.0175) (2.6022::2.6022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4409::5.4409) (2.5015::2.5017)) (IOPATH TE_B Z () () (0.3771::0.3771) (5.4900::5.4900) (-0.0143::-0.0143) (2.6126::2.6126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1065::1.1065) (0.8847::0.8847)) (IOPATH D Q (1.1933::1.1933) (0.7550::0.7550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3252::5.3253) (2.4558::2.4560)) (IOPATH TE_B Z () () (0.3916::0.3916) (5.4038::5.4038) (-0.0223::-0.0223) (2.5928::2.5928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8222::0.8222)) (IOPATH D Q (1.0873::1.0873) (0.6814::0.6814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1530::0.1530) (0.1592::0.1592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1268::1.1268) (0.7145::0.7145)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3833::4.3835) (2.0704::2.0707)) (IOPATH TE_B Z () () (0.3681::0.3681) (4.4389::4.4389) (-0.0093::-0.0093) (2.1765::2.1765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6241::0.6241) (0.5539::0.5539)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3126::4.3128) (2.0407::2.0409)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.3790::4.3790) (-0.0105::-0.0105) (2.1569::2.1569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6698::0.6698) (0.5807::0.5807)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2990::0.3017)) (SETUP (negedge GATE) (posedge CLK) (0.3975::0.3980)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.0922::1.0922) (0.6841::0.6841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1037::1.1037) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1080::1.1080) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7311::4.7311) (2.2125::2.2127)) (IOPATH TE_B Z () () (0.3770::0.3770) (4.7913::4.7913) (-0.0142::-0.0142) (2.3316::2.3316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4663::4.4663) (2.0943::2.0943)) (IOPATH TE_B Z () () (0.3124::0.3124) (4.5325::4.5325) (0.0215::0.0215) (2.1884::2.1884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8299::0.8299)) (IOPATH D Q (1.1505::1.1535) (0.7362::0.7427)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7487)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1259)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8344::0.8344) (0.7766::0.7766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3016::4.3016) (2.0392::2.0394)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.3721::4.3721) (-0.0178::-0.0178) (2.1653::2.1653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4800::4.4800) (2.1071::2.1073)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.5448::4.5448) (-0.0123::-0.0123) (2.2316::2.2316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1016::1.1016) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3541::4.3543) (2.0594::2.0596)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.4426::4.4426) (-0.0201::-0.0201) (2.1966::2.1966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6171::1.6171) (1.1878::1.1878)) (IOPATH D Q (1.7041::1.7041) (1.0594::1.0594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2131::4.2132) (1.9969::1.9972)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.2938::4.2938) (-0.0168::-0.0168) (2.1271::2.1271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1044::5.1046) (2.3629::2.3631)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.1711::5.1711) (-0.0149::-0.0149) (2.4807::2.4807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8446::4.8447) (2.2560::2.2562)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.9139::4.9139) (-0.0123::-0.0123) (2.3767::2.3767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.0950::1.0950) (0.6878::0.6878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6861::4.6862) (2.1881::2.1883)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.7634::4.7634) (-0.0229::-0.0229) (2.3189::2.3189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.0977::1.0977) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7811::0.7811) (0.7054::0.7054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0386::4.0387) (1.9247::1.9249)) (IOPATH TE_B Z () () (0.3851::0.3851) (4.1187::4.1187) (-0.0187::-0.0187) (2.0531::2.0531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6699::0.6699) (0.5807::0.5807)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2976)) (SETUP (negedge GATE) (posedge CLK) (0.3953::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5146::4.5146) (2.1144::2.1144)) (IOPATH TE_B Z () () (0.3062::0.3062) (4.5812::4.5812) (0.0249::0.0249) (2.2100::2.2100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4835::4.4836) (2.1039::2.1041)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.5677::4.5677) (-0.0196::-0.0196) (2.2423::2.2423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6890::3.6891) (1.7822::1.7824)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.7629::3.7629) (-0.0131::-0.0131) (1.9021::1.9021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1699::1.1699) (0.7458::0.7494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0812::1.0812) (0.8691::0.8691)) (IOPATH D Q (1.1635::1.1635) (0.7341::0.7341)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2293::0.2293) (0.2582::0.2582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3390::4.3391) (2.0507::2.0509)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.4004::4.4004) (-0.0098::-0.0098) (2.1605::2.1605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1084::1.1084) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1105::1.1105) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0919::1.0919) (0.8757::0.8757)) (IOPATH D Q (1.1827::1.1827) (0.7495::0.7495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7220::0.7220)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3145::4.3147) (2.0446::2.0448)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.3960::4.3960) (-0.0148::-0.0148) (2.1753::2.1753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1687::0.1687) (0.1827::0.1827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8571::3.8571) (1.8565::1.8567)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.9234::3.9234) (-0.0162::-0.0162) (1.9767::1.9767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6274::0.6274) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0279::4.0280) (1.9258::1.9260)) (IOPATH TE_B Z () () (0.4093::0.4093) (4.1077::4.1077) (-0.0321::-0.0321) (2.0676::2.0676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0950::1.0950) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1060::1.1060) (0.8844::0.8844)) (IOPATH D Q (1.1910::1.1910) (0.7533::0.7533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8799::3.8800) (1.8644::1.8646)) (IOPATH TE_B Z () () (0.3861::0.3861) (3.9678::3.9678) (-0.0192::-0.0192) (2.0039::2.0039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8792::3.8793) (1.8607::1.8609)) (IOPATH TE_B Z () () (0.3929::0.3929) (3.9705::3.9705) (-0.0230::-0.0230) (1.9995::1.9995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0433::1.0433) (0.8441::0.8441)) (IOPATH D Q (1.1645::1.1645) (0.7424::0.7424)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8312::0.8312)) (IOPATH D Q (1.1080::1.1080) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8651::4.8651) (2.2635::2.2637)) (IOPATH TE_B Z () () (0.3694::0.3694) (4.9125::4.9125) (-0.0100::-0.0100) (2.3745::2.3745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.0987::1.0987) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2586::4.2587) (2.0197::2.0199)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.3300::4.3300) (-0.0150::-0.0150) (2.1434::2.1434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2718::6.2720) (2.8476::2.8478)) (IOPATH TE_B Z () () (0.3744::0.3744) (6.3312::6.3312) (-0.0128::-0.0128) (2.9642::2.9642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5947::0.5947) (0.6673::0.6673)) (IOPATH B X (0.4326::0.4326) (0.5584::0.5584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7122::0.7122) (0.6099::0.6099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6383::0.6383) (0.5623::0.5623)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1354::1.1354) (0.7201::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1126::0.1126)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5845::0.5845) (0.5442::0.5442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6374::4.6375) (2.1657::2.1659)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.7127::4.7127) (-0.0162::-0.0162) (2.2963::2.2963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1133::1.1133) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1007::1.1007) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1933::0.1933) (0.2153::0.2153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9050::3.9050) (1.8747::1.8749)) (IOPATH TE_B Z () () (0.3973::0.3973) (3.9878::3.9878) (-0.0254::-0.0254) (2.0131::2.0131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2366::0.2366) (0.2721::0.2721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1428::1.1428) (0.7326::0.7326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6523::0.6523) (0.5703::0.5703)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1487::5.1489) (2.3765::2.3767)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.2212::5.2212) (-0.0195::-0.0195) (2.5035::2.5035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1750::6.1752) (2.8824::2.8827)) (IOPATH TE_B Z () () (0.6168::0.6168) (6.1662::6.1662) (-0.1756::-0.1756) (3.0632::3.0632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1044::1.1044) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8502::3.8504) (1.8514::1.8517)) (IOPATH TE_B Z () () (0.3765::0.3765) (3.9251::3.9251) (-0.0139::-0.0139) (1.9748::1.9748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1141::5.1142) (2.3718::2.3721)) (IOPATH TE_B Z () () (0.5198::0.5198) (5.2920::5.2920) (-0.1031::-0.1031) (2.6341::2.6341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1418::1.1418) (0.7301::0.7301)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7451::0.7451)) (SETUP (negedge D) (negedge GATE) (0.1214::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0425::1.0425) (0.8435::0.8435)) (IOPATH D Q (1.1267::1.1267) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0923::1.0923) (0.6856::0.6856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (6.2128::6.2128) (2.8235::2.8235)) (IOPATH TE_B Z () () (0.3022::0.3022) (6.2700::6.2704) (0.0271::0.0271) (2.9092::2.9096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7407::4.7409) (2.2119::2.2121)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.8283::4.8283) (-0.0214::-0.0214) (2.3514::2.3514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0990::1.0990) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1103::1.1103) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1100::1.1100) (0.7027::0.7027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7235::0.7235)) (SETUP (negedge D) (negedge GATE) (0.1063::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1193::1.1193) (0.7098::0.7098)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1480::1.1480) (0.7274::0.7341)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1247::1.1247) (0.7133::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4430::4.4431) (2.0858::2.0861)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.5253::4.5253) (-0.0150::-0.0150) (2.2216::2.2216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1005::1.1005) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1122::1.1122) (0.7012::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7275::0.7275)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1165::1.1165) (0.7045::0.7074)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7319::0.7319)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0323::4.0323) (1.9262::1.9264)) (IOPATH TE_B Z () () (0.4125::0.4125) (4.1314::4.1314) (-0.0338::-0.0338) (2.0813::2.0813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1641::1.1641) (0.7415::0.7447)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7543::0.7543)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1261)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8461::4.8462) (2.2568::2.2570)) (IOPATH TE_B Z () () (0.3803::0.3803) (4.9136::4.9136) (-0.0160::-0.0160) (2.3776::2.3776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4157::4.4158) (2.0848::2.0850)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.4965::4.4965) (-0.0201::-0.0201) (2.2175::2.2175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1100::1.1100) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0410::1.0410) (0.8424::0.8424)) (IOPATH D Q (1.1486::1.1486) (0.7330::0.7330)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1137::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6297::0.6297) (0.5569::0.5569)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6742::4.6742) (2.1850::2.1852)) (IOPATH TE_B Z () () (0.3862::0.3862) (4.7410::4.7410) (-0.0193::-0.0193) (2.3084::2.3084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1732::1.1732) (0.7478::0.7515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7647::0.7647)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1334)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6877::0.6877) (0.7579::0.7580)) (IOPATH B X (0.4442::0.4442) (0.5693::0.5693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0634::4.0635) (1.9399::1.9401)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.1479::4.1479) (-0.0184::-0.0184) (2.0734::2.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1202::1.1202) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0871::5.0872) (2.3533::2.3535)) (IOPATH TE_B Z () () (0.3733::0.3733) (5.1427::5.1427) (-0.0122::-0.0122) (2.4642::2.4642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7428::3.7430) (1.8024::1.8026)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.8300::3.8300) (-0.0183::-0.0183) (1.9352::1.9352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8890::0.8890) (0.8204::0.8204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7619::3.7620) (1.8126::1.8128)) (IOPATH TE_B Z () () (0.3894::0.3894) (3.8575::3.8575) (-0.0211::-0.0211) (1.9538::1.9538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3128::5.3129) (2.4507::2.4509)) (IOPATH TE_B Z () () (0.3866::0.3866) (5.3831::5.3832) (-0.0195::-0.0195) (2.5774::2.5774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1477::4.1479) (1.9659::1.9661)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.2198::4.2198) (-0.0140::-0.0140) (2.0848::2.0848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1215::1.1215) (0.7137::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1630::0.1630) (0.1746::0.1746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0460::1.0460) (0.8459::0.8459)) (IOPATH D Q (1.1320::1.1320) (0.7143::0.7143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1406::1.1406) (0.7274::0.7274)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1150::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8254::0.8254) (0.7733::0.7733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5078::0.5078) (0.4611::0.4611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7570::4.7572) (2.2268::2.2271)) (IOPATH TE_B Z () () (0.4356::0.4356) (4.8279::4.8279) (-0.0466::-0.0466) (2.3805::2.3805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8856::3.8857) (1.8642::1.8644)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.9654::3.9654) (-0.0171::-0.0171) (1.9918::1.9918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1345::4.1346) (1.9679::1.9681)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.2239::4.2239) (-0.0187::-0.0187) (2.1047::2.1047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1049::1.1049) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0865::1.0865) (0.6806::0.6806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1230::1.1230) (0.7126::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7113::0.7113) (0.6055::0.6055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1234::1.1234) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0714::5.0714) (2.3500::2.3501)) (IOPATH TE_B Z () () (0.3813::0.3813) (5.1295::5.1295) (-0.0166::-0.0166) (2.4674::2.4674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5503::4.5503) (2.1329::2.1331)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.6155::4.6155) (-0.0159::-0.0159) (2.2571::2.2571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8904::5.8904) (2.6843::2.6845)) (IOPATH TE_B Z () () (0.3782::0.3782) (5.9344::5.9344) (-0.0149::-0.0149) (2.7946::2.7946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0088::4.0090) (1.9158::1.9160)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.0857::4.0857) (-0.0167::-0.0167) (2.0403::2.0403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8212::0.8212)) (IOPATH D Q (1.1454::1.1454) (0.7348::0.7348)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7516)) (SETUP (negedge D) (negedge GATE) (0.1264::0.1264)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6440::0.6440) (0.5653::0.5653)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2929)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5196::0.5196) (0.4846::0.4846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6754::4.6756) (2.1839::2.1841)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.7424::4.7424) (-0.0131::-0.0131) (2.3062::2.3062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6164::0.6164) (0.6918::0.6920)) (IOPATH B X (0.4208::0.4208) (0.5480::0.5480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1227::1.1227) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7292::0.7292)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8977::0.8977) (0.8538::0.8538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8564::4.8564) (2.2563::2.2564)) (IOPATH TE_B Z () () (0.3882::0.3882) (4.9290::4.9290) (-0.0204::-0.0204) (2.3859::2.3859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8956::3.8958) (1.8743::1.8746)) (IOPATH TE_B Z () () (0.4552::0.4552) (3.9839::3.9839) (-0.0574::-0.0574) (2.0424::2.0424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0396::1.0396) (0.8415::0.8415)) (IOPATH D Q (1.1252::1.1252) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1105::1.1105) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7197::0.7197)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2684::6.2685) (2.8502::2.8506)) (IOPATH TE_B Z () () (0.4308::0.4308) (6.3232::6.3232) (-0.0439::-0.0439) (2.9966::2.9966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8226::0.8226)) (IOPATH D Q (1.0989::1.0989) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3447::5.3449) (2.5187::2.5191)) (IOPATH TE_B Z () () (0.6504::0.6504) (5.4466::5.4466) (-0.2007::-0.2007) (2.7733::2.7733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8415::0.8417) (0.7816::0.7816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1143::1.1143) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0816::1.0816) (0.8693::0.8693)) (IOPATH D Q (1.1646::1.1646) (0.7378::0.7378)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5550::0.5550) (0.5247::0.5247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5943::0.5943) (0.5452::0.5452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4597::4.4599) (2.1079::2.1084)) (IOPATH TE_B Z () () (0.4625::0.4625) (4.5275::4.5275) (-0.0615::-0.0615) (2.2663::2.2663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1416::1.1445) (0.7294::0.7355)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1228)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3389::4.3390) (2.0543::2.0545)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.4061::4.4061) (-0.0139::-0.0139) (2.1752::2.1752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6341::0.6341) (0.5653::0.5653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1035::1.1035) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5636::0.5636) (0.5070::0.5070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1342::1.1372) (0.7226::0.7288)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1192::1.1192) (0.7057::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7283::0.7283)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1096::1.1096) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8350::0.8350)) (IOPATH D Q (1.1127::1.1127) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6269::0.6269) (0.7027::0.7029)) (IOPATH B X (0.4317::0.4317) (0.5600::0.5600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1198::1.1198) (0.7111::0.7111)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7274::0.7274)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6443::0.6443) (0.5761::0.5761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6628::0.6628) (0.5765::0.5765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8280::0.8280)) (IOPATH D Q (1.1032::1.1032) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9667::3.9668) (1.8969::1.8971)) (IOPATH TE_B Z () () (0.4010::0.4010) (4.0596::4.0596) (-0.0275::-0.0275) (2.0405::2.0405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1388::1.1388) (0.7251::0.7251)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7380::0.7380)) (SETUP (negedge D) (negedge GATE) (0.1157::0.1157)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7318::4.7319) (2.2088::2.2090)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.8026::4.8026) (-0.0177::-0.0177) (2.3376::2.3376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5199::0.5199) (0.5944::0.5944)) (IOPATH B X (0.4510::0.4510) (0.5814::0.5814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6659::0.6659) (0.5783::0.5783)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2938::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8926::4.8928) (2.2752::2.2754)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.9560::4.9560) (-0.0102::-0.0102) (2.3910::2.3910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6737::0.6737) (0.5930::0.5930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.1491::1.1491) (0.7307::0.7337)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7522::0.7522)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1246)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8275::4.8277) (2.2465::2.2467)) (IOPATH TE_B Z () () (0.3653::0.3653) (4.8807::4.8807) (-0.0077::-0.0077) (2.3568::2.3568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6435::3.6436) (1.7619::1.7621)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.7297::3.7297) (-0.0167::-0.0167) (1.8940::1.8940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2811::5.2813) (2.4342::2.4344)) (IOPATH TE_B Z () () (0.3809::0.3809) (5.3601::5.3601) (-0.0164::-0.0164) (2.5653::2.5653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7622::3.7624) (1.8137::1.8139)) (IOPATH TE_B Z () () (0.3871::0.3871) (3.8534::3.8534) (-0.0198::-0.0198) (1.9518::1.9518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4417::4.4418) (2.0957::2.0896)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.4999::4.4999) (-0.0099::-0.0099) (2.2050::2.2050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4160::5.4161) (2.4925::2.4927)) (IOPATH TE_B Z () () (0.3943::0.3943) (5.4890::5.4890) (-0.0238::-0.0238) (2.6242::2.6242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1710::4.1711) (1.9831::1.9833)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.2531::4.2531) (-0.0184::-0.0184) (2.1126::2.1126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8593::3.8595) (1.8488::1.8490)) (IOPATH TE_B Z () () (0.3779::0.3779) (3.9448::3.9448) (-0.0147::-0.0147) (1.9808::1.9808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4990::0.4990) (0.5751::0.5752)) (IOPATH B X (0.4319::0.4319) (0.5619::0.5619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1717::1.1717) (0.7443::0.7525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7553::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1284)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2352::0.2352) (0.2643::0.2643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2110::4.2110) (2.0029::2.0031)) (IOPATH TE_B Z () () (0.3990::0.3990) (4.2981::4.2981) (-0.0264::-0.0264) (2.1448::2.1448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8643::3.8645) (1.8553::1.8555)) (IOPATH TE_B Z () () (0.3934::0.3934) (3.9628::3.9628) (-0.0233::-0.0233) (2.0000::2.0000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5862::5.5863) (2.5602::2.5604)) (IOPATH TE_B Z () () (0.3673::0.3673) (5.6332::5.6332) (-0.0089::-0.0089) (2.6636::2.6636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1400::1.1400) (0.7292::0.7292)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8257::0.8257)) (IOPATH D Q (1.1059::1.1059) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8302::0.8302)) (IOPATH D Q (1.1317::1.1317) (0.7213::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1377::1.1377) (0.7196::0.7219)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7352)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1023::1.1023) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1181::1.1181) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8222::0.8222)) (IOPATH D Q (1.0945::1.0945) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8452::5.8452) (2.6668::2.6670)) (IOPATH TE_B Z () () (0.3826::0.3826) (5.9045::5.9045) (-0.0173::-0.0173) (2.7882::2.7882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0516::1.0516) (0.8498::0.8498)) (IOPATH D Q (1.1289::1.1289) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8720::0.8721) (0.8235::0.8235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2402::0.2402) (0.2697::0.2697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1060::1.1060) (0.6948::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9893::3.9894) (1.9098::1.9100)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.0638::4.0638) (-0.0148::-0.0148) (2.0345::2.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6562::0.6562) (0.5726::0.5726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2935::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2137::4.2138) (2.0036::2.0038)) (IOPATH TE_B Z () () (0.3750::0.3750) (4.2844::4.2844) (-0.0131::-0.0131) (2.1260::2.1260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5567::0.5567) (0.5003::0.5003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1111::1.1111) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1044::0.1044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3833::4.3833) (2.0717::2.0719)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.4438::4.4438) (-0.0150::-0.0150) (2.1909::2.1909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6476::0.6476) (0.5675::0.5675)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3114::6.3114) (2.8625::2.8627)) (IOPATH TE_B Z () () (0.3749::0.3749) (6.3612::6.3612) (-0.0131::-0.0131) (2.9761::2.9761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0282::1.0282) (0.8335::0.8335)) (IOPATH D Q (1.1517::1.1517) (0.7354::0.7354)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7160::4.7161) (2.2023::2.2025)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.7884::4.7884) (-0.0178::-0.0178) (2.3301::2.3301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7248::0.7248) (0.6429::0.6429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1444::1.1444) (0.7268::0.7312)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7510::0.7510)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1244)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8371::0.8371)) (IOPATH D Q (1.1180::1.1180) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8726::0.8726) (0.8194::0.8194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5362::4.5364) (2.1260::2.1262)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.6090::4.6090) (-0.0148::-0.0148) (2.2536::2.2536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5838::0.5838) (0.6599::0.6599)) (IOPATH B X (0.4221::0.4221) (0.5509::0.5509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9998::3.9998) (1.9144::1.9146)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.0644::4.0644) (-0.0128::-0.0128) (2.0297::2.0297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7599::4.7601) (2.2163::2.2165)) (IOPATH TE_B Z () () (0.3885::0.3885) (4.8377::4.8377) (-0.0206::-0.0206) (2.3465::2.3465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0570::5.0572) (2.3428::2.3430)) (IOPATH TE_B Z () () (0.3868::0.3868) (5.1353::5.1353) (-0.0196::-0.0196) (2.4734::2.4734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0852::1.0852) (0.8716::0.8716)) (IOPATH D Q (1.1682::1.1682) (0.7373::0.7373)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8411::3.8412) (1.8457::1.8460)) (IOPATH TE_B Z () () (0.4070::0.4070) (3.9404::3.9404) (-0.0308::-0.0308) (1.9947::1.9947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5504::0.5504) (0.5092::0.5092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8539::0.8540) (0.7987::0.7987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0125::5.0125) (2.3260::2.3262)) (IOPATH TE_B Z () () (0.3837::0.3837) (5.0766::5.0766) (-0.0179::-0.0179) (2.4477::2.4477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1054::1.1054) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4122::0.4122) (0.4874::0.4874)) (IOPATH B X (0.4758::0.4758) (0.6115::0.6115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2394::4.2395) (2.0138::2.0141)) (IOPATH TE_B Z () () (0.4033::0.4033) (4.2947::4.2947) (-0.0287::-0.0287) (2.1402::2.1402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1441::1.1441) (0.7251::0.7286)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7971::5.7972) (2.6603::2.6607)) (IOPATH TE_B Z () () (0.4561::0.4561) (5.8614::5.8614) (-0.0579::-0.0579) (2.8216::2.8216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1132::1.1132) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5467::4.5467) (2.1330::2.1332)) (IOPATH TE_B Z () () (0.3984::0.3984) (4.6302::4.6302) (-0.0260::-0.0260) (2.2723::2.2723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8354::0.8354)) (IOPATH D Q (1.1420::1.1420) (0.7236::0.7246)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7891::3.7892) (1.8237::1.8239)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.8681::3.8681) (-0.0140::-0.0140) (1.9496::1.9497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.3356::1.3356) (1.0227::1.0227)) (IOPATH D Q (1.4165::1.4165) (0.8867::0.8867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5704::0.5704) (0.5105::0.5105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6624::0.6624) (0.5460::0.5460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0389::1.0389) (0.8410::0.8410)) (IOPATH D Q (1.1627::1.1627) (0.7378::0.7435)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6917::0.6917) (0.5937::0.5937)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2947::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1196::1.1196) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5419::0.5419) (0.6179::0.6180)) (IOPATH B X (0.4098::0.4098) (0.5378::0.5378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1098::1.1098) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1065::1.1065) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7350::0.7353) (0.6466::0.6486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2053::0.2053) (0.2318::0.2318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3129::4.3129) (2.0446::2.0448)) (IOPATH TE_B Z () () (0.3932::0.3932) (4.3915::4.3915) (-0.0232::-0.0232) (2.1790::2.1790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1212::1.1212) (0.7119::0.7119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5807::0.5808) (0.6546::0.6548)) (IOPATH B X (0.4504::0.4504) (0.5798::0.5798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8330::0.8330)) (IOPATH D Q (1.1126::1.1126) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6120::0.6120) (0.5562::0.5562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2628::0.2628) (0.3031::0.3031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2623::5.2624) (2.4303::2.4305)) (IOPATH TE_B Z () () (0.3809::0.3809) (5.3229::5.3229) (-0.0164::-0.0164) (2.5459::2.5459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3905::4.3905) (2.0731::2.0733)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.4537::4.4537) (-0.0190::-0.0190) (2.1946::2.1946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1287::1.1287) (0.7117::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2658::4.2659) (2.0206::2.0208)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.3389::4.3389) (-0.0175::-0.0175) (2.1451::2.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1100::1.1100) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2309::5.2310) (2.4222::2.4225)) (IOPATH TE_B Z () () (0.3962::0.3962) (5.2721::5.2721) (-0.0248::-0.0248) (2.5417::2.5417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.1310::1.1338) (0.7207::0.7260)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7389)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1187)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7683::3.7684) (1.8139::1.8141)) (IOPATH TE_B Z () () (0.3784::0.3784) (3.8478::3.8478) (-0.0150::-0.0150) (1.9403::1.9403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9783::3.9784) (1.9017::1.9019)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.0588::4.0588) (-0.0199::-0.0199) (2.0335::2.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8246::3.8247) (1.8380::1.8382)) (IOPATH TE_B Z () () (0.3960::0.3960) (3.9221::3.9221) (-0.0247::-0.0247) (1.9826::1.9826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0090::5.0091) (2.3238::2.3240)) (IOPATH TE_B Z () () (0.3620::0.3620) (5.0457::5.0457) (-0.0059::-0.0059) (2.4249::2.4249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3793::4.3794) (2.0662::2.0665)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.4518::4.4518) (-0.0158::-0.0158) (2.1890::2.1890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4803::5.4805) (2.5205::2.5207)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.5394::5.5394) (-0.0085::-0.0085) (2.6320::2.6320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5664::4.5665) (2.1381::2.1383)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.6484::4.6484) (-0.0202::-0.0202) (2.2726::2.2726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0980::1.0980) (0.8794::0.8794)) (IOPATH D Q (1.1720::1.1720) (0.7395::0.7395)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1302::1.1302) (0.7151::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7344::0.7344)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8755::0.8815) (0.6442::0.6572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8315::0.8315)) (IOPATH D Q (1.1520::1.1520) (0.7389::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7461::0.7461)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1034::1.1034) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0404::1.0404) (0.8420::0.8420)) (IOPATH D Q (1.1292::1.1292) (0.7137::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7014::0.7014) (0.6224::0.6224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9112::0.9110) (0.8487::0.8487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4285::4.4287) (2.0834::2.0837)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.5095::4.5095) (-0.0156::-0.0156) (2.2191::2.2191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.0983::1.0983) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7144::0.7144) (0.6070::0.6070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1514::4.1515) (1.9757::1.9759)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.2276::4.2276) (-0.0153::-0.0153) (2.1020::2.1020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6308::0.6308) (0.5699::0.5699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5793::0.5793) (0.5231::0.5231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.0924::1.0924) (0.6860::0.6860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8378::0.8378)) (IOPATH D Q (1.1292::1.1292) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7246::0.7246)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1195::1.1195) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4816::0.4816) (0.5553::0.5554)) (IOPATH B X (0.4550::0.4550) (0.5847::0.5847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1252::1.1252) (0.7102::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4532::4.4534) (2.0949::2.0951)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.5285::4.5285) (-0.0157::-0.0157) (2.2263::2.2263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8094::5.8096) (2.6465::2.6467)) (IOPATH TE_B Z () () (0.3773::0.3773) (5.8731::5.8731) (-0.0144::-0.0144) (2.7666::2.7666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.0927::1.0927) (0.6860::0.6860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5746::4.5747) (2.1461::2.1463)) (IOPATH TE_B Z () () (0.3746::0.3746) (4.6266::4.6266) (-0.0129::-0.0129) (2.2608::2.2608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7346::3.7347) (1.8031::1.8033)) (IOPATH TE_B Z () () (0.3793::0.3793) (3.8184::3.8184) (-0.0155::-0.0155) (1.9343::1.9343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6245::0.6245) (0.7005::0.7005)) (IOPATH B X (0.4374::0.4374) (0.5671::0.5671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1404::1.1404) (0.7221::0.7288)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1097::1.1097) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1357::4.1358) (1.9679::1.9681)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.2166::4.2166) (-0.0187::-0.0187) (2.0978::2.0978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4302::4.4304) (2.0835::2.0838)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.4940::4.4940) (-0.0114::-0.0114) (2.2019::2.2019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8489::4.8490) (2.2572::2.2574)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.9341::4.9341) (-0.0240::-0.0240) (2.3955::2.3955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7106::4.7107) (2.1988::2.1990)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.7804::4.7804) (-0.0173::-0.0173) (2.3219::2.3219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2178::0.2178) (0.2461::0.2461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8385::0.8385) (0.7880::0.7880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1876::0.1876) (0.2036::0.2036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6846::5.6848) (2.6091::2.6093)) (IOPATH TE_B Z () () (0.4152::0.4152) (5.7535::5.7535) (-0.0353::-0.0353) (2.7540::2.7540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0621::1.0621) (0.8573::0.8573)) (IOPATH D Q (1.1446::1.1446) (0.7234::0.7234)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0989::1.0989) (0.8800::0.8800)) (IOPATH D Q (1.1860::1.1860) (0.7494::0.7494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.1048::1.1048) (0.6961::0.6961)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6365::0.6365) (0.5612::0.5612)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2944::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8730::0.8790) (0.6439::0.6553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0321::1.0321) (0.8362::0.8362)) (IOPATH D Q (1.1246::1.1246) (0.7124::0.7124)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6717::3.6718) (1.7713::1.7716)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.7584::3.7585) (-0.0172::-0.0172) (1.9038::1.9038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4471::4.4472) (2.0919::2.0921)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.5314::4.5314) (-0.0185::-0.0185) (2.2335::2.2335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1306::1.1306) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8264::0.8264)) (IOPATH D Q (1.0965::1.0965) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.1381::1.1381) (0.7240::0.7240)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0591::5.0592) (2.3393::2.3395)) (IOPATH TE_B Z () () (0.4015::0.4015) (5.1537::5.1537) (-0.0278::-0.0278) (2.4866::2.4866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8338::0.8338)) (IOPATH D Q (1.1331::1.1331) (0.7185::0.7185)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4840::0.4840) (0.5589::0.5589)) (IOPATH B X (0.4420::0.4420) (0.5725::0.5725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1207::1.1207) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5657::0.5657) (0.6405::0.6406)) (IOPATH B X (0.5200::0.5200) (0.6582::0.6582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2226::0.2226) (0.2511::0.2511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9993::4.9993) (2.3198::2.3200)) (IOPATH TE_B Z () () (0.3775::0.3775) (5.0554::5.0554) (-0.0145::-0.0145) (2.4328::2.4328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2728::5.2730) (2.4387::2.4389)) (IOPATH TE_B Z () () (0.4109::0.4109) (5.3307::5.3307) (-0.0329::-0.0329) (2.5743::2.5743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8432::3.8433) (1.8490::1.8492)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.9247::3.9247) (-0.0184::-0.0184) (1.9797::1.9797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0385::1.0385) (0.8407::0.8407)) (IOPATH D Q (1.1535::1.1563) (0.7366::0.7424)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7402)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3639::4.3640) (2.0661::2.0663)) (IOPATH TE_B Z () () (0.4029::0.4029) (4.4415::4.4415) (-0.0285::-0.0285) (2.2051::2.2051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.8113::4.8113) (2.2383::2.2383)) (IOPATH TE_B Z () () (0.3039::0.3039) (4.8691::4.8691) (0.0262::0.0262) (2.3232::2.3232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7807::4.7809) (2.2286::2.2288)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.8440::4.8440) (-0.0131::-0.0131) (2.3485::2.3485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3837::4.3838) (2.0730::2.0732)) (IOPATH TE_B Z () () (0.3733::0.3733) (4.4512::4.4512) (-0.0121::-0.0121) (2.1910::2.1910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1893::5.1895) (2.3924::2.3926)) (IOPATH TE_B Z () () (0.3747::0.3747) (5.2534::5.2534) (-0.0129::-0.0129) (2.5098::2.5098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6099::0.6099) (0.6839::0.6839)) (IOPATH B X (0.4286::0.4286) (0.5561::0.5561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6989::0.6993) (0.5115::0.5151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5675::4.5677) (2.1429::2.1431)) (IOPATH TE_B Z () () (0.3999::0.3999) (4.6610::4.6610) (-0.0269::-0.0269) (2.2882::2.2882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0630::1.0630) (0.8578::0.8578)) (IOPATH D Q (1.1520::1.1520) (0.7300::0.7300)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7025::3.7026) (1.7865::1.7867)) (IOPATH TE_B Z () () (0.3935::0.3935) (3.7996::3.7996) (-0.0233::-0.0233) (1.9304::1.9304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7997::4.7997) (2.2378::2.2380)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.8605::4.8605) (-0.0166::-0.0166) (2.3592::2.3592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.1467::1.1467) (0.7275::0.7331)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7483::0.7483)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1054::1.1054) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.0991::1.0991) (0.6904::0.6904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3225::4.3225) (2.0342::2.0342)) (IOPATH TE_B Z () () (0.3045::0.3045) (4.3826::4.3826) (0.0259::0.0259) (2.1219::2.1219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6341::0.6341) (0.5598::0.5598)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2934)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4010::0.4010) (0.4090::0.4090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4829::4.4831) (2.1064::2.1067)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.5594::4.5594) (-0.0136::-0.0136) (2.2381::2.2381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0974::1.0974) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0325::1.0325) (0.8365::0.8365)) (IOPATH D Q (1.1135::1.1135) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1250::1.1250) (0.7146::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4363::4.4364) (2.0902::2.0904)) (IOPATH TE_B Z () () (0.3970::0.3970) (4.5202::4.5202) (-0.0253::-0.0253) (2.2289::2.2289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8296::0.8296)) (IOPATH D Q (1.1089::1.1089) (0.6989::0.6989)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0858::1.0858) (0.6814::0.6814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0950::0.0950)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8342::0.8342)) (IOPATH D Q (1.1138::1.1138) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8264::3.8266) (1.8411::1.8413)) (IOPATH TE_B Z () () (0.3894::0.3894) (3.9195::3.9195) (-0.0211::-0.0211) (1.9819::1.9819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4669::5.4670) (2.5098::2.5100)) (IOPATH TE_B Z () () (0.3948::0.3948) (5.5485::5.5485) (-0.0240::-0.0240) (2.6482::2.6482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1821::4.1822) (1.9879::1.9881)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.2406::4.2406) (-0.0082::-0.0082) (2.0942::2.0942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1046::4.1047) (1.9549::1.9552)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.1822::4.1822) (-0.0179::-0.0179) (2.0808::2.0808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6769::4.6769) (2.1887::2.1888)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.7245::4.7245) (-0.0136::-0.0136) (2.3004::2.3004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8479::4.8481) (2.2574::2.2576)) (IOPATH TE_B Z () () (0.3974::0.3974) (4.9433::4.9433) (-0.0255::-0.0255) (2.4040::2.4040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1038::4.1039) (1.9564::1.9566)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.1707::4.1707) (-0.0143::-0.0143) (2.0718::2.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1444::0.1444) (0.1466::0.1466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4293::0.4293) (0.3963::0.3963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8238::0.8238)) (IOPATH D Q (1.0923::1.0923) (0.6859::0.6859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6901::0.6901) (0.5926::0.5926)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0956::1.0956) (0.6911::0.6911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5299::4.5301) (2.1218::2.1220)) (IOPATH TE_B Z () () (0.3748::0.3748) (4.6026::4.6026) (-0.0130::-0.0130) (2.2487::2.2487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2299::0.2299) (0.2580::0.2580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9142::3.9143) (1.8776::1.8778)) (IOPATH TE_B Z () () (0.3851::0.3851) (3.9981::3.9981) (-0.0187::-0.0187) (2.0093::2.0093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8867::4.8867) (2.2739::2.2741)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.9741::4.9741) (-0.0266::-0.0266) (2.4185::2.4185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6378::0.6378) (0.5679::0.5679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4922::0.4922) (0.5620::0.5620)) (IOPATH B X (0.4883::0.4883) (0.6166::0.6166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0967::1.0967) (0.8787::0.8787)) (IOPATH D Q (1.1821::1.1821) (0.7474::0.7474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.1301::1.1301) (0.7138::0.7190)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7381::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1158)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1657::1.1707) (0.7489::0.7585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7593)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1354)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6830::0.6830) (0.5704::0.5704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7043::4.7043) (2.1996::2.1998)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.7904::4.7904) (-0.0238::-0.0238) (2.3418::2.3418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1048::1.1048) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0325::1.0325) (0.8365::0.8365)) (IOPATH D Q (1.1117::1.1117) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0249::1.0249) (0.8312::0.8312)) (IOPATH D Q (1.0980::1.0980) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1438::1.1438) (0.7255::0.7301)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7468::0.7468)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1216)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1158::1.1158) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7271::0.7271)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8207::3.8208) (1.8411::1.8413)) (IOPATH TE_B Z () () (0.3853::0.3853) (3.8863::3.8863) (-0.0188::-0.0188) (1.9647::1.9647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.2219::1.2219) (1.0487::1.0487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7226::0.7226) (0.6078::0.6079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0011::4.0012) (1.9128::1.9130)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.0739::4.0739) (-0.0153::-0.0153) (2.0324::2.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0567::1.0567) (0.8534::0.8534)) (IOPATH D Q (1.1392::1.1392) (0.7201::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5039::0.5039) (0.4668::0.4668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1081::1.1081) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8004::4.8005) (2.2357::2.2359)) (IOPATH TE_B Z () () (0.3732::0.3732) (4.8624::4.8624) (-0.0121::-0.0121) (2.3568::2.3568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1125::1.1125) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8266::0.8266)) (IOPATH D Q (1.1441::1.1441) (0.7293::0.7293)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3556::4.3558) (2.0599::2.0601)) (IOPATH TE_B Z () () (0.3811::0.3812) (4.4333::4.4333) (-0.0165::-0.0165) (2.1869::2.1869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7097::4.7099) (2.1980::2.1982)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.7904::4.7904) (-0.0218::-0.0218) (2.3283::2.3283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7204::0.7204) (0.6448::0.6448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1524::0.1524) (0.1586::0.1586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8326::0.8326)) (IOPATH D Q (1.1108::1.1108) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4416::0.4416) (0.4050::0.4050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8331::0.8331)) (IOPATH D Q (1.1510::1.1510) (0.7348::0.7348)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1198::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9341::3.9343) (1.8905::1.8909)) (IOPATH TE_B Z () () (0.4595::0.4595) (4.0230::4.0230) (-0.0598::-0.0598) (2.0618::2.0618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7411::0.7411) (0.6461::0.6461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5105::4.5105) (2.1127::2.1127)) (IOPATH TE_B Z () () (0.3037::0.3037) (4.5638::4.5638) (0.0263::0.0263) (2.1916::2.1916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6788::0.6788) (0.5863::0.5863)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2924)) (SETUP (negedge GATE) (posedge CLK) (0.3925::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4273::5.4274) (2.4967::2.4969)) (IOPATH TE_B Z () () (0.3709::0.3709) (5.4870::5.4870) (-0.0108::-0.0108) (2.6093::2.6093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3304::5.3304) (2.4571::2.4573)) (IOPATH TE_B Z () () (0.3972::0.3972) (5.4052::5.4052) (-0.0254::-0.0254) (2.5943::2.5943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3238::5.3239) (2.4634::2.4638)) (IOPATH TE_B Z () () (0.4039::0.4039) (5.3476::5.3476) (-0.0290::-0.0290) (2.5780::2.5780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1036::1.1036) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1360::1.1386) (0.7257::0.7321)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0643::4.0645) (1.9391::1.9393)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.1535::4.1535) (-0.0194::-0.0194) (2.0762::2.0762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7076::0.7080) (0.6259::0.6279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7572::3.7573) (1.8112::1.8115)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.8483::3.8483) (-0.0188::-0.0188) (1.9482::1.9482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8150::4.8151) (2.2444::2.2446)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.8843::4.8843) (-0.0141::-0.0141) (2.3687::2.3687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6435::0.6435) (0.5651::0.5651)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2991::0.3004)) (SETUP (negedge GATE) (posedge CLK) (0.3970::0.3979)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1359::1.1359) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1111::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.0993::1.0993) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1130::1.1130) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5463::5.5465) (2.5435::2.5437)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.6152::5.6152) (-0.0169::-0.0169) (2.6688::2.6688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5329::0.5329) (0.4901::0.4901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4749::4.4750) (2.1032::2.1034)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.5556::4.5556) (-0.0184::-0.0184) (2.2422::2.2422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6771::0.6771) (0.5853::0.5853)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1173::1.1173) (0.7064::0.7064)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1003::1.1003) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6835::0.6835) (0.5890::0.5890)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3020::0.3024)) (SETUP (negedge GATE) (posedge CLK) (0.3984::0.3996)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6849::4.6851) (2.1889::2.1892)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.7462::4.7462) (-0.0108::-0.0108) (2.3073::2.3073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6008::0.6008) (0.5410::0.5410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0372::4.0373) (1.9235::1.9237)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.1128::4.1128) (-0.0132::-0.0132) (2.0468::2.0468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8229::0.8229)) (IOPATH D Q (1.0981::1.0981) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3423::4.3424) (2.0497::2.0499)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.4220::4.4220) (-0.0205::-0.0205) (2.1804::2.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4876::4.4877) (2.1058::2.1060)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.5518::4.5518) (-0.0120::-0.0120) (2.2258::2.2258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4293::0.4293) (0.3953::0.3953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6901::3.6902) (1.7811::1.7813)) (IOPATH TE_B Z () () (0.3778::0.3778) (3.7669::3.7669) (-0.0147::-0.0147) (1.9057::1.9057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6230::3.6231) (1.7553::1.7555)) (IOPATH TE_B Z () () (0.3856::0.3856) (3.7040::3.7040) (-0.0190::-0.0190) (1.8850::1.8850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1197::1.1197) (0.7079::0.7079)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9179::3.9180) (1.8796::1.8798)) (IOPATH TE_B Z () () (0.3865::0.3866) (4.0004::4.0004) (-0.0195::-0.0195) (2.0121::2.0121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1567::5.1569) (2.3854::2.3856)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.2175::5.2175) (-0.0140::-0.0140) (2.4994::2.4994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5212::0.5212) (0.5016::0.5016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1362::1.1362) (0.7190::0.7204)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1941::4.1942) (1.9920::1.9922)) (IOPATH TE_B Z () () (0.3674::0.3674) (4.2509::4.2509) (-0.0089::-0.0089) (2.0978::2.0978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5687::4.5688) (2.1410::2.1412)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.6470::4.6470) (-0.0169::-0.0169) (2.2774::2.2774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2256::0.2256) (0.2541::0.2541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7469::4.7471) (2.2131::2.2133)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.8221::4.8221) (-0.0161::-0.0161) (2.3389::2.3389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2252::0.2252) (0.2544::0.2544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8277::0.8278) (0.7733::0.7733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1791::4.1792) (1.9830::1.9832)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.2599::4.2599) (-0.0194::-0.0194) (2.1130::2.1130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7825::0.7829) (0.6861::0.6881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8670::3.8671) (1.8594::1.8595)) (IOPATH TE_B Z () () (0.3950::0.3950) (3.9376::3.9376) (-0.0242::-0.0242) (1.9874::1.9874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6654::0.6654) (0.5922::0.5922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6420::0.6420) (0.5645::0.5645)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2984)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3961)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0772::1.0772) (0.8666::0.8666)) (IOPATH D Q (1.1555::1.1555) (0.7285::0.7285)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6904::0.6904) (0.6111::0.6111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1287::1.1287) (0.7127::0.7175)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7369::0.7369)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1101::1.1101) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8293::0.8293)) (IOPATH D Q (1.1309::1.1309) (0.7204::0.7204)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7511::3.7512) (1.8069::1.8071)) (IOPATH TE_B Z () () (0.3795::0.3795) (3.8334::3.8334) (-0.0156::-0.0156) (1.9352::1.9352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4598::4.4598) (2.1005::2.1007)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.5260::4.5260) (-0.0157::-0.0157) (2.2226::2.2226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6815::0.6815) (0.5879::0.5879)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5031::0.5031) (0.4661::0.4661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8284::0.8287) (0.7209::0.7233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1000::1.1000) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0634::5.0635) (2.3436::2.3438)) (IOPATH TE_B Z () () (0.3891::0.3891) (5.1361::5.1361) (-0.0209::-0.0209) (2.4702::2.4702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1056::1.1056) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6418::4.6419) (2.1678::2.1680)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.7039::4.7039) (-0.0129::-0.0129) (2.2872::2.2872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4074::4.4075) (2.0786::2.0789)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.4947::4.4947) (-0.0191::-0.0191) (2.2151::2.2151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1257::1.1257) (0.7159::0.7159)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1669::5.1670) (2.3899::2.3901)) (IOPATH TE_B Z () () (0.3825::0.3825) (5.2283::5.2283) (-0.0173::-0.0173) (2.5083::2.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0092::4.0092) (1.9034::1.9034)) (IOPATH TE_B Z () () (0.3101::0.3101) (4.0801::4.0801) (0.0228::0.0228) (2.0033::2.0033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6796::0.6796) (0.5867::0.5867)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3006::0.3008)) (SETUP (negedge GATE) (posedge CLK) (0.3976::0.3988)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2182::0.2182) (0.2469::0.2469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1044::1.1044) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7126::0.7126)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0353::1.0353) (0.8385::0.8385)) (IOPATH D Q (1.1902::1.1902) (0.7596::0.7640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7652::0.7652)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1341)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8351::0.8350) (0.7534::0.7534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0299::1.0299) (0.8347::0.8347)) (IOPATH D Q (1.1163::1.1163) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0949::6.0951) (2.8257::2.8263)) (IOPATH TE_B Z () () (0.6031::0.6031) (6.1345::6.1345) (-0.1654::-0.1654) (3.0378::3.0378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4393::5.4394) (2.5737::2.5739)) (IOPATH TE_B Z () () (0.6804::0.6804) (5.5220::5.5220) (-0.2231::-0.2231) (2.8157::2.8157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0726::4.0728) (1.9497::1.9501)) (IOPATH TE_B Z () () (0.4703::0.4703) (4.1694::4.1694) (-0.0661::-0.0661) (2.1249::2.1249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7696::4.7697) (2.2259::2.2261)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.8361::4.8361) (-0.0178::-0.0178) (2.3470::2.3470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.0923::1.0923) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.0991::1.0991) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7043::4.7044) (2.1995::2.1997)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.7632::4.7632) (-0.0218::-0.0218) (2.3242::2.3242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.3532::5.3532) (2.4646::2.4646)) (IOPATH TE_B Z () () (0.2995::0.2995) (5.4103::5.4103) (0.0286::0.0286) (2.5501::2.5501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1352::1.1352) (0.7191::0.7237)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7444::0.7444)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1200)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8236::0.8236)) (IOPATH D Q (1.1021::1.1021) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8318::0.8318)) (IOPATH D Q (1.1449::1.1449) (0.7290::0.7290)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8215::0.8215)) (IOPATH D Q (1.0973::1.0973) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.5027::0.5027) (0.4658::0.4658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0436::1.0436) (0.8442::0.8442)) (IOPATH D Q (1.1621::1.1653) (0.7428::0.7499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1220)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6354::0.6354) (0.5603::0.5603)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3900::0.3905) (0.3638::0.3691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0644::1.0644) (0.8587::0.8587)) (IOPATH D Q (1.1507::1.1507) (0.7289::0.7289)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1099::1.1099) (0.7012::0.7012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0976::4.0977) (1.9509::1.9511)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.1791::4.1791) (-0.0196::-0.0196) (2.0811::2.0812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7463::3.7465) (1.8046::1.8048)) (IOPATH TE_B Z () () (0.3828::0.3828) (3.8290::3.8290) (-0.0174::-0.0174) (1.9342::1.9342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8379::0.8379)) (IOPATH D Q (1.1377::1.1377) (0.7210::0.7210)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1099::1.1099) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1689::0.1689) (0.1797::0.1797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0849::5.0851) (2.3537::2.3539)) (IOPATH TE_B Z () () (0.3688::0.3688) (5.1439::5.1439) (-0.0097::-0.0097) (2.4653::2.4653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8355::3.8356) (1.8448::1.8451)) (IOPATH TE_B Z () () (0.4025::0.4025) (3.9383::3.9383) (-0.0283::-0.0283) (1.9959::1.9959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0687::1.0687) (0.8613::0.8613)) (IOPATH D Q (1.1526::1.1526) (0.7298::0.7298)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7614::3.7616) (1.8120::1.8122)) (IOPATH TE_B Z () () (0.3753::0.3753) (3.8454::3.8454) (-0.0132::-0.0132) (1.9412::1.9412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3106::5.3108) (2.4500::2.4502)) (IOPATH TE_B Z () () (0.3744::0.3744) (5.3725::5.3725) (-0.0128::-0.0128) (2.5664::2.5664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1746::4.1748) (1.9833::1.9835)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.2433::4.2433) (-0.0102::-0.0102) (2.1003::2.1003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2230::4.2231) (2.0073::2.0075)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.2913::4.2913) (-0.0128::-0.0128) (2.1261::2.1261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4096::4.4097) (2.0818::2.0821)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.4780::4.4780) (-0.0145::-0.0145) (2.2012::2.2012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7908::3.7909) (1.8268::1.8270)) (IOPATH TE_B Z () () (0.4000::0.4000) (3.8870::3.8870) (-0.0269::-0.0269) (1.9726::1.9726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6836::0.6836) (0.5891::0.5891)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2941::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1948::4.1949) (1.9917::1.9919)) (IOPATH TE_B Z () () (0.3912::0.3912) (4.2810::4.2810) (-0.0220::-0.0220) (2.1297::2.1297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2714::5.2716) (2.4283::2.4285)) (IOPATH TE_B Z () () (0.3705::0.3705) (5.3291::5.3291) (-0.0106::-0.0106) (2.5394::2.5394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8287::3.8289) (1.8397::1.8399)) (IOPATH TE_B Z () () (0.3888::0.3888) (3.9183::3.9183) (-0.0207::-0.0207) (1.9761::1.9761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8766::4.8767) (2.2648::2.2650)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.9536::4.9536) (-0.0188::-0.0188) (2.3928::2.3928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1500::1.1519) (0.7347::0.7386)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7414)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1201)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5648::0.5649) (0.6417::0.6418)) (IOPATH B X (0.4089::0.4089) (0.5370::0.5370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1500::1.1534) (0.7372::0.7440)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7560)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1044::1.1044) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5901::0.5901) (0.5474::0.5474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5428::0.5428) (0.5028::0.5028)) (IOPATH A Y (0.6890::0.6890) (0.1818::0.1818)) (IOPATH B Y (0.6530::0.6530) (0.1977::0.1977)) (IOPATH C Y (0.5553::0.5553) (0.1763::0.1763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7522::0.7522) (0.7395::0.7395)) (IOPATH D X (0.7545::0.7545) (0.7513::0.7513)) (IOPATH A_N X (0.9217::0.9217) (0.7818::0.7818)) (IOPATH B_N X (0.9555::0.9555) (0.8265::0.8265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1499::1.1499) (0.9116::0.9116)) (IOPATH D Q (1.2366::1.2366) (0.7815::0.7815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7481::0.7481) (0.7399::0.7399)) (IOPATH D X (0.7400::0.7400) (0.7409::0.7410)) (IOPATH A_N X (0.9071::0.9071) (0.7716::0.7716)) (IOPATH B_N X (0.9306::0.9306) (0.8033::0.8033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7375::0.7375) (0.7268::0.7268)) (IOPATH C X (0.7475::0.7475) (0.7507::0.7507)) (IOPATH D X (0.7622::0.7622) (0.7883::0.7883)) (IOPATH A_N X (0.8871::0.8871) (0.7735::0.7735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7132::0.7132) (0.7065::0.7065)) (IOPATH C X (0.7317::0.7317) (0.7380::0.7380)) (IOPATH D X (0.7485::0.7485) (0.7781::0.7781)) (IOPATH A_N X (0.8864::0.8864) (0.7798::0.7798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7370::0.7370) (0.7274::0.7274)) (IOPATH D X (0.7413::0.7413) (0.7418::0.7419)) (IOPATH A_N X (0.9111::0.9111) (0.7749::0.7749)) (IOPATH B_N X (0.9421::0.9421) (0.8173::0.8173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7220::0.7220) (0.7157::0.7157)) (IOPATH C X (0.7300::0.7300) (0.7368::0.7368)) (IOPATH D X (0.7468::0.7468) (0.7768::0.7769)) (IOPATH A_N X (0.8745::0.8745) (0.7650::0.7650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0994::1.0994) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1186::1.1186) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6566::0.6566) (0.5926::0.5926)) (IOPATH B X (0.7043::0.7043) (0.6931::0.6931)) (IOPATH C X (0.7103::0.7103) (0.7246::0.7246)) (IOPATH D X (0.7206::0.7206) (0.7510::0.7510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0958::1.0958) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5489::4.5490) (2.1333::2.1335)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.6289::4.6289) (-0.0165::-0.0165) (2.2718::2.2718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6727::0.6727) (0.5683::0.5683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1024::1.1024) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0461::1.0461) (0.8460::0.8460)) (IOPATH D Q (1.1417::1.1417) (0.7256::0.7256)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0304::1.0304) (0.8351::0.8351)) (IOPATH D Q (1.1116::1.1116) (0.6995::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6834::0.6834) (0.5890::0.5890)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2947::0.2968)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1091::1.1091) (0.6975::0.6975)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4457::4.4459) (2.0884::2.0886)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.5232::4.5232) (-0.0172::-0.0172) (2.2199::2.2199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6756::4.6758) (2.1832::2.1834)) (IOPATH TE_B Z () () (0.3857::0.3857) (4.7540::4.7540) (-0.0190::-0.0190) (2.3123::2.3123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.7626::0.7626) (0.5398::0.5399)) (IOPATH A Y (0.7724::0.7724) (0.1882::0.1882)) (IOPATH B Y (0.7290::0.7290) (0.1851::0.1851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8590::4.8591) (2.2631::2.2633)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.9292::4.9292) (-0.0172::-0.0172) (2.3858::2.3858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.7159::0.7159) (0.7486::0.7486)) (IOPATH C X (0.7362::0.7362) (0.7835::0.7837)) (IOPATH A_N X (0.8558::0.8558) (0.7731::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2291::0.2291) (0.2567::0.2567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.6113::0.6113) (0.6710::0.6710)) (IOPATH C X (0.6330::0.6330) (0.7073::0.7075)) (IOPATH A_N X (0.7534::0.7534) (0.7001::0.7001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2218::0.2218) (0.2494::0.2494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6000::4.6000) (2.1543::2.1545)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.6565::4.6565) (-0.0141::-0.0141) (2.2731::2.2731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.5065::0.5065) (0.5466::0.5466)) (IOPATH B X (0.5278::0.5278) (0.6137::0.6137)) (IOPATH C X (0.5470::0.5470) (0.6470::0.6471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5256::4.5256) (2.1190::2.1190)) (IOPATH TE_B Z () () (0.3019::0.3019) (4.5882::4.5883) (0.0273::0.0273) (2.2108::2.2108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6996::0.6996) (0.6004::0.6004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8360::0.8360)) (IOPATH D Q (1.1125::1.1125) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2947::6.2948) (2.8670::2.8674)) (IOPATH TE_B Z () () (0.4562::0.4562) (6.3523::6.3523) (-0.0580::-0.0580) (3.0266::3.0266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1004::5.1005) (2.3689::2.3693)) (IOPATH TE_B Z () () (0.3989::0.3989) (5.1219::5.1219) (-0.0263::-0.0263) (2.4787::2.4787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1703::0.1703) (0.1827::0.1827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1155::1.1155) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5358::0.5358) (0.4980::0.4980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0939::1.0939) (0.6888::0.6888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.6131::6.6132) (3.0683::3.0685)) (IOPATH TE_B Z () () (0.6535::0.6535) (6.6328::6.6328) (-0.2030::-0.2030) (3.2698::3.2698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4062::0.4062) (0.4180::0.4180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1527::1.1527) (0.7338::0.7372)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1277)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5273::1.5273) (1.1352::1.1352)) (IOPATH D Q (1.6091::1.6091) (0.9998::0.9998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8218::0.8218) (0.7590::0.7590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5324::4.5326) (2.1332::2.1335)) (IOPATH TE_B Z () () (0.4038::0.4038) (4.5950::4.5950) (-0.0290::-0.0290) (2.2610::2.2610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8916::4.8917) (2.2761::2.2763)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.9788::4.9788) (-0.0230::-0.0230) (2.4174::2.4174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1321::1.1321) (0.7156::0.7189)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7367::0.7367)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1142)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1095::1.1095) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0841::4.0842) (1.9486::1.9488)) (IOPATH TE_B Z () () (0.4015::0.4015) (4.1736::4.1736) (-0.0277::-0.0277) (2.0883::2.0883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1096::1.1096) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7909::0.7909) (0.7094::0.7094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7317::5.7318) (2.6239::2.6241)) (IOPATH TE_B Z () () (0.3791::0.3791) (5.7912::5.7912) (-0.0154::-0.0154) (2.7422::2.7422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9166::3.9166) (1.8773::1.8775)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.9934::3.9934) (-0.0184::-0.0184) (2.0052::2.0052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1118::1.1193) (0.5640::0.6361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0476::1.0476) (0.8471::0.8471)) (IOPATH D Q (1.1388::1.1388) (0.7216::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1009::1.1009) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0985::0.0985)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8356::0.8356)) (IOPATH D Q (1.1160::1.1160) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1047::1.1047) (0.6943::0.6943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8326::0.8326)) (IOPATH D Q (1.1126::1.1126) (0.7009::0.7009)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0099::1.0099) (0.8208::0.8208)) (IOPATH D Q (1.1313::1.1313) (0.7192::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7673::3.7674) (1.8173::1.8175)) (IOPATH TE_B Z () () (0.3889::0.3889) (3.8513::3.8513) (-0.0208::-0.0208) (1.9498::1.9498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4088::5.4090) (2.4909::2.4911)) (IOPATH TE_B Z () () (0.3666::0.3666) (5.4647::5.4647) (-0.0085::-0.0085) (2.5990::2.5990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1694::4.1695) (1.9803::1.9805)) (IOPATH TE_B Z () () (0.3722::0.3722) (4.2407::4.2407) (-0.0116::-0.0116) (2.0991::2.0991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6039::0.6039) (0.6767::0.6768)) (IOPATH B X (0.4264::0.4264) (0.5521::0.5521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2019::4.2020) (1.9981::1.9983)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.2752::4.2752) (-0.0140::-0.0140) (2.1213::2.1213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0116::1.0116) (0.8219::0.8219)) (IOPATH D Q (1.0965::1.0965) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8673::3.8675) (1.8580::1.8583)) (IOPATH TE_B Z () () (0.3876::0.3876) (3.9576::3.9576) (-0.0201::-0.0201) (1.9949::1.9949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2182::0.2182) (0.2462::0.2462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8684::3.8685) (1.8570::1.8572)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.9588::3.9588) (-0.0223::-0.0223) (1.9963::1.9963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4942::5.4943) (2.5179::2.5181)) (IOPATH TE_B Z () () (0.4038::0.4038) (5.5864::5.5864) (-0.0290::-0.0290) (2.6679::2.6679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1079::1.1079) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0662::4.0662) (1.9393::1.9395)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.1468::4.1468) (-0.0191::-0.0191) (2.0715::2.0715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5715::0.5715) (0.5131::0.5131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1690::4.1691) (1.9835::1.9837)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.2613::4.2613) (-0.0244::-0.0244) (2.1272::2.1272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8195::0.8202) (0.7114::0.7187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0847::5.0849) (2.3553::2.3556)) (IOPATH TE_B Z () () (0.3803::0.3803) (5.1563::5.1563) (-0.0160::-0.0160) (2.4781::2.4781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0332::1.0332) (0.8370::0.8370)) (IOPATH D Q (1.1578::1.1578) (0.7346::0.7400)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7448::0.7448)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8344::0.8344)) (IOPATH D Q (1.1089::1.1089) (0.6987::0.6987)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8123::5.8124) (2.6580::2.6582)) (IOPATH TE_B Z () () (0.3829::0.3829) (5.8851::5.8851) (-0.0175::-0.0175) (2.7906::2.7906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9131::3.9133) (1.8768::1.8770)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.0033::4.0033) (-0.0196::-0.0196) (2.0140::2.0140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8277::5.8279) (2.6568::2.6570)) (IOPATH TE_B Z () () (0.3841::0.3841) (5.9060::5.9060) (-0.0181::-0.0181) (2.7898::2.7898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0194::4.0195) (1.9221::1.9223)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.0901::4.0901) (-0.0135::-0.0135) (2.0427::2.0427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1349::1.1400) (0.7236::0.7340)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1222)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8901::0.8902) (0.8460::0.8460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5414::0.5417) (0.4872::0.4910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.0986::1.0986) (0.6922::0.6922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6710::0.6710) (0.5814::0.5814)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2957::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3956)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8305::0.8305) (0.7591::0.7591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1034::1.1034) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3270::4.3270) (2.0496::2.0497)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.3925::4.3925) (-0.0148::-0.0148) (2.1711::2.1711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1036::1.1036) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6749::0.6749) (0.5836::0.5836)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3751::4.3752) (2.0655::2.0657)) (IOPATH TE_B Z () () (0.3751::0.3751) (4.4479::4.4479) (-0.0132::-0.0132) (2.1885::2.1885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1209::1.1209) (0.7105::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1365::1.1365) (0.7197::0.7253)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1211)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0673::5.0674) (2.3495::2.3498)) (IOPATH TE_B Z () () (0.3774::0.3774) (5.1278::5.1278) (-0.0144::-0.0144) (2.4656::2.4656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0327::1.0327) (0.8366::0.8366)) (IOPATH D Q (1.1167::1.1167) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1421::1.1421) (0.7270::0.7270)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8466::3.8467) (1.8496::1.8498)) (IOPATH TE_B Z () () (0.3744::0.3744) (3.9130::3.9130) (-0.0128::-0.0128) (1.9668::1.9668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3111::4.3111) (2.0426::2.0428)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.3781::4.3781) (-0.0166::-0.0166) (2.1649::2.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2239::0.2239) (0.2430::0.2430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8243::0.8243)) (IOPATH D Q (1.1342::1.1342) (0.7177::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7411::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.0980::1.0980) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0007::5.0008) (2.3203::2.3205)) (IOPATH TE_B Z () () (0.3763::0.3763) (5.0733::5.0733) (-0.0138::-0.0138) (2.4443::2.4443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2612::4.2614) (2.0206::2.0208)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.3312::4.3312) (-0.0160::-0.0160) (2.1380::2.1380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8287::0.8287)) (IOPATH D Q (1.1210::1.1210) (0.7069::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1082)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6346::0.6346) (0.7063::0.7063)) (IOPATH B X (0.4491::0.4491) (0.5761::0.5761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6901::4.6901) (2.1932::2.1934)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.7500::4.7500) (-0.0142::-0.0142) (2.3148::2.3148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1316::1.1316) (0.7147::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5684::4.5686) (2.1406::2.1408)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.6460::4.6460) (-0.0172::-0.0172) (2.2761::2.2761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8223::0.8223) (0.7648::0.7648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1290::1.1290) (0.7193::0.7193)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1137::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7849::5.7851) (2.6483::2.6487)) (IOPATH TE_B Z () () (0.4098::0.4098) (5.8064::5.8064) (-0.0323::-0.0323) (2.7650::2.7650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8730::5.8731) (2.6882::2.6886)) (IOPATH TE_B Z () () (0.4073::0.4073) (5.9008::5.9008) (-0.0309::-0.0309) (2.8070::2.8070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1803::1.1803) (0.7532::0.7566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7643::0.7643)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1332)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6877::0.6877) (0.7566::0.7566)) (IOPATH B X (0.4487::0.4487) (0.5725::0.5725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4638::0.4638) (0.5371::0.5371)) (IOPATH B X (0.4491::0.4491) (0.5781::0.5781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1086::1.1086) (0.8860::0.8860)) (IOPATH D Q (1.1911::1.1911) (0.7523::0.7523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6183::0.6183) (0.6954::0.6956)) (IOPATH B X (0.4876::0.4876) (0.6232::0.6232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1280::1.1280) (0.7124::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7345::0.7345)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1530::1.1530) (0.7342::0.7371)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6764::0.6764) (0.6027::0.6027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7173::4.7174) (2.2042::2.2044)) (IOPATH TE_B Z () () (0.3809::0.3809) (4.7914::4.7914) (-0.0164::-0.0164) (2.3316::2.3316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4360::0.4360) (0.4020::0.4020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7090::0.7090) (0.6038::0.6038)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2974::0.2978)) (SETUP (negedge GATE) (posedge CLK) (0.3957::0.3969)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.1255::1.1255) (0.7165::0.7165)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1149::0.1149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8466::0.8466) (0.7701::0.7701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2550::0.2550) (0.2953::0.2953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9834::3.9836) (1.9028::1.9030)) (IOPATH TE_B Z () () (0.3890::0.3890) (4.0718::4.0718) (-0.0209::-0.0209) (2.0401::2.0401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1191::4.1192) (1.9645::1.9647)) (IOPATH TE_B Z () () (0.3988::0.3988) (4.1896::4.1896) (-0.0262::-0.0262) (2.0926::2.0926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3541::4.3542) (2.0593::2.0595)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.4361::4.4361) (-0.0183::-0.0183) (2.1899::2.1899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6678::0.6678) (0.5794::0.5794)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2967::0.2999)) (SETUP (negedge GATE) (posedge CLK) (0.3962::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.1276::1.1276) (0.7187::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1133::1.1133) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8329::0.8332) (0.7296::0.7333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1418::1.1418) (0.7296::0.7296)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7442::0.7442)) (SETUP (negedge D) (negedge GATE) (0.1206::0.1206)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5593::0.5593) (0.5040::0.5040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.0835::1.0835) (0.6785::0.6785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5628::4.5629) (2.1373::2.1375)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.6184::4.6184) (-0.0101::-0.0102) (2.2510::2.2510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1355::1.1355) (0.7213::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5382::0.5382) (0.4856::0.4856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0372::1.0372) (0.8398::0.8398)) (IOPATH D Q (1.1733::1.1733) (0.7548::0.7548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7526::0.7526)) (SETUP (negedge D) (negedge GATE) (0.1274::0.1274)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7650::3.7652) (1.8118::1.8120)) (IOPATH TE_B Z () () (0.3820::0.3820) (3.8499::3.8499) (-0.0169::-0.0169) (1.9425::1.9424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9731::3.9732) (1.9002::1.9005)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.0510::4.0510) (-0.0139::-0.0139) (2.0259::2.0259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1097::1.1097) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8290::3.8291) (1.8401::1.8403)) (IOPATH TE_B Z () () (0.3789::0.3789) (3.9047::3.9047) (-0.0153::-0.0153) (1.9646::1.9646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5480::0.5480) (0.6246::0.6247)) (IOPATH B X (0.4558::0.4558) (0.5887::0.5887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4796::5.4798) (2.5184::2.5186)) (IOPATH TE_B Z () () (0.3696::0.3696) (5.5323::5.5323) (-0.0101::-0.0101) (2.6247::2.6247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1242::1.1242) (0.7117::0.7117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0202::1.0202) (0.9068::0.9068)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6921::1.7026)) (SETUP (negedge D) (posedge CLK) (1.3072::1.3198)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7919::4.7920) (2.2356::2.2358)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.8721::4.8721) (-0.0203::-0.0203) (2.3702::2.3702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2838::5.2838) (2.4307::2.4309)) (IOPATH TE_B Z () () (0.4056::0.4056) (5.3698::5.3698) (-0.0300::-0.0300) (2.5756::2.5756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8298::0.8298)) (IOPATH D Q (1.1207::1.1207) (0.7091::0.7091)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8473::3.8474) (1.8487::1.8489)) (IOPATH TE_B Z () () (0.3844::0.3844) (3.9234::3.9234) (-0.0183::-0.0183) (1.9760::1.9760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5794::0.5794) (0.6551::0.6551)) (IOPATH B X (0.4171::0.4171) (0.5452::0.5452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4714::5.4714) (2.5179::2.5181)) (IOPATH TE_B Z () () (0.3999::0.3999) (5.5554::5.5554) (-0.0269::-0.0269) (2.6630::2.6630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4847::5.4849) (2.5164::2.5166)) (IOPATH TE_B Z () () (0.3774::0.3774) (5.5517::5.5517) (-0.0144::-0.0144) (2.6364::2.6364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1715::0.1715) (0.1869::0.1869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5675::0.5675) (0.5309::0.5309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4230::5.4231) (2.4901::2.4903)) (IOPATH TE_B Z () () (0.3824::0.3824) (5.4901::5.4901) (-0.0172::-0.0172) (2.6151::2.6151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0982::1.0982) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4546::0.4546) (0.4161::0.4161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6489::0.6489) (0.5683::0.5683)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8305::0.8305)) (IOPATH D Q (1.1031::1.1031) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6384::0.6384) (0.5623::0.5623)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2946::0.2975)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0969::1.0969) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6634::0.6634) (0.5590::0.5590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0358::1.0358) (0.8388::0.8388)) (IOPATH D Q (1.1567::1.1606) (0.7400::0.7480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1239)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9742::0.9791) (0.7137::0.7257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2032::4.2034) (1.9968::1.9970)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.2856::4.2856) (-0.0168::-0.0168) (2.1270::2.1270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6361::0.6361) (0.5606::0.5606)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2044::0.2044) (0.2314::0.2314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2181::0.2181) (0.2464::0.2464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0922::1.0922) (0.6852::0.6852)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1294::1.1312) (0.7193::0.7231)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7380)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1041::1.1041) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0458::1.0458) (0.8458::0.8458)) (IOPATH D Q (1.1310::1.1310) (0.7146::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6471::0.6471) (0.5672::0.5672)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2993::0.3021)) (SETUP (negedge GATE) (posedge CLK) (0.3978::0.3982)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.0944::1.0944) (0.6879::0.6879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1196::1.1196) (0.7104::0.7104)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7270::0.7270)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0214::4.0214) (1.9239::1.9241)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.0819::4.0819) (-0.0123::-0.0123) (2.0378::2.0378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1445::4.1445) (1.9745::1.9747)) (IOPATH TE_B Z () () (0.3908::0.3908) (4.2232::4.2232) (-0.0219::-0.0219) (2.1051::2.1051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2348::0.2348) (0.2663::0.2663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6065::0.6065) (0.6826::0.6826)) (IOPATH B X (0.4432::0.4432) (0.5741::0.5741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1734::0.1734) (0.1808::0.1808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4234::4.4236) (2.0765::2.0767)) (IOPATH TE_B Z () () (0.3647::0.3647) (4.4762::4.4762) (-0.0074::-0.0074) (2.1814::2.1814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5358::0.5358) (0.4827::0.4827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7124::4.7125) (2.2020::2.2022)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.7926::4.7926) (-0.0208::-0.0208) (2.3343::2.3343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4216::4.4216) (2.0848::2.0850)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.5011::4.5011) (-0.0197::-0.0197) (2.2196::2.2196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0327::1.0327) (0.8367::0.8367)) (IOPATH D Q (1.1161::1.1161) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7195::4.7197) (2.2045::2.2047)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.8040::4.8040) (-0.0214::-0.0214) (2.3406::2.3406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8363::3.8365) (1.8447::1.8450)) (IOPATH TE_B Z () () (0.3925::0.3925) (3.9263::3.9263) (-0.0228::-0.0228) (1.9808::1.9808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0419::1.0419) (0.9222::0.9222)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7089::1.7145)) (SETUP (negedge D) (posedge CLK) (1.3205::1.3359)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4192::0.4192) (0.4932::0.4932)) (IOPATH B X (0.4572::0.4572) (0.5884::0.5884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4146::4.4147) (2.0898::2.0899)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.4524::4.4524) (-0.0162::-0.0162) (2.1923::2.1923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6570::5.6570) (2.5950::2.5952)) (IOPATH TE_B Z () () (0.3889::0.3889) (5.7295::5.7295) (-0.0208::-0.0208) (2.7292::2.7292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1476::1.1476) (0.7284::0.7356)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7535::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5168::0.5168) (0.5905::0.5905)) (IOPATH B X (0.5342::0.5342) (0.6740::0.6740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1530::1.1563) (0.7383::0.7448)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7466)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1247)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0410::1.0410) (0.8424::0.8424)) (IOPATH D Q (1.1770::1.1770) (0.7508::0.7513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7526::0.7526)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1238)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4221::0.4221) (0.3891::0.3891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8878::4.8880) (2.2751::2.2753)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.9656::4.9656) (-0.0161::-0.0161) (2.4054::2.4054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.0906::1.0906) (0.6844::0.6844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1288::1.1288) (0.7182::0.7182)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7329::0.7329)) (SETUP (negedge D) (negedge GATE) (0.1129::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0503::1.0503) (0.8489::0.8489)) (IOPATH D Q (1.1351::1.1351) (0.7161::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9100::3.9102) (1.8714::1.8716)) (IOPATH TE_B Z () () (0.3812::0.3812) (3.9963::3.9963) (-0.0165::-0.0165) (2.0038::2.0038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1216::1.1216) (0.7114::0.7114)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7706::0.7704) (0.7035::0.7035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8305::0.8305)) (IOPATH D Q (1.1086::1.1086) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1232::4.1233) (1.9614::1.9616)) (IOPATH TE_B Z () () (0.3662::0.3662) (4.1772::4.1772) (-0.0082::-0.0082) (2.0652::2.0652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0793::1.0793) (0.8679::0.8679)) (IOPATH D Q (1.1566::1.1566) (0.7300::0.7300)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6838::0.6838) (0.5889::0.5889)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6261::0.6261) (0.5627::0.5627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1097::1.1097) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1051::0.1051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6477::0.6477) (0.7198::0.7199)) (IOPATH B X (0.4597::0.4597) (0.5870::0.5870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6734::4.6735) (2.1823::2.1824)) (IOPATH TE_B Z () () (0.3895::0.3895) (4.7353::4.7353) (-0.0211::-0.0211) (2.3048::2.3048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8231::0.8231)) (IOPATH D Q (1.0907::1.0907) (0.6850::0.6850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5287::0.5287) (0.4767::0.4767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1124::1.1124) (0.8883::0.8883)) (IOPATH D Q (1.1954::1.1954) (0.7556::0.7556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1526::1.1526) (0.7325::0.7362)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7511::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8457::3.8458) (1.8496::1.8498)) (IOPATH TE_B Z () () (0.3920::0.3920) (3.9299::3.9299) (-0.0225::-0.0225) (1.9847::1.9847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1620::0.1620) (0.1700::0.1700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1007::1.1007) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3415::4.3417) (2.0547::2.0549)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.4273::4.4273) (-0.0194::-0.0194) (2.1908::2.1908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1946::5.1948) (2.3981::2.3984)) (IOPATH TE_B Z () () (0.3750::0.3750) (5.2577::5.2577) (-0.0131::-0.0131) (2.5141::2.5141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0196::1.0196) (0.9064::0.9064)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7010::1.7057)) (SETUP (negedge D) (posedge CLK) (1.3114::1.3249)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1140::1.1140) (0.8893::0.8893)) (IOPATH D Q (1.1968::1.1968) (0.7548::0.7548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5715::4.5715) (2.1443::2.1445)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.6502::4.6502) (-0.0197::-0.0197) (2.2771::2.2771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1179::1.1179) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7916::4.7916) (2.2342::2.2344)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.8672::4.8672) (-0.0195::-0.0195) (2.3660::2.3660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0661::4.0663) (1.9404::1.9406)) (IOPATH TE_B Z () () (0.3811::0.3811) (4.1446::4.1446) (-0.0165::-0.0165) (2.0686::2.0686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1782::5.1784) (2.3949::2.3951)) (IOPATH TE_B Z () () (0.3835::0.3835) (5.2616::5.2616) (-0.0178::-0.0178) (2.5308::2.5308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0041::5.0041) (2.3177::2.3179)) (IOPATH TE_B Z () () (0.3951::0.3951) (5.0732::5.0732) (-0.0242::-0.0242) (2.4472::2.4472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2895::5.2897) (2.4328::2.4330)) (IOPATH TE_B Z () () (0.3699::0.3699) (5.3438::5.3438) (-0.0103::-0.0103) (2.5405::2.5405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5620::0.5620) (0.6358::0.6358)) (IOPATH B X (0.4385::0.4385) (0.5661::0.5661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6725::0.6725) (0.5823::0.5823)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2966)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3949)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6991::4.6992) (2.1958::2.1960)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.7760::4.7760) (-0.0202::-0.0202) (2.3270::2.3270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7226::5.7228) (2.6205::2.6207)) (IOPATH TE_B Z () () (0.3789::0.3789) (5.7932::5.7932) (-0.0153::-0.0153) (2.7452::2.7452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1120::1.1120) (0.7036::0.7036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1123::1.1123) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6551::0.6551) (0.5720::0.5720)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2957)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1238::1.1238) (0.7097::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7367::0.7367)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6546::0.6546) (0.5838::0.5838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5492::4.5493) (2.1331::2.1333)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.6273::4.6273) (-0.0197::-0.0197) (2.2697::2.2697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2216::0.2216) (0.2500::0.2500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1180::1.1180) (0.8918::0.8918)) (IOPATH D Q (1.1991::1.1991) (0.7558::0.7558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2729::4.2730) (2.0261::2.0263)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.3500::4.3500) (-0.0136::-0.0136) (2.1508::2.1508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6555::0.6555) (0.5843::0.5843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1406::1.1406) (0.7224::0.7282)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8506::4.8508) (2.2597::2.2599)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.9354::4.9354) (-0.0200::-0.0200) (2.3957::2.3957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.1195::1.1195) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1620::0.1620) (0.1713::0.1713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0891::1.0891) (0.8740::0.8740)) (IOPATH D Q (1.1762::1.1762) (0.7450::0.7450)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9095::3.9096) (1.8745::1.8747)) (IOPATH TE_B Z () () (0.3708::0.3708) (3.9894::3.9894) (-0.0108::-0.0108) (2.0002::2.0002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8886::4.8887) (2.2753::2.2755)) (IOPATH TE_B Z () () (0.4008::0.4008) (4.9789::4.9789) (-0.0274::-0.0274) (2.4235::2.4235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4270::5.4271) (2.4924::2.4926)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.4905::5.4905) (-0.0149::-0.0149) (2.6132::2.6132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3835::4.3836) (2.0651::2.0653)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.4538::4.4538) (-0.0136::-0.0136) (2.1843::2.1843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.0989::1.0989) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6277::0.6277) (0.7036::0.7037)) (IOPATH B X (0.4442::0.4442) (0.5740::0.5740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4926::4.4927) (2.1095::2.1097)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.5640::4.5640) (-0.0181::-0.0181) (2.2378::2.2378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0254::1.0254) (0.9105::0.9105)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7252::1.7316)) (SETUP (negedge D) (posedge CLK) (1.3352::1.3486)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1353::4.1354) (1.9687::1.9689)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.2121::4.2121) (-0.0143::-0.0143) (2.0935::2.0935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9057::0.9057) (0.8345::0.8345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7604::3.7605) (1.8120::1.8122)) (IOPATH TE_B Z () () (0.3868::0.3868) (3.8446::3.8446) (-0.0196::-0.0196) (1.9441::1.9441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1078::1.1078) (0.6972::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7263::0.7263)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3243::4.3245) (2.0452::2.0454)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.4179::4.4179) (-0.0216::-0.0216) (2.1870::2.1870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0375::1.0375) (0.8400::0.8400)) (IOPATH D Q (1.1474::1.1474) (0.7311::0.7311)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0443::1.0443) (0.8448::0.8448)) (IOPATH D Q (1.1381::1.1381) (0.7208::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1493::1.1536) (0.7354::0.7439)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7495)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.0933::1.0933) (0.6860::0.6860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1048::1.1048) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8324::0.8324)) (IOPATH D Q (1.1231::1.1231) (0.7078::0.7104)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5641::0.5641) (0.5062::0.5062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0447::1.0447) (0.8450::0.8450)) (IOPATH D Q (1.1578::1.1606) (0.7394::0.7453)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7389)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1190)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5711::0.5716) (0.5120::0.5139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2215::0.2215) (0.2501::0.2501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0169::4.0169) (1.9209::1.9211)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.0881::4.0881) (-0.0219::-0.0219) (2.0468::2.0468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7149::0.7149) (0.6111::0.6111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1450::1.1450) (0.7337::0.7337)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7457::0.7457)) (SETUP (negedge D) (negedge GATE) (0.1225::0.1225)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8262::0.8262) (0.7662::0.7662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9742::3.9742) (1.9022::1.9024)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.0418::4.0418) (-0.0145::-0.0145) (2.0226::2.0226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7352::4.7353) (2.2101::2.2103)) (IOPATH TE_B Z () () (0.3668::0.3668) (4.7847::4.7847) (-0.0086::-0.0086) (2.3189::2.3189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0873::1.0873) (0.8729::0.8729)) (IOPATH D Q (1.1756::1.1756) (0.7437::0.7437)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7203::0.7203)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5528::0.5529) (0.4610::0.4656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1223::1.1223) (0.7080::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1088::1.1088) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7246::0.7246)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8285::0.8285)) (IOPATH D Q (1.1008::1.1008) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0434::4.0435) (1.9301::1.9303)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.1119::4.1119) (-0.0116::-0.0116) (2.0470::2.0470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1315::1.1315) (0.7141::0.7179)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1056::1.1056) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8446::4.8447) (2.2547::2.2549)) (IOPATH TE_B Z () () (0.3672::0.3672) (4.8928::4.8928) (-0.0088::-0.0088) (2.3625::2.3625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7251::0.7251) (0.6118::0.6118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8163::0.8163) (0.7501::0.7501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5412::0.5412) (0.5118::0.5118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1126::1.1126) (0.7011::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7296::0.7296)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1091)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0188::1.0188) (0.9058::0.9058)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7607::1.7686)) (SETUP (negedge D) (posedge CLK) (1.3710::1.3873)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1341::1.1341) (0.7196::0.7200)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5481::0.5481) (0.5126::0.5126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0712::4.0713) (1.9438::1.9440)) (IOPATH TE_B Z () () (0.4010::0.4010) (4.1683::4.1683) (-0.0274::-0.0274) (2.0916::2.0916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8371::4.8372) (2.2545::2.2547)) (IOPATH TE_B Z () () (0.4139::0.4139) (4.9161::4.9161) (-0.0346::-0.0346) (2.4016::2.4016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4609::5.4610) (2.5493::2.5498)) (IOPATH TE_B Z () () (0.5523::0.5523) (5.4990::5.4990) (-0.1274::-0.1274) (2.7482::2.7482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1187::1.1187) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7228::0.7228)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0479::1.0479) (0.8473::0.8473)) (IOPATH D Q (1.1292::1.1292) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7012::5.7013) (2.6044::2.6046)) (IOPATH TE_B Z () () (0.3830::0.3830) (5.7600::5.7600) (-0.0175::-0.0175) (2.7238::2.7238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6814::4.6815) (2.1891::2.1893)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.7452::4.7452) (-0.0138::-0.0138) (2.3147::2.3147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0528::1.0528) (0.8507::0.8507)) (IOPATH D Q (1.1965::1.2026) (0.7706::0.7816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7620)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1377)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0516::6.0518) (2.7586::2.7590)) (IOPATH TE_B Z () () (0.4763::0.4763) (6.1394::6.1394) (-0.0706::-0.0706) (2.9447::2.9447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8705::4.8706) (2.2661::2.2663)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.9480::4.9480) (-0.0197::-0.0197) (2.3994::2.3994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6611::0.6611) (0.5758::0.5758)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2930::0.2940)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8136::3.8137) (1.8363::1.8365)) (IOPATH TE_B Z () () (0.4000::0.4000) (3.9138::3.9138) (-0.0269::-0.0269) (1.9848::1.9848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0488::1.0488) (0.8479::0.8479)) (IOPATH D Q (1.1597::1.1597) (0.7379::0.7379)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9867::3.9868) (1.9076::1.9078)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.0713::4.0713) (-0.0197::-0.0197) (2.0420::2.0420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0531::1.0531) (0.8509::0.8509)) (IOPATH D Q (1.1357::1.1357) (0.7173::0.7173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5475::5.5477) (2.5469::2.5471)) (IOPATH TE_B Z () () (0.3733::0.3733) (5.6133::5.6133) (-0.0121::-0.0121) (2.6668::2.6668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1299::1.1299) (0.7217::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7406::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1188::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1234::1.1234) (0.8952::0.8952)) (IOPATH D Q (1.2105::1.2105) (0.7645::0.7645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0485::4.0486) (1.9312::1.9314)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.1214::4.1214) (-0.0137::-0.0137) (2.0517::2.0517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3028::6.3030) (2.8592::2.8594)) (IOPATH TE_B Z () () (0.3880::0.3880) (6.3775::6.3775) (-0.0203::-0.0203) (2.9929::2.9929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0964::1.0964) (0.6904::0.6904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1817::0.1817) (0.1976::0.1976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8010::0.8013) (0.7007::0.7028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1148::1.1148) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1190::1.1190) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1043::1.1043) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4325::4.4325) (2.0801::2.0801)) (IOPATH TE_B Z () () (0.3045::0.3045) (4.4922::4.4922) (0.0259::0.0259) (2.1673::2.1674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9216::3.9217) (1.8823::1.8825)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.0082::4.0082) (-0.0235::-0.0235) (2.0203::2.0203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1086::1.1086) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1270::1.1270) (0.7138::0.7138)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7309::0.7309)) (SETUP (negedge D) (negedge GATE) (0.1100::0.1100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5762::4.5762) (2.1465::2.1467)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.6470::4.6470) (-0.0162::-0.0162) (2.2781::2.2781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5932::0.5932) (0.5398::0.5422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0301::1.0301) (0.9139::0.9139)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7324::1.7400)) (SETUP (negedge D) (posedge CLK) (1.3431::1.3570)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1955::4.1956) (1.9938::1.9940)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.2689::4.2689) (-0.0176::-0.0176) (2.1167::2.1167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7466::4.7468) (2.2120::2.2122)) (IOPATH TE_B Z () () (0.3940::0.3940) (4.8375::4.8375) (-0.0236::-0.0236) (2.3548::2.3548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1786::4.1788) (1.9836::1.9838)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.2611::4.2611) (-0.0205::-0.0205) (2.1145::2.1145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6620::0.6680) (0.4739::0.4810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1120::1.1120) (0.7024::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8420::3.8422) (1.8457::1.8460)) (IOPATH TE_B Z () () (0.3791::0.3791) (3.9263::3.9263) (-0.0154::-0.0154) (1.9757::1.9757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2253::4.2254) (2.0049::2.0051)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.3054::4.3054) (-0.0157::-0.0157) (2.1338::2.1338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7538::4.7539) (2.2138::2.2140)) (IOPATH TE_B Z () () (0.3686::0.3686) (4.8097::4.8097) (-0.0095::-0.0095) (2.3246::2.3246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6830::0.6830) (0.5887::0.5887)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5405::4.5406) (2.1292::2.1294)) (IOPATH TE_B Z () () (0.3954::0.3954) (4.6293::4.6293) (-0.0244::-0.0244) (2.2714::2.2714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7474::0.7474) (0.6541::0.6541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7912::3.7914) (1.8258::1.8260)) (IOPATH TE_B Z () () (0.3885::0.3885) (3.8764::3.8764) (-0.0206::-0.0206) (1.9584::1.9584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6816::0.6816) (0.5630::0.5630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1042::1.1042) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.1067::1.1067) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1111::1.1111) (0.8875::0.8875)) (IOPATH D Q (1.1913::1.1913) (0.7511::0.7511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1567::1.1567) (0.7345::0.7397)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7484::0.7484)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1228)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8263::0.8263)) (IOPATH D Q (1.0942::1.0942) (0.6867::0.6867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7122::0.7122)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5970::4.5972) (2.1536::2.1539)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.6628::4.6628) (-0.0138::-0.0138) (2.2753::2.2753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1526::1.1563) (0.7391::0.7460)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7514)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1286)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7171::0.7171) (0.6186::0.6186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1561::5.1563) (2.3807::2.3809)) (IOPATH TE_B Z () () (0.3622::0.3622) (5.2029::5.2029) (-0.0060::-0.0060) (2.4822::2.4822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.0883::1.0883) (0.6814::0.6814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5797::0.5797) (0.5411::0.5411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7929::4.7931) (2.2313::2.2315)) (IOPATH TE_B Z () () (0.3802::0.3802) (4.8619::4.8619) (-0.0160::-0.0160) (2.3560::2.3560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0943::1.0943) (0.6873::0.6873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1217::1.1217) (0.7125::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7295::0.7295)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1106)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1034::1.1034) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1733::4.1734) (1.9801::1.9803)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.2696::4.2696) (-0.0262::-0.0262) (2.1265::2.1265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0158::1.0158) (0.9037::0.9037)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7431::1.7499)) (SETUP (negedge D) (posedge CLK) (1.3526::1.3677)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1501::0.1501) (0.1559::0.1559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1154::1.1154) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6429::0.6429) (0.5706::0.5706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6675::0.6675) (0.5793::0.5793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0512::4.0513) (1.9382::1.9385)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.0841::4.0841) (-0.0172::-0.0172) (2.0428::2.0428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0462::1.0462) (0.8461::0.8461)) (IOPATH D Q (1.1164::1.1164) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0950::0.0950)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1128::1.1128) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6271::0.6271) (0.5557::0.5557)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3944)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0910::1.0910) (0.6849::0.6849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6959::4.6960) (2.1963::2.1965)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.7604::4.7604) (-0.0196::-0.0196) (2.3212::2.3212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1458::1.1487) (0.7342::0.7402)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1297)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3425::5.3426) (2.4642::2.4644)) (IOPATH TE_B Z () () (0.4024::0.4024) (5.4128::5.4128) (-0.0282::-0.0282) (2.6021::2.6021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6144::4.6144) (2.1596::2.1598)) (IOPATH TE_B Z () () (0.4151::0.4151) (4.7110::4.7110) (-0.0352::-0.0352) (2.3162::2.3162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3195::5.3196) (2.4613::2.4617)) (IOPATH TE_B Z () () (0.3993::0.3993) (5.3442::5.3442) (-0.0265::-0.0265) (2.5744::2.5744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.6551::3.6551) (1.7556::1.7556)) (IOPATH TE_B Z () () (0.3019::0.3019) (3.7163::3.7163) (0.0273::0.0273) (1.8453::1.8454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7856::0.7856) (0.7054::0.7054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1058::1.1058) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0032::5.0034) (2.3210::2.3212)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.0792::5.0792) (-0.0177::-0.0177) (2.4477::2.4477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4882::4.4884) (2.1183::2.1186)) (IOPATH TE_B Z () () (0.4698::0.4698) (4.5929::4.5929) (-0.0657::-0.0657) (2.2988::2.2988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4803::5.4805) (2.5188::2.5190)) (IOPATH TE_B Z () () (0.3855::0.3855) (5.5553::5.5553) (-0.0189::-0.0189) (2.6487::2.6487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0873::1.0873) (0.6818::0.6818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7113::0.7113)) (SETUP (negedge D) (negedge GATE) (0.0965::0.0965)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1039::1.1039) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1023::0.1023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9983::5.9985) (2.7326::2.7328)) (IOPATH TE_B Z () () (0.3871::0.3871) (6.0681::6.0681) (-0.0198::-0.0198) (2.8599::2.8599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4510::4.4511) (2.0922::2.0924)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.5257::4.5257) (-0.0150::-0.0150) (2.2227::2.2227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2377::0.2377) (0.2687::0.2687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0359::4.0359) (1.9285::1.9287)) (IOPATH TE_B Z () () (0.3963::0.3963) (4.1074::4.1074) (-0.0249::-0.0249) (2.0537::2.0537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.0930::1.0930) (0.6861::0.6861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0806::1.0806) (0.8687::0.8687)) (IOPATH D Q (1.1532::1.1532) (0.7265::0.7265)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7102::0.7102)) (SETUP (negedge D) (negedge GATE) (0.0957::0.0957)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0551::1.0551) (0.8523::0.8523)) (IOPATH D Q (1.1549::1.1549) (0.7361::0.7361)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1100::0.1100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1495::1.1495) (0.7295::0.7354)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7469::0.7469)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1032::1.1032) (0.8827::0.8827)) (IOPATH D Q (1.1882::1.1882) (0.7515::0.7515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1166::1.1166) (0.7022::0.7040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2321::4.2321) (2.0115::2.0117)) (IOPATH TE_B Z () () (0.3935::0.3935) (4.3099::4.3099) (-0.0233::-0.0233) (2.1450::2.1450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0840::1.0840) (0.8708::0.8708)) (IOPATH D Q (1.1675::1.1675) (0.7376::0.7376)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0368::1.0368) (0.9187::0.9187)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6296::1.6400)) (SETUP (negedge D) (posedge CLK) (1.2689::1.2810)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1478::1.1478) (0.7319::0.7319)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.0771::1.0771) (0.9249::0.9249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7303::4.7303) (2.2045::2.2045)) (IOPATH TE_B Z () () (0.3016::0.3016) (4.7865::4.7865) (0.0275::0.0275) (2.2881::2.2881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6948::4.6948) (2.1938::2.1940)) (IOPATH TE_B Z () () (0.3915::0.3915) (4.7686::4.7686) (-0.0222::-0.0222) (2.3242::2.3242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3617::0.3620) (0.3460::0.3500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8298::3.8300) (1.8402::1.8404)) (IOPATH TE_B Z () () (0.3965::0.3965) (3.9256::3.9256) (-0.0250::-0.0250) (1.9836::1.9836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0332::5.0334) (2.3349::2.3351)) (IOPATH TE_B Z () () (0.3933::0.3933) (5.1207::5.1207) (-0.0232::-0.0232) (2.4774::2.4774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2859::5.2859) (2.4384::2.4386)) (IOPATH TE_B Z () () (0.3827::0.3827) (5.3491::5.3491) (-0.0174::-0.0174) (2.5599::2.5599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1973::4.1974) (1.9956::1.9958)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.2733::4.2732) (-0.0143::-0.0143) (2.1225::2.1225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8841::4.8843) (2.2706::2.2708)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.9550::4.9550) (-0.0171::-0.0171) (2.3942::2.3942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7879::4.7881) (2.2287::2.2289)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.8655::4.8655) (-0.0157::-0.0157) (2.3571::2.3571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6350::3.6350) (1.7639::1.7641)) (IOPATH TE_B Z () () (0.3920::0.3920) (3.7109::3.7109) (-0.0225::-0.0225) (1.8928::1.8928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3402::4.3404) (2.0526::2.0528)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.4084::4.4084) (-0.0115::-0.0115) (2.1691::2.1691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1332::1.1332) (0.7216::0.7216)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1192::0.1192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7268::3.7269) (1.8001::1.8003)) (IOPATH TE_B Z () () (0.3898::0.3898) (3.8159::3.8159) (-0.0213::-0.0213) (1.9372::1.9372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4350::0.4350) (0.4322::0.4322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1182::1.1182) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6822::3.6823) (1.7815::1.7817)) (IOPATH TE_B Z () () (0.3892::0.3892) (3.7685::3.7685) (-0.0209::-0.0209) (1.9155::1.9155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1269::1.1269) (0.7170::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7381::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1159::0.1159)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0339::1.0339) (0.8375::0.8375)) (IOPATH D Q (1.1187::1.1187) (0.7063::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1486::1.1519) (0.7345::0.7422)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7453)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1243)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7122::5.7124) (2.6092::2.6094)) (IOPATH TE_B Z () () (0.3872::0.3872) (5.7908::5.7908) (-0.0199::-0.0199) (2.7420::2.7420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0463::1.0463) (0.8461::0.8461)) (IOPATH D Q (1.1323::1.1323) (0.7143::0.7143)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2093::0.2093) (0.2365::0.2365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0520::1.0520) (0.8501::0.8501)) (IOPATH D Q (1.1301::1.1301) (0.7114::0.7114)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2163::0.2163) (0.2442::0.2442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1207::1.1207) (0.7095::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7326::0.7326)) (SETUP (negedge D) (negedge GATE) (0.1111::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1709::0.1709) (0.1832::0.1832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0109::5.0109) (2.3275::2.3277)) (IOPATH TE_B Z () () (0.3831::0.3831) (5.0624::5.0624) (-0.0176::-0.0176) (2.4399::2.4399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1454::1.1454) (0.7324::0.7324)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1198::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8135::0.8136) (0.7509::0.7509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6513::0.6513) (0.5697::0.5697)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2975::0.2999)) (SETUP (negedge GATE) (posedge CLK) (0.3965::0.3971)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5903::4.5904) (2.1500::2.1502)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.6627::4.6627) (-0.0153::-0.0153) (2.2801::2.2801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7578::3.7579) (1.8074::1.8076)) (IOPATH TE_B Z () () (0.3890::0.3890) (3.8450::3.8450) (-0.0208::-0.0208) (1.9418::1.9418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2459::4.2461) (2.0141::2.0143)) (IOPATH TE_B Z () () (0.3732::0.3732) (4.3108::4.3108) (-0.0121::-0.0121) (2.1281::2.1281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6555::4.6555) (2.1790::2.1791)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.7157::4.7157) (-0.0161::-0.0161) (2.3014::2.3014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1157::1.1157) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1103::1.1103) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8869::4.8871) (2.2736::2.2739)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.9687::4.9687) (-0.0168::-0.0168) (2.4071::2.4071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8082::5.8082) (2.6556::2.6558)) (IOPATH TE_B Z () () (0.3854::0.3854) (5.8711::5.8711) (-0.0189::-0.0189) (2.7825::2.7825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1009::1.1009) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4942::4.4944) (2.1106::2.1108)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.5868::4.5868) (-0.0223::-0.0223) (2.2524::2.2524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5814::0.5814) (0.6565::0.6565)) (IOPATH B X (0.4424::0.4424) (0.5734::0.5734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1216::1.1216) (0.7145::0.7145)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1298::1.1298) (0.7139::0.7163)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7343::0.7343)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6112::0.6112) (0.6848::0.6849)) (IOPATH B X (0.4338::0.4338) (0.5607::0.5607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4840::4.4842) (2.1064::2.1067)) (IOPATH TE_B Z () () (0.3712::0.3712) (4.5563::4.5563) (-0.0110::-0.0110) (2.2347::2.2347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7302::5.7303) (2.6229::2.6231)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.7882::5.7882) (-0.0140::-0.0140) (2.7392::2.7392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5836::0.5836) (0.5430::0.5430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.1218::1.1218) (0.7091::0.7104)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0991::1.0991) (0.8802::0.8802)) (IOPATH D Q (1.1774::1.1774) (0.7420::0.7420)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4354::4.4355) (2.0932::2.0934)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.5132::4.5132) (-0.0180::-0.0180) (2.2228::2.2228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8283::0.8283)) (IOPATH D Q (1.1041::1.1041) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8630::4.8631) (2.2628::2.2630)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.9307::4.9307) (-0.0156::-0.0156) (2.3828::2.3828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9960::3.9962) (1.9056::1.9058)) (IOPATH TE_B Z () () (0.4053::0.4053) (4.0971::4.0971) (-0.0299::-0.0299) (2.0538::2.0538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6358::0.6358) (0.5609::0.5609)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2956)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.0955::1.0955) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0975::0.0975)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6074::0.6074) (0.5601::0.5601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1069::1.1069) (0.6969::0.6969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1933::4.1933) (1.9803::1.9803)) (IOPATH TE_B Z () () (0.3024::0.3024) (4.2524::4.2524) (0.0270::0.0270) (2.0673::2.0674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1129::1.1129) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7243::0.7243)) (SETUP (negedge D) (negedge GATE) (0.1072::0.1072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0993::1.0993) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8227::0.8227)) (IOPATH D Q (1.0975::1.0975) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6724::0.6724) (0.5822::0.5822)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2922)) (SETUP (negedge GATE) (posedge CLK) (0.3927::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1147::1.1147) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7305::0.7305)) (SETUP (negedge D) (negedge GATE) (0.1112::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9619::4.9619) (2.3057::2.3059)) (IOPATH TE_B Z () () (0.3860::0.3860) (5.0331::5.0331) (-0.0192::-0.0192) (2.4341::2.4341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0746::4.0746) (1.9452::1.9454)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.1577::4.1577) (-0.0196::-0.0196) (2.0832::2.0832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5344::0.5347) (0.4828::0.4865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1544::4.1545) (1.9704::1.9706)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.2389::4.2389) (-0.0182::-0.0182) (2.1024::2.1024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0831::5.0833) (2.3537::2.3539)) (IOPATH TE_B Z () () (0.3886::0.3886) (5.1617::5.1617) (-0.0206::-0.0206) (2.4837::2.4837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1543::4.1544) (1.9714::1.9716)) (IOPATH TE_B Z () () (0.3750::0.3750) (4.2254::4.2254) (-0.0131::-0.0131) (2.0913::2.0913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1009::1.1009) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7126::0.7126)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8151::5.8152) (2.6605::2.6607)) (IOPATH TE_B Z () () (0.3768::0.3768) (5.8791::5.8791) (-0.0141::-0.0141) (2.7843::2.7843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0323::1.0323) (0.8364::0.8364)) (IOPATH D Q (1.1339::1.1339) (0.7194::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9136::3.9137) (1.8719::1.8721)) (IOPATH TE_B Z () () (0.3867::0.3867) (3.9947::3.9947) (-0.0196::-0.0196) (2.0033::2.0033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7836::3.7838) (1.8205::1.8207)) (IOPATH TE_B Z () () (0.3889::0.3889) (3.8742::3.8742) (-0.0208::-0.0208) (1.9587::1.9586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0142::4.0144) (1.9193::1.9195)) (IOPATH TE_B Z () () (0.3937::0.3937) (4.1097::4.1097) (-0.0234::-0.0234) (2.0629::2.0629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1062::1.1062) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5269::4.5271) (2.1228::2.1230)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.6167::4.6167) (-0.0211::-0.0211) (2.2637::2.2637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6293::0.6293) (0.7027::0.7027)) (IOPATH B X (0.4542::0.4542) (0.5824::0.5824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0280::1.0280) (0.8334::0.8334)) (IOPATH D Q (1.1145::1.1145) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2731::5.2733) (2.4316::2.4318)) (IOPATH TE_B Z () () (0.3882::0.3882) (5.3515::5.3515) (-0.0204::-0.0204) (2.5624::2.5624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1254::6.1256) (2.7848::2.7850)) (IOPATH TE_B Z () () (0.3817::0.3817) (6.1916::6.1916) (-0.0168::-0.0168) (2.9117::2.9117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7865::5.7866) (2.6431::2.6433)) (IOPATH TE_B Z () () (0.3898::0.3898) (5.8542::5.8542) (-0.0213::-0.0213) (2.7696::2.7696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1022::1.1022) (0.6938::0.6938)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6325::0.6325) (0.7090::0.7090)) (IOPATH B X (0.4357::0.4357) (0.5656::0.5656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1036::1.1036) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1896::0.1896) (0.2137::0.2137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2191::0.2191) (0.2470::0.2470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6485::0.6485) (0.5680::0.5680)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3002::0.3025)) (SETUP (negedge GATE) (posedge CLK) (0.3981::0.3987)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0638::1.0638) (0.8583::0.8583)) (IOPATH D Q (1.1517::1.1517) (0.7291::0.7291)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8314::0.8314)) (IOPATH D Q (1.1441::1.1441) (0.7284::0.7284)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1172)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8586::4.8587) (2.2603::2.2605)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.9137::4.9137) (-0.0100::-0.0100) (2.3745::2.3745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1354::1.1386) (0.7241::0.7308)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7429)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1218)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6870::0.6870) (0.5908::0.5908)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1111::1.1111) (0.6998::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0091::4.0092) (1.9135::1.9137)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.0865::4.0865) (-0.0162::-0.0162) (2.0402::2.0402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6625::0.6625) (0.5764::0.5764)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2931)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.0979::1.0979) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7131::0.7131)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9470::0.9470) (0.8823::0.8823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7225::4.7226) (2.2092::2.2095)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.7688::4.7688) (-0.0266::-0.0266) (2.3274::2.3274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5751::4.5752) (2.1449::2.1451)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.6349::4.6349) (-0.0116::-0.0116) (2.2650::2.2650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8235::3.8237) (1.8382::1.8384)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.9097::3.9097) (-0.0173::-0.0173) (1.9701::1.9701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1195::1.1195) (0.7071::0.7071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0429::1.0429) (0.8437::0.8437)) (IOPATH D Q (1.1461::1.1461) (0.7269::0.7269)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7028::0.7031) (0.6209::0.6247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0367::1.0367) (0.8395::0.8395)) (IOPATH D Q (1.1155::1.1155) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5684::0.5684) (0.6441::0.6441)) (IOPATH B X (0.4343::0.4343) (0.5640::0.5640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8791::0.8791) (0.8208::0.8208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1129::1.1129) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1070::1.1070) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7205::4.7205) (2.2057::2.2059)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.7930::4.7930) (-0.0176::-0.0176) (2.3333::2.3333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2229::6.2229) (2.8268::2.8269)) (IOPATH TE_B Z () () (0.3834::0.3834) (6.2881::6.2881) (-0.0177::-0.0177) (2.9554::2.9554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8264::0.8264)) (IOPATH D Q (1.1000::1.1000) (0.6912::0.6912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3836::4.3837) (2.0734::2.0736)) (IOPATH TE_B Z () () (0.3912::0.3912) (4.4647::4.4647) (-0.0220::-0.0220) (2.2080::2.2080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6448::0.6448) (0.7212::0.7212)) (IOPATH B X (0.4394::0.4394) (0.5701::0.5701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5157::0.5157) (0.4922::0.4921)) (IOPATH A Y (0.6714::0.6714) (0.1815::0.1815)) (IOPATH B Y (0.6206::0.6206) (0.1743::0.1743)) (IOPATH C Y (0.5322::0.5322) (0.1679::0.1679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8248::0.8248)) (IOPATH D Q (1.1335::1.1371) (0.7232::0.7305)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7527::0.7527) (0.7405::0.7405)) (IOPATH D X (0.7466::0.7466) (0.7435::0.7435)) (IOPATH A_N X (0.9155::0.9155) (0.7750::0.7750)) (IOPATH B_N X (0.9375::0.9375) (0.8054::0.8054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6890::0.6890) (0.5923::0.5923)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2965::0.2980)) (SETUP (negedge GATE) (posedge CLK) (0.3957::0.3966)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0937::1.0937) (0.8768::0.8768)) (IOPATH D Q (1.1739::1.1739) (0.7420::0.7420)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5803::0.5803) (0.6524::0.6522)) (IOPATH B X (0.4558::0.4558) (0.5834::0.5834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1638::1.1661) (0.7469::0.7510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7551)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1299)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8210::0.8210)) (IOPATH D Q (1.0993::1.0993) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7352::0.7352) (0.7249::0.7249)) (IOPATH D X (0.7367::0.7367) (0.7365::0.7364)) (IOPATH A_N X (0.9054::0.9054) (0.7680::0.7680)) (IOPATH B_N X (0.9357::0.9357) (0.8079::0.8079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.6984::0.6984) (0.6933::0.6933)) (IOPATH C X (0.7263::0.7263) (0.7363::0.7363)) (IOPATH D X (0.7329::0.7329) (0.7648::0.7647)) (IOPATH A_N X (0.8595::0.8595) (0.7514::0.7514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7239::0.7239) (0.7165::0.7165)) (IOPATH D X (0.7264::0.7265) (0.7291::0.7290)) (IOPATH A_N X (0.9046::0.9046) (0.7714::0.7714)) (IOPATH B_N X (0.9169::0.9169) (0.7913::0.7913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6790::0.6790) (0.5861::0.5861)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2994::0.2997)) (SETUP (negedge GATE) (posedge CLK) (0.3967::0.3979)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1288::1.1288) (0.7140::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4583::4.4585) (2.0948::2.0950)) (IOPATH TE_B Z () () (0.3722::0.3722) (4.5283::4.5283) (-0.0116::-0.0116) (2.2200::2.2200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1143::1.1143) (0.8895::0.8895)) (IOPATH D Q (1.2011::1.2011) (0.7599::0.7599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1714::0.1714) (0.1840::0.1840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0821::4.0822) (1.9448::1.9450)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.1540::4.1540) (-0.0173::-0.0173) (2.0672::2.0672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7172::0.7172) (0.7100::0.7100)) (IOPATH C X (0.7292::0.7292) (0.7346::0.7346)) (IOPATH D X (0.7442::0.7442) (0.7732::0.7731)) (IOPATH A_N X (0.8719::0.8719) (0.7605::0.7605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7239::0.7239) (0.7116::0.7116)) (IOPATH C X (0.7433::0.7433) (0.7447::0.7447)) (IOPATH D X (0.7582::0.7582) (0.7836::0.7835)) (IOPATH A_N X (0.8942::0.8942) (0.7802::0.7802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6575::0.6575) (0.5939::0.5939)) (IOPATH B X (0.6866::0.6866) (0.6753::0.6753)) (IOPATH C X (0.7045::0.7045) (0.7189::0.7189)) (IOPATH D X (0.7132::0.7132) (0.7436::0.7435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1120::1.1120) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6849::4.6851) (2.1903::2.1905)) (IOPATH TE_B Z () () (0.3704::0.3704) (4.7477::4.7477) (-0.0106::-0.0106) (2.3096::2.3096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7659::0.7659) (0.6721::0.6721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1671::0.1671) (0.1830::0.1830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8213::0.8213)) (IOPATH D Q (1.0919::1.0919) (0.6854::0.6854)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8252::0.8252)) (IOPATH D Q (1.1121::1.1121) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.0985::1.0985) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1085::1.1085) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8259::4.8261) (2.2458::2.2460)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.9002::4.9002) (-0.0169::-0.0169) (2.3711::2.3711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6480::0.6480) (0.5792::0.5792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2878::5.2879) (2.4367::2.4369)) (IOPATH TE_B Z () () (0.3800::0.3800) (5.3491::5.3491) (-0.0158::-0.0158) (2.5540::2.5540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6883::5.6884) (2.6116::2.6118)) (IOPATH TE_B Z () () (0.4242::0.4242) (5.7633::5.7633) (-0.0403::-0.0403) (2.7642::2.7642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7977::4.7977) (2.2387::2.2389)) (IOPATH TE_B Z () () (0.3786::0.3786) (4.8615::4.8615) (-0.0151::-0.0151) (2.3592::2.3592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7932::0.7934) (0.7135::0.7135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8445::3.8446) (1.8467::1.8470)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.9175::3.9175) (-0.0157::-0.0157) (1.9698::1.9698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4986::5.4987) (2.5317::2.5320)) (IOPATH TE_B Z () () (0.4160::0.4160) (5.5695::5.5695) (-0.0358::-0.0358) (2.6776::2.6776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8299::0.8299)) (IOPATH D Q (1.1191::1.1191) (0.7097::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7254::0.7254)) (SETUP (negedge D) (negedge GATE) (0.1077::0.1077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8739::3.8740) (1.8614::1.8616)) (IOPATH TE_B Z () () (0.3871::0.3871) (3.9596::3.9596) (-0.0198::-0.0198) (1.9969::1.9969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8649::3.8650) (1.8549::1.8551)) (IOPATH TE_B Z () () (0.3909::0.3909) (3.9568::3.9568) (-0.0219::-0.0219) (1.9942::1.9942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5921::5.5922) (2.5655::2.5657)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.6508::5.6508) (-0.0168::-0.0168) (2.6817::2.6817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6442::0.6442) (0.7204::0.7204)) (IOPATH B X (0.4301::0.4301) (0.5594::0.5594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4643::0.4643) (0.5391::0.5391)) (IOPATH B X (0.4274::0.4274) (0.5565::0.5565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6170::0.6170) (0.5661::0.5661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5037::5.5038) (2.5269::2.5271)) (IOPATH TE_B Z () () (0.3784::0.3784) (5.5657::5.5657) (-0.0150::-0.0150) (2.6463::2.6463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8825::3.8827) (1.8644::1.8647)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.9651::3.9651) (-0.0171::-0.0171) (1.9946::1.9946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1166::1.1166) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7414::0.7414) (0.6234::0.6234)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2986::0.3012)) (SETUP (negedge GATE) (posedge CLK) (0.3973::0.3979)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7478::3.7480) (1.8035::1.8038)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.8369::3.8369) (-0.0187::-0.0187) (1.9382::1.9382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6925::4.6926) (2.1932::2.1934)) (IOPATH TE_B Z () () (0.3918::0.3919) (4.7765::4.7765) (-0.0224::-0.0224) (2.3315::2.3315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5408::0.5408) (0.5945::0.5946)) (IOPATH B X (0.4951::0.4951) (0.6040::0.6040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8455::5.8456) (2.6697::2.6699)) (IOPATH TE_B Z () () (0.3781::0.3781) (5.9099::5.9099) (-0.0148::-0.0148) (2.7937::2.7937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.0991::1.0991) (0.6924::0.6924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4944::0.4944) (0.5688::0.5688)) (IOPATH B X (0.4335::0.4335) (0.5624::0.5624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0459::1.0459) (0.8459::0.8459)) (IOPATH D Q (1.1872::1.1872) (0.7580::0.7619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7561::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1280)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1323::1.1323) (0.9007::0.9007)) (IOPATH D Q (1.2145::1.2145) (0.7653::0.7653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1718::0.1718) (0.1794::0.1794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2675::6.2675) (2.8348::2.8350)) (IOPATH TE_B Z () () (0.3849::0.3849) (6.3256::6.3256) (-0.0185::-0.0185) (2.9591::2.9591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4163::5.4164) (2.4886::2.4888)) (IOPATH TE_B Z () () (0.3639::0.3639) (5.4637::5.4637) (-0.0070::-0.0070) (2.5901::2.5901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0621::5.0623) (2.3442::2.3445)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.1247::5.1247) (-0.0120::-0.0120) (2.4583::2.4583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8213::0.8213)) (IOPATH D Q (1.0950::1.0950) (0.6887::0.6887)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1308::1.1308) (0.7146::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7367::0.7367)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1142)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6482::0.6482) (0.5679::0.5679)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2937)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8304::0.8304)) (IOPATH D Q (1.1059::1.1059) (0.6964::0.6964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7160::0.7160)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8054::0.8054) (0.7570::0.7570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0406::1.0406) (0.8422::0.8422)) (IOPATH D Q (1.1572::1.1572) (0.7334::0.7369)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7394::0.7394)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1532::1.1532) (0.7318::0.7376)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7501::0.7501)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7147::4.7148) (2.1981::2.1983)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.7910::4.7910) (-0.0193::-0.0193) (2.3274::2.3274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8485::5.8486) (2.6787::2.6790)) (IOPATH TE_B Z () () (0.4356::0.4356) (5.9238::5.9238) (-0.0466::-0.0466) (2.8369::2.8369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8103::3.8105) (1.8344::1.8346)) (IOPATH TE_B Z () () (0.3989::0.3989) (3.9099::3.9099) (-0.0263::-0.0263) (1.9807::1.9807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8405::3.8406) (1.8457::1.8459)) (IOPATH TE_B Z () () (0.3842::0.3842) (3.9174::3.9174) (-0.0182::-0.0182) (1.9711::1.9711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3846::4.3847) (2.0739::2.0741)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.4510::4.4510) (-0.0172::-0.0172) (2.1908::2.1908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1165::1.1165) (0.7048::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7539::4.7539) (2.2208::2.2210)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.8242::4.8242) (-0.0141::-0.0141) (2.3471::2.3471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8245::0.8245)) (IOPATH D Q (1.1366::1.1366) (0.7229::0.7229)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1179)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1131::1.1131) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7814::0.7815) (0.7163::0.7163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6564::0.6564) (0.7321::0.7322)) (IOPATH B X (0.4370::0.4370) (0.5655::0.5655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0530::1.0530) (0.8508::0.8508)) (IOPATH D Q (1.1628::1.1628) (0.7419::0.7419)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0424::1.0424) (0.8434::0.8434)) (IOPATH D Q (1.1263::1.1263) (0.7110::0.7110)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0966::1.0966) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7732::0.7732) (0.6635::0.6635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8862::4.8864) (2.2744::2.2746)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.9752::4.9752) (-0.0218::-0.0218) (2.4154::2.4154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1204::1.1204) (0.7069::0.7069)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.0991::1.0991) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1359::1.1359) (0.7206::0.7225)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1186)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6475::0.6475) (0.5768::0.5768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5373::4.5374) (2.1291::2.1292)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.6175::4.6175) (-0.0213::-0.0213) (2.2640::2.2640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5082::0.5082) (0.5827::0.5827)) (IOPATH B X (0.4839::0.4839) (0.6186::0.6186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8351::4.8352) (2.2460::2.2462)) (IOPATH TE_B Z () () (0.3695::0.3695) (4.8873::4.8873) (-0.0100::-0.0100) (2.3542::2.3542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0468::1.0468) (0.8465::0.8465)) (IOPATH D Q (1.1735::1.1735) (0.7540::0.7540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8269::0.8269)) (IOPATH D Q (1.1082::1.1082) (0.6983::0.6983)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1632::0.1632) (0.1710::0.1710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6650::4.6652) (2.1799::2.1801)) (IOPATH TE_B Z () () (0.3796::0.3796) (4.7315::4.7315) (-0.0156::-0.0156) (2.3044::2.3044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4071::4.4073) (2.0805::2.0807)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.4856::4.4856) (-0.0183::-0.0183) (2.2109::2.2109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8869::0.8869) (0.8412::0.8412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1442::1.1442) (0.7235::0.7292)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1161)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5690::0.5690) (0.5319::0.5319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0984::4.0985) (1.9484::1.9486)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.1680::4.1680) (-0.0168::-0.0168) (2.0687::2.0687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2272::0.2272) (0.2499::0.2499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7538::3.7539) (1.8112::1.8114)) (IOPATH TE_B Z () () (0.3777::0.3777) (3.8287::3.8287) (-0.0146::-0.0146) (1.9347::1.9347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6668::0.6668) (0.5788::0.5788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2942::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1030::1.1030) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6554::4.6555) (2.1745::2.1747)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.7278::4.7278) (-0.0153::-0.0153) (2.3022::2.3022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7487::0.7487) (0.6560::0.6560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1069::1.1069) (0.7001::0.7001)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1105::1.1105) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0342::1.0342) (0.8377::0.8377)) (IOPATH D Q (1.1275::1.1275) (0.7152::0.7152)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0759::4.0759) (1.9442::1.9444)) (IOPATH TE_B Z () () (0.3960::0.3960) (4.1562::4.1562) (-0.0247::-0.0247) (2.0800::2.0800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0239::1.0239) (0.8305::0.8305)) (IOPATH D Q (1.1375::1.1375) (0.7229::0.7229)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1147::0.1147)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0142::1.0142) (0.8238::0.8238)) (IOPATH D Q (1.0975::1.0975) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1807::5.1807) (2.3905::2.3907)) (IOPATH TE_B Z () () (0.3943::0.3943) (5.2608::5.2608) (-0.0238::-0.0238) (2.5303::2.5303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9871::4.9872) (2.3079::2.3081)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.0563::5.0563) (-0.0168::-0.0168) (2.4298::2.4298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8299::0.8299)) (IOPATH D Q (1.1082::1.1082) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1204::1.1204) (0.7064::0.7094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7035::4.7036) (2.1991::2.1993)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.7866::4.7866) (-0.0235::-0.0235) (2.3378::2.3378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1159::1.1159) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6060::0.6060) (0.6801::0.6801)) (IOPATH B X (0.4301::0.4301) (0.5584::0.5584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1354::4.1356) (1.9680::1.9682)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.2143::4.2143) (-0.0138::-0.0138) (2.0947::2.0947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8188::3.8189) (1.8353::1.8355)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.8993::3.8993) (-0.0185::-0.0185) (1.9653::1.9653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7819::4.7821) (2.2292::2.2294)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.8692::4.8692) (-0.0192::-0.0192) (2.3673::2.3673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6859::0.6859) (0.5902::0.5902)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5727::0.5727) (0.5277::0.5277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8290::0.8290)) (IOPATH D Q (1.1291::1.1291) (0.7188::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7331::0.7331)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1664::1.1664) (0.7438::0.7461)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7639::0.7639)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1325)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4858::5.4860) (2.5175::2.5177)) (IOPATH TE_B Z () () (0.3759::0.3759) (5.5535::5.5535) (-0.0136::-0.0136) (2.6382::2.6382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5404::4.5406) (2.1266::2.1268)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.6247::4.6247) (-0.0203::-0.0203) (2.2663::2.2663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1025::1.1025) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5507::4.5508) (2.1322::2.1324)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.6092::4.6092) (-0.0113::-0.0113) (2.2500::2.2500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1653::0.1653) (0.1741::0.1741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5230::0.5230) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8808::5.8810) (2.6861::2.6863)) (IOPATH TE_B Z () () (0.3933::0.3933) (5.9645::5.9645) (-0.0232::-0.0232) (2.8253::2.8253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4187::5.4189) (2.4898::2.4900)) (IOPATH TE_B Z () () (0.3982::0.3982) (5.5026::5.5026) (-0.0259::-0.0259) (2.6279::2.6279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2387::0.2387) (0.2684::0.2684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0430::1.0430) (0.8438::0.8438)) (IOPATH D Q (1.1522::1.1522) (0.7293::0.7329)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7345::0.7345)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8210::0.8210)) (IOPATH D Q (1.1514::1.1514) (0.7334::0.7355)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7559)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1270)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1811::1.1811) (0.9309::0.9309)) (IOPATH D Q (1.2651::1.2651) (0.7975::0.7975)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4522::4.4524) (2.0932::2.0935)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.5273::4.5273) (-0.0159::-0.0159) (2.2248::2.2248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1592::0.1592) (0.1667::0.1667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2600::6.2602) (2.8433::2.8436)) (IOPATH TE_B Z () () (0.4050::0.4050) (6.2951::6.2951) (-0.0297::-0.0297) (2.9677::2.9677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.1274::1.1274) (0.7180::0.7180)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7351::0.7351)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1443::4.1444) (1.9733::1.9735)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.2081::4.2081) (-0.0126::-0.0126) (2.0893::2.0893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8345::0.8345)) (IOPATH D Q (1.1534::1.1534) (0.7377::0.7377)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7442::0.7442)) (SETUP (negedge D) (negedge GATE) (0.1206::0.1206)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6048::0.6053) (0.5365::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.2292::1.2295) (0.5853::0.5944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7381::3.7382) (1.8053::1.8055)) (IOPATH TE_B Z () () (0.3907::0.3907) (3.8236::3.8236) (-0.0218::-0.0218) (1.9397::1.9397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.0884::1.0884) (0.6819::0.6819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7097::0.7097)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2370::0.2370) (0.2658::0.2658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7615::3.7617) (1.8141::1.8143)) (IOPATH TE_B Z () () (0.3928::0.3928) (3.8574::3.8574) (-0.0229::-0.0229) (1.9576::1.9576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3354::4.3354) (2.0508::2.0510)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.4175::4.4175) (-0.0201::-0.0201) (2.1865::2.1865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7004::5.7006) (2.6104::2.6106)) (IOPATH TE_B Z () () (0.3814::0.3814) (5.7753::5.7753) (-0.0166::-0.0166) (2.7392::2.7392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7131::4.7133) (2.1992::2.1994)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.7955::4.7955) (-0.0178::-0.0178) (2.3319::2.3319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1404::1.1404) (0.7265::0.7265)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7418::0.7418)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5998::0.5998) (0.5513::0.5513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4136::0.4136) (0.4884::0.4884)) (IOPATH B X (0.5217::0.5217) (0.6621::0.6621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0424::1.0424) (0.8434::0.8434)) (IOPATH D Q (1.1787::1.1787) (0.7588::0.7588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7527::0.7527)) (SETUP (negedge D) (negedge GATE) (0.1276::0.1276)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8171::3.8172) (1.8386::1.8388)) (IOPATH TE_B Z () () (0.3898::0.3898) (3.9015::3.9015) (-0.0213::-0.0213) (1.9722::1.9722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8049::0.8050) (0.7350::0.7350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5775::0.5774) (0.6536::0.6536)) (IOPATH B X (0.4401::0.4401) (0.5704::0.5704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2549::0.2549) (0.2807::0.2807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8298::0.8298)) (IOPATH D Q (1.1163::1.1163) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6175::0.6175) (0.5354::0.5354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.0993::1.0993) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7335::4.7336) (2.2089::2.2091)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.7987::4.7987) (-0.0161::-0.0161) (2.3331::2.3331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4996::0.5008) (0.3596::0.3744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8346::0.8346)) (IOPATH D Q (1.1567::1.1567) (0.7340::0.7386)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7463::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1211)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8948::4.8949) (2.2754::2.2756)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.9660::4.9660) (-0.0182::-0.0182) (2.4013::2.4013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1300::4.1300) (1.9657::1.9659)) (IOPATH TE_B Z () () (0.3840::0.3840) (4.2007::4.2007) (-0.0181::-0.0181) (2.0896::2.0896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8317::0.8317) (0.7652::0.7652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8203::4.8205) (2.2410::2.2412)) (IOPATH TE_B Z () () (0.3693::0.3693) (4.8843::4.8843) (-0.0099::-0.0099) (2.3595::2.3595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6544::3.6545) (1.7702::1.7704)) (IOPATH TE_B Z () () (0.3881::0.3881) (3.7367::3.7367) (-0.0203::-0.0203) (1.9017::1.9017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7648::3.7649) (1.8157::1.8159)) (IOPATH TE_B Z () () (0.3917::0.3917) (3.8563::3.8563) (-0.0223::-0.0223) (1.9549::1.9549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4035::5.4037) (2.4830::2.4832)) (IOPATH TE_B Z () () (0.3652::0.3652) (5.4524::5.4524) (-0.0077::-0.0077) (2.5866::2.5866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1232::1.1270) (0.7144::0.7221)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.0978::1.0978) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8263::0.8263)) (IOPATH D Q (1.0991::1.0991) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7609::4.7610) (2.2227::2.2229)) (IOPATH TE_B Z () () (0.3742::0.3742) (4.8225::4.8225) (-0.0127::-0.0127) (2.3462::2.3462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1118::1.1118) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1339::1.1369) (0.7225::0.7286)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1034::1.1034) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8855::0.8855) (0.8112::0.8112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1031::1.1031) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.0956::1.0956) (0.6886::0.6886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5412::0.5412) (0.5152::0.5152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.6045::6.6063) (3.1432::3.1443)) (IOPATH TE_B Z () () (0.8153::0.8153) (6.6159::6.6159) (-0.3239::-0.3239) (3.2786::3.2786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6552::0.6552) (0.5720::0.5720)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9796::3.9797) (1.9019::1.9021)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.0757::4.0757) (-0.0235::-0.0235) (2.0460::2.0460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8259::0.8259) (0.7537::0.7537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1045::1.1045) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7881::4.7882) (2.2327::2.2329)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.8667::4.8667) (-0.0183::-0.0183) (2.3655::2.3655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1181::1.1181) (0.7069::0.7069)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0154::1.0154) (0.8246::0.8246)) (IOPATH D Q (1.1530::1.1530) (0.7322::0.7386)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7535::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1267)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3828::4.3829) (2.0686::2.0688)) (IOPATH TE_B Z () () (0.3874::0.3874) (4.4447::4.4447) (-0.0199::-0.0199) (2.1908::2.1908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7782::4.7783) (2.2265::2.2267)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.8682::4.8682) (-0.0223::-0.0223) (2.3699::2.3699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6897::4.6897) (2.1929::2.1931)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.7544::4.7543) (-0.0148::-0.0148) (2.3149::2.3149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3519::4.3519) (2.0465::2.0465)) (IOPATH TE_B Z () () (0.3019::0.3019) (4.4100::4.4100) (0.0273::0.0273) (2.1324::2.1325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1492::0.1492) (0.1560::0.1560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0616::4.0616) (1.9405::1.9407)) (IOPATH TE_B Z () () (0.3770::0.3770) (4.1263::4.1263) (-0.0142::-0.0142) (2.0573::2.0573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4056::0.4056) (0.4809::0.4809)) (IOPATH B X (0.4275::0.4275) (0.5571::0.5571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3059::6.3061) (2.8611::2.8613)) (IOPATH TE_B Z () () (0.3770::0.3770) (6.3690::6.3690) (-0.0142::-0.0142) (2.9840::2.9840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7182::5.7184) (2.6155::2.6157)) (IOPATH TE_B Z () () (0.3869::0.3869) (5.7900::5.7900) (-0.0197::-0.0197) (2.7421::2.7421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1532::1.1549) (0.7384::0.7416)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7454)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5511::4.5511) (2.1334::2.1336)) (IOPATH TE_B Z () () (0.3679::0.3679) (4.6008::4.6008) (-0.0092::-0.0092) (2.2448::2.2448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7603::0.7606) (0.6667::0.6706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1618::1.1618) (0.7374::0.7462)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7552::0.7552)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1287)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3773::4.3774) (2.0688::2.0690)) (IOPATH TE_B Z () () (0.3985::0.3985) (4.4691::4.4691) (-0.0261::-0.0261) (2.2111::2.2111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.0957::1.0957) (0.6879::0.6879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6040::4.6041) (2.1569::2.1571)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.6573::4.6573) (-0.0098::-0.0098) (2.2695::2.2695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1312::1.1312) (0.9000::0.9000)) (IOPATH D Q (1.2160::1.2160) (0.7671::0.7671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8320::0.8320)) (IOPATH D Q (1.1226::1.1226) (0.7121::0.7121)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0302::1.0302) (0.8349::0.8349)) (IOPATH D Q (1.1171::1.1171) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2374::4.2374) (2.0112::2.0114)) (IOPATH TE_B Z () () (0.3999::0.3999) (4.3269::4.3269) (-0.0268::-0.0268) (2.1559::2.1559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1143::1.1143) (0.7007::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8161::3.8163) (1.8343::1.8345)) (IOPATH TE_B Z () () (0.3896::0.3896) (3.9070::3.9070) (-0.0212::-0.0212) (1.9714::1.9714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5416::4.5417) (2.1288::2.1290)) (IOPATH TE_B Z () () (0.3738::0.3738) (4.6048::4.6048) (-0.0124::-0.0124) (2.2514::2.2514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1199::1.1199) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1052::0.1052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6264::0.6264) (0.5585::0.5585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0886::1.0886) (0.6835::0.6835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3300::5.3300) (2.4577::2.4579)) (IOPATH TE_B Z () () (0.3990::0.3990) (5.4092::5.4092) (-0.0264::-0.0264) (2.5956::2.5956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7854::3.7856) (1.8200::1.8202)) (IOPATH TE_B Z () () (0.3968::0.3968) (3.8846::3.8846) (-0.0252::-0.0252) (1.9660::1.9660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0042::5.0044) (2.3215::2.3217)) (IOPATH TE_B Z () () (0.3825::0.3825) (5.0747::5.0747) (-0.0173::-0.0173) (2.4430::2.4430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9051::3.9052) (1.8695::1.8698)) (IOPATH TE_B Z () () (0.3827::0.3827) (3.9888::3.9888) (-0.0174::-0.0174) (1.9999::1.9999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1349::1.1349) (0.7227::0.7227)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7435::0.7435)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1110::1.1110) (0.6991::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1119::1.1119) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7243::0.7243)) (SETUP (negedge D) (negedge GATE) (0.1061::0.1061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1514::0.1514) (0.1570::0.1570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5981::4.5983) (2.1537::2.1540)) (IOPATH TE_B Z () () (0.3741::0.3741) (4.6684::4.6684) (-0.0126::-0.0126) (2.2808::2.2808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1116::1.1116) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2552::5.2553) (2.4256::2.4258)) (IOPATH TE_B Z () () (0.3876::0.3876) (5.3320::5.3320) (-0.0200::-0.0200) (2.5554::2.5554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0362::1.0362) (0.8391::0.8391)) (IOPATH D Q (1.1323::1.1323) (0.7171::0.7171)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8234::0.8234)) (IOPATH D Q (1.1339::1.1339) (0.7186::0.7207)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7416::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7100::3.7101) (1.7923::1.7925)) (IOPATH TE_B Z () () (0.3882::0.3882) (3.7943::3.7942) (-0.0204::-0.0204) (1.9269::1.9269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8384::0.8384) (0.7765::0.7765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7692::3.7694) (1.8162::1.8165)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.8494::3.8494) (-0.0145::-0.0145) (1.9426::1.9426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0632::1.0632) (0.8579::0.8579)) (IOPATH D Q (1.1443::1.1443) (0.7220::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6518::0.6518) (0.5703::0.5703)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2971::0.2988)) (SETUP (negedge GATE) (posedge CLK) (0.3960::0.3968)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9792::3.9793) (1.9055::1.9057)) (IOPATH TE_B Z () () (0.3793::0.3793) (4.0567::4.0567) (-0.0155::-0.0155) (2.0324::2.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7623::4.7625) (2.2195::2.2197)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.8288::4.8288) (-0.0128::-0.0128) (2.3427::2.3427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0392::1.0392) (0.8412::0.8412)) (IOPATH D Q (1.1265::1.1265) (0.7124::0.7124)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7085::0.7085) (0.6035::0.6035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2953)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7938::4.7940) (2.2347::2.2349)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.8729::4.8729) (-0.0152::-0.0152) (2.3646::2.3646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6477::0.6477) (0.5406::0.5406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9095::0.9095) (0.8688::0.8688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3679::5.3681) (2.4776::2.4779)) (IOPATH TE_B Z () () (0.4051::0.4051) (5.4174::5.4174) (-0.0297::-0.0297) (2.6068::2.6068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8336::0.8336)) (IOPATH D Q (1.1208::1.1208) (0.7098::0.7098)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6707::0.6707) (0.5814::0.5814)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3000::0.3033)) (SETUP (negedge GATE) (posedge CLK) (0.3983::0.3987)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3203::5.3204) (2.4614::2.4618)) (IOPATH TE_B Z () () (0.4010::0.4010) (5.3436::5.3436) (-0.0275::-0.0275) (2.5738::2.5738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4550::4.4550) (2.1028::2.1030)) (IOPATH TE_B Z () () (0.3995::0.3995) (4.5275::4.5275) (-0.0267::-0.0267) (2.2313::2.2313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1127::1.1127) (0.7016::0.7016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0188::1.0188) (0.8270::0.8270)) (IOPATH D Q (1.0956::1.0956) (0.6873::0.6873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6837::4.6838) (2.1916::2.1918)) (IOPATH TE_B Z () () (0.3874::0.3874) (4.7601::4.7601) (-0.0199::-0.0199) (2.3235::2.3235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1492::4.1493) (1.9743::1.9745)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.2448::4.2448) (-0.0243::-0.0243) (2.1197::2.1197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8715::4.8716) (2.2677::2.2679)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.9433::4.9433) (-0.0153::-0.0153) (2.3944::2.3944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0018::6.0019) (2.7339::2.7341)) (IOPATH TE_B Z () () (0.3696::0.3696) (6.0487::6.0487) (-0.0101::-0.0101) (2.8398::2.8398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6699::0.6699) (0.5659::0.5660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1077::1.1077) (0.6973::0.6989)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7261::0.7261)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0373::1.0373) (0.8399::0.8399)) (IOPATH D Q (1.1311::1.1311) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4589::4.4590) (2.0982::2.0984)) (IOPATH TE_B Z () () (0.3793::0.3793) (4.5302::4.5302) (-0.0155::-0.0155) (2.2281::2.2281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8292::5.8293) (2.6633::2.6635)) (IOPATH TE_B Z () () (0.3799::0.3799) (5.8914::5.8914) (-0.0158::-0.0158) (2.7852::2.7852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1052::1.1052) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0245::4.0246) (1.9191::1.9193)) (IOPATH TE_B Z () () (0.3777::0.3777) (4.0866::4.0866) (-0.0146::-0.0146) (2.0312::2.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2243::0.2243) (0.2537::0.2537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1284::1.1317) (0.7188::0.7256)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1202)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2203::0.2203) (0.2481::0.2481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0346::1.0346) (0.8380::0.8380)) (IOPATH D Q (1.1101::1.1101) (0.6995::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8277::4.8277) (2.2510::2.2512)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.8918::4.8918) (-0.0227::-0.0227) (2.3738::2.3738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7109::0.7109) (0.6210::0.6210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0161::4.0162) (1.9195::1.9197)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.0840::4.0840) (-0.0161::-0.0161) (2.0394::2.0394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8243::0.8243)) (IOPATH D Q (1.1115::1.1115) (0.6996::0.7024)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1678::0.1678) (0.1807::0.1807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1509::1.1509) (0.7382::0.7382)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6824::0.6824) (0.5698::0.5698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1123::1.1123) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8357::0.8357)) (IOPATH D Q (1.1174::1.1174) (0.7039::0.7039)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6224::3.6225) (1.7567::1.7569)) (IOPATH TE_B Z () () (0.3746::0.3746) (3.6948::3.6948) (-0.0129::-0.0129) (1.8762::1.8762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.1199::1.1199) (0.7075::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1109)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6705::0.6705) (0.5815::0.5815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2914::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3931::0.3937)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6601::0.6601) (0.5751::0.5751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2957::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1190::1.1190) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1937::4.1938) (1.9923::1.9925)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.2632::4.2632) (-0.0128::-0.0128) (2.1106::2.1106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3352::4.3354) (2.0474::2.0476)) (IOPATH TE_B Z () () (0.3682::0.3682) (4.3980::4.3980) (-0.0094::-0.0094) (2.1576::2.1576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.0956::1.0956) (0.6884::0.6884)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6860::3.6860) (1.7814::1.7816)) (IOPATH TE_B Z () () (0.3737::0.3737) (3.7509::3.7509) (-0.0124::-0.0124) (1.8967::1.8967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5212::4.5213) (2.1332::2.1334)) (IOPATH TE_B Z () () (0.3951::0.3951) (4.5940::4.5940) (-0.0242::-0.0242) (2.2598::2.2598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1151::1.1151) (0.7059::0.7059)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4460::4.4461) (2.0947::2.0949)) (IOPATH TE_B Z () () (0.4075::0.4075) (4.5499::4.5499) (-0.0311::-0.0311) (2.2462::2.2462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2527::5.2528) (2.4219::2.4221)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.3219::5.3219) (-0.0170::-0.0170) (2.5457::2.5457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6112::0.6112) (0.5600::0.5600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2286::4.2287) (2.0029::2.0031)) (IOPATH TE_B Z () () (0.3958::0.3958) (4.3133::4.3133) (-0.0246::-0.0246) (2.1405::2.1405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1265::1.1265) (0.7169::0.7169)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6443::0.6443) (0.5656::0.5656)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2997::0.3026)) (SETUP (negedge GATE) (posedge CLK) (0.3981::0.3986)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1408::1.1408) (0.7225::0.7293)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7457::0.7457)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9221::3.9222) (1.8814::1.8816)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.9990::3.9990) (-0.0167::-0.0167) (2.0076::2.0076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6194::0.6194) (0.6931::0.6931)) (IOPATH B X (0.4315::0.4315) (0.5585::0.5585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7175::5.7177) (2.6145::2.6148)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.7880::5.7880) (-0.0149::-0.0149) (2.7390::2.7390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1106::1.1106) (0.7033::0.7033)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1304::1.1304) (0.8995::0.8995)) (IOPATH D Q (1.2116::1.2116) (0.7643::0.7643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2091::0.2091) (0.2366::0.2366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0448::1.0448) (0.8451::0.8451)) (IOPATH D Q (1.1886::1.1953) (0.7651::0.7771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7624)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1383)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0519::1.0519) (0.8501::0.8501)) (IOPATH D Q (1.1553::1.1553) (0.7373::0.7373)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7305::0.7305)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6471::0.6471) (0.5744::0.5768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1498::1.1498) (0.9115::0.9115)) (IOPATH D Q (1.2320::1.2320) (0.7781::0.7781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1030::6.1031) (2.7699::2.7701)) (IOPATH TE_B Z () () (0.3760::0.3760) (6.1586::6.1586) (-0.0137::-0.0137) (2.8869::2.8869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.1283::1.1283) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1134::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5991::0.5991) (0.6760::0.6760)) (IOPATH B X (0.4279::0.4279) (0.5576::0.5576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1679::1.1679) (0.7442::0.7478)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7647::0.7647)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1334)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6661::0.6661) (0.5785::0.5785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2992::0.2995)) (SETUP (negedge GATE) (posedge CLK) (0.3967::0.3979)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6471::0.6471) (0.5779::0.5779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0096::1.0096) (0.8205::0.8205)) (IOPATH D Q (1.1271::1.1271) (0.7192::0.7192)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7399::0.7399)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9875::4.9876) (2.3140::2.3142)) (IOPATH TE_B Z () () (0.3717::0.3717) (5.0530::5.0530) (-0.0113::-0.0113) (2.4302::2.4302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8370::3.8372) (1.8444::1.8446)) (IOPATH TE_B Z () () (0.3761::0.3761) (3.9137::3.9137) (-0.0137::-0.0137) (1.9679::1.9679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3497::4.3497) (2.0572::2.0574)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.4276::4.4276) (-0.0220::-0.0220) (2.1905::2.1905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1856::4.1856) (1.9930::1.9931)) (IOPATH TE_B Z () () (0.3893::0.3893) (4.2516::4.2516) (-0.0210::-0.0210) (2.1174::2.1174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6084::4.6084) (2.1547::2.1549)) (IOPATH TE_B Z () () (0.3714::0.3714) (4.6636::4.6636) (-0.0111::-0.0111) (2.2683::2.2683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1364::1.1364) (0.7231::0.7231)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7427::0.7427)) (SETUP (negedge D) (negedge GATE) (0.1182::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0346::1.0346) (0.8380::0.8380)) (IOPATH D Q (1.1274::1.1274) (0.7120::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8483::0.8483) (0.7819::0.7819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6590::0.6590) (0.5743::0.5743)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3042::0.3066)) (SETUP (negedge GATE) (posedge CLK) (0.4004::0.4010)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1175::1.1175) (0.7073::0.7073)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6811::0.6811) (0.6026::0.6026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.0981::1.0981) (0.6923::0.6923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.0850::1.0850) (0.6795::0.6795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5000::4.5001) (2.1204::2.1205)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.5686::4.5686) (-0.0188::-0.0188) (2.2470::2.2470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6757::4.6759) (2.1854::2.1856)) (IOPATH TE_B Z () () (0.3748::0.3748) (4.7475::4.7475) (-0.0130::-0.0130) (2.3144::2.3144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9396::3.9397) (1.8861::1.8863)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.0181::4.0181) (-0.0149::-0.0149) (2.0123::2.0123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2712::4.2713) (2.0222::2.0224)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.3502::4.3502) (-0.0145::-0.0145) (2.1500::2.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6693::0.6693) (0.5804::0.5804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2934)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4330::4.4331) (2.0923::2.0925)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.5047::4.5047) (-0.0137::-0.0137) (2.2142::2.2142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6361::0.6361) (0.7124::0.7124)) (IOPATH B X (0.4223::0.4223) (0.5511::0.5511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1095::1.1095) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1130::6.1131) (2.7826::2.7828)) (IOPATH TE_B Z () () (0.3862::0.3862) (6.1816::6.1816) (-0.0193::-0.0193) (2.9103::2.9103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0073::4.0074) (1.9139::1.9142)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.0769::4.0769) (-0.0179::-0.0179) (2.0338::2.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8243::0.8243)) (IOPATH D Q (1.1028::1.1028) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6640::0.6640) (0.7402::0.7402)) (IOPATH B X (0.4342::0.4342) (0.5636::0.5636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8804::0.8804) (0.7830::0.7830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8795::0.8795) (0.7624::0.7624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0842::4.0843) (1.9474::1.9476)) (IOPATH TE_B Z () () (0.3730::0.3730) (4.1538::4.1538) (-0.0120::-0.0120) (2.0665::2.0665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1090::1.1090) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8608::4.8610) (2.2635::2.2637)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.9287::4.9287) (-0.0149::-0.0149) (2.3836::2.3836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1291::1.1326) (0.7196::0.7274)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7407)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1209)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4149::0.4149) (0.3785::0.3785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1054::4.1055) (1.9560::1.9562)) (IOPATH TE_B Z () () (0.3661::0.3661) (4.1588::4.1588) (-0.0082::-0.0082) (2.0592::2.0592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8478::4.8479) (2.2553::2.2555)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.9226::4.9226) (-0.0156::-0.0156) (2.3827::2.3827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6144::4.6144) (2.1616::2.1618)) (IOPATH TE_B Z () () (0.3966::0.3966) (4.6932::4.6932) (-0.0250::-0.0250) (2.2956::2.2956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0603::1.0603) (0.8559::0.8559)) (IOPATH D Q (1.1406::1.1406) (0.7195::0.7195)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7149::0.7149)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6695::0.6695) (0.5804::0.5804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7073::0.7074) (0.6220::0.6220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0599::1.0599) (0.8556::0.8556)) (IOPATH D Q (1.1905::1.1957) (0.7656::0.7756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7490::0.7524)) (SETUP (negedge D) (negedge GATE) (0.1244::0.1306)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7884::3.7885) (1.8257::1.8259)) (IOPATH TE_B Z () () (0.4044::0.4044) (3.9007::3.9007) (-0.0293::-0.0293) (1.9867::1.9867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.0897::1.0897) (0.6824::0.6824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0684::1.0684) (0.8612::0.8612)) (IOPATH D Q (1.1505::1.1505) (0.7263::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6047::4.6049) (2.1573::2.1575)) (IOPATH TE_B Z () () (0.3883::0.3883) (4.6880::4.6880) (-0.0204::-0.0204) (2.2920::2.2920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8345::0.8345)) (IOPATH D Q (1.1058::1.1058) (0.6947::0.6947)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8337::0.8337)) (IOPATH D Q (1.1337::1.1337) (0.7212::0.7212)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7317::0.7317)) (SETUP (negedge D) (negedge GATE) (0.1120::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5383::4.5384) (2.1300::2.1302)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.5975::4.5975) (-0.0115::-0.0115) (2.2502::2.2502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2630::5.2632) (2.4213::2.4215)) (IOPATH TE_B Z () () (0.3796::0.3796) (5.3317::5.3317) (-0.0156::-0.0156) (2.5422::2.5422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2510::0.2510) (0.2853::0.2853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1171::1.1171) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7291::0.7291)) (SETUP (negedge D) (negedge GATE) (0.1100::0.1100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2238::0.2238) (0.2515::0.2515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7283::3.7284) (1.7998::1.8000)) (IOPATH TE_B Z () () (0.3863::0.3863) (3.8116::3.8116) (-0.0193::-0.0193) (1.9323::1.9323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7880::5.7881) (2.6465::2.6467)) (IOPATH TE_B Z () () (0.3909::0.3909) (5.8624::5.8624) (-0.0219::-0.0219) (2.7779::2.7779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0300::1.0300) (0.8348::0.8348)) (IOPATH D Q (1.1162::1.1162) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3976::0.3976) (0.4131::0.4131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0925::1.0925) (0.8760::0.8760)) (IOPATH D Q (1.2270::1.2314) (0.7885::0.7964)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7546)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1309)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.0922::1.0922) (0.6858::0.6858)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7173::4.7174) (2.2007::2.2009)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.7930::4.7930) (-0.0205::-0.0205) (2.3310::2.3310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0594::1.0594) (0.8553::0.8553)) (IOPATH D Q (1.1418::1.1418) (0.7204::0.7204)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7434::5.7436) (2.6253::2.6255)) (IOPATH TE_B Z () () (0.3743::0.3743) (5.8004::5.8004) (-0.0127::-0.0127) (2.7380::2.7380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5449::0.5449) (0.6215::0.6215)) (IOPATH B X (0.4595::0.4595) (0.5933::0.5933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8552::4.8554) (2.2595::2.2597)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.9327::4.9327) (-0.0191::-0.0191) (2.3878::2.3878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.0974::1.0974) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7113::0.7113)) (SETUP (negedge D) (negedge GATE) (0.0965::0.0965)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6142::0.6141) (0.6891::0.6891)) (IOPATH B X (0.4275::0.4275) (0.5563::0.5563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1606::1.1606) (0.7381::0.7436)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7529::0.7529)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1261)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6270::0.6270) (0.7031::0.7031)) (IOPATH B X (0.4411::0.4411) (0.5705::0.5705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7859::3.7860) (1.8250::1.8252)) (IOPATH TE_B Z () () (0.3830::0.3830) (3.8650::3.8650) (-0.0175::-0.0175) (1.9533::1.9533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1048::1.1048) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8678::3.8679) (1.8564::1.8566)) (IOPATH TE_B Z () () (0.3951::0.3951) (3.9622::3.9622) (-0.0242::-0.0242) (1.9993::1.9993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8372::0.8372)) (IOPATH D Q (1.1145::1.1145) (0.7012::0.7012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1086::1.1086) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2447::5.2449) (2.4137::2.4139)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.3157::5.3157) (-0.0169::-0.0169) (2.5375::2.5375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8275::0.8275)) (IOPATH D Q (1.0927::1.0927) (0.6860::0.6860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0939::1.0939) (0.6874::0.6874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1376::1.1376) (0.7221::0.7251)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6463::0.6463) (0.5670::0.5670)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2917::0.2946)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6179::4.6180) (2.1602::2.1604)) (IOPATH TE_B Z () () (0.3989::0.3989) (4.6981::4.6981) (-0.0263::-0.0263) (2.2996::2.2996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5880::4.5881) (2.1478::2.1480)) (IOPATH TE_B Z () () (0.3938::0.3938) (4.6777::4.6777) (-0.0235::-0.0235) (2.2894::2.2894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1081::1.1081) (0.8857::0.8857)) (IOPATH D Q (1.1931::1.1931) (0.7545::0.7545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.0937::1.0937) (0.6879::0.6879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1052::1.1052) (0.8839::0.8839)) (IOPATH D Q (1.1848::1.1848) (0.7474::0.7474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2202::6.2203) (2.8255::2.8257)) (IOPATH TE_B Z () () (0.3759::0.3759) (6.2820::6.2820) (-0.0136::-0.0136) (2.9490::2.9490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3857::4.3858) (2.0722::2.0723)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.4567::4.4567) (-0.0175::-0.0175) (2.1990::2.1990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1383::1.1383) (0.9044::0.9044)) (IOPATH D Q (1.2278::1.2278) (0.7756::0.7756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.5858::5.5858) (2.5617::2.5617)) (IOPATH TE_B Z () () (0.3000::0.3000) (5.6256::5.6256) (0.0283::0.0283) (2.5940::2.5940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8243::0.8244) (0.7670::0.7670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1541::1.1541) (0.7371::0.7371)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5156::4.5157) (2.1318::2.1320)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.5486::4.5486) (-0.0145::-0.0145) (2.2353::2.2353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5970::4.5970) (2.1548::2.1550)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.6670::4.6670) (-0.0161::-0.0161) (2.2859::2.2859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4643::4.4644) (2.0989::2.0991)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.5425::4.5425) (-0.0183::-0.0183) (2.2351::2.2351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0117::1.0117) (0.8220::0.8220)) (IOPATH D Q (1.0986::1.0986) (0.6918::0.6918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0368::1.0368) (0.8395::0.8395)) (IOPATH D Q (1.1414::1.1414) (0.7238::0.7238)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0907::4.0907) (1.9504::1.9505)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.1561::4.1561) (-0.0177::-0.0177) (2.0697::2.0697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1051::1.1051) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8358::0.8358)) (IOPATH D Q (1.1460::1.1460) (0.7301::0.7301)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7380::0.7380)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1158)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1912::0.1912) (0.2170::0.2170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6025::0.6025) (0.5493::0.5493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7774::0.7774) (0.7117::0.7117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9141::3.9142) (1.8777::1.8779)) (IOPATH TE_B Z () () (0.4049::0.4049) (4.0175::4.0175) (-0.0296::-0.0296) (2.0306::2.0306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1042::1.1042) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1078::1.1078) (0.7010::0.7010)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3535::4.3535) (2.0563::2.0565)) (IOPATH TE_B Z () () (0.3965::0.3965) (4.4251::4.4251) (-0.0250::-0.0250) (2.1838::2.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4946::4.4947) (2.1099::2.1101)) (IOPATH TE_B Z () () (0.3631::0.3631) (4.5414::4.5414) (-0.0065::-0.0065) (2.2153::2.2153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4005::0.4005) (0.4744::0.4744)) (IOPATH B X (0.5282::0.5282) (0.6675::0.6675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1117::1.1117) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6023::0.6023) (0.6764::0.6764)) (IOPATH B X (0.4333::0.4333) (0.5607::0.5607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5863::4.5864) (2.1493::2.1495)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.6615::4.6615) (-0.0205::-0.0205) (2.2795::2.2795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5437::0.5437) (0.5041::0.5041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8673::4.8673) (2.2637::2.2639)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.9368::4.9368) (-0.0191::-0.0191) (2.3892::2.3892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9199::3.9199) (1.8808::1.8810)) (IOPATH TE_B Z () () (0.3812::0.3812) (3.9984::3.9984) (-0.0165::-0.0165) (2.0101::2.0101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8157::4.8159) (2.2424::2.2426)) (IOPATH TE_B Z () () (0.3696::0.3696) (4.8822::4.8822) (-0.0101::-0.0101) (2.3648::2.3648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2026::4.2026) (1.9982::1.9984)) (IOPATH TE_B Z () () (0.3700::0.3700) (4.2559::4.2559) (-0.0103::-0.0103) (2.1035::2.1035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6500::0.6500) (0.5693::0.5693)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5740::4.5741) (2.1458::2.1460)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.6440::4.6440) (-0.0124::-0.0124) (2.2753::2.2753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6926::0.6926) (0.6019::0.6019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1380::1.1380) (0.9042::0.9042)) (IOPATH D Q (1.2270::1.2270) (0.7763::0.7763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.4350::0.4350) (0.4640::0.4641)) (IOPATH A Y (0.4742::0.4742) (0.1526::0.1526)) (IOPATH B Y (0.4283::0.4283) (0.1482::0.1482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0339::1.0339) (0.8375::0.8375)) (IOPATH D Q (1.1556::1.1556) (0.7401::0.7401)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7428::0.7428)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.5661::0.5661) (0.6391::0.6391)) (IOPATH C X (0.5625::0.5625) (0.6579::0.6579)) (IOPATH A_N X (0.7041::0.7041) (0.6678::0.6678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1112::1.1112) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7214::0.7214)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.5614::0.5614) (0.6343::0.6343)) (IOPATH C X (0.5602::0.5602) (0.6560::0.6560)) (IOPATH A_N X (0.7047::0.7047) (0.6690::0.6690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.5713::0.5713) (0.5981::0.5981)) (IOPATH B X (0.5932::0.5932) (0.6689::0.6689)) (IOPATH C X (0.5871::0.5871) (0.6876::0.6876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2442::0.2442) (0.2727::0.2727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0355::1.0355) (0.8386::0.8386)) (IOPATH D Q (1.1201::1.1201) (0.7049::0.7049)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4990::5.4991) (2.5234::2.5236)) (IOPATH TE_B Z () () (0.3708::0.3708) (5.5525::5.5525) (-0.0108::-0.0108) (2.6327::2.6327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1162::1.1162) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1073::1.1073) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8862::4.8864) (2.2736::2.2738)) (IOPATH TE_B Z () () (0.3724::0.3724) (4.9570::4.9570) (-0.0116::-0.0116) (2.3967::2.3967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8809::3.8811) (1.8635::1.8637)) (IOPATH TE_B Z () () (0.3764::0.3764) (3.9577::3.9577) (-0.0139::-0.0139) (1.9870::1.9870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7479::3.7481) (1.8037::1.8039)) (IOPATH TE_B Z () () (0.3884::0.3884) (3.8394::3.8394) (-0.0205::-0.0205) (1.9409::1.9409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6882::4.6884) (2.1922::2.1924)) (IOPATH TE_B Z () () (0.3829::0.3829) (4.7712::4.7712) (-0.0175::-0.0175) (2.3259::2.3259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1099::1.1099) (0.6992::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1080)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9108::3.9109) (1.8747::1.8749)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.0051::4.0051) (-0.0202::-0.0202) (2.0156::2.0156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1213::1.1213) (0.7080::0.7105)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7317::0.7317)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1109)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6122::0.6122) (0.6837::0.6837)) (IOPATH B X (0.4230::0.4230) (0.5483::0.5483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8436::5.8437) (2.6693::2.6695)) (IOPATH TE_B Z () () (0.3723::0.3723) (5.8995::5.8995) (-0.0116::-0.0116) (2.7829::2.7829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4237::5.4239) (2.4953::2.4955)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.4942::5.4942) (-0.0195::-0.0195) (2.6215::2.6215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0604::5.0606) (2.3427::2.3429)) (IOPATH TE_B Z () () (0.3742::0.3742) (5.1249::5.1249) (-0.0126::-0.0126) (2.4586::2.4586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1298::1.1298) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1621::1.1621) (0.7391::0.7430)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7511::0.7511)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1317::6.1317) (2.7892::2.7894)) (IOPATH TE_B Z () () (0.3806::0.3806) (6.1944::6.1944) (-0.0162::-0.0162) (2.9146::2.9146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3964::4.3966) (2.0724::2.0726)) (IOPATH TE_B Z () () (0.3871::0.3871) (4.4828::4.4828) (-0.0198::-0.0198) (2.2071::2.2071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.1002::1.1002) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5626::0.5626) (0.6384::0.6384)) (IOPATH B X (0.4239::0.4239) (0.5528::0.5528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4319::0.4319) (0.5063::0.5063)) (IOPATH B X (0.4576::0.4576) (0.5900::0.5900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1567::5.1568) (2.3813::2.3816)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.2116::5.2116) (-0.0085::-0.0085) (2.4912::2.4912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1240::1.1240) (0.7095::0.7140)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1147)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1043::1.1043) (0.8834::0.8834)) (IOPATH D Q (1.1823::1.1823) (0.7447::0.7447)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7134::0.7134)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4350::0.4350) (0.5084::0.5084)) (IOPATH B X (0.4988::0.4988) (0.6345::0.6345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8282::0.8282)) (IOPATH D Q (1.1319::1.1319) (0.7215::0.7215)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.9484::4.9484) (2.2956::2.2956)) (IOPATH TE_B Z () () (0.2992::0.2992) (5.0004::5.0005) (0.0288::0.0288) (2.3743::2.3744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0896::1.0896) (0.8743::0.8743)) (IOPATH D Q (1.1634::1.1634) (0.7341::0.7341)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7109::0.7109)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0014::4.0016) (1.9119::1.9121)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.0837::4.0837) (-0.0161::-0.0161) (2.0422::2.0422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9985::4.9987) (2.3186::2.3189)) (IOPATH TE_B Z () () (0.3806::0.3806) (5.0797::5.0797) (-0.0162::-0.0162) (2.4509::2.4509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0647::4.0648) (1.9402::1.9404)) (IOPATH TE_B Z () () (0.3821::0.3821) (4.1475::4.1475) (-0.0170::-0.0170) (2.0718::2.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8277::0.8277)) (IOPATH D Q (1.1045::1.1045) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2074::4.2075) (1.9995::1.9997)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.2771::4.2771) (-0.0123::-0.0123) (2.1190::2.1190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0186::1.0186) (0.8268::0.8268)) (IOPATH D Q (1.1275::1.1275) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1141::0.1141)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1127::1.1127) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1091::0.1091)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8731::0.8731) (0.8170::0.8170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1088::1.1088) (0.6982::0.6982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2035::0.2035) (0.2296::0.2296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0277::1.0277) (0.8331::0.8331)) (IOPATH D Q (1.1120::1.1120) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1215::1.1215) (0.7130::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7308::0.7308)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1955::0.1955) (0.2215::0.2215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5367::4.5368) (2.1301::2.1303)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.6077::4.6077) (-0.0141::-0.0141) (2.2608::2.2608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1188::1.1188) (0.7088::0.7088)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7292::0.7292)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8332::0.8332) (0.7846::0.7846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0357::1.0357) (0.8388::0.8388)) (IOPATH D Q (1.1212::1.1212) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6376::0.6376) (0.7131::0.7129)) (IOPATH B X (0.4100::0.4100) (0.5367::0.5367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1796::1.1796) (0.7522::0.7565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7652::0.7652)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1341)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6541::0.6541) (0.5717::0.5717)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2932::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2842::4.2844) (2.0285::2.0287)) (IOPATH TE_B Z () () (0.3691::0.3691) (4.3564::4.3564) (-0.0098::-0.0098) (2.1487::2.1487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.0533::5.0533) (2.3394::2.3394)) (IOPATH TE_B Z () () (0.3006::0.3006) (5.1081::5.1081) (0.0280::0.0280) (2.4214::2.4214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.7264::0.7264) (0.7859::0.7859)) (IOPATH B X (0.5233::0.5233) (0.6413::0.6413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4019::4.4020) (2.0743::2.0745)) (IOPATH TE_B Z () () (0.3849::0.3849) (4.4837::4.4837) (-0.0186::-0.0186) (2.2077::2.2077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0975::4.0976) (1.9478::1.9480)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.1722::4.1722) (-0.0183::-0.0183) (2.0729::2.0729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0337::1.0337) (0.8374::0.8374)) (IOPATH D Q (1.1413::1.1413) (0.7263::0.7263)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7332::0.7332)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3062::5.3063) (2.4464::2.4466)) (IOPATH TE_B Z () () (0.3933::0.3933) (5.3834::5.3834) (-0.0232::-0.0232) (2.5777::2.5777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2350::4.2351) (2.0137::2.0139)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.3110::4.3110) (-0.0236::-0.0236) (2.1464::2.1464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1154::1.1154) (0.7030::0.7030)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7202::0.7202)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1012::5.1013) (2.3587::2.3589)) (IOPATH TE_B Z () () (0.3684::0.3684) (5.1611::5.1611) (-0.0095::-0.0095) (2.4705::2.4705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6320::0.6320) (0.7086::0.7086)) (IOPATH B X (0.4052::0.4052) (0.5327::0.5327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4137::4.4138) (2.0854::2.0856)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.4836::4.4836) (-0.0183::-0.0183) (2.2074::2.2074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4770::0.4770) (0.5509::0.5509)) (IOPATH B X (0.4264::0.4264) (0.5542::0.5542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8271::3.8273) (1.8388::1.8390)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.9163::3.9163) (-0.0186::-0.0186) (1.9740::1.9740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1049::1.1049) (0.6963::0.6963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1136::1.1136) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.0977::1.0977) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9403::0.9403) (0.8838::0.8838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0296::1.0296) (0.8345::0.8345)) (IOPATH D Q (1.1482::1.1489) (0.7331::0.7344)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1214::1.1214) (0.7073::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7283::0.7283)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2335::0.2335) (0.2615::0.2615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8141::3.8142) (1.8343::1.8345)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.8918::3.8918) (-0.0131::-0.0131) (1.9582::1.9582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0136::1.0136) (0.8233::0.8233)) (IOPATH D Q (1.0997::1.0997) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1191::1.1191) (0.7079::0.7079)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7265::0.7265)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6627::0.6627) (0.5765::0.5765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2965::0.2978)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3966)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8078::4.8079) (2.2432::2.2434)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.8752::4.8752) (-0.0224::-0.0224) (2.3735::2.3735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1047::1.1047) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4968::5.4969) (2.5247::2.5249)) (IOPATH TE_B Z () () (0.3875::0.3875) (5.5664::5.5664) (-0.0200::-0.0200) (2.6513::2.6513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1274::1.1274) (0.7139::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7303::0.7303)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8077::0.8077) (0.7446::0.7446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8337::0.8337)) (IOPATH D Q (1.1077::1.1077) (0.6986::0.6986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5401::4.5402) (2.1253::2.1255)) (IOPATH TE_B Z () () (0.3926::0.3926) (4.6297::4.6297) (-0.0228::-0.0228) (2.2665::2.2665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8714::3.8715) (1.8599::1.8601)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.9519::3.9519) (-0.0153::-0.0153) (1.9877::1.9877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1152::1.1152) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0337::1.0337) (0.8373::0.8373)) (IOPATH D Q (1.1176::1.1176) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8788::3.8790) (1.8607::1.8609)) (IOPATH TE_B Z () () (0.3939::0.3939) (3.9748::3.9748) (-0.0235::-0.0235) (2.0041::2.0041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1987::0.1987) (0.2200::0.2200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4228::5.4229) (2.4934::2.4936)) (IOPATH TE_B Z () () (0.3793::0.3793) (5.4890::5.4890) (-0.0155::-0.0155) (2.6137::2.6137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0379::1.0379) (0.8403::0.8403)) (IOPATH D Q (1.1217::1.1217) (0.7077::0.7077)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6792::0.6792) (0.5863::0.5863)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0278::1.0278) (0.8332::0.8332)) (IOPATH D Q (1.1351::1.1351) (0.7206::0.7206)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4471::0.4471) (0.5186::0.5186)) (IOPATH B X (0.4412::0.4412) (0.5673::0.5673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1103::1.1103) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5519::0.5519) (0.6266::0.6266)) (IOPATH B X (0.4317::0.4317) (0.5606::0.5606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4577::4.4578) (2.0968::2.0971)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.5425::4.5425) (-0.0238::-0.0238) (2.2408::2.2408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2519::4.2520) (2.0176::2.0179)) (IOPATH TE_B Z () () (0.3695::0.3695) (4.3169::4.3169) (-0.0101::-0.0101) (2.1305::2.1305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6483::0.6483) (0.5682::0.5682)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2967)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8575::4.8576) (2.2596::2.2598)) (IOPATH TE_B Z () () (0.4029::0.4029) (4.9449::4.9449) (-0.0285::-0.0285) (2.4023::2.4023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2592::6.2593) (2.8326::2.8328)) (IOPATH TE_B Z () () (0.3762::0.3762) (6.3149::6.3149) (-0.0137::-0.0137) (2.9479::2.9479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0421::1.0421) (0.8432::0.8432)) (IOPATH D Q (1.1225::1.1225) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7150::0.7150)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1166::1.1166) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6172::0.6172) (0.6926::0.6927)) (IOPATH B X (0.4517::0.4517) (0.5820::0.5820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1120::1.1120) (0.7014::0.7014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2180::0.2180) (0.2460::0.2460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8215::0.8215)) (IOPATH D Q (1.1217::1.1217) (0.7084::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7352)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1343::1.1380) (0.7232::0.7308)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1208)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1306::1.1306) (0.8997::0.8997)) (IOPATH D Q (1.2195::1.2195) (0.7716::0.7716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9214::3.9215) (1.8812::1.8814)) (IOPATH TE_B Z () () (0.4236::0.4236) (4.0078::4.0078) (-0.0400::-0.0400) (2.0331::2.0331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6737::0.6739) (0.5451::0.5505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7163::0.7165) (0.5707::0.5753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8849::4.8851) (2.2724::2.2726)) (IOPATH TE_B Z () () (0.3887::0.3887) (4.9757::4.9757) (-0.0206::-0.0206) (2.4143::2.4143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1067::1.1067) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1174::1.1174) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2190::0.2190) (0.2470::0.2470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7236::4.7237) (2.2062::2.2064)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.7997::4.7997) (-0.0188::-0.0188) (2.3362::2.3362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4239::4.4239) (2.0896::2.0898)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.4927::4.4927) (-0.0153::-0.0153) (2.2121::2.2121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8328::0.8328)) (IOPATH D Q (1.1082::1.1082) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1221::1.1221) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7249::0.7249)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8086::3.8087) (1.8333::1.8335)) (IOPATH TE_B Z () () (0.3770::0.3770) (3.8941::3.8941) (-0.0142::-0.0142) (1.9645::1.9645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0893::1.0893) (0.6836::0.6836)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.0879::1.0879) (0.6811::0.6811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4001::4.4001) (2.0666::2.0666)) (IOPATH TE_B Z () () (0.3019::0.3019) (4.4595::4.4595) (0.0273::0.0273) (2.1542::2.1542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6765::0.6765) (0.5850::0.5850)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8248::0.8248)) (IOPATH D Q (1.0969::1.0969) (0.6891::0.6891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5162::0.5162) (0.5906::0.5906)) (IOPATH B X (0.4209::0.4209) (0.5488::0.5488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1010::1.1010) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1365::4.1365) (1.9713::1.9715)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.2014::4.2014) (-0.0170::-0.0170) (2.0910::2.0910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4660::0.4660) (0.5414::0.5414)) (IOPATH B X (0.4128::0.4128) (0.5411::0.5411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6403::0.6403) (0.5635::0.5635)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2967::0.2999)) (SETUP (negedge GATE) (posedge CLK) (0.3964::0.3967)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3931::5.3933) (2.4753::2.4755)) (IOPATH TE_B Z () () (0.3682::0.3682) (5.4515::5.4515) (-0.0093::-0.0093) (2.5858::2.5858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0254::4.0255) (1.9253::1.9255)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.1089::4.1089) (-0.0202::-0.0202) (2.0590::2.0590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1697::4.1699) (1.9814::1.9816)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.2391::4.2391) (-0.0111::-0.0111) (2.0979::2.0979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8438::4.8439) (2.2543::2.2545)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.9224::4.9224) (-0.0226::-0.0226) (2.3866::2.3866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8361::0.8361)) (IOPATH D Q (1.1121::1.1121) (0.6995::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8236::0.8236)) (IOPATH D Q (1.0983::1.0983) (0.6914::0.6914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6734::4.6734) (2.1843::2.1845)) (IOPATH TE_B Z () () (0.4017::0.4017) (4.7580::4.7580) (-0.0279::-0.0279) (2.3260::2.3260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.1248::1.1248) (0.7107::0.7137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7364::0.7364)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0611::4.0612) (1.9369::1.9371)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.1420::4.1420) (-0.0172::-0.0172) (2.0668::2.0668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9779::4.9780) (2.3142::2.3144)) (IOPATH TE_B Z () () (0.3988::0.3988) (5.0499::5.0499) (-0.0262::-0.0262) (2.4516::2.4516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0984::1.0984) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2361::0.2361) (0.2637::0.2637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1319::1.1319) (0.7155::0.7199)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7396::0.7396)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1165)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.5571::1.5571) (1.1522::1.1522)) (IOPATH D Q (1.6477::1.6477) (1.0266::1.0266)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7223::0.7223)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7993::4.7993) (2.2372::2.2374)) (IOPATH TE_B Z () () (0.3853::0.3853) (4.8635::4.8635) (-0.0188::-0.0188) (2.3623::2.3623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0332::1.0332) (0.8370::0.8370)) (IOPATH D Q (1.1173::1.1173) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6460::0.6460) (0.5669::0.5669)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2918::0.2940)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7914::4.7915) (2.2328::2.2329)) (IOPATH TE_B Z () () (0.3921::0.3921) (4.8648::4.8648) (-0.0225::-0.0225) (2.3664::2.3664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0272::1.0272) (0.8328::0.8328)) (IOPATH D Q (1.1485::1.1485) (0.7312::0.7312)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7410::0.7410) (0.6507::0.6507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6785::4.6787) (2.1881::2.1883)) (IOPATH TE_B Z () () (0.3710::0.3710) (4.7495::4.7495) (-0.0109::-0.0109) (2.3170::2.3170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1475::0.1475) (0.1508::0.1508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1412::4.1413) (1.9725::1.9727)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.2225::4.2225) (-0.0170::-0.0170) (2.1035::2.1035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8234::0.8234)) (IOPATH D Q (1.1232::1.1232) (0.7133::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7344::0.7344)) (SETUP (negedge D) (negedge GATE) (0.1132::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7370::5.7370) (2.6266::2.6267)) (IOPATH TE_B Z () () (0.3912::0.3912) (5.8013::5.8013) (-0.0220::-0.0220) (2.7537::2.7537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3075::4.3077) (2.0364::2.0366)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.3836::4.3836) (-0.0139::-0.0139) (2.1610::2.1610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1058::1.1058) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3747::4.3748) (2.0652::2.0654)) (IOPATH TE_B Z () () (0.3932::0.3932) (4.4622::4.4622) (-0.0232::-0.0232) (2.2032::2.2032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0639::5.0640) (2.3455::2.3457)) (IOPATH TE_B Z () () (0.3882::0.3882) (5.1367::5.1367) (-0.0204::-0.0204) (2.4749::2.4749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.0999::1.0999) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5513::4.5515) (2.1358::2.1360)) (IOPATH TE_B Z () () (0.3792::0.3792) (4.6205::4.6205) (-0.0154::-0.0154) (2.2635::2.2635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6002::4.6003) (2.1535::2.1537)) (IOPATH TE_B Z () () (0.3778::0.3778) (4.6627::4.6627) (-0.0146::-0.0146) (2.2742::2.2742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8818::5.8820) (2.6850::2.6852)) (IOPATH TE_B Z () () (0.3674::0.3674) (5.9305::5.9305) (-0.0089::-0.0089) (2.7903::2.7903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0343::1.0343) (0.8378::0.8378)) (IOPATH D Q (1.1182::1.1182) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1214::1.1214) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1120::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.0968::1.0968) (0.6909::0.6909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4649::0.4649) (0.5395::0.5395)) (IOPATH B X (0.4454::0.4454) (0.5755::0.5755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1554::1.1554) (0.7327::0.7378)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7043::3.7044) (1.7882::1.7884)) (IOPATH TE_B Z () () (0.3874::0.3874) (3.7870::3.7870) (-0.0199::-0.0199) (1.9192::1.9192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0101::4.0103) (1.9173::1.9175)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.0804::4.0804) (-0.0123::-0.0123) (2.0350::2.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5765::0.5765) (0.5118::0.5118)) (IOPATH A Y (0.7229::0.7229) (0.1898::0.1898)) (IOPATH B Y (0.6837::0.6837) (0.2014::0.2014)) (IOPATH C Y (0.5940::0.5940) (0.1918::0.1918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1047::1.1047) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1031::0.1031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3116::4.3117) (2.0413::2.0415)) (IOPATH TE_B Z () () (0.3700::0.3700) (4.3726::4.3726) (-0.0104::-0.0104) (2.1510::2.1510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7682::0.7682) (0.7516::0.7516)) (IOPATH D X (0.7695::0.7695) (0.7627::0.7626)) (IOPATH A_N X (0.9442::0.9442) (0.8023::0.8023)) (IOPATH B_N X (0.9679::0.9679) (0.8346::0.8346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0336::1.0336) (0.8373::0.8373)) (IOPATH D Q (1.1603::1.1603) (0.7448::0.7448)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7849::0.7849) (0.7651::0.7651)) (IOPATH D X (0.7792::0.7792) (0.7696::0.7696)) (IOPATH A_N X (0.9540::0.9540) (0.8091::0.8091)) (IOPATH B_N X (0.9713::0.9713) (0.8325::0.8325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7300::0.7300) (0.7211::0.7211)) (IOPATH C X (0.7433::0.7433) (0.7487::0.7487)) (IOPATH D X (0.7574::0.7574) (0.7853::0.7852)) (IOPATH A_N X (0.8896::0.8896) (0.7802::0.7802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7390::0.7390) (0.7321::0.7321)) (IOPATH D X (0.7365::0.7365) (0.7391::0.7390)) (IOPATH A_N X (0.9071::0.9071) (0.7734::0.7734)) (IOPATH B_N X (0.9343::0.9343) (0.8115::0.8115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7192::0.7192) (0.7117::0.7117)) (IOPATH C X (0.7439::0.7439) (0.7498::0.7498)) (IOPATH D X (0.7537::0.7537) (0.7826::0.7825)) (IOPATH A_N X (0.8888::0.8888) (0.7811::0.7811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8297::0.8297)) (IOPATH D Q (1.1379::1.1379) (0.7190::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1162)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7488::0.7488) (0.7345::0.7345)) (IOPATH C X (0.7665::0.7665) (0.7659::0.7659)) (IOPATH D X (0.7760::0.7760) (0.7992::0.7991)) (IOPATH A_N X (0.9046::0.9046) (0.7879::0.7879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7012::0.7012) (0.6191::0.6191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.7116::0.7116) (0.6300::0.6300)) (IOPATH B X (0.7567::0.7567) (0.7289::0.7289)) (IOPATH C X (0.7722::0.7722) (0.7715::0.7715)) (IOPATH D X (0.7755::0.7755) (0.7909::0.7909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0312::1.0312) (0.8356::0.8356)) (IOPATH D Q (1.1567::1.1567) (0.7411::0.7411)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7454::0.7454)) (SETUP (negedge D) (negedge GATE) (0.1219::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1367::1.1367) (0.7234::0.7234)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7415::0.7415)) (SETUP (negedge D) (negedge GATE) (0.1176::0.1176)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1111::1.1111) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6335::3.6337) (1.7585::1.7587)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.7165::3.7165) (-0.0156::-0.0156) (1.8861::1.8861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1398::0.1398) (0.1417::0.1417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0001::5.0002) (2.3166::2.3168)) (IOPATH TE_B Z () () (0.3856::0.3856) (5.0757::5.0757) (-0.0189::-0.0189) (2.4442::2.4442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9109::3.9110) (1.8747::1.8749)) (IOPATH TE_B Z () () (0.3839::0.3839) (3.9989::3.9989) (-0.0180::-0.0180) (2.0109::2.0109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2685::0.2685) (0.3077::0.3077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9820::3.9822) (1.9031::1.9033)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.0630::4.0630) (-0.0152::-0.0152) (2.0315::2.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.0944::1.0944) (0.6901::0.6901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1283::1.1283) (0.7173::0.7173)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7377::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1153::0.1153)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6541::0.6541) (0.5717::0.5717)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2912::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3937)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.0980::1.0980) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1480::1.1480) (0.7274::0.7336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0124::6.0125) (2.7348::2.7349)) (IOPATH TE_B Z () () (0.3817::0.3817) (6.0577::6.0577) (-0.0168::-0.0168) (2.8494::2.8494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1213::1.1213) (0.7069::0.7097)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1053::1.1053) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1179::1.1179) (0.7085::0.7085)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1062::0.1062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1284::1.1284) (0.7190::0.7190)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1846::1.1846) (0.7559::0.7593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7646::0.7646)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1332)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8326::0.8326)) (IOPATH D Q (1.1328::1.1328) (0.7157::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7322::0.7322)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6519::0.6519) (0.5870::0.5870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0338::1.0338) (0.8374::0.8374)) (IOPATH D Q (1.1161::1.1161) (0.7031::0.7031)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7331::4.7332) (2.2101::2.2104)) (IOPATH TE_B Z () () (0.3712::0.3712) (4.7950::4.7950) (-0.0110::-0.0110) (2.3301::2.3301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3156::4.3157) (2.0442::2.0445)) (IOPATH TE_B Z () () (0.3751::0.3751) (4.3846::4.3846) (-0.0131::-0.0131) (2.1636::2.1636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9937::3.9938) (1.9123::1.9124)) (IOPATH TE_B Z () () (0.4085::0.4085) (4.0816::4.0816) (-0.0316::-0.0316) (2.0577::2.0577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4755::5.4757) (2.5153::2.5155)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.5403::5.5403) (-0.0130::-0.0130) (2.6331::2.6331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8273::0.8273)) (IOPATH D Q (1.1275::1.1275) (0.7129::0.7134)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6095::4.6096) (2.1587::2.1590)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.6989::4.6989) (-0.0214::-0.0214) (2.3003::2.3003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6565::3.6566) (1.7705::1.7707)) (IOPATH TE_B Z () () (0.3937::0.3937) (3.7409::3.7409) (-0.0234::-0.0234) (1.9058::1.9058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8259::0.8259)) (IOPATH D Q (1.1014::1.1014) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2360::0.2360) (0.2654::0.2654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8230::4.8232) (2.2432::2.2434)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.8960::4.8960) (-0.0176::-0.0176) (2.3668::2.3668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8130::0.8131) (0.7508::0.7508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3044::5.3044) (2.4482::2.4484)) (IOPATH TE_B Z () () (0.3815::0.3815) (5.3567::5.3567) (-0.0167::-0.0167) (2.5617::2.5617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6204::0.6204) (0.5598::0.5598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6557::0.6557) (0.5726::0.5726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2954::0.2955)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2162::0.2162) (0.2441::0.2441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.1397::1.1397) (0.7274::0.7274)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6541::0.6541) (1.6935::1.6935)) (IOPATH A1 X (0.6907::0.6907) (1.7395::1.7395)) (IOPATH A2 X (0.6651::0.6651) (1.6913::1.6913)) (IOPATH A3 X (0.6401::0.6401) (1.6915::1.6915)) (IOPATH (posedge S0) X (0.7725::0.7725) (2.0280::2.0280)) (IOPATH (negedge S0) X (1.0877::1.0877) (1.6994::1.6994)) (IOPATH (posedge S1) X (0.5110::0.5110) (1.1583::1.1583)) (IOPATH (negedge S1) X (0.6829::0.6829) (0.9415::0.9415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6074::0.6074) (0.5570::0.5570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6092::0.6092) (0.5435::0.5435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8253::0.8253)) (IOPATH D Q (1.0883::1.0883) (0.6818::0.6818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8740::0.8742) (0.8015::0.8015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1005::1.1005) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6788::4.6789) (2.1891::2.1893)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.7708::4.7708) (-0.0251::-0.0251) (2.3345::2.3345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1629::0.1629) (0.1765::0.1765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8783::4.8783) (2.2720::2.2722)) (IOPATH TE_B Z () () (0.3879::0.3879) (4.9516::4.9516) (-0.0202::-0.0202) (2.4030::2.4030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2043::4.2044) (1.9966::1.9968)) (IOPATH TE_B Z () () (0.3928::0.3928) (4.2961::4.2961) (-0.0230::-0.0230) (2.1375::2.1375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8328::0.8328) (0.7692::0.7692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3770::4.3770) (2.0691::2.0693)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.4500::4.4500) (-0.0194::-0.0194) (2.1976::2.1976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1276::1.1276) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1129::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8152::4.8153) (2.2440::2.2442)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.8708::4.8708) (-0.0121::-0.0121) (2.3591::2.3591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0523::4.0524) (1.9327::1.9329)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.1311::4.1311) (-0.0181::-0.0181) (2.0614::2.0614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0066::4.0067) (1.9154::1.9156)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.0974::4.0974) (-0.0216::-0.0216) (2.0536::2.0536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8345::0.8345)) (IOPATH D Q (1.1230::1.1230) (0.7120::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7002::4.7004) (2.1919::2.1921)) (IOPATH TE_B Z () () (0.3888::0.3888) (4.7867::4.7867) (-0.0207::-0.0207) (2.3284::2.3284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5461::4.5462) (2.1341::2.1343)) (IOPATH TE_B Z () () (0.3898::0.3898) (4.6320::4.6320) (-0.0213::-0.0213) (2.2716::2.2716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5347::4.5347) (2.1303::2.1305)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.5822::4.5822) (-0.0123::-0.0123) (2.2409::2.2409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7649::4.7651) (2.2232::2.2234)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.8404::4.8404) (-0.0194::-0.0194) (2.3491::2.3491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9883::3.9884) (1.9071::1.9073)) (IOPATH TE_B Z () () (0.3643::0.3643) (4.0534::4.0534) (-0.0072::-0.0072) (2.0181::2.0181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1008::1.1008) (0.6950::0.6950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0301::1.0301) (0.8348::0.8348)) (IOPATH D Q (1.1196::1.1196) (0.7084::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7210::0.7210)) (SETUP (negedge D) (negedge GATE) (0.1043::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.1431::1.1431) (0.7245::0.7298)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7814::0.7814) (0.7171::0.7171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8093::3.8094) (1.8321::1.8323)) (IOPATH TE_B Z () () (0.3813::0.3813) (3.8884::3.8884) (-0.0166::-0.0166) (1.9580::1.9580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2100::0.2100) (0.2375::0.2375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6617::0.6617) (0.5758::0.5758)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1348::1.1388) (0.7225::0.7307)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7379)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0221::1.0221) (0.8292::0.8292)) (IOPATH D Q (1.1052::1.1052) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.6723::0.6723) (1.7164::1.7164)) (IOPATH A1 X (0.6947::0.6947) (1.7526::1.7526)) (IOPATH A2 X (0.6764::0.6764) (1.7093::1.7093)) (IOPATH A3 X (0.6648::0.6648) (1.7183::1.7183)) (IOPATH (posedge S0) X (0.7863::0.7863) (2.0473::2.0473)) (IOPATH (negedge S0) X (1.1008::1.1008) (1.7188::1.7188)) (IOPATH (posedge S1) X (0.5244::0.5244) (1.1773::1.1773)) (IOPATH (negedge S1) X (0.6962::0.6962) (0.9609::0.9609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8251::0.8251)) (IOPATH D Q (1.0996::1.0996) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2255::4.2256) (1.9999::2.0001)) (IOPATH TE_B Z () () (0.3892::0.3892) (4.3064::4.3064) (-0.0209::-0.0209) (2.1329::2.1329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6811::0.6811) (0.5877::0.5877)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2954::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9120::3.9122) (1.8736::1.8738)) (IOPATH TE_B Z () () (0.3803::0.3803) (3.9950::3.9950) (-0.0160::-0.0160) (2.0028::2.0028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1079::1.1079) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8226::0.8226)) (IOPATH D Q (1.0958::1.0958) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9502::3.9503) (1.8941::1.8943)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.0231::4.0231) (-0.0150::-0.0150) (2.0180::2.0180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1144::6.1144) (2.7782::2.7784)) (IOPATH TE_B Z () () (0.3841::0.3841) (6.1716::6.1716) (-0.0181::-0.0181) (2.9002::2.9002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1127::1.1127) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1567::1.1567) (0.9937::0.9937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1019::1.1019) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0170::1.0170) (0.8257::0.8257)) (IOPATH D Q (1.0913::1.0913) (0.6843::0.6843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4226::4.4227) (2.0951::2.0955)) (IOPATH TE_B Z () () (0.4352::0.4352) (4.4704::4.4704) (-0.0464::-0.0464) (2.2288::2.2288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1383::1.1414) (0.7280::0.7340)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7464)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1245)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6294::0.6294) (0.7058::0.7058)) (IOPATH B X (0.4079::0.4079) (0.5357::0.5357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.1525::1.1525) (0.7315::0.7387)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7547::0.7547)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1277)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.0973::1.0973) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2009::5.2011) (2.4047::2.4049)) (IOPATH TE_B Z () () (0.3829::0.3829) (5.2747::5.2747) (-0.0174::-0.0174) (2.5314::2.5314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2596::5.2597) (2.4259::2.4261)) (IOPATH TE_B Z () () (0.3974::0.3974) (5.3361::5.3361) (-0.0255::-0.0255) (2.5597::2.5597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2055::5.2055) (2.4054::2.4056)) (IOPATH TE_B Z () () (0.3917::0.3917) (5.2724::5.2724) (-0.0223::-0.0223) (2.5356::2.5356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6781::0.6781) (0.6009::0.6009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4750::1.4750) (1.1046::1.1046)) (IOPATH D Q (1.5595::1.5595) (0.9717::0.9717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0561::4.0563) (1.9325::1.9328)) (IOPATH TE_B Z () () (0.3734::0.3734) (4.1328::4.1328) (-0.0122::-0.0122) (2.0557::2.0557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2237::5.2238) (2.4183::2.4186)) (IOPATH TE_B Z () () (0.3995::0.3995) (5.2750::5.2750) (-0.0266::-0.0266) (2.5446::2.5446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6652::0.6652) (0.5780::0.5780)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2945::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1199::1.1199) (0.7069::0.7069)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.7252::0.7252) (1.7821::1.7821)) (IOPATH A1 X (0.7476::0.7476) (1.8176::1.8176)) (IOPATH A2 X (0.7301::0.7301) (1.7750::1.7750)) (IOPATH A3 X (0.7031::0.7031) (1.7740::1.7740)) (IOPATH (posedge S0) X (0.8355::0.8355) (2.1093::2.1093)) (IOPATH (negedge S0) X (1.1481::1.1481) (1.7805::1.7805)) (IOPATH (posedge S1) X (0.5721::0.5721) (1.2390::1.2390)) (IOPATH (negedge S1) X (0.7442::0.7442) (1.0227::1.0227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8231::0.8231)) (IOPATH D Q (1.0960::1.0960) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6136::0.6136) (0.5534::0.5534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0434::1.0434) (0.8441::0.8441)) (IOPATH D Q (1.1541::1.1541) (0.7308::0.7343)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7354::0.7354)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5245::4.5247) (2.1208::2.1210)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.5921::4.5921) (-0.0105::-0.0105) (2.2437::2.2437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1160::1.1160) (0.7019::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1032::1.1032) (0.8827::0.8827)) (IOPATH D Q (1.1804::1.1804) (0.7447::0.7447)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8231::0.8231)) (IOPATH D Q (1.1043::1.1043) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7219::0.7219)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1674::0.1674) (0.1821::0.1821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7554::0.7554) (0.6627::0.6627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.0983::1.0983) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0975::0.0975)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2733::4.2735) (2.0242::2.0244)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.3573::4.3573) (-0.0178::-0.0178) (2.1576::2.1576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4363::4.4364) (2.0922::2.0924)) (IOPATH TE_B Z () () (0.3736::0.3736) (4.5006::4.5006) (-0.0123::-0.0123) (2.2094::2.2094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6249::0.6249) (0.5541::0.5541)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3943::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0819::4.0820) (1.9460::1.9462)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.1630::4.1630) (-0.0168::-0.0168) (2.0759::2.0759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8250::0.8250)) (IOPATH D Q (1.1396::1.1396) (0.7268::0.7268)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1198::0.1198)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8624::4.8624) (2.2653::2.2655)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.9200::4.9200) (-0.0123::-0.0123) (2.3799::2.3799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8557::4.8559) (2.2585::2.2587)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.9189::4.9189) (-0.0149::-0.0149) (2.3796::2.3796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0388::1.0388) (0.8409::0.8409)) (IOPATH D Q (1.1235::1.1235) (0.7094::0.7094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1713::5.1715) (2.3914::2.3917)) (IOPATH TE_B Z () () (0.3873::0.3873) (5.2495::5.2495) (-0.0199::-0.0199) (2.5216::2.5216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4530::4.4531) (2.0920::2.0922)) (IOPATH TE_B Z () () (0.4060::0.4060) (4.5522::4.5522) (-0.0302::-0.0302) (2.2440::2.2440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5860::0.5860) (0.5389::0.5389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7080::0.7080) (0.6139::0.6139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6209::4.6209) (2.1634::2.1636)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.6840::4.6840) (-0.0229::-0.0229) (2.2862::2.2862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6589::0.6589) (0.7341::0.7341)) (IOPATH B X (0.4147::0.4147) (0.5416::0.5416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7774::3.7776) (1.8203::1.8205)) (IOPATH TE_B Z () () (0.3751::0.3751) (3.8542::3.8542) (-0.0131::-0.0131) (1.9423::1.9423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0893::1.0893) (0.8741::0.8741)) (IOPATH D Q (1.2405::1.2405) (0.7928::0.7959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1318)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7331::3.7332) (1.8019::1.8021)) (IOPATH TE_B Z () () (0.3777::0.3777) (3.8109::3.8109) (-0.0146::-0.0146) (1.9266::1.9266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2595::5.2597) (2.4254::2.4256)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.3234::5.3234) (-0.0153::-0.0153) (2.5452::2.5452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2553::0.2553) (0.2896::0.2896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4957::4.4957) (2.1110::2.1112)) (IOPATH TE_B Z () () (0.3691::0.3691) (4.5499::4.5499) (-0.0098::-0.0098) (2.2234::2.2234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1103::1.1103) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0261::1.0261) (0.8321::0.8321)) (IOPATH D Q (1.1471::1.1471) (0.7272::0.7312)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1184)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6278::0.6278) (0.7012::0.7012)) (IOPATH B X (0.4198::0.4198) (0.5449::0.5449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.7892::0.7892) (1.8606::1.8606)) (IOPATH A1 X (0.8132::0.8132) (1.8968::1.8968)) (IOPATH A2 X (0.7896::0.7896) (1.8499::1.8499)) (IOPATH A3 X (0.7612::0.7612) (1.8481::1.8481)) (IOPATH (posedge S0) X (0.8998::0.8998) (2.1868::2.1868)) (IOPATH (negedge S0) X (1.2102::1.2102) (1.8574::1.8574)) (IOPATH (posedge S1) X (0.6344::0.6344) (1.3160::1.3160)) (IOPATH (negedge S1) X (0.8069::0.8069) (1.0996::1.0996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6134::0.6134) (0.6901::0.6901)) (IOPATH B X (0.4562::0.4562) (0.5886::0.5886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1305::1.1305) (0.7147::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7364::0.7364)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2425::0.2425) (0.2773::0.2773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.9312::3.9312) (1.8709::1.8709)) (IOPATH TE_B Z () () (0.3071::0.3071) (3.9987::3.9987) (0.0244::0.0244) (1.9672::1.9672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6929::0.6929) (0.5817::0.5817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.6276::4.6276) (2.1616::2.1616)) (IOPATH TE_B Z () () (0.3051::0.3051) (4.6909::4.6913) (0.0255::0.0255) (2.2539::2.2543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7302::3.7302) (1.8024::1.8026)) (IOPATH TE_B Z () () (0.3861::0.3861) (3.8219::3.8219) (-0.0192::-0.0192) (1.9434::1.9434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8962::3.8963) (1.8698::1.8700)) (IOPATH TE_B Z () () (0.3928::0.3928) (3.9853::3.9853) (-0.0229::-0.0229) (2.0073::2.0073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4585::4.4586) (2.0949::2.0951)) (IOPATH TE_B Z () () (0.3785::0.3785) (4.5372::4.5372) (-0.0150::-0.0150) (2.2291::2.2291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0283::1.0283) (0.8336::0.8336)) (IOPATH D Q (1.1599::1.1599) (0.7372::0.7416)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7495::0.7495)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1078::1.1078) (0.6962::0.6962)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0986::0.0986)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7482::5.7483) (2.6287::2.6289)) (IOPATH TE_B Z () () (0.3744::0.3744) (5.8046::5.8046) (-0.0128::-0.0128) (2.7423::2.7423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0308::1.0308) (0.8353::0.8353)) (IOPATH D Q (1.1319::1.1319) (0.7171::0.7171)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8417::4.8418) (2.2521::2.2523)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.9119::4.9119) (-0.0161::-0.0161) (2.3762::2.3762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1165::1.1165) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0493::1.0493) (0.8483::0.8483)) (IOPATH D Q (1.1261::1.1261) (0.7087::0.7087)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0710::5.0711) (2.3484::2.3486)) (IOPATH TE_B Z () () (0.3728::0.3728) (5.1249::5.1249) (-0.0119::-0.0119) (2.4567::2.4567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0343::1.0343) (0.8378::0.8378)) (IOPATH D Q (1.1282::1.1282) (0.7140::0.7140)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7240::0.7240)) (SETUP (negedge D) (negedge GATE) (0.1058::0.1058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8811::3.8811) (1.8628::1.8630)) (IOPATH TE_B Z () () (0.3972::0.3972) (3.9648::3.9648) (-0.0254::-0.0254) (2.0016::2.0016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1175::1.1175) (0.7038::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.0988::1.0988) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2553::5.2554) (2.4203::2.4205)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.3236::5.3236) (-0.0195::-0.0195) (2.5456::2.5456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6717::0.6717) (0.5818::0.5818)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2939::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3944::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1045::4.1046) (1.9596::1.9598)) (IOPATH TE_B Z () () (0.4041::0.4041) (4.1708::4.1708) (-0.0292::-0.0292) (2.0938::2.0938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1258::1.1290) (0.7170::0.7241)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7405)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1207::1.1207) (0.7061::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8330::0.8330)) (IOPATH D Q (1.1407::1.1430) (0.7274::0.7323)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7386)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0314::1.0314) (0.8357::0.8357)) (IOPATH D Q (1.1149::1.1149) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8714::3.8714) (1.8606::1.8608)) (IOPATH TE_B Z () () (0.3765::0.3766) (3.9391::3.9391) (-0.0140::-0.0140) (1.9801::1.9801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6014::0.6014) (0.6777::0.6777)) (IOPATH B X (0.4344::0.4344) (0.5640::0.5640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2461::5.2462) (2.4230::2.4232)) (IOPATH TE_B Z () () (0.5198::0.5198) (5.4531::5.4531) (-0.1031::-0.1031) (2.7008::2.7008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5528::0.5528) (0.6239::0.6239)) (IOPATH B X (0.4510::0.4510) (0.5765::0.5765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7758::4.7759) (2.2231::2.2233)) (IOPATH TE_B Z () () (0.3905::0.3905) (4.8562::4.8562) (-0.0217::-0.0217) (2.3546::2.3546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.8253::0.8253) (1.9121::1.9121)) (IOPATH A1 X (0.8587::0.8587) (1.9547::1.9547)) (IOPATH A2 X (0.8397::0.8397) (1.9108::1.9108)) (IOPATH A3 X (0.8195::0.8195) (1.9141::1.9141)) (IOPATH (posedge S0) X (0.9498::0.9498) (2.2471::2.2471)) (IOPATH (negedge S0) X (1.2584::1.2584) (1.9172::1.9172)) (IOPATH (posedge S1) X (0.6828::0.6828) (1.3759::1.3759)) (IOPATH (negedge S1) X (0.8556::0.8556) (1.1594::1.1594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1706::1.1706) (0.7463::0.7498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0549::1.0549) (0.8521::0.8521)) (IOPATH D Q (1.1658::1.1658) (0.7386::0.7431)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9853::5.9854) (2.7281::2.7283)) (IOPATH TE_B Z () () (0.3790::0.3790) (6.0553::6.0553) (-0.0153::-0.0153) (2.8573::2.8573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1883::0.1883) (0.2147::0.2147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5978::4.5980) (2.1539::2.1541)) (IOPATH TE_B Z () () (0.3901::0.3901) (4.6870::4.6870) (-0.0214::-0.0214) (2.2938::2.2938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0573::4.0573) (1.9333::1.9335)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.1229::4.1229) (-0.0144::-0.0144) (2.0523::2.0523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8306::0.8306)) (IOPATH D Q (1.1102::1.1102) (0.6989::0.6989)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1235::1.1235) (0.7089::0.7126)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0331::1.0331) (0.8370::0.8370)) (IOPATH D Q (1.1128::1.1128) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0390::1.0390) (0.8411::0.8411)) (IOPATH D Q (1.1339::1.1339) (0.7187::0.7187)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1066::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1099::1.1099) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5875::4.5877) (2.1503::2.1506)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.6697::4.6697) (-0.0150::-0.0150) (2.2889::2.2889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8911::0.8911) (0.8463::0.8463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9112::3.9113) (1.8759::1.8761)) (IOPATH TE_B Z () () (0.4129::0.4129) (4.0264::4.0264) (-0.0340::-0.0340) (2.0396::2.0396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1208::1.1208) (0.7117::0.7117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7325::0.7325)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0326::1.0326) (0.8366::0.8366)) (IOPATH D Q (1.1353::1.1353) (0.7165::0.7197)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5851::4.5852) (2.1493::2.1495)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.6628::4.6628) (-0.0201::-0.0201) (2.2809::2.2809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6658::0.6658) (0.5786::0.5786)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2950::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1123::1.1123) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7295::0.7295)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1656::1.1723) (0.7490::0.7610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7624)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1383)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5776::0.5776) (0.6536::0.6536)) (IOPATH B X (0.4140::0.4140) (0.5426::0.5426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8764::4.8764) (2.2684::2.2685)) (IOPATH TE_B Z () () (0.3861::0.3861) (4.9366::4.9366) (-0.0193::-0.0193) (2.3890::2.3890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6254::0.6254) (0.7014::0.7014)) (IOPATH B X (0.4220::0.4220) (0.5497::0.5497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9109::3.9111) (1.8751::1.8753)) (IOPATH TE_B Z () () (0.3840::0.3840) (3.9979::3.9979) (-0.0181::-0.0181) (2.0094::2.0094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0444::1.0444) (0.9238::0.9238)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8932::1.9015)) (SETUP (negedge D) (posedge CLK) (1.4913::1.5276)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8306::4.8307) (2.2511::2.2513)) (IOPATH TE_B Z () () (0.3630::0.3630) (4.8721::4.8721) (-0.0065::-0.0065) (2.3548::2.3548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2262::0.2262) (0.2543::0.2543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9101::0.9101) (0.8555::0.8555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8385::3.8385) (1.8461::1.8463)) (IOPATH TE_B Z () () (0.3893::0.3893) (3.9150::3.9150) (-0.0210::-0.0210) (1.9768::1.9768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.0965::1.0965) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6862::0.6862) (0.5908::0.5908)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2998::0.3012)) (SETUP (negedge GATE) (posedge CLK) (0.3975::0.3983)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4618::5.4620) (2.5082::2.5084)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.5397::5.5397) (-0.0195::-0.0195) (2.6391::2.6391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1091::4.1092) (1.9577::1.9579)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.1861::4.1861) (-0.0176::-0.0176) (2.0848::2.0848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1017::4.1018) (1.9516::1.9518)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.1789::4.1789) (-0.0197::-0.0197) (2.0790::2.0790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1818::4.1819) (1.9831::1.9833)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.2453::4.2453) (-0.0140::-0.0140) (2.0974::2.0974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8174::3.8176) (1.8367::1.8369)) (IOPATH TE_B Z () () (0.3715::0.3715) (3.8981::3.8981) (-0.0112::-0.0112) (1.9628::1.9628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8335::0.8335)) (IOPATH D Q (1.1821::1.1821) (0.7541::0.7577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7646::0.7646)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1333)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5326::0.5326) (0.6064::0.6065)) (IOPATH B X (0.4256::0.4256) (0.5527::0.5527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5403::0.5403) (0.6165::0.6165)) (IOPATH B X (0.4465::0.4465) (0.5786::0.5786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1610::0.1610) (0.1716::0.1716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0797::1.0797) (0.8682::0.8682)) (IOPATH D Q (1.1623::1.1623) (0.7346::0.7346)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3779::0.3779) (0.3961::0.3961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5655::0.5655) (0.6376::0.6376)) (IOPATH B X (0.5600::0.5600) (0.6999::0.6999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.8682::0.8682) (1.9593::1.9593)) (IOPATH A1 X (0.8977::0.8977) (1.9990::1.9990)) (IOPATH A2 X (0.8773::0.8773) (1.9541::1.9541)) (IOPATH A3 X (0.8527::0.8527) (1.9546::1.9546)) (IOPATH (posedge S0) X (0.9906::0.9906) (2.2922::2.2922)) (IOPATH (negedge S0) X (1.2982::1.2982) (1.9619::1.9619)) (IOPATH (posedge S1) X (0.7227::0.7227) (1.4208::1.4208)) (IOPATH (negedge S1) X (0.8958::0.8958) (1.2043::1.2043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8496::0.8497) (0.7949::0.7949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9122::3.9124) (1.8756::1.8759)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.9945::3.9945) (-0.0172::-0.0172) (2.0048::2.0048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1158::1.1158) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1051::0.1051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0137::4.0139) (1.9182::1.9184)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.1004::4.1004) (-0.0187::-0.0187) (2.0530::2.0530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6563::0.6563) (0.5327::0.5327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0474::1.0474) (0.8469::0.8469)) (IOPATH D Q (1.1686::1.1686) (0.7454::0.7454)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7425::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5320::4.5321) (2.1264::2.1266)) (IOPATH TE_B Z () () (0.4021::0.4021) (4.6296::4.6296) (-0.0281::-0.0281) (2.2765::2.2765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7922::3.7924) (1.8246::1.8248)) (IOPATH TE_B Z () () (0.3928::0.3928) (3.8898::3.8898) (-0.0229::-0.0229) (1.9680::1.9680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1072::1.1072) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1280::6.1282) (2.7891::2.7893)) (IOPATH TE_B Z () () (0.3782::0.3782) (6.1894::6.1894) (-0.0149::-0.0149) (2.9093::2.9093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1424::1.1424) (0.7301::0.7301)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1207::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0369::1.0369) (0.8396::0.8396)) (IOPATH D Q (1.1210::1.1210) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8250::0.8250)) (IOPATH D Q (1.0879::1.0879) (0.6816::0.6816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0683::1.0683) (0.9388::0.9388)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1656::2.1733)) (SETUP (negedge D) (posedge CLK) (1.7540::1.7775)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7927::4.7928) (2.2293::2.2296)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.8549::4.8549) (-0.0131::-0.0131) (2.3477::2.3477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4040::4.4041) (2.0758::2.0760)) (IOPATH TE_B Z () () (0.3758::0.3758) (4.4684::4.4684) (-0.0135::-0.0135) (2.1920::2.1920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6221::0.6221) (0.6970::0.6970)) (IOPATH B X (0.4279::0.4279) (0.5556::0.5556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1054::1.1054) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6738::0.6738) (0.5831::0.5831)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2948::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7255::4.7255) (2.2033::2.2035)) (IOPATH TE_B Z () () (0.3881::0.3881) (4.7902::4.7902) (-0.0204::-0.0204) (2.3282::2.3282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8451::4.8452) (2.2567::2.2569)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.9217::4.9217) (-0.0165::-0.0165) (2.3848::2.3848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0220::1.0220) (0.9081::0.9081)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9533::1.9668)) (SETUP (negedge D) (posedge CLK) (1.5496::1.5788)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8312::0.8312)) (IOPATH D Q (1.1228::1.1228) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7268::0.7268)) (SETUP (negedge D) (negedge GATE) (0.1084::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1158::1.1158) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6217::0.6217) (0.6958::0.6958)) (IOPATH B X (0.4244::0.4244) (0.5510::0.5510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7669::4.7670) (2.2232::2.2234)) (IOPATH TE_B Z () () (0.3748::0.3748) (4.8324::4.8324) (-0.0130::-0.0130) (2.3473::2.3473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0139::4.0140) (1.9187::1.9189)) (IOPATH TE_B Z () () (0.4064::0.4064) (4.1081::4.1081) (-0.0305::-0.0305) (2.0673::2.0673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6398::0.6398) (0.7118::0.7118)) (IOPATH B X (0.4409::0.4409) (0.5665::0.5665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6655::0.6655) (0.7335::0.7335)) (IOPATH B X (0.4723::0.4723) (0.5970::0.5970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1341::1.1375) (0.7230::0.7309)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7406)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1209)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0411::1.0411) (0.9217::0.9217)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8703::1.8760)) (SETUP (negedge D) (posedge CLK) (1.4677::1.4920)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.8524::0.8524) (1.9448::1.9448)) (IOPATH A1 X (0.8907::0.8907) (1.9905::1.9905)) (IOPATH A2 X (0.8601::0.8601) (1.9388::1.9388)) (IOPATH A3 X (0.8344::0.8344) (1.9387::1.9387)) (IOPATH (posedge S0) X (0.9758::0.9758) (2.2786::2.2786)) (IOPATH (negedge S0) X (1.2835::1.2835) (1.9484::1.9484)) (IOPATH (posedge S1) X (0.7081::0.7081) (1.4073::1.4073)) (IOPATH (negedge S1) X (0.8811::0.8811) (1.1907::1.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4964::0.4964) (0.5712::0.5712)) (IOPATH B X (0.4455::0.4455) (0.5761::0.5761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4040::5.4042) (2.4976::2.4980)) (IOPATH TE_B Z () () (0.4108::0.4108) (5.4239::5.4239) (-0.0329::-0.0329) (2.6136::2.6136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5403::0.5403) (0.6121::0.6121)) (IOPATH B X (0.4343::0.4343) (0.5597::0.5597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1437::1.1437) (0.7251::0.7312)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0217::1.0217) (0.8289::0.8289)) (IOPATH D Q (1.0955::1.0955) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8191::3.8192) (1.8387::1.8389)) (IOPATH TE_B Z () () (0.3876::0.3876) (3.9076::3.9076) (-0.0200::-0.0200) (1.9749::1.9749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8924::0.8929) (0.7728::0.7800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3124::4.3126) (2.0417::2.0419)) (IOPATH TE_B Z () () (0.3705::0.3705) (4.3813::4.3813) (-0.0106::-0.0106) (2.1596::2.1596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0384::1.0384) (0.8406::0.8406)) (IOPATH D Q (1.1593::1.1631) (0.7418::0.7501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1241)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0382::1.0382) (0.8405::0.8405)) (IOPATH D Q (1.1199::1.1199) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.0991::1.0991) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0373::1.0373) (0.9189::0.9189)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0915::2.0968)) (SETUP (negedge D) (posedge CLK) (1.6819::1.7057)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1125::1.1125) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1131::1.1131) (0.7065::0.7065)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7294::0.7294)) (SETUP (negedge D) (negedge GATE) (0.1105::0.1105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5724::0.5727) (0.5145::0.5183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2876::4.2877) (2.0320::2.0322)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.3719::4.3719) (-0.0178::-0.0178) (2.1652::2.1652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.5277::0.5277) (0.5020::0.5020)) (IOPATH A Y (0.6675::0.6675) (0.1772::0.1772)) (IOPATH B Y (0.6246::0.6246) (0.1820::0.1820)) (IOPATH C Y (0.5433::0.5433) (0.1860::0.1860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0131::1.0131) (0.9017::0.9017)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8897::1.8973)) (SETUP (negedge D) (posedge CLK) (1.4877::1.5202)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.1475::1.1505) (0.7354::0.7417)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7516::0.7537)) (SETUP (negedge D) (negedge GATE) (0.1258::0.1299)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2387::4.2388) (2.0146::2.0148)) (IOPATH TE_B Z () () (0.3957::0.3957) (4.3122::4.3122) (-0.0245::-0.0245) (2.1472::2.1472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0930::1.0930) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7279::0.7279) (0.7221::0.7221)) (IOPATH D X (0.7355::0.7355) (0.7390::0.7390)) (IOPATH A_N X (0.9095::0.9095) (0.7790::0.7790)) (IOPATH B_N X (0.9219::0.9219) (0.7981::0.7981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1179::5.1180) (2.3691::2.3693)) (IOPATH TE_B Z () () (0.3653::0.3653) (5.1589::5.1589) (-0.0078::-0.0078) (2.4681::2.4681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8413::4.8415) (2.2528::2.2530)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.9265::4.9265) (-0.0191::-0.0191) (2.3899::2.3899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7453::0.7453) (0.7342::0.7342)) (IOPATH D X (0.7510::0.7510) (0.7500::0.7500)) (IOPATH A_N X (0.9251::0.9251) (0.7900::0.7900)) (IOPATH B_N X (0.9365::0.9365) (0.8067::0.8067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6777::0.6777) (0.5853::0.5853)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2952::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3947::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.7234::1.7234) (1.2501::1.2501)) (IOPATH D Q (1.8049::1.8049) (1.1148::1.1148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7178::0.7178) (0.7093::0.7093)) (IOPATH C X (0.7364::0.7364) (0.7425::0.7425)) (IOPATH D X (0.7564::0.7564) (0.7850::0.7850)) (IOPATH A_N X (0.8883::0.8883) (0.7803::0.7803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0455::1.0455) (0.9245::0.9245)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6419::1.6522)) (SETUP (negedge D) (posedge CLK) (1.2712::1.2918)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7291::4.7292) (2.2098::2.2100)) (IOPATH TE_B Z () () (0.4158::0.4158) (4.7880::4.7880) (-0.0357::-0.0357) (2.3443::2.3443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6001::0.6001) (0.6764::0.6764)) (IOPATH B X (0.4147::0.4147) (0.5429::0.5429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7569::0.7569) (0.7452::0.7452)) (IOPATH D X (0.7545::0.7545) (0.7526::0.7526)) (IOPATH A_N X (0.9192::0.9192) (0.7799::0.7799)) (IOPATH B_N X (0.9412::0.9412) (0.8114::0.8114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4908::4.4909) (2.1093::2.1096)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.5682::4.5682) (-0.0184::-0.0184) (2.2437::2.2437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6449::0.6449) (0.5470::0.5470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6834::3.6836) (1.7773::1.7776)) (IOPATH TE_B Z () () (0.3779::0.3779) (3.7711::3.7711) (-0.0147::-0.0147) (1.9101::1.9101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.6978::0.6978) (0.6950::0.6950)) (IOPATH C X (0.7281::0.7281) (0.7392::0.7392)) (IOPATH D X (0.7383::0.7383) (0.7716::0.7716)) (IOPATH A_N X (0.8621::0.8621) (0.7570::0.7570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7130::0.7130) (0.7059::0.7059)) (IOPATH C X (0.7416::0.7416) (0.7488::0.7488)) (IOPATH D X (0.7515::0.7515) (0.7814::0.7814)) (IOPATH A_N X (0.8742::0.8742) (0.7641::0.7641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5363::0.5363) (0.6090::0.6090)) (IOPATH B X (0.4538::0.4538) (0.5815::0.5815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8973::3.8973) (1.8709::1.8711)) (IOPATH TE_B Z () () (0.3990::0.3990) (3.9884::3.9884) (-0.0264::-0.0264) (2.0138::2.0138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8896::4.8897) (2.2728::2.2730)) (IOPATH TE_B Z () () (0.3673::0.3673) (4.9337::4.9337) (-0.0088::-0.0088) (2.3779::2.3779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8328::0.8328)) (IOPATH D Q (1.1650::1.1650) (0.7403::0.7475)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7537::0.7537)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1272)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6223::3.6224) (1.7571::1.7573)) (IOPATH TE_B Z () () (0.3761::0.3761) (3.6971::3.6971) (-0.0137::-0.0137) (1.8787::1.8787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6781::0.6781) (0.6065::0.6065)) (IOPATH B X (0.7173::0.7173) (0.6986::0.6986)) (IOPATH C X (0.7442::0.7442) (0.7522::0.7522)) (IOPATH D X (0.7475::0.7475) (0.7715::0.7715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1062::1.1062) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.0984::1.0984) (0.6897::0.6897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0967::0.0967)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0181::1.0181) (0.9054::0.9054)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8481::1.8541)) (SETUP (negedge D) (posedge CLK) (1.4459::1.4724)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1538::5.1539) (2.3803::2.3805)) (IOPATH TE_B Z () () (0.3681::0.3681) (5.2067::5.2067) (-0.0093::-0.0093) (2.4885::2.4885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3409::4.3411) (2.0520::2.0522)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.4108::4.4108) (-0.0152::-0.0152) (2.1712::2.1712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1028::1.1028) (0.8824::0.8824)) (IOPATH D Q (1.1883::1.1883) (0.7513::0.7513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9016::0.9016) (1.9918::1.9918)) (IOPATH A1 X (0.9371::0.9371) (2.0356::2.0356)) (IOPATH A2 X (0.9328::0.9328) (2.0007::2.0007)) (IOPATH A3 X (0.8960::0.8960) (1.9935::1.9935)) (IOPATH (posedge S0) X (1.0300::1.0300) (2.3285::2.3285)) (IOPATH (negedge S0) X (1.3371::1.3371) (1.9980::1.9980)) (IOPATH (posedge S1) X (0.7616::0.7616) (1.4567::1.4567)) (IOPATH (negedge S1) X (0.9348::0.9348) (1.2404::1.2404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0399::1.0399) (0.8417::0.8417)) (IOPATH D Q (1.1809::1.1865) (0.7595::0.7695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7597)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1356)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6559::0.6559) (0.7307::0.7307)) (IOPATH B X (0.4798::0.4798) (0.6129::0.6129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1027::1.1027) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7038::0.7038) (0.6102::0.6102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2389::0.2389) (0.2742::0.2742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1013::1.1013) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0995::0.0995)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6783::0.6783) (0.6005::0.6005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1014::1.1014) (0.8816::0.8816)) (IOPATH D Q (1.1862::1.1862) (0.7501::0.7501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0245::4.0246) (1.9254::1.9255)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.0822::4.0822) (-0.0150::-0.0150) (2.0417::2.0417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8294::0.8294)) (IOPATH D Q (1.1222::1.1222) (0.7131::0.7131)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1098::0.1098)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8744::3.8745) (1.8611::1.8613)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.9561::3.9561) (-0.0186::-0.0186) (1.9918::1.9918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8894::3.8895) (1.8679::1.8681)) (IOPATH TE_B Z () () (0.3845::0.3845) (3.9682::3.9682) (-0.0184::-0.0184) (1.9977::1.9977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.4249::5.4249) (2.4945::2.4945)) (IOPATH TE_B Z () () (0.2995::0.2995) (5.4853::5.4853) (0.0286::0.0286) (2.5842::2.5843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6672::0.6672) (0.5791::0.5791)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2996::0.2998)) (SETUP (negedge GATE) (posedge CLK) (0.3969::0.3982)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0914::1.0914) (0.6863::0.6863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0637::1.0637) (0.8583::0.8583)) (IOPATH D Q (1.1433::1.1433) (0.7218::0.7218)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7145::0.7145)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2507::4.2509) (2.0174::2.0176)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.3259::4.3259) (-0.0149::-0.0149) (2.1399::2.1399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0105::1.0105) (0.8998::0.8998)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1521::2.1593)) (SETUP (negedge D) (posedge CLK) (1.7415::1.7701)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2784::6.2785) (2.8504::2.8506)) (IOPATH TE_B Z () () (0.3960::0.3960) (6.3524::6.3524) (-0.0247::-0.0247) (2.9862::2.9862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0760::5.0760) (2.3526::2.3528)) (IOPATH TE_B Z () () (0.3868::0.3868) (5.1433::5.1433) (-0.0196::-0.0196) (2.4775::2.4775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.1454::1.1454) (0.7303::0.7303)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0632::1.0632) (0.8579::0.8579)) (IOPATH D Q (1.1530::1.1530) (0.7296::0.7296)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2421::4.2423) (2.0112::2.0114)) (IOPATH TE_B Z () () (0.4070::0.4070) (4.3461::4.3461) (-0.0308::-0.0308) (2.1642::2.1642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0192::1.0192) (0.9061::0.9061)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8486::1.8562)) (SETUP (negedge D) (posedge CLK) (1.4487::1.4819)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7601::0.7601) (0.6861::0.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0285::1.0285) (0.8337::0.8337)) (IOPATH D Q (1.1154::1.1154) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6435::4.6436) (2.1710::2.1712)) (IOPATH TE_B Z () () (0.3729::0.3729) (4.7067::4.7067) (-0.0120::-0.0120) (2.2913::2.2913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0163::1.0163) (0.9040::0.9040)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6283::1.6358)) (SETUP (negedge D) (posedge CLK) (1.2680::1.2792)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4017::4.4018) (2.0721::2.0723)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.4846::4.4846) (-0.0196::-0.0196) (2.2034::2.2034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1702::5.1702) (2.3900::2.3902)) (IOPATH TE_B Z () () (0.3891::0.3891) (5.2299::5.2299) (-0.0209::-0.0209) (2.5101::2.5101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.1191::1.1191) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7932::0.7934) (0.6953::0.6991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0937::1.0937) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4633::0.4633) (0.5343::0.5343)) (IOPATH B X (0.4809::0.4809) (0.6105::0.6105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9384::3.9385) (1.8903::1.8906)) (IOPATH TE_B Z () () (0.4033::0.4033) (3.9880::3.9880) (-0.0287::-0.0287) (2.0128::2.0128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0216::1.0216) (0.9078::0.9078)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8375::1.8449)) (SETUP (negedge D) (posedge CLK) (1.4354::1.4646)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0191::1.0191) (0.8272::0.8272)) (IOPATH D Q (1.1142::1.1142) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1068::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5460::0.5460) (0.4925::0.4925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8433::5.8435) (2.6715::2.6718)) (IOPATH TE_B Z () () (0.4560::0.4560) (5.9329::5.9329) (-0.0579::-0.0579) (2.8466::2.8466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0243::1.0243) (0.8308::0.8308)) (IOPATH D Q (1.1088::1.1088) (0.6988::0.6988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7473::0.7473) (0.6520::0.6520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5964::0.5964) (0.6705::0.6705)) (IOPATH B X (0.4428::0.4428) (0.5709::0.5709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8456::0.8460) (0.7394::0.7414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0818::5.0818) (2.3567::2.3569)) (IOPATH TE_B Z () () (0.4019::0.4019) (5.1602::5.1602) (-0.0280::-0.0280) (2.4979::2.4979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1605::0.1605) (0.1697::0.1697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1190::1.1190) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1114::0.1114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7369::4.7370) (2.2075::2.2077)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.8084::4.8084) (-0.0135::-0.0135) (2.3311::2.3311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0263::1.0263) (0.8322::0.8322)) (IOPATH D Q (1.1159::1.1159) (0.7053::0.7053)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8239::0.8239)) (IOPATH D Q (1.1356::1.1356) (0.7258::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0925::1.0925) (0.8761::0.8761)) (IOPATH D Q (1.1823::1.1823) (0.7490::0.7490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0250::1.0250) (0.9102::0.9102)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1354::2.1434)) (SETUP (negedge D) (posedge CLK) (1.7243::1.7493)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0521::1.0521) (0.8502::0.8502)) (IOPATH D Q (1.1366::1.1366) (0.7160::0.7160)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0383::1.0383) (0.8405::0.8405)) (IOPATH D Q (1.1255::1.1255) (0.7118::0.7118)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1261::1.1261) (0.7105::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1080)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1281::1.1281) (0.7123::0.7162)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6612::0.6612) (0.5755::0.5755)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6573::0.6573) (0.5733::0.5733)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0132::1.0132) (0.9018::0.9018)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7976::1.8038)) (SETUP (negedge D) (posedge CLK) (1.4022::1.4293)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0203::4.0204) (1.9185::1.9187)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.1078::4.1078) (-0.0231::-0.0231) (2.0566::2.0566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0950::1.0950) (0.6878::0.6878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8473::4.8474) (2.2581::2.2583)) (IOPATH TE_B Z () () (0.3809::0.3809) (4.9093::4.9093) (-0.0163::-0.0163) (2.3803::2.3803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0593::1.0593) (0.9332::0.9332)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7844::1.7916)) (SETUP (negedge D) (posedge CLK) (1.3886::1.4088)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6756::4.6756) (2.1861::2.1863)) (IOPATH TE_B Z () () (0.3857::0.3857) (4.7437::4.7437) (-0.0190::-0.0190) (2.3112::2.3112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1211::1.1211) (0.7136::0.7136)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7351::0.7351)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0120::1.0120) (0.8222::0.8222)) (IOPATH D Q (1.1095::1.1095) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0397::1.0397) (0.8415::0.8415)) (IOPATH D Q (1.1254::1.1254) (0.7120::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1449::1.1449) (0.7283::0.7295)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7499::0.7499)) (SETUP (negedge D) (negedge GATE) (0.1220::0.1226)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9798::4.9799) (2.3165::2.3166)) (IOPATH TE_B Z () () (0.3961::0.3961) (5.0470::5.0470) (-0.0248::-0.0248) (2.4485::2.4485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7476::3.7477) (1.8052::1.8054)) (IOPATH TE_B Z () () (0.3784::0.3784) (3.8253::3.8253) (-0.0150::-0.0150) (1.9304::1.9304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7908::4.7908) (2.2298::2.2298)) (IOPATH TE_B Z () () (0.3019::0.3019) (4.8555::4.8555) (0.0273::0.0273) (2.3240::2.3241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0207::1.0207) (0.8283::0.8283)) (IOPATH D Q (1.1039::1.1039) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8316::3.8318) (1.8414::1.8416)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.9210::3.9210) (-0.0199::-0.0199) (1.9777::1.9777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0288::1.0288) (0.9129::0.9129)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7681::1.7743)) (SETUP (negedge D) (posedge CLK) (1.3769::1.3943)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0909::5.0909) (2.3534::2.3536)) (IOPATH TE_B Z () () (0.3619::0.3619) (5.1272::5.1272) (-0.0059::-0.0059) (2.4523::2.4523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7734::3.7734) (1.8205::1.8207)) (IOPATH TE_B Z () () (0.3961::0.3961) (3.8641::3.8641) (-0.0248::-0.0248) (1.9610::1.9610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1603::4.1604) (1.9779::1.9781)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.2324::4.2324) (-0.0158::-0.0158) (2.0996::2.0996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1205::1.1205) (0.7071::0.7107)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7345::0.7345)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3042::5.3044) (2.4457::2.4459)) (IOPATH TE_B Z () () (0.3667::0.3667) (5.3628::5.3628) (-0.0085::-0.0085) (2.5565::2.5565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4064::4.4065) (2.0764::2.0767)) (IOPATH TE_B Z () () (0.3671::0.3671) (4.4656::4.4656) (-0.0087::-0.0087) (2.1872::2.1872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5429::0.5429) (0.6126::0.6126)) (IOPATH B X (0.4926::0.4926) (0.6216::0.6216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4611::0.4611) (0.5342::0.5342)) (IOPATH B X (0.4879::0.4879) (0.6216::0.6216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7878::3.7879) (1.8253::1.8255)) (IOPATH TE_B Z () () (0.3964::0.3964) (3.8829::3.8829) (-0.0249::-0.0249) (1.9684::1.9684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6016::4.6018) (2.1562::2.1564)) (IOPATH TE_B Z () () (0.3893::0.3893) (4.6955::4.6955) (-0.0210::-0.0210) (2.2996::2.2996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2344::0.2344) (0.2636::0.2636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6532::0.6532) (0.5711::0.5711)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2925)) (SETUP (negedge GATE) (posedge CLK) (0.3927::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.0905::1.0905) (0.6857::0.6857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0975::0.0975)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8252::0.8252)) (IOPATH D Q (1.1013::1.1013) (0.6930::0.6930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7849::5.7850) (2.6419::2.6421)) (IOPATH TE_B Z () () (0.4098::0.4098) (5.8807::5.8807) (-0.0324::-0.0324) (2.7970::2.7970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6623::0.6623) (0.5424::0.5424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1354::4.1355) (1.9662::1.9665)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.2143::4.2143) (-0.0153::-0.0153) (2.0941::2.0941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0286::1.0286) (0.8338::0.8338)) (IOPATH D Q (1.1366::1.1366) (0.7235::0.7235)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1132::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0320::1.0320) (0.8362::0.8362)) (IOPATH D Q (1.1318::1.1318) (0.7188::0.7188)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3128::4.3129) (2.0417::2.0419)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.3903::4.3903) (-0.0147::-0.0147) (2.1686::2.1686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1118::1.1118) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4450::0.4450) (0.4240::0.4240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0356::1.0356) (0.9177::0.9177)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.1359::2.1462)) (SETUP (negedge D) (posedge CLK) (1.7249::1.7545)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0213::1.0213) (0.8287::0.8287)) (IOPATH D Q (1.1060::1.1060) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7177::0.7177)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6311::0.6311) (0.5629::0.5629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8845::5.8846) (2.6870::2.6872)) (IOPATH TE_B Z () () (0.3773::0.3773) (5.9457::5.9457) (-0.0144::-0.0144) (2.8060::2.8060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8705::0.8705) (0.8080::0.8080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1518::1.1518) (0.7397::0.7397)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7525::0.7525)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1273)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0311::1.0311) (0.9145::0.9145)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8527::1.8606)) (SETUP (negedge D) (posedge CLK) (1.4524::1.4897)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6997::3.6999) (1.7877::1.7879)) (IOPATH TE_B Z () () (0.3793::0.3793) (3.7892::3.7892) (-0.0155::-0.0155) (1.9222::1.9222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1191::1.1191) (0.7080::0.7080)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7287::0.7287)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6721::0.6721) (0.5823::0.5823)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2954::0.2979)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6593::0.6593) (0.5915::0.5915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0551::1.0551) (0.9306::0.9306)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6505::1.6592)) (SETUP (negedge D) (posedge CLK) (1.2763::1.2966)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8359::0.8359)) (IOPATH D Q (1.1181::1.1181) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0086::4.0087) (1.9154::1.9156)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.0913::4.0913) (-0.0188::-0.0188) (2.0459::2.0459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6872::4.6872) (2.1894::2.1896)) (IOPATH TE_B Z () () (0.3946::0.3946) (4.7640::4.7640) (-0.0240::-0.0240) (2.3226::2.3226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4588::4.4589) (2.0978::2.0980)) (IOPATH TE_B Z () () (0.3825::0.3825) (4.5291::4.5291) (-0.0173::-0.0173) (2.2272::2.2272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3193::4.3194) (2.0471::2.0473)) (IOPATH TE_B Z () () (0.3719::0.3719) (4.3762::4.3762) (-0.0114::-0.0114) (2.1552::2.1552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8727::4.8727) (2.2703::2.2705)) (IOPATH TE_B Z () () (0.3882::0.3882) (4.9309::4.9309) (-0.0204::-0.0204) (2.3876::2.3876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7100::0.7100) (0.6016::0.6016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6167::4.6168) (2.1615::2.1616)) (IOPATH TE_B Z () () (0.3759::0.3759) (4.6780::4.6780) (-0.0136::-0.0136) (2.2846::2.2846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1762::1.1762) (0.7502::0.7541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7648::0.7648)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1338)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0341::1.0341) (0.9167::0.9167)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8132::1.8197)) (SETUP (negedge D) (posedge CLK) (1.4137::1.4426)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6551::0.6551) (0.5911::0.5911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0370::1.0370) (0.8397::0.8397)) (IOPATH D Q (1.1248::1.1248) (0.7092::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4362::4.4364) (2.0859::2.0861)) (IOPATH TE_B Z () () (0.3681::0.3681) (4.4953::4.4953) (-0.0093::-0.0093) (2.2000::2.2000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1259::1.1259) (0.7157::0.7157)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2228::6.2228) (2.8285::2.8287)) (IOPATH TE_B Z () () (0.4152::0.4152) (6.3148::6.3148) (-0.0353::-0.0353) (2.9877::2.9877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7314::0.7314) (0.6243::0.6243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8294::0.8294)) (IOPATH D Q (1.1305::1.1305) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1138::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2627::6.2628) (2.8493::2.8496)) (IOPATH TE_B Z () () (0.4562::0.4562) (6.3616::6.3616) (-0.0579::-0.0579) (3.0315::3.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5481::0.5481) (0.6245::0.6245)) (IOPATH B X (0.4615::0.4615) (0.5946::0.5946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3720::4.3721) (2.0643::2.0645)) (IOPATH TE_B Z () () (0.4018::0.4018) (4.4713::4.4713) (-0.0279::-0.0279) (2.2139::2.2139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3299::4.3301) (2.0509::2.0511)) (IOPATH TE_B Z () () (0.3848::0.3848) (4.4174::4.4174) (-0.0185::-0.0185) (2.1873::2.1873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.0893::1.0893) (0.6840::0.6840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1042::1.1042) (0.6936::0.6936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0988::0.0988)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6794::0.6794) (0.5863::0.5863)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2968::0.2972)) (SETUP (negedge GATE) (posedge CLK) (0.3954::0.3966)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5852::0.5852) (0.5336::0.5336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0551::1.0551) (0.8523::0.8523)) (IOPATH D Q (1.1556::1.1556) (0.7309::0.7337)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0151::1.0151) (0.8243::0.8243)) (IOPATH D Q (1.1342::1.1342) (0.7215::0.7215)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7410::0.7410)) (SETUP (negedge D) (negedge GATE) (0.1173::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0833::4.0834) (1.9470::1.9472)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.1518::4.1518) (-0.0161::-0.0161) (2.0655::2.0655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0728::1.0728) (0.9417::0.9417)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0605::2.0684)) (SETUP (negedge D) (posedge CLK) (1.6533::1.6756)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.0971::1.0971) (0.6896::0.6896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6833::0.6833) (0.5886::0.5886)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2991::0.3016)) (SETUP (negedge GATE) (posedge CLK) (0.3975::0.3980)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4427::0.4427) (0.4222::0.4222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8073::4.8074) (2.2365::2.2367)) (IOPATH TE_B Z () () (0.4017::0.4017) (4.8991::4.8991) (-0.0279::-0.0279) (2.3816::2.3816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1275::1.1275) (0.7142::0.7142)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7229::0.7229)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1134::1.1134) (0.7039::0.7039)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7302::0.7302)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6792::0.6792) (0.5862::0.5862)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2925::0.2950)) (SETUP (negedge GATE) (posedge CLK) (0.3938::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0130::1.0130) (0.9017::0.9017)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.8808::1.8881)) (SETUP (negedge D) (posedge CLK) (1.4792::1.5153)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1052::1.1052) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1042::1.1042) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7238::0.7238)) (SETUP (negedge D) (negedge GATE) (0.1055::0.1055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0262::1.0262) (0.9110::0.9110)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6864::1.6967)) (SETUP (negedge D) (posedge CLK) (1.2992::1.3161)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1113::1.1113) (0.6999::0.6999)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8278::0.8278)) (IOPATH D Q (1.1272::1.1272) (0.7148::0.7148)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7329::0.7329)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8305::4.8306) (2.2495::2.2497)) (IOPATH TE_B Z () () (0.3910::0.3910) (4.9088::4.9088) (-0.0219::-0.0219) (2.3799::2.3799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6464::3.6466) (1.7662::1.7665)) (IOPATH TE_B Z () () (0.3845::0.3845) (3.7349::3.7349) (-0.0183::-0.0183) (1.9002::1.9002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0184::1.0184) (0.9056::0.9056)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7503::1.7558)) (SETUP (negedge D) (posedge CLK) (1.3594::1.3756)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2841::5.2843) (2.4371::2.4373)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.3470::5.3470) (-0.0130::-0.0130) (2.5517::2.5517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4032::5.4032) (2.4799::2.4801)) (IOPATH TE_B Z () () (0.3746::0.3746) (5.4595::5.4595) (-0.0129::-0.0129) (2.5940::2.5940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4352::4.4353) (2.0836::2.0839)) (IOPATH TE_B Z () () (0.3732::0.3733) (4.5028::4.5028) (-0.0121::-0.0121) (2.2067::2.2067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1230::1.1230) (0.7108::0.7108)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7314::0.7314)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4764::5.4764) (2.5205::2.5207)) (IOPATH TE_B Z () () (0.3731::0.3731) (5.5293::5.5293) (-0.0121::-0.0121) (2.6360::2.6360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8823::3.8823) (1.8664::1.8666)) (IOPATH TE_B Z () () (0.3814::0.3814) (3.9605::3.9605) (-0.0166::-0.0166) (1.9987::1.9987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1035::1.1035) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5928::5.5928) (2.5628::2.5630)) (IOPATH TE_B Z () () (0.3745::0.3745) (5.6422::5.6422) (-0.0128::-0.0128) (2.6729::2.6729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2052::4.2053) (1.9994::1.9996)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.2727::4.2727) (-0.0138::-0.0138) (2.1186::2.1186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8726::3.8727) (1.8595::1.8597)) (IOPATH TE_B Z () () (0.3936::0.3936) (3.9634::3.9634) (-0.0234::-0.0234) (2.0004::2.0004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5980::4.5981) (2.1547::2.1550)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.6803::4.6803) (-0.0147::-0.0147) (2.2940::2.2940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5149::5.5149) (2.5332::2.5334)) (IOPATH TE_B Z () () (0.3861::0.3861) (5.5711::5.5711) (-0.0192::-0.0192) (2.6519::2.6519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2026::0.2026) (0.2294::0.2294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8304::0.8304)) (IOPATH D Q (1.1615::1.1651) (0.7453::0.7518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7561)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1314)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8236::0.8236)) (IOPATH D Q (1.1031::1.1031) (0.6959::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0396::1.0396) (0.8414::0.8414)) (IOPATH D Q (1.1634::1.1634) (0.7383::0.7442)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0967::1.0967) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8445::5.8446) (2.6705::2.6707)) (IOPATH TE_B Z () () (0.4015::0.4015) (5.9294::5.9294) (-0.0277::-0.0277) (2.8138::2.8138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9151::0.9152) (0.8605::0.8605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1032::1.1032) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7115::0.7115)) (SETUP (negedge D) (negedge GATE) (0.0963::0.0963)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1063::1.1063) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0259::1.0259) (0.9108::0.9108)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0737::2.0799)) (SETUP (negedge D) (posedge CLK) (1.6643::1.6891)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0496::1.0496) (0.8484::0.8484)) (IOPATH D Q (1.1450::1.1450) (0.7278::0.7278)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7251::0.7251)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6805::0.6805) (0.5873::0.5873)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2923::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3699::4.3700) (2.0669::2.0671)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.4463::4.4463) (-0.0149::-0.0149) (2.1943::2.1943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4549::0.4549) (0.4319::0.4319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0172::1.0172) (0.8258::0.8258)) (IOPATH D Q (1.0911::1.0911) (0.6833::0.6833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1273::1.1273) (0.7122::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7336::0.7336)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0199::1.0199) (0.9066::0.9066)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.9006::1.9089)) (SETUP (negedge D) (posedge CLK) (1.4976::1.5388)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3294::4.3294) (2.0500::2.0501)) (IOPATH TE_B Z () () (0.3723::0.3723) (4.3836::4.3836) (-0.0116::-0.0116) (2.1615::2.1615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0840::1.0840) (0.9489::0.9489)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.6970::1.7039)) (SETUP (negedge D) (posedge CLK) (1.3059::1.3241)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5465::4.5466) (2.1337::2.1339)) (IOPATH TE_B Z () () (0.3807::0.3807) (4.6190::4.6190) (-0.0162::-0.0162) (2.2650::2.2650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.0280::4.0280) (1.9113::1.9113)) (IOPATH TE_B Z () () (0.3126::0.3126) (4.0932::4.0932) (0.0214::0.0214) (2.0039::2.0040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8112::0.8112) (0.7612::0.7612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0339::1.0339) (0.8375::0.8375)) (IOPATH D Q (1.1151::1.1151) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7153::3.7153) (1.7807::1.7807)) (IOPATH TE_B Z () () (0.3023::0.3023) (3.7740::3.7741) (0.0271::0.0271) (1.8673::1.8673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9907::3.9908) (1.9061::1.9063)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.0658::4.0658) (-0.0179::-0.0179) (2.0301::2.0301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1076::4.1076) (1.9557::1.9559)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.1700::4.1700) (-0.0197::-0.0197) (2.0734::2.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7642::4.7643) (2.2231::2.2233)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.8296::4.8296) (-0.0137::-0.0137) (2.3451::2.3451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3831::4.3832) (2.0735::2.0737)) (IOPATH TE_B Z () () (0.3973::0.3973) (4.4730::4.4730) (-0.0254::-0.0254) (2.2155::2.2155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2275::0.2275) (0.2567::0.2567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0245::1.0245) (0.8309::0.8309)) (IOPATH D Q (1.1116::1.1116) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8079::3.8080) (1.8298::1.8300)) (IOPATH TE_B Z () () (0.3744::0.3744) (3.8816::3.8816) (-0.0128::-0.0128) (1.9505::1.9505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3017::4.3018) (2.0374::2.0376)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.3831::4.3831) (-0.0189::-0.0189) (2.1700::2.1700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1386::1.1432) (0.7279::0.7369)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7497)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0205::1.0205) (0.9071::0.9071)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7710::1.7765)) (SETUP (negedge D) (posedge CLK) (1.3805::1.3954)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2635::4.2636) (2.0217::2.0219)) (IOPATH TE_B Z () () (0.3697::0.3697) (4.3228::4.3228) (-0.0102::-0.0102) (2.1293::2.1293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8415::3.8416) (1.8481::1.8483)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.9173::3.9173) (-0.0157::-0.0157) (1.9716::1.9716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9964::4.9965) (2.3119::2.3121)) (IOPATH TE_B Z () () (0.3859::0.3859) (5.0698::5.0698) (-0.0191::-0.0191) (2.4409::2.4409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2609::4.2610) (2.0168::2.0170)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.3309::4.3309) (-0.0166::-0.0166) (2.1364::2.1364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0608::1.0608) (0.8564::0.8564)) (IOPATH D Q (1.1485::1.1485) (0.7284::0.7284)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4338::0.4341) (0.3931::0.3986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5526::0.5526) (0.6283::0.6283)) (IOPATH B X (0.4198::0.4198) (0.5479::0.5479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7582::5.7583) (2.6331::2.6334)) (IOPATH TE_B Z () () (0.3985::0.3985) (5.7962::5.7962) (-0.0261::-0.0261) (2.7546::2.7546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0463::1.0463) (0.8462::0.8462)) (IOPATH D Q (1.1288::1.1288) (0.7112::0.7112)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.5466::0.5469) (0.4924::0.4963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5550::0.5550) (0.5244::0.5244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7855::3.7857) (1.8197::1.8199)) (IOPATH TE_B Z () () (0.3769::0.3769) (3.8641::3.8641) (-0.0141::-0.0141) (1.9448::1.9448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0279::1.0279) (0.8333::0.8333)) (IOPATH D Q (1.1105::1.1105) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7164::0.7164)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0169::1.0169) (0.8256::0.8256)) (IOPATH D Q (1.1319::1.1319) (0.7169::0.7172)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1142)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0907::1.0907) (0.8749::0.8749)) (IOPATH D Q (1.1818::1.1818) (0.7494::0.7494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6457::0.6457) (0.5667::0.5667)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2914::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0512::1.0512) (0.9280::0.9280)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (2.0596::2.0661)) (SETUP (negedge D) (posedge CLK) (1.6515::1.6749)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.4549::0.4549) (0.4320::0.4320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0265::1.0265) (0.8323::0.8323)) (IOPATH D Q (1.1106::1.1106) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0216::1.0216) (0.8289::0.8289)) (IOPATH D Q (1.1052::1.1052) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2367::0.2367) (0.2663::0.2663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0549::1.0549) (0.9304::0.9304)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7482::1.7540)) (SETUP (negedge D) (posedge CLK) (1.3532::1.3697)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6088::0.6088) (0.5598::0.5598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1686::5.1688) (2.3890::2.3893)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.2488::5.2488) (-0.0194::-0.0194) (2.5209::2.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2524::5.2525) (2.4215::2.4217)) (IOPATH TE_B Z () () (0.3855::0.3855) (5.3252::5.3252) (-0.0189::-0.0189) (2.5485::2.5485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8316::0.8316)) (IOPATH D Q (1.1109::1.1109) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.1064::1.1064) (0.9631::0.9631)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7780::1.7837)) (SETUP (negedge D) (posedge CLK) (1.3879::1.4050)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1863::5.1865) (2.3955::2.3957)) (IOPATH TE_B Z () () (0.3973::0.3973) (5.2776::5.2776) (-0.0254::-0.0254) (2.5409::2.5409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1274::1.1274) (0.7146::0.7146)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1118::0.1118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2603::5.2604) (2.4363::2.4367)) (IOPATH TE_B Z () () (0.4039::0.4039) (5.2772::5.2772) (-0.0291::-0.0291) (2.5470::2.5470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7654::3.7656) (1.8126::1.8128)) (IOPATH TE_B Z () () (0.3819::0.3819) (3.8492::3.8492) (-0.0169::-0.0169) (1.9419::1.9418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9785::3.9786) (1.9052::1.9054)) (IOPATH TE_B Z () () (0.3863::0.3863) (4.0635::4.0635) (-0.0193::-0.0193) (2.0394::2.0394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0945::1.0945) (0.6889::0.6889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9977::4.9978) (2.3187::2.3189)) (IOPATH TE_B Z () () (0.3842::0.3842) (5.0720::5.0720) (-0.0182::-0.0182) (2.4457::2.4457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8285::0.8285)) (IOPATH D Q (1.1174::1.1174) (0.7039::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1118::1.1118) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4722::5.4724) (2.5119::2.5121)) (IOPATH TE_B Z () () (0.3662::0.3662) (5.5267::5.5267) (-0.0082::-0.0082) (2.6191::2.6191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6721::4.6722) (2.1853::2.1855)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.7423::4.7423) (-0.0157::-0.0157) (2.3098::2.3098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8155::0.8158) (0.7134::0.7154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1068::1.1068) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7143::0.7143)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8291::0.8291)) (IOPATH D Q (1.1484::1.1484) (0.7362::0.7362)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1228::0.1228)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8496::0.8496) (0.7941::0.7941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1341::1.1341) (0.7174::0.7212)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7375::0.7375)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1151)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6266::0.6266) (0.6999::0.6999)) (IOPATH B X (0.4359::0.4359) (0.5625::0.5625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1550::1.1550) (0.7417::0.7417)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7459::0.7459)) (SETUP (negedge D) (negedge GATE) (0.1232::0.1232)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0379::1.0379) (0.8403::0.8403)) (IOPATH D Q (1.1221::1.1221) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1102::1.1102) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4442::4.4442) (2.0991::2.0992)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.5176::4.5176) (-0.0184::-0.0184) (2.2277::2.2277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1323::1.1323) (0.9007::0.9007)) (IOPATH D Q (1.2168::1.2168) (0.7693::0.7693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0192::1.0192) (0.8272::0.8272)) (IOPATH D Q (1.1328::1.1328) (0.7196::0.7196)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7373::0.7373)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8316::0.8316) (0.7587::0.7587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.4924::5.4924) (2.5227::2.5227)) (IOPATH TE_B Z () () (0.3039::0.3040) (5.5537::5.5540) (0.0262::0.0261) (2.6128::2.6132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0127::1.0127) (0.8227::0.8227)) (IOPATH D Q (1.0968::1.0968) (0.6921::0.6921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (1.0240::1.0240) (0.9094::0.9094)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.9478::0.9478)) (WIDTH (negedge CLK) (1.0890::1.0890)) (SETUP (posedge D) (posedge CLK) (1.7148::1.7231)) (SETUP (negedge D) (posedge CLK) (1.3215::1.3381)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2036::4.2038) (1.9978::1.9980)) (IOPATH TE_B Z () () (0.3757::0.3757) (4.2808::4.2808) (-0.0135::-0.0135) (2.1223::2.1223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1133::1.1133) (0.7052::0.7052)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4594::4.4594) (2.0972::2.1038)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.5222::4.5222) (-0.0134::-0.0134) (2.2193::2.2193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0201::4.0203) (1.9195::1.9198)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.1072::4.1072) (-0.0205::-0.0205) (2.0534::2.0534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7826::3.7827) (1.8227::1.8229)) (IOPATH TE_B Z () () (0.3778::0.3778) (3.8597::3.8597) (-0.0146::-0.0146) (1.9478::1.9478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1408::1.1408) (0.7233::0.7278)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7450::0.7450)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7341::3.7342) (1.8010::1.8012)) (IOPATH TE_B Z () () (0.3856::0.3856) (3.8168::3.8168) (-0.0190::-0.0190) (1.9322::1.9322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0319::1.0319) (0.8361::0.8361)) (IOPATH D Q (1.1235::1.1235) (0.7115::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7224::0.7224)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1053)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2835::5.2836) (2.4411::2.4413)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.3220::5.3220) (-0.0140::-0.0140) (2.5436::2.5436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8188::0.8189) (0.7531::0.7531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1149::1.1149) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1026::0.1026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1435::4.1436) (1.9746::1.9748)) (IOPATH TE_B Z () () (0.3754::0.3754) (4.2111::4.2111) (-0.0133::-0.0133) (2.0929::2.0929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0131::4.0132) (1.9192::1.9194)) (IOPATH TE_B Z () () (0.3865::0.3865) (4.0961::4.0961) (-0.0195::-0.0195) (2.0523::2.0523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7127::4.7128) (2.1994::2.1996)) (IOPATH TE_B Z () () (0.3986::0.3986) (4.8008::4.8008) (-0.0262::-0.0262) (2.3429::2.3429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8538::4.8539) (2.2604::2.2606)) (IOPATH TE_B Z () () (0.3710::0.3710) (4.9085::4.9085) (-0.0109::-0.0109) (2.3760::2.3760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4339::4.4339) (2.0851::2.0853)) (IOPATH TE_B Z () () (0.3674::0.3674) (4.4819::4.4819) (-0.0089::-0.0089) (2.1870::2.1870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6880::0.6880) (0.5914::0.5914)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3947)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0341::1.0341) (0.8377::0.8377)) (IOPATH D Q (1.1403::1.1403) (0.7207::0.7244)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8609::3.8610) (1.8548::1.8550)) (IOPATH TE_B Z () () (0.3949::0.3949) (3.9533::3.9533) (-0.0241::-0.0241) (1.9948::1.9948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4189::4.4190) (2.0879::2.0881)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.4952::4.4952) (-0.0158::-0.0158) (2.2150::2.2150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0357::1.0357) (0.8388::0.8388)) (IOPATH D Q (1.1761::1.1761) (0.7487::0.7556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1285)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7814::4.7816) (2.2296::2.2298)) (IOPATH TE_B Z () () (0.3725::0.3725) (4.8482::4.8482) (-0.0117::-0.0117) (2.3531::2.3531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4880::0.4880) (0.5634::0.5635)) (IOPATH B X (0.4684::0.4684) (0.6020::0.6020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7613::0.7613) (0.6748::0.6748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8336::0.8336) (0.7718::0.7718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8235::0.8235)) (IOPATH D Q (1.1231::1.1231) (0.7091::0.7120)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7343::0.7343)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1125)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5727::0.5727) (0.6473::0.6473)) (IOPATH B X (0.4208::0.4208) (0.5480::0.5480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6729::0.6729) (0.5825::0.5825)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2916::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7703::0.7704) (0.6833::0.6834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0689::1.0689) (0.8614::0.8614)) (IOPATH D Q (1.1527::1.1527) (0.7279::0.7279)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0388::1.0388) (0.8409::0.8409)) (IOPATH D Q (1.1249::1.1249) (0.7093::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5890::4.5891) (2.1495::2.1498)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.6657::4.6657) (-0.0157::-0.0157) (2.2840::2.2840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8295::0.8295)) (IOPATH D Q (1.1463::1.1463) (0.7329::0.7329)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1207::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8284::0.8284)) (IOPATH D Q (1.1324::1.1324) (0.7221::0.7221)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0955::1.0955) (0.6890::0.6890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5068::0.5068) (0.4611::0.4611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8346::4.8348) (2.2485::2.2487)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.9039::4.9039) (-0.0129::-0.0129) (2.3680::2.3680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5705::4.5707) (2.1394::2.1396)) (IOPATH TE_B Z () () (0.3858::0.3858) (4.6587::4.6587) (-0.0191::-0.0191) (2.2767::2.2767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8205::0.8205) (0.7188::0.7188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0677::5.0679) (2.3478::2.3480)) (IOPATH TE_B Z () () (0.3824::0.3824) (5.1384::5.1384) (-0.0172::-0.0172) (2.4706::2.4706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0288::1.0288) (0.8339::0.8339)) (IOPATH D Q (1.1387::1.1387) (0.7233::0.7233)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6616::4.6617) (2.1783::2.1785)) (IOPATH TE_B Z () () (0.3643::0.3643) (4.7086::4.7086) (-0.0072::-0.0072) (2.2827::2.2827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1184::1.1184) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1063::0.1063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2393::0.2393) (0.2690::0.2690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5448::0.5448) (0.4909::0.4909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2726::5.2727) (2.4365::2.4368)) (IOPATH TE_B Z () () (0.6808::0.6808) (5.6854::5.6854) (-0.2234::-0.2234) (2.8853::2.8853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4474::4.4476) (2.1084::2.1089)) (IOPATH TE_B Z () () (0.4704::0.4704) (4.5047::4.5047) (-0.0662::-0.0662) (2.2641::2.2641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7874::4.7875) (2.2328::2.2330)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.8577::4.8577) (-0.0178::-0.0178) (2.3560::2.3560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0345::1.0345) (0.8379::0.8379)) (IOPATH D Q (1.1361::1.1361) (0.7210::0.7210)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6510::0.6510) (0.5698::0.5698)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2447::6.2449) (2.8820::2.8824)) (IOPATH TE_B Z () () (0.5558::0.5558) (6.2586::6.2586) (-0.1300::-0.1300) (3.0679::3.0679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5720::0.5720) (0.6477::0.6477)) (IOPATH B X (0.4270::0.4270) (0.5561::0.5561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5686::4.5687) (2.1411::2.1413)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.6506::4.6506) (-0.0218::-0.0218) (2.2776::2.2776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7137::3.7138) (1.7950::1.7952)) (IOPATH TE_B Z () () (0.3846::0.3846) (3.7919::3.7919) (-0.0184::-0.0184) (1.9231::1.9231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0470::1.0470) (0.8466::0.8466)) (IOPATH D Q (1.1333::1.1333) (0.7176::0.7176)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6316::0.6316) (0.5672::0.5672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6158::0.6158) (0.5625::0.5625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8442::4.8443) (2.2619::2.2622)) (IOPATH TE_B Z () () (0.4046::0.4046) (4.8850::4.8850) (-0.0295::-0.0295) (2.3844::2.3844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4270::0.4270) (0.4992::0.4992)) (IOPATH B X (0.4610::0.4610) (0.5896::0.5896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4156::0.4157) (0.4899::0.4899)) (IOPATH B X (0.4651::0.4651) (0.5977::0.5977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7369::5.7369) (2.6278::2.6280)) (IOPATH TE_B Z () () (0.3939::0.3939) (5.8081::5.8081) (-0.0235::-0.0235) (2.7606::2.7606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1217::1.1250) (0.7134::0.7207)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7375)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1047::1.1047) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0984::1.0984) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8217::0.8217)) (IOPATH D Q (1.0974::1.0974) (0.6909::0.6909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0210::1.0210) (0.8285::0.8285)) (IOPATH D Q (1.1043::1.1043) (0.6957::0.6957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1295::1.1295) (0.7127::0.7156)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6617::0.6617) (0.5891::0.5891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1380::1.1409) (0.7253::0.7314)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2788::0.2788) (0.3206::0.3206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0315::1.0315) (0.8358::0.8358)) (IOPATH D Q (1.1018::1.1018) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8280::3.8281) (1.8403::1.8406)) (IOPATH TE_B Z () () (0.3752::0.3752) (3.9034::3.9034) (-0.0132::-0.0132) (1.9648::1.9648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2601::0.2601) (0.2974::0.2974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.1241::1.1241) (0.7139::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7272::0.7272)) (SETUP (negedge D) (negedge GATE) (0.1091::0.1091)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4675::5.4676) (2.5107::2.5109)) (IOPATH TE_B Z () () (0.3744::0.3744) (5.5278::5.5278) (-0.0128::-0.0128) (2.6268::2.6268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1124::4.1125) (1.9614::1.9616)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.1765::4.1765) (-0.0102::-0.0102) (2.0755::2.0755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0817::4.0818) (1.9430::1.9432)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.1495::4.1495) (-0.0128::-0.0128) (2.0610::2.0610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0996::4.0998) (1.9533::1.9536)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.1741::4.1741) (-0.0145::-0.0145) (2.0750::2.0750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7305::0.7305) (0.6400::0.6400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8268::3.8269) (1.8415::1.8417)) (IOPATH TE_B Z () () (0.3806::0.3806) (3.9028::3.9028) (-0.0162::-0.0162) (1.9674::1.9674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3614::5.3616) (2.4635::2.4637)) (IOPATH TE_B Z () () (0.3636::0.3636) (5.4132::5.4132) (-0.0068::-0.0068) (2.5678::2.5678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0161::1.0161) (0.8250::0.8250)) (IOPATH D Q (1.0995::1.0995) (0.6913::0.6913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8248::0.8248)) (IOPATH D Q (1.0901::1.0901) (0.6835::0.6835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7110::0.7110)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9203::3.9203) (1.8795::1.8797)) (IOPATH TE_B Z () () (0.3888::0.3888) (3.9998::3.9998) (-0.0207::-0.0207) (2.0105::2.0105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5616::0.5616) (0.5045::0.5045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3178::5.3180) (2.4486::2.4488)) (IOPATH TE_B Z () () (0.3705::0.3705) (5.3734::5.3734) (-0.0106::-0.0106) (2.5588::2.5588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6455::0.6455) (0.5663::0.5663)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2955::0.2987)) (SETUP (negedge GATE) (posedge CLK) (0.3957::0.3959)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8767::4.8769) (2.2689::2.2691)) (IOPATH TE_B Z () () (0.3911::0.3911) (4.9676::4.9676) (-0.0220::-0.0220) (2.4117::2.4117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4233::5.4235) (2.4914::2.4917)) (IOPATH TE_B Z () () (0.3851::0.3851) (5.4962::5.4962) (-0.0187::-0.0187) (2.6190::2.6190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1600::0.1600) (0.1699::0.1699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3892::4.3893) (2.0736::2.0739)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.4690::4.4690) (-0.0158::-0.0158) (2.2019::2.2019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1663::0.1663) (0.1803::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4848::4.4849) (2.1021::2.1023)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.5534::4.5534) (-0.0137::-0.0137) (2.2250::2.2250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5716::0.5716) (0.6476::0.6476)) (IOPATH B X (0.4424::0.4424) (0.5731::0.5731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6382::3.6383) (1.7625::1.7627)) (IOPATH TE_B Z () () (0.3708::0.3708) (3.7159::3.7159) (-0.0108::-0.0108) (1.8859::1.8859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9108::3.9109) (1.8746::1.8748)) (IOPATH TE_B Z () () (0.3739::0.3739) (3.9860::3.9860) (-0.0125::-0.0125) (1.9976::1.9976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0770::1.0770) (0.8665::0.8665)) (IOPATH D Q (1.1555::1.1555) (0.7284::0.7284)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7137::0.7137)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0893::1.0893) (0.6835::0.6835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7138::0.7138)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5595::0.5595) (0.5280::0.5280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7741::0.7741) (0.7034::0.7034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6664::0.6664) (0.5786::0.5786)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6896::0.6896) (0.7630::0.7631)) (IOPATH B X (0.4367::0.4367) (0.5631::0.5631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1119::1.1119) (0.8881::0.8881)) (IOPATH D Q (1.1968::1.1968) (0.7553::0.7553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1292::1.1292) (0.7131::0.7163)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7347::0.7347)) (SETUP (negedge D) (negedge GATE) (0.1110::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.0880::1.0880) (0.6825::0.6825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7102::0.7102)) (SETUP (negedge D) (negedge GATE) (0.0957::0.0957)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1276::1.1276) (0.7127::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8263::0.8263)) (IOPATH D Q (1.1068::1.1068) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4375::0.4375) (0.5121::0.5121)) (IOPATH B X (0.4792::0.4792) (0.6145::0.6145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1122::1.1122) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1077::0.1077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.0985::1.0985) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7157::0.7157)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0013::4.0014) (1.9114::1.9116)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.0742::4.0742) (-0.0144::-0.0144) (2.0322::2.0322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2969::4.2970) (2.0368::2.0370)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.3720::4.3720) (-0.0177::-0.0177) (2.1652::2.1652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.0977::1.0977) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0133::1.0133) (0.8231::0.8231)) (IOPATH D Q (1.1044::1.1044) (0.6941::0.6959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7220::0.7220)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1147::1.1147) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1048::0.1048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0305::1.0305) (0.8351::0.8351)) (IOPATH D Q (1.1078::1.1078) (0.6968::0.6968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7128::0.7128)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2056::0.2056) (0.2320::0.2320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7172::4.7174) (2.2033::2.2035)) (IOPATH TE_B Z () () (0.3822::0.3822) (4.7882::4.7882) (-0.0171::-0.0171) (2.3326::2.3326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8375::4.8376) (2.2504::2.2506)) (IOPATH TE_B Z () () (0.3923::0.3923) (4.9252::4.9252) (-0.0227::-0.0227) (2.3885::2.3885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7636::4.7637) (2.2207::2.2209)) (IOPATH TE_B Z () () (0.3767::0.3767) (4.8328::4.8328) (-0.0140::-0.0140) (2.3473::2.3473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8239::0.8239)) (IOPATH D Q (1.1373::1.1373) (0.7245::0.7245)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6705::0.6705) (0.5810::0.5810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2960)) (SETUP (negedge GATE) (posedge CLK) (0.3942::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8434::4.8436) (2.2545::2.2547)) (IOPATH TE_B Z () () (0.3752::0.3752) (4.9110::4.9110) (-0.0132::-0.0132) (2.3752::2.3752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5952::0.5952) (0.5311::0.5311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.0955::1.0955) (0.6899::0.6899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6368::5.6370) (2.6372::2.6375)) (IOPATH TE_B Z () () (0.6532::0.6532) (5.7262::5.7262) (-0.2028::-0.2028) (2.8841::2.8841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8628::3.8628) (1.8423::1.8423)) (IOPATH TE_B Z () () (0.3196::0.3196) (3.9424::3.9424) (0.0175::0.0175) (1.9506::1.9507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2931::5.2932) (2.4451::2.4454)) (IOPATH TE_B Z () () (0.4234::0.4234) (5.3623::5.3623) (-0.0398::-0.0398) (2.5933::2.5933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1487::4.1489) (1.9809::1.9813)) (IOPATH TE_B Z () () (0.4487::0.4487) (4.2091::4.2091) (-0.0538::-0.0538) (2.1275::2.1275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8227::4.8228) (2.2458::2.2460)) (IOPATH TE_B Z () () (0.4037::0.4037) (4.9039::4.9039) (-0.0290::-0.0290) (2.3891::2.3891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6254::0.6254) (0.6999::0.7001)) (IOPATH B X (0.4150::0.4150) (0.5419::0.5419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6845::0.6845) (0.7598::0.7598)) (IOPATH B X (0.4165::0.4165) (0.5434::0.5434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1215::1.1215) (0.7098::0.7098)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0366::1.0366) (0.8394::0.8394)) (IOPATH D Q (1.1560::1.1560) (0.7345::0.7358)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7413::0.7413)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6738::4.6740) (2.1860::2.1862)) (IOPATH TE_B Z () () (0.3708::0.3708) (4.7446::4.7446) (-0.0108::-0.0108) (2.3145::2.3145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4975::0.4977) (0.4474::0.4514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5757::0.5757) (0.6496::0.6496)) (IOPATH B X (0.4518::0.4518) (0.5810::0.5810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5502::5.5504) (2.5493::2.5495)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.6171::5.6171) (-0.0153::-0.0153) (2.6706::2.6706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8738::3.8739) (1.8610::1.8612)) (IOPATH TE_B Z () () (0.3906::0.3906) (3.9634::3.9634) (-0.0217::-0.0217) (1.9993::1.9993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3222::0.3222) (0.3614::0.3614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0382::1.0382) (0.8405::0.8405)) (IOPATH D Q (1.1507::1.1507) (0.7286::0.7325)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7366::0.7366)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1035::1.1035) (0.8829::0.8829)) (IOPATH D Q (1.1846::1.1846) (0.7468::0.7468)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6699::0.6699) (0.5807::0.5807)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2963::0.2984)) (SETUP (negedge GATE) (posedge CLK) (0.3957::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0125::1.0125) (0.8225::0.8225)) (IOPATH D Q (1.1451::1.1451) (0.7262::0.7319)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7501::0.7501)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1240)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0234::1.0234) (0.8302::0.8302)) (IOPATH D Q (1.1242::1.1242) (0.7113::0.7113)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3491::4.3492) (2.0584::2.0586)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.4265::4.4265) (-0.0196::-0.0196) (2.1869::2.1869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8337::0.8337)) (IOPATH D Q (1.1173::1.1173) (0.7060::0.7060)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7206::0.7206)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2361::0.2361) (0.2715::0.2715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4870::4.4872) (2.1070::2.1072)) (IOPATH TE_B Z () () (0.3722::0.3722) (4.5577::4.5577) (-0.0115::-0.0115) (2.2327::2.2327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6866::3.6867) (1.7785::1.7787)) (IOPATH TE_B Z () () (0.3918::0.3918) (3.7801::3.7801) (-0.0224::-0.0224) (1.9191::1.9191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8905::3.8906) (1.8678::1.8680)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.9663::3.9663) (-0.0140::-0.0140) (1.9912::1.9912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6211::3.6212) (1.7565::1.7568)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.7046::3.7046) (-0.0173::-0.0173) (1.8865::1.8865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.0965::1.0965) (0.6879::0.6879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0970::0.0970)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1467::5.1468) (2.3766::2.3768)) (IOPATH TE_B Z () () (0.3681::0.3681) (5.2040::5.2040) (-0.0093::-0.0093) (2.4857::2.4857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9199::3.9200) (1.8799::1.8801)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.9965::3.9965) (-0.0173::-0.0173) (2.0078::2.0078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6500::0.6500) (0.5690::0.5690)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2948)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2217::4.2218) (2.0055::2.0057)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.2690::4.2690) (-0.0177::-0.0177) (2.1161::2.1161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5750::4.5751) (2.1457::2.1459)) (IOPATH TE_B Z () () (0.3955::0.3955) (4.6648::4.6648) (-0.0244::-0.0244) (2.2896::2.2896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1591::0.1591) (0.1679::0.1679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0144::1.0144) (0.8238::0.8238)) (IOPATH D Q (1.0983::1.0983) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6483::0.6483) (0.5682::0.5682)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1204::1.1204) (0.7122::0.7122)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7348::0.7348)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1951::4.1951) (1.9940::1.9942)) (IOPATH TE_B Z () () (0.3984::0.3984) (4.2740::4.2740) (-0.0260::-0.0260) (2.1282::2.1282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8474::3.8475) (1.8503::1.8505)) (IOPATH TE_B Z () () (0.3891::0.3891) (3.9417::3.9417) (-0.0209::-0.0209) (1.9920::1.9920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0610::5.0612) (2.3468::2.3471)) (IOPATH TE_B Z () () (0.3829::0.3829) (5.1457::5.1457) (-0.0174::-0.0175) (2.4829::2.4829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0290::1.0290) (0.8341::0.8341)) (IOPATH D Q (1.1151::1.1151) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2623::5.2624) (2.4284::2.4286)) (IOPATH TE_B Z () () (0.3774::0.3774) (5.3152::5.3152) (-0.0144::-0.0144) (2.5388::2.5388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2301::4.2303) (2.0090::2.0092)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.3070::4.3070) (-0.0161::-0.0161) (2.1358::2.1358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7579::4.7580) (2.2160::2.2162)) (IOPATH TE_B Z () () (0.3701::0.3701) (4.8162::4.8162) (-0.0104::-0.0104) (2.3313::2.3313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1001::1.1001) (0.6929::0.6929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4903::0.4903) (0.5644::0.5644)) (IOPATH B X (0.4538::0.4538) (0.5838::0.5838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7756::0.7759) (0.6821::0.6858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5210::0.5210) (0.4865::0.4865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1283::1.1312) (0.7188::0.7243)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7390)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0316::1.0316) (0.8359::0.8359)) (IOPATH D Q (1.1071::1.1071) (0.6974::0.6974)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6278::0.6278) (0.7040::0.7040)) (IOPATH B X (0.4372::0.4372) (0.5671::0.5671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5820::0.5820) (0.6581::0.6583)) (IOPATH B X (0.4235::0.4235) (0.5513::0.5513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1276::1.1276) (0.7119::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1138)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0738::1.0738) (0.8645::0.8645)) (IOPATH D Q (1.1538::1.1538) (0.7278::0.7278)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1111::1.1111) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4377::4.4377) (2.0823::2.0823)) (IOPATH TE_B Z () () (0.3049::0.3049) (4.4936::4.4936) (0.0256::0.0256) (2.1654::2.1655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4555::4.4556) (2.0958::2.0960)) (IOPATH TE_B Z () () (0.3780::0.3780) (4.5321::4.5321) (-0.0148::-0.0148) (2.2304::2.2304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0196::1.0196) (0.8275::0.8275)) (IOPATH D Q (1.1347::1.1347) (0.7169::0.7231)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6551::0.6551) (0.5489::0.5489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8264::0.8264) (0.7737::0.7737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4237::5.4238) (2.4959::2.4961)) (IOPATH TE_B Z () () (0.3862::0.3862) (5.4980::5.4980) (-0.0193::-0.0193) (2.6254::2.6254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0715::5.0716) (2.3501::2.3503)) (IOPATH TE_B Z () () (0.3775::0.3775) (5.1327::5.1327) (-0.0145::-0.0145) (2.4666::2.4666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1280::1.1280) (0.7121::0.7161)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7333::0.7333)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1123)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0251::4.0252) (1.9240::1.9242)) (IOPATH TE_B Z () () (0.3814::0.3814) (4.1000::4.1000) (-0.0166::-0.0166) (2.0496::2.0496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0372::1.0372) (0.8398::0.8398)) (IOPATH D Q (1.1143::1.1143) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4102::4.4103) (2.0814::2.0816)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.4887::4.4887) (-0.0184::-0.0184) (2.2093::2.2093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1025::1.1025) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1037::0.1037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7737::0.7741) (0.6803::0.6823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6449::0.6449) (0.5659::0.5659)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2967::0.2995)) (SETUP (negedge GATE) (posedge CLK) (0.3963::0.3967)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0370::1.0370) (0.8396::0.8396)) (IOPATH D Q (1.1228::1.1228) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7976::4.7978) (2.2357::2.2359)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.8672::4.8672) (-0.0142::-0.0142) (2.3561::2.3561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1629::5.1630) (2.3871::2.3873)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.2239::5.2239) (-0.0153::-0.0153) (2.5038::2.5038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2137::0.2137) (0.2414::0.2414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6828::0.6828) (0.5511::0.5511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6097::4.6098) (2.1584::2.1586)) (IOPATH TE_B Z () () (0.3845::0.3845) (4.6862::4.6862) (-0.0183::-0.0183) (2.2934::2.2934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.6097::0.6097) (0.5215::0.5215)) (IOPATH A Y (0.7495::0.7495) (0.1923::0.1923)) (IOPATH B Y (0.7082::0.7082) (0.2009::0.2009)) (IOPATH C Y (0.6162::0.6162) (0.1876::0.1876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1819::4.1820) (1.9900::1.9902)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.2506::4.2506) (-0.0148::-0.0148) (2.1086::2.1086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0370::1.0370) (0.8397::0.8397)) (IOPATH D Q (1.1398::1.1398) (0.7196::0.7228)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.7494::0.7494) (0.7381::0.7381)) (IOPATH D X (0.7564::0.7564) (0.7548::0.7548)) (IOPATH A_N X (0.9195::0.9195) (0.7816::0.7816)) (IOPATH B_N X (0.9466::0.9466) (0.8182::0.8182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.1246::1.1246) (0.7147::0.7147)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7302::0.7302)) (SETUP (negedge D) (negedge GATE) (0.1111::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.7421::0.7421) (0.7341::0.7341)) (IOPATH D X (0.7447::0.7447) (0.7464::0.7464)) (IOPATH A_N X (0.9075::0.9075) (0.7732::0.7732)) (IOPATH B_N X (0.9304::0.9304) (0.8042::0.8042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0486::1.0486) (0.8478::0.8478)) (IOPATH D Q (1.1924::1.1988) (0.7678::0.7793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7622)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1380)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8544::5.8545) (2.6805::2.6808)) (IOPATH TE_B Z () () (0.4098::0.4098) (5.8962::5.8962) (-0.0323::-0.0323) (2.8084::2.8084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.7202::0.7202) (0.7129::0.7129)) (IOPATH C X (0.7359::0.7359) (0.7430::0.7430)) (IOPATH D X (0.7555::0.7555) (0.7851::0.7851)) (IOPATH A_N X (0.8764::0.8764) (0.7672::0.7672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1121::5.1122) (2.3709::2.3712)) (IOPATH TE_B Z () () (0.4073::0.4073) (5.1606::5.1606) (-0.0309::-0.0309) (2.4985::2.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0175::1.0175) (0.8261::0.8261)) (IOPATH D Q (1.0990::1.0990) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.7557::0.7557) (0.7412::0.7412)) (IOPATH D X (0.7639::0.7639) (0.7602::0.7602)) (IOPATH A_N X (0.9291::0.9291) (0.7884::0.7884)) (IOPATH B_N X (0.9541::0.9541) (0.8234::0.8234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7063::0.7063) (0.6210::0.6210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1441::0.1441) (0.1457::0.1457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.7316::0.7316) (0.7202::0.7202)) (IOPATH C X (0.7508::0.7508) (0.7524::0.7524)) (IOPATH D X (0.7714::0.7714) (0.7970::0.7970)) (IOPATH A_N X (0.8985::0.8985) (0.7861::0.7861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.7268::0.7268) (0.7176::0.7176)) (IOPATH C X (0.7413::0.7413) (0.7456::0.7456)) (IOPATH D X (0.7620::0.7620) (0.7899::0.7899)) (IOPATH A_N X (0.8850::0.8850) (0.7735::0.7735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.6619::0.6619) (0.5966::0.5966)) (IOPATH B X (0.7037::0.7037) (0.6911::0.6911)) (IOPATH C X (0.7163::0.7163) (0.7295::0.7295)) (IOPATH D X (0.7305::0.7305) (0.7603::0.7603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6764::4.6766) (2.1855::2.1857)) (IOPATH TE_B Z () () (0.3810::0.3810) (4.7539::4.7539) (-0.0164::-0.0164) (2.3146::2.3146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6033::4.6034) (2.1558::2.1560)) (IOPATH TE_B Z () () (0.3950::0.3950) (4.6943::4.6943) (-0.0241::-0.0241) (2.2988::2.2988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.1674::1.1674) (0.7449::0.7467)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7636::0.7636)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1321)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4502::0.4502) (0.5234::0.5234)) (IOPATH B X (0.4483::0.4483) (0.5776::0.5776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4261::0.4261) (0.5001::0.5001)) (IOPATH B X (0.5188::0.5188) (0.6572::0.6572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0425::1.0425) (0.8435::0.8435)) (IOPATH D Q (1.1252::1.1252) (0.7100::0.7100)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0194::1.0194) (0.8274::0.8274)) (IOPATH D Q (1.1434::1.1434) (0.7250::0.7288)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8891::3.8892) (1.8635::1.8637)) (IOPATH TE_B Z () () (0.3889::0.3889) (3.9716::3.9716) (-0.0208::-0.0208) (1.9972::1.9972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0166::4.0166) (1.9216::1.9218)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.0956::4.0956) (-0.0262::-0.0262) (2.0539::2.0539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7377::0.7377) (0.6416::0.6416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6186::0.6186) (0.5668::0.5668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8953::0.8953) (0.7819::0.7819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7536::0.7536) (0.6305::0.6305)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2962)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3951)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5707::0.5707) (0.6461::0.6461)) (IOPATH B X (0.4216::0.4216) (0.5504::0.5504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0436::1.0436) (0.8442::0.8442)) (IOPATH D Q (1.1359::1.1359) (0.7201::0.7201)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0912::4.0913) (1.9529::1.9531)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.1657::4.1657) (-0.0186::-0.0186) (2.0792::2.0792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6677::0.6689) (0.4948::0.4981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0115::1.0115) (0.8218::0.8218)) (IOPATH D Q (1.1331::1.1331) (0.7208::0.7208)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7427::0.7427)) (SETUP (negedge D) (negedge GATE) (0.1183::0.1183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2427::0.2427) (0.2798::0.2798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6595::0.6595) (0.5746::0.5746)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2938)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0147::1.0147) (0.8241::0.8241)) (IOPATH D Q (1.1075::1.1075) (0.6981::0.6981)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7232::0.7232)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1383::1.1383) (0.7259::0.7259)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7436::0.7436)) (SETUP (negedge D) (negedge GATE) (0.1196::0.1196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0257::1.0257) (0.8318::0.8318)) (IOPATH D Q (1.1098::1.1098) (0.7004::0.7004)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3863::0.3866) (0.3643::0.3685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7780::3.7780) (1.8228::1.8230)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.8472::3.8472) (-0.0153::-0.0153) (1.9436::1.9436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0537::1.0537) (0.8513::0.8513)) (IOPATH D Q (1.1579::1.1579) (0.7358::0.7358)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3113::5.3114) (2.4505::2.4507)) (IOPATH TE_B Z () () (0.3696::0.3696) (5.3615::5.3615) (-0.0101::-0.0101) (2.5550::2.5550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4093::4.4094) (2.0823::2.0825)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.4852::4.4852) (-0.0168::-0.0168) (2.2089::2.2089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1610::0.1610) (0.1680::0.1680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1104::1.1104) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7201::0.7201)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8313::3.8314) (1.8417::1.8419)) (IOPATH TE_B Z () () (0.3843::0.3843) (3.9159::3.9159) (-0.0183::-0.0183) (1.9738::1.9738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6062::4.6063) (2.1576::2.1578)) (IOPATH TE_B Z () () (0.3880::0.3880) (4.6888::4.6888) (-0.0203::-0.0203) (2.2929::2.2929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0513::5.0514) (2.3452::2.3453)) (IOPATH TE_B Z () () (0.3999::0.3999) (5.1273::5.1273) (-0.0269::-0.0269) (2.4842::2.4842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2614::5.2616) (2.4199::2.4201)) (IOPATH TE_B Z () () (0.3774::0.3774) (5.3292::5.3292) (-0.0144::-0.0144) (2.5396::2.5396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8943::4.8943) (2.2781::2.2783)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.9584::4.9584) (-0.0165::-0.0165) (2.3976::2.3976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.9741::4.9741) (2.3063::2.3063)) (IOPATH TE_B Z () () (0.3036::0.3036) (5.0281::5.0281) (0.0264::0.0264) (2.3862::2.3862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1911::4.1912) (1.9889::1.9891)) (IOPATH TE_B Z () () (0.3773::0.3773) (4.2653::4.2653) (-0.0144::-0.0144) (2.1132::2.1132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9113::3.9113) (1.8776::1.8778)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.9830::3.9830) (-0.0188::-0.0188) (2.0048::2.0048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7850::5.7852) (2.6416::2.6418)) (IOPATH TE_B Z () () (0.3824::0.3824) (5.8525::5.8525) (-0.0172::-0.0172) (2.7679::2.7679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5434::0.5434) (0.5165::0.5165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4113::0.4113) (0.4850::0.4850)) (IOPATH B X (0.4465::0.4465) (0.5759::0.5759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8142::0.8142) (0.7544::0.7544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1420::1.1434) (0.7286::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7392)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4792::0.4792) (0.5476::0.5476)) (IOPATH B X (0.4953::0.4953) (0.6224::0.6224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0293::1.0293) (0.8343::0.8343)) (IOPATH D Q (1.1596::1.1596) (0.7363::0.7423)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5477::4.5479) (2.1343::2.1346)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.6281::4.6281) (-0.0168::-0.0168) (2.2717::2.2717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.8004::0.8004) (0.6583::0.6583)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2932::0.2941)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2418::0.2418) (0.2717::0.2717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.0903::1.0903) (0.6839::0.6839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8266::0.8266)) (IOPATH D Q (1.0951::1.0951) (0.6876::0.6876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4568::4.4569) (2.0969::2.0971)) (IOPATH TE_B Z () () (0.3889::0.3889) (4.5367::4.5367) (-0.0208::-0.0208) (2.2350::2.2350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0316::1.0316) (0.8359::0.8359)) (IOPATH D Q (1.1137::1.1137) (0.7009::0.7009)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6082::0.6082) (0.5434::0.5434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0406::1.0406) (0.8421::0.8421)) (IOPATH D Q (1.1166::1.1166) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7120::0.7120)) (SETUP (negedge D) (negedge GATE) (0.0969::0.0969)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8642::4.8643) (2.2660::2.2662)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.9292::4.9292) (-0.0169::-0.0169) (2.3859::2.3859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6095::4.6096) (2.1588::2.1590)) (IOPATH TE_B Z () () (0.3869::0.3869) (4.6977::4.6977) (-0.0197::-0.0197) (2.2990::2.2990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5858::4.5860) (2.1478::2.1481)) (IOPATH TE_B Z () () (0.3900::0.3900) (4.6739::4.6739) (-0.0214::-0.0214) (2.2853::2.2853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0222::1.0222) (0.8293::0.8293)) (IOPATH D Q (1.1034::1.1034) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2414::4.2416) (2.0105::2.0107)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.3287::4.3287) (-0.0227::-0.0227) (2.1462::2.1462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4383::4.4385) (2.0879::2.0881)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.5089::4.5089) (-0.0162::-0.0162) (2.2144::2.2144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6633::4.6633) (2.1831::2.1833)) (IOPATH TE_B Z () () (0.3905::0.3905) (4.7216::4.7216) (-0.0217::-0.0217) (2.3076::2.3076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7986::0.7986) (0.7174::0.7174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1130::1.1130) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0209::1.0209) (0.8285::0.8285)) (IOPATH D Q (1.0910::1.0910) (0.6849::0.6849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7089::0.7089)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6013::4.6014) (2.1539::2.1542)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.6839::4.6839) (-0.0231::-0.0231) (2.2907::2.2907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.0969::1.0969) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2875::6.2876) (2.8613::2.8617)) (IOPATH TE_B Z () () (0.4738::0.4738) (6.3751::6.3751) (-0.0688::-0.0688) (3.0456::3.0456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8339::0.8339)) (IOPATH D Q (1.1112::1.1112) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1003::0.1003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0467::1.0467) (0.8464::0.8464)) (IOPATH D Q (1.1290::1.1290) (0.7114::0.7114)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8934::4.8935) (2.2769::2.2771)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.9667::4.9667) (-0.0161::-0.0161) (2.4050::2.4050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1458::1.1458) (0.7284::0.7323)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7522::0.7522)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1252)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.0977::1.0977) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4989::1.4989) (1.1182::1.1182)) (IOPATH D Q (1.5839::1.5839) (0.9868::0.9868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7052::0.7052) (0.6143::0.6143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0224::1.0224) (0.8294::0.8294)) (IOPATH D Q (1.1635::1.1693) (0.7473::0.7577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7599)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1359)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.0969::1.0969) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.1002::0.1002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5944::4.5945) (2.1518::2.1520)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.6621::4.6621) (-0.0150::-0.0150) (2.2800::2.2800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0737::4.0738) (1.9397::1.9400)) (IOPATH TE_B Z () () (0.3663::0.3663) (4.1351::4.1351) (-0.0083::-0.0083) (2.0476::2.0476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6741::0.6741) (0.5832::0.5832)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2924::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9135::3.9137) (1.8783::1.8785)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.0017::4.0017) (-0.0188::-0.0188) (2.0145::2.0145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1007::1.1007) (0.6920::0.6920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6420::0.6420) (0.5645::0.5645)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2937::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3950)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0491::1.0491) (0.8481::0.8481)) (IOPATH D Q (1.1341::1.1341) (0.7170::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1005::1.1005) (0.8810::0.8810)) (IOPATH D Q (1.1735::1.1735) (0.7394::0.7394)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0788::1.0788) (0.8676::0.8676)) (IOPATH D Q (1.1785::1.1785) (0.7512::0.7512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0195::1.0195) (0.8274::0.8274)) (IOPATH D Q (1.0996::1.0996) (0.6919::0.6919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1979::0.1979) (0.2246::0.2246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7859::4.7860) (2.2310::2.2311)) (IOPATH TE_B Z () () (0.3895::0.3895) (4.8418::4.8418) (-0.0211::-0.0211) (2.3507::2.3507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.6816::3.6816) (1.7666::1.7666)) (IOPATH TE_B Z () () (0.3023::0.3023) (3.7435::3.7435) (0.0271::0.0271) (1.8572::1.8573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0122::1.0122) (0.8223::0.8223)) (IOPATH D Q (1.0963::1.0963) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4001::5.4002) (2.4799::2.4801)) (IOPATH TE_B Z () () (0.3750::0.3750) (5.4609::5.4609) (-0.0131::-0.0131) (2.5954::2.5954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1359::1.1359) (0.7235::0.7235)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7455::0.7455)) (SETUP (negedge D) (negedge GATE) (0.1203::0.1203)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6990::0.6990) (0.6185::0.6185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1838::0.1838) (0.2067::0.2067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8726::3.8727) (1.8592::1.8594)) (IOPATH TE_B Z () () (0.3767::0.3767) (3.9458::3.9458) (-0.0141::-0.0141) (1.9828::1.9828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2076::4.2077) (1.9999::2.0001)) (IOPATH TE_B Z () () (0.3733::0.3733) (4.2716::4.2716) (-0.0122::-0.0122) (2.1172::2.1172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0586::4.0588) (1.9374::1.9377)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.1442::4.1442) (-0.0165::-0.0165) (2.0696::2.0696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9568::4.9569) (2.3037::2.3039)) (IOPATH TE_B Z () () (0.3835::0.3835) (5.0352::5.0352) (-0.0178::-0.0178) (2.4363::2.4363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5072::5.5073) (2.5295::2.5297)) (IOPATH TE_B Z () () (0.3700::0.3700) (5.5542::5.5542) (-0.0103::-0.0103) (2.6343::2.6343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1030::1.1030) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0907::5.0907) (2.3545::2.3547)) (IOPATH TE_B Z () () (0.3951::0.3951) (5.1647::5.1647) (-0.0242::-0.0242) (2.4869::2.4869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7252::5.7252) (2.6185::2.6187)) (IOPATH TE_B Z () () (0.3924::0.3925) (5.7950::5.7950) (-0.0227::-0.0227) (2.7531::2.7531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0454::1.0454) (0.8455::0.8455)) (IOPATH D Q (1.1292::1.1292) (0.7133::0.7133)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6925::4.6926) (2.1947::2.1949)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.7731::4.7731) (-0.0186::-0.0186) (2.3279::2.3279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8227::5.8227) (2.6641::2.6643)) (IOPATH TE_B Z () () (0.3859::0.3859) (5.8855::5.8855) (-0.0191::-0.0191) (2.7911::2.7911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9139::3.9140) (1.8750::1.8752)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.0000::4.0000) (-0.0189::-0.0189) (2.0098::2.0098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0107::4.0109) (1.9153::1.9155)) (IOPATH TE_B Z () () (0.4011::0.4011) (4.1129::4.1129) (-0.0275::-0.0275) (2.0655::2.0655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8457::5.8458) (2.6714::2.6716)) (IOPATH TE_B Z () () (0.3790::0.3790) (5.9097::5.9097) (-0.0153::-0.0153) (2.7933::2.7933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7741::0.7741) (0.6662::0.6662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1130::1.1130) (0.7041::0.7041)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7245::0.7245)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1075::1.1075) (0.6978::0.6978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4177::5.4179) (2.4919::2.4921)) (IOPATH TE_B Z () () (0.3737::0.3737) (5.4842::5.4842) (-0.0124::-0.0124) (2.6112::2.6112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1330::1.1365) (0.7236::0.7313)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7454)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1243)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0178::1.0178) (0.8263::0.8263)) (IOPATH D Q (1.1419::1.1448) (0.7305::0.7372)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7463)) (SETUP (negedge D) (negedge GATE) (0.1211::0.1248)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1174::1.1174) (0.7075::0.7075)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7328::0.7328)) (SETUP (negedge D) (negedge GATE) (0.1113::0.1113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2380::0.2380) (0.2706::0.2706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1390::6.1391) (2.7947::2.7949)) (IOPATH TE_B Z () () (0.3953::0.3953) (6.2066::6.2066) (-0.0243::-0.0243) (2.9270::2.9270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.5526::4.5526) (2.1303::2.1303)) (IOPATH TE_B Z () () (0.3125::0.3125) (4.6152::4.6153) (0.0215::0.0215) (2.2197::2.2197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2231::0.2231) (0.2520::0.2520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6062::0.6062) (0.5426::0.5426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7058::0.7061) (0.6246::0.6283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7675::0.7675) (0.6847::0.6847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8475::0.8475) (0.7812::0.7812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3202::4.3202) (2.0439::2.0441)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.3938::4.3938) (-0.0175::-0.0175) (2.1717::2.1717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0334::1.0334) (0.8371::0.8371)) (IOPATH D Q (1.1227::1.1227) (0.7090::0.7090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3049::4.3049) (2.0383::2.0385)) (IOPATH TE_B Z () () (0.3870::0.3870) (4.3838::4.3838) (-0.0197::-0.0197) (2.1704::2.1704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2583::4.2585) (2.0169::2.0171)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.3313::4.3313) (-0.0162::-0.0162) (2.1375::2.1375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9873::4.9874) (2.2751::2.2753)) (IOPATH TE_B Z () () (0.3760::0.3760) (5.0491::5.0491) (-0.0136::-0.0136) (2.3919::2.3919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0449::1.0449) (0.8452::0.8452)) (IOPATH D Q (1.1321::1.1321) (0.7164::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7912::0.7912) (0.7161::0.7161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2626::4.2627) (2.0198::2.0200)) (IOPATH TE_B Z () () (0.3841::0.3841) (4.3362::4.3362) (-0.0181::-0.0181) (2.1427::2.1427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3817::4.3818) (2.0711::2.0713)) (IOPATH TE_B Z () () (0.3718::0.3718) (4.4375::4.4375) (-0.0113::-0.0113) (2.1788::2.1788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0138::4.0139) (1.9198::1.9200)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.0873::4.0873) (-0.0143::-0.0143) (2.0423::2.0423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0931::1.0931) (0.8764::0.8764)) (IOPATH D Q (1.1975::1.1975) (0.7607::0.7607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2139::4.2139) (2.0020::2.0022)) (IOPATH TE_B Z () () (0.3765::0.3765) (4.2784::4.2784) (-0.0139::-0.0139) (2.1200::2.1200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1135::1.1135) (0.7047::0.7047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8326::3.8327) (1.8437::1.8439)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.9037::3.9037) (-0.0130::-0.0130) (1.9640::1.9640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0159::1.0159) (0.8249::0.8249)) (IOPATH D Q (1.1013::1.1013) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5714::4.5715) (2.1433::2.1435)) (IOPATH TE_B Z () () (0.3903::0.3903) (4.6572::4.6572) (-0.0215::-0.0215) (2.2816::2.2816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3838::4.3840) (2.0726::2.0728)) (IOPATH TE_B Z () () (0.3714::0.3714) (4.4430::4.4430) (-0.0111::-0.0111) (2.1812::2.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6276::0.6276) (0.5121::0.5121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1324::1.1324) (0.7220::0.7220)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7357::0.7357)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7163::5.7164) (2.6162::2.6164)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.7899::5.7899) (-0.0149::-0.0149) (2.7477::2.7477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1558::0.1558) (0.1612::0.1612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1201::1.1201) (0.7082::0.7082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7265::0.7265)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1256::1.1256) (0.7106::0.7139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7346::0.7346)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1127)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7209::4.7210) (2.2059::2.2061)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.8102::4.8102) (-0.0262::-0.0262) (2.3511::2.3511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6520::0.6520) (0.5701::0.5701)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3939::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6789::0.6789) (0.5594::0.5594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6487::0.6487) (0.5685::0.5685)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2959::0.2978)) (SETUP (negedge GATE) (posedge CLK) (0.3955::0.3962)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1307::1.1307) (0.7142::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9894::3.9895) (1.9089::1.9091)) (IOPATH TE_B Z () () (0.3931::0.3931) (4.0780::4.0780) (-0.0231::-0.0231) (2.0475::2.0475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0167::1.0167) (0.8255::0.8255)) (IOPATH D Q (1.1683::1.1683) (0.7444::0.7472)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7629::0.7629)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1316)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.1019::1.1019) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0912::1.0912) (0.6864::0.6864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1192::1.1192) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5568::4.5570) (2.1357::2.1359)) (IOPATH TE_B Z () () (0.3671::0.3671) (4.6141::4.6141) (-0.0087::-0.0087) (2.2474::2.2474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7404::0.7404) (0.6436::0.6436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0236::1.0236) (0.8303::0.8303)) (IOPATH D Q (1.1079::1.1079) (0.6976::0.6976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1427::0.1427) (0.1460::0.1460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0244::1.0244) (0.8309::0.8309)) (IOPATH D Q (1.1242::1.1242) (0.7135::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7280::0.7280)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.7830::0.7833) (0.6879::0.6916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7769::3.7770) (1.8210::1.8212)) (IOPATH TE_B Z () () (0.3855::0.3855) (3.8593::3.8593) (-0.0189::-0.0189) (1.9529::1.9529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8773::4.8774) (2.2681::2.2683)) (IOPATH TE_B Z () () (0.3781::0.3781) (4.9085::4.9085) (-0.0148::-0.0148) (2.3693::2.3693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0623::1.0623) (0.8574::0.8574)) (IOPATH D Q (1.1984::1.1984) (0.7730::0.7730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7526::0.7526)) (SETUP (negedge D) (negedge GATE) (0.1278::0.1278)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6305::0.6305) (0.5657::0.5657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9799::3.9799) (1.9059::1.9061)) (IOPATH TE_B Z () () (0.4011::0.4011) (4.0775::4.0775) (-0.0275::-0.0275) (2.0539::2.0539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0481::1.0481) (0.8474::0.8474)) (IOPATH D Q (1.1495::1.1495) (0.7300::0.7300)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7291::0.7291)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4727::5.4729) (2.5120::2.5123)) (IOPATH TE_B Z () () (0.3815::0.3815) (5.5439::5.5439) (-0.0167::-0.0167) (2.6369::2.6369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.1674::1.1674) (0.7436::0.7479)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7652::0.7652)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1340)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0424::1.0424) (0.8434::0.8434)) (IOPATH D Q (1.1195::1.1195) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0974::0.0974)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0152::1.0152) (0.8244::0.8244)) (IOPATH D Q (1.0956::1.0956) (0.6878::0.6878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6591::4.6592) (2.1770::2.1772)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.7351::4.7351) (-0.0138::-0.0138) (2.3084::2.3084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7106::5.7107) (2.6205::2.6209)) (IOPATH TE_B Z () () (0.4763::0.4763) (5.8087::5.8087) (-0.0706::-0.0706) (2.8112::2.8112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6012::0.6015) (0.5357::0.5378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7866::4.7867) (2.2324::2.2326)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.8708::4.8708) (-0.0196::-0.0196) (2.3689::2.3689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8510::3.8510) (1.8520::1.8522)) (IOPATH TE_B Z () () (0.3810::0.3810) (3.9198::3.9198) (-0.0164::-0.0164) (1.9728::1.9728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4673::5.4673) (2.5145::2.5147)) (IOPATH TE_B Z () () (0.4087::0.4087) (5.5617::5.5617) (-0.0317::-0.0317) (2.6695::2.6695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4967::5.4968) (2.5235::2.5237)) (IOPATH TE_B Z () () (0.3795::0.3795) (5.5587::5.5587) (-0.0156::-0.0156) (2.6435::2.6435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6848::0.6848) (0.6063::0.6063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5842::5.5844) (2.5607::2.5609)) (IOPATH TE_B Z () () (0.3800::0.3800) (5.6505::5.6505) (-0.0159::-0.0159) (2.6814::2.6814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0201::1.0201) (0.8279::0.8279)) (IOPATH D Q (1.1265::1.1265) (0.7149::0.7149)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0121::4.0122) (1.9178::1.9180)) (IOPATH TE_B Z () () (0.3806::0.3806) (4.0797::4.0797) (-0.0162::-0.0162) (2.0389::2.0389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1448::1.1448) (0.7271::0.7276)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7449::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4291::5.4292) (2.4987::2.4989)) (IOPATH TE_B Z () () (0.3947::0.3947) (5.5112::5.5112) (-0.0240::-0.0240) (2.6366::2.6366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2623::4.2624) (2.0230::2.0232)) (IOPATH TE_B Z () () (0.3867::0.3867) (4.3336::4.3336) (-0.0195::-0.0195) (2.1476::2.1476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0895::1.0895) (0.6845::0.6845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1000::1.1000) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1481::0.1481) (0.1503::0.1503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2139::4.2140) (2.0037::2.0039)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.2911::4.2911) (-0.0176::-0.0176) (2.1330::2.1330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1227::1.1227) (0.7079::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5883::0.5883) (0.6645::0.6645)) (IOPATH B X (0.4107::0.4107) (0.5386::0.5386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1044::1.1044) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7200::0.7200)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7065::4.7066) (2.1972::2.1974)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.7789::4.7789) (-0.0149::-0.0149) (2.3263::2.3263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1129::1.1129) (0.7005::0.7005)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1406::1.1406) (0.7256::0.7256)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1169::0.1169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5343::4.5343) (2.1278::2.1279)) (IOPATH TE_B Z () () (0.4044::0.4044) (4.6133::4.6133) (-0.0293::-0.0293) (2.2663::2.2663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0107::1.0107) (0.8213::0.8213)) (IOPATH D Q (1.1004::1.1004) (0.6937::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8658::3.8659) (1.8574::1.8576)) (IOPATH TE_B Z () () (0.3791::0.3791) (3.9414::3.9414) (-0.0154::-0.0154) (1.9825::1.9825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0307::1.0307) (0.8352::0.8352)) (IOPATH D Q (1.1177::1.1177) (0.7063::0.7063)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7194::0.7194)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8669::0.8669) (0.7972::0.7972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4169::4.4170) (2.0857::2.0859)) (IOPATH TE_B Z () () (0.3799::0.3799) (4.4945::4.4945) (-0.0158::-0.0158) (2.2139::2.2139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1042::1.1042) (0.6972::0.6972)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7727::4.7729) (2.2208::2.2210)) (IOPATH TE_B Z () () (0.3686::0.3686) (4.8302::4.8302) (-0.0095::-0.0095) (2.3322::2.3322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7141::4.7143) (2.1979::2.1981)) (IOPATH TE_B Z () () (0.3703::0.3703) (4.7778::4.7778) (-0.0105::-0.0105) (2.3183::2.3183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8089::3.8091) (1.8328::1.8331)) (IOPATH TE_B Z () () (0.3900::0.3900) (3.9025::3.9025) (-0.0214::-0.0214) (1.9729::1.9729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3838::4.3839) (2.0698::2.0700)) (IOPATH TE_B Z () () (0.3737::0.3737) (4.4411::4.4411) (-0.0124::-0.0124) (2.1795::2.1795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8402::3.8403) (1.8444::1.8446)) (IOPATH TE_B Z () () (0.3824::0.3824) (3.9187::3.9187) (-0.0172::-0.0172) (1.9721::1.9721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1024::1.1024) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6652::0.6652) (0.5779::0.5779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2973::0.2982)) (SETUP (negedge GATE) (posedge CLK) (0.3959::0.3969)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7025::3.7026) (1.7866::1.7869)) (IOPATH TE_B Z () () (0.3885::0.3885) (3.7894::3.7894) (-0.0206::-0.0206) (1.9200::1.9200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7377::4.7379) (2.2106::2.2108)) (IOPATH TE_B Z () () (0.3886::0.3886) (4.8265::4.8265) (-0.0206::-0.0206) (2.3496::2.3496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0406::1.0406) (0.8422::0.8422)) (IOPATH D Q (1.1247::1.1247) (0.7109::0.7109)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3087::5.3088) (2.4483::2.4485)) (IOPATH TE_B Z () () (0.3738::0.3738) (5.3643::5.3643) (-0.0124::-0.0124) (2.5614::2.5614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1204::1.1204) (0.7092::0.7092)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8470::0.8471) (0.7872::0.7872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8297::0.8297)) (IOPATH D Q (1.1064::1.1064) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0255::1.0255) (0.8317::0.8317)) (IOPATH D Q (1.1433::1.1468) (0.7300::0.7373)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7425)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1507::1.1513) (0.7377::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7540)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1280)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.4763::4.4763) (2.0984::2.0984)) (IOPATH TE_B Z () () (0.3070::0.3070) (4.5449::4.5449) (0.0245::0.0245) (2.1964::2.1964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9162::3.9163) (1.8774::1.8776)) (IOPATH TE_B Z () () (0.3700::0.3700) (3.9880::3.9880) (-0.0103::-0.0103) (1.9961::1.9961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8355::0.8355)) (IOPATH D Q (1.1200::1.1200) (0.7070::0.7070)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8266::0.8266) (0.7792::0.7792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0394::1.0394) (0.8413::0.8413)) (IOPATH D Q (1.1261::1.1261) (0.7114::0.7114)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8328::0.8328)) (IOPATH D Q (1.1022::1.1022) (0.6916::0.6916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7114::0.7114)) (SETUP (negedge D) (negedge GATE) (0.0962::0.0962)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8422::4.8423) (2.2545::2.2547)) (IOPATH TE_B Z () () (0.3761::0.3761) (4.9144::4.9144) (-0.0137::-0.0137) (2.3784::2.3784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1851::0.1851) (0.2087::0.2087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8241::0.8241)) (IOPATH D Q (1.1111::1.1111) (0.7035::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1075::0.1075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1076::4.1077) (1.9574::1.9576)) (IOPATH TE_B Z () () (0.3987::0.3987) (4.2042::4.2042) (-0.0262::-0.0262) (2.1037::2.1037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6581::4.6583) (2.1780::2.1783)) (IOPATH TE_B Z () () (0.3753::0.3753) (4.7250::4.7250) (-0.0133::-0.0133) (2.3005::2.3005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.0961::1.0961) (0.6868::0.6868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8621::0.8622) (0.8004::0.8004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0121::1.0121) (0.8223::0.8223)) (IOPATH D Q (1.1200::1.1200) (0.7073::0.7094)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1106::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6524::0.6524) (0.5703::0.5703)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8288::0.8288)) (IOPATH D Q (1.1027::1.1027) (0.6933::0.6933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5776::4.5777) (2.1461::2.1462)) (IOPATH TE_B Z () () (0.3866::0.3866) (4.6457::4.6457) (-0.0195::-0.0195) (2.2726::2.2785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.0970::1.0970) (0.6891::0.6891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2296::5.2297) (2.4207::2.4209)) (IOPATH TE_B Z () () (0.4023::0.4023) (5.2890::5.2890) (-0.0282::-0.0282) (2.5526::2.5526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.1405::1.1446) (0.7292::0.7374)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7494)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1270)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8227::0.8227)) (IOPATH D Q (1.0997::1.0997) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8382::4.8383) (2.2577::2.2580)) (IOPATH TE_B Z () () (0.4153::0.4153) (4.8944::4.8944) (-0.0354::-0.0354) (2.3942::2.3942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2271::5.2273) (2.4196::2.4199)) (IOPATH TE_B Z () () (0.3993::0.3993) (5.2750::5.2750) (-0.0265::-0.0265) (2.5447::2.5447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3051::5.3053) (2.4466::2.4468)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.3725::5.3725) (-0.0178::-0.0178) (2.5698::2.5698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7875::4.7875) (2.2318::2.2320)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.8615::4.8615) (-0.0187::-0.0187) (2.3629::2.3629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.4253::1.4253) (1.0752::1.0752)) (IOPATH D Q (1.5118::1.5118) (0.9458::0.9458)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6462::0.6462) (0.5667::0.5667)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2972)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6432::0.6432) (0.5652::0.5652)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2935)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8839::3.8841) (1.8645::1.8647)) (IOPATH TE_B Z () () (0.3801::0.3801) (3.9680::3.9680) (-0.0159::-0.0159) (1.9949::1.9949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7529::4.7530) (2.2211::2.2214)) (IOPATH TE_B Z () () (0.4698::0.4698) (4.8509::4.8509) (-0.0658::-0.0658) (2.4044::2.4044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6158::0.6158) (0.6897::0.6898)) (IOPATH B X (0.4411::0.4411) (0.5696::0.5696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1453::4.1454) (1.9730::1.9732)) (IOPATH TE_B Z () () (0.3909::0.3909) (4.2275::4.2275) (-0.0219::-0.0219) (2.1081::2.1081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7312::5.7313) (2.6233::2.6235)) (IOPATH TE_B Z () () (0.3855::0.3855) (5.7978::5.7978) (-0.0189::-0.0189) (2.7500::2.7500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1922::0.1922) (0.2180::0.2180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5440::4.5441) (2.1302::2.1304)) (IOPATH TE_B Z () () (0.3784::0.3784) (4.6189::4.6189) (-0.0150::-0.0150) (2.2610::2.2610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1583::1.1583) (0.9167::0.9167)) (IOPATH D Q (1.2405::1.2405) (0.7814::0.7814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5547::0.5547) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1030::1.1030) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8866::5.8867) (2.6873::2.6875)) (IOPATH TE_B Z () () (0.3713::0.3713) (5.9402::5.9402) (-0.0110::-0.0110) (2.8003::2.8003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0062::4.0063) (1.9152::1.9154)) (IOPATH TE_B Z () () (0.3962::0.3962) (4.0861::4.0861) (-0.0248::-0.0248) (2.0448::2.0448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0229::1.0229) (0.8298::0.8298)) (IOPATH D Q (1.1057::1.1057) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1912::0.1912) (0.1957::0.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0262::1.0262) (0.8321::0.8321)) (IOPATH D Q (1.1106::1.1106) (0.6990::0.6990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4745::0.4745) (0.5497::0.5498)) (IOPATH B X (0.4407::0.4407) (0.5714::0.5714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.1301::1.1301) (0.7143::0.7191)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7395::0.7395)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2503::0.2503) (0.2918::0.2918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0851::1.0851) (0.8715::0.8715)) (IOPATH D Q (1.1762::1.1762) (0.7459::0.7459)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6515::0.6515) (0.5699::0.5699)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2919::0.2921)) (SETUP (negedge GATE) (posedge CLK) (0.3925::0.3938)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.0999::1.0999) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7172::0.7172)) (SETUP (negedge D) (negedge GATE) (0.1010::0.1010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6233::4.6233) (2.1644::2.1646)) (IOPATH TE_B Z () () (0.3913::0.3913) (4.6862::4.6862) (-0.0221::-0.0221) (2.2885::2.2885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8785::4.8786) (2.2705::2.2707)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.9577::4.9577) (-0.0143::-0.0143) (2.4015::2.4015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4185::5.4186) (2.4855::2.4857)) (IOPATH TE_B Z () () (0.3823::0.3823) (5.4869::5.4869) (-0.0171::-0.0171) (2.6096::2.6096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3969::4.3970) (2.0761::2.0763)) (IOPATH TE_B Z () () (0.3797::0.3797) (4.4668::4.4668) (-0.0157::-0.0157) (2.1990::2.1990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8798::0.8872) (0.4001::0.4717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7501::3.7501) (1.8114::1.8116)) (IOPATH TE_B Z () () (0.3920::0.3920) (3.8231::3.8231) (-0.0225::-0.0225) (1.9392::1.9392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4911::4.4912) (2.1093::2.1095)) (IOPATH TE_B Z () () (0.3721::0.3721) (4.5577::4.5577) (-0.0115::-0.0115) (2.2318::2.2318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6372::3.6373) (1.7613::1.7615)) (IOPATH TE_B Z () () (0.3869::0.3869) (3.7274::3.7274) (-0.0197::-0.0197) (1.8975::1.8975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7161::0.7161) (0.6110::0.6110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6398::0.6398) (0.5632::0.5632)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2927::0.2935)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0233::1.0233) (0.8301::0.8301)) (IOPATH D Q (1.1064::1.1064) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6603::0.6603) (0.5751::0.5751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2961::0.2965)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3964)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9241::3.9241) (1.8826::1.8828)) (IOPATH TE_B Z () () (0.3897::0.3897) (4.0019::4.0019) (-0.0212::-0.0212) (2.0142::2.0142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0347::1.0347) (0.8380::0.8380)) (IOPATH D Q (1.1203::1.1203) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7730::3.7730) (1.8194::1.8196)) (IOPATH TE_B Z () () (0.3893::0.3893) (3.8479::3.8479) (-0.0210::-0.0210) (1.9477::1.9477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3329::4.3330) (2.0483::2.0485)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.4212::4.4212) (-0.0243::-0.0243) (2.1899::2.1899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7045::5.7046) (2.6079::2.6081)) (IOPATH TE_B Z () () (0.3932::0.3932) (5.7755::5.7755) (-0.0232::-0.0232) (2.7397::2.7397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0218::1.0218) (0.8290::0.8290)) (IOPATH D Q (1.1327::1.1327) (0.7189::0.7189)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8209::0.8209)) (IOPATH D Q (1.1183::1.1183) (0.7083::0.7083)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7335::0.7335)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1044::1.1044) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7212::0.7212)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.1069::1.1069) (0.6964::0.6991)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5589::5.5590) (2.5509::2.5511)) (IOPATH TE_B Z () () (0.3873::0.3873) (5.6211::5.6211) (-0.0199::-0.0199) (2.6750::2.6750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6481::0.6481) (0.5678::0.5678)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2929::0.2958)) (SETUP (negedge GATE) (posedge CLK) (0.3941::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9348::0.9349) (0.9022::0.9022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1013::1.1013) (0.6932::0.6932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5728::0.5728) (0.6459::0.6459)) (IOPATH B X (0.4467::0.4467) (0.5742::0.5742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1439::1.1439) (0.7334::0.7334)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1230)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6170::0.6170) (0.6918::0.6920)) (IOPATH B X (0.4171::0.4171) (0.5432::0.5432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.6997::0.7000) (0.6190::0.6227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7326::4.7328) (2.2096::2.2098)) (IOPATH TE_B Z () () (0.3832::0.3832) (4.8025::4.8025) (-0.0176::-0.0176) (2.3376::2.3376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0114::1.0114) (0.8218::0.8218)) (IOPATH D Q (1.1008::1.1008) (0.6931::0.6931)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1362::1.1362) (0.7262::0.7262)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7451::0.7451)) (SETUP (negedge D) (negedge GATE) (0.1214::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8888::4.8890) (2.2727::2.2730)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.9673::4.9673) (-0.0180::-0.0180) (2.4027::2.4027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6868::0.6868) (0.5907::0.5907)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.3003::0.3006)) (SETUP (negedge GATE) (posedge CLK) (0.3973::0.3985)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0311::1.0311) (0.8355::0.8355)) (IOPATH D Q (1.1153::1.1153) (0.7043::0.7043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7345::0.7345) (0.6489::0.6489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1988::0.1988) (0.2254::0.2254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5963::0.5963) (0.6724::0.6724)) (IOPATH B X (0.4867::0.4867) (0.6231::0.6231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0524::1.0524) (0.8504::0.8504)) (IOPATH D Q (1.1331::1.1331) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8414::0.8416) (0.7863::0.7863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4116::0.4116) (0.4850::0.4850)) (IOPATH B X (0.4492::0.4492) (0.5783::0.5783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0378::4.0379) (1.9265::1.9267)) (IOPATH TE_B Z () () (0.3731::0.3731) (4.1080::4.1080) (-0.0121::-0.0121) (2.0429::2.0429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8359::4.8361) (2.2499::2.2501)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.9091::4.9091) (-0.0161::-0.0161) (2.3733::2.3733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.4225::0.4225) (0.3905::0.3905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0427::1.0427) (0.8436::0.8436)) (IOPATH D Q (1.1273::1.1273) (0.7125::0.7125)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8236::0.8236) (0.7590::0.7590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1297::1.1297) (0.7191::0.7191)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1131::0.1131)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0394::1.0394) (0.8413::0.8413)) (IOPATH D Q (1.1322::1.1322) (0.7178::0.7178)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7233::0.7233)) (SETUP (negedge D) (negedge GATE) (0.1059::0.1059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1055::1.1055) (0.7002::0.7002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7250::0.7250)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0146::1.0146) (0.8240::0.8240)) (IOPATH D Q (1.1413::1.1413) (0.7225::0.7292)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7461::0.7461)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0481::1.0481) (0.8474::0.8474)) (IOPATH D Q (1.1404::1.1404) (0.7238::0.7238)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7230::0.7230)) (SETUP (negedge D) (negedge GATE) (0.1059::0.1059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1291::4.1293) (1.9695::1.9698)) (IOPATH TE_B Z () () (0.4640::0.4640) (4.2216::4.2215) (-0.0623::-0.0623) (2.1403::2.1403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8252::4.8252) (2.2488::2.2490)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.8941::4.8941) (-0.0223::-0.0223) (2.3789::2.3789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0432::1.0432) (0.8440::0.8440)) (IOPATH D Q (1.1431::1.1431) (0.7221::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7281::0.7281)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0165::1.0165) (0.8254::0.8254)) (IOPATH D Q (1.1223::1.1223) (0.7085::0.7115)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7320::0.7320)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6998::0.6998) (0.5987::0.5987)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2961::0.2994)) (SETUP (negedge GATE) (posedge CLK) (0.3961::0.3965)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6754::4.6755) (2.1848::2.1850)) (IOPATH TE_B Z () () (0.3813::0.3813) (4.7506::4.7506) (-0.0166::-0.0166) (2.3138::2.3138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9986::5.9986) (2.7351::2.7353)) (IOPATH TE_B Z () () (0.4058::0.4058) (6.0790::6.0790) (-0.0301::-0.0301) (2.8818::2.8818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8809::4.8809) (2.2719::2.2721)) (IOPATH TE_B Z () () (0.4007::0.4007) (4.9624::4.9624) (-0.0273::-0.0273) (2.4143::2.4143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1683::1.1683) (0.7454::0.7459)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7534::0.7534)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1247)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9816::3.9818) (1.9037::1.9039)) (IOPATH TE_B Z () () (0.3854::0.3854) (4.0682::4.0682) (-0.0189::-0.0189) (2.0385::2.0385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0426::1.0426) (0.8436::0.8436)) (IOPATH D Q (1.1325::1.1325) (0.7154::0.7154)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5528::5.5530) (2.5505::2.5508)) (IOPATH TE_B Z () () (0.3767::0.3767) (5.6147::5.6147) (-0.0140::-0.0140) (2.6682::2.6682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4329::4.4331) (2.0983::2.0987)) (IOPATH TE_B Z () () (0.4861::0.4861) (4.5519::4.5519) (-0.0779::-0.0779) (2.2966::2.2966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0604::1.0604) (0.8560::0.8560)) (IOPATH D Q (1.2143::1.2143) (0.7766::0.7803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7647::0.7647)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1334)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.5438::0.5438) (0.4904::0.4904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0202::1.0202) (0.8279::0.8279)) (IOPATH D Q (1.1249::1.1249) (0.7123::0.7123)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6142::0.6142) (0.6881::0.6882)) (IOPATH B X (0.4623::0.4623) (0.5939::0.5939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0287::1.0287) (0.8338::0.8338)) (IOPATH D Q (1.1128::1.1128) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0474::4.0475) (1.9318::1.9321)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.1342::4.1342) (-0.0180::-0.0180) (2.0652::2.0652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2981::6.2983) (2.8543::2.8545)) (IOPATH TE_B Z () () (0.3773::0.3773) (6.3593::6.3593) (-0.0144::-0.0144) (2.9742::2.9742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2405::0.2405) (0.2715::0.2715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6603::0.6603) (0.5753::0.5753)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2935)) (SETUP (negedge GATE) (posedge CLK) (0.3932::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1319::1.1319) (0.7210::0.7210)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7358::0.7358)) (SETUP (negedge D) (negedge GATE) (0.1150::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5993::0.5993) (0.5468::0.5468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0212::1.0212) (0.8286::0.8286)) (IOPATH D Q (1.1074::1.1074) (0.6971::0.6971)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6203::0.6203) (0.6951::0.6951)) (IOPATH B X (0.4232::0.4232) (0.5502::0.5502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.4446::0.4446) (0.4075::0.4075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9612::3.9613) (1.9013::1.9015)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.0137::4.0137) (-0.0266::-0.0266) (2.0256::2.0256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0354::1.0354) (0.8385::0.8385)) (IOPATH D Q (1.1200::1.1200) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1281::1.1281) (0.7184::0.7184)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7352)) (SETUP (negedge D) (negedge GATE) (0.1146::0.1146)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5627::4.5629) (2.1370::2.1372)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.6445::4.6445) (-0.0182::-0.0182) (2.2744::2.2744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1995::4.1996) (1.9956::1.9958)) (IOPATH TE_B Z () () (0.3734::0.3734) (4.2597::4.2597) (-0.0122::-0.0122) (2.1071::2.1071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8227::4.8229) (2.2480::2.2482)) (IOPATH TE_B Z () () (0.3913::0.3913) (4.9036::4.9036) (-0.0221::-0.0221) (2.3803::2.3803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1789::4.1790) (1.9829::1.9831)) (IOPATH TE_B Z () () (0.3749::0.3749) (4.2504::4.2504) (-0.0131::-0.0131) (2.1031::2.1031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8453::3.8454) (1.8476::1.8478)) (IOPATH TE_B Z () () (0.3807::0.3807) (3.9284::3.9284) (-0.0162::-0.0162) (1.9779::1.9779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0622::5.0624) (2.3464::2.3466)) (IOPATH TE_B Z () () (0.3768::0.3768) (5.1355::5.1355) (-0.0141::-0.0141) (2.4724::2.4724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0340::1.0340) (0.8376::0.8376)) (IOPATH D Q (1.1058::1.1058) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7098::0.7098)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2299::4.2300) (2.0070::2.0072)) (IOPATH TE_B Z () () (0.3855::0.3855) (4.3102::4.3102) (-0.0189::-0.0189) (2.1386::2.1386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8192::3.8193) (1.8345::1.8347)) (IOPATH TE_B Z () () (0.3674::0.3674) (3.8864::3.8864) (-0.0089::-0.0089) (1.9496::1.9496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.8211::0.8215) (0.7175::0.7195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7624::4.7626) (2.2215::2.2217)) (IOPATH TE_B Z () () (0.3823::0.3823) (4.8321::4.8321) (-0.0171::-0.0171) (2.3495::2.3495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0231::1.0231) (0.8300::0.8300)) (IOPATH D Q (1.1333::1.1333) (0.7198::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1132::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4732::0.4736) (0.4322::0.4342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5512::4.5512) (2.1362::2.1364)) (IOPATH TE_B Z () () (0.3894::0.3894) (4.6282::4.6282) (-0.0211::-0.0211) (2.2703::2.2703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3177::5.3179) (2.4511::2.4513)) (IOPATH TE_B Z () () (0.3882::0.3882) (5.3961::5.3961) (-0.0204::-0.0204) (2.5821::2.5821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7867::3.7869) (1.8226::1.8228)) (IOPATH TE_B Z () () (0.3873::0.3873) (3.8819::3.8819) (-0.0199::-0.0199) (1.9639::1.9639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0484::1.0484) (0.8476::0.8476)) (IOPATH D Q (1.1416::1.1416) (0.7249::0.7249)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7237::0.7237)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6095::4.6096) (2.1605::2.1607)) (IOPATH TE_B Z () () (0.3888::0.3888) (4.6925::4.6925) (-0.0207::-0.0207) (2.2969::2.2969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7022::0.7022) (0.6201::0.6201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6672::0.6672) (0.7421::0.7422)) (IOPATH B X (0.4498::0.4498) (0.5794::0.5794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.5515::0.5515) (0.4961::0.4961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8310::0.8310)) (IOPATH D Q (1.1263::1.1263) (0.7141::0.7141)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7292::0.7292)) (SETUP (negedge D) (negedge GATE) (0.1095::0.1095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4933::5.4933) (2.5235::2.5237)) (IOPATH TE_B Z () () (0.4007::0.4007) (5.5665::5.5665) (-0.0273::-0.0273) (2.6604::2.6604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.4587::1.4587) (1.2360::1.2359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0248::1.0248) (0.8311::0.8311)) (IOPATH D Q (1.1110::1.1110) (0.7018::0.7018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1578::0.1578) (0.1637::0.1637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5483::0.5483) (0.6193::0.6193)) (IOPATH B X (0.4707::0.4707) (0.5994::0.5994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1215::1.1215) (0.7099::0.7099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5424::0.5424) (0.6191::0.6191)) (IOPATH B X (0.5235::0.5235) (0.6655::0.6655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8346::0.8346)) (IOPATH D Q (1.1401::1.1438) (0.7263::0.7337)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7352::0.7377)) (SETUP (negedge D) (negedge GATE) (0.1143::0.1184)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8306::0.8306)) (IOPATH D Q (1.1033::1.1033) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1057::1.1057) (0.8842::0.8842)) (IOPATH D Q (1.1886::1.1886) (0.7526::0.7526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.0963::1.0963) (0.6894::0.6894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1004::0.1004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2558::5.2560) (2.4265::2.4268)) (IOPATH TE_B Z () () (0.3867::0.3867) (5.3291::5.3291) (-0.0195::-0.0195) (2.5524::2.5524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8372::4.8373) (2.2539::2.2541)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.8826::4.8826) (-0.0266::-0.0266) (2.3720::2.3720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.1329::1.1353) (0.7233::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7439)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1222)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.4145::0.4145) (0.3827::0.3827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2207::0.2207) (0.2494::0.2494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6118::4.6119) (2.1603::2.1605)) (IOPATH TE_B Z () () (0.3891::0.3891) (4.6952::4.6952) (-0.0209::-0.0209) (2.2964::2.2964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7721::3.7722) (1.8169::1.8171)) (IOPATH TE_B Z () () (0.3826::0.3826) (3.8463::3.8463) (-0.0173::-0.0173) (1.9418::1.9418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1763::4.1765) (1.9853::1.9855)) (IOPATH TE_B Z () () (0.3828::0.3828) (4.2527::4.2527) (-0.0174::-0.0174) (2.1103::2.1103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0545::1.0545) (0.8518::0.8518)) (IOPATH D Q (1.1545::1.1545) (0.7304::0.7330)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7283::0.7283)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6284::0.6284) (0.5564::0.5564)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2940::0.2971)) (SETUP (negedge GATE) (posedge CLK) (0.3949::0.3953)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0238::1.0238) (0.8304::0.8304)) (IOPATH D Q (1.1366::1.1396) (0.7244::0.7305)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7388)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7888::4.7890) (2.2305::2.2307)) (IOPATH TE_B Z () () (0.3744::0.3744) (4.8588::4.8588) (-0.0128::-0.0128) (2.3560::2.3560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0338::1.0338) (0.8374::0.8374)) (IOPATH D Q (1.1160::1.1160) (0.7029::0.7029)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0405::1.0405) (0.8421::0.8421)) (IOPATH D Q (1.1393::1.1393) (0.7247::0.7247)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7273::0.7273)) (SETUP (negedge D) (negedge GATE) (0.1093::0.1093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6829::4.6829) (2.1874::2.1876)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.7528::4.7528) (-0.0176::-0.0176) (2.3135::2.3135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3177::5.3178) (2.4489::2.4491)) (IOPATH TE_B Z () () (0.3834::0.3834) (5.3887::5.3887) (-0.0177::-0.0177) (2.5773::2.5773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0931::1.0931) (0.6860::0.6860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0138::1.0138) (0.8235::0.8235)) (IOPATH D Q (1.1286::1.1286) (0.7182::0.7182)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7381::0.7381)) (SETUP (negedge D) (negedge GATE) (0.1159::0.1159)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6185::4.6185) (2.1635::2.1637)) (IOPATH TE_B Z () () (0.3936::0.3936) (4.6906::4.6906) (-0.0234::-0.0234) (2.2951::2.2951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0258::1.0258) (0.8319::0.8319)) (IOPATH D Q (1.1000::1.1000) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7109::0.7109)) (SETUP (negedge D) (negedge GATE) (0.0959::0.0959)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0198::1.0198) (0.8276::0.8276)) (IOPATH D Q (1.1243::1.1243) (0.7091::0.7127)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7312::0.7312)) (SETUP (negedge D) (negedge GATE) (0.1086::0.1106)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4301::4.4302) (2.0844::2.0846)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.5138::4.5138) (-0.0176::-0.0176) (2.2236::2.2236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.5288::0.5288) (0.4767::0.4767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5642::0.5642) (0.5238::0.5238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1566::1.1566) (0.7353::0.7408)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7529::0.7529)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1261)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4586::4.4587) (2.0976::2.0978)) (IOPATH TE_B Z () () (0.3755::0.3755) (4.5226::4.5226) (-0.0134::-0.0134) (2.2201::2.2201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0197::1.0197) (0.8276::0.8276)) (IOPATH D Q (1.1600::1.1600) (0.7360::0.7443)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7553::0.7553)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1284)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.0918::1.0918) (0.6853::0.6853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7103::0.7103)) (SETUP (negedge D) (negedge GATE) (0.0958::0.0958)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6012::0.6012) (0.6783::0.6784)) (IOPATH B X (0.4148::0.4148) (0.5431::0.5431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6070::4.6072) (2.1578::2.1580)) (IOPATH TE_B Z () () (0.3705::0.3704) (4.6666::4.6666) (-0.0106::-0.0106) (2.2748::2.2748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0195::4.0197) (1.9190::1.9193)) (IOPATH TE_B Z () () (0.3818::0.3818) (4.0959::4.0959) (-0.0169::-0.0169) (2.0417::2.0417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4479::0.4480) (0.5232::0.5232)) (IOPATH B X (0.4521::0.4521) (0.5843::0.5843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0317::1.0317) (0.8360::0.8360)) (IOPATH D Q (1.1205::1.1205) (0.7071::0.7071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7205::0.7205)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6554::0.6554) (0.5721::0.5721)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2936::0.2951)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3948)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.9520::0.9567) (0.6939::0.7042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0226::1.0226) (0.8296::0.8296)) (IOPATH D Q (1.1308::1.1308) (0.7206::0.7206)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7337::0.7337)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1317::1.1317) (0.7183::0.7183)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0126::1.0126) (0.8226::0.8226)) (IOPATH D Q (1.1236::1.1236) (0.7094::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1116::0.1134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.0972::1.0972) (0.6909::0.6909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0721::1.0721) (0.8634::0.8634)) (IOPATH D Q (1.1491::1.1491) (0.7250::0.7250)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7127::0.7127)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0340::1.0340) (0.8376::0.8376)) (IOPATH D Q (1.1256::1.1256) (0.7085::0.7111)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7225::0.7225)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0256::1.0256) (0.8317::0.8317)) (IOPATH D Q (1.1148::1.1148) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1046::0.1046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8301::3.8303) (1.8402::1.8404)) (IOPATH TE_B Z () () (0.3796::0.3796) (3.9093::3.9093) (-0.0156::-0.0156) (1.9667::1.9667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0372::5.0373) (2.3370::2.3372)) (IOPATH TE_B Z () () (0.4159::0.4159) (5.1416::5.1416) (-0.0357::-0.0357) (2.4989::2.4989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1995::4.1996) (1.9964::1.9966)) (IOPATH TE_B Z () () (0.4073::0.4073) (4.2975::4.2975) (-0.0310::-0.0310) (2.1474::2.1474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6975::3.6975) (1.7871::1.7873)) (IOPATH TE_B Z () () (0.3910::0.3910) (3.7814::3.7814) (-0.0219::-0.0219) (1.9212::1.9212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8943::4.8944) (2.2782::2.2784)) (IOPATH TE_B Z () () (0.3817::0.3817) (4.9530::4.9530) (-0.0168::-0.0168) (2.3920::2.3920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1466::1.1466) (0.7318::0.7318)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3408::4.3409) (2.0483::2.0485)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.4154::4.4154) (-0.0177::-0.0177) (2.1746::2.1746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.4622::0.4642) (0.3406::0.3587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8922::3.8924) (1.8682::1.8684)) (IOPATH TE_B Z () () (0.3823::0.3823) (3.9785::3.9785) (-0.0171::-0.0171) (2.0005::2.0005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3276::4.3276) (2.0363::2.0363)) (IOPATH TE_B Z () () (0.3112::0.3112) (4.3901::4.3901) (0.0222::0.0222) (2.1261::2.1261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6754::3.6756) (1.7744::1.7746)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.7613::3.7613) (-0.0188::-0.0188) (1.9070::1.9070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5036::4.5037) (2.1164::2.1166)) (IOPATH TE_B Z () () (0.3918::0.3918) (4.5894::4.5894) (-0.0224::-0.0224) (2.2550::2.2550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0289::1.0289) (0.8340::0.8340)) (IOPATH D Q (1.1137::1.1137) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2321::0.2321) (0.2618::0.2618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4457::4.4458) (2.0902::2.0904)) (IOPATH TE_B Z () () (0.3976::0.3976) (4.5396::4.5396) (-0.0256::-0.0256) (2.2355::2.2355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2444::5.2446) (2.4159::2.4161)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.3177::5.3177) (-0.0167::-0.0167) (2.5415::2.5415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2176::0.2176) (0.2461::0.2461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7429::5.7431) (2.6239::2.6241)) (IOPATH TE_B Z () () (0.3848::0.3848) (5.8157::5.8157) (-0.0185::-0.0185) (2.7539::2.7539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7255::5.7256) (2.6192::2.6194)) (IOPATH TE_B Z () () (0.3639::0.3639) (5.7699::5.7699) (-0.0070::-0.0070) (2.7203::2.7203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0247::1.0247) (0.8311::0.8311)) (IOPATH D Q (1.1198::1.1198) (0.7093::0.7093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7248::0.7248)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0208::1.0208) (0.8284::0.8284)) (IOPATH D Q (1.1282::1.1282) (0.7158::0.7158)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1119::0.1119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0148::1.0148) (0.8242::0.8242)) (IOPATH D Q (1.1112::1.1112) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1070::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1376::1.1376) (0.7206::0.7241)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7423)) (SETUP (negedge D) (negedge GATE) (0.1162::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0335::1.0335) (0.8372::0.8372)) (IOPATH D Q (1.1230::1.1230) (0.7102::0.7102)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1255::1.1255) (0.7118::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6682::0.6682) (0.5949::0.5949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9899::4.9900) (2.3135::2.3137)) (IOPATH TE_B Z () () (0.3706::0.3706) (5.0452::5.0452) (-0.0107::-0.0107) (2.4223::2.4223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0313::1.0313) (0.8357::0.8357)) (IOPATH D Q (1.1127::1.1127) (0.7000::0.7000)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0992::0.0992)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1394::1.1394) (0.7218::0.7268)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7440::0.7440)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6326::0.6326) (0.5192::0.5192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2461::4.2462) (2.0153::2.0155)) (IOPATH TE_B Z () () (0.3842::0.3842) (4.3253::4.3253) (-0.0182::-0.0182) (2.1434::2.1434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6465::4.6466) (2.1747::2.1749)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.7201::4.7201) (-0.0178::-0.0178) (2.3062::2.3062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6016::4.6017) (2.1560::2.1563)) (IOPATH TE_B Z () () (0.3768::0.3768) (4.6792::4.6792) (-0.0141::-0.0141) (2.2925::2.2925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7313::4.7313) (2.2049::2.2049)) (IOPATH TE_B Z () () (0.3039::0.3039) (4.7899::4.7899) (0.0262::0.0262) (2.2908::2.2908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6112::4.6112) (2.1576::2.1578)) (IOPATH TE_B Z () () (0.3684::0.3684) (4.6645::4.6645) (-0.0095::-0.0095) (2.2702::2.2702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1120::1.1120) (0.7032::0.7032)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7289::0.7289)) (SETUP (negedge D) (negedge GATE) (0.1088::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6647::0.6647) (0.5933::0.5933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0410::1.0410) (0.8424::0.8424)) (IOPATH D Q (1.1300::1.1300) (0.7152::0.7152)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6600::0.6600) (0.5749::0.5749)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2949::0.2976)) (SETUP (negedge GATE) (posedge CLK) (0.3952::0.3957)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8948::4.8948) (2.2756::2.2758)) (IOPATH TE_B Z () () (0.3907::0.3907) (4.9717::4.9717) (-0.0218::-0.0218) (2.4103::2.4103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6937::0.6937) (0.5766::0.5766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0105::1.0105) (0.8211::0.8211)) (IOPATH D Q (1.0873::1.0873) (0.6817::0.6817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7124::0.7124)) (SETUP (negedge D) (negedge GATE) (0.0971::0.0971)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4394::0.4396) (0.3755::0.3808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4881::4.4882) (2.1084::2.1086)) (IOPATH TE_B Z () () (0.3899::0.3899) (4.5735::4.5735) (-0.0213::-0.0213) (2.2523::2.2523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0938::1.0938) (0.6883::0.6883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7171::0.7171)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1280::1.1280) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7341::0.7341)) (SETUP (negedge D) (negedge GATE) (0.1130::0.1130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8330::0.8330)) (IOPATH D Q (1.1127::1.1127) (0.7017::0.7017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6664::0.6664) (0.5787::0.5787)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2959)) (SETUP (negedge GATE) (posedge CLK) (0.3945::0.3954)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7669::0.7669) (0.6729::0.6729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0328::1.0328) (0.8367::0.8367)) (IOPATH D Q (1.1302::1.1302) (0.7127::0.7152)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2408::0.2408) (0.2742::0.2742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4378::4.4379) (2.0962::2.0964)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.5168::4.5168) (-0.0184::-0.0184) (2.2270::2.2270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1326::1.1342) (0.7218::0.7258)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7382)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8740::4.8741) (2.2680::2.2682)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.9295::4.9295) (-0.0156::-0.0156) (2.3816::2.3816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0035::4.0036) (1.9111::1.9113)) (IOPATH TE_B Z () () (0.3816::0.3816) (4.0760::4.0760) (-0.0168::-0.0168) (2.0326::2.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1845::0.1845) (0.2073::0.2073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0260::1.0260) (0.8320::0.8320)) (IOPATH D Q (1.1357::1.1357) (0.7186::0.7199)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7347::0.7347)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1122)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0306::1.0306) (0.8352::0.8352)) (IOPATH D Q (1.1060::1.1060) (0.6966::0.6966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0976::0.0976)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8276::3.8277) (1.8416::1.8418)) (IOPATH TE_B Z () () (0.3910::0.3910) (3.9201::3.9201) (-0.0220::-0.0220) (1.9825::1.9825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0453::1.0453) (0.8455::0.8455)) (IOPATH D Q (1.1254::1.1254) (0.7089::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4666::5.4667) (2.5087::2.5089)) (IOPATH TE_B Z () () (0.3820::0.3820) (5.5312::5.5312) (-0.0170::-0.0170) (2.6305::2.6305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6652::0.6652) (0.5779::0.5779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2943::0.2975)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3955)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7553::0.7553) (0.6818::0.6818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0124::1.0124) (0.8225::0.8225)) (IOPATH D Q (1.0915::1.0915) (0.6859::0.6859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7140::0.7140)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7139::0.7139) (0.6206::0.6206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8336::0.8336)) (IOPATH D Q (1.1173::1.1173) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1034::0.1034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0274::1.0274) (0.8330::0.8330)) (IOPATH D Q (1.1143::1.1143) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7193::0.7193)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0935::5.0935) (2.3571::2.3573)) (IOPATH TE_B Z () () (0.3816::0.3816) (5.1518::5.1518) (-0.0168::-0.0168) (2.4736::2.4736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7204::5.7205) (2.6179::2.6181)) (IOPATH TE_B Z () () (0.3805::0.3805) (5.7852::5.7852) (-0.0161::-0.0161) (2.7429::2.7429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0134::1.0134) (0.8232::0.8232)) (IOPATH D Q (1.0929::1.0929) (0.6863::0.6863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0985::0.0985)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1009::1.1009) (0.6925::0.6925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7186::0.7186)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8789::5.8791) (2.6933::2.6937)) (IOPATH TE_B Z () () (0.4571::0.4571) (5.9530::5.9530) (-0.0584::-0.0584) (2.8609::2.8609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0095::4.0097) (1.9153::1.9155)) (IOPATH TE_B Z () () (0.3763::0.3763) (4.0907::4.0907) (-0.0138::-0.0138) (2.0429::2.0429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.1130::1.1130) (0.7017::0.7035)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7877::3.7878) (1.8245::1.8247)) (IOPATH TE_B Z () () (0.3847::0.3847) (3.8712::3.8712) (-0.0184::-0.0184) (1.9561::1.9561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6060::4.6061) (2.1581::2.1583)) (IOPATH TE_B Z () () (0.3860::0.3860) (4.6894::4.6894) (-0.0192::-0.0192) (2.2934::2.2934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0365::1.0365) (0.8393::0.8393)) (IOPATH D Q (1.1182::1.1182) (0.7038::0.7038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7158::0.7158)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2912::5.2912) (2.4408::2.4410)) (IOPATH TE_B Z () () (0.3760::0.3760) (5.3409::5.3409) (-0.0136::-0.0136) (2.5515::2.5515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7214::4.7215) (2.2053::2.2055)) (IOPATH TE_B Z () () (0.3884::0.3884) (4.7968::4.7968) (-0.0205::-0.0205) (2.3373::2.3373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8079::3.8079) (1.8350::1.8352)) (IOPATH TE_B Z () () (0.3911::0.3911) (3.8898::3.8898) (-0.0220::-0.0220) (1.9685::1.9685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1018::1.1018) (0.6918::0.6937)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0273::1.0273) (0.8329::0.8329)) (IOPATH D Q (1.1088::1.1088) (0.6985::0.6985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7156::0.7156)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1247::6.1248) (2.7870::2.7872)) (IOPATH TE_B Z () () (0.3933::0.3933) (6.2048::6.2048) (-0.0232::-0.0232) (2.9253::2.9253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2272::0.2272) (0.2563::0.2563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7865::5.7867) (2.6457::2.6459)) (IOPATH TE_B Z () () (0.3983::0.3983) (5.8682::5.8682) (-0.0260::-0.0260) (2.7838::2.7838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1397::4.1397) (1.9579::1.9579)) (IOPATH TE_B Z () () (0.3062::0.3062) (4.2048::4.2048) (0.0250::0.0249) (2.0515::2.0516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4599::0.4602) (0.4217::0.4236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3539::4.3541) (2.0581::2.0583)) (IOPATH TE_B Z () () (0.3801::0.3801) (4.4309::4.4309) (-0.0159::-0.0159) (2.1841::2.1841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6488::0.6488) (0.5682::0.5682)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2944)) (SETUP (negedge GATE) (posedge CLK) (0.3935::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3991::4.3991) (2.0662::2.0662)) (IOPATH TE_B Z () () (0.3045::0.3045) (4.4566::4.4566) (0.0258::0.0258) (2.1504::2.1504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7106::4.7108) (2.1972::2.1974)) (IOPATH TE_B Z () () (0.3622::0.3622) (4.7633::4.7633) (-0.0060::-0.0060) (2.3055::2.3055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0343::1.0343) (0.8377::0.8377)) (IOPATH D Q (1.1165::1.1165) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1000::0.1000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7419::4.7419) (2.2093::2.2093)) (IOPATH TE_B Z () () (0.2992::0.2992) (4.7864::4.7864) (0.0288::0.0288) (2.2778::2.2778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0967::1.0967) (0.8787::0.8787)) (IOPATH D Q (1.1838::1.1838) (0.7480::0.7480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6414::0.6414) (0.5639::0.5639)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2952)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0292::1.0292) (0.8342::0.8342)) (IOPATH D Q (1.1218::1.1218) (0.7104::0.7104)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7231::0.7231)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0106::1.0106) (0.8212::0.8212)) (IOPATH D Q (1.1322::1.1322) (0.7202::0.7202)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1182::0.1182)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0143::4.0144) (1.9193::1.9195)) (IOPATH TE_B Z () () (0.3740::0.3740) (4.0827::4.0827) (-0.0126::-0.0126) (2.0373::2.0373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8321::3.8322) (1.8435::1.8437)) (IOPATH TE_B Z () () (0.3924::0.3924) (3.9210::3.9210) (-0.0227::-0.0227) (1.9818::1.9818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3805::4.3807) (2.0706::2.0708)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.4456::4.4456) (-0.0123::-0.0123) (2.1839::2.1839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5479::0.5479) (0.5196::0.5196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0420::1.0420) (0.8432::0.8432)) (IOPATH D Q (1.1213::1.1213) (0.7081::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5784::4.5784) (2.1460::2.1462)) (IOPATH TE_B Z () () (0.3876::0.3876) (4.6554::4.6554) (-0.0201::-0.0201) (2.2798::2.2798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5865::4.5866) (2.1476::2.1479)) (IOPATH TE_B Z () () (0.3834::0.3834) (4.6682::4.6682) (-0.0177::-0.0177) (2.2854::2.2854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8484::0.8485) (0.7965::0.7965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0181::1.0181) (0.8265::0.8265)) (IOPATH D Q (1.1015::1.1015) (0.6942::0.6942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7169::0.7169)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.3551::4.3551) (2.0478::2.0478)) (IOPATH TE_B Z () () (0.3049::0.3049) (4.4141::4.4142) (0.0256::0.0256) (2.1351::2.1351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3149::4.3150) (2.0413::2.0415)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.3874::4.3874) (-0.0156::-0.0156) (2.1654::2.1654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6585::0.6585) (0.5739::0.5739)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2930)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7242::4.7242) (2.2081::2.2083)) (IOPATH TE_B Z () () (0.3994::0.3994) (4.8134::4.8134) (-0.0266::-0.0266) (2.3543::2.3543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0411::1.0411) (0.8426::0.8426)) (IOPATH D Q (1.1455::1.1455) (0.7271::0.7271)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7311::0.7311)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1428::0.1428) (0.1460::0.1460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8336::0.8336)) (IOPATH D Q (1.1158::1.1158) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0200::1.0200) (0.8278::0.8278)) (IOPATH D Q (1.1041::1.1041) (0.6956::0.6956)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6415::0.6415) (0.5639::0.5639)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2975::0.3008)) (SETUP (negedge GATE) (posedge CLK) (0.3969::0.3972)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4837::4.4837) (2.1126::2.1128)) (IOPATH TE_B Z () () (0.3831::0.3831) (4.5527::4.5527) (-0.0176::-0.0176) (2.2388::2.2388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2305::0.2305) (0.2611::0.2611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6891::0.6891) (0.5922::0.5922)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2982::0.3006)) (SETUP (negedge GATE) (posedge CLK) (0.3971::0.3978)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0787::4.0788) (1.9421::1.9423)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.1569::4.1569) (-0.0180::-0.0180) (2.0699::2.0699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0276::1.0276) (0.8331::0.8331)) (IOPATH D Q (1.1426::1.1463) (0.7290::0.7365)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7383::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1166::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1098::5.1099) (2.3637::2.3639)) (IOPATH TE_B Z () () (0.3691::0.3691) (5.1634::5.1634) (-0.0099::-0.0099) (2.4728::2.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5429::0.5429) (0.4901::0.4901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1403::1.1403) (0.9056::0.9056)) (IOPATH D Q (1.2292::1.2292) (0.7776::0.7776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1036::0.1036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9204::3.9205) (1.8807::1.8809)) (IOPATH TE_B Z () () (0.3935::0.3935) (4.0033::4.0033) (-0.0233::-0.0233) (2.0158::2.0158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3823::4.3824) (2.0734::2.0736)) (IOPATH TE_B Z () () (0.3833::0.3833) (4.4200::4.4200) (-0.0177::-0.0177) (2.1793::2.1793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4839::4.4841) (2.1044::2.1046)) (IOPATH TE_B Z () () (0.3762::0.3762) (4.5543::4.5543) (-0.0138::-0.0138) (2.2287::2.2287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6914::3.6916) (1.7850::1.7852)) (IOPATH TE_B Z () () (0.3851::0.3851) (3.7789::3.7789) (-0.0187::-0.0187) (1.9190::1.9190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0193::1.0193) (0.8273::0.8273)) (IOPATH D Q (1.1493::1.1493) (0.7293::0.7357)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7484::0.7484)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8306::0.8306)) (IOPATH D Q (1.1041::1.1041) (0.6934::0.6934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8530::4.8530) (2.2539::2.2541)) (IOPATH TE_B Z () () (0.3706::0.3706) (4.9008::4.9008) (-0.0106::-0.0106) (2.3614::2.3614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0868::1.0868) (0.6818::0.6818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7123::0.7123)) (SETUP (negedge D) (negedge GATE) (0.0973::0.0973)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6744::0.6744) (0.5978::0.5978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5818::0.5818) (0.5429::0.5429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5124::0.5124) (0.4957::0.4957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.5141::0.5141) (0.4802::0.4802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0162::1.0162) (0.8251::0.8251)) (IOPATH D Q (1.0973::1.0973) (0.6892::0.6892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4906::0.4906) (0.4476::0.4476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7860::5.7861) (2.7062::2.7066)) (IOPATH TE_B Z () () (0.5702::0.5702) (5.7551::5.7551) (-0.1408::-0.1408) (2.8692::2.8692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8412::3.8414) (1.8475::1.8477)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.9296::3.9296) (-0.0188::-0.0188) (1.9831::1.9831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1560::0.1560) (0.1569::0.1569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5784::5.5786) (2.5560::2.5562)) (IOPATH TE_B Z () () (0.3771::0.3771) (5.6463::5.6463) (-0.0143::-0.0143) (2.6772::2.6772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0212::4.0213) (1.9217::1.9219)) (IOPATH TE_B Z () () (0.3873::0.3873) (4.0842::4.0842) (-0.0199::-0.0199) (2.0433::2.0433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0284::1.0284) (0.8337::0.8337)) (IOPATH D Q (1.1301::1.1301) (0.7181::0.7181)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7293::0.7293)) (SETUP (negedge D) (negedge GATE) (0.1103::0.1103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0103::1.0103) (0.8210::0.8210)) (IOPATH D Q (1.0966::1.0966) (0.6903::0.6903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7188::0.7188)) (SETUP (negedge D) (negedge GATE) (0.1019::0.1019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8886::4.8887) (2.2738::2.2740)) (IOPATH TE_B Z () () (0.3916::0.3916) (4.9758::4.9758) (-0.0223::-0.0223) (2.4160::2.4160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0180::1.0180) (0.8264::0.8264)) (IOPATH D Q (1.1125::1.1125) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7244::0.7244)) (SETUP (negedge D) (negedge GATE) (0.1073::0.1073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7550::3.7551) (1.8110::1.8112)) (IOPATH TE_B Z () () (0.3829::0.3829) (3.8372::3.8372) (-0.0175::-0.0175) (1.9397::1.9397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8959::3.8959) (1.8716::1.8718)) (IOPATH TE_B Z () () (0.3717::0.3717) (3.9555::3.9555) (-0.0113::-0.0113) (1.9847::1.9847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6235::0.6235) (0.5535::0.5535)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2911::0.2936)) (SETUP (negedge GATE) (posedge CLK) (0.3930::0.3937)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.0813::1.0813) (0.6783::0.6783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7090::0.7090)) (SETUP (negedge D) (negedge GATE) (0.0951::0.0951)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1072::1.1072) (0.6967::0.6967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2355::0.2355) (0.2688::0.2688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7014::4.7014) (2.1974::2.1976)) (IOPATH TE_B Z () () (0.4047::0.4047) (4.7883::4.7883) (-0.0295::-0.0295) (2.3437::2.3437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8469::5.8471) (2.6723::2.6725)) (IOPATH TE_B Z () () (0.3869::0.3869) (5.9125::5.9125) (-0.0197::-0.0197) (2.7962::2.7962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4478::4.4479) (2.0897::2.0899)) (IOPATH TE_B Z () () (0.3821::0.3821) (4.5287::4.5287) (-0.0170::-0.0170) (2.2258::2.2258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8256::0.8256)) (IOPATH D Q (1.0948::1.0948) (0.6876::0.6876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.2799::6.2800) (2.8510::2.8512)) (IOPATH TE_B Z () () (0.3905::0.3905) (6.3498::6.3498) (-0.0217::-0.0217) (2.9835::2.9835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2502::4.2504) (2.0158::2.0160)) (IOPATH TE_B Z () () (0.3680::0.3680) (4.3169::4.3169) (-0.0092::-0.0092) (2.1302::2.1302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4176::5.4178) (2.4894::2.4896)) (IOPATH TE_B Z () () (0.3723::0.3723) (5.4760::5.4760) (-0.0116::-0.0116) (2.6028::2.6028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0590::5.0592) (2.3419::2.3421)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.1353::5.1353) (-0.0168::-0.0168) (2.4694::2.4694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0225::1.0225) (0.8295::0.8295)) (IOPATH D Q (1.1079::1.1079) (0.6996::0.6996)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6433::0.6433) (0.5649::0.5649)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2986::0.3013)) (SETUP (negedge GATE) (posedge CLK) (0.3974::0.3979)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.3727::1.3727) (1.0442::1.0442)) (IOPATH D Q (1.4578::1.4578) (0.9128::0.9128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1864::0.1864) (0.2122::0.2122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0847::1.0847) (0.8712::0.8712)) (IOPATH D Q (1.2255::1.2309) (0.7890::0.7986)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7559::0.7596)) (SETUP (negedge D) (negedge GATE) (0.1292::0.1354)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1015::1.1015) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1008::0.1008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0352::1.0352) (0.8384::0.8384)) (IOPATH D Q (1.1143::1.1143) (0.7008::0.7008)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0982::0.0982)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0474::1.0474) (0.8469::0.8469)) (IOPATH D Q (1.1205::1.1205) (0.7054::0.7054)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7104::0.7104)) (SETUP (negedge D) (negedge GATE) (0.0960::0.0960)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0220::1.0220) (0.8292::0.8292)) (IOPATH D Q (1.1497::1.1497) (0.7296::0.7344)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7469::0.7469)) (SETUP (negedge D) (negedge GATE) (0.1191::0.1217)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (5.1182::5.1182) (2.3665::2.3665)) (IOPATH TE_B Z () () (0.3031::0.3032) (5.1789::5.1792) (0.0266::0.0266) (2.4560::2.4564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8079::3.8081) (1.8313::1.8315)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.8891::3.8891) (-0.0145::-0.0145) (1.9588::1.9588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0389::1.0389) (0.8410::0.8410)) (IOPATH D Q (1.1374::1.1374) (0.7221::0.7221)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7272::0.7272)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8369::3.8370) (1.8450::1.8453)) (IOPATH TE_B Z () () (0.3851::0.3851) (3.9204::3.9204) (-0.0187::-0.0187) (1.9747::1.9746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2696::4.2697) (2.0225::2.0227)) (IOPATH TE_B Z () () (0.3868::0.3868) (4.3420::4.3420) (-0.0196::-0.0196) (2.1482::2.1482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0177::1.0177) (0.8262::0.8262)) (IOPATH D Q (1.0979::1.0979) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7147::0.7147)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7104::3.7105) (1.7929::1.7931)) (IOPATH TE_B Z () () (0.3969::0.3969) (3.8036::3.8036) (-0.0252::-0.0252) (1.9352::1.9352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7408::4.7409) (2.2133::2.2135)) (IOPATH TE_B Z () () (0.3838::0.3838) (4.8250::4.8250) (-0.0180::-0.0180) (2.3480::2.3480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0348::1.0348) (0.8381::0.8381)) (IOPATH D Q (1.1188::1.1188) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2980::5.2981) (2.4390::2.4392)) (IOPATH TE_B Z () () (0.3825::0.3825) (5.3599::5.3599) (-0.0172::-0.0172) (2.5570::2.5570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2064::4.2065) (1.9972::1.9974)) (IOPATH TE_B Z () () (0.3968::0.3968) (4.2990::4.2990) (-0.0252::-0.0252) (2.1409::2.1409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8809::3.8811) (1.8613::1.8616)) (IOPATH TE_B Z () () (0.3862::0.3862) (3.9682::3.9682) (-0.0193::-0.0193) (1.9946::1.9946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8246::0.8246)) (IOPATH D Q (1.1414::1.1414) (0.7274::0.7274)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7456::0.7456)) (SETUP (negedge D) (negedge GATE) (0.1204::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0271::1.0271) (0.8327::0.8327)) (IOPATH D Q (1.1051::1.1051) (0.6955::0.6955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7132::0.7132)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7609::0.7609) (0.6574::0.6574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.7346::3.7346) (1.7887::1.7887)) (IOPATH TE_B Z () () (0.3019::0.3019) (3.7958::3.7958) (0.0273::0.0273) (1.8786::1.8786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2433::0.2433) (0.2783::0.2783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8379::0.8379)) (IOPATH D Q (1.1184::1.1184) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6524::0.6524) (0.5704::0.5704)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2914::0.2945)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3939)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8536::4.8536) (2.2612::2.2614)) (IOPATH TE_B Z () () (0.3877::0.3877) (4.9203::4.9203) (-0.0201::-0.0201) (2.3845::2.3845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6336::0.6336) (0.5302::0.5302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0298::1.0298) (0.8346::0.8346)) (IOPATH D Q (1.1518::1.1549) (0.7368::0.7431)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7430::0.7451)) (SETUP (negedge D) (negedge GATE) (0.1200::0.1235)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0270::1.0270) (0.8327::0.8327)) (IOPATH D Q (1.1118::1.1118) (0.7015::0.7015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0935::4.0937) (1.9483::1.9486)) (IOPATH TE_B Z () () (0.3822::0.3822) (4.1756::4.1756) (-0.0171::-0.0171) (2.0774::2.0774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0129::1.0129) (0.8228::0.8228)) (IOPATH D Q (1.1197::1.1197) (0.7089::0.7089)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7327::0.7327)) (SETUP (negedge D) (negedge GATE) (0.1111::0.1111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7484::3.7485) (1.8072::1.8074)) (IOPATH TE_B Z () () (0.3775::0.3775) (3.8267::3.8267) (-0.0145::-0.0145) (1.9323::1.9323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0410::1.0410) (0.8425::0.8425)) (IOPATH D Q (1.1195::1.1195) (0.7044::0.7044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7136::0.7136)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6194::0.6194) (0.6935::0.6935)) (IOPATH B X (0.4482::0.4482) (0.5783::0.5783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8364::3.8365) (1.8458::1.8460)) (IOPATH TE_B Z () () (0.3791::0.3791) (3.9164::3.9164) (-0.0154::-0.0154) (1.9735::1.9735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3079::5.3080) (2.4462::2.4464)) (IOPATH TE_B Z () () (0.3736::0.3736) (5.3724::5.3724) (-0.0123::-0.0123) (2.5664::2.5664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3921::4.3922) (2.0753::2.0755)) (IOPATH TE_B Z () () (0.3788::0.3788) (4.4708::4.4708) (-0.0152::-0.0152) (2.2037::2.2037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6259::0.6259) (0.5126::0.5126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.1106::1.1106) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1040::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5560::0.5560) (0.6309::0.6310)) (IOPATH B X (0.5336::0.5336) (0.6726::0.6726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2294::5.2296) (2.4194::2.4197)) (IOPATH TE_B Z () () (0.4010::0.4010) (5.2720::5.2720) (-0.0274::-0.0274) (2.5416::2.5416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1036::1.1036) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8089::0.8089) (0.7247::0.7247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7373::4.7375) (2.2152::2.2154)) (IOPATH TE_B Z () () (0.3996::0.3996) (4.7881::4.7881) (-0.0267::-0.0267) (2.3394::2.3394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0269::1.0269) (0.8326::0.8326)) (IOPATH D Q (1.1311::1.1311) (0.7164::0.7164)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7310::0.7310)) (SETUP (negedge D) (negedge GATE) (0.1099::0.1099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1085::1.1085) (0.7006::0.7006)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1027::0.1027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6706::4.6706) (2.1844::2.1846)) (IOPATH TE_B Z () () (0.3874::0.3874) (4.7501::4.7501) (-0.0199::-0.0199) (2.3179::2.3179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0163::1.0163) (0.8252::0.8252)) (IOPATH D Q (1.1015::1.1015) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7181::0.7181)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6611::0.6611) (0.5755::0.5755)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2957::0.2980)) (SETUP (negedge GATE) (posedge CLK) (0.3956::0.3963)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1430::4.1431) (1.9713::1.9715)) (IOPATH TE_B Z () () (0.3952::0.3952) (4.2327::4.2327) (-0.0243::-0.0243) (2.1133::2.1133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2499::0.2499) (0.2913::0.2913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7955::4.7955) (2.2375::2.2377)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.8650::4.8650) (-0.0153::-0.0153) (2.3628::2.3628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5617::4.5618) (2.1406::2.1408)) (IOPATH TE_B Z () () (0.3792::0.3792) (4.6217::4.6217) (-0.0154::-0.0154) (2.2642::2.2642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5415::4.5416) (2.1265::2.1267)) (IOPATH TE_B Z () () (0.3924::0.3924) (4.6309::4.6309) (-0.0227::-0.0227) (2.2677::2.2677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.1049::1.1049) (0.6977::0.6977)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9928::3.9930) (1.9024::1.9026)) (IOPATH TE_B Z () () (0.3777::0.3777) (4.0627::4.0627) (-0.0146::-0.0146) (2.0188::2.0188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8738::5.8740) (2.6779::2.6781)) (IOPATH TE_B Z () () (0.3799::0.3799) (5.9430::5.9430) (-0.0158::-0.0158) (2.8034::2.8034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4245::5.4246) (2.4951::2.4953)) (IOPATH TE_B Z () () (0.3821::0.3821) (5.4947::5.4947) (-0.0170::-0.0170) (2.6196::2.6196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8241::0.8241) (0.7681::0.7681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8278::0.8278)) (IOPATH D Q (1.1286::1.1286) (0.7133::0.7155)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7340::0.7340)) (SETUP (negedge D) (negedge GATE) (0.1109::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9750::3.9750) (1.9019::1.9021)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.0394::4.0394) (-0.0161::-0.0161) (2.0199::2.0199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4559::4.4560) (2.0964::2.0966)) (IOPATH TE_B Z () () (0.3690::0.3690) (4.5193::4.5193) (-0.0098::-0.0098) (2.2171::2.2171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8884::4.8886) (2.2719::2.2721)) (IOPATH TE_B Z () () (0.3798::0.3798) (4.9533::4.9533) (-0.0157::-0.0157) (2.3883::2.3883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6502::0.6502) (0.7217::0.7217)) (IOPATH B X (0.4628::0.4628) (0.5895::0.5895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0168::1.0168) (0.8255::0.8255)) (IOPATH D Q (1.1297::1.1297) (0.7135::0.7186)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7368)) (SETUP (negedge D) (negedge GATE) (0.1122::0.1150)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6210::0.6210) (0.5619::0.5619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8208::0.8208)) (IOPATH D Q (1.1608::1.1608) (0.7397::0.7416)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7624::0.7624)) (SETUP (negedge D) (negedge GATE) (0.1298::0.1310)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1146::1.1146) (0.8898::0.8898)) (IOPATH D Q (1.1928::1.1928) (0.7515::0.7515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0211::1.0211) (0.8286::0.8286)) (IOPATH D Q (1.1130::1.1130) (0.7025::0.7025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7226::0.7226)) (SETUP (negedge D) (negedge GATE) (0.1045::0.1045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1320::1.1320) (0.7194::0.7194)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7331::0.7331)) (SETUP (negedge D) (negedge GATE) (0.1124::0.1124)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4334::4.4336) (2.0861::2.0863)) (IOPATH TE_B Z () () (0.3745::0.3745) (4.5033::4.5033) (-0.0128::-0.0128) (2.2119::2.2119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7553::3.7555) (1.8074::1.8076)) (IOPATH TE_B Z () () (0.3736::0.3736) (3.8301::3.8301) (-0.0124::-0.0124) (1.9285::1.9285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8124::4.8126) (2.2439::2.2441)) (IOPATH TE_B Z () () (0.3951::0.3951) (4.9033::4.9033) (-0.0242::-0.0242) (2.3883::2.3883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3332::4.3333) (2.0484::2.0486)) (IOPATH TE_B Z () () (0.4076::0.4076) (4.4344::4.4344) (-0.0311::-0.0311) (2.1982::2.1982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.6876::5.6878) (2.5975::2.5978)) (IOPATH TE_B Z () () (0.3819::0.3819) (5.7609::5.7609) (-0.0169::-0.0169) (2.7247::2.7247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4146::4.4147) (2.0837::2.0839)) (IOPATH TE_B Z () () (0.3958::0.3958) (4.5063::4.5063) (-0.0246::-0.0246) (2.2258::2.2258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0102::1.0102) (0.8210::0.8210)) (IOPATH D Q (1.0950::1.0950) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6728::0.6728) (0.5824::0.5824)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2934::0.2935)) (SETUP (negedge GATE) (posedge CLK) (0.3933::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6729::0.6729) (0.5917::0.5917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8160::3.8161) (1.8369::1.8371)) (IOPATH TE_B Z () () (0.3815::0.3815) (3.8922::3.8922) (-0.0167::-0.0167) (1.9623::1.9623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8446::0.8446) (0.7967::0.7967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0266::1.0266) (0.8324::0.8324)) (IOPATH D Q (1.1304::1.1304) (0.7190::0.7190)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7307::0.7307)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.5479::5.5481) (2.5473::2.5475)) (IOPATH TE_B Z () () (0.3783::0.3783) (5.6170::5.6170) (-0.0149::-0.0149) (2.6706::2.6706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0227::1.0227) (0.8296::0.8296)) (IOPATH D Q (1.1551::1.1551) (0.7332::0.7389)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7501::0.7501)) (SETUP (negedge D) (negedge GATE) (0.1208::0.1239)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2034::0.2034) (0.2297::0.2297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0870::1.0870) (0.6814::0.6814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7126::0.7126)) (SETUP (negedge D) (negedge GATE) (0.0972::0.0972)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0502::1.0502) (0.8489::0.8489)) (IOPATH D Q (1.2049::1.2049) (0.7699::0.7743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7653::0.7653)) (SETUP (negedge D) (negedge GATE) (0.1313::0.1341)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.1454::4.1454) (1.9603::1.9603)) (IOPATH TE_B Z () () (0.3074::0.3074) (4.2118::4.2118) (0.0243::0.0243) (2.0553::2.0553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.0975::1.0975) (0.6926::0.6926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9226::0.9238) (0.6813::0.6846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3059::6.3061) (2.8602::2.8604)) (IOPATH TE_B Z () () (0.3760::0.3760) (6.3639::6.3639) (-0.0136::-0.0136) (2.9789::2.9789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7799::0.7799) (0.7141::0.7141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0203::1.0203) (0.8280::0.8280)) (IOPATH D Q (1.1471::1.1471) (0.7274::0.7327)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7462::0.7462)) (SETUP (negedge D) (negedge GATE) (0.1185::0.1214)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.9509::0.9514) (0.6948::0.6985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7400::4.7400) (2.2131::2.2133)) (IOPATH TE_B Z () () (0.3717::0.3717) (4.7945::4.7945) (-0.0113::-0.0113) (2.3292::2.3292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8198::0.8210) (0.6273::0.6312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4464::0.4464) (0.5213::0.5213)) (IOPATH B X (0.4342::0.4342) (0.5640::0.5640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1712::0.1712) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0214::1.0214) (0.8288::0.8288)) (IOPATH D Q (1.0998::1.0998) (0.6917::0.6917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7135::0.7135)) (SETUP (negedge D) (negedge GATE) (0.0984::0.0984)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6526::0.6526) (0.5779::0.5819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6523::3.6524) (1.7679::1.7681)) (IOPATH TE_B Z () () (0.3761::0.3761) (3.7229::3.7229) (-0.0137::-0.0137) (1.8872::1.8872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1368::1.1368) (0.7200::0.7248)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7447::0.7447)) (SETUP (negedge D) (negedge GATE) (0.1175::0.1201)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8903::0.8904) (0.8431::0.8430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4417::5.4418) (2.5079::2.5081)) (IOPATH TE_B Z () () (0.3707::0.3707) (5.4676::5.4676) (-0.0107::-0.0107) (2.6020::2.6020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.6294::0.6294) (0.7054::0.7055)) (IOPATH B X (0.4410::0.4410) (0.5714::0.5714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0268::1.0268) (0.8325::0.8325)) (IOPATH D Q (1.1146::1.1146) (0.7028::0.7028)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1372::1.1372) (0.7233::0.7233)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7408::0.7408)) (SETUP (negedge D) (negedge GATE) (0.1169::0.1169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0128::1.0128) (0.8228::0.8228)) (IOPATH D Q (1.1315::1.1349) (0.7214::0.7283)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7407::0.7430)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1219)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7450::4.7452) (2.2093::2.2095)) (IOPATH TE_B Z () () (0.3714::0.3714) (4.8055::4.8055) (-0.0111::-0.0111) (2.3256::2.3256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8106::0.8106) (0.7487::0.7487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0250::1.0250) (0.8313::0.8313)) (IOPATH D Q (1.1111::1.1111) (0.6994::0.6994)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.7223::0.7223) (0.6121::0.6121)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2933)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.0543::6.0544) (2.7614::2.7618)) (IOPATH TE_B Z () () (0.4309::0.4309) (6.0969::6.0969) (-0.0440::-0.0440) (2.9006::2.9006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2362::0.2362) (0.2677::0.2677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0318::1.0318) (0.8361::0.8361)) (IOPATH D Q (1.1221::1.1221) (0.7095::0.7095)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7216::0.7216)) (SETUP (negedge D) (negedge GATE) (0.1042::0.1042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0100::1.0100) (0.8208::0.8208)) (IOPATH D Q (1.0967::1.0967) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7190::0.7190)) (SETUP (negedge D) (negedge GATE) (0.1024::0.1024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5629::4.5631) (2.1401::2.1404)) (IOPATH TE_B Z () () (0.3748::0.3748) (4.6374::4.6374) (-0.0130::-0.0130) (2.2709::2.2709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1120::1.1120) (0.7026::0.7026)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7239::0.7239)) (SETUP (negedge D) (negedge GATE) (0.1056::0.1056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9838::3.9840) (1.9061::1.9064)) (IOPATH TE_B Z () () (0.3783::0.3783) (4.0614::4.0614) (-0.0149::-0.0149) (2.0319::2.0319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2067::0.2067) (0.2342::0.2342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2384::0.2384) (0.2697::0.2697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4571::4.4573) (2.1071::2.1076)) (IOPATH TE_B Z () () (0.4625::0.4625) (4.5183::4.5183) (-0.0614::-0.0614) (2.2621::2.2621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7773::4.7775) (2.2286::2.2288)) (IOPATH TE_B Z () () (0.3927::0.3927) (4.8697::4.8697) (-0.0229::-0.0229) (2.3712::2.3712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6865::4.6866) (2.1918::2.1920)) (IOPATH TE_B Z () () (0.3776::0.3776) (4.7543::4.7543) (-0.0145::-0.0145) (2.3148::2.3148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0184::1.0184) (0.8267::0.8267)) (IOPATH D Q (1.1051::1.1051) (0.6953::0.6953)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7191::0.7191)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0583::4.0583) (1.9368::1.9370)) (IOPATH TE_B Z () () (0.3760::0.3760) (4.1232::4.1232) (-0.0137::-0.0137) (2.0536::2.0536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0580::1.0580) (0.8543::0.8543)) (IOPATH D Q (1.1419::1.1419) (0.7228::0.7228)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.3002::6.3004) (2.8552::2.8554)) (IOPATH TE_B Z () () (0.3863::0.3863) (6.3679::6.3679) (-0.0193::-0.0193) (2.9831::2.9831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0425::1.0425) (0.8435::0.8435)) (IOPATH D Q (1.1474::1.1474) (0.7280::0.7280)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7315::0.7315)) (SETUP (negedge D) (negedge GATE) (0.1104::0.1104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5413::4.5415) (2.1310::2.1312)) (IOPATH TE_B Z () () (0.3772::0.3772) (4.6148::4.6148) (-0.0143::-0.0143) (2.2608::2.2608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0960::4.0961) (1.9512::1.9515)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.1656::4.1656) (-0.0179::-0.0179) (2.0696::2.0696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1927::0.1927) (0.2190::0.2190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1224::1.1224) (0.7140::0.7140)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7306::0.7306)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3730::4.3731) (2.0649::2.0651)) (IOPATH TE_B Z () () (0.3794::0.3794) (4.4522::4.4522) (-0.0155::-0.0155) (2.1932::2.1932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1507::1.1524) (0.7351::0.7388)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7401::0.7413)) (SETUP (negedge D) (negedge GATE) (0.1179::0.1199)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6027::4.6028) (2.1563::2.1565)) (IOPATH TE_B Z () () (0.3966::0.3966) (4.6865::4.6865) (-0.0251::-0.0251) (2.2930::2.2930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0690::5.0690) (2.3499::2.3501)) (IOPATH TE_B Z () () (0.3953::0.3953) (5.1435::5.1435) (-0.0243::-0.0243) (2.4818::2.4818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5930::0.5930) (0.6677::0.6678)) (IOPATH B X (0.4359::0.4359) (0.5642::0.5642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4696::0.4696) (0.5430::0.5430)) (IOPATH B X (0.4340::0.4340) (0.5619::0.5619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1610::1.1644) (0.7449::0.7516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7536::0.7559)) (SETUP (negedge D) (negedge GATE) (0.1273::0.1315)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3056::4.3057) (2.0416::2.0418)) (IOPATH TE_B Z () () (0.3967::0.3967) (4.4008::4.4008) (-0.0251::-0.0251) (2.1888::2.1888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0237::1.0237) (0.8304::0.8304)) (IOPATH D Q (1.1127::1.1127) (0.7020::0.7020)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7207::0.7207)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1499::1.1499) (0.9116::0.9116)) (IOPATH D Q (1.2366::1.2366) (0.7815::0.7815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7192::0.7192)) (SETUP (negedge D) (negedge GATE) (0.1025::0.1025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8249::0.8249)) (IOPATH D Q (1.1121::1.1121) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7256::0.7256)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5291::0.5291) (0.6024::0.6024)) (IOPATH B X (0.4357::0.4357) (0.5642::0.5642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0246::1.0246) (0.8310::0.8310)) (IOPATH D Q (1.1057::1.1057) (0.6952::0.6952)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7153::0.7153)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5367::4.5368) (2.1262::2.1264)) (IOPATH TE_B Z () () (0.3720::0.3720) (4.6018::4.6018) (-0.0115::-0.0115) (2.2483::2.2483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6549::0.6549) (0.5718::0.5718)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2928::0.2943)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3940)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3881::5.3881) (2.4817::2.4819)) (IOPATH TE_B Z () () (0.3942::0.3942) (5.4534::5.4534) (-0.0237::-0.0237) (2.6091::2.6091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0339::1.0339) (0.8375::0.8375)) (IOPATH D Q (1.1077::1.1077) (0.6949::0.6949)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7108::0.7108)) (SETUP (negedge D) (negedge GATE) (0.0954::0.0954)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3121::5.3123) (2.4454::2.4456)) (IOPATH TE_B Z () () (0.3796::0.3796) (5.3807::5.3807) (-0.0156::-0.0156) (2.5663::2.5663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7913::3.7914) (1.8254::1.8256)) (IOPATH TE_B Z () () (0.3934::0.3934) (3.8847::3.8847) (-0.0232::-0.0232) (1.9669::1.9669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (3.8609::3.8609) (1.8415::1.8415)) (IOPATH TE_B Z () () (0.3221::0.3221) (3.9442::3.9442) (0.0161::0.0161) (1.9538::1.9538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.1070::1.1070) (0.7013::0.7013)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7252::0.7252)) (SETUP (negedge D) (negedge GATE) (0.1076::0.1076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6027::4.6029) (2.1568::2.1570)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.6951::4.6951) (-0.0235::-0.0235) (2.2996::2.2996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0344::1.0344) (0.8379::0.8379)) (IOPATH D Q (1.1156::1.1156) (0.7023::0.7023)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.0961::1.0961) (0.6884::0.6884)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7139::0.7139)) (SETUP (negedge D) (negedge GATE) (0.0983::0.0983)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6396::3.6397) (1.7623::1.7625)) (IOPATH TE_B Z () () (0.4004::0.4004) (3.7393::3.7393) (-0.0271::-0.0271) (1.9096::1.9097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6456::0.6456) (0.5760::0.5760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9977::4.9978) (2.3143::2.3145)) (IOPATH TE_B Z () () (0.3776::0.3776) (5.0644::5.0644) (-0.0145::-0.0145) (2.4326::2.4326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9213::3.9214) (1.8812::1.8814)) (IOPATH TE_B Z () () (0.3863::0.3863) (3.9996::3.9996) (-0.0193::-0.0193) (2.0118::2.0118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.7334::0.7334) (0.6446::0.6446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9845::3.9847) (1.9059::1.9061)) (IOPATH TE_B Z () () (0.3839::0.3839) (4.0737::4.0737) (-0.0180::-0.0180) (2.0430::2.0430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1514::4.1515) (1.9755::1.9757)) (IOPATH TE_B Z () () (0.3782::0.3782) (4.2272::4.2272) (-0.0149::-0.0149) (2.1016::2.1016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4865::5.4865) (2.5200::2.5202)) (IOPATH TE_B Z () () (0.3826::0.3826) (5.5481::5.5481) (-0.0173::-0.0173) (2.6414::2.6414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0267::1.0267) (0.8325::0.8325)) (IOPATH D Q (1.1145::1.1145) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0189::1.0189) (0.8270::0.8270)) (IOPATH D Q (1.0997::1.0997) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7151::0.7151)) (SETUP (negedge D) (negedge GATE) (0.0989::0.0989)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2180::0.2180) (0.2467::0.2467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.9964::5.9965) (2.7297::2.7299)) (IOPATH TE_B Z () () (0.3743::0.3743) (6.0506::6.0506) (-0.0127::-0.0127) (2.8419::2.8419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.8378::5.8379) (2.6617::2.6619)) (IOPATH TE_B Z () () (0.3817::0.3817) (5.8808::5.8808) (-0.0168::-0.0168) (2.7745::2.7745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0294::1.0294) (0.8343::0.8343)) (IOPATH D Q (1.1075::1.1075) (0.6965::0.6965)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7133::0.7133)) (SETUP (negedge D) (negedge GATE) (0.0980::0.0980)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5658::4.5659) (2.1401::2.1403)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.6302::4.6302) (-0.0153::-0.0153) (2.2637::2.2637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7161::0.7161) (0.6112::0.6112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1695::1.1695) (0.9237::0.9237)) (IOPATH D Q (1.2517::1.2517) (0.7884::0.7884)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.1515::1.1515) (0.7331::0.7361)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7560::0.7560)) (SETUP (negedge D) (negedge GATE) (0.1256::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (4.7543::4.7543) (2.2145::2.2145)) (IOPATH TE_B Z () () (0.3040::0.3040) (4.8128::4.8128) (0.0262::0.0262) (2.3004::2.3004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0101::1.0101) (0.8209::0.8209)) (IOPATH D Q (1.0979::1.0979) (0.6907::0.6907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7198::0.7198)) (SETUP (negedge D) (negedge GATE) (0.1022::0.1022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0176::1.0176) (0.8261::0.8261)) (IOPATH D Q (1.1018::1.1018) (0.6935::0.6935)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7174::0.7174)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9810::3.9810) (1.9030::1.9032)) (IOPATH TE_B Z () () (0.3794::0.3794) (4.0513::4.0513) (-0.0155::-0.0155) (2.0257::2.0257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0367::1.0367) (0.8395::0.8395)) (IOPATH D Q (1.1489::1.1489) (0.7276::0.7305)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7364::0.7364)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7982::4.7984) (2.2395::2.2397)) (IOPATH TE_B Z () () (0.3939::0.3939) (4.8556::4.8556) (-0.0236::-0.0236) (2.3647::2.3647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4878::0.4878) (0.5633::0.5633)) (IOPATH B X (0.4355::0.4355) (0.5657::0.5657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.0948::1.0948) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1006::0.1006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1926::4.1927) (1.9907::1.9909)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.2734::4.2734) (-0.0187::-0.0187) (2.1219::2.1219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0950::1.0950) (0.8776::0.8776)) (IOPATH D Q (1.1861::1.1861) (0.7520::0.7520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7222::0.7222)) (SETUP (negedge D) (negedge GATE) (0.1049::0.1049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7864::4.7865) (2.2261::2.2264)) (IOPATH TE_B Z () () (0.3837::0.3837) (4.8611::4.8611) (-0.0179::-0.0179) (2.3527::2.3527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5650::0.5650) (0.5315::0.5315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6325::0.6325) (0.5586::0.5586)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2940::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3946::0.3952)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8158::0.8158) (0.7439::0.7439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1089::1.1089) (0.8862::0.8862)) (IOPATH D Q (1.1936::1.1936) (0.7546::0.7546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7179::0.7179)) (SETUP (negedge D) (negedge GATE) (0.1016::0.1016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1017::1.1017) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0140::1.0140) (0.8236::0.8236)) (IOPATH D Q (1.1355::1.1355) (0.7222::0.7222)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7426::0.7426)) (SETUP (negedge D) (negedge GATE) (0.1181::0.1181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0367::1.0367) (0.8395::0.8395)) (IOPATH D Q (1.1189::1.1189) (0.7046::0.7046)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7161::0.7161)) (SETUP (negedge D) (negedge GATE) (0.0997::0.0997)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4779::4.4781) (2.1165::2.1167)) (IOPATH TE_B Z () () (0.3775::0.3775) (4.5091::4.5091) (-0.0145::-0.0145) (2.2190::2.2190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6759::4.6760) (2.1860::2.1862)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.7541::4.7541) (-0.0194::-0.0194) (2.3174::2.3174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1487::4.1488) (1.9747::1.9749)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.2306::4.2306) (-0.0178::-0.0178) (2.1053::2.1053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1914::0.1914) (0.2169::0.2169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0156::1.0156) (0.8247::0.8247)) (IOPATH D Q (1.0988::1.0988) (0.6902::0.6902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.0998::0.0998)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6874::0.6874) (0.6093::0.6093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8372::0.8372) (0.7573::0.7573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0228::1.0228) (0.8298::0.8298)) (IOPATH D Q (1.1085::1.1085) (0.6980::0.6980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7184::0.7184)) (SETUP (negedge D) (negedge GATE) (0.1013::0.1013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2125::4.2126) (2.0011::2.0013)) (IOPATH TE_B Z () () (0.3836::0.3836) (4.2870::4.2870) (-0.0178::-0.0178) (2.1281::2.1281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4553::4.4554) (2.0948::2.0950)) (IOPATH TE_B Z () () (0.3947::0.3947) (4.5412::4.5412) (-0.0240::-0.0240) (2.2388::2.2388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8267::0.8267)) (IOPATH D Q (1.1035::1.1035) (0.6951::0.6951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0181::4.0182) (1.9159::1.9161)) (IOPATH TE_B Z () () (0.3964::0.3964) (4.1058::4.1058) (-0.0249::-0.0249) (2.0511::2.0511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0310::1.0310) (0.8354::0.8354)) (IOPATH D Q (1.1205::1.1205) (0.7071::0.7071)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0190::1.0190) (0.8271::0.8271)) (IOPATH D Q (1.1151::1.1151) (0.7024::0.7048)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7255::0.7255)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0072::4.0074) (1.9165::1.9167)) (IOPATH TE_B Z () () (0.3812::0.3812) (4.0949::4.0949) (-0.0165::-0.0165) (2.0513::2.0513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0139::1.0139) (0.8236::0.8236)) (IOPATH D Q (1.0934::1.0934) (0.6877::0.6877)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7142::0.7142)) (SETUP (negedge D) (negedge GATE) (0.0991::0.0991)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7109::4.7111) (2.2016::2.2018)) (IOPATH TE_B Z () () (0.3835::0.3835) (4.7868::4.7868) (-0.0178::-0.0178) (2.3284::2.3284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.9907::4.9908) (2.3130::2.3132)) (IOPATH TE_B Z () () (0.3697::0.3697) (5.0470::5.0470) (-0.0102::-0.0102) (2.4242::2.4242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4306::4.4308) (2.0842::2.0844)) (IOPATH TE_B Z () () (0.3700::0.3700) (4.4939::4.4939) (-0.0103::-0.0103) (2.2020::2.2020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5318::4.5319) (2.1293::2.1295)) (IOPATH TE_B Z () () (0.3922::0.3922) (4.5939::4.5939) (-0.0226::-0.0226) (2.2508::2.2508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1310::1.1361) (0.7208::0.7312)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7382::0.7416)) (SETUP (negedge D) (negedge GATE) (0.1165::0.1223)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6523::0.6523) (0.5706::0.5706)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2933::0.2954)) (SETUP (negedge GATE) (posedge CLK) (0.3940::0.3945)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5964::0.5964) (0.6724::0.6724)) (IOPATH B X (0.4271::0.4271) (0.5560::0.5560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6584::0.6584) (0.5739::0.5739)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2996::0.3010)) (SETUP (negedge GATE) (posedge CLK) (0.3974::0.3982)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0204::1.0204) (0.8281::0.8281)) (IOPATH D Q (1.1098::1.1098) (0.6993::0.6993)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7209::0.7209)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1424::1.1424) (0.7324::0.7324)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7460::0.7460)) (SETUP (negedge D) (negedge GATE) (0.1229::0.1229)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2267::0.2267) (0.2559::0.2559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2277::0.2277) (0.2558::0.2558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0329::1.0329) (0.8368::0.8368)) (IOPATH D Q (1.1138::1.1138) (0.7007::0.7007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7152::0.7152)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1007::1.1007) (0.6939::0.6939)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.6794::3.6794) (1.7753::1.7755)) (IOPATH TE_B Z () () (0.3883::0.3883) (3.7616::3.7616) (-0.0205::-0.0205) (1.9068::1.9068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0130::1.0130) (0.8229::0.8229)) (IOPATH D Q (1.0990::1.0990) (0.6941::0.6941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0215::1.0215) (0.8289::0.8289)) (IOPATH D Q (1.1279::1.1279) (0.7166::0.7166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7324::0.7324)) (SETUP (negedge D) (negedge GATE) (0.1121::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4950::4.4952) (2.1115::2.1117)) (IOPATH TE_B Z () () (0.3830::0.3830) (4.5810::4.5810) (-0.0175::-0.0175) (2.2531::2.2531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4445::4.4447) (2.0903::2.0905)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.5315::4.5315) (-0.0201::-0.0201) (2.2335::2.2335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8468::3.8469) (1.8473::1.8475)) (IOPATH TE_B Z () () (0.3875::0.3875) (3.9318::3.9318) (-0.0200::-0.0200) (1.9810::1.9810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2362::5.2363) (2.3800::2.3802)) (IOPATH TE_B Z () () (0.3769::0.3769) (5.2966::5.2966) (-0.0141::-0.0141) (2.4935::2.4935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0205::1.0205) (0.8281::0.8281)) (IOPATH D Q (1.1139::1.1139) (0.7057::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7236::0.7236)) (SETUP (negedge D) (negedge GATE) (0.1065::0.1065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.1430::1.1430) (0.7248::0.7294)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7450::0.7450)) (SETUP (negedge D) (negedge GATE) (0.1180::0.1205)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.0948::1.0948) (0.6905::0.6905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7173::0.7173)) (SETUP (negedge D) (negedge GATE) (0.1018::0.1018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0112::1.0112) (0.8216::0.8216)) (IOPATH D Q (1.0967::1.0967) (0.6900::0.6900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7183::0.7183)) (SETUP (negedge D) (negedge GATE) (0.1014::0.1014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9151::3.9152) (1.8750::1.8752)) (IOPATH TE_B Z () () (0.3748::0.3748) (3.9900::3.9900) (-0.0130::-0.0130) (1.9976::1.9976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9575::3.9575) (1.8969::1.8971)) (IOPATH TE_B Z () () (0.3846::0.3846) (4.0265::4.0265) (-0.0184::-0.0184) (2.0212::2.0212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7243::5.7245) (2.6187::2.6189)) (IOPATH TE_B Z () () (0.3865::0.3865) (5.7944::5.7944) (-0.0195::-0.0195) (2.7456::2.7456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0171::1.0171) (0.8258::0.8258)) (IOPATH D Q (1.1166::1.1166) (0.7040::0.7061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7277::0.7277)) (SETUP (negedge D) (negedge GATE) (0.1069::0.1080)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0185::1.0185) (0.8268::0.8268)) (IOPATH D Q (1.1377::1.1377) (0.7202::0.7240)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7411::0.7411)) (SETUP (negedge D) (negedge GATE) (0.1152::0.1173)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0330::1.0330) (0.8369::0.8369)) (IOPATH D Q (1.1392::1.1392) (0.7200::0.7235)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7323::0.7323)) (SETUP (negedge D) (negedge GATE) (0.1096::0.1115)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0713::5.0714) (2.3489::2.3491)) (IOPATH TE_B Z () () (0.3666::0.3666) (5.1271::5.1271) (-0.0085::-0.0085) (2.4589::2.4589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1628::1.1628) (0.7394::0.7462)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7555::0.7555)) (SETUP (negedge D) (negedge GATE) (0.1243::0.1285)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4261::4.4263) (2.0796::2.0798)) (IOPATH TE_B Z () () (0.3872::0.3872) (4.5093::4.5093) (-0.0198::-0.0198) (2.2176::2.2176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1484::1.1484) (0.9106::0.9106)) (IOPATH D Q (1.2381::1.2381) (0.7821::0.7821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7213::0.7213)) (SETUP (negedge D) (negedge GATE) (0.1033::0.1033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1087::6.1088) (2.7791::2.7793)) (IOPATH TE_B Z () () (0.3718::0.3718) (6.1617::6.1617) (-0.0113::-0.0113) (2.8897::2.8897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0297::1.0297) (0.8346::0.8346)) (IOPATH D Q (1.1375::1.1375) (0.7252::0.7252)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1137::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0309::1.0309) (0.8354::0.8354)) (IOPATH D Q (1.1847::1.1847) (0.7560::0.7592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7645::0.7645)) (SETUP (negedge D) (negedge GATE) (0.1310::0.1330)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6663::0.6663) (0.5786::0.5786)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2920::0.2949)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6432::0.6432) (0.5824::0.5824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1758::0.1758) (0.1911::0.1911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1140::1.1140) (0.8894::0.8894)) (IOPATH D Q (1.1966::1.1966) (0.7558::0.7558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4918::0.4918) (0.5661::0.5661)) (IOPATH B X (0.5216::0.5216) (0.6621::0.6621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0462::1.0462) (0.8461::0.8461)) (IOPATH D Q (1.1508::1.1508) (0.7304::0.7304)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7313::0.7313)) (SETUP (negedge D) (negedge GATE) (0.1102::0.1102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8404::0.8404) (0.7874::0.7874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0275::1.0275) (0.8331::0.8331)) (IOPATH D Q (1.1690::1.1690) (0.7454::0.7483)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7562::0.7562)) (SETUP (negedge D) (negedge GATE) (0.1257::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0174::1.0174) (0.8260::0.8260)) (IOPATH D Q (1.1275::1.1275) (0.7170::0.7170)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1139::0.1139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3594::4.3594) (2.0632::2.0634)) (IOPATH TE_B Z () () (0.3805::0.3805) (4.4203::4.4203) (-0.0161::-0.0161) (2.1832::2.1832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2018::5.2019) (2.4014::2.4016)) (IOPATH TE_B Z () () (0.3725::0.3725) (5.2542::5.2542) (-0.0117::-0.0117) (2.5105::2.5105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5736::4.5737) (2.1460::2.1462)) (IOPATH TE_B Z () () (0.3726::0.3726) (4.6377::4.6377) (-0.0118::-0.0118) (2.2712::2.2712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6676::0.6676) (0.5793::0.5793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2922::0.2928)) (SETUP (negedge GATE) (posedge CLK) (0.3929::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1728::4.1728) (1.9847::1.9849)) (IOPATH TE_B Z () () (0.3735::0.3735) (4.2353::4.2353) (-0.0123::-0.0123) (2.1001::2.1001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (2.1778::2.1778) (1.7908::1.7908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6038::4.6040) (2.1542::2.1544)) (IOPATH TE_B Z () () (0.3789::0.3789) (4.6771::4.6771) (-0.0153::-0.0153) (2.2835::2.2835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.6022::0.6022) (0.5460::0.5460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2317::0.2317) (0.2637::0.2637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0353::1.0353) (0.8385::0.8385)) (IOPATH D Q (1.1467::1.1467) (0.7322::0.7322)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7359::0.7359)) (SETUP (negedge D) (negedge GATE) (0.1154::0.1154)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1109::1.1109) (0.6997::0.6997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1011::0.1011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4909::4.4910) (2.1111::2.1113)) (IOPATH TE_B Z () () (0.3769::0.3769) (4.5631::4.5631) (-0.0142::-0.0142) (2.2421::2.2421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0389::1.0389) (0.8410::0.8410)) (IOPATH D Q (1.1627::1.1627) (0.7443::0.7443)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1207::0.1207)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1480::0.1480) (0.1524::0.1524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0254::1.0254) (0.8316::0.8316)) (IOPATH D Q (1.0972::1.0972) (0.6880::0.6880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7097::0.7097)) (SETUP (negedge D) (negedge GATE) (0.0949::0.0949)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2736::4.2738) (2.0270::2.0272)) (IOPATH TE_B Z () () (0.3691::0.3691) (4.3471::4.3471) (-0.0098::-0.0098) (2.1479::2.1479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0253::1.0253) (0.8315::0.8315)) (IOPATH D Q (1.1356::1.1356) (0.7214::0.7214)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7350::0.7350)) (SETUP (negedge D) (negedge GATE) (0.1133::0.1133)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0252::1.0252) (0.8314::0.8314)) (IOPATH D Q (1.1077::1.1077) (0.6973::0.6973)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7163::0.7163)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4480::4.4481) (2.0978::2.0979)) (IOPATH TE_B Z () () (0.3850::0.3850) (4.5136::4.5136) (-0.0186::-0.0186) (2.2225::2.2225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0020::4.0021) (1.9115::1.9117)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.0823::4.0823) (-0.0183::-0.0183) (2.0395::2.0395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6696::0.6696) (0.5808::0.5808)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2961::0.2963)) (SETUP (negedge GATE) (posedge CLK) (0.3948::0.3958)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7190::0.7190) (0.6187::0.6187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8493::0.8493) (0.7770::0.7770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1269::1.1269) (0.7135::0.7135)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7288::0.7288)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4620::5.4621) (2.5047::2.5049)) (IOPATH TE_B Z () () (0.3933::0.3933) (5.5351::5.5351) (-0.0232::-0.0232) (2.6346::2.6346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0799::4.0801) (1.9465::1.9467)) (IOPATH TE_B Z () () (0.3941::0.3941) (4.1760::4.1760) (-0.0236::-0.0236) (2.0898::2.0898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0223::1.0223) (0.8294::0.8294)) (IOPATH D Q (1.1087::1.1087) (0.7003::0.7003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1028::0.1028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0182::1.0182) (0.8265::0.8265)) (IOPATH D Q (1.1161::1.1161) (0.7058::0.7058)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7267::0.7267)) (SETUP (negedge D) (negedge GATE) (0.1074::0.1074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8520::4.8522) (2.2568::2.2570)) (IOPATH TE_B Z () () (0.3685::0.3685) (4.9147::4.9147) (-0.0095::-0.0095) (2.3755::2.3755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8482::4.8484) (2.2556::2.2558)) (IOPATH TE_B Z () () (0.3878::0.3878) (4.9310::4.9310) (-0.0201::-0.0201) (2.3913::2.3913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0281::1.0281) (0.8334::0.8334)) (IOPATH D Q (1.1159::1.1159) (0.7056::0.7056)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7199::0.7199)) (SETUP (negedge D) (negedge GATE) (0.1035::0.1035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1193::4.1193) (1.9638::1.9640)) (IOPATH TE_B Z () () (0.3844::0.3844) (4.1776::4.1776) (-0.0183::-0.0183) (2.0786::2.0786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6047::4.6049) (2.1547::2.1549)) (IOPATH TE_B Z () () (0.3953::0.3953) (4.6887::4.6887) (-0.0243::-0.0243) (2.2911::2.2911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9195::3.9195) (1.8778::1.8780)) (IOPATH TE_B Z () () (0.3850::0.3850) (3.9960::3.9960) (-0.0186::-0.0186) (2.0062::2.0062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8828::4.8829) (2.2712::2.2714)) (IOPATH TE_B Z () () (0.3998::0.3998) (4.9752::4.9752) (-0.0268::-0.0268) (2.4196::2.4196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0358::1.0358) (0.8388::0.8388)) (IOPATH D Q (1.1221::1.1221) (0.7103::0.7103)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7189::0.7189)) (SETUP (negedge D) (negedge GATE) (0.1032::0.1032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7566::0.7566) (0.6516::0.6516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4314::5.4315) (2.4981::2.4983)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.4978::5.4978) (-0.0169::-0.0169) (2.6205::2.6205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8647::0.8649) (0.8060::0.8060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.1441::1.1441) (0.7254::0.7315)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7486::0.7486)) (SETUP (negedge D) (negedge GATE) (0.1199::0.1233)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.4573::0.4573) (0.5326::0.5326)) (IOPATH B X (0.4290::0.4290) (0.5583::0.5583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0291::1.0291) (0.8341::0.8341)) (IOPATH D Q (1.1083::1.1083) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7141::0.7141)) (SETUP (negedge D) (negedge GATE) (0.0979::0.0979)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3747::0.3747) (0.3936::0.3936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0549::1.0549) (0.8522::0.8522)) (IOPATH D Q (1.1379::1.1379) (0.7205::0.7205)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7167::0.7167)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0445::1.0445) (0.8449::0.8449)) (IOPATH D Q (1.1654::1.1692) (0.7460::0.7539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7423::0.7449)) (SETUP (negedge D) (negedge GATE) (0.1195::0.1239)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7816::3.7818) (1.8205::1.8207)) (IOPATH TE_B Z () () (0.3750::0.3750) (3.8606::3.8606) (-0.0131::-0.0131) (1.9450::1.9450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6269::0.6269) (0.5689::0.5689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.2808::5.2809) (2.4337::2.4339)) (IOPATH TE_B Z () () (0.3875::0.3875) (5.3472::5.3472) (-0.0200::-0.0200) (2.5580::2.5580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1099::1.1099) (0.8869::0.8869)) (IOPATH D Q (1.2103::1.2103) (0.7653::0.7681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7285::0.7285)) (SETUP (negedge D) (negedge GATE) (0.1071::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0242::1.0242) (0.8307::0.8307)) (IOPATH D Q (1.1370::1.1393) (0.7247::0.7301)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7368::0.7383)) (SETUP (negedge D) (negedge GATE) (0.1155::0.1185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0251::1.0251) (0.8313::0.8313)) (IOPATH D Q (1.1083::1.1083) (0.6984::0.6984)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7319::4.7319) (2.2128::2.2130)) (IOPATH TE_B Z () () (0.4000::0.4000) (4.8092::4.8092) (-0.0269::-0.0269) (2.3500::2.3500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0143::1.0143) (0.8238::0.8238)) (IOPATH D Q (1.0996::1.0996) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0219::1.0219) (0.8291::0.8291)) (IOPATH D Q (1.1043::1.1043) (0.6948::0.6948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0241::1.0241) (0.8307::0.8307)) (IOPATH D Q (1.1238::1.1238) (0.7131::0.7131)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7279::0.7279)) (SETUP (negedge D) (negedge GATE) (0.1092::0.1092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0155::1.0155) (0.8247::0.8247)) (IOPATH D Q (1.1139::1.1139) (0.7062::0.7062)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7270::0.7270)) (SETUP (negedge D) (negedge GATE) (0.1087::0.1087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7227::3.7229) (1.7978::1.7980)) (IOPATH TE_B Z () () (0.3790::0.3790) (3.8051::3.8051) (-0.0153::-0.0153) (1.9261::1.9261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9016::3.9017) (1.8710::1.8712)) (IOPATH TE_B Z () () (0.3938::0.3938) (3.9869::3.9869) (-0.0235::-0.0235) (2.0085::2.0085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7899::5.7900) (2.6483::2.6485)) (IOPATH TE_B Z () () (0.3793::0.3793) (5.8533::5.8533) (-0.0155::-0.0155) (2.7684::2.7684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6650::0.6650) (0.5780::0.5780)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3934::0.3942)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5065::4.5067) (2.1239::2.1241)) (IOPATH TE_B Z () () (0.4094::0.4094) (4.5753::4.5753) (-0.0321::-0.0321) (2.2563::2.2563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1883::0.1883) (0.2113::0.2113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0232::1.0232) (0.8300::0.8300)) (IOPATH D Q (1.1065::1.1065) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3565::4.3567) (2.0605::2.0607)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.4460::4.4460) (-0.0238::-0.0238) (2.2001::2.2001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.7216::4.7216) (2.2040::2.2042)) (IOPATH TE_B Z () () (0.4031::0.4031) (4.8066::4.8066) (-0.0286::-0.0286) (2.3450::2.3450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.7396::5.7397) (2.6225::2.6227)) (IOPATH TE_B Z () () (0.3761::0.3761) (5.8011::5.8011) (-0.0137::-0.0137) (2.7389::2.7389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4625::4.4627) (2.0985::2.0987)) (IOPATH TE_B Z () () (0.3696::0.3696) (4.5249::4.5249) (-0.0101::-0.0101) (2.2172::2.2172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0344::4.0346) (1.9211::1.9213)) (IOPATH TE_B Z () () (0.3795::0.3795) (4.1130::4.1130) (-0.0156::-0.0156) (2.0468::2.0468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1073::1.1073) (0.8852::0.8852)) (IOPATH D Q (1.2446::1.2446) (0.7925::0.7997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7535::0.7535)) (SETUP (negedge D) (negedge GATE) (0.1230::0.1271)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6790::0.6790) (0.5864::0.5864)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2926::0.2947)) (SETUP (negedge GATE) (posedge CLK) (0.3937::0.3943)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9033::3.9034) (1.8729::1.8731)) (IOPATH TE_B Z () () (0.4236::0.4236) (3.9856::3.9856) (-0.0400::-0.0400) (2.0227::2.0227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0109::1.0109) (0.8214::0.8214)) (IOPATH D Q (1.1471::1.1471) (0.7299::0.7303)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7526::0.7526)) (SETUP (negedge D) (negedge GATE) (0.1235::0.1237)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0164::1.0164) (0.8253::0.8253)) (IOPATH D Q (1.1015::1.1015) (0.6927::0.6927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7180::0.7180)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0145::1.0145) (0.8240::0.8240)) (IOPATH D Q (1.1218::1.1218) (0.7130::0.7130)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7330::0.7330)) (SETUP (negedge D) (negedge GATE) (0.1128::0.1128)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0719::4.0720) (1.9413::1.9415)) (IOPATH TE_B Z () () (0.3973::0.3973) (4.1620::4.1620) (-0.0254::-0.0254) (2.0842::2.0842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0351::1.0351) (0.8383::0.8383)) (IOPATH D Q (1.1193::1.1193) (0.7042::0.7042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7175::0.7175)) (SETUP (negedge D) (negedge GATE) (0.1001::0.1001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0166::1.0166) (0.8254::0.8254)) (IOPATH D Q (1.1132::1.1132) (0.7055::0.7055)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7258::0.7258)) (SETUP (negedge D) (negedge GATE) (0.1079::0.1079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5942::4.5943) (2.1528::2.1530)) (IOPATH TE_B Z () () (0.3852::0.3852) (4.6716::4.6716) (-0.0187::-0.0187) (2.2830::2.2830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0132::1.0132) (0.8230::0.8230)) (IOPATH D Q (1.0956::1.0956) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7162::0.7162)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3177::4.3178) (2.0445::2.0447)) (IOPATH TE_B Z () () (0.3747::0.3747) (4.3840::4.3840) (-0.0129::-0.0129) (2.1625::2.1625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0131::1.0131) (0.8230::0.8230)) (IOPATH D Q (1.0934::1.0934) (0.6877::0.6877)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7148::0.7148)) (SETUP (negedge D) (negedge GATE) (0.0994::0.0994)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0206::1.0206) (0.8282::0.8282)) (IOPATH D Q (1.0981::1.0981) (0.6906::0.6906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0981::0.0981)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2331::0.2331) (0.2637::0.2637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8429::3.8431) (1.8490::1.8492)) (IOPATH TE_B Z () () (0.3851::0.3851) (3.9269::3.9269) (-0.0187::-0.0187) (1.9804::1.9804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1623::0.1623) (0.1732::0.1732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6647::0.6647) (0.5776::0.5776)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2921::0.2926)) (SETUP (negedge GATE) (posedge CLK) (0.3928::0.3941)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0149::1.0149) (0.8242::0.8242)) (IOPATH D Q (1.0924::1.0924) (0.6861::0.6861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7129::0.7129)) (SETUP (negedge D) (negedge GATE) (0.0978::0.0978)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4782::4.4783) (2.1050::2.1052)) (IOPATH TE_B Z () () (0.3943::0.3943) (4.5673::4.5673) (-0.0238::-0.0238) (2.2480::2.2480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1013::1.1013) (0.8815::0.8815)) (IOPATH D Q (1.1843::1.1843) (0.7486::0.7486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7168::0.7168)) (SETUP (negedge D) (negedge GATE) (0.1009::0.1009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6316::0.6316) (0.5072::0.5072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1021::1.1021) (0.6944::0.6944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7178::0.7178)) (SETUP (negedge D) (negedge GATE) (0.1015::0.1015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0767::4.0768) (1.9428::1.9430)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.1573::4.1573) (-0.0170::-0.0170) (2.0710::2.0710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1258::1.1258) (0.8967::0.8967)) (IOPATH D Q (1.2086::1.2086) (0.7621::0.7621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7166::0.7166)) (SETUP (negedge D) (negedge GATE) (0.0999::0.0999)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9156::3.9157) (1.8785::1.8787)) (IOPATH TE_B Z () () (0.3877::0.3877) (3.9993::3.9993) (-0.0201::-0.0201) (2.0118::2.0118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0111::1.0111) (0.8216::0.8216)) (IOPATH D Q (1.1060::1.1060) (0.6995::0.6995)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7247::0.7247)) (SETUP (negedge D) (negedge GATE) (0.1067::0.1067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3658::4.3659) (2.0637::2.0639)) (IOPATH TE_B Z () () (0.3790::0.3790) (4.4109::4.4109) (-0.0153::-0.0153) (2.1695::2.1695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.9418::0.9419) (0.8848::0.8848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4945::4.4946) (2.1111::2.1113)) (IOPATH TE_B Z () () (0.3713::0.3713) (4.5549::4.5549) (-0.0111::-0.0111) (2.2298::2.2298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0110::1.0110) (0.8215::0.8215)) (IOPATH D Q (1.1182::1.1182) (0.7086::0.7086)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7329::0.7329)) (SETUP (negedge D) (negedge GATE) (0.1117::0.1117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0157::1.0157) (0.8248::0.8248)) (IOPATH D Q (1.1002::1.1002) (0.6928::0.6928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7176::0.7176)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8795::4.8795) (2.2698::2.2700)) (IOPATH TE_B Z () () (0.4017::0.4017) (4.9537::4.9537) (-0.0279::-0.0279) (2.4066::2.4066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1567::5.1568) (2.3836::2.3838)) (IOPATH TE_B Z () () (0.3960::0.3960) (5.2380::5.2380) (-0.0247::-0.0247) (2.5207::2.5207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.9567::3.9568) (1.8973::1.8976)) (IOPATH TE_B Z () () (0.4125::0.4125) (4.0243::4.0243) (-0.0338::-0.0338) (2.0360::2.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8167::4.8168) (2.2403::2.2405)) (IOPATH TE_B Z () () (0.3804::0.3804) (4.8851::4.8851) (-0.0161::-0.0161) (2.3615::2.3615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.5805::4.5806) (2.1482::2.1484)) (IOPATH TE_B Z () () (0.3935::0.3935) (4.6596::4.6596) (-0.0233::-0.0233) (2.2842::2.2842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0150::1.0150) (0.8243::0.8243)) (IOPATH D Q (1.1025::1.1025) (0.6970::0.6970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1038::0.1038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2428::0.2428) (0.2668::0.2668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0443::1.0443) (0.8448::0.8448)) (IOPATH D Q (1.1338::1.1338) (0.7178::0.7178)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7211::0.7211)) (SETUP (negedge D) (negedge GATE) (0.1041::0.1041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.8762::0.8762) (0.7795::0.7795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0295::1.0295) (0.8344::0.8344)) (IOPATH D Q (1.1422::1.1422) (0.7226::0.7265)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7367::0.7367)) (SETUP (negedge D) (negedge GATE) (0.1123::0.1145)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1036::1.1036) (0.8829::0.8829)) (IOPATH D Q (1.1845::1.1845) (0.7466::0.7466)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7154::0.7154)) (SETUP (negedge D) (negedge GATE) (0.0990::0.0990)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.4619::0.4621) (0.4759::0.4768)) (IOPATH A Y (0.5042::0.5042) (0.1866::0.1866)) (IOPATH B Y (0.4456::0.4456) (0.1662::0.1662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0153::1.0153) (0.8245::0.8245)) (IOPATH D Q (1.1393::1.1393) (0.7214::0.7273)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7443::0.7443)) (SETUP (negedge D) (negedge GATE) (0.1172::0.1204)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1688::0.1688) (0.1808::0.1808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.7146::0.7146) (0.7588::0.7588)) (IOPATH C X (0.6999::0.7001) (0.7619::0.7630)) (IOPATH A_N X (0.8397::0.8397) (0.7747::0.7747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0499::1.0499) (0.8486::0.8486)) (IOPATH D Q (1.1370::1.1370) (0.7198::0.7198)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7195::0.7195)) (SETUP (negedge D) (negedge GATE) (0.1030::0.1030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.5929::0.5929) (0.6628::0.6628)) (IOPATH C X (0.5937::0.5939) (0.6813::0.6823)) (IOPATH A_N X (0.7485::0.7485) (0.7149::0.7149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8929::4.8930) (2.2743::2.2745)) (IOPATH TE_B Z () () (0.3920::0.3920) (4.9700::4.9700) (-0.0225::-0.0225) (2.4102::2.4102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.7351::0.7351) (0.7172::0.7172)) (IOPATH B X (0.7693::0.7693) (0.8049::0.8049)) (IOPATH C X (0.7514::0.7516) (0.8079::0.8090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.7530::3.7532) (1.8087::1.8089)) (IOPATH TE_B Z () () (0.3854::0.3854) (3.8423::3.8423) (-0.0189::-0.0189) (1.9447::1.9447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8493::0.8493) (0.7806::0.7806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6948::4.6949) (2.1947::2.1949)) (IOPATH TE_B Z () () (0.3766::0.3766) (4.7637::4.7637) (-0.0140::-0.0140) (2.3183::2.3183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0110::4.0112) (1.9149::1.9152)) (IOPATH TE_B Z () () (0.3820::0.3820) (4.0951::4.0951) (-0.0170::-0.0170) (2.0470::2.0470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4421::4.4423) (2.0852::2.0854)) (IOPATH TE_B Z () () (0.3765::0.3765) (4.5196::4.5196) (-0.0139::-0.0139) (2.2156::2.2156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1191::1.1191) (0.7078::0.7078)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7286::0.7286)) (SETUP (negedge D) (negedge GATE) (0.1085::0.1085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0341::1.0341) (0.8377::0.8377)) (IOPATH D Q (1.1233::1.1233) (0.7106::0.7106)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7208::0.7208)) (SETUP (negedge D) (negedge GATE) (0.1039::0.1039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6132::4.6134) (2.1756::2.1761)) (IOPATH TE_B Z () () (0.4356::0.4356) (4.6640::4.6640) (-0.0466::-0.0466) (2.3119::2.3119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6537::0.6537) (0.5711::0.5711)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2958::0.2970)) (SETUP (negedge GATE) (posedge CLK) (0.3951::0.3960)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8043::3.8044) (1.8332::1.8334)) (IOPATH TE_B Z () () (0.3852::0.3852) (3.8854::3.8854) (-0.0187::-0.0187) (1.9640::1.9640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.4174::5.4176) (2.4916::2.4919)) (IOPATH TE_B Z () () (0.3818::0.3818) (5.4922::5.4922) (-0.0169::-0.0169) (2.6195::2.6195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (6.1262::6.1264) (2.7882::2.7885)) (IOPATH TE_B Z () () (0.3675::0.3675) (6.1750::6.1750) (-0.0089::-0.0089) (2.8943::2.8943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0656::5.0657) (2.3450::2.3452)) (IOPATH TE_B Z () () (0.3882::0.3882) (5.1419::5.1419) (-0.0204::-0.0204) (2.4762::2.4762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0187::1.0187) (0.8269::0.8269)) (IOPATH D Q (1.1023::1.1023) (0.6940::0.6940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7170::0.7170)) (SETUP (negedge D) (negedge GATE) (0.1007::0.1007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4356::4.4356) (2.0958::2.0960)) (IOPATH TE_B Z () () (0.3815::0.3815) (4.4893::4.4893) (-0.0167::-0.0167) (2.2102::2.2102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0240::1.0240) (0.8306::0.8306)) (IOPATH D Q (1.1340::1.1340) (0.7217::0.7217)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7349::0.7349)) (SETUP (negedge D) (negedge GATE) (0.1140::0.1140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1572::5.1573) (2.3842::2.3844)) (IOPATH TE_B Z () () (0.3812::0.3812) (5.2292::5.2292) (-0.0165::-0.0165) (2.5092::2.5092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0119::1.0119) (0.8221::0.8221)) (IOPATH D Q (1.0972::1.0972) (0.6910::0.6910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7182::0.7182)) (SETUP (negedge D) (negedge GATE) (0.1017::0.1017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.4098::4.4099) (2.0837::2.0839)) (IOPATH TE_B Z () () (0.3800::0.3800) (4.4773::4.4773) (-0.0158::-0.0158) (2.2028::2.2028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.8004::4.8006) (2.2367::2.2370)) (IOPATH TE_B Z () () (0.3904::0.3904) (4.8802::4.8802) (-0.0216::-0.0216) (2.3694::2.3694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0158::1.0158) (0.8248::0.8248)) (IOPATH D Q (1.1432::1.1474) (0.7312::0.7401)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7466::0.7495)) (SETUP (negedge D) (negedge GATE) (0.1223::0.1275)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0230::1.0230) (0.8299::0.8299)) (IOPATH D Q (1.1204::1.1204) (0.7059::0.7084)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7264::0.7264)) (SETUP (negedge D) (negedge GATE) (0.1057::0.1070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6635::0.6635) (0.5772::0.5772)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2974::0.2993)) (SETUP (negedge GATE) (posedge CLK) (0.3963::0.3970)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0179::1.0179) (0.8263::0.8263)) (IOPATH D Q (1.0999::1.0999) (0.6908::0.6908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7159::0.7159)) (SETUP (negedge D) (negedge GATE) (0.0993::0.0993)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0108::1.0108) (0.8214::0.8214)) (IOPATH D Q (1.1242::1.1269) (0.7158::0.7213)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7371::0.7390)) (SETUP (negedge D) (negedge GATE) (0.1158::0.1188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0104::1.0104) (0.8211::0.8211)) (IOPATH D Q (1.1215::1.1215) (0.7077::0.7117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7356::0.7356)) (SETUP (negedge D) (negedge GATE) (0.1115::0.1137)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.5767::0.5767) (0.6524::0.6524)) (IOPATH B X (0.4231::0.4231) (0.5516::0.5516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0137::1.0137) (0.8234::0.8234)) (IOPATH D Q (1.0893::1.0893) (0.6850::0.6850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7116::0.7116)) (SETUP (negedge D) (negedge GATE) (0.0977::0.0977)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0235::1.0235) (0.8303::0.8303)) (IOPATH D Q (1.1199::1.1199) (0.7056::0.7081)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7257::0.7257)) (SETUP (negedge D) (negedge GATE) (0.1053::0.1066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.0786::4.0787) (1.9520::1.9524)) (IOPATH TE_B Z () () (0.4552::0.4552) (4.1527::4.1527) (-0.0574::-0.0574) (2.1078::2.1078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (1.1413::1.1413) (0.9796::0.9796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1225::1.1225) (0.8946::0.8946)) (IOPATH D Q (1.2023::1.2023) (0.7575::0.7575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7146::0.7146)) (SETUP (negedge D) (negedge GATE) (0.0985::0.0985)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.7024::0.7024) (0.7908::0.7908)) (IOPATH B X (0.4298::0.4298) (0.5592::0.5592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.2034::0.2034) (0.2296::0.2296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2064::4.2065) (1.9976::1.9978)) (IOPATH TE_B Z () () (0.3819::0.3819) (4.2854::4.2854) (-0.0169::-0.0169) (2.1271::2.1271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.1051::1.1051) (0.8839::0.8839)) (IOPATH D Q (1.1934::1.1934) (0.7547::0.7547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7203::0.7203)) (SETUP (negedge D) (negedge GATE) (0.1029::0.1029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3989::4.3989) (2.0766::2.0768)) (IOPATH TE_B Z () () (0.3864::0.3864) (4.4584::4.4584) (-0.0194::-0.0194) (2.1957::2.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8827::3.8828) (1.8635::1.8637)) (IOPATH TE_B Z () () (0.3788::0.3788) (3.9666::3.9666) (-0.0152::-0.0152) (1.9932::1.9932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0160::1.0160) (0.8250::0.8250)) (IOPATH D Q (1.1239::1.1239) (0.7091::0.7128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7334::0.7334)) (SETUP (negedge D) (negedge GATE) (0.1101::0.1121)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.3116::4.3117) (2.0410::2.0412)) (IOPATH TE_B Z () () (0.3764::0.3764) (4.3890::4.3890) (-0.0139::-0.0139) (2.1676::2.1676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.6572::0.6572) (0.5735::0.5735)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.7538::0.7538)) (SETUP (posedge GATE) (posedge CLK) (0.2931::0.2942)) (SETUP (negedge GATE) (posedge CLK) (0.3936::0.3946)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0173::1.0173) (0.8259::0.8259)) (IOPATH D Q (1.1122::1.1122) (0.7034::0.7034)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7246::0.7246)) (SETUP (negedge D) (negedge GATE) (0.1064::0.1064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0141::1.0141) (0.8237::0.8237)) (IOPATH D Q (1.0939::1.0939) (0.6872::0.6872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7144::0.7144)) (SETUP (negedge D) (negedge GATE) (0.0987::0.0987)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0113::1.0113) (0.8217::0.8217)) (IOPATH D Q (1.0972::1.0972) (0.6898::0.6898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7185::0.7185)) (SETUP (negedge D) (negedge GATE) (0.1012::0.1012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.1036::4.1037) (1.9558::1.9560)) (IOPATH TE_B Z () () (0.3824::0.3824) (4.1699::4.1699) (-0.0172::-0.0172) (2.0722::2.0722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0123::1.0123) (0.8224::0.8224)) (IOPATH D Q (1.1152::1.1152) (0.7025::0.7057)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7300::0.7300)) (SETUP (negedge D) (negedge GATE) (0.1078::0.1096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0763::1.0763) (0.8661::0.8661)) (IOPATH D Q (1.1575::1.1575) (0.7309::0.7309)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7155::0.7155)) (SETUP (negedge D) (negedge GATE) (0.0996::0.0996)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8521::3.8522) (1.8542::1.8544)) (IOPATH TE_B Z () () (0.4084::0.4084) (3.9427::3.9427) (-0.0316::-0.0316) (2.0006::2.0006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.3112::5.3113) (2.4503::2.4505)) (IOPATH TE_B Z () () (0.3749::0.3749) (5.3713::5.3713) (-0.0130::-0.0130) (2.5652::2.5652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0259::1.0259) (0.8319::0.8319)) (IOPATH D Q (1.1698::1.1757) (0.7520::0.7632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7578::0.7618)) (SETUP (negedge D) (negedge GATE) (0.1306::0.1378)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.2266::4.2267) (2.0093::2.0095)) (IOPATH TE_B Z () () (0.4011::0.4011) (4.3168::4.3168) (-0.0275::-0.0275) (2.1524::2.1524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.1055::5.1057) (2.3618::2.3620)) (IOPATH TE_B Z () () (0.3831::0.3831) (5.1743::5.1743) (-0.0176::-0.0176) (2.4841::2.4841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0199::1.0199) (0.8277::0.8277)) (IOPATH D Q (1.1309::1.1309) (0.7175::0.7175)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7355::0.7355)) (SETUP (negedge D) (negedge GATE) (0.1132::0.1132)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8452::0.8452) (0.7895::0.7895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (4.6798::4.6799) (2.1841::2.1843)) (IOPATH TE_B Z () () (0.3698::0.3698) (4.7454::4.7454) (-0.0102::-0.0102) (2.3054::2.3054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0496::1.0496) (0.8485::0.8485)) (IOPATH D Q (1.1323::1.1323) (0.7150::0.7150)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7165::0.7165)) (SETUP (negedge D) (negedge GATE) (0.1005::0.1005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (3.8314::3.8316) (1.8416::1.8418)) (IOPATH TE_B Z () () (0.3930::0.3930) (3.9238::3.9238) (-0.0230::-0.0230) (1.9818::1.9818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (5.0529::5.0529) (2.3462::2.3464)) (IOPATH TE_B Z () () (0.3973::0.3973) (5.1259::5.1259) (-0.0254::-0.0254) (2.4827::2.4827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.6307::1.6307) (1.1952::1.1952)) (IOPATH D Q (1.7172::1.7172) (1.0646::1.0646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7196::0.7196)) (SETUP (negedge D) (negedge GATE) (0.1021::0.1021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (1.0183::1.0183) (0.8266::0.8266)) (IOPATH D Q (1.1044::1.1044) (0.6960::0.6960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.9855::0.9855)) (SETUP (posedge D) (negedge GATE) (0.7187::0.7187)) (SETUP (negedge D) (negedge GATE) (0.1020::0.1020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0000)) ) ) )